JP2014132320A - 液晶表示装置 - Google Patents

液晶表示装置 Download PDF

Info

Publication number
JP2014132320A
JP2014132320A JP2013000704A JP2013000704A JP2014132320A JP 2014132320 A JP2014132320 A JP 2014132320A JP 2013000704 A JP2013000704 A JP 2013000704A JP 2013000704 A JP2013000704 A JP 2013000704A JP 2014132320 A JP2014132320 A JP 2014132320A
Authority
JP
Japan
Prior art keywords
power supply
signal line
data signal
circuit
analog
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2013000704A
Other languages
English (en)
Inventor
Junichi Maruyama
純一 丸山
Ryutaro Oke
隆太郎 桶
Takashi Nakai
崇詞 中井
Isamu Shigemoto
勇 重本
Wataru Kawazoe
航 川添
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Liquid Crystal Display Co Ltd
Original Assignee
Panasonic Liquid Crystal Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Liquid Crystal Display Co Ltd filed Critical Panasonic Liquid Crystal Display Co Ltd
Priority to JP2013000704A priority Critical patent/JP2014132320A/ja
Priority to US14/148,162 priority patent/US20140192096A1/en
Publication of JP2014132320A publication Critical patent/JP2014132320A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Abstract

【課題】画面分割駆動方式の液晶表示装置において、表示品位の低下を防ぐ。
【解決手段】外部電源の電源電圧に基づいて生成した第1AVDDをデータ信号線駆動回路2a、2bへ出力する第1アナログ電源回路5と、第1AVDDに基づいて第2AVDDを出力する第2アナログ電源回路6と、第2AVDDに基づいて参照電圧Viを生成する参照電圧生成回路7とを備え、データ信号線駆動回路2a、2bは参照電圧Viに基づいて階調電圧を生成する。
【選択図】図1

Description

本発明は、液晶表示装置に関し、特には、表示部を複数の領域に分割し、各領域を同時に駆動する液晶表示装置に関する。
近年、液晶表示装置の高精細化に伴う各画素への書き込み時間(充放電時間)の不足に対応するため、表示部を複数の領域(例えば上下2つの領域)に分割し、各領域を同時に駆動する技術が提案されている(画面分割駆動方式、例えば特許文献1参照)。
画面分割駆動方式の液晶表示装置によれば、各領域の走査信号線を同時に選択することができるため、走査信号線1本当たりの選択時間を増加させることができる。これにより、各画素への書き込み時間の不足を解消することができる。
特開2006−343556号公報
しかしながら、従来の技術では、分割した2つの領域のうち一方の領域の表示が他方の領域の表示に影響を与え、画面全体として表示品位が低下するという問題がある。以下、具体例を挙げて説明する。
図9は、従来の画面分割駆動方式の液晶表示装置の概略構成を示す平面図である。図9に示すように、液晶表示装置は、第1領域(上側)に対応して、第1データ信号線駆動回路(第1SD)、第1走査信号線駆動回路(第1GD)、第1データ信号線SLa、及び第1走査信号線GLaが設けられ、第2領域(下側領域)に対応して、第2データ信号線駆動回路(第2SD)、第2走査信号線駆動回路(第2GD)、第2データ信号線SLb、及び第2走査信号線GLbが設けられている。
上記構成において、第1データ信号線駆動回路及び第2データ信号線駆動回路には、各データ信号線へ供給する電圧(階調電圧)を生成するための参照電圧Viが入力される。図10は、参照電圧生成回路の概略構成を示す回路図である。参照電圧生成回路の入力部はアナログ電源回路の出力部に接続されている。アナログ電源回路は、外部電源から入力された電源電圧を変換(例えば昇圧)してアナログ電源電圧(AVDD)を生成し、生成したAVDDを参照電圧生成回路へ出力する。参照電圧生成回路は、AVDDに基づいて参照電圧Viを生成し、生成した参照電圧Viを各データ信号線駆動回路へ出力する。
ここで、上記液晶表示装置において、図11に示す画像を表示する場合について考察する。図11の画像は、第1領域では上端部から走査方向(紙面下方向)に、中間調、黒、白、中間調で構成され、第2領域では全面が中間調で構成されている。第1領域には画像データの電位変動が大きい画像(例えば黒領域、白領域)が含まれている。このような画像を表示する場合、画像データの電位変動の影響により、アナログ電源回路から出力されたAVDDにリップルが生じる。そして、リップルを含むAVDDが参照電圧生成回路に入力されることにより、参照電圧Viが変動する。
図12は、階調と変動した参照電圧Vi(出力電圧)との関係を示すグラフである。図12に示すように、参照電圧Viが変動すると、データ信号駆動回路の出力電圧(階調電圧)も変動するため、所望の表示輝度が得られず液晶パネルの表示品位が低下する。
図13は、上記液晶表示装置において、図11に示す画像を表示する場合のタイミングチャートである。図13において、Vp2は第2水平走査期間(第2H)に選択される第1領域における第2行の画素の電位を示し、Vp3は第3水平走査期間(第3H)に選択される第1領域における第3行の画素の電位を示している。また、Vp8は第2水平走査期間(第2H)に選択される第2領域における第2行の画素の電位を示し、Vp9は第3水平走査期間(第3H)に選択される第2領域における第3行の画素の電位を示している。なお、第1領域の第2行は図11の黒領域に含まれ、第1領域の第3行は図11の白領域に含まれるものとする。
図13に示すように、画像データS1の電位が大きく変化するタイミング(例えば第nHから第n+1Hへ切り替わるタイミング)において参照電圧Viが変動し、第2領域の画素電位Vp9が変動(上昇)していることがわかる。具体的には、画素電位Vp9が、本来の電位(中間調)よりも高くなっている。これにより、図14に示すように、第2領域において、本来の輝度とは異なる輝度の領域(いわゆるゴースト)が発生する。なお、画像データの電位変動が大きい領域が第2領域に含まれる場合は、同様に、第1領域にゴーストが発生する。
本発明は、上記課題に鑑みてなされたものであり、画面分割駆動方式の液晶表示装置において、表示品位の低下を防ぐことを目的とする。
本発明に係る液晶表示装置は、上記課題を解決するために、液晶パネルの表示部が複数の領域に分割され、該領域毎にデータ信号線駆動回路及びデータ信号線が個別に設けられ、該複数の領域を同時に駆動する液晶表示装置であって、外部電源に接続され、該外部電源から出力された電源電圧に基づいて生成した第1アナログ電圧を、前記各データ信号線駆動回路へ出力する第1アナログ電源回路と、前記第1アナログ電源回路に接続され、該第1アナログ電源回路から出力された前記第1アナログ電圧に基づいて、参照電圧を生成するための第2アナログ電圧を出力する第2アナログ電源回路と、前記第2アナログ電源回路に接続され、該第2アナログ電源回路から出力された前記第2アナログ電圧に基づいて生成した前記参照電圧を、前記各データ信号線駆動回路へ出力する参照電圧生成回路と、を備え、前記各データ信号線駆動回路は、前記参照電圧に基づいて前記各データ信号線に供給する階調電圧を生成することを特徴とする。
本発明に係る液晶表示装置では、前記第1アナログ電源回路と前記第2アナログ電源回路とは、異なる回路構成を有していてもよい。
本発明に係る液晶表示装置では、前記第1アナログ電源回路はスイッチングレギュレータの構成を有しており、前記第2アナログ電源回路はリニアレギュレータの構成を有していてもよい。
本発明に係る液晶表示装置は、上記課題を解決するために、液晶パネルの表示部が複数の領域に分割され、該領域毎にデータ信号線駆動回路及びデータ信号線が個別に設けられ、該複数の領域を同時に駆動する液晶表示装置であって、外部電源に接続され、該外部電源から出力された電源電圧に基づいて生成した第1アナログ電圧を、前記各データ信号線駆動回路へ出力する第1アナログ電源回路と、前記外部電源に接続され、該外部電源から出力された前記電源電圧に基づいて、参照電圧を生成するための第2アナログ電圧を出力する第2アナログ電源回路と、前記第2アナログ電源回路に接続され、該第2アナログ電源回路から出力された前記第2アナログ電圧に基づいて生成した前記参照電圧を、前記各データ信号線駆動回路へ出力する参照電圧生成回路と、を備え、前記各データ信号線駆動回路は、前記参照電圧に基づいて前記各データ信号線に供給する階調電圧を生成することを特徴とする。
本発明に係る液晶表示装置では、前記第1アナログ電源回路と前記第2アナログ電源回路とは、同一の回路構成を有していてもよい。
本発明に係る液晶表示装置では、前記第1アナログ電源回路と前記第2アナログ電源回路とは、スイッチングレギュレータまたはリニアレギュレータの構成を有していてもよい。
本発明に係る液晶表示装置は、上記課題を解決するために、液晶パネルの表示部が複数の領域に分割され、該領域毎にデータ信号線駆動回路及びデータ信号線が個別に設けられ、該複数の領域を同時に駆動する液晶表示装置であって、前記複数のデータ信号線駆動回路は第1データ信号線駆動回路及び第2データ信号線駆動回路を含み、外部電源に接続され、該外部電源から出力された電源電圧に基づいて生成した第1アナログ電圧を、前記第1データ信号線駆動回路へ出力する第1アナログ電源回路と、前記外部電源に接続され、該外部電源から出力された前記電源電圧に基づいて、参照電圧を生成するための第2アナログ電圧を出力する第2アナログ電源回路と、前記外部電源に接続され、該外部電源から出力された前記電源電圧に基づいて生成した第3アナログ電圧を、前記第2データ信号線駆動回路へ出力する第3アナログ電源回路と、前記第2アナログ電源回路に接続され、該第2アナログ電源回路から出力された前記第2アナログ電圧に基づいて生成した前記参照電圧を、前記第1データ信号線駆動回路及び前記第2データ信号線駆動回路へ出力する参照電圧生成回路と、を備え、前記第1データ信号線駆動回路及び前記第2データ信号線駆動回路は、前記参照電圧に基づいて前記各データ信号線に供給する階調電圧を生成することを特徴とする。
本発明に係る液晶表示装置では、前記第1アナログ電源回路と前記第2アナログ電源回路と前記第3アナログ電源回路とは、同一の回路構成を有していてもよい。
本発明に係る液晶表示装置では、前記第1アナログ電源回路と前記第2アナログ電源回路と前記第3アナログ電源回路とは、スイッチングレギュレータまたはリニアレギュレータの構成を有していてもよい。
本発明に係る液晶表示装置の構成によれば、参照電圧生成回路に入力する電源電圧の変動(リップル)を抑えることができるため、各データ信号線に所望の階調電圧を供給することができ、表示品の低下を防ぐことができる。
実施の形態1に係る液晶表示装置の概略構成の一例を示す平面図である。 実施の形態1に係る液晶表示装置の動作を示すタイミングチャートである。 階調と出力電圧との関係を示すグラフである。 第1アナログ電源回路の具体的な構成を示す回路図である。 第2アナログ電源回路の具体的な構成を示す回路図である。 実施の形態2に係る液晶表示装置の概略構成の一例を示す平面図である。 実施の形態3に係る液晶表示装置の概略構成の一例を示す平面図である。 実施の形態3に係る液晶表示装置の動作を示すタイミングチャートである。 従来の画面分割駆動方式の液晶表示装置の概略構成を示す平面図である。 参照電圧生成回路の概略構成を示す回路図である。 表示画像の一例を示す図である。 階調と変動した参照電圧(出力電圧)との関係を示すグラフである。 従来の液晶表示装置の動作を示すタイミングチャートである。 図13の動作による表示画像の一例を示す図である。
[実施の形態1]
本発明の実施の形態1について、図面を用いて以下に説明する。図1は、実施の形態1に係る液晶表示装置10の概略構成の一例を示す平面図である。液晶表示装置10は、表示部を第1領域1a及び第2領域1bに分割された液晶パネル1、第1データ信号線駆動回路2a(第1SD)、第2データ信号線駆動回路2b(第2SD)、第1走査信号線駆動回路3a(第1GD)、第2走査信号線駆動回路3b(第2GD)、タイミング制御回路4、第1アナログ電源回路5、第2アナログ電源回路6、及び、参照電圧生成回路7を備えている。
液晶パネル1の第1領域1aには、第1データ信号線駆動回路2aに接続された複数の第1データ信号線SLaと、第1走査信号線駆動回路3aに接続された複数の第1走査信号線GLaとが設けられ、第1データ信号線SLaと第1走査信号線GLaとの交差部にはトランジスタ(TFT)が設けられている。液晶パネル1の第2領域1bには、第2データ信号線駆動回路2bに接続された複数の第2データ信号線SLbと、第2走査信号線駆動回路3bに接続された複数の第2走査信号線GLbとが設けられ、第2データ信号線SLbと第2走査信号線GLbとの交差部にはトランジスタ(TFT)が設けられている。第1データ信号線SLaと第2データ信号線SLbとは、互いに独立しており個別に駆動される。
液晶パネル1には、各交差部に対応して、複数の画素Pがマトリクス状(行方向及び列方向)に配置されている。なお、図示はしないが、液晶パネル1は、TFT基板、対向基板、両基板間に挟持された液晶層、TFT基板に設けられた画素電極、及び対向基板に設けられた対向電極を含んでいる。液晶パネル1は、周知の構成を適用することができる。
第1データ信号線駆動回路2a及び第1走査信号線駆動回路3aは、第1領域1aの第1データ信号線SLa及び第1走査信号線GLaを駆動し、第2データ信号線駆動回路2b及び第2走査信号線駆動回路3bは、第2領域1bの第2データ信号線SLb及び第2走査信号線GLbを駆動する。タイミング制御回路4及び参照電圧生成回路7は、第1領域1a及び第2領域1bに共通して設けられている。
第1アナログ電源回路5は、入力部が外部電源に接続され、出力部が第2アナログ電源回路6と第1データ信号線駆動回路2aと第2データ信号線駆動回路2bとに接続されている。第1アナログ電源回路5は、外部電源から入力された電源電圧を変換(昇圧または降圧)して、アナログ電源電圧(第1AVDD)を生成する。第1アナログ電源回路5は、生成した第1AVDDを、第2アナログ電源回路6、第1データ信号線駆動回路2a及び第2データ信号線駆動回路2bへ出力(供給)する。第1アナログ電源回路5の具体的な構成は後述する。
第2アナログ電源回路6は、入力部が第1アナログ電源回路5の出力部に接続され、出力部が参照電圧生成回路7の入力部に接続されている。第2アナログ電源回路6は、第1アナログ電源回路5から入力された第1AVDDを所定のアナログ電源電圧(第2AVDD)に変換する。第2アナログ電源回路6は、変換した第2AVDDを、参照電圧生成回路7へ出力(供給)する。第2アナログ電源回路6の具体的な構成は後述する。
参照電圧生成回路7は、入力部が第2アナログ電源回路6の出力部に接続され、出力部が第1データ信号線駆動回路2aと第2データ信号線駆動回路2bとに接続されている。参照電圧生成回路7は、第2アナログ電源回路6から入力された第2AVDDに基づき参照電圧Viを生成する。参照電圧生成回路7は、生成した参照電圧Viを、第1データ信号線駆動回路2a及び第2データ信号線駆動回路2bへ出力(供給)する。参照電圧生成回路7は、周知の構成(例えば図10に示す構成)を適用することができる。
タイミング制御回路4は、外部から入力された入力データ(同期信号、映像信号等)に基づき、第1データ信号線駆動回路2a、第1走査信号線駆動回路3a、第2データ信号線駆動回路2b、及び第2走査信号線駆動回路3bの駆動タイミングを制御するための制御信号と、第1領域1aに表示する画像の画像データと、第2領域1bに表示する画像の画像データとを出力する。
第1データ信号線駆動回路2aは、タイミング制御回路4から入力された制御信号及び画像データと、参照電圧生成回路7から入力された参照電圧Viとに基づいて、各第1データ信号線SLaへ階調電圧を出力する。
第2データ信号線駆動回路2bは、タイミング制御回路4から入力された制御信号及び画像データと、参照電圧生成回路7から入力された参照電圧Viとに基づいて、各第2データ信号線SLbへ階調電圧を出力する。
第1走査信号線駆動回路3a及び第2走査信号線駆動回路3bは、それぞれ、タイミング制御回路4から入力された制御信号に基づいて、各走査信号線GLa、GLbへ走査信号を出力する。また、第1走査信号線駆動回路3a及び第2走査信号線駆動回路3bは、第1領域1aの走査信号線GLaと第2領域の走査信号線GLbとを同時に走査する。
液晶パネル1では、走査信号線に接続されたトランジスタが走査信号によりオンすると、該トランジスタに接続された画素の画素電極へ、データ信号線から階調電圧が印加される。これにより、表示パネル1に階調に応じた画像が表示される。また、液晶表示装置10は、第1領域1a及び第2領域1bの走査信号線(GLa、GLb)を同時に選択して、第1領域1a及び第2領域を同時に駆動する構成(画面分割駆動方式)を有している。画面分割駆動方式の駆動方法は、周知の方法を適用することができる。
<液晶表示装置10の動作>
図2は、液晶表示装置10の動作を示すタイミングチャートである。なお、図2は、液晶表示装置10において図11に示す画像を表示する場合のタイミングチャートを示している。図2において、S1は第1データ信号線駆動回路2aにおける画像データを示し、S2は第2データ信号線駆動回路2bにおける画像データを示し、第1AVDDは第1アナログ電源回路5から出力されるアナログ電源電圧を示し、Viは参照電圧生成回路7から出力される参照電圧を示し、G1〜G6は第1走査信号線駆動回路3aから出力される走査信号を示し、G7〜G12は第2査信号線駆動回路3bから出力される走査信号を示している。Vp2は第2水平走査期間(第2H)に選択される第1領域における第2行の画素の電位を示し、Vp3は第3水平走査期間(第3H)に選択される第1領域における第3行の画素の電位を示している。また、Vp8は第2水平走査期間(第2H)に選択される第2領域における第2行の画素の電位を示し、Vp9は第3水平走査期間(第3H)に選択される第2領域における第3行の画素の電位を示している。なお、第1領域の第2行は図11の黒領域に含まれ、第1領域の第3行は図11の白領域に含まれるものとする。
図11の画像では、上述のように、第1領域1aにおいて画像データの電位変動が大きい画像(例えば黒領域、白領域)を含んでいる。そのため、例えば第2Hから第3Hへ切り替わるタイミングで第1AVDDにリップル(電圧変動)が生じる。
ここで、液晶表示装置10では、変動した第1AVDDが第2アナログ電源回路6に入力される。第2アナログ電源回路6は入力電圧を所定の電圧に変換するため、入力電圧にリップルが含まれていても、リップルは除去されて所定の電圧が出力される。そのため、リップルを含む第1AVDDは、第2アナログ電源回路6により、リップルのない第2AVDDに変換される。リップルのない第2AVDDが参照電圧生成回路7に入力されるため、変動のない参照電圧Viが生成される(図2参照)。そして、変動のない参照電圧Viが第1データ信号線駆動回路2a及び第2データ信号線駆動回路2bに入力されるため、図3に示すように、階調に応じて所望の出力電圧(階調電圧)を各データ信号線に出力することができる。例えば図2に示すように第2領域1bの画素電位Vp9は、図13に示す画素電位Vp9と比較して、電位変動のない所望の階調電圧(中間調)となっている。これにより、図14に示すゴーストの発生を抑えることができるため、液晶パネル1の表示品位の低下を防ぐことができる。
このように、液晶表示装置10の構成によれば、参照電圧生成回路7に入力する電源電圧(第2AVDD)の変動(リップル)を抑えることができるため、各データ信号線に所望の階調電圧を供給することができ、表示品の低下を防ぐことができる。
<第1アナログ電源回路5の構成>
図4は、第1アナログ電源回路5の具体的な構成を示す回路図である。図4に示すように、第1アナログ電源回路5は、スイッチングレギュレータの構成を有しており、トランジスタ、コイル、抵抗、コンデンサ、ダイオード、及び制御回路を備えている。第1アナログ電源回路5は、出力電圧を監視しながらスイッチング素子のオン/オフ時間を制御することにより、入力電圧を所望の出力電圧に変換する。例えば、所望の値よりも出力電圧が高くなれば、スイッチング素子をオフにし、逆に低くなればオンに切り替えるといった制御を実行する。図4は、昇圧型のスイッチングレギュレータを示しており、例えば、12Vの入力電圧を16Vの出力電圧に変換する。なお、第1アナログ電源回路5は、昇圧型のスイッチングレギュレータに限定されず、入力電圧と出力電圧の大小関係に応じて、降圧側または昇降圧型のスイッチングレギュレータを適用することもできる。
<第2アナログ電源回路6の構成>
図5は、第2アナログ電源回路6の具体的な構成を示す回路図である。図5に示すように、第2アナログ電源回路6は、リニアレギュレータの構成を有しており、トランジスタ、比較回路、抵抗、及び基準電圧を備えている。第1アナログ電源回路5は、入力電圧を降圧、整流させた後、安定化させた電力を出力する安定化電源回路である。そのため、入力電圧のリップルを除去して、安定した電圧を出力することができる。例えば、リップルを含む16Vの入力電圧を、リップルのない15Vの安定した出力電圧に変換することができる。また、第2アナログ電源回路6は、第1アナログ電源回路5(スイッチングレギュレータ)と比べると、構造が単純で低価格であるという利点を有する。
[実施の形態2]
本発明の実施の形態2について、図面を用いて以下に説明する。なお、説明の便宜上、実施の形態1において示した部材と同一の機能を有する部材には同一の符号を付し、その説明を省略する。また、実施の形態1において定義した用語については特に断らない限り本実施の形態においてもその定義に則って用いるものとする。
図6は、実施の形態2に係る液晶表示装置20の概略構成の一例を示す平面図である。液晶表示装置20では、第1アナログ電源回路5の入力部が外部電源に接続され、出力部が第1データ信号線駆動回路2aと第2データ信号線駆動回路2bとに接続されている。また、第2アナログ電源回路6の入力部が外部電源に接続され、出力部が参照電圧生成回路7に接続されている。第2アナログ電源回路6は、第1アナログ電源回路5と同じ構成を有し、スイッチングレギュレータ(図4参照)として構成されている。その他の構成は、実施の形態1に係る液晶表示装置10の構成と同一である。なお、外部電源から入力される入力電圧と、第1アナログ電源回路5及び第2アナログ電源回路6から出力される所望の出力電圧との差が小さい場合は、第1アナログ電源回路5及び第2アナログ電源回路6を、リニアレギュレータ(図5参照)として構成することもできる。
液晶表示装置20の動作は、実施の形態1に係る液晶表示装置10の動作(図2参照)と同一である。
液晶表示装置20の構成によれば、第2アナログ電源回路6に入力される入力電圧は、外部電源から入力される電源電圧であり、画像データの電位変動の影響を受けない。そのため、第2アナログ電源回路6からリップルのない第2AVDDが出力される。リップルのない第2AVDDが参照電圧生成回路7に入力されるため、変動のない参照電圧Viが生成される(図2参照)。そして、変動のない参照電圧Viが第1データ信号線駆動回路2a及び第2データ信号線駆動回路2bに入力されるため、図3に示すように、階調に応じて所望の出力電圧(階調電圧)を各データ信号線に出力することができる。これにより、液晶パネル1の表示品位の低下を防ぐことができる。
[実施の形態3]
本発明の実施の形態3について、図面を用いて以下に説明する。なお、説明の便宜上、実施の形態1において示した部材と同一の機能を有する部材には同一の符号を付し、その説明を省略する。また、実施の形態1、2において定義した用語については特に断らない限り本実施の形態においてもその定義に則って用いるものとする。
図7は、実施の形態3に係る液晶表示装置30の概略構成の一例を示す平面図である。液晶表示装置30は、実施の形態2に係る液晶表示装置20の構成(図6参照)に加えて、第3アナログ電源回路8を備えている。液晶表示装置30では、第1アナログ電源回路5の入力部が外部電源に接続され、出力部が第1データ信号線駆動回路2aに接続されている。また、第2アナログ電源回路6の入力部が外部電源に接続され、出力部が参照電圧生成回路7に接続されている。さらに、第3アナログ電源回路8の入力部が外部電源に接続され、出力部が第2データ信号線駆動回路2bに接続されている。
第1アナログ電源回路5、第2アナログ電源回路6、及び第3アナログ電源回路8は、スイッチングレギュレータ(図4参照)として構成されている。その他の構成は、実施の形態2係る液晶表示装置20の構成と同一である。なお、外部電源から入力される入力電圧と、第1アナログ電源回路5、第2アナログ電源回路6、及び第3アナログ電源回路8から出力される所望の出力電圧との差が小さい場合は、各電源回路をリニアレギュレータ(図5参照)として構成することもできる。
第1アナログ電源回路5は、外部電源から入力された電源電圧に基づき生成した電源電圧(第1AVDD)を、第1データ信号線駆動回路2aへ出力する。第2アナログ電源回路6は、外部電源から入力された電源電圧に基づき生成した電源電圧(第2AVDD)を、参照電圧生成回路7へ出力する。第3アナログ電源回路8は、外部電源から入力された電源電圧に基づき生成した電源電圧(第3AVDD)を、第2データ信号線駆動回路2bへ出力する。
図8は、液晶表示装置30の動作を示すタイミングチャートである。液晶表示装置30では、第3アナログ電源回路8が第1データ信号線駆動回路2aと分離されているため、第2データ信号線駆動回路2bに入力される電源電圧(第3AVDD)は、第1データ信号線駆動回路2a(第1領域1a)における画像データの電位変動の影響を受けない。そのため、第3アナログ電源回路8から出力される電源電圧(第3AVDD)にはリップルが生じない。また、実施の形態2と同様、変動のない参照電圧Viが第1データ信号線駆動回路2a及び第2データ信号線駆動回路2bに入力される。
上記の構成によれば、第2データ信号線駆動回路2bに入力される電源電圧(第3AVDD)の変動(リップル)も抑えることができるため、実施の形態1、2と比較して、液晶パネル1の表示品位の低下をより防ぐことができる。
以上、本発明の実施の形態について説明したが、本発明は上記各実施の形態に限定されるものではなく、本発明の趣旨を逸脱しない範囲内で上記実施の形態から当業者が適宜変更した形態も本発明の技術的範囲に含まれることは言うまでもない。
1 液晶パネル、1a 第1領域、1b 第2領域、2a 第1データ信号線駆動回路、2b 第2データ信号線駆動回路、3a 第1走査信号線駆動回路、3b 第2走査信号線駆動回路、4 タイミング制御回路、5 第1アナログ電源回路、6 第2アナログ電源回路、7 参照電圧生成回路、8 第3アナログ電源回路

Claims (9)

  1. 液晶パネルの表示部が複数の領域に分割され、該領域毎にデータ信号線駆動回路及びデータ信号線が個別に設けられ、該複数の領域を同時に駆動する液晶表示装置であって、
    外部電源に接続され、該外部電源から出力された電源電圧に基づいて生成した第1アナログ電圧を、前記各データ信号線駆動回路へ出力する第1アナログ電源回路と、
    前記第1アナログ電源回路に接続され、該第1アナログ電源回路から出力された前記第1アナログ電圧に基づいて、参照電圧を生成するための第2アナログ電圧を出力する第2アナログ電源回路と、
    前記第2アナログ電源回路に接続され、該第2アナログ電源回路から出力された前記第2アナログ電圧に基づいて生成した前記参照電圧を、前記各データ信号線駆動回路へ出力する参照電圧生成回路と、を備え、
    前記各データ信号線駆動回路は、前記参照電圧に基づいて前記各データ信号線に供給する階調電圧を生成することを特徴とする液晶表示装置。
  2. 前記第1アナログ電源回路と前記第2アナログ電源回路とは、異なる回路構成を有することを特徴とする請求項1に記載の液晶表示装置。
  3. 前記第1アナログ電源回路はスイッチングレギュレータの構成を有しており、前記第2アナログ電源回路はリニアレギュレータの構成を有していることを特徴とする請求項2に記載の液晶表示装置。
  4. 液晶パネルの表示部が複数の領域に分割され、該領域毎にデータ信号線駆動回路及びデータ信号線が個別に設けられ、該複数の領域を同時に駆動する液晶表示装置であって、
    外部電源に接続され、該外部電源から出力された電源電圧に基づいて生成した第1アナログ電圧を、前記各データ信号線駆動回路へ出力する第1アナログ電源回路と、
    前記外部電源に接続され、該外部電源から出力された前記電源電圧に基づいて、参照電圧を生成するための第2アナログ電圧を出力する第2アナログ電源回路と、
    前記第2アナログ電源回路に接続され、該第2アナログ電源回路から出力された前記第2アナログ電圧に基づいて生成した前記参照電圧を、前記各データ信号線駆動回路へ出力する参照電圧生成回路と、を備え、
    前記各データ信号線駆動回路は、前記参照電圧に基づいて前記各データ信号線に供給する階調電圧を生成することを特徴とする液晶表示装置。
  5. 前記第1アナログ電源回路と前記第2アナログ電源回路とは、同一の回路構成を有していることを特徴とする請求項4に記載の液晶表示装置。
  6. 前記第1アナログ電源回路と前記第2アナログ電源回路とは、スイッチングレギュレータまたはリニアレギュレータの構成を有していることを特徴とする請求項5に記載の液晶表示装置。
  7. 液晶パネルの表示部が複数の領域に分割され、該領域毎にデータ信号線駆動回路及びデータ信号線が個別に設けられ、該複数の領域を同時に駆動する液晶表示装置であって、
    前記複数のデータ信号線駆動回路は第1データ信号線駆動回路及び第2データ信号線駆動回路を含み、
    外部電源に接続され、該外部電源から出力された電源電圧に基づいて生成した第1アナログ電圧を、前記第1データ信号線駆動回路へ出力する第1アナログ電源回路と、
    前記外部電源に接続され、該外部電源から出力された前記電源電圧に基づいて、参照電圧を生成するための第2アナログ電圧を出力する第2アナログ電源回路と、
    前記外部電源に接続され、該外部電源から出力された前記電源電圧に基づいて生成した第3アナログ電圧を、前記第2データ信号線駆動回路へ出力する第3アナログ電源回路と、
    前記第2アナログ電源回路に接続され、該第2アナログ電源回路から出力された前記第2アナログ電圧に基づいて生成した前記参照電圧を、前記第1データ信号線駆動回路及び前記第2データ信号線駆動回路へ出力する参照電圧生成回路と、を備え、
    前記第1データ信号線駆動回路及び前記第2データ信号線駆動回路は、前記参照電圧に基づいて前記各データ信号線に供給する階調電圧を生成することを特徴とする液晶表示装置。
  8. 前記第1アナログ電源回路と前記第2アナログ電源回路と前記第3アナログ電源回路とは、同一の回路構成を有していることを特徴とする請求項7に記載の液晶表示装置。
  9. 前記第1アナログ電源回路と前記第2アナログ電源回路と前記第3アナログ電源回路とは、スイッチングレギュレータまたはリニアレギュレータの構成を有していることを特徴とする請求項8に記載の液晶表示装置。
JP2013000704A 2013-01-07 2013-01-07 液晶表示装置 Pending JP2014132320A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2013000704A JP2014132320A (ja) 2013-01-07 2013-01-07 液晶表示装置
US14/148,162 US20140192096A1 (en) 2013-01-07 2014-01-06 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013000704A JP2014132320A (ja) 2013-01-07 2013-01-07 液晶表示装置

Publications (1)

Publication Number Publication Date
JP2014132320A true JP2014132320A (ja) 2014-07-17

Family

ID=51060636

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013000704A Pending JP2014132320A (ja) 2013-01-07 2013-01-07 液晶表示装置

Country Status (2)

Country Link
US (1) US20140192096A1 (ja)
JP (1) JP2014132320A (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150081848A (ko) * 2014-01-07 2015-07-15 삼성디스플레이 주식회사 표시 패널의 구동 전압 발생 방법 및 이를 수행하는 표시 장치
KR102348701B1 (ko) * 2015-05-31 2022-01-06 엘지디스플레이 주식회사 액정 표시 장치
JP6957919B2 (ja) * 2017-03-23 2021-11-02 セイコーエプソン株式会社 駆動回路及び電子機器
CN111341280B (zh) * 2020-03-31 2022-01-11 昆山龙腾光电股份有限公司 一种驱动方法、驱动板及显示装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11175028A (ja) * 1997-12-09 1999-07-02 Fujitsu Ltd 液晶表示装置、液晶表示装置の駆動回路、および液晶表示装置の駆動方法
WO2001055823A2 (en) * 2000-01-27 2001-08-02 Primarion, Inc. Apparatus for providing regulated power to an integrated circuit
TW200642246A (en) * 2005-05-20 2006-12-01 Richtek Technology Corp DC buck/boost converter
EP1984667B1 (en) * 2006-02-10 2017-08-23 Philips Lighting North America Corporation Methods and apparatus for high power factor controlled power delivery using a single switching stage per load
US7738928B2 (en) * 2006-09-21 2010-06-15 Research In Motion Limited Integrated switch-mode power supply and linear regulator
JP2009162935A (ja) * 2007-12-28 2009-07-23 Rohm Co Ltd 液晶ドライバ回路
US7977931B2 (en) * 2008-03-18 2011-07-12 Qualcomm Mems Technologies, Inc. Family of current/power-efficient high voltage linear regulator circuit architectures
US8253395B2 (en) * 2008-08-07 2012-08-28 Microsemi Corporation Bus voltage optimizer for switched power converter
US8305004B2 (en) * 2009-06-09 2012-11-06 Stmicroelectronics, Inc. Apparatus and method for constant power offline LED driver
TWI424788B (zh) * 2009-08-14 2014-01-21 Fsp Technology Inc 發光二極體驅動裝置
EP2375553A1 (en) * 2009-12-31 2011-10-12 Nxp B.V. PFC circuit
US8537099B2 (en) * 2010-09-08 2013-09-17 Synaptics Incorporated Dynamic voltage supply for LCD timing controller
US8791647B2 (en) * 2011-12-28 2014-07-29 Dialog Semiconductor Inc. Predictive control of power converter for LED driver
US8994219B2 (en) * 2012-12-25 2015-03-31 Shenzhen China Star Optoelectronics Technology Co., Ltd DC/DC module of LCD driving circuit

Also Published As

Publication number Publication date
US20140192096A1 (en) 2014-07-10

Similar Documents

Publication Publication Date Title
US8581827B2 (en) Backlight unit and liquid crystal display having the same
KR100949636B1 (ko) 전기 광학 장치, 전기 광학 장치의 구동 회로 및 전기기기
US8605024B2 (en) Liquid crystal display device
JP4510530B2 (ja) 液晶表示装置とその駆動方法
JP2007025644A (ja) 液晶ディスプレイパネルの駆動方法及び該駆動方法を用いた液晶ディスプレイパネル並びに該液晶ディスプレイパネルの駆動に用いる駆動モジュール
US20150042693A1 (en) Liquid crystal display device and drive method for liquid crystal panel
JP2011102876A (ja) 液晶表示装置
JP2014132320A (ja) 液晶表示装置
KR20070007591A (ko) 평판 디스플레이 장치의 전압 발생 회로
JP5117633B2 (ja) 液晶表示装置
KR20060070464A (ko) 액정표시장치의 구동 방법 및 액정표시장치
US20160335966A1 (en) Liquid crystal display device
JP2008216893A (ja) 平面表示装置及びその表示方法
JP4975322B2 (ja) アクティブマトリクス型液晶表示装置およびその制御方法
JP4270442B2 (ja) 表示装置およびその駆動方法
JP2002099256A (ja) 平面表示装置
WO2010125716A1 (ja) 表示装置および表示装置の駆動方法
JP2006011004A (ja) 液晶表示装置ならびにその駆動回路および駆動方法
KR20110070549A (ko) 액정표시장치
JP5418388B2 (ja) 液晶表示装置
JP4428401B2 (ja) 電気光学装置、駆動回路および電子機器
WO2007052421A1 (ja) 表示装置、データ信号線駆動回路、および表示装置の駆動方法
JP2013174813A (ja) 表示装置及びその駆動方法
JP2009180855A (ja) 液晶表示装置
JP4907035B2 (ja) 液晶表示装置およびその駆動方法