JP2013187233A - 固体撮像装置、固体撮像装置の駆動方法及び電子機器 - Google Patents

固体撮像装置、固体撮像装置の駆動方法及び電子機器 Download PDF

Info

Publication number
JP2013187233A
JP2013187233A JP2012049129A JP2012049129A JP2013187233A JP 2013187233 A JP2013187233 A JP 2013187233A JP 2012049129 A JP2012049129 A JP 2012049129A JP 2012049129 A JP2012049129 A JP 2012049129A JP 2013187233 A JP2013187233 A JP 2013187233A
Authority
JP
Japan
Prior art keywords
photodiode
pixel
imaging device
solid
state imaging
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2012049129A
Other languages
English (en)
Inventor
Yoshiteru Ito
芳晃 伊藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2012049129A priority Critical patent/JP2013187233A/ja
Publication of JP2013187233A publication Critical patent/JP2013187233A/ja
Pending legal-status Critical Current

Links

Images

Abstract

【課題】低照度の場合でも良好な画素信号を得ることができ、色再現性に優れた固体撮像装置を提供する目的とする。また、その固体撮像装置の駆動方法を提供する。さらに、その固体撮像装置を用いた電子機器を提供する。
【解決手段】PN接合を有し、入射した光の光量に応じた信号電荷を生成するフォトダイオードPDが、増幅トランジスタTr3の増幅ゲート電極13に接続された固体撮像装置100において、フォトダイオードPDに順方向のバイアス電流を流すための電流発生部111を設ける。そして、フォトダイオードPDに順方向のバイアス電流が流れている期間に、フォトダイオードPDで生成された信号電荷によって変化したフォトダイオードPDの電位を増幅トランジスタTr3で出力することにより、画素信号を取得する。
【選択図】図5

Description

本開示は、PN接合フォトダイオードを有する画素を備える固体撮像装置、その駆動方法、及び電子機器に関する。
従来、PN接合フォトダイオードに増幅用のMOS(Metal Oxide Semiconductor)トランジスタ(以下、増幅トランジスタ)のゲートを接続した構造を有するCMOS(Complementary Metal Oxide Semiconductor)型の固体撮像装置が提案されている(特許文献1参照)。特許文献1には、PN接合フォトダイオードで発生する電圧信号をデプレッション型の増幅トランジスタを用いて取り出す光センサ回路が記載されている。特許文献1では、増幅トランジスタをデプレッション型とすることにより、フォトダイオードに生じた電圧信号が負である場合にも、その電圧信号を増幅して取り出すことができる。
このような、PN接合フォトダイオードが増幅トランジスタのゲートに接続された構造を備える固体撮像装置では、フォトダイオードで生成された信号電荷を一時的にフローティングディフュージョン部に蓄積する必要がない。このため、PN接合フォトダイオードに増幅トランジスタのゲートを接続した固体撮像装置は、単位画素内にフローティングディフュージョン部や、転送トランジスタを備えるCMOS型固体撮像装置と比較し、単位画素を構成する素子数を少なくすることができる。
したがって、PN接合フォトダイオードが増幅トランジスタのゲートに接続される構造を備える固体撮像装置は、画素の縮小化や製造コストの低減などの点で有利であり、更なる改善が求められている。
特開2002−170982号公報
上述の点に鑑み、本開示は、低照度の場合でも良好な画素信号を得ることができ、色再現性に優れた固体撮像装置を提供する。また、本開示は、その固体撮像装置の駆動方法を提供する。さらに、本開示は、その固体撮像装置を用いた電子機器を提供する。
本開示の固体撮像装置は、PN接合を有し、入射光の光量に応じた信号電荷を生成するフォトダイオードと、フォトダイオードに順方向のバイアスを印加するためのバイアス発生部とを備える。さらに、本開示の固体撮像装置は、フォトダイオードに接続された増幅ゲート電極を有し、フォトダイオードの電位を増幅して出力する増幅トランジスタを備える。本開示で、バイアスとは、バイアス電流とバイアス電圧の両方を含む。
本開示の固体撮像装置では、画素を構成するフォトダイオードに、順方向のバイアスを印加することができる。フォトダイオードに順方向のバイアスを印加しておくことにより、光電変換によって生成された信号電荷が少量である場合にも、フォトダイオードにより多くの電流が流れる。
本開示の固体撮像装置の駆動方法は、上述の固体撮像装置において、フォトダイオードに順方向のバイアスが印加されている期間に、フォトダイオードで生成された信号電荷によって変化したフォトダイオードの電位を増幅トランジスタで出力する。これにより、画素信号を取得する。
本開示の固体撮像装置の駆動方法では、フォトダイオードで信号電荷が生成されたときのフォトダイオードの電位は、フォトダイオードに印加されている順方向のバイアスに応じて底上げされる。
本開示の電子機器は、光学レンズと、上述の固体撮像装置であって、光学レンズに集光された光が入射される固体撮像装置と、固体撮像装置から出力される出力信号を処理する信号処理回路とを備える。
本開示の電子機器では、固体撮像装置において、画素を構成するフォトダイオードに順方向のバイアスを印加することができる。フォトダイオードに順方向のバイアスを印加しておくことにより、光電変換によって生成された信号電荷が少量である場合にも、フォトダイオードにより多くの電流が流れる。
本開示によれば、固体撮像装置において、画素信号を出力するときにフォトダイオードに所定のバイアス電流を流しておくことで、低照度の場合でも良好な画素信号を得ることができ、色再現性に優れた固体撮像装置を得ることができる。また、この固体撮像装置を用いることにより、画質の向上が図られた電子機器を得ることができる。
PN接合を備えるフォトダイオードのI(電流)−V(電圧)特性を示す図である。 本開示の固体撮像装置の動作原理を説明するための回路図である。 本開示の第1の実施形態に係るCMOS型の固体撮像装置の全体を示す概略構成図である。 本開示の第1の実施形態に係る固体撮像装置の画素部の断面構成(一部回路図で示す)である。 本開示の第1の実施形態に係る固体撮像装置の画素の回路構成を示す図である。 本開示の第1の実施形態に係る固体撮像装置の駆動方法を示すフローである。 本開示の第1の実施形態に係る固体撮像装置の駆動方法を示すタイミングチャートである。 本開示の第2の実施形態に係る電子機器の概略構成図である。
本開示技術の提案者は、PN接合フォトダイオードが増幅トランジスタのゲートに接続された構造を備える固体撮像装置において、以下の課題を発見した。
図1は、PN接合を備えるフォトダイオードのI−V特性を示す図である。図1の横軸はフォトダイオードに印加した電圧で、縦軸はフォトダイオードに流れる電流である。図1に示すように、フォトダイオードに順方向バイアス電圧を印加した場合、ある閾値電圧V以下のときにはほとんど電流が流れない。
一方、フォトダイオードに閾値電圧V以上の電圧を印加した場合には、電流は対数的(指数関数的)に増加する。すなわち、フォトダイオードに閾値電圧V以上の値の順方向バイアス電圧を印加すると、図1の範囲aで示すように、フォトダイオードに流れる電流は対数的に増加する。したがって、順方向バイアス電圧を印加することによってフォトダイオードに電流を流す為には、閾値電圧V以上の電圧を印加する必要がある。
このように、実際のフォトダイオードでは、閾値電圧V以上の順バイアス電圧が印加された場合(図1の範囲a)と、閾値電圧Vより小さい順バイアス電圧が印加された場合(図1の範囲b)とでは、そのI−V特性が大きく異なる。
ところで、フォトダイオードを用いた固体撮像装置では、フォトダイオードにおいて、入射光の光量に応じた信号電荷が生成され、生成された信号電荷の量に基づいて画素信号が出力される。特許文献1では、入射光の光量に応じて発生した信号電荷によってフォトダイオードに電流が流れる構成とされている。そして、このフォトダイオードに流れる電流に対応したフォトダイオードの電圧変化分を増幅トランジスタで増幅し、該増幅した信号を画素信号として出力することで、画像が取得される。
また、フォトダイオードに増幅トランジスタのゲートが接続された固体撮像装置において、フォトダイオードから出力された画素信号を基に画像を再現する場合には、例えば、図1に示したI−V特性を基に、各画素信号に対応した光の強度を求めて画像を再現する。このとき、一般的には、電圧に対して電流が対数的に変化する範囲aの特性を用いて画像が再現される。例えば、フォトダイオードで生成された信号電荷によって、フォトダイオードの電流と電圧との関係が図1の点cに示す関係であった場合、点cに対応する電圧が増幅トランジスタで増幅され、該増幅された信号が画素信号として出力される。そして、その画素信号から、図1の範囲aに示す特性を用いることで画素信号に対応した光の強度が求められ、画像が再現される。
一方、フォトダイオードに入射する光が低照度であり、生成される信号電荷が少ない場合、フォトダイオードにおける電圧の上昇分も小さいため電流はほとんど流れない。したがって、フォトダイオードに入射する光が低照度である場合には、フォトダイオードに発生する電流と電圧の関係は、例えば図1の点dで示すように、図1の範囲bで示される線上にくる。そして、点dに対応する電圧が増幅トランジスタで増幅され、画素信号として出力される。
ところで、このように低照度の光によって得られた画素信号から画像を再現する場合も、電圧に対して電流が対数的に変化する範囲aの特性を用いるのが一般的である。しかしながら、前述したように、フォトダイオードではI−V特性が範囲aと範囲bで異なる。したがって、フォトダイオードに入射する光が低照度であり、例えばフォトダイオードに発生した電圧が図1の範囲bに示す線上にある場合において、範囲aの特性を用いて画像を再現すると、出力された画素信号に基づく光の強度について、真の値を取得できない。したがって、このような固体撮像装置では、低照度側における色再現性が良くない。
例えば、フォトダイオードのI−V特性のデータを、図1の範囲a及び範囲bを含む全範囲で細かく取得し、そのI−V特性を用いることにより画像を再現する場合は、低照度の場合も高照度の場合と同様に画像を再現することができる。しかしながら、フォトダイオードのI−V特性のデータを図1の範囲a及び範囲bを含む全範囲で細かく取得する作業は煩雑である。このため、出力された画素信号から画像を再現する際には、図1の範囲aにおけるI−V特性のみを用いることが一般的である。
このように、フォトダイオードを増幅トランジスタのゲートに接続した構成を備える固体撮像装置では、低照度側において色再現性が低いという問題がある。そこで、本技術の提案者は、フォトダイオードに、順方向のバイアス(以下、順バイアス)を印加しておくことで、低照度側の色再現性を向上させる技術を見出した。
図2は、本開示の固体撮像装置の原理を説明するための回路図である。図2に示すように、本開示の固体撮像装置では、各画素を構成するPN接合を有するフォトダイオードPDのカソード側(N側)を電圧電源60の負側に接続し、アノード側(P側)を電圧電源60の正側に接続すると共に、接地電位に接続する。すなわち、フォトダイオードのアノード側を接地した状態で、順バイアス電圧を印加する。このときの順バイアス電圧は、フォトダイオードPDに電流が流れ始める閾値電圧V以上の値とする。
このように、フォトダイオードPDに順バイアス電圧を印加しておくことにより、フォトダイオードPDには電流が流れている状態となる。そして、順バイアス電圧が印加された状態のフォトダイオードPDにおいて、光電変換による信号電荷が発生した場合、フォトダイオードPDを流れる電流はより大きくなり、それに伴ってフォトダイオードPDの電圧も大きくなる。
ここで、常時電流が流れるように順バイアス電圧が印加された状態のフォトダイオードPDでは、図1の範囲aで示すように、フォトダイオードPDに流れる電流は電圧に対して対数的に増加する。したがって、常時電流が流れるように順バイアス電圧が印加された状態のフォトダイオードPDにおいて光電変換による信号電荷が発生した場合には、フォトダイオードPDの電流及び電圧は、常に図1の範囲aの対数関数で示される線上で変化させることができる。
このため、フォトダイオードPDに順バイアス電圧を印加しておくことによって、フォトダイオードPDで発生した信号電荷による電流及び電圧の変化が微小であった場合にも、その変化量を、I−V特性の、対数関数で示される範囲で検出することができる。この結果、入射する光が低照度の場合も、フォトダイオードの電圧の変化量をI−V特性の対数関数で示される範囲内で検出することができる。このため、入射する光が低照度の場合にも、フォトダイオードPDの電圧の変化量から得られた画素信号から、図1の範囲aで示す特性を用いて画像を再現する際に、出力された画素信号に基づく光の強度について、真の値により近い値を算出することができる。
以下に、本開示の実施形態に係る固体撮像装置とその駆動方法、及び電子機器の一例を、図3〜図8を参照しながら説明する。本開示の実施形態は以下の順で説明する。なお、本開示は以下の例に限定されるものではない。
1.第1の実施形態:固体撮像装置
1−1.固体撮像装置全体の構成
1−3.要部の構成
1−3.固体撮像装置の駆動方法
2.第2の実施形態:電子機器
〈1.第1の実施形態:固体撮像装置〉
[1−1 固体撮像装置全体の構成]
図3は、本開示の第1の実施形態に係るCMOS型の固体撮像装置の全体を示す概略構成図である。本実施形態例の固体撮像装置100は、複数の画素110から構成される画素部101と、垂直駆動部102と、カラム処理部103と、水平駆動部104と、信号処理部109と、システム制御部105と、負電圧生成部108とを備える。これらの画素部101、垂直駆動部102、カラム処理部103、水平駆動部104、信号処理部109、システム制御部105及び負電圧生成部108は、例えば、図示しない半導体基板上に形成される。
画素110は、PN接合を有するフォトダイオードと、複数の画素トランジスタとから構成される。また、後述するが、画素110を構成するフォトダイオードのカソード側には、負電圧が供給され、アノード側は接地電位に接続される。画素110の詳細な構成については後述する。
画素部101は、2次元アレイ状に規則的に配列された複数の画素110から構成される。画素部101は、実際に光を受光し、光電変換によって生成された信号電荷を増幅してカラム処理部103に読み出す画素からなる有効画素部と、黒レベルの基準になる光学的黒を出力する画素からなる黒基準画素部(図示せず)とを有する。黒基準画素部(いわゆる、オプティカルブラック画素部)は、通常は、有効画素部の外周部に形成されている。有効画素部に形成される画素110では、フォトダイオードは光入射側に開口され、光が入射される。一方、黒基準画素部に形成される画素では、フォトダイオードは遮光されている。
システム制御部105は、垂直同期信号、水平同期信号及びマスタクロックに基づいて、垂直駆動部102、カラム処理部103、及び水平駆動部104等の動作の基準となるクロック信号や制御信号などを生成する。そして、システム制御部105で生成されたクロック信号や制御信号などは、垂直駆動部102、カラム処理部103及び水平駆動部104等に入力される。
垂直駆動部102は、例えばシフトレジスタによって構成され、画素駆動線106を介して画素部101の各画素110を行単位で順次垂直方向に選択走査する。そして、各画素110のフォトダイオードにおいて受光量に応じて生成した信号電荷に基づく画素信号を、垂直信号線107を通してカラム処理部103に供給する。
カラム処理部103は、垂直信号線107毎に信号の処理を行う複数の単位回路を有する。カラム処理部103では、画素部101の画素列毎に、選択行の各画素から垂直信号線107を介して出力される画素信号に対して所定の信号処理を行うとともに、信号処理後の画素信号を一時的に保持する。
具体的には、カラム処理部103は、信号処理として少なくとも、例えばCDS(Correlated Double Sampling;相関二重サンプリング)処理等のノイズ除去処理を行う。カラム処理部103におけるCDS処理により、例えば、リセットノイズ、増幅トランジスタの閾値ばらつき等に起因する画素固有の固定パターンノイズを除去することができる。
また、カラム処理部103には、上述したノイズ除去機能以外に、例えば、AD(Analog to Digital)変換回路を設けて、デジタル信号を出力する構成にしてもよい。この場合には、AD変換回路に設けられた比較器において、カラム処理部103の外部に設けられたDAC回路部(図示を省略する)で生成された参照信号と、垂直信号線107に読み出されたアナログ信号(画素信号)とを比較する。そして、アナログ信号と参照信号のレベルが交差し、比較器の出力が反転するまでカウントを行うことにより、垂直信号線107のアナログ信号からなる電位をデジタル信号に変換する。
水平駆動部104は、例えばシフトレジスタによって構成され、水平走査パルスを順次出力することによって、カラム処理部103の各々の単位回路を順番に選択し、カラム処理部103の各々の単位回路から画素信号を信号処理部109に出力させる。
負電圧生成部108は、外部から供給される電源電圧から所望の負電圧を生成し、その負電圧を、垂直駆動部102を介して各画素110に供給する。
信号処理部109は、カラム処理部103の各々の単位回路から順次に供給される信号に対し信号処理を行い、処理された信号を出力する。
[1−2 要部の構成]
図4は、本実施形態例の固体撮像装置100の画素部101の断面構成(一部回路図で示す)であり、図5は、本実施形態例の固体撮像装置100の画素110の回路構成を示す図である。図4及び図5に示すように、画素110は、基板1に形成されたフォトダイオードPDと、フォトダイオードPDに、順方向のバイアスを与える為のバイアス発生部(以下、電流発生部)111とを備える。また、画素110は、信号電荷の読み出しを行うためのリセットトランジスタTr2と、増幅トランジスタTr3と、選択トランジスタTr4とを備える。
図4に示すように、基板1は、第1導電型、例えばn型の半導体基板で構成されており、基板1の画素110が形成される表面側には、第2導電型、例えばp型の不純物領域からなるp型ウェル領域2が形成されている。このp型ウェル領域2内に、画素110を構成するフォトダイオードPDや、各画素トランジスタを構成するソース・ドレイン領域などが形成される。
フォトダイオードPDは、光電変換素子を構成するものであり、基板1の表面に形成された高濃度のn型半導体領域3と、p型ウェル領域2とで構成される。すなわち、本実施形態では、フォトダイオードPDは、n型半導体領域3と、p型ウェル領域2との間のpn接合jで構成される。フォトダイオードPDでは、入射した光の光量に応じた信号電荷が生成される。
電流発生部111は、フォトダイオードPDに順方向のバイアス電流を流すために設けられており、負電圧供給配線112と、負電圧をフォトダイオードPDのカソード側(すなわち、n型半導体領域3)に供給する負電圧供給トランジスタTr1とを備える。負電圧供給配線112は、図3に示す負電圧生成部108で生成された負電圧を各画素110に供給する配線であり、行毎に1本ずつ設けられている。
負電圧供給トランジスタTr1は、nチャネル型のMOSトランジスタで構成されており、基板1の表面側に形成されたn型半導体領域4からなるソースと、フォトダイオードPDを構成するn型半導体領域3からなるドレインとを備える。また、負電圧供給トランジスタTr1は、そのソースとドレインとの間に形成され、基板1上部に絶縁膜(図示せず)を介して形成された負電圧供給ゲート電極11を備える。
負電圧供給トランジスタTr1のソースとなるn型半導体領域4には、負電圧供給配線112が接続されている。したがって、負電圧供給トランジスタTr1では、負電圧供給ゲート電極11に所定のハイレベルの負電圧供給電圧φFBが印加され、負電圧供給トランジスタTr1がオン状態となる。これにより、負電圧供給配線112からフォトダイオードPDのn型半導体領域3に負電圧(−Vfb)が供給される。そして、フォトダイオードPDのn型半導体領域3に負電圧が供給されることにより、フォトダイオードPDに順方向のバイアス電流を流すことができる。また、本実施形態では、負電圧供給ゲート電極11に印加する負電圧供給電圧φFBの電位を変えることにより、フォトダイオードPDに流す電流量を調整することができる。
リセットトランジスタTr2は、nチャネル型のMOSトランジスタで構成されている。リセットトランジスタTr2は、フォトダイオードPDのn型半導体領域3からなるソースと、p型ウェル領域2の表面側に形成されたn型半導体領域5からなるドレインとを備える。リセットトランジスタTr2のドレインとなるn型半導体領域5は、フォトダイオードPDを構成するn型半導体領域3に隣り合う領域に形成されている。また、リセットトランジスタTr2は、そのソースとドレインとの間に形成され、基板1上部に絶縁膜(図示せず)を介して形成されたリセットゲート電極12を備える。
リセットトランジスタTr2のドレインとなるn型半導体領域5には、接地電位GNDが供給されている。したがって、リセットゲート電極12に所定のハイレベルのリセット電圧φRSTが印加され、リセットトランジスタTr2がオン状態となることにより、フォトダイオードPDのn型半導体領域3に接地電位GNDが供給される。これにより、フォトダイオードPDは接地電位GNDにリセットされる。
増幅トランジスタTr3は、pチャネル型のMOSトランジスタで構成されている。このため、増幅トランジスタTr3は、基板1の所定の領域に形成されたn型不純物領域からなるn型ウェル領域6内に形成されている。このn型ウェル領域6は、基板1の表面から所定の深さに形成されている。本実施形態では、フォトダイオードPDはリセットトランジスタTr2により接地電位GNDにリセットされる。
増幅トランジスタTr3は、n型ウェル領域6の表面側に形成されたp型半導体領域8からなるソースと、同じくn型ウェル領域6の表面側に形成され、ソースと隣り合う領域に形成されたp型半導体領域7からなるドレインとを備える。また、増幅トランジスタTr3は、そのソースとドレインとの間に形成され、基板1上部に絶縁膜(図示せず)を介して形成された増幅ゲート電極13を備える。
増幅トランジスタTr3のドレインとなるp型半導体領域7には、接地電位が供給されており、増幅トランジスタTr3のソースとなるp型半導体領域8は、後述する選択トランジスタTr4のドレインと接続されている。また、増幅ゲート電極13は、フォトダイオードPDのn型半導体領域3と電気的に接続されている。増幅トランジスタTr3では、フォトダイオードPDのn型半導体領域3の電位が増幅ゲート電極13に供給される。これにより、その電位に対応した信号を選択トランジスタTr4のドレインに出力する。
選択トランジスタTr4は、nチャネル型のMOSトランジスタで構成されている。選択トランジスタTr4は、p型ウェル領域2の表面側に形成されたn型半導体領域10からなるソースと、同じくp型ウェル領域2の表面側に形成され、ソースと隣り合う領域に形成されたn型半導体領域9からなるドレインとを備える。また、選択トランジスタTr4は、そのソースとドレインとの間に形成され、基板1上部に絶縁膜(図示せず)を介して形成された選択ゲート電極14を備える。
選択トランジスタTr4のドレイン(n型半導体領域9)は、増幅トランジスタTr3のソース(p型半導体領域8)と電気的に接続されている。また、選択トランジスタのソース(n型半導体領域10)は、垂直信号線107に接続されている。選択トランジスタTr4では、選択ゲート電極14に所定のハイレベルの選択電圧φSELが印加され、選択トランジスタTr4がオン状態となることにより、増幅トランジスタTr3から出力された信号が垂直信号線107に出力される。
ところで、本実施形態では、図5に示すように、垂直信号線107は電源電圧Vddを供給する電源電圧配線113に接続されている。そして、電源電圧配線113と垂直信号線107との接続点と、選択トランジスタTr4のソース(n型半導体領域10)と垂直信号線107との接続点との間には、pチャネル型のMOSトランジスタからなる負荷トランジスタTr5が接続されている。これにより、選択トランジスタTr4を介して垂直信号線107に接続される増幅トランジスタTr3と、垂直信号線107の一端に接続される負荷トランジスタTr5とにより、ソースフォロア回路が構成される。
[1−3 駆動方法]
次に、本実施形態の固体撮像装置100の駆動方法について説明する。図6は、本実施形態の固体撮像装置100の駆動方法を示すフローであり、図7は、本実施形態例の固体撮像装置100の駆動方法を示すタイミングチャートである。ここでは、有効画素部におけるn行目の画素110を駆動する際のタイミングを例に説明を行う。
まず、n行目の画素110において、ハイレベルの選択電圧φSELを選択ゲート電極14に印加することにより、選択トランジスタTr4をオン状態とする。次に、ハイレベルのリセット電圧φRSTをリセットゲート電極12に印加することにより、リセットトランジスタTr2をオン状態とする。
リセットトランジスタTr2がオン状態となることにより、フォトダイオードPDの電位が接地電位GNDにリセットされる(ステップS1)。そして、リセット状態におけるフォトダイオードPDのカソードの電位を増幅トランジスタTr3及び選択トランジスタTr4を介して垂直信号線107に読み出す。これにより、P相の信号レベルがアナログ信号VSL(リセット信号)として出力される(ステップS2)。
そして、垂直信号線107に出力されたP相のアナログ信号VSLは、DAC回路部で生成されたランプ波形状の参照信号DACと比較されることでデジタル変換され、デジタル信号としてカラム処理部103に保存される。ここで、参照信号DACと、垂直信号線107に出力されたアナログ信号VSLとの比較は、カラム処理部103に設けられた比較器によって行われる。このとき、アナログ信号VSLと参照信号DACのレベルが交差し、比較器の出力が反転するまでカウントが行われ、垂直信号線107に出力されたアナログ信号VSLがカウント数(デジタル信号)に変換される。
次に、リセットトランジスタTr2をオフする。その後、ハイレベルの負電圧供給パルスφFBを負電圧供給ゲート電極11に印加することにより、負電圧供給トランジスタTr1をオン状態とする。これにより、フォトダイオードPDのn型半導体領域3に負電圧−Vfbが供給され、フォトダイオードPDには順バイアス電圧が印加される。このとき、フォトダイオードPDのI−V特性の閾値電圧(すなわち、図1のV)以上の順バイアス電圧を供給する。これにより、フォトダイオードPDに、順方向にバイアス電流を流す(ステップS3)。
このとき、フォトダイオードPDでは、フォトダイオードPDに入射した光の光量に応じた信号電荷が光電変換により生成される。これにより、フォトダイオードPDを流れる電流は、電流発生部111によって与えられた順方向のバイアス電流から、光電変換によって生成された信号電荷の分だけ増加する。したがって、フォトダイオードPDの電圧も、印加された順バイアス電圧から、光電変換によって生成された信号電荷の分だけ増加する。
ここで、フォトダイオードPDには、閾値電圧V以上の順バイアス電圧が印加されている。したがって、フォトダイオードPDに入射する光が低照度である場合にも、フォトダイオードPDの電圧は、閾値電圧V以上となる。
そして、このときのフォトダイオードPDの電位を増幅トランジスタTr3及び選択トランジスタTr4を介して垂直信号線107に読み出す。このように、本実施形態では、フォトダイオードPDに順方向のバイアス電流が流れている期間に、フォトダイオードPDで生成された信号電荷によって変化したフォトダイオードPDの電位を画素信号として出力する。これにより、D相の信号レベルがアナログ信号VSL(画素信号)として出力される(ステップS4)。
垂直信号線107に出力されたD相のアナログ信号VSLについても、P相のアナログ信号VSLのデジタル変換と同様に、DAC回路部で生成されたランプ波形状の参照信号DACと比較することでデジタル変換する。そして、D相のアナログ信号VSLも、デジタル信号としてカラム処理部103に保存する。
そして、D相のデジタル信号とP相のデジタル信号との差分を取ることにより、相関二重サンプリング(CDS)を行う(ステップS5)。これにより、増幅トランジスタTr3等で発生する画素固有の固定パターンノイズを抑圧するCDS処理が行われる。その後、CDS回路でのCDS処理後の各信号が画素信号として信号処理部109に出力される。
その後、負電圧供給トランジスタTr1をオフする。その後、選択トランジスタTr4をオフすることにより、n行目の画素の読み出しが終了する。
ところで、D相として垂直信号線107に出力されるアナログ信号VSLには、電流発生部111によりフォトダイオードPDに供給された順バイアス電圧分の信号が含まれている。したがって、信号処理部109において有効画素部における画素信号と、黒基準画素部における画素信号との差分を取る。具体的には、有効画素部の画素110から、フォトダイオードPDに順方向のバイアス電流を流した期間に出力された画素信号と、黒基準画素部の画素110から、フォトダイオードPDに順方向のバイアス電流を流した期間に出力された画素信号との差分を取る。これにより、光電変換によって生成された信号電荷による電位の変化分に相当する画素信号を得ることができる。
なお、本実施形態では、信号処理部109において有効画素部における画素信号と黒基準画素部における画素信号との差分を取る処理を行う構成としたが、この処理は無くてもよい。
本実施形態では、D相の信号を取得する際、フォトダイオードPDには閾値電圧V(図1参照)以上の順バイアス電圧が印加され、これにより、所定の順バイアス電流が流れている。このため、フォトダイオードPDに入射する光が低照度であり、光電変換される信号電荷が少ない場合でも、出力されるフォトダイオードPDの電圧の変化分を対数関数で示されるI−V特性の線上(図1の範囲aの線上)で得ることができる。すなわち、本実施形態では、低照度側のI−V特性も、図1の範囲aで示す特性となる。この結果、フォトダイオードPDに入射する光が低照度である場合にも、得られた画素信号から図1の範囲aで示されるI−V特性を用いてより正確な光の強度を求めることができ、画像の再現性が向上する。これにより、固体撮像装置の色再現性の向上が図られる。
また、本実施形態では、低照度の光で得られた画素信号、及び、高照度の光で得られた画素信号からそれぞれ画像を再現する際、どちらも、図1の範囲aで示すI−V特性を用いて再現することができる。このため、画像の再現に用いるデータは、図1の範囲aで示される部分のみで良いため、フォトダイオードPDのI−V特性のデータを、図1の範囲a及び範囲bを含む全範囲で細かく取得する必要がない。これにより、画素信号から画像を得るための信号処理の構成を煩雑にすることなく、色再現性を向上させることができる。
本実施形態では、電流発生部111を負電圧供給配線112と負電圧供給トランジスタTr1とで構成したが、電流発生部111の構成はこれに限られるものではない。例えば、負電圧供給トランジスタTr1を用いずに、電流発生部111を負電圧供給配線112のみで構成することもできる。この場合は、常時フォトダイオードPDに順方向のバイアス電流が流れるため消費電力が高くなるが、構成が簡素になり、小型化が可能となる。さらに、電流発生部111として、定電流源を用いてもよい。このように、電流発生部111は、フォトダイオードPDに順方向のバイアス電流を流すことのできる構成であれば種々の変更が可能である。
また、本実施形態では特に言及はしていないが、本開示の固体撮像装置は、表面照射型の固体撮像装置、及び、裏面照射型の固体撮像装置のどちらにも対応させることができる。表面照射型の固体撮像装置とする場合には、基板の光入射面側となる表面側に配線層、カラーフィルタ層、オンチップレンズを順に形成する。また、裏面照射型の固体撮像装置とする場合には、基板の光入射面側となる表面側とは反対側の面に配線層、カラーフィルタ層、オンチップレンズを順に形成する。裏面照射型の固体撮像装置では、光入射面側に各画素トランジスタが形成されないため、フォトダイオードの面積を大きくすることができる。
ところで、本開示の固体撮像装置は、フォトダイオードで生成された信号電荷をフォトダイオードに蓄積せずに、フォトダイオードで生成された信号電荷による電位変化を増幅トランジスタに直接伝送する構成とされている。したがって、本開示の固体撮像装置は、よりフォトダイオードの平面の面積を大きくすることのできる裏面照射型とするのが好ましい。
本開示では、可視光の入射光量の分布を検知して画像として撮像する固体撮像装置への適用に限らず、赤外線やX線、あるいは粒子等の入射量の分布を画像として撮像する固体撮像装置にも適用可能である。
さらに、本開示は、画素領域の各単位画素を行単位で順に走査して各単位画素から画素信号を読み出す固体撮像装置に限られるものではない。画素単位で任意の画素を選択して、当該選択画素から画素単位で信号を読み出すX−Yアドレス型の固体撮像装置に対しても適用可能である。なお、固体撮像装置はワンチップとして形成された形態であってもよいし、画素部と、信号処理部または光学系とがまとめてパッケージングされた撮像機能を有するモジュール状の形態であってもよい。
また、本開示は、固体撮像装置への適用に限られるものではなく、撮像装置にも適用可能である。ここで、撮像装置とは、デジタルスチルカメラやデジタルビデオカメラ等のカメラシステムや、携帯電話機などの撮像機能を有する電子機器のことを言う。なお、電子機器に搭載される上記モジュール状の形態、即ちカメラモジュールを撮像装置とする場合もある。
〈2.第2の実施形態:電子機器〉
次に、本開示の第2の実施形態に係る電子機器について説明する。図8は、本開示の第2の実施形態に係る電子機器200の概略構成図である。
本実施形態に係る電子機器200は、固体撮像装置203と、光学レンズ201と、シャッタ装置202と、駆動回路205と、信号処理回路204とを有する。本実施形態例の電子機器200では、固体撮像装置203として上述した本開示の第1の実施形態における固体撮像装置100を電子機器(デジタルスチルカメラ)に用いた場合の実施形態を示す。
光学レンズ201は、被写体からの像光(入射光)を固体撮像装置203の撮像面上に結像させる。これにより固体撮像装置203内に一定期間当該信号電荷が蓄積される。シャッタ装置202は、固体撮像装置203に対する光照射期間および遮光期間を制御する。駆動回路205は、固体撮像装置203の信号転送動作およびシャッタ装置202のシャッタ動作を制御する駆動信号を供給する。駆動回路205から供給される駆動信号(タイミング信号)により、固体撮像装置203は信号転送を行なう。信号処理回路204は、固体撮像装置203から出力された信号に対して各種の信号処理を行う。信号処理が行われた映像信号は、メモリなどの記憶媒体に記憶され、あるいはモニタに出力される。
本実施形態例の電子機器200では、固体撮像装置203において色再現性の向上が図られるため、画質の向上が図られる。
なお、本開示は、以下のような構成を取ることもできる。
(1)
PN接合を有し、入射光の光量に応じた信号電荷を生成するフォトダイオードと、
前記フォトダイオードに順方向のバイアスを印加するためのバイアス発生部と、
前記フォトダイオードに接続された増幅ゲート電極を有し、前記フォトダイオードの電位を増幅して出力する増幅トランジスタと、
を備える固体撮像装置。
(2)
前記フォトダイオードで生成された信号電荷によって発生した前記フォトダイオードの電位を前記増幅トランジスタで出力する期間に、前記電流発生部は前記フォトダイオードに順方向のバイアス電流を流す
(1)に記載の固体撮像装置。
(3)
前記電流発生部は、ソースが負電圧を供給する負電圧供給配線に接続され、ドレインが前記フォトダイオードのカソード側に接続された負電圧供給用トランジスタを備える
(1)又は(2)に記載の固体撮像装置。
(4)
前記フォトダイオードを接地電位にリセットするリセットトランジスタを備える
(1)〜(3)のいずれかに記載の固体撮像装置。
(5)
前記電流発生部は、前記フォトダイオードに流れる電流がフォトダイオードに印加された電圧に対して対数的に変化し始める閾値電圧以上の電圧を前記フォトダイオードに供給する
(1)〜(4)のいずれかに記載の固体撮像装置。
(6)
前記フォトダイオードと、前記バイアス発生部と、前記増幅トランジスタとを備える画素が複数配列された画素部を有し、
前記画素部は、前記フォトダイオードに光が入射する画素を含む有効画素部と、前記フォトダイオードが遮光された画素を含む黒基準画素部とで構成され、
前記有効画素部の画素から、前記フォトダイオードに順方向のバイアス電流を流した期間に出力された画素信号と、前記黒基準画素部の画素から、前記フォトダイオードに順方向のバイアス電流を流した期間に出力された画素信号との差分を取ることにより、前記フォトダイオードで生成された信号電荷に対応した画素信号を算出する
(1)〜(5)に記載の固体撮像装置。
(7)
PN接合を有し、入射光の光量に応じた信号電荷を生成するフォトダイオードと、
前記フォトダイオードに順方向のバイアス電流を流すための電流発生部と、
前記フォトダイオードに接続された増幅ゲート電極を有する増幅トランジスタとを備える固体撮像装置を駆動する駆動方法であって、
前記バイアス発生部によって前記フォトダイオードに順方向のバイアスを印加し、
前記フォトダイオードに順方向のバイアスが印加されている期間に、前記フォトダイオードで生成された信号電荷によって変化した前記フォトダイオードの電位を前記増幅トランジスタで出力することにより、画素信号を取得する
固体撮像装置の駆動方法。
(8)
前記画素信号を取得する前に、前記フォトダイオードを接地電位にリセットし、前記接地電位にリセットされた前記フォトダイオードの電位を前記増幅トランジスタで出力することにより、リセット信号を取得する
(7)に記載の固体撮像装置の駆動方法。
(9)
前記フォトダイオードと、前記バイアス発生部と、前記増幅トランジスタとを備える画素が複数配列された画素部を有し、
前記画素部は、前記フォトダイオードに光が入射する画素を含む有効画素部と、前記フォトダイオードが遮光された画素を含む黒基準画素部とで構成され、
前記有効画素部の画素から、前記フォトダイオードに順方向のバイアスを印加した期間に出力された画素信号と、前記黒基準画素部の画素から、前記フォトダイオードに順方向のバイアスを印加した期間に出力された画素信号との差分を取ることにより、前記フォトダイオードで生成された信号電荷に対応した画素信号を算出する
(7)又は(8)に記載の固体撮像装置の駆動方法。
(10)
PN接合を有し、入射光の光量に応じた信号電荷を生成するフォトダイオードと、
前記フォトダイオードに順方向のバイアスを印加するためのバイアス発生部と、
前記フォトダイオードに接続された増幅ゲート電極を有し、前記フォトダイオードの電位を増幅して出力する増幅トランジスタとを備える固体撮像装置と、
前記固体撮像装置から出力される出力信号を処理する信号処理回路と、
を含む電子機器。
1・・・基板、2・・・p型ウェル領域、3,4,5・・・n型半導体領域、6・・・n型ウェル領域、7,8・・・p型半導体領域、9,10・・・n型半導体領域、11・・・負電圧供給ゲート電極、12・・・リセットゲート電極、13・・・増幅ゲート電極、14・・・選択ゲート電極、60・・・電圧電源、100・・・固体撮像装置、101・・・画素部、102・・・垂直駆動部、103・・・カラム処理部、104・・・水平駆動部、105・・・システム制御部、106・・・画素駆動線、107・・・垂直信号線、108・・・負電圧生成部、109・・・信号処理部、110・・・画素、111・・・電流発生部、112・・・負電圧供給配線、113・・・電源電圧配線、200・・・電子機器、201・・・光学レンズ、202・・・シャッタ装置、203・・・固体撮像装置、204・・・信号処理回路、205・・・駆動回路、Tr1・・・負電圧供給トランジスタ、Tr2・・・リセットトランジスタ、Tr3・・・増幅トランジスタ、Tr4・・・選択トランジスタ、Tr5・・・負荷トランジスタ

Claims (10)

  1. PN接合を有し、入射光の光量に応じた信号電荷を生成するフォトダイオードと、
    前記フォトダイオードに順方向のバイアスを印加するためのバイアス発生部と、
    前記フォトダイオードに接続された増幅ゲート電極を有し、前記フォトダイオードの電位を増幅して出力する増幅トランジスタと、
    を備える固体撮像装置。
  2. 前記フォトダイオードで生成された信号電荷によって発生した前記フォトダイオードの電位を前記増幅トランジスタで出力する期間に、前記電流発生部は前記フォトダイオードに順方向のバイアス電流を流す
    請求項1に記載の固体撮像装置。
  3. 前記電流発生部は、ソースが負電圧を供給する負電圧供給配線に接続され、ドレインが前記フォトダイオードのカソード側に接続された負電圧供給用トランジスタを備える
    請求項2に記載の固体撮像装置。
  4. 前記フォトダイオードを接地電位にリセットするリセットトランジスタを備える
    請求項3に記載の固体撮像装置。
  5. 前記電流発生部は、前記フォトダイオードに流れる電流がフォトダイオードに印加された電圧に対して対数的に変化し始める閾値電圧以上の電圧を前記フォトダイオードに供給する
    請求項4に記載の固体撮像装置。
  6. 前記フォトダイオードと、前記バイアス発生部と、前記増幅トランジスタとを備える画素が複数配列された画素部を有し、
    前記画素部は、前記フォトダイオードに光が入射する画素を含む有効画素部と、前記フォトダイオードが遮光された画素を含む黒基準画素部とで構成され、
    前記有効画素部の画素から、前記フォトダイオードに順方向のバイアス電流を流した期間に出力された画素信号と、前記黒基準画素部の画素から、前記フォトダイオードに順方向のバイアス電流を流した期間に出力された画素信号との差分を取ることにより、前記フォトダイオードで生成された信号電荷に対応した画素信号を算出する
    請求項5に記載の固体撮像装置。
  7. PN接合を有し、入射光の光量に応じた信号電荷を生成するフォトダイオードと、
    前記フォトダイオードに順方向のバイアス電流を流すための電流発生部と、
    前記フォトダイオードに接続された増幅ゲート電極を有する増幅トランジスタとを備える固体撮像装置を駆動する駆動方法であって、
    前記バイアス発生部によって前記フォトダイオードに順方向のバイアスを印加し、
    前記フォトダイオードに順方向のバイアスが印加されている期間に、前記フォトダイオードで生成された信号電荷によって変化した前記フォトダイオードの電位を前記増幅トランジスタで出力することにより、画素信号を取得する
    固体撮像装置の駆動方法。
  8. 前記画素信号を取得する前に、前記フォトダイオードを接地電位にリセットし、前記接地電位にリセットされた前記フォトダイオードの電位を前記増幅トランジスタで出力することにより、リセット信号を取得する
    請求項7に記載の固体撮像装置の駆動方法。
  9. 前記フォトダイオードと、前記バイアス発生部と、前記増幅トランジスタとを備える画素が複数配列された画素部を有し、
    前記画素部は、前記フォトダイオードに光が入射する画素を含む有効画素部と、前記フォトダイオードが遮光された画素を含む黒基準画素部とで構成され、
    前記有効画素部の画素から、前記フォトダイオードに順方向のバイアスを印加した期間に出力された画素信号と、前記黒基準画素部の画素から、前記フォトダイオードに順方向のバイアスを印加した期間に出力された画素信号との差分を取ることにより、前記フォトダイオードで生成された信号電荷に対応した画素信号を算出する
    請求項8に記載の固体撮像装置の駆動方法。
  10. PN接合を有し、入射光の光量に応じた信号電荷を生成するフォトダイオードと、
    前記フォトダイオードに順方向のバイアス電流を流すための電流発生部と、
    前記フォトダイオードに接続された増幅ゲート電極を有し、前記フォトダイオードの電位を増幅して出力する増幅トランジスタとを備える固体撮像装置と、
    前記固体撮像装置から出力される出力信号を処理する信号処理回路と、
    を含む電子機器。
JP2012049129A 2012-03-06 2012-03-06 固体撮像装置、固体撮像装置の駆動方法及び電子機器 Pending JP2013187233A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012049129A JP2013187233A (ja) 2012-03-06 2012-03-06 固体撮像装置、固体撮像装置の駆動方法及び電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012049129A JP2013187233A (ja) 2012-03-06 2012-03-06 固体撮像装置、固体撮像装置の駆動方法及び電子機器

Publications (1)

Publication Number Publication Date
JP2013187233A true JP2013187233A (ja) 2013-09-19

Family

ID=49388454

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012049129A Pending JP2013187233A (ja) 2012-03-06 2012-03-06 固体撮像装置、固体撮像装置の駆動方法及び電子機器

Country Status (1)

Country Link
JP (1) JP2013187233A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017519368A (ja) * 2014-06-13 2017-07-13 ニュー イメージング テクノロジーズ C−mos光電電荷転送セル及びそのようなセルのセットを含むアレイセンサ
CN110445960A (zh) * 2018-05-02 2019-11-12 索尼半导体解决方案公司 固体摄像元件和摄像装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017519368A (ja) * 2014-06-13 2017-07-13 ニュー イメージング テクノロジーズ C−mos光電電荷転送セル及びそのようなセルのセットを含むアレイセンサ
CN110445960A (zh) * 2018-05-02 2019-11-12 索尼半导体解决方案公司 固体摄像元件和摄像装置
CN110445960B (zh) * 2018-05-02 2023-08-18 索尼半导体解决方案公司 固体摄像元件和摄像装置

Similar Documents

Publication Publication Date Title
US10021321B2 (en) Imaging device and imaging system
US9894295B2 (en) Imaging device and imaging system
JP4363390B2 (ja) 固体撮像装置、固体撮像装置の駆動方法および撮像装置
US9712765B2 (en) Solid-state image pickup device and camera system
JP5552858B2 (ja) 固体撮像装置、固体撮像装置の駆動方法、及び、電子機器
US9343500B2 (en) Solid-state imaging device, driving method thereof, and electronic device
US9124837B2 (en) Solid-state image pickup device and driving method thereof, and electronic apparatus
CN101702753B (zh) 固体成像元件和相机系统
US8890982B2 (en) Solid-state imaging device and driving method as well as electronic apparatus
JP4691930B2 (ja) 物理情報取得方法および物理情報取得装置、並びに物理量分布検知の半導体装置、プログラム、および撮像モジュール
US9794497B2 (en) Solid-state imaging device controlling read-out of signals from pixels in first and second areas
US8456558B2 (en) Pixel circuit, a solid-state image sensing device, and a camera system that facilitates charge transfer within a pixel
JP2010268529A (ja) 固体撮像装置および電子機器
JP2011216969A (ja) 固体撮像素子および駆動方法、並びに電子機器
US8854506B2 (en) Solid-state imaging device, method of driving the same, and electronic apparatus using the same
JP2009032950A (ja) 固体撮像装置
WO2011083541A1 (ja) 固体撮像装置および撮像装置
JP2018011141A (ja) 固体撮像装置、固体撮像装置の駆動方法、及び、電子機器
JP2007088972A (ja) 固体撮像装置、固体撮像装置の駆動方法および撮像装置
JP2013187233A (ja) 固体撮像装置、固体撮像装置の駆動方法及び電子機器
JP2011055345A (ja) 撮像装置
JP2010192989A (ja) 固体撮像素子及び撮像装置
WO2011105018A1 (ja) 固体撮像装置及びカメラシステム
JP4345145B2 (ja) 固体撮像装置
JP2013197697A (ja) 固体撮像装置及び電子機器