JP2013015605A - 信号処理装置 - Google Patents
信号処理装置 Download PDFInfo
- Publication number
- JP2013015605A JP2013015605A JP2011147016A JP2011147016A JP2013015605A JP 2013015605 A JP2013015605 A JP 2013015605A JP 2011147016 A JP2011147016 A JP 2011147016A JP 2011147016 A JP2011147016 A JP 2011147016A JP 2013015605 A JP2013015605 A JP 2013015605A
- Authority
- JP
- Japan
- Prior art keywords
- frame
- conversion
- generated
- signal processing
- processing device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Abstract
【解決手段】信号処理装置1は、信号処理装置1が外部から受信したフレームまたは信号処理装置1内で生成したフレームを受けて、特定のフィールドの値をチェックする必要のあるフレームか否かを示す区分情報を生成し、区分情報をフレームに付随して出力する区分情報生成機能部6と、区分情報とフレームのチェック対象のフィールドの値に基づいて変換処理対象のフレームか否かを示す変換処理オン/オフ指定情報を生成し、変換処理オン/オフ指定情報をフレームに付随して出力する変換オン/オフ判定機能部7と、変換処理オン/オフ指定情報に基づいて、フレームの全部または一部を暗号処理する暗号処理回路5とを有する。
【選択図】 図1
Description
なお、以上のような問題点は、暗号処理に限らず、他の変換処理においても発生する。
また、本発明の信号処理装置の1構成例において、前記区分情報生成手段は、生成した区分情報を、信号処理装置が外部から受信した受信フレームまたは信号処理装置内で生成した生成フレームに格納して出力し、前記変換オン/オフ判定手段は、生成した変換処理オン/オフ指定情報を、前記区分情報生成手段が出力したフレームに格納して出力することを特徴とするものである。
また、本発明の信号処理装置の1構成例において、前記変換処理手段は、複数の方式の変換処理に対応し、前記変換オン/オフ判定手段が出力したフレームの送信速度を検出し、フレームの送信速度と変換方式との所定の対応関係に基づいて、前記検出した送信速度に対応する変換方式を決定し、この変換方式に則ってフレームを変換処理することを特徴とするものである。
また、本発明の信号処理装置の1構成例において、前記変換処理手段は、複数の方式の変換処理に対応し、前記変換オン/オフ判定手段が出力したフレームの送信先MACアドレスを検出し、フレームの送信先MACアドレスと変換方式との所定の対応関係に基づいて、前記検出した送信先MACアドレスに対応する変換方式を決定し、この変換方式に則ってフレームを変換処理することを特徴とするものである。
また、本発明の信号処理装置の1構成例において、さらに、前記変換オン/オフ判定手段と前記変換処理手段との間に、前記変換オン/オフ判定手段が出力したフレームと、信号処理装置内で生成され前記変換処理オン/オフ指定情報を持っているフレームとを受けて、これらのフレームを多重化して前記変換処理手段に送る第2の多重化手段を有することを特徴とするものである。
本発明では、ネットワーク制御機能部により生成されるフレームも暗号方式Aで暗号化できるように、暗号方式Aの暗号処理回路を暗号方式Bと同様にネットワーク制御機能部の後段に実装する。このとき、暗号処理対象を標準仕様(I)が規定するフレームに限定することもできるようにするため、ネットワーク制御機能よりも上位レイヤ側に暗号処理対象のフレームと暗号処理対象外のフレームとを区別する機能を残し、その区分情報を基に暗号処理回路をオン/オフすることで、暗号処理するフレームの種類も暗号演算の方式も標準仕様(I)と等価とすることを可能にする。これにより、暗号方式Aの処理として、標準仕様(I)に準拠した処理と全てのユニキャストフレームを対象とする拡張処理の両方が可能となる。また、暗号方式Aも暗号方式Bも暗号処理回路の実装位置を同じ位置、すなわちネットワーク制御機能部の後段にしたことによりAES−128演算など共通の処理回路を暗号方式Aと暗号方式Bで共用することが可能となり、回路の重複を回避しハードウェアの増大を防ぐことができる。
以下、本発明の実施の形態について図面を参照して説明する。図1は本発明の第1の実施の形態に係る信号処理装置の構成を示すブロック図である。
信号処理装置1は、フレームを受信する受信端子2と、フレームを送信する送信端子3と、変換制御機能部4と、変換処理手段となる暗号処理回路5とを有する。変換制御機能部4は、区分情報生成機能部6と、変換オン/オフ判定機能部7とを有する。
前記のとおり、信号処理装置1が生成したフレームが暗号鍵管理フレームのとき、フレームの2byte目のbit[2]は区分情報“1”であるから、変換オン/オフ判定機能部7は、このフレームに変換処理オフを指定する変換処理オン/オフ指定情報“0”を格納して暗号処理回路5に送る。
前記のとおり、信号処理装置1が生成したフレームが暗号鍵管理フレームのとき、フレームの2byte目のbit[7]は変換処理オフを指定する変換処理オン/オフ指定情報“0”であるから、暗号処理回路5は、暗号処理を実施せずにフレームを出力する。
次に、本発明の第2の実施の形態について説明する。図5は本発明の第2の実施の形態に係る信号処理装置の構成を示すブロック図であり、図1と同一の構成には同一の符号を付してある。
本実施の形態の信号処理装置1aは、受信端子2と、送信端子3と、変換制御機能部4aと、暗号処理回路5とを有する。変換制御機能部4aは、区分情報生成機能部6と、変換オン/オフ判定機能部7と、多重化回路8とを有する。
区分情報生成機能部6、変換オン/オフ判定機能部7および暗号処理回路5の動作は、第1の実施の形態と同じである。
次に、本発明の第3の実施の形態について説明する。図6は本発明の第3の実施の形態に係る信号処理装置の構成を示すブロック図であり、図1と同一の構成には同一の符号を付してある。
本実施の形態の信号処理装置1bは、受信端子2と、送信端子3と、変換制御機能部4と、暗号処理回路5と、多重化回路9とを有する。
区分情報生成機能部6、変換オン/オフ判定機能部7および暗号処理回路5の動作は、第1の実施の形態と同じである。
また、第1〜第3の実施の形態では、変換処理の1例として暗号処理を例に挙げて説明しているが、本発明は他の変換処理に適用することも可能である。
Claims (8)
- 信号処理装置が外部から受信した受信フレームまたは信号処理装置内で生成した生成フレームを受けて、特定のフィールドの値をチェックする必要のあるフレームか否かを示す区分情報を生成し、この区分情報を前記受信フレームまたは前記生成フレームに付随して出力する区分情報生成手段と、
この区分情報生成手段が出力したフレームと区分情報を受けて、区分情報とチェック対象のフィールドの値に基づいて変換処理対象のフレームか否かを示す変換処理オン/オフ指定情報を生成し、この変換処理オン/オフ指定情報を前記区分情報生成手段が出力したフレームに付随して出力する変換オン/オフ判定手段と、
前記変換処理オン/オフ指定情報に基づいて、前記変換オン/オフ判定手段が出力したフレームの全部または一部を変換処理する変換処理手段とを有することを特徴とする信号処理装置。 - 請求項1に記載の信号処理装置において、
前記区分情報生成手段は、区分対象のフレームが信号処理装置が外部から受信した受信フレームの場合には、特定のフィールドの値をチェックする必要のあるフレームであることを示す区分情報を生成し、区分対象のフレームが信号処理装置内で生成した生成フレームで且つ変換処理対象の場合には、特定のフィールドの値をチェックする必要のあるフレームであることを示す区分情報を生成し、区分対象のフレームが信号処理装置内で生成した生成フレームで且つ変換処理対象外の場合には、特定のフィールドの値をチェックする必要のないフレームであることを示す区分情報を生成し、
前記変換オン/オフ判定手段は、前記区分情報生成手段が出力したフレームが特定のフィールドの値をチェックする必要のあるフレームで且つチェック対象のフィールドの値が変換処理対象の値の場合には、変換処理オンを指定する変換処理オン/オフ指定情報を生成し、前記区分情報生成手段が出力したフレームが特定のフィールドの値をチェックする必要のあるフレームで且つチェック対象のフィールドの値が変換処理対象外の値の場合には、変換処理オフを指定する変換処理オン/オフ指定情報を生成し、前記区分情報生成手段が出力したフレームが特定のフィールドの値をチェックする必要のないフレームの場合には、変換処理オフを指定する変換処理オン/オフ指定情報を生成することを特徴とする信号処理装置。 - 請求項2に記載の信号処理装置において、
前記区分情報生成手段は、信号処理装置内で生成した生成フレームを受ける場合、このフレームが変換処理対象のフレームか否かを示す変換処理対象指定情報をフレームと共に受けることを特徴とする信号処理装置。 - 請求項1乃至3のいずれか1項に記載の信号処理装置において、
前記区分情報生成手段は、生成した区分情報を、信号処理装置が外部から受信した受信フレームまたは信号処理装置内で生成した生成フレームに格納して出力し、
前記変換オン/オフ判定手段は、生成した変換処理オン/オフ指定情報を、前記区分情報生成手段が出力したフレームに格納して出力することを特徴とする信号処理装置。 - 請求項1乃至4のいずれか1項に記載の信号処理装置において、
前記変換処理手段は、複数の方式の変換処理に対応し、前記変換オン/オフ判定手段が出力したフレームの送信速度を検出し、フレームの送信速度と変換方式との所定の対応関係に基づいて、前記検出した送信速度に対応する変換方式を決定し、この変換方式に則ってフレームを変換処理することを特徴とする信号処理装置。 - 請求項1乃至4のいずれか1項に記載の信号処理装置において、
前記変換処理手段は、複数の方式の変換処理に対応し、前記変換オン/オフ判定手段が出力したフレームの送信先MACアドレスを検出し、フレームの送信先MACアドレスと変換方式との所定の対応関係に基づいて、前記検出した送信先MACアドレスに対応する変換方式を決定し、この変換方式に則ってフレームを変換処理することを特徴とする信号処理装置。 - 請求項1乃至6のいずれか1項に記載の信号処理装置において、
さらに、前記区分情報生成手段と前記変換オン/オフ判定手段との間に、前記区分情報生成手段が出力したフレームと、信号処理装置内で生成され前記区分情報を持っているフレームとを受けて、これらのフレームを多重化して前記変換オン/オフ判定手段に送る第1の多重化手段を有することを特徴とする信号処理装置。 - 請求項1乃至7のいずれか1項に記載の信号処理装置において、
さらに、前記変換オン/オフ判定手段と前記変換処理手段との間に、前記変換オン/オフ判定手段が出力したフレームと、信号処理装置内で生成され前記変換処理オン/オフ指定情報を持っているフレームとを受けて、これらのフレームを多重化して前記変換処理手段に送る第2の多重化手段を有することを特徴とする信号処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011147016A JP5302360B2 (ja) | 2011-07-01 | 2011-07-01 | 信号処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011147016A JP5302360B2 (ja) | 2011-07-01 | 2011-07-01 | 信号処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013015605A true JP2013015605A (ja) | 2013-01-24 |
JP5302360B2 JP5302360B2 (ja) | 2013-10-02 |
Family
ID=47688355
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011147016A Active JP5302360B2 (ja) | 2011-07-01 | 2011-07-01 | 信号処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5302360B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013179551A1 (ja) * | 2012-05-29 | 2013-12-05 | パナソニック株式会社 | 送信装置、受信装置、通信システム、送信方法、及び受信方法 |
WO2014184938A1 (ja) * | 2013-05-16 | 2014-11-20 | 富士通株式会社 | 端末装置、通信システム及び通信制御プログラム |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07245606A (ja) * | 1994-03-02 | 1995-09-19 | Nec Corp | インタフェース変換装置 |
JPH11205309A (ja) * | 1998-01-16 | 1999-07-30 | Mitsubishi Electric Corp | ネットワークセキュリティシステム |
JP2007036834A (ja) * | 2005-07-28 | 2007-02-08 | Canon Inc | 暗号装置、プログラム、記録媒体、および方法 |
JP2008219150A (ja) * | 2007-02-28 | 2008-09-18 | Hitachi Ltd | 移動体通信システム、ゲートウェイ装置及び移動端末 |
JP2009510895A (ja) * | 2005-12-08 | 2009-03-12 | エレクトロニクス アンド テレコミュニケーションズ リサーチ インスチチュート | イーサネットポンにおける保安チャネルの制御方法及び装置 |
-
2011
- 2011-07-01 JP JP2011147016A patent/JP5302360B2/ja active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07245606A (ja) * | 1994-03-02 | 1995-09-19 | Nec Corp | インタフェース変換装置 |
JPH11205309A (ja) * | 1998-01-16 | 1999-07-30 | Mitsubishi Electric Corp | ネットワークセキュリティシステム |
JP2007036834A (ja) * | 2005-07-28 | 2007-02-08 | Canon Inc | 暗号装置、プログラム、記録媒体、および方法 |
JP2009510895A (ja) * | 2005-12-08 | 2009-03-12 | エレクトロニクス アンド テレコミュニケーションズ リサーチ インスチチュート | イーサネットポンにおける保安チャネルの制御方法及び装置 |
JP2008219150A (ja) * | 2007-02-28 | 2008-09-18 | Hitachi Ltd | 移動体通信システム、ゲートウェイ装置及び移動端末 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013179551A1 (ja) * | 2012-05-29 | 2013-12-05 | パナソニック株式会社 | 送信装置、受信装置、通信システム、送信方法、及び受信方法 |
US9185130B2 (en) | 2012-05-29 | 2015-11-10 | Panasonic Intellectual Property Management Co., Ltd. | Transmission apparatus, reception apparatus, communication system, transmission method, and reception method |
JPWO2013179551A1 (ja) * | 2012-05-29 | 2016-01-18 | パナソニックIpマネジメント株式会社 | 送信装置、受信装置、通信システム、送信方法、及び受信方法 |
WO2014184938A1 (ja) * | 2013-05-16 | 2014-11-20 | 富士通株式会社 | 端末装置、通信システム及び通信制御プログラム |
JP5994936B2 (ja) * | 2013-05-16 | 2016-09-21 | 富士通株式会社 | 端末装置、通信システム及び通信制御プログラム |
Also Published As
Publication number | Publication date |
---|---|
JP5302360B2 (ja) | 2013-10-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11804967B2 (en) | Systems and methods for verifying a route taken by a communication | |
CN104935593B (zh) | 数据报文的传输方法及装置 | |
US9923874B2 (en) | Packet obfuscation and packet forwarding | |
WO2015120783A1 (en) | System and method for securing source routing using public key based digital signature | |
US9374222B2 (en) | Secure communication of data between devices | |
US10699031B2 (en) | Secure transactions in a memory fabric | |
US10097443B2 (en) | System and method for secure communications between a computer test tool and a cloud-based server | |
US10715332B2 (en) | Encryption for transactions in a memory fabric | |
EP3451577A1 (en) | Computing device, authentication system, and authentication method | |
US11522871B1 (en) | Verifying secure transactions through distributed nodes | |
US10841840B2 (en) | Processing packets in a computer system | |
EP3293933A1 (en) | Communication content protection | |
KR20160020866A (ko) | 폐쇄형 네트워크에서 암복호화 서비스 제공 시스템 및 방법 | |
JP7247365B2 (ja) | ヘテロジニアスオペレーティングシステムに基づくメッセージ伝送システム、方法及び車両 | |
JP2020506627A (ja) | プログラマブル・ハードウェア・セキュリティ・モジュール及びプログラマブル・ハードウェア・セキュリティ・モジュールに用いられる方法 | |
JP5302360B2 (ja) | 信号処理装置 | |
CN106209401A (zh) | 一种传输方法及装置 | |
US20150086015A1 (en) | Cryptographically Protected Redundant Data Packets | |
CN106487761B (zh) | 一种消息传输方法和网络设备 | |
US20180367304A1 (en) | Secure, Real-Time-Based Data Transfer | |
KR102356152B1 (ko) | 양자보안 통신장치 통합형 지능형 교통신호 제어 시스템 및 방법 | |
US11463879B2 (en) | Communication device, information processing system and non-transitory computer readable storage medium | |
CN115516454B (zh) | 硬件安全模块和系统 | |
KR102073552B1 (ko) | 근거리 통신에 있어 암호화가 필요한 데이터 패킷의 생성방법 및 장치 | |
WO2023036395A1 (en) | Devices and methods for lightweight privacy preserving exchange of a key reference |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130604 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130618 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130620 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5302360 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |