JP2012231662A - 電源回路 - Google Patents
電源回路 Download PDFInfo
- Publication number
- JP2012231662A JP2012231662A JP2012092704A JP2012092704A JP2012231662A JP 2012231662 A JP2012231662 A JP 2012231662A JP 2012092704 A JP2012092704 A JP 2012092704A JP 2012092704 A JP2012092704 A JP 2012092704A JP 2012231662 A JP2012231662 A JP 2012231662A
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- circuit
- supply circuit
- terminal
- delay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/22—Modifications for ensuring a predetermined initial state when the supply voltage has been applied
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/28—Modifications for introducing a time delay before switching
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Pulse Circuits (AREA)
- Logic Circuits (AREA)
- Direct Current Feeding And Distribution (AREA)
- Electronic Switches (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
【課題】本発明は、電源回路を提供することを目的とする。
【解決手段】本発明の電源回路は、複数のロードに電力を供給するために用いられ、複数の制御端を有する制御回路、第一電力供給回路、第二電力供給回路及び第三電力供給回路を備え、各々の電力供給回路は、それぞれ制御回路の1つの制御端に接続され、各々の電力供給回路は、全てスイッチングユニットを備え、スイッチングユニットは、第一端、第二端、第一端と第二端との間の接続及び切断を制御するスイッチング端を備え、第一端は、電源に接続され、第二端は、1つのロードに接続され、スイッチング端は、制御端に接続され、第二電力供給回路及び第三電力供給回路は、全て遅延回路をさらに備え、遅延回路は、制御回路の制御端とスイッチングユニットのスイッチング端との間に接続され、第三電力供給回路の遅延回路の遅延時間は、第二電力供給回路の遅延回路の遅延時間より大きい。
【選択図】図1
【解決手段】本発明の電源回路は、複数のロードに電力を供給するために用いられ、複数の制御端を有する制御回路、第一電力供給回路、第二電力供給回路及び第三電力供給回路を備え、各々の電力供給回路は、それぞれ制御回路の1つの制御端に接続され、各々の電力供給回路は、全てスイッチングユニットを備え、スイッチングユニットは、第一端、第二端、第一端と第二端との間の接続及び切断を制御するスイッチング端を備え、第一端は、電源に接続され、第二端は、1つのロードに接続され、スイッチング端は、制御端に接続され、第二電力供給回路及び第三電力供給回路は、全て遅延回路をさらに備え、遅延回路は、制御回路の制御端とスイッチングユニットのスイッチング端との間に接続され、第三電力供給回路の遅延回路の遅延時間は、第二電力供給回路の遅延回路の遅延時間より大きい。
【選択図】図1
Description
本発明は、電源回路に関するものである。
従来の電源回路は複数のロードに同時に電力を供給し、複数のロードに同時に電源が入られる瞬間に電流スパイクが電源回路の中で生成されて、電流スパイクは電源回路を破損する可能性があり、さらに電源回路に電力を供給する送電網に電流スパイクによる電圧フリッカが発生し、送電網は電圧フリッカによって破損される可能性がある。
本発明の目的は、前記課題を解決し、複数のロードを時間別にパワーオンさせる電源回路を提供することである。
本発明に係る電源回路は、複数のロードに電力を供給するために用いられ、複数の制御端を有する制御回路、第一電力供給回路、第二電力供給回路及び第三電力供給回路を備え、各々の電力供給回路は、それぞれ前記制御回路の1つの制御端に接続され、各々の電力供給回路は、全てスイッチングユニットを備え、前記スイッチングユニットは、第一端、第二端、前記第一端と前記第二端との間の接続及び切断を制御するスイッチング端を備え、前記第一端は、電源に接続され、前記第二端は、1つの前記ロードに接続され、前記スイッチング端は、前記制御端に接続され、前記第二電力供給回路及び前記第三電力供給回路は、全て遅延回路をさらに備え、前記遅延回路は、前記制御回路の制御端と前記スイッチングユニットのスイッチング端との間に接続され、前記第三電力供給回路の遅延回路の遅延時間は、前記第二電力供給回路の遅延回路の遅延時間より大きい。
従来の技術に比べて、本発明の電源回路は、第二電力供給回路及び第三電力供給回路に異なる遅延時間の遅延回路をそれぞれに設置して、前記第一電力供給回路、前記第二電力供給回路及び前記第三電力供給回路に接続されたロードを時間別にパワーオンさせて、複数のロードを同時にパワーオンする場合での、電流スパイクが電源回路の中で生成されることによる電源回路の破損を免れる。
以下、図面を参照して、本発明の実施形態について説明する。
図1を参照すると、本発明の実施形態に係る電源回路100は、複数のロード200に電力を供給するために用いられる。前記電源回路100は、制御回路10、第一電力供給回路20、第二電力供給回路30及び第三電力供給回路40を備える。
前記制御回路10は、マイクロコントローラ(MCU)であり、複数の制御端11を備える。前記制御回路10の制御端11から制御信号を出力する。本実施形態において、前記制御信号は、高電圧信号であり、例えば+5Vである。
前記第一電力供給回路20は、スイッチングユニット21を備える。前記スイッチングユニット21は、第一端211と、第二端212と、前記第一端211と前記第二端212との間の接続及び切断を制御するスイッチング端213と、を備える。前記第一端211は、電源Vccに接続され、前記第二端212は、前記ロード200に接続され、前記スイッチング端213は、前記制御端11に接続される。本実施形態において、前記スイッチングユニット21は、NPN型のトランジスターであり、前記第一端211はコレクタであり、前記第二端212はエミッタであり、前記スイッチング端213はベースである。
図1を参照すると、前記第二電力供給回路30及び前記第三電力供給回路40は、全てスイッチングユニット21及び遅延回路31を備える。前記遅延回路31は、前記制御回路10及び制御端11と前記スイッチングユニット21のスイッチング端213との間に接続される。図2を参照すると、前記遅延回路31は、遅延集積回路(IC)U1と、第一レジスターR1と、第一キャパシターC1と、第二キャパシターC2と、第二レジスターR2と、第三レジスターR3と、第三キャパシターC3と、を備える。前記遅延集積回路U1は、基準端SENSEと、入力端MRと、検出端CTと、出力端RESETと、電源端VDDと、接地端GNDと、を備える。前記入力端MRは、前記制御端11に接続されて、前記制御回路10からの制御信号を受信する。前記出力端RESETは、前記スイッチングユニット21のスイッチング端213に接続されて、前記スイッチング端213に制御信号を出力する。前記接地端GNDは接地する。前記検出端CTは、前記第二キャパシターC2を介して接地される。前記基準端SENSEは、基準電圧を提供するために用いられる。前記電源端VDDは、電源P3V3に接続される。前記第一レジスターR1の一端は、前記電源P3V3に接続され、前記第一レジスターR1の他端は、前記基準端SENSEに接続される。前記第一キャパシターC1の一端は、前記基準端SENSEに接続され、前記第一キャパシターC1の他端は接地する。前記第二キャパシターC2の一端は、前記検出端CTに接続され、前記第二キャパシターC2の他端は接地する。前記第二レジスターR2は、前記入力端MRと前記電源端VDDとの間に接続される。前記第三レジスターR3は、前記出力端RESETと前記電源端VDDとの間に接続される。前記第三キャパシターC3の一端は、前記電源端VDDに接続され、前記第三キャパシターC3の他端は接地する。
前記遅延回路31は、前記第二キャパシターC2のキャパシタンスを変更することにより、前記遅延回路31の遅延時間を変える。前記入力端MRが制御信号を受信すると、前記検出端CTに接続された前記第二キャパシターC2は充電して、前記検出端CTの電圧が前記基準端SENSEの電圧より大きい時、前記入力端MRと前記出力端RESETは導通されて、制御信号は前記出力端RESETから出力される。
前記第三電力供給回路40の遅延回路31の遅延時間は、前記第二電力供給回路30の遅延回路31の遅延時間より大きく、即ち、前記第三電力供給回路40の第二キャパシターC2のキャパシタンスは、前記第二電力供給回路30の第二キャパシターC2のキャパシタンスより大きい。
前記電源回路100は、第四電力供給回路、第五電力供給回路をさらに備え、且つ前記第四電力供給回路の遅延回路の遅延時間は、前記第三電力供給回路40の遅延回路31の遅延時間より大きく、前記第五電力供給回路の遅延回路の遅延時間は、前記第四電力供給回路の遅延回路31の遅延時間より大きくし、複数のロード200を時間別にパワーオンすることができる。
使用する場合、前記制御回路10の制御端11から前記第一電力供給回路20、前記第二電力供給回路30、前記第三電力供給回路40に同時に制御信号を送信する。前記第一電力供給回路20のスイッチングユニット21のスイッチング端213は、前記制御信号を受信してから、前記第一電力供給回路20のスイッチングユニット21の第一端211及び第二端212が導通されて、前記電源Vccは、前記第一電力供給回路20のスイッチングユニット21の第二端212に接続された前記ロード200に電力を供給する。同時に、前記第二電力供給回路30の遅延集積回路U1の入力端MRが前記制御信号を受信すると、前記第二電力供給回路30の遅延回路31の第二キャパシターC2は充電して、前記第二電力供給回路30の遅延集積回路U1の検出端CTの電圧が基準端SENSEの電圧より大きい時、前記第二電力供給回路30の遅延集積回路U1の入力端MRと出力端RESETは導通されて、前記制御信号は前記第二電力供給回路30の遅延集積回路U1の出力端RESETから出力され、且つ前記制御信号は前記第二電力供給回路30のスイッチングユニット21のスイッチング端213に遅延して入力されて、前記第一電力供給回路20に比べて遅延して前記第二電力供給回路30に接続された前記ロード200に電力を供給する。同じ原理によって、前記第三電力供給回路40の遅延時間は前記第二電力供給回路30の遅延時間より大きいので、前記第三電力供給回路40は前記第二電力供給回路30に比べて遅延して前記第三電力供給回路40に接続された前記ロード200に電力を供給する。
本発明の電源回路100は、前記第二電力供給回路30及び第三電力供給回路40に異なる遅延時間の遅延回路31をそれぞれに設置して、前記第一電力供給回路20、前記第二電力供給回路30及び前記第三電力供給回路40に接続されたロードを時間別にパワーオンさせて、複数のロードを同時にパワーオンする場合での、電流スパイクが電源回路の中で生成されて、電源回路を破損することを免れる。
以上、本発明を実施形態に基づいて具体的に説明したが、本発明は、上述の実施形態に限定されるものではなく、その要旨を逸脱しない範囲において、種々の変更が可能であることは勿論であって、本発明の技術的範囲は、添付の特許請求の範囲によって決まる。
10 制御回路
11 制御端
20 第一電力供給回路
21 スイッチングユニット
30 第二電力供給回路
31 遅延回路
40 第三電力供給回路
100 電源回路
200 ロード
211 第一端
212 第二端
213 スイッチング端
C1 第一キャパシター
C2 第二キャパシター
C3 第三キャパシター
CT 検出端
GND 接地端
MR 入力端
P3V3 電源
R1 第一レジスター
R2 第二レジスター
R3 第三レジスター
RESET 出力端
SENSE 基準端
Vcc 電源
VDD 電源端
U1 遅延集積回路
11 制御端
20 第一電力供給回路
21 スイッチングユニット
30 第二電力供給回路
31 遅延回路
40 第三電力供給回路
100 電源回路
200 ロード
211 第一端
212 第二端
213 スイッチング端
C1 第一キャパシター
C2 第二キャパシター
C3 第三キャパシター
CT 検出端
GND 接地端
MR 入力端
P3V3 電源
R1 第一レジスター
R2 第二レジスター
R3 第三レジスター
RESET 出力端
SENSE 基準端
Vcc 電源
VDD 電源端
U1 遅延集積回路
Claims (4)
- 複数のロードに電力を供給するために用いられ、複数の制御端を有する制御回路、第一電力供給回路、第二電力供給回路及び第三電力供給回路を備えてなる電源回路であって、
各々の電力供給回路は、それぞれ前記制御回路の1つの制御端に接続され、
各々の電力供給回路は、全てスイッチングユニットを備え、前記スイッチングユニットは、第一端、第二端、前記第一端と前記第二端との間の接続及び切断を制御するスイッチング端を備え、前記第一端は、電源に接続され、前記第二端は、1つの前記ロードに接続され、前記スイッチング端は、前記制御端に接続され、
前記第二電力供給回路及び前記第三電力供給回路は、全て遅延回路をさらに備え、前記遅延回路は、前記制御回路の制御端と前記スイッチングユニットのスイッチング端との間に接続され、
前記第三電力供給回路の遅延回路の遅延時間は、前記第二電力供給回路の遅延回路の遅延時間より大きいことを特徴とする電源回路。 - 前記遅延回路は、遅延集積回路、第一レジスター、第一キャパシター及び第二キャパシターを備え、
前記遅延集積回路は、基準端、検出端、入力端及び出力端を備え、
前記第一レジスターの一端は、電圧源に接続され、前記第一レジスターの他端は、前記基準端に接続され、
前記第一キャパシターの一端は、前記基準端に接続され、前記第一キャパシターの他端は接地し、
前記第二キャパシターの一端は、前記検出端に接続され、前記第二キャパシターの他端は接地し、
前記入力端は、前記制御端に接続されて、前記制御回路からの制御信号を受信し、
前記出力端は、前記スイッチングユニットのスイッチング端に接続されて、前記スイッチング端に制御信号を出力し、
前記検出端の電圧が前記基準端の電圧より大きい時、前記入力端と前記出力端は導通されることを特徴とする請求項1に記載の電源回路。 - 前記遅延回路は、第二レジスター、第三レジスター及び第三キャパシターをさらに備え、
前記遅延集積回路は、電源に接続される電源端及び接地する接地端をさらに備え、
前記第二レジスターは、前記入力端と前記電源端との間に接続され、
前記第三レジスターは、前記出力端と前記電源端との間に接続され、
前記第三キャパシターの一端は、前記電源端に接続され、前記第三キャパシターの他端は接地することを特徴とする請求項2に記載の電源回路。 - 前記遅延回路は、前記第二キャパシターのキャパシタンスを変更することにより、前記遅延回路の遅延時間を変えることを特徴とする請求項2に記載の電源回路。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110105035.8A CN102761110B (zh) | 2011-04-26 | 2011-04-26 | 供电延迟电路 |
CN201110105035.8 | 2011-04-26 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2012231662A true JP2012231662A (ja) | 2012-11-22 |
Family
ID=47055468
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012092704A Pending JP2012231662A (ja) | 2011-04-26 | 2012-04-16 | 電源回路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20120274390A1 (ja) |
JP (1) | JP2012231662A (ja) |
CN (1) | CN102761110B (ja) |
TW (1) | TWI465891B (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10013014B2 (en) * | 2012-02-17 | 2018-07-03 | Texas Instruments Incorporated | Stabilization system and method for input oscillation |
CN104269842B (zh) * | 2014-09-09 | 2016-12-07 | 株洲变流技术国家工程研究中心有限公司 | 一种控制系统的直流供电装置 |
CN105759678B (zh) * | 2015-12-09 | 2018-06-15 | 重庆川仪自动化股份有限公司 | Dcs系统的开关量输出模块 |
FR3050050B1 (fr) * | 2016-04-11 | 2021-10-15 | Univ De Lille 1 | Neurone artificiel |
CN106159874B (zh) * | 2016-07-08 | 2019-05-21 | 国网冀北电力有限公司秦皇岛供电公司 | 断电保护电路 |
CN106849041B (zh) * | 2017-03-27 | 2018-12-18 | 上海华力微电子有限公司 | 一种浪涌电流控制模块及其方法 |
CN109428501A (zh) * | 2017-08-30 | 2019-03-05 | 苏州长光华医生物医学工程有限公司 | 免疫分析仪电源系统 |
TWI652888B (zh) * | 2017-11-24 | 2019-03-01 | 緯創資通股份有限公司 | 單輸入多輸出直流電源供應系統及相關降壓調節控制電路 |
CN109729618A (zh) * | 2018-12-13 | 2019-05-07 | 浙江凯耀照明股份有限公司 | 一种多级延时启动的多输出电路 |
CN111813208A (zh) * | 2019-04-12 | 2020-10-23 | 鸿富锦精密工业(武汉)有限公司 | 电源控制电路以及应用所述电源控制电路的主板 |
CN110554757A (zh) * | 2019-09-06 | 2019-12-10 | 山东超越数控电子股份有限公司 | 一种分时上电电源系统及其设计方法 |
CN112310950A (zh) * | 2020-10-21 | 2021-02-02 | 中国科学院长春光学精密机械与物理研究所 | 一种浪涌抑制电路及航天设备 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6695837B2 (en) * | 2002-03-13 | 2004-02-24 | Starion Instruments Corporation | Power supply for identification and control of electrical surgical tools |
CN100526654C (zh) * | 2005-11-24 | 2009-08-12 | 台达电子工业股份有限公司 | 风扇系统及其顺序启动模块与延迟启动单元 |
JP4825642B2 (ja) * | 2006-11-13 | 2011-11-30 | 株式会社村田製作所 | 電力供給方法、電力供給装置、電源装置および通信装置 |
FR2919456B1 (fr) * | 2007-07-26 | 2009-11-27 | Inergy Automotive Systems Res | Methode pour le chauffage d'au moins un composant d'un systeme scr a l'aide d'elements chauffants resistifs. |
TWI360740B (en) * | 2008-06-06 | 2012-03-21 | Hon Hai Prec Ind Co Ltd | Power on circuit for computer |
CN101369136A (zh) * | 2008-09-25 | 2009-02-18 | 浪潮电子信息产业股份有限公司 | 一种可分时上电的电源分配单元 |
CN201282472Y (zh) * | 2008-09-27 | 2009-07-29 | 佛山市顺德区顺达电脑厂有限公司 | 分时启动系统 |
US8008953B1 (en) * | 2008-11-07 | 2011-08-30 | Silego Technology, Inc. | Gate control circuit |
TW201105166A (en) * | 2009-07-17 | 2011-02-01 | Delta Electronics Inc | Power supply circuit and control method thereof |
-
2011
- 2011-04-26 CN CN201110105035.8A patent/CN102761110B/zh not_active Expired - Fee Related
- 2011-05-11 TW TW100116443A patent/TWI465891B/zh not_active IP Right Cessation
- 2011-06-30 US US13/174,694 patent/US20120274390A1/en not_active Abandoned
-
2012
- 2012-04-16 JP JP2012092704A patent/JP2012231662A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
TW201243562A (en) | 2012-11-01 |
US20120274390A1 (en) | 2012-11-01 |
CN102761110B (zh) | 2015-04-08 |
TWI465891B (zh) | 2014-12-21 |
CN102761110A (zh) | 2012-10-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2012231662A (ja) | 電源回路 | |
CN103034608B (zh) | 热插拔电路、接口电路及电子设备组件 | |
CN103324265A (zh) | 电源保护电路 | |
CN103247697B (zh) | 去耦电容器及具有该去耦电容器的集成电路 | |
CN203520222U (zh) | 一种低压差线性稳压器 | |
CN104345851A (zh) | 电源电路 | |
TW201503523A (zh) | 延時裝置及延時電路 | |
CN105515357B (zh) | 一种dcdc限流电路 | |
CN104252216A (zh) | 防漏电usb供电电路 | |
CN104638606A (zh) | 电压保护电路 | |
CN103902009A (zh) | 放电电路 | |
CN202153707U (zh) | 一种电源模块和供电系统 | |
TWI547031B (zh) | 電子式接觸偵測電路及其應用之可攜式電子系統 | |
CN108880222B (zh) | 一种开关元件的保护电路及推挽输出电路 | |
CN103516178A (zh) | 开关电源的驱动电压控制电路 | |
CN205430088U (zh) | 一种电力直流脉冲驱动控制器 | |
CN104124663A (zh) | 电压保护电路 | |
TWI790104B (zh) | 軟啟動放電電路 | |
CN102201654B (zh) | 过流保护电路 | |
CN206992670U (zh) | 一种新型dc插限流锁死保护电路 | |
CN202797956U (zh) | 过压保护电路 | |
CN104283189A (zh) | 过流保护电路 | |
CN103887783A (zh) | 一种过压保护电路 | |
CN202797951U (zh) | 过压保护电路 | |
JP2013198403A (ja) | 電源スイッチ装置 |