JP2012099004A - データ転送装置、演算装置、それを備えた装置およびデータ転送方法 - Google Patents
データ転送装置、演算装置、それを備えた装置およびデータ転送方法 Download PDFInfo
- Publication number
- JP2012099004A JP2012099004A JP2010247570A JP2010247570A JP2012099004A JP 2012099004 A JP2012099004 A JP 2012099004A JP 2010247570 A JP2010247570 A JP 2010247570A JP 2010247570 A JP2010247570 A JP 2010247570A JP 2012099004 A JP2012099004 A JP 2012099004A
- Authority
- JP
- Japan
- Prior art keywords
- data
- unit
- output
- transfer
- elements
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012546 transfer Methods 0.000 title claims abstract description 232
- 238000000034 method Methods 0.000 title claims description 7
- 238000012545 processing Methods 0.000 claims description 9
- 238000004364 calculation method Methods 0.000 description 37
- 230000006870 function Effects 0.000 description 29
- 238000010586 diagram Methods 0.000 description 16
- 230000000694 effects Effects 0.000 description 6
- 230000007704 transition Effects 0.000 description 5
- 230000007423 decrease Effects 0.000 description 3
- 238000012544 monitoring process Methods 0.000 description 3
- 230000000052 comparative effect Effects 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 2
- 238000004590 computer program Methods 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 238000004321 preservation Methods 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
Images
Landscapes
- Memory System (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
Abstract
【解決手段】 データ転送装置1は、複数の一時保存部2(21,・・・2n(nは2以上の整数))と、順序制御部3と、データ読み出し部4と、転送制御部5とを有する。各一時保存部2(21,・・・2n)は、転送先の格納位置を示すアドレス情報付きのデータが入力されるデータ入力部6を通ってデータ転送装置1に入力したデータを保存する。データ読み出し部4は、各一時保存部2から、並列に、データを読み出す。転送制御部5は、その読み出された各データを、当該データに添付されているアドレス情報に基づいた転送先に対応しているデータ出力部7に出力する。順序制御部3は、各一時保存部2から並列に読み出される各データの転送先に対応するデータ出力部7が互いに異なるように、一時保存部2毎にデータの読み出し順を設定する。
【選択図】 図1
Description
転送先の格納位置を示すアドレス情報付きのデータが入力される複数のデータ入力部にそれぞれ対応し、かつ、当該データ入力部を通った前記データをそれぞれ保存する複数の一時保存部と、
一グループを構成する複数の前記データがそれぞれ前記各データ入力部を通って前記各一時保存部に分散保存された場合に、前記各一時保存部から、並列に、同じグループの前記データを読み出すデータ読み出し部と、
前記転送先に関連付けられている複数のデータ出力部に接続し、前記データ読み出し部により読み出された前記データを、当該データのアドレス情報に基づいた転送先に対応する前記データ出力部に向けて出力する転送制御部と、
前記データ読み出し部によって前記各一時保存部から並列に読み出される前記各データの転送先に対応する前記データ出力部が互いに異なるように、前記一時保存部毎に同じグループの前記データの読み出し順を設定する順序制御部と、
を有している。
演算処理を行う演算部と、
複数の記憶部を有する記憶装置と、
前記演算部から出力されたデータを前記記憶装置に転送する上記本発明のデータ転送装置と
を有する。
転送先の格納位置を示すアドレス情報付きのデータが入力される複数のデータ入力部をそれぞれ通って、一グループを構成する複数の前記データが入力された場合に、それらデータを、前記各データ入力部にそれぞれ対応する一時保存部に分散保存し、
前記各一時保存部から並列に読み出される前記各データの転送先に対応するデータ出力部が互いに異なるように、前記一時保存部毎に同じグループの前記データの読み出し順を設定し、
その設定された読み出し順に従って、前記各一時保存部から、並列に、同じグループの前記データを読み出して転送先に向けて出力する。
図1(a)は、本発明に係る第1実施形態のデータ転送装置の構成を概略的に示すブロック構成図である。図1(b)は、そのデータ転送装置を備えた第1実施形態の演算装置の構成を概略的に示すブロック構成図である。
以下に、本発明に係る第2実施形態を説明する。
以下に、本発明に係る第3実施形態を説明する。なお、この第3実施形態の説明において、第2実施形態と同様な構成部分には同一符号を付し、その共通部分の重複説明は省略する。
2,35 一時保存部
3,29 順序制御部
4 データ読み出し部
5 転送制御部
10,20 演算装置
11,21 演算部
12,23 記憶装置
31 競合調停部
32 出力順保証部
34 範囲情報添付部
36 出力制御部
Claims (9)
- 転送先の格納位置を示すアドレス情報付きのデータが入力される複数のデータ入力部にそれぞれ対応し、かつ、当該データ入力部を通った前記データをそれぞれ保存する複数の一時保存部と、
一グループを構成する複数の前記データがそれぞれ前記各データ入力部を通って前記各一時保存部に分散保存された場合に、前記各一時保存部から、並列に、同じグループの前記データを読み出すデータ読み出し部と、
前記転送先に関連付けられている複数のデータ出力部に接続し、前記データ読み出し部により読み出された前記データを、当該データのアドレス情報に基づいた転送先に対応する前記データ出力部に向けて出力する転送制御部と、
前記データ読み出し部によって前記各一時保存部から並列に読み出される前記各データの転送先に対応する前記データ出力部が互いに異なるように、前記一時保存部毎に同じグループの前記データの読み出し順を設定する順序制御部と、
を有しているデータ転送装置。 - 前記各データには、同じグループ内において互いに異なる番号の情報がさらに添付されており、
その番号情報に基づいて、前記転送制御部から前記データ出力部に向けて出力された同じグループの前記データの並び換えを行う機能を備えている出力順保証部をさらに有する請求項1記載のデータ転送装置。 - 前記出力順保証部は、転送先が同じ複数の前記データが同じグループ内にある場合には、それら転送先が同じ前記データの中から予め与えられた条件に適合する前記データを選択して前記データ出力部に向けて出力するデータ選択機能をさらに備えている請求項2記載のデータ転送装置。
- 前記一時保存部からの読み出し順に関する情報を前記各データに添付する範囲情報添付部をさらに有し、
前記出力順保証部は、前記読み出し順に関する情報に基づいた範囲内の複数の前記データの並び換え又はデータ選択を行う前記機能を実行する請求項2又は請求項3記載のデータ転送装置。 - 前記出力順保証部は、前記データを保持する複数のデータ保持部を有する請求項2又は請求項3又は請求項4記載のデータ転送装置。
- 演算処理を行う演算部と、
複数の記憶部を有する記憶装置と、
前記演算部から出力されたデータを前記記憶装置に転送する請求項1乃至請求項5の何れか一つに記載のデータ転送装置と
を有する演算装置。 - 前記演算部は、ベクトル演算を行う機能を備えている請求項6記載の演算装置。
- 請求項6又は請求項7記載の演算装置を備えた装置。
- 転送先の格納位置を示すアドレス情報付きのデータが入力される複数のデータ入力部をそれぞれ通って、一グループを構成する複数の前記データが入力された場合に、それらデータを、前記各データ入力部にそれぞれ対応する一時保存部に分散保存し、
前記各一時保存部から並列に読み出される前記各データの転送先に対応するデータ出力部が互いに異なるように、前記一時保存部毎に同じグループの前記データの読み出し順を設定し、
その設定された読み出し順に従って、前記各一時保存部から、並列に、同じグループの前記データを読み出して転送先に向けて出力するデータ転送方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010247570A JP5623871B2 (ja) | 2010-11-04 | 2010-11-04 | データ転送装置、演算装置、それを備えた装置およびデータ転送方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010247570A JP5623871B2 (ja) | 2010-11-04 | 2010-11-04 | データ転送装置、演算装置、それを備えた装置およびデータ転送方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012099004A true JP2012099004A (ja) | 2012-05-24 |
JP5623871B2 JP5623871B2 (ja) | 2014-11-12 |
Family
ID=46390823
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010247570A Expired - Fee Related JP5623871B2 (ja) | 2010-11-04 | 2010-11-04 | データ転送装置、演算装置、それを備えた装置およびデータ転送方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5623871B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013033350A (ja) * | 2011-08-01 | 2013-02-14 | Fujitsu Semiconductor Ltd | プロセッサ、及びプロセッサの制御方法 |
JP2021144596A (ja) * | 2020-03-13 | 2021-09-24 | 日本電気株式会社 | メモリアクセス制御装置、メモリアクセス制御システム、メモリアクセス制御方法、およびメモリアクセス制御プログラム |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11232078A (ja) * | 1998-02-13 | 1999-08-27 | Nec Kofu Ltd | ベクトル処理装置 |
-
2010
- 2010-11-04 JP JP2010247570A patent/JP5623871B2/ja not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11232078A (ja) * | 1998-02-13 | 1999-08-27 | Nec Kofu Ltd | ベクトル処理装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013033350A (ja) * | 2011-08-01 | 2013-02-14 | Fujitsu Semiconductor Ltd | プロセッサ、及びプロセッサの制御方法 |
JP2021144596A (ja) * | 2020-03-13 | 2021-09-24 | 日本電気株式会社 | メモリアクセス制御装置、メモリアクセス制御システム、メモリアクセス制御方法、およびメモリアクセス制御プログラム |
JP7512622B2 (ja) | 2020-03-13 | 2024-07-09 | 日本電気株式会社 | メモリアクセス制御装置、メモリアクセス制御システム、メモリアクセス制御方法、およびメモリアクセス制御プログラム |
Also Published As
Publication number | Publication date |
---|---|
JP5623871B2 (ja) | 2014-11-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4861030B2 (ja) | 半導体装置 | |
JP4801725B2 (ja) | 演算処理装置及び演算処理装置の制御方法 | |
US20200326673A1 (en) | Optimization device and method for controlling optimization device | |
US20130067201A1 (en) | Multiprocessor system, execution control method and execution control program | |
US10038571B2 (en) | Method for reading and writing forwarding information base, and network processor | |
JP2007034392A (ja) | 情報処理装置及びデータ処理方法 | |
US11586922B2 (en) | Tensor dropout in a neural network | |
US20130247058A1 (en) | System for scheduling the execution of tasks based on logical time vectors | |
JP5623871B2 (ja) | データ転送装置、演算装置、それを備えた装置およびデータ転送方法 | |
WO2024146076A1 (zh) | 乱序处理器中队列的队列项选择方法及装置 | |
CN108541365B (zh) | 用于交换机中拥塞信息的分发的设备和方法 | |
JP2005086683A (ja) | 誤り復号回路、データバス制御方法、及びデータバスシステム | |
JP2010117806A (ja) | 半導体装置、および、半導体装置によるデータ処理方法 | |
JP2020052862A (ja) | 計算機および計算方法 | |
JP5445469B2 (ja) | Simd型並列データ処理装置及びデータソート方法並びにプロセッシングエレメント | |
US8631173B2 (en) | Semiconductor device | |
CN107368287B (zh) | 一种数据流结构循环依赖的加速系统、加速装置及其加速方法 | |
JPWO2014167670A1 (ja) | データ転送装置及びデータ転送方法 | |
US20190391840A1 (en) | Memory module | |
US20020156992A1 (en) | Information processing device and computer system | |
TWI766891B (zh) | 半導體裝置的處理器與其操作方法 | |
JP6256088B2 (ja) | ベクトルプロセッサ、情報処理装置および追い越し制御方法 | |
US8316215B2 (en) | Vector processor with plural arithmetic units for processing a vector data string divided into plural register banks accessed by read pointers starting at different positions | |
US20180074712A1 (en) | Parallel processing device, method for controlling parallel processing device, and controller used in parallel processing device | |
JPH0793152A (ja) | マイクロプロセッサ制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20131018 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140411 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140527 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140722 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20140822 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140902 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140925 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5623871 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |