JP2012085359A - Transmission network having optical receiver using two power supply pins and one status pin for reducing power consumption and manufacturing cost and increasing transmission efficiency - Google Patents
Transmission network having optical receiver using two power supply pins and one status pin for reducing power consumption and manufacturing cost and increasing transmission efficiency Download PDFInfo
- Publication number
- JP2012085359A JP2012085359A JP2012006992A JP2012006992A JP2012085359A JP 2012085359 A JP2012085359 A JP 2012085359A JP 2012006992 A JP2012006992 A JP 2012006992A JP 2012006992 A JP2012006992 A JP 2012006992A JP 2012085359 A JP2012085359 A JP 2012085359A
- Authority
- JP
- Japan
- Prior art keywords
- receiver
- network interface
- power
- transmitter
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B10/00—Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
- H04B10/50—Transmitters
- H04B10/564—Power control
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
- G06F15/173—Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B10/00—Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
- H04B10/60—Receivers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B10/00—Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
- H04B10/60—Receivers
- H04B10/66—Non-coherent receivers, e.g. using direct detection
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
Abstract
Description
本発明は通信ネットワークに関し、より詳しくはネットワークインタフェースの第1の部分から生成された低出力電源(例えば、低供給電流)から給電され、受信器への入力信号を検出して、光受信器のデータ処理信号路及びネットワークインタフェースの残りの第2の部分に給電する高出力電源(例えば、高供給電流)を作動可能とするのに用いられるステータス信号を転送する、アクティビティ検出器を備える光受信器に関する。 The present invention relates to communication networks, and more particularly, powered by a low output power source (eg, a low supply current) generated from a first portion of a network interface and detecting an input signal to the receiver to Optical receiver comprising an activity detector for transferring a status signal used to enable a high power supply (eg, high supply current) to power a data processing signal path and the remaining second portion of the network interface About.
以下の説明と諸例は、本セクションへ含めているということを理由に先行技術又は従来技術であると認めるものではない。 The following description and examples are not admitted to be prior art or prior art because they are included in this section.
通信ネットワークは、通信路又は通信リンクにより相互接続された少なくとも2個のノードを含むものとして通常知られている。各ノードには、一般に送受信器と呼ばれる送信器と受信器の両方が含まれる。送受信器は、通信リンク上を送信される信号と、例えばデジタル領域内の信号に対し作用させることのできる電子サブシステムとの間のインタフェースとなっている。通信リンクが光ファイバである場合、受信器回路は光エネルギを電子信号に変換する。反対に、送信器は電気信号を光信号に変換し、次いで、その光信号は通信リンク上をネットワークの別のノード内の受信器へ転送される。 Communication networks are commonly known as including at least two nodes interconnected by communication paths or communication links. Each node includes both a transmitter and a receiver, commonly referred to as a transceiver. The transceiver is an interface between signals transmitted over the communication link and an electronic subsystem that can act on signals in the digital domain, for example. If the communication link is an optical fiber, the receiver circuit converts the light energy into an electronic signal. Conversely, the transmitter converts the electrical signal to an optical signal, which is then transferred over the communication link to a receiver in another node of the network.
光送信器は、通常発光ダイオードすなわちLEDを含む。光受信器は、光検出器を含んでいる。当業者に通常知られている多くの種類の光検出器が存在している。例えば、一般的な光検出器はフォトダイオード又はPINフォトダイオードである。受信器は、如何なる形であれ相当量の電流を消費し、従って、光検出器に光が入射したときに受信器のトランスインピーダンス増幅器内に相当量の電流を送り込むことのできる電源から、給電されなければならない。同様に、送信器も、光リンク上に光を駆動するときは常に相当量の電流を消費する。大電流は、通信ネットワーク内での電力消費を増大させるだけでなく、放熱もまた増大させる。LED近傍に結合された半透明プラスチック製の光リンクは、過大な電力が消費され及び/又は過大な放熱がなされると、暗くなったり部分的に不透明となる。 An optical transmitter typically includes a light emitting diode or LED. The optical receiver includes a photodetector. There are many types of photodetectors commonly known to those skilled in the art. For example, a common photodetector is a photodiode or PIN photodiode. The receiver consumes a significant amount of current in any form and is therefore powered by a power source that can deliver a significant amount of current into the receiver transimpedance amplifier when light is incident on the photodetector. There must be. Similarly, the transmitter consumes a significant amount of current whenever it drives light over the optical link. High currents not only increase power consumption within the communication network, but also increase heat dissipation. A translucent plastic optical link coupled in the vicinity of the LED becomes dark or partially opaque when excessive power is consumed and / or excessive heat dissipation is performed.
望ましくない電力消費や放熱に加えて、送信器と受信器は、ネットワーク上でデータを送信しているときにだけ、光を送受信することは周知である。しかしながら、ネットワークが非アクティブとされることは何度もある。ネットワークが電池から給電される、携帯機器では、電池寿命を延ばすように、通信が非アクティブとされたときには必ずネットワークへの出力を低下させることが望ましい。電池寿命が延びるだけではなく、LEDと光検出器の寿命もまた延びる。通信アクティビティに応じて選択的に出力を増大又は減少させ、また送信と受信に最適な電力に合わせ定期的に較正できるネットワークは、望ましいだけでなく、最新の集積回路の低電力動作モードにおいて重要でもある。従前のネットワークは、これまで費用対効果におけるこれらの利点を簡単に達成できない。 In addition to undesirable power consumption and heat dissipation, it is well known that transmitters and receivers transmit and receive light only when transmitting data over the network. However, the network can be deactivated many times. In portable devices where the network is powered by a battery, it is desirable to reduce the output to the network whenever communication is inactive to extend battery life. Not only does battery life increase, but also LED and photodetector lifetimes. A network that can selectively increase or decrease the output depending on the communication activity and can be calibrated periodically to the optimal power for transmission and reception is not only desirable, but also important in the low power operating modes of modern integrated circuits. is there. Previous networks have never been able to easily achieve these benefits in cost effectiveness.
上記に概説した課題は、通信ネットワーク内でアクティビティが検出されたときに選択的に給電することのできる通信ネットワークにより大半が解決される。検出されないと、ネットワークは低電力状態のままとされる。さらに、製造時の送受信器は、製造後に、また通信ネットワークの現場に結合された後、簡単に較正することができ、それらの出力を定期的に調整することができる。必要に応じて、ネットワークリンクは、送信器を診断モードとすることで試験することができる。受信器は入力信号を受信すると、入力信号を所定の信号強度に対し比較する。入力信号が所定量を上回るか下回る場合、それに応じて送信器はより高いか又はより低い出力へ駆動される。通信ネットワークを選択的に出力増大させる一つのメカニズムは、受信器回路上の2個の給電ピンを用いるものである。一方の給電ピンは、受信器回路の第1の部分に第1の給電量を供給する。他方の給電ピンは、第1の量を上回る第2の給電量を、受信器回路の第2の部分に供給するのが好ましい。第1と第2の給電量は、電流とすることができる。さらに、第1の給電量は好ましくはアクティビティ検出器回路に印加されるのに対し、第2の給電量は、データ入力ポートとデータプロセッサとを含む受信器の残る回路に印加される。 The problems outlined above are largely solved by a communication network that can be selectively powered when activity is detected in the communication network. If not detected, the network is left in a low power state. Furthermore, the transceivers in production can be easily calibrated after production and after being coupled to the field of the communication network, and their outputs can be adjusted periodically. If necessary, the network link can be tested by placing the transmitter in diagnostic mode. When the receiver receives the input signal, it compares the input signal against a predetermined signal strength. If the input signal exceeds or falls below a predetermined amount, the transmitter is driven accordingly to a higher or lower output. One mechanism for selectively increasing the output of a communication network is to use two feed pins on the receiver circuit. One power supply pin supplies a first power supply to a first portion of the receiver circuit. The other feed pin preferably supplies a second feed amount that exceeds the first amount to the second portion of the receiver circuit. The first and second power supply amounts can be currents. Furthermore, the first power supply is preferably applied to the activity detector circuit, while the second power supply is applied to the remaining circuitry of the receiver including the data input port and the data processor.
第1の給電量は、第2の給電量よりも好ましくは10倍、より好ましくは100倍小さく、場合によって1000倍を上回って小さくすることもできる。アクティビティ検出器は、好ましくは1〜10μAを供給する第1の給電ピンから給電される。アクティビティ検出器が通信リンク内に光が存在すると判定したときにだけ、受信器回路はステータスピン上にステータス信号を送信する。受信器回路上のステータスピンは、ネットワークインタフェース回路上のステータスピンに連結されている。ネットワークインタフェース上で一旦ステータス信号を受信すると、ネットワークインタフェースは、電源レギュレータが第2の電力給電量を生成できるようにし、この電力給電量はネットワークインタフェース回路の一部だけでなく受信器の第2の給電ピンにも送信される。 The first power supply amount is preferably 10 times, more preferably 100 times smaller than the second power supply amount, and in some cases may be smaller than 1000 times. The activity detector is preferably powered from a first feed pin that supplies 1-10 μA. Only when the activity detector determines that light is present in the communication link, the receiver circuit sends a status signal on the status pin. Status pins on the receiver circuit are coupled to status pins on the network interface circuit. Once the status signal is received on the network interface, the network interface enables the power regulator to generate a second power supply, which is not only part of the network interface circuit but also the second of the receiver. Also sent to the power supply pin.
本通信ネットワークは、通信路すなわち通信リンクにより相互接続された一組のノードを含んでいる。リンクは、光ケーブル等の光リンクとすることができる。各ノードは、受信器と送信器を含むだけでなく、それらの受信器と送信器に結合されたネットワークインタフェース回路を含む。受信器は、好ましくはネットワークインタフェース回路とは別の集積回路であり、好ましくは幾つかのピンを含み、そのうちの3個が第1の給電ピンと第2の給電ピンとステータスピンである。第1の給電ピンは電池から第1の給電量を受け取り、第2の給電ピンは、電池に結合された電圧発生器から第2の給電量を受け取る。ステータスピンは、双方向性であり、受信器と同じノード内に含まれるネットワークインタフェースへ又はネットワークインタフェースから複数ビットのパケットデータを送受信することができる。 The communication network includes a set of nodes interconnected by a communication path or communication link. The link may be an optical link such as an optical cable. Each node not only includes a receiver and transmitter, but also includes a network interface circuit coupled to the receiver and transmitter. The receiver is preferably an integrated circuit separate from the network interface circuit and preferably includes a number of pins, three of which are a first power supply pin, a second power supply pin, and a status pin. The first power supply pin receives a first power supply from the battery and the second power supply pin receives a second power supply from a voltage generator coupled to the battery. The status pin is bidirectional and can send and receive multiple bits of packet data to or from the network interface contained within the same node as the receiver.
送信器回路は、好ましくはLEDを1個しか含まない。LEDは、好ましくはLEDとは別の集積回路上に含まれる駆動回路から入力を受信する。好ましくは、駆動回路は同様にネットワークインタフェース回路を含むモノリシック基板として実装される。LEDや受信器とは別のネットワークインタフェース集積回路には、受信器から送信される入力信号を、内部に記憶された所定値と比較することのできるメモリを含む。あるいは、受信器集積回路は入力信号を所定値と比較し、続いて比較結果をネットワークインタフェース集積回路へ転送する。その比較に応じ、インタフェース回路はそのプログラム可能な駆動回路を介してインタフェース回路から上流側の送信器へ増大信号又は減少信号を転送することができる。 The transmitter circuit preferably includes only one LED. The LED preferably receives input from a drive circuit included on an integrated circuit separate from the LED. Preferably, the drive circuit is implemented as a monolithic substrate that also includes a network interface circuit. A network interface integrated circuit separate from the LED and the receiver includes a memory capable of comparing an input signal transmitted from the receiver with a predetermined value stored therein. Alternatively, the receiver integrated circuit compares the input signal with a predetermined value, and then transfers the comparison result to the network interface integrated circuit. Depending on the comparison, the interface circuit can transfer an increase or decrease signal from the interface circuit to the upstream transmitter via its programmable driver circuit.
ネットワークインタフェース内の電圧発生器は、受信器回路の第1の給電ピンに送信される第1の給電量の生成に用いられる。第1の給電量を生成するのに、特別な高電圧集積回路は不要である。第1の給電量を生成するのに用いるネットワークインタフェース部分は、受信器回路内のアクティビティ検出器とアクティビティ検出器からのステータス信号を受け取るネットワークインタフェース内の論理回路にのみ作用する。それ故、アクティビティ検出器は常時オンに保たれ、第1の給電ピンを介して給電状態に保たれるのに対し、受信器の他の部分とネットワークインタフェースの他の部分は、アクティビティが検出されたとき及びその後にのみ電力を受け取る。こうして、光受信器の二つの給電ピンと一つのステータスピンはネットワーク全体での低電力消費に役立つ。より低い製造コストは、別の高電圧集積回路にではなくネットワークインタフェース集積回路内に電圧レギュレータを実装することで達成される。送信効率は、ネットワークインタフェース内のプログラム可能な駆動回路を用い、受信信号と所定の(最適)信号強度との比較に応じてプログラム可能駆動回路が最適出力を生成できるようにすることで増大される。 A voltage generator in the network interface is used to generate a first feed amount that is transmitted to the first feed pin of the receiver circuit. A special high voltage integrated circuit is not required to generate the first power supply. The network interface portion used to generate the first feed amount only operates on the activity detector in the receiver circuit and the logic circuit in the network interface that receives the status signal from the activity detector. Therefore, the activity detector is always on and kept powered through the first feed pin, while the other parts of the receiver and other parts of the network interface are detected for activity. Receive power only when and after. Thus, the two receiver pins and one status pin of the optical receiver are useful for low power consumption throughout the network. Lower manufacturing costs are achieved by implementing the voltage regulator in the network interface integrated circuit rather than in another high voltage integrated circuit. Transmission efficiency is increased by using a programmable driver circuit in the network interface and allowing the programmable driver circuit to produce an optimal output in response to a comparison between the received signal and a predetermined (optimal) signal strength. .
本発明の他の目的や利点は、下記の詳細な説明を読み、添付図面を参照したときに明らかとなろう。 Other objects and advantages of the present invention will become apparent upon reading the following detailed description and upon reference to the accompanying drawings.
本発明は各種改変形態や代替形態の余地があるが、本願明細書の具体的実施形態は例示により図面中に示してあり、ここに詳細に説明することにする。ただし、図面とその詳細な説明は開示された特定の形態に本発明を限定する意図はないものであり、逆に添付特許請求の範囲に規定した本発明の趣旨並びに範囲に含まれる全ての改変例と均等例と代替例とを包含することを意図するものであることを、理解されたい。 While the invention is susceptible to various modifications and alternative forms, specific embodiments herein are shown by way of example in the drawings and will be described in detail herein. However, the drawings and the detailed description thereof are not intended to limit the present invention to the specific forms disclosed, and conversely, all modifications included in the spirit and scope of the present invention defined in the appended claims. It should be understood that it is intended to include examples, equivalents, and alternatives.
ここで図面を参照するに、図1は通信リンク14により互いに連結された複数のノード12を備える通信ネットワーク10を示す。通信リンク14は、好ましくは光を伝送させることのできる光ケーブルである。ノード12は互いに分離されているが、通信リンク14を介して互いに通信することができる。各ノード12内には、光ファイバ受信器(FOR;fiber optic receiver)16と光ファイバ送信器(FOX;fiber optic transmitter)18とが設けられている。例示ノード12aの各種構成要素を、より詳細に図示する。簡潔さに配慮し、他のノード12b,12cは送信器と受信器だけを示しているが、全てのノードがノード12aに示したのとほぼ同じ構成要素を有するものと理解されたい。
Referring now to the drawings, FIG. 1 shows a
送受信器部分16a,18aを連結しているのが、ネットワークインタフェース20aである。ネットワークインタフェースは、入力データを処理し、最大N個までの複数の装置に対して各種マルチメディア装置22a〜22Nとのインタフェースに必要とされる全ての機能を果たすよう機能する。インタフェース回路20aの一つの機能が、入力データの異なる種類を適切なマルチメディア装置へ分けることにある。例えば、ネットワーク10は、通信リンク14上でストリーミングデータとパケット化データの両方を送信することができる。受信器回路16aが入力データを受信すると、ネットワークインタフェース20aは、そのデータ用に適したチャネルを特定し、あらゆる必要なデコード又は解読を実行し、そのデータを適切なマルチメディア装置に配置する。同様に、マルチメディア装置はデータを生成すると、このデータはインタフェース20aに取り込まれ、送信器18a上の適切なタイムスロット又はリンクチャネル14内に配置される。異種データを受け入れるのに必要なタイムスロットとチャネルを見出すことは、ネットワーインタフェース20aの一つの機能に過ぎない。他の機能もまた利用可能であり、本開示の恩典を有する当業者には理解されよう。
A
ノード12aの各種機能を遂行するために、単一の電源26が用いられている。電源26は受信器と送信器に対してだけでなく、各マルチメディア装置とネットワークインタフェースに対しても電力を供給することができる。光が存在するとき及び光が存在しないときの双方において、電力は供給される。しかしながら、ネットワーク10がアクティブであるときも非アクティブであるときも電力を印加することは、過度の電力を消費し、LEDの寿命を縮め、携帯型電池作動型装置の動作全体において一般的に非効率的である。
A
図2は、受信器(すなわち、受信器16c)に光学的に結合された送信器18aの一例を示す。一つの光リンクを示したが、たとえば送信器18bと受信器16aとの間の光リンク等の他の光リンクも同様に説明される。図2の例では、送信器18aは、電気信号を通信路14上で転送する光学的エネルギすなわち光エネルギへ変換するLED30を含んでいる。負荷容量及び関連する電気駆動回路34は、相当量の駆動電流を必要とする。同様に、光検出器36と増幅器回路38は、より高いビットレートで早められ、相当量の電流消費を必要とする。しかしながら、一般に光検出器36は抵抗32を介して電源へ結合され、コンデンサ31を介してグラウンドへ結合される。光検出器36は、光が存在するときは必ず増幅器38へ相当量の電流を送り込む。しかし、光が存在しないときは、好ましくはより少ない給電量の給電が必要である。
FIG. 2 shows an example of a
図3は、受信器回路への給電に用いる最適よりは劣る電力レギュレータ回路40を示している。受信器回路16a(図1)又は受信器16c(図2)が単一の給電ピンを用いる場合、そのときは電力レギュレータ回路40を用いることができる。電池42は、例えば7〜12ボルトを供給する。電池からの電力は、トランジスタ46のゲートに結合されている増幅器44に印加される。抵抗分圧器48から成る帰還回路が、バンドギャップ基準回路50が生成するバンドギャップ基準電圧と比較される帰還電圧を供給する。バンドギャップ基準回路は、例えば抵抗分圧器回路とすることができる。恐らくは受光した受信器16aが原因で帰還電圧が降圧した場合、そのときは増幅器44の反転入力がグラウンドへ向け下方へ引っ張られる。このことで増幅器44の出力が増大し、トランジスタ46のソース・ドレイン間電流路の抵抗全体が減少し、かくしてVDDノードを上方に引っ張り、加えて帰還電圧をバンドギャップ基準電圧に向け引き戻す。かくして、光を受光するか又は光を全く受光しないときに、トランジスタ46を流れる電流は変化する。例えば、受光時に電流は10〜50mAまで上方に伸びるが、受光しない場合、そのとき電流は10〜50μAとなる。
FIG. 3 shows a less than optimal
単一ピンを介して受信器16aに給送された可変電流は、時として特定の電流境界内に到達することが困難なことがある。保持コンデンサ50はかなり狭い電圧範囲内にVDDを保持できるが、VDDノードを源泉とする電流は劇的に変化することがある。すなわち、受信器16aが消費する電力もまた劇的に変化する。単一の給電ピンを持たせる代りに、受信器16aが2個の給電ピンを持ち、ネットワークが非アクティブであるとき、受信器16aの一部だけが電力を受けることがより好ましい。これにより、ネットワークがより少ない電力を消費し、光回路の寿命を増し、下記に説明する如く、ノード製造の複雑さを最小化させることができる。
The variable current delivered to the
図4は、より好適な電圧レギュレータ回路52(点線で示す)を例示している。電圧レギュレータ52は、ネットワークインタフェース20aを担持する同じモノリシック基板上に配置されている。7〜12ボルトの電池42はレギュレータ52へ給電するが、ノード56の電圧を低下させるだけでなく、ノード56におけるVDDUによって受信器16aの第1の給電ピンに供給される電流も低下させるために、分離抵抗54が用いられる。動作中、レギュレータ回路52は、増幅器60の一つの入力に、バンドギャップ基準62が生成する電圧に大略等しい、分割された電圧を受ける。それ故、増幅器60からの出力はかなり小さく、トランジスタ64を介してごく僅かな電流しか流れない。一方、分離抵抗54が相当に大きく、例えば10kΩを上回り、好ましくは20kΩ以上である場合、そのときはたとえ電池42の出力とノード56の電圧との間の電圧差が4〜8ボルトを上回ることがあっても、抵抗54を介して電流が流れることはほとんどない。
FIG. 4 illustrates a more preferred voltage regulator circuit 52 (shown in dotted lines). The
トランジスタ64を通してかなり小さな電流が一部消費されるが、その残りは受信器16aのVDDUピン(すなわち、第1の給電ピン)に流れる。より具体的には、VDDUは受信器16aのアクティビティ検出器すなわち覚醒回路68に印加されるが、受信器16a内の他の全ての回路には印加されない。図3の電圧レギュレータ40とは異なり、図4のレギュレータ52はネットワークインタフェース20aと同じモノリシック基板上に実装されている。これは、主に高電圧供給信号を必要とする電圧レギュレータ40によるものであり、基板は、図4のノード56のより低い給電とは対照的に、より高い給電に対応している。従って、ノード56のより低い電圧供給は、ネットワークインタフェース20aに印加されるより低い電圧と両立する。レギュレータ52はネットワークインタフェース20a内の他の回路と同じ電圧で動作するため、レギュレータ52を同一基板上に実装することのできる経済的便宜を享受し、従ってあとに続くレギュレータの製造コスト全体が減少する。
A fairly small amount of current is consumed through
VDDUが第1の給電ピンに印加される一方で、第2の給電ピンがVDDを受け入れる。VDDは第2の供給電流、好ましくはVDDUが供給できる電流を大幅に上回る電流を生成する。受信器16aのアクティビティ検出器68が受光すると、第2の給電量が必ず発生する。これが生ずると、アクティビティ検出器68からネットワークインタフェース20a内の論理回路70へステータス信号が単一ピンを介して送信される。論理回路70は、ステータス信号のあらゆる必要なデコードを実行し、電力レギュレータ72に転送するイネーブル信号を生成する。レギュレータ72は、VDD以内で第2の給電量を生成する。VDDは、受信器16a内のアクティビティ検出器68以外の他の全ての回路だけでなく、ネットワークインタフェース20a内の論理回路70とレギュレータ52とを除く他の全ての回路にも接続される。具体的には、受信器68内の残りの回路は、データ入力ポートと、受信器16aの信号路内のデータプロセッサ74とに分類される。
V DDU is applied to the first feed pin while the second feed pin accepts V DD . V DD generates a second supply current, preferably significantly greater than the current that V DDU can supply. When the
図5は、受信器回路16aの一例を示す。受信器回路16aは、図1の通信ネットワーク10内の全ての受信器回路に類似するものである。受信器16aは二つの主要回路要素、すなわちデータプロセッサ部分74とアクティビティ検出器部分68とに分けられている。データプロセッサ部分74は、データプロセッサ80と、異なる出力端D+/D-を有する増幅器82とを含む。データプロセッサ80は、VDD及び/又はVDDUが給電される光検出器84により変換された入力信号を受信する。例えば、アクティビティ検出器68によりアクティビティが検出されると、光検出器84はVDDにより給電される。一方、アクティビティが検出される前は、光検出器84はVDDUにより給電される。例えば、出力がステータス信号により選択されるマルチプレクサが、VDDとVDDUを受け取るために用いられる。アクティビティ検出器68は、入力信号を基準信号と比較する増幅器86を含む。入力信号が基準信号の大きさを上回ると、タイマ88が起動される。タイマは、一連のクロックパルスとすることができる。増幅器86から出力された信号がタイマ88のタイムアウト期間の間、アクティブのままであれば、恐らくは所定時間の間の光の指示で、アクティビティが知らされる。その信号は入/出力バッファ90によりバッファ処理され、受信器16aのステータスピン上にステータス信号を生成する。
FIG. 5 shows an example of the
下記に説明する如く、ステータス信号は双方向性であり、ステータス信号をネットワークインタフェース20a(図4)に送るか、又は構成レジスタ92に書込むために、ネットワークインタフェース20aからバッファ90へ戻るステータス信号を受ける。しかしながら、重要な点は、アクティビティ検出器部分68はVDDUにより給電され、データプロセッサ部分74はVDDにより給電されるということである。図示の如く、受信器16aは2個の給電ピンと単一のステータスピンとを含む。単一のステータスピンは、アクティビティが検出されたかどうかを示す。アクティビティが検出された場合、そのときは図9に示す如くステータス信号が送信される。
As described below, the status signal is bi-directional, and the status signal returned from the
図6はノード12aの一部、特に受信器16aとネットワークインタフェース20aと送信器18aとを示している。受信器16aがアクティビティを検出する。入力光信号中にアクティビティが検出された場合、受信器16aの残りの部分が第2の給電ピンにより起動され、データを光エネルギから電気エネルギへ変換させ、処理機能が実施される。入力データ(DATA IN)はネットワークインタフェース20aに送信され、さらに処理される。送信器18aは、例えば、プログラム可能出力を持つ。診断信号(DIAG)が送信器18aに送信されると、駆動回路94に供給される電力をスイッチ96の作動を介して低下させることができる。抵抗値R1,R2が等しい場合、駆動回路94に供給される電力は半分に低下され、LED98から出力を半分だけ低下させた光信号が送信される。
FIG. 6 shows a part of the
診断動作モードにより、オペレータは送信信号強度を低くして、受信器が依然として入力信号を受信できるかどうか判定するために受信器を試験することができる。送信器の電力は、例えば−1.5dBm〜−10dBmの特定範囲内に規定される。受信器が−2dBm〜−23dBmで動作するよう規定されてもよい。送信器出力を半分低下させて、受信器が入力信号を一切検出できない場合、これはプロセス変動によるものか、又は光通信リンク内の容認できない減衰が原因である。上記の例において、送信信号が−10dBmのより劣悪な場合で、リンクが耐えることができかつ受信器が−23dBmで動作可能である最大減衰度を想定した場合、減衰度は−13dBmを上回ってはならない。リンクの減衰度が−13dBmである場合、診断は受信器の電力を−26dBmへ低下し、受信器を機能させなくする。過度の減衰によって、受信器が入力信号を受信できなくなる。従って、図6の診断動作は、送信器を劣悪な状況に設定して、受信器の能力をチェックすることで、システムの機能性全体を試験することができる。 The diagnostic mode of operation allows the operator to test the receiver to reduce the transmitted signal strength and determine whether the receiver can still receive the input signal. The power of the transmitter is defined within a specific range of, for example, −1.5 dBm to −10 dBm. The receiver may be defined to operate from -2 dBm to -23 dBm. If the transmitter output is reduced by half and the receiver cannot detect any input signal, this is due to process variations or due to unacceptable attenuation in the optical communication link. In the above example, if the transmitted signal is worse than -10 dBm, assuming a maximum attenuation that the link can withstand and the receiver can operate at -23 dBm, the attenuation is greater than -13 dBm. Must not. If the link attenuation is -13 dBm, the diagnostic will reduce the receiver power to -26 dBm and disable the receiver. Excessive attenuation prevents the receiver from receiving the input signal. Thus, the diagnostic operation of FIG. 6 can test the overall functionality of the system by setting the transmitter in a poor situation and checking the capabilities of the receiver.
診断回路96を送信器内に配置することで診断動作が可能となるが、受信器の入力に基づいて送信器の出力をどの程度低下させることができるかを知ることは往々にして困難である。例えば、受信器16aが最適でない条件で動作しているか、又はネットワークインタフェース20aを介して伝送されたマルチメディア装置が十分に駆動されない場合、データ出力(DATA OUT)信号を簡単には確認できず、任意の入力信号又はDATA OUT信号に対して、回路96内で適切な減衰が模倣される。より最適な較正又は診断技術を、図7に示す。
Although a diagnostic operation is possible by placing the
図7を参照するに、ネットワークインタフェース20aを用いて受信器16aからステータス情報を受信することができる。受信器16a内には、受信した光信号を所定の基準電圧VREF(恐らくはメモリ内に記憶されている)と比較する回路112が存在する。比較結果、論理「1」又は論理「0」のいずれかが、受信器16a内のレジスタ108に記憶される。例えば、受信した光信号がVREF未満である場合、論理1値をレジスタ108に記憶させる。受信した光信号がVREFを上回る場合、論理0値をレジスタ108内に記憶させる。適切な論理値をネットワークインタフェース20aにより定期的に取り込み、レジスタ108内に記憶した論理状態に応じて電力増大(PU)又は電力減少(PD)のいずれかを生成する。例えば、受信した光信号がVREFを上回ることを示す論理1を受信した場合、PUメッセージがネットワークインタフェース20aにより生成され、送信器18aと受信器16aとを介して上流側ネットワークインタフェース20bに送信される。上流側ネットワークインタフェース20bは、PUメッセージの受信に応答して駆動回路102を介して送信電力を増大させる。
Referring to FIG. 7, status information can be received from the
駆動回路102は、インタフェース20aと同じモノリシック基板上に製造され、作動的に結合されたレジスタによりプログラムされる。駆動回路102は、光パワーを低下させて出力するようプログラムされる。その低下された光出力は、システムが診断モードで動作しているときに、1以上のノードに発行されたコマンドの結果である。このコマンドはネットワークインタフェース20aに送信器18aからの光の出力パワーを低下させることを指示し、受信器16bへの光入力パワーを低下させる。低下量は、プログラムにより変えることができる。例えば、診断モードにおいて光パワーを3dBだけ低下させる。リンクが依然機能する場合、明らかに3dBを上回る余裕がなければならない。リンクが機能しない場合、そのときはリンクは限界にあると考えられ、交換しなければならない。従って、個別の診断ピン(図6)を持つ代りに、図7の駆動回路102の出力は、例えばソフトウェアにてプログラムされる。改善された構成は、送信器18a内に1個のLED104しか含まない。LED104駆動用の残る回路は、インタフェース20bの集積回路内に保持されている。
The
診断モードにおけるネットワークリンクと送信器と受信器の試験に加え、各送信器は、製造後、ネットワーク内への送信器の配置前に試験される。好ましくは、所定値に出来る限り近く、ただしそれを上回らないように、各送信器の出力をこの動作期間中に設定することである。較正ツール106は、製造直後に各ノードごとに送信器出力と受信器出力とに結合される。ツール106は、ノードをネットワーク内に挿入した後、ネットワーク全体の動作期間中ではなく主にそのノードの製造工程中に用いられる。ツール106は、ノード12aの送信器18aからの光出力パワーを計測し、この値をメッセージ内でネットワークインタフェース20aに送信する。送信器が例えば−1.5dBMを上回る量を生成する場合、そのときはツール106がノード12aへメッセージを転送し、具体的には構成レジスタが送信器18aからの出力を低下させる。この処理は受信器16a上で−1.5dbM未満が読取られるまで続き、その時点で送信器出力を、−1.5dBMに出来る限り近くかつそれ未満であるよう設定するのに用いられる値を不揮発性メモリに記憶させ、送信器18aが使用期間中に−1.5dbMを上回る値を生成することを排除する。
In addition to testing network links and transmitters and receivers in diagnostic mode, each transmitter is tested after manufacture and before placing the transmitter in the network. Preferably, the output of each transmitter is set during this operation so that it is as close as possible to a predetermined value, but not exceeded. The
送信電力範囲に影響を及ぼす主な要因には、LEDや駆動回路の製造工程のばらつきと、LEDや駆動回路の温度変動と、LEDの経年劣化とが含まれる。製法のばらつきは、インタフェース20aと送信器18aを例えば印刷回路基板上に配置した後、セット製造業者により較正することができる。温度変動と経年劣化のばらつきは、ネットワークインタフェース20a内の送信器18aと駆動回路の通常の計測値に基づきインタフェース20aにより補償することができる。
The main factors affecting the transmission power range include variations in the manufacturing process of LEDs and drive circuits, temperature fluctuations of the LEDs and drive circuits, and aging of the LEDs. Manufacturing variations can be calibrated by the set manufacturer after the
製造後に、較正ツール106を各ノードの送/受信ポートから取り除いて、(それらの製造後に各ノードから結合ツール106を取り除いたことを示す点線で示される如く)ネットワークを形成することができる。ノードを作動させてネットワークを起動させるたびにその場で定期的に送信器を較正することができる。例えば、受信器16aは送信器18bから受信した光パワーを計測する。受信した強さが所定レベルを上回る場合、ネットワークインタフェース20aはネットワークインタフェース20bにメッセージを送信し、そのLED駆動回路102の出力を低下させるよう要求する。インタフェース20bがその駆動電流を下げた後、インタフェース20aは受信器16aをチェックする。受信電力が依然として閾値を上回る場合、インタフェース20aは別のメッセージをインタフェース20bに送信してその出力を再度低下させる。この処理は、受信器16aが、受信した光量が閾値未満であることを検出するまで繰り返される。一旦それが閾値未満となると、インタフェース20aはインタフェース20bにメッセージを送信し、受信電力が閾値を上回るまでその駆動電流を増大させる。その値は、1以上のインタフェースユニット内のレジスタ内に保存される。
After manufacturing, the
しかしながら、時間による送信器18bと受信器16aとの間のリンク内の減衰度は、恐らくは経年劣化や接続箇所の塵埃の堆積等に起因して劣化する。インタフェース20aが受信器16aから読取って受信した電力が閾値未満であると判定すると、インタフェース20aがインタフェース20bにメッセージを送信し、その駆動電流と送信器18bの光出力パワーを増大させる。ある時点で減衰が悪化し、インタフェース20bは例えば−1.5dBMの眼の安全限界を上回る可能性を伴うことなくその出力電流を増大させることはできなくなる。そうなると、インタフェース20a又は20bが中央システムコントローラにリンクが限界であることを通知し、このことをユーザ又は技術者に報告する。技術者はネットワークインタフェースユニット内に記憶された全ての診断情報を読取り、いずれの光リンクが限界であるか判定する。しかしながら、技術者はどの程度の限界状態であるかを知ることはできない。例えば依然として3dBの余裕があるかどうかを判定するために、技術者は診断モードにてコマンドを送信し、各送信器からの送信光出力を3dBだけ低下させる。システムが依然として適切に作動する場合、そのとき3dBの余裕が依然として存在することになる。
However, the degree of attenuation in the link between the
信号強度が所定値を上回る場合、例えばネットワークを介してデジタル−アナログ変換器118を有する上流側ネットワークインタフェースへ電力減少(PD)メッセージを送信する。すると変換器118は、駆動回路102からの出力を低下させる。しかし、信号強度がメモリ110内に記憶している所定値未満である場合、駆動回路102からの出力を増大させるための電力増大(PU)信号が変換器118に送信される。
If the signal strength exceeds a predetermined value, for example, a power reduction (PD) message is transmitted over the network to an upstream network interface having a digital-to-
不揮発性メモリの形のファームウエアが、所定電圧値を記憶し、かつ下流側受信器16aの入力電力に基づいて上流側送信器18aの出力電力を調整するために用いられる。ほとんど光学的な減衰を持たないリンクの利点には、低電力消費、より低い電磁放射、改善されたLED信頼性が含まれる。これは、受信器16a上で入力光信号を監視し、この信号を受信器内で所定値と比較し、上流側送信器の送信電力を低下させることで達成することができる。このように送信電力を絶えず監視することで、信号の保全性を維持する十分な送信電力が存在し、電力の消費と放出を低下させ、相当の時間期間にわたりLEDを過度に駆動することでLEDに生ずる放熱や障害を低下させるようにすることができる。従って、通常の動作期間中、受信電力インジケータが定期的に監視される。送信ポートが既に最大保証安全電力を出力している場合、機器に通知される。処理、温度、経年変動をどの程度良好に補償するかに応じ、送信電力が補償される−1.5dBmにどの程度近づけるかについて決定することができる。
Firmware in the form of a non-volatile memory is used to store a predetermined voltage value and adjust the output power of the
最も単純な動作モードにあっては、ステータスピンはデジタルステータス出力としてのみ動作し、受信器16aが低電力モード又は通常動作モードにあるときに、その状態を指示する。光検出器上に光が存在しないとき低電力モードとなるのに対し、光が存在するときは通常の動作モードとなる。ステータスピンは双方向シリアル通信を提供し、外部コントローラを、受信器の内部レジスタ及び/又はこの受信器に関連するネットワークインタフェースへアクセスさせ、受信器とネットワークインタフェースの動作を調整可能とする。ステータス線路は、一連の非同期フォーマットを用いて動作する。内部には、レジスタアドレスポインタを含む幾つかの8ビットレジスタが存在する。線路がアクティブ化された後の最初の転送は、先ずレジスタアドレスポインタにロードされた2個の開始ビット(01)、5個のアドレスレジスタビット、最上位ビットを含む第1のバイトと、後続の転送方向を特定する読取り/書込みビットとを含む書込み転送でなければならない。読取り/書込みがロウである場合、読み取ったアドレスレジスタより指定されたレジスタへ後続のバイトが書込まれる。読取り/書込みがハイである場合、レジスタアドレスポインタにより指定されたレジスタからバイトが読取られる。レジスタアドレスは、最大32個の内部レジスタを可能にする5ビット幅である。
In the simplest mode of operation, the status pin operates only as a digital status output and indicates its state when the
ステータス線路は、受信器に入力される有効な光が存在するときに起動され、ステータス信号を論理0レベルへ遷移させる。それが起動されると、内部発振器がオンにされ、状態機械をクロック動作させる。一旦転送が完了すると、電力管理状態機械により使用されていない場合は内部発振器をオフとする。ステータスピン上のデータに関連する外部クロックの必要はなく、データは非同期態様にて送信され、受信器はステータスピン上で信号をオーバーサンプリングし、そのデータからクロックを再生し、データをサンプリングする。データは、NRZフォーマットで送信することができる。受信器は、タイミング再生用に常にスレーブモードとすることができる。 The status line is activated when there is valid light input to the receiver, causing the status signal to transition to a logic zero level. When it is activated, the internal oscillator is turned on and clocks the state machine. Once the transfer is complete, the internal oscillator is turned off if not used by the power management state machine. There is no need for an external clock associated with the data on the status pin, the data is transmitted in an asynchronous manner, and the receiver oversamples the signal on the status pin, recovers the clock from that data, and samples the data. Data can be transmitted in NRZ format. The receiver can always be in slave mode for timing recovery.
図8は、書込み転送と、特にステータスピンを介するネットワークインタフェース20aから受信器16aへのデータの書込みとを示す。転送を開始するため、光が検出され、ステータス信号が論理ロウ電圧値へ遷移する。その後、主装置(例えば、ネットワークインタフェース)は約200μsにわたりステータスピンをハイにアサートし、ステータスピンを中間レールへ移行させる。この状態が受信器を覚醒させ、ステータスピンを解放し、ネットワークインタフェースが開始コード01を送信する、正確な開始シーケンスを待つ。本システムは、適切なシーケンスが受信されない場合、ほぼ所定のクロック周期後に時間切れとなる。一旦このシーケンスを受信すると、ネットワークインタフェースは5ビットアドレスを介してそのアドレスを送信する。図8に示す如く、ネットワークインタフェースが受信器へ書き込むと、ネットワークインタフェースは論理0電圧値からなる書込みビットを送信する。その後、ネットワークインタフェースは8ビットデータを転送し、その直後にステータスピンを解放する。その後の或る時点で、受信器は図示の如くステータスピンをロウに駆動する。
FIG. 8 illustrates a write transfer and in particular the writing of data from the
図9は、ネットワークインタフェース20aが受信器16aからデータを読取る読取り転送動作を示す。図8と同様、受信器の光検出器に光が達すると、ステータス信号は論理低電圧値へ遷移する。ネットワークインタフェースがステータスピンを中間レールに駆動することで遷移を開始し、その後に受信器はステータスピンを解放する。ネットワークインタフェースは開始コード01を転送し、ネットワークインタフェースは主装置としてアドレスを送信する。読取り/書込みビットは、読取り動作を示す論理ハイ電圧となる。その後、ネットワークインタフェースは、読取りビットの送出後にステータスピンを解放する。受信器はコード(01)を送信し、受信器は8ビットデータパケットの最上位ビットで始まるデータを送信する。
FIG. 9 shows a read transfer operation in which the
本願明細書に記載した実施形態は、電力消費と電力管理を慎重に監視しなければならない電池等の携帯電源を含む機器に利用可能であるこの開示の恩典を有する当業者には理解できる筈である。一実施形態によれば、各ノードが自動車の選択的位置に配置され、各ノードが、それに接続された1又は複数のマルチメディアを有する通信ネットワークを自動車内に見出すことができる。通信リンクは好ましくは光ケーブルであり、各ノード内の受信器と送信器は好ましくは光ファイバ受信器と光ファイバ送信器である。しかしながら、他の構造や構成が実施されると認識されたい。それ故、ネットワークや受信器や送信器の各個別構成要素に各種改変及び変形を施すことができ、添付特許請求の範囲はこの種の全ての改変や変形を含むものと解釈できることに留意されたい。したがって、明細書と図面は限定的な意味合いではなく例示的と見なすべきである。 The embodiments described herein should be understood by those of ordinary skill in the art having the benefit of this disclosure available to devices including portable power sources such as batteries where power consumption and power management must be carefully monitored. is there. According to one embodiment, each node is located at a selective location of the vehicle, and each node can find a communication network within the vehicle having one or more multimedia connected to it. The communication link is preferably an optical cable, and the receivers and transmitters in each node are preferably fiber optic receivers and fiber optic transmitters. However, it should be appreciated that other structures and configurations may be implemented. Therefore, it should be noted that various modifications and variations can be made to each individual component of the network, receiver and transmitter, and the appended claims can be construed to include all such modifications and variations. . The specification and drawings are, accordingly, to be regarded in an illustrative rather than a restrictive sense.
Claims (11)
前記第1の給電ピンに転送される第1の給電量を生成する電圧レギュレータと、そして
前記受信器に結合され、論理回路を備えるネットワークインタフェースであって、前記論理回路は、入来信号が前記アクティビティ検出器により検出される前は前記第1の給電ピンから前記光検出器と前記アクティビティ検出器に第1の給電量を供給することを可能にし、前記入来信号が検出された後は前記第2の給電ピンから前記光検出器と前記データプロセッサに第2の給電量を供給することを可能にする、ネットワークインタフェースと
を備え、
前記受信器と前記ネットワークインタフェースとの間でアドレスとデータを送信するために、前記受信器と前記ネットワークインタフェース上のステータスピンが連結されている
ことを特徴とする通信ネットワーク。 A receiver comprising an activity detector coupled to the first power supply pin, a data processor coupled to the second power supply pin, and a photodetector;
A voltage regulator for generating a first power supply to be transferred to the first power supply pin; and a network interface coupled to the receiver and comprising a logic circuit, the logic circuit having an incoming signal as the input signal Before the detection by the activity detector, it is possible to supply the first power supply amount to the photodetector and the activity detector from the first power supply pin, and after the incoming signal is detected, A network interface enabling a second power supply to be supplied to the photodetector and the data processor from a second power supply pin;
A communication network, wherein a status pin on the receiver and the network interface is connected to transmit an address and data between the receiver and the network interface.
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP06003322.2 | 2006-02-17 | ||
EP06003322 | 2006-02-17 | ||
EP06003321 | 2006-02-17 | ||
EP06003321.4 | 2006-02-17 | ||
US11/421,947 US7912381B2 (en) | 2006-06-02 | 2006-06-02 | Transmission network having an optical receiver that utilizes dual power pins and a single status pin to lower power consumption, lower manufacturing cost, and increase transmission efficiency |
US11/421,947 | 2006-06-02 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008555521A Division JP4988772B2 (en) | 2006-02-17 | 2007-02-16 | Transmission network with optical receiver using two power supply pins and one status pin to reduce power consumption, reduce manufacturing cost and increase transmission efficiency |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012085359A true JP2012085359A (en) | 2012-04-26 |
JP5260762B2 JP5260762B2 (en) | 2013-08-14 |
Family
ID=38438074
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008555521A Expired - Fee Related JP4988772B2 (en) | 2006-02-17 | 2007-02-16 | Transmission network with optical receiver using two power supply pins and one status pin to reduce power consumption, reduce manufacturing cost and increase transmission efficiency |
JP2011158710A Ceased JP2011217412A (en) | 2006-02-17 | 2011-07-20 | Transmission network having optical receiver that utilizes dual power pins and one single status pin to lower power consumption, lower manufacturing cost, and increase transmission efficiency |
JP2012006992A Expired - Fee Related JP5260762B2 (en) | 2006-02-17 | 2012-01-17 | Transmission network with optical receiver using two power supply pins and one status pin to reduce power consumption, reduce manufacturing cost and increase transmission efficiency |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008555521A Expired - Fee Related JP4988772B2 (en) | 2006-02-17 | 2007-02-16 | Transmission network with optical receiver using two power supply pins and one status pin to reduce power consumption, reduce manufacturing cost and increase transmission efficiency |
JP2011158710A Ceased JP2011217412A (en) | 2006-02-17 | 2011-07-20 | Transmission network having optical receiver that utilizes dual power pins and one single status pin to lower power consumption, lower manufacturing cost, and increase transmission efficiency |
Country Status (5)
Country | Link |
---|---|
EP (2) | EP1989802B1 (en) |
JP (3) | JP4988772B2 (en) |
KR (2) | KR20080114739A (en) |
CN (1) | CN102176686A (en) |
WO (1) | WO2007098411A2 (en) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102008057613A1 (en) * | 2008-11-10 | 2010-06-24 | Robert Bosch Gmbh | Circuit arrangement with a transceiver circuit for a bus system and nodes for a bus system |
US8601296B2 (en) * | 2008-12-31 | 2013-12-03 | Intel Corporation | Downstream device service latency reporting for power management |
WO2012124231A1 (en) * | 2011-03-14 | 2012-09-20 | 三洋電機株式会社 | Communication system, storage battery unit, and storage battery system |
JP6189336B2 (en) * | 2013-01-17 | 2017-08-30 | 富士機械製造株式会社 | Wireless communication system and electronic component mounting apparatus |
US9229889B2 (en) * | 2013-03-13 | 2016-01-05 | Atieva, Inc. | Dual voltage communication bus |
CN107342821B (en) * | 2017-07-18 | 2021-10-15 | 华为技术有限公司 | Optical module, network equipment, optical system and communication system |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0448737U (en) * | 1990-08-30 | 1992-04-24 | ||
JPH05114886A (en) * | 1991-10-22 | 1993-05-07 | Nec Corp | Power control system for remote controller |
JPH05251949A (en) * | 1992-03-04 | 1993-09-28 | Nec Corp | Optical receiver circuit |
JPH09326756A (en) * | 1996-06-07 | 1997-12-16 | Matsushita Electric Ind Co Ltd | Light receiving and emitting controller |
JPH11205230A (en) * | 1998-01-19 | 1999-07-30 | Fujitsu Ltd | Infrared ray communication equipment |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3013533A1 (en) * | 1980-04-08 | 1981-10-15 | Siemens Ag | CIRCUIT ARRANGEMENT WITH A LASER DIODE FOR TRANSMITTING MESSAGE SIGNALS VIA A LIGHT WAVE GUIDE |
JPH04196825A (en) * | 1990-11-28 | 1992-07-16 | Hitachi Ltd | Power source control circuit for light transmission signal receiver |
JPH0993199A (en) * | 1995-09-26 | 1997-04-04 | Nec Shizuoka Ltd | Optical transmission reception level adjustment circuit |
JPH11205239A (en) * | 1998-01-20 | 1999-07-30 | Victor Co Of Japan Ltd | Optical communication equipment and luminous quantity control method in the optical communication equipment |
TW391588U (en) * | 1998-06-19 | 2000-05-21 | Hu Yu Min | Power-saving Infra Red signal sensing system |
US7221285B1 (en) | 1998-08-17 | 2007-05-22 | Zilog, Inc. | System and method for providing an improved standby mode for infrared data transceivers |
US6763060B1 (en) * | 1999-02-19 | 2004-07-13 | Oasis Silicon Systems | Communication system employing a network of power managed transceivers that can generate a clocking signal or enable data bypass of a digital system associated with each transceiver |
JP2000332686A (en) * | 1999-05-17 | 2000-11-30 | Nec Corp | Optical transmitter, optical transmission system and method therefor |
US6810216B1 (en) * | 1999-07-02 | 2004-10-26 | Nokia Corporation | Fast infrared transceiver with reduced power consumption |
ATE329419T1 (en) * | 1999-09-17 | 2006-06-15 | Tellabs Denmark As | METHOD FOR INITIALIZING AN OPTICAL TRANSMITTER |
US7072582B2 (en) * | 2001-10-19 | 2006-07-04 | Lockheed Martin Corporation | Optical transmitter power setting using feedback |
JP2003143113A (en) * | 2001-10-30 | 2003-05-16 | Fujitsu Ltd | Wavelength multiplexed optical transmission system, centralized management apparatus used for the system, and method for controlling pre-emphasis in the system |
JP2003298526A (en) * | 2002-03-29 | 2003-10-17 | Ngk Insulators Ltd | Optical communication system, optical communication method, and optical transmission medium |
JP3959381B2 (en) * | 2003-09-04 | 2007-08-15 | 株式会社東芝 | Semiconductor optical sensor and portable terminal |
JP4368182B2 (en) * | 2003-10-31 | 2009-11-18 | 富士通株式会社 | Transmission optical power control method, optical communication system, and optical transmission apparatus |
JP4133897B2 (en) * | 2004-03-29 | 2008-08-13 | シャープ株式会社 | Optical receiver |
-
2007
- 2007-02-16 CN CN2011100849880A patent/CN102176686A/en active Pending
- 2007-02-16 KR KR1020087022732A patent/KR20080114739A/en not_active Application Discontinuation
- 2007-02-16 EP EP07757128.9A patent/EP1989802B1/en not_active Not-in-force
- 2007-02-16 JP JP2008555521A patent/JP4988772B2/en not_active Expired - Fee Related
- 2007-02-16 EP EP12162658A patent/EP2477348A1/en not_active Withdrawn
- 2007-02-16 KR KR1020137020343A patent/KR20130094353A/en active IP Right Grant
- 2007-02-16 WO PCT/US2007/062327 patent/WO2007098411A2/en active Application Filing
-
2011
- 2011-07-20 JP JP2011158710A patent/JP2011217412A/en not_active Ceased
-
2012
- 2012-01-17 JP JP2012006992A patent/JP5260762B2/en not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0448737U (en) * | 1990-08-30 | 1992-04-24 | ||
JPH05114886A (en) * | 1991-10-22 | 1993-05-07 | Nec Corp | Power control system for remote controller |
JPH05251949A (en) * | 1992-03-04 | 1993-09-28 | Nec Corp | Optical receiver circuit |
JPH09326756A (en) * | 1996-06-07 | 1997-12-16 | Matsushita Electric Ind Co Ltd | Light receiving and emitting controller |
JPH11205230A (en) * | 1998-01-19 | 1999-07-30 | Fujitsu Ltd | Infrared ray communication equipment |
Also Published As
Publication number | Publication date |
---|---|
CN102176686A (en) | 2011-09-07 |
KR20130094353A (en) | 2013-08-23 |
WO2007098411A2 (en) | 2007-08-30 |
JP5260762B2 (en) | 2013-08-14 |
KR20080114739A (en) | 2008-12-31 |
WO2007098411B1 (en) | 2008-05-29 |
EP2477348A1 (en) | 2012-07-18 |
JP2009527951A (en) | 2009-07-30 |
JP4988772B2 (en) | 2012-08-01 |
WO2007098411A3 (en) | 2008-03-13 |
JP2011217412A (en) | 2011-10-27 |
EP1989802A2 (en) | 2008-11-12 |
EP1989802B1 (en) | 2014-04-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5260762B2 (en) | Transmission network with optical receiver using two power supply pins and one status pin to reduce power consumption, reduce manufacturing cost and increase transmission efficiency | |
US8103174B2 (en) | Transmission network having an optical receiver that utilizes dual power pins and a single status pin to lower power consumption, lower manufacturing cost, and increase transmission efficiency | |
US8296595B2 (en) | Method and apparatus for regulating transceiver power consumption for a transceiver in a communications network | |
USRE47097E1 (en) | USB isolator with advanced control features | |
TWI419153B (en) | Apparatus and method for signal processing, and associated electronic device | |
JP4421649B2 (en) | Integrated post-amplifier, laser driver and controller | |
CN101385264B (en) | Receiver circuit, transmitter circuit and communication network | |
CA2938892A1 (en) | Methods and apparatus for setting the address of a module using a clock | |
US6559997B1 (en) | Optical transmitter and optical transmitting apparatus using the same | |
US20110271130A1 (en) | Circuit configuration having a transceiver circuit for a bus system and nodes for a bus system | |
KR100766031B1 (en) | Two-Wire Interface Having Dynamically Adjustable Data Fields Depending On Operation Code | |
US8705973B2 (en) | Optical transceiver with off-transceiver logging mechanism | |
US20200264945A1 (en) | System monitor | |
US11355946B2 (en) | Communication architecture between ear bud device and charging device based on fewer pins | |
WO2019185031A1 (en) | Optical module | |
US5969841A (en) | Gigabaud link module with received power detect signal | |
JPH10327107A (en) | Optical transmitter | |
JP2000112588A (en) | Optical signal converter for tristate bus | |
JPH0213049A (en) | Abnormal communication preventing device for signal transmission system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130402 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130425 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160502 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |