JP2011233145A - 電子装置 - Google Patents

電子装置 Download PDF

Info

Publication number
JP2011233145A
JP2011233145A JP2011087261A JP2011087261A JP2011233145A JP 2011233145 A JP2011233145 A JP 2011233145A JP 2011087261 A JP2011087261 A JP 2011087261A JP 2011087261 A JP2011087261 A JP 2011087261A JP 2011233145 A JP2011233145 A JP 2011233145A
Authority
JP
Japan
Prior art keywords
unit
resistor
electronic device
operating voltage
processing unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011087261A
Other languages
English (en)
Other versions
JP5509135B2 (ja
Inventor
Tao Wang
濤 汪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Publication of JP2011233145A publication Critical patent/JP2011233145A/ja
Application granted granted Critical
Publication of JP5509135B2 publication Critical patent/JP5509135B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means

Abstract

【課題】本発明は、スタートオンされる瞬間に処理ユニットを保護する電子装置を提供することを目的とする。
【解決手段】本発明に係る電子装置は、メイン機能モジュール、電源からの第一作動電圧を受けるサブ機能モジュール及びリセット信号を受信するリセットリードを備え、リセット信号に基づいて初期化する処理ユニットと、パルス電圧を生成する制御ユニットと、パルス電圧のレベル状態によって導通又は断開するスイッチユニットと、パルス電圧に対してタイムディレーして、パルス電圧を遅延してスイッチユニットに伝送させるタイムディレーユニットと、スイッチユニットが導通する際、電源からの第二作動電圧を受けて電気エネルギーを貯蓄して生成した第三作動電圧をメイン機能モジュールに伝送して、処理ユニットを正常に作動させ、スイッチユニットが断開する際、電気エネルギーを解放して、第三作動電圧を維持するエネルギー貯蓄ユニットと、を備える。
【選択図】図1

Description

本発明は、電子装置に関するものである。
電子装置をスタートオンする瞬間、その内部の集積回路は初期化することを必要とする。前記電子装置は、制御ユニット、スイッチユニット及び処理ユニットを備える。前記スイッチユニットは、外部の電源と前記処理ユニットとの間に接続される。前記処理ユニットは、メイン機能モジュールと、サブ機能モジュール及びリセットリードを備える。前記電源は、前記処理ユニットのサブ機能モジュール及び前記制御ユニットに第一作動電圧を提供する。先ず、前記サブ機能モジュールが第一作動電圧を受けるとともに、前記リセットリードはリセット信号を受信するので、前記処理ユニットは、前記リセット信号に基づいて初期化して、前記電子装置が安定に作動できるように条件を生成する。次に、前記制御ユニットからの制御信号によって、前記スイッチユニットが導通され、前記電源は、前記スイッチユニットを介して前記処理ユニットのメイン機能モジュールに第二作動電圧を提供して、前記電子装置が正常に作動する。
しかし、前記電子装置がスタートオンされる瞬間、前記処理ユニットのリセットリードは電磁干渉によるノイズを受信するので、前記処理ユニットが初期化しているところに異常が発生する。この時、もし第二作動電圧が前記スイッチユニットを介して前記メイン機能モジュールに伝送されると、前記処理ユニットに故障が発生し、さらに前記電子装置の正常作動を影響する。
本発明の目的は、前記課題を解決し、スタートオンされる瞬間に処理ユニットを保護する電子装置を提供することである。
本発明に係る電子装置は、メイン機能モジュール、電源からの第一作動電圧を受けるサブ機能モジュール及びリセット信号を受信するリセットリードを備え、前記リセット信号に基づいて初期化する処理ユニットと、前記処理ユニットの初期化が完了したらパルス電圧を生成する制御ユニットと、前記パルス電圧が第一レベル状態になると導通され、前記パルス電圧が第二レベル状態になると断開するスイッチユニットと、前記パルス電圧に対してタイムディレーして、前記パルス電圧を所定時間Δtほど遅延して前記スイッチユニットに伝送させるタイムディレーユニットと、前記スイッチユニットが導通する際、前記電源からの第二作動電圧を受けて電気エネルギーを貯蓄して生成した第三作動電圧を前記メイン機能モジュールに伝送して、前記処理ユニットを正常に作動させ、前記スイッチユニットが断開する際、電気エネルギーを解放して、前記第三作動電圧を維持するエネルギー貯蓄ユニットと、を備える。
本発明の電子装置は、タイムディレーユニットによってスイッチユニットに伝送されるパルス電圧に対してタイムディレーするので、前記電子装置がスタートオンされる瞬間に、処理ユニットが初期化しているところ異常が出現したとしても、前記パルス電圧は前記スイッチユニットに伝送されないので、前記スイッチユニットは導通しなく、従って前記処理ユニットも第三作動電圧を受けなく、前記処理ユニットを効果的に保護することができる。
本発明の実施形態に係る電子装置の機能ブロック図である。 図1に示す電子装置の回路図である。
以下、図面を参照して、本発明の実施形態について説明する。
図1は、本発明の実施形態に係る電子装置100の機能ブロック図である。前記電子装置100は、処理ユニット10と、制御ユニット20と、タイムディレーユニット30と、スイッチユニット40と、エネルギー貯蓄ユニット50と、フィルターユニット60と、フィードバックユニット80と、を備える。本実施形態において、前記処理ユニット10は、エンコーダーである。前記電子装置100は、外部の電源200から印加される第一作動電圧Vcc1及び第二作動電圧Vcc2を受けて正常に作動する。本実施形態において、前記第一作動電圧Vcc1及び前記第二作動電圧Vcc2は、別々に3.3V及び5Vである。
前記処理ユニット10は、サブ機能モジュール12、リセットリード14及びメイン機能モジュール15を備える。前記サブ機能モジュール12が前記第一作動電圧Vcc1を受けるとともに、前記リセットリード14はリセット信号を受信して、前記処理ユニット10は前記リセット信号に基づいて初期化する。
前記制御ユニット20は、前記処理ユニット10の初期化が完了したら、パルス電圧を生成する。
前記タイムディレーユニット30は、前記パルス電圧に対してタイムディレーして、前記パルス電圧が所定時間Δtほど遅延して前記スイッチユニット40に伝送されるようにする。
前記パルス電圧が第一レベル状態になると、前記スイッチユニット40は導通され、前記パルス電圧が第二レベル状態になると、前記スイッチユニット40は断開する。本実施形態において、前記第一レベル状態は低レベル状態であり、前記第二レベル状態は高レベル状態である。
前記エネルギー貯蓄ユニット50は、前記スイッチユニット40が導通される際、前記電源200から印加する第二作動電圧Vcc2を受けて電気エネルギーを貯蓄して、第三作動電圧を生成し、前記スイッチユニット40が断開する際、電気エネルギーを解放して、前記第三作動電圧を維持する。
前記フィルターユニット60は、前記処理ユニット10のメイン機能モジュール15に伝送される前記第三作動電圧をフィルタリングしてノイズを除去する。前記メイン機能モジュール15は、フィルタリングした前記第三作動電圧を受けて、前記処理ユニット10が正常に作動するようにする。
前記フィードバックユニット80は、前記第三作動電圧に対して分圧してフィードバック信号を生成する。前記制御ユニット20は、前記フィードバック信号に基づいて、前記パルス電圧のパルス幅を調節して、前記スイッチユニット40の導通状態を変換する。
前記電子装置100は、前記タイムディレーユニット30によって、前記スイッチユニット40に伝送されるパルス電圧に対してタイムディレーするので、前記スイッチユニット40は遅延して導通され、前記第二作動電圧Vcc2も遅延して前記エネルギー貯蓄ユニット50に伝送されて、前記処理ユニット10も遅延して前記第三作動電圧を受ける。前記電子装置100がスタートオンされる瞬間に、前記処理ユニット10が初期化しているところで異常が発生したとしても、前記第三作動電圧が遅延して前記処理ユニット10に伝送されるので、前記処理ユニット10を保護することができる。
図2を一緒に参照すると、前記タイムディレーユニット30は、第一キャパシターC1及び第一レジスターR1を備える。前記第一レジスターR1の一端は、前記制御ユニット20に接続され、前記第一レジスターR1の他端は、前記スイッチユニット40に接続される。前記第一キャパシターC1の一端は、前記電源200に接続され、前記第一キャパシターC1の他端は、前記第一レジスターR1と前記スイッチユニット40との間に接続される。前記スイッチユニット40は、ダイオードD1及びトランジスタQ1を備える。前記ダイオードD1の正極は、前記電源200に接続され、前記ダイオードD1の負極は、前記トランジスタQ1のエミッタに接続される。前記トランジスタQ1のベースは、前記第一レジスターR1に接続され、前記トランジスタQ1のコレクタは、前記エネルギー貯蓄ユニット50に接続される。本実施形態において、前記トランジスタQ1は、PNP型トランジスタである。
前記エネルギー貯蓄ユニット50は、電解キャパシターC2を備える。前記電解キャパシターC2の正極は、前記トランジスタQ1のコレクタと前記フィルターユニット60との間に接続され、前記電解キャパシターC2の負極は接地する。前記トランジスタQ1が導通されると、前記電源200から印加する第二作動電圧Vcc2は、前記ダイオードD1及び前記トランジスタQ1によって、前記電解キャパシターC2に対して充電して第三作動電圧を生成する。前記トランジスタQ1が断開すると、前記電解キャパシターC2は、電気エネルギーを解放して、前記第三作動電圧を維持する。
前記フィルターユニット60は、第二キャパシターC3を備える。前記第二キャパシターC3の一端は、前記電解キャパシターC2の正極と前記処理ユニット10との間に接続され、前記第二キャパシターC3の他端は接地する。
前記フィードバックユニット80は、第二レジスターR2及び第三レジスターR3を備える。前記第二レジスターR2の一端は、前記電解キャパシターC2の正極に接続され、前記第二レジスターR2の他端は、前記制御ユニット20に接続される。前記第三レジスターR3の一端は、前記第二レジスターR2と前記制御ユニット20との間に接続され、前記第三レジスターR3の他端は、接地する。前記第二レジスターR2及び前記第三レジスターR3は、前記第三作動電圧に対して分圧してフィードバックを生成する。前記制御ユニット20は、前記フィードバック信号に基づいて、前記パルス電圧のパルス幅を調節して、前記トランジスタQ1の導通状態を変換して、前記トランジスタQ1の導通抵抗を変換させる。
以下、前記電子装置100の作動原理を説明する。
前記電子装置100がスタートオンされる瞬間、前記処理ユニット10のリセットリード14が電磁干渉によるノイズを受信すると、前記第一キャパシターC1の作用によって、前記トランジスタQ1のベースは高レベル状態になって、前記トランジスタQ1は断開状態になる。パルス電圧は、充電時間τ=R1×C1を経てから前記トランジスタQ1に伝送される。だから、前記第二作動電圧Vcc2も時間τほど遅延して前記エネルギー貯蓄ユニット50に伝送され、前記エネルギー貯蓄ユニット50が生成する第三作動電圧も時間τほど遅延して前記処理ユニット10のメイン機能モジュール15に伝送されるので、前記処理ユニット10を保護することができる。
他の実施形態において、前記第一キャパシターC1のキャパシタンスを調節することができ、従って充電時間τ=R1×C1を調節することができ、前記処理ユニット10の異なる遅延要求に適応することができる。
以上、本発明を実施例に基づいて具体的に説明したが、本発明は、上述の実施例に限定されるものではなく、その要旨を逸脱しない範囲において、種々の変更が可能であることは勿論であって、本発明の技術的範囲は、以下の特許請求の範囲から決まる。
10 処理ユニット
12 サブ機能モジュール
14 リセットリード
15 メイン機能モジュール
20 制御ユニット
30 タイムディレーユニット
40 スイッチユニット
50 エネルギー貯蓄ユニット
60 フィルターユニット
80 フィードバックユニット
100 電子装置
200 電源
C1 第一キャパシター
C2 電解キャパシター
C3 第二キャパシター
D1 ダイオード
Q1 トランジスタ
R1 第一レジスター
R2 第二レジスター
R3 第三レジスター
Vcc1 第一作動電圧
Vcc2 第二作動電圧

Claims (9)

  1. メイン機能モジュール、電源からの第一作動電圧を受けるサブ機能モジュール及びリセット信号を受信するリセットリードを備え、前記リセット信号に基づいて初期化する処理ユニットと、
    前記処理ユニットの初期化が完了したらパルス電圧を生成する制御ユニットと、
    前記パルス電圧が第一レベル状態になると導通され、前記パルス電圧が第二レベル状態になると断開するスイッチユニットと、
    前記パルス電圧に対してタイムディレーして、前記パルス電圧を所定時間Δtほど遅延して前記スイッチユニットに伝送させるタイムディレーユニットと、
    前記スイッチユニットが導通する際、前記電源からの第二作動電圧を受けて電気エネルギーを貯蓄して生成した第三作動電圧を前記メイン機能モジュールに伝送して、前記処理ユニットを正常に作動させ、前記スイッチユニットが断開する際、電気エネルギーを解放して、前記第三作動電圧を維持するエネルギー貯蓄ユニットと、
    を備えることを特徴とする電子装置。
  2. 前記第一レベル状態は低レベル状態であり、前記第二レベル状態は高レベル状態であることを特徴とする請求項1に記載の電子装置。
  3. 前記スイッチユニットは、トランジスタを備え、前記トランジスタのエミッタは前記電源に接続され、前記トランジスタのコレクタは前記エネルギー貯蓄ユニットに接続され、 前記タイムディレーユニットは、第一キャパシター及び第一レジスターを備え、前記第一レジスターの一端は、前記制御ユニットに接続され、前記第一レジスターの他端は、前記トランジスタのベースに接続され、前記第一キャパシターの一端は、前記電源に接続され、前記第一キャパシターの他端は、前記第一レジスターと前記トランジスタのベースとの間に接続されることを特徴とする請求項1に記載の電子装置。
  4. 前記スイッチユニットは、ダイオードをさらに備え、前記ダイオードの正極は、前記電源に接続され、前記ダイオードの負極は、前記トランジスタのエミッタに接続されることを特徴とする請求項3に記載の電子装置。
  5. 前記第一キャパシターのキャパシタンスを調節することができることを特徴とする請求項3に記載の電子装置。
  6. 前記エネルギー貯蓄ユニットは、電解キャパシターを備え、前記電解キャパシターの正極は前記スイッチユニットと前記処理ユニットとの間に接続され、前記電解キャパシターの負極は接地することを特徴とする請求項1に記載の電子装置。
  7. 前記第三作動電圧に対して分圧してフィードバック信号を生成するフィードバックユニットをさらに備え、前記制御ユニットは、前記フィードバック信号に基づいて、前記パルス電圧のパルス幅を調節することを特徴とする請求項1に記載の電子装置。
  8. 前記フィードバックユニットは、第二レジスター及び第三レジスターを備え、前記第二レジスターの一端は前記電解キャパシターの正極に接続され、前記第二レジスターの他端は前記制御ユニットに接続され、前記第三レジスターの一端は前記第二レジスターと前記制御ユニットとの間に接続され、前記第三レジスターの他端は接地することを特徴とする請求項7に記載の電子装置。
  9. 前記処理ユニットのメイン機能モジュールに伝送される前記第三作動電圧をフィルタリングしてノイズを除去するフィルターユニットをさらに備えることを特徴とする請求項1に記載の電子装置。
JP2011087261A 2010-04-26 2011-04-11 電子装置 Expired - Fee Related JP5509135B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201010155808.9A CN102237675B (zh) 2010-04-26 2010-04-26 电子装置
CN201010155808.9 2010-04-26

Publications (2)

Publication Number Publication Date
JP2011233145A true JP2011233145A (ja) 2011-11-17
JP5509135B2 JP5509135B2 (ja) 2014-06-04

Family

ID=44117599

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011087261A Expired - Fee Related JP5509135B2 (ja) 2010-04-26 2011-04-11 電子装置

Country Status (4)

Country Link
US (1) US8717722B2 (ja)
EP (1) EP2383629A3 (ja)
JP (1) JP5509135B2 (ja)
CN (1) CN102237675B (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103152019B (zh) * 2011-12-07 2016-01-27 上海西门子医疗器械有限公司 一种操控杆的复位电路
JP5852537B2 (ja) * 2012-09-25 2016-02-03 ルネサスエレクトロニクス株式会社 半導体装置
CN104423514B (zh) * 2013-08-19 2018-10-26 海洋王(东莞)照明科技有限公司 一种单片机复位电路及微机系统
CN104917156B (zh) * 2015-04-24 2017-12-08 北京小鸟看看科技有限公司 一种头戴式显示器、电子设备的保护电路和电路保护方法
CN104934952A (zh) * 2015-07-14 2015-09-23 国家电网公司 一种功率电路保护系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS551653A (en) * 1978-06-19 1980-01-08 Matsushita Electric Ind Co Ltd Switching unit
JPH1066259A (ja) * 1996-08-15 1998-03-06 Nec Gumma Ltd 電源on/offシーケンス回路
JP2007244167A (ja) * 2006-03-13 2007-09-20 Fujitsu Ltd 電源制御装置及び電源制御方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3894247A (en) * 1973-12-26 1975-07-08 Rockwell International Corp Circuit for initalizing logic following power turn on
US5359281A (en) * 1992-06-08 1994-10-25 Motorola, Inc. Quick-start and overvoltage protection for a switching regulator circuit
US5633573A (en) * 1994-11-10 1997-05-27 Duracell, Inc. Battery pack having a processor controlled battery operating system
JP2000183728A (ja) * 1998-12-17 2000-06-30 Nec Miyagi Ltd Pld装置
JP3586612B2 (ja) 2000-03-08 2004-11-10 エルピーダメモリ株式会社 遅延回路
JP2003163588A (ja) * 2001-11-28 2003-06-06 Fujitsu Ltd 起動回路
TW573399B (en) * 2002-11-20 2004-01-21 Pixart Imaging Inc Reset pulse generation device
CN101004698B (zh) * 2005-12-20 2012-06-06 深圳创维-Rgb电子有限公司 微处理系统防止损坏的方法及其电路
CN1992522A (zh) * 2005-12-30 2007-07-04 鸿富锦精密工业(深圳)有限公司 多用开关电路
KR100908550B1 (ko) * 2006-10-31 2009-07-20 주식회사 하이닉스반도체 파워 온 리셋 회로
CN101277026A (zh) * 2008-03-28 2008-10-01 张旭 智能远程低压大功率供电系统及其工作方法
CN101661410B (zh) * 2008-08-29 2012-02-01 佛山市顺德区汉达精密电子科技有限公司 利用电源开关延迟来实现的误触保护方法及电脑装置
CN101727156B (zh) * 2008-10-10 2012-01-04 英业达股份有限公司 计算机的开机时序控制装置及其控制方法
TWI456577B (zh) * 2010-08-10 2014-10-11 Hon Hai Prec Ind Co Ltd 反及閘快閃記憶體啓動裝置及使用方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS551653A (en) * 1978-06-19 1980-01-08 Matsushita Electric Ind Co Ltd Switching unit
JPH1066259A (ja) * 1996-08-15 1998-03-06 Nec Gumma Ltd 電源on/offシーケンス回路
JP2007244167A (ja) * 2006-03-13 2007-09-20 Fujitsu Ltd 電源制御装置及び電源制御方法

Also Published As

Publication number Publication date
JP5509135B2 (ja) 2014-06-04
EP2383629A3 (en) 2014-05-21
CN102237675A (zh) 2011-11-09
US20110261488A1 (en) 2011-10-27
CN102237675B (zh) 2014-07-23
EP2383629A2 (en) 2011-11-02
US8717722B2 (en) 2014-05-06

Similar Documents

Publication Publication Date Title
JP5509135B2 (ja) 電子装置
JP6960187B2 (ja) 電源装置
JP2013196693A (ja) スタンバイモードを備えた電子装置
TWI522535B (zh) 電源保護裝置及方法
US20120119814A1 (en) Power off circuit and electronic device
TW201438367A (zh) 多用途電源管理晶片與電源路徑控制電路
TWI663408B (zh) Voltage detection circuit
JP2010283299A5 (ja) 半導体装置
TW201337524A (zh) 電源控制電路及電子設備
IN2014CH02603A (ja)
TWI519025B (zh) 自放電電路
US20160363952A1 (en) Control of a series pass circuit for reducing singing capacitor noise
JP2012044655A (ja) リセット回路及び電子装置
TW201519558A (zh) 可攜式電子裝置及其重置單元
TW201707184A (zh) 靜電放電保護電路與積體電路
CN106877851B (zh) 一种传感器延时控制电路
CN104159359A (zh) 一种手电筒驱动电路及移动终端
US9130516B2 (en) POP noise suppression circuit and system
JP2013225305A (ja) スイッチ回路及びそれを備えた電子デバイス
JP2015225360A (ja) ウオッチドッグタイマ装置
US20170138989A1 (en) Inrush current recording module
KR20120039891A (ko) 차량용 전원 검출 장치
TWI528159B (zh) 機架式伺服器系統
US9588154B2 (en) Method for operating a microcomputer apparatus
US20130020884A1 (en) Power-off circuit and electronic device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20130308

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20131206

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131224

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140123

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140224

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140324

R150 Certificate of patent or registration of utility model

Ref document number: 5509135

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees