JP2010535387A5 - - Google Patents

Download PDF

Info

Publication number
JP2010535387A5
JP2010535387A5 JP2010520017A JP2010520017A JP2010535387A5 JP 2010535387 A5 JP2010535387 A5 JP 2010535387A5 JP 2010520017 A JP2010520017 A JP 2010520017A JP 2010520017 A JP2010520017 A JP 2010520017A JP 2010535387 A5 JP2010535387 A5 JP 2010535387A5
Authority
JP
Japan
Prior art keywords
state
cache line
cache
processor
response
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2010520017A
Other languages
English (en)
Other versions
JP5419102B2 (ja
JP2010535387A (ja
Filing date
Publication date
Priority claimed from US11/832,797 external-priority patent/US7827360B2/en
Application filed filed Critical
Publication of JP2010535387A publication Critical patent/JP2010535387A/ja
Publication of JP2010535387A5 publication Critical patent/JP2010535387A5/ja
Application granted granted Critical
Publication of JP5419102B2 publication Critical patent/JP5419102B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (6)

  1. キャッシュのキャッシュラインが有効且つロック状態であることを示す第1の状態にあるとき、前記キャッシュの外部にあり前記キャッシュラインに対応する記憶位置がアクセス要求と関連付けられていることを示す第1の表示を受信すること、
    前記第1の表示の受信に応答して、前記キャッシュラインの状態を前記第1の状態から前記キャッシュラインのデータが無効且つロック状態であることを示す第2の状態に自動的に変更すること
    を備え、前記キャッシュラインが無効且つロック状態にあるとき当該キャッシュラインは第2の記憶位置への割り当てに利用不可となる、方法。
  2. 請求項1に記載の方法は更に、
    第1プロセッサにおける第1の命令の実行に応じて、前記キャッシュラインの状態を前記キャッシュラインのデータが有効且つアンロック状態であることを示す第3の状態から前記第1の状態に変更することを備える、方法。
  3. 請求項1に記載の方法は更に、
    第1プロセッサにおける第2の命令の実行に応じて、前記キャッシュラインの状態を前記第2の状態から前記第1の状態に自動的に戻すことを備える、方法。
  4. 請求項1に記載の方法は更に、
    第1プロセッサにおける第1の命令の実行に応じて、前記キャッシュラインの状態を前記第2の状態から前記キャッシュラインが無効且つアンロック状態であることを示す第3の状態に自動的に変更することを備える、方法。
  5. プロセッサと、
    前記プロセッサに結合されたキャッシュと
    を備え、前記キャッシュが、
    キャッシュラインを記憶するように構成されたデータアレイと、
    前記キャッシュラインに関連付けられた状態情報を記憶するように構成された状態モジュールと、
    前記状態モジュールに結合されたアレイ制御モジュールであって、前記プロセッサにおけるロック命令の実行に応じて、前記状態情報を前記キャッシュラインが有効且つロック状態であることを示す第1の状態に変更するとともに、前記キャッシュの外部にあり且つ前記キャッシュラインに対応する第1のデータ位置がアクセス要求と関連付けられているという表示の受信に応じて、前記状態情報を前記第1の状態から前記キャッシュラインのデータが無効且つロック状態であることを示す第2の状態に自動的に変更するように構成されているアレイ制御モジュールと
    を含み、前記キャッシュラインが無効且つロック状態にあるとき当該キャッシュラインは第2のデータ位置への割り当てに利用不可となる、装置。
  6. 請求項に記載の装置において、
    前記アレイ制御モジュールは、前記プロセッサにおける第2の命令の実行に応じて、前記状態情報を前記第2の状態から前記第1の状態に自動的に変更するように構成されている、装置。
JP2010520017A 2007-08-02 2008-06-17 キャッシュロック装置及びその方法 Active JP5419102B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/832,797 US7827360B2 (en) 2007-08-02 2007-08-02 Cache locking device and methods thereof
US11/832,797 2007-08-02
PCT/US2008/067225 WO2009017890A2 (en) 2007-08-02 2008-06-17 Cache locking device and methods thereof

Publications (3)

Publication Number Publication Date
JP2010535387A JP2010535387A (ja) 2010-11-18
JP2010535387A5 true JP2010535387A5 (ja) 2011-08-04
JP5419102B2 JP5419102B2 (ja) 2014-02-19

Family

ID=40305158

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010520017A Active JP5419102B2 (ja) 2007-08-02 2008-06-17 キャッシュロック装置及びその方法

Country Status (5)

Country Link
US (1) US7827360B2 (ja)
JP (1) JP5419102B2 (ja)
KR (1) KR101483931B1 (ja)
CN (1) CN101772759B (ja)
WO (1) WO2009017890A2 (ja)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8856448B2 (en) * 2009-02-19 2014-10-07 Qualcomm Incorporated Methods and apparatus for low intrusion snoop invalidation
US8301838B2 (en) * 2009-11-04 2012-10-30 Nokia Corporation Method and apparatus for providing an application-level cache with a locked region and a floating region
US9448938B2 (en) * 2010-06-09 2016-09-20 Micron Technology, Inc. Cache coherence protocol for persistent memories
US8694737B2 (en) 2010-06-09 2014-04-08 Micron Technology, Inc. Persistent memory for processor main memory
US8613074B2 (en) 2010-09-30 2013-12-17 Micron Technology, Inc. Security protection for memory content of processor main memory
US8775863B2 (en) * 2011-05-31 2014-07-08 Freescale Semiconductor, Inc. Cache locking control
US8856587B2 (en) 2011-05-31 2014-10-07 Freescale Semiconductor, Inc. Control of interrupt generation for cache
TW201308079A (zh) * 2011-08-09 2013-02-16 Realtek Semiconductor Corp 快取記憶體裝置與快取記憶體資料存取方法
KR101306623B1 (ko) * 2011-08-12 2013-09-11 주식회사 에이디칩스 캐시메모리의 캐시 웨이 락킹방법
KR101291040B1 (ko) * 2011-08-12 2013-08-01 주식회사 에이디칩스 캐시메모리의 캐시 라인 락킹방법
CN103019954A (zh) * 2011-09-22 2013-04-03 瑞昱半导体股份有限公司 高速缓存装置与高速缓存数据存取方法
US9176885B2 (en) 2012-01-23 2015-11-03 International Business Machines Corporation Combined cache inject and lock operation
US9141544B2 (en) 2012-06-26 2015-09-22 Qualcomm Incorporated Cache memory with write through, no allocate mode
US20140164708A1 (en) * 2012-12-07 2014-06-12 Advanced Micro Devices, Inc. Spill data management
CN103885892A (zh) * 2012-12-20 2014-06-25 株式会社东芝 存储器控制器
CN104641347B (zh) * 2013-03-11 2018-06-05 华为技术有限公司 函数调用方法、装置和终端设备
CN103136080B (zh) * 2013-03-12 2016-07-13 青岛中星微电子有限公司 一种缓存锁定功能的测试方法和装置
KR102116364B1 (ko) 2013-11-18 2020-05-28 삼성전자주식회사 메모리 시스템 및 그에 따른 반도체 메모리의 결함 메모리 셀 관리방법
US9268715B2 (en) * 2014-02-24 2016-02-23 Freescale Semiconductor, Inc. System and method for validation of cache memory locking
US9356602B1 (en) * 2015-05-14 2016-05-31 Xilinx, Inc. Management of memory resources in a programmable integrated circuit
US10592114B2 (en) 2016-03-03 2020-03-17 Samsung Electronics Co., Ltd. Coordinated in-module RAS features for synchronous DDR compatible memory
US10810144B2 (en) * 2016-06-08 2020-10-20 Samsung Electronics Co., Ltd. System and method for operating a DRR-compatible asynchronous memory module
GB2566469B (en) * 2017-09-13 2021-03-24 Advanced Risc Mach Ltd Cache line statuses
CN109933543B (zh) * 2019-03-11 2022-03-18 珠海市杰理科技股份有限公司 Cache的数据锁定方法、装置和计算机设备

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4513367A (en) * 1981-03-23 1985-04-23 International Business Machines Corporation Cache locking controls in a multiprocessor
JPH01255944A (ja) * 1988-04-05 1989-10-12 Mitsubishi Electric Corp キャッシュメモリ
US5353425A (en) 1992-04-29 1994-10-04 Sun Microsystems, Inc. Methods and apparatus for implementing a pseudo-LRU cache memory replacement scheme with a locking feature
US5493667A (en) * 1993-02-09 1996-02-20 Intel Corporation Apparatus and method for an instruction cache locking scheme
US5694567A (en) * 1995-02-09 1997-12-02 Integrated Device Technology, Inc. Direct-mapped cache with cache locking allowing expanded contiguous memory storage by swapping one or more tag bits with one or more index bits
US5822764A (en) * 1996-03-04 1998-10-13 Motorola, Inc. Method and circuit for efficiently replacing invalid locked portions of a cache with valid data
US6044478A (en) 1997-05-30 2000-03-28 National Semiconductor Corporation Cache with finely granular locked-down regions
US6490654B2 (en) 1998-07-31 2002-12-03 Hewlett-Packard Company Method and apparatus for replacing cache lines in a cache memory
KR20000026339A (ko) * 1998-10-20 2000-05-15 윤종용 잠금 및 플러쉬 기능을 갖는 캐쉬 메모리 시스템
JP3495266B2 (ja) * 1998-11-13 2004-02-09 Necエレクトロニクス株式会社 キャッシュロック装置及びキャッシュロック方法
US6438655B1 (en) * 1999-04-20 2002-08-20 Lucent Technologies Inc. Method and memory cache for cache locking on bank-by-bank basis
US6629209B1 (en) * 1999-11-09 2003-09-30 International Business Machines Corporation Cache coherency protocol permitting sharing of a locked data granule
US7900023B2 (en) * 2004-12-16 2011-03-01 Intel Corporation Technique to enable store forwarding during long latency instruction execution

Similar Documents

Publication Publication Date Title
JP2010535387A5 (ja)
KR101483931B1 (ko) 캐시 로킹 디바이스 및 그 방법들
JP2007207007A5 (ja)
JP2011519461A5 (ja)
JP2008512785A5 (ja)
US8904073B2 (en) Coherence processing with error checking
JP2009527820A5 (ja)
CN106575264A (zh) 异构共享虚拟存储器中的按需共享性转换
JP2007323192A (ja) キャッシュメモリ装置および処理方法
JP2009005019A5 (ja)
JP2011505647A (ja) ロックインジケータを有するマルチスレッドプロセッサ
JP6005392B2 (ja) ルーティングのための方法及び装置
US9378148B2 (en) Adaptive hierarchical cache policy in a microprocessor
JP2009524137A5 (ja)
JP2010191717A5 (ja)
JP2004054931A (ja) 分散メモリマルチプロセッサシステムにおけるメモリ移行のためのシステムおよび方法
WO2013095640A1 (en) Methods and apparatus for efficient communication between caches in hierarchical caching design
JP2010538390A5 (ja)
JP2008529181A5 (ja)
WO2005066798A1 (en) A protocol for maitaining cache coherency in a cmp
US9652390B2 (en) Moving data between caches in a heterogeneous processor system
TWI351642B (en) Reducing stalls in a processor pipeline
US20220050770A1 (en) Method and system for performing read/write operation within a computing system hosting non-volatile memory
JP2007502480A5 (ja)
JP2005310134A (ja) 記憶性能の改善