JP2010250472A5 - - Google Patents

Download PDF

Info

Publication number
JP2010250472A5
JP2010250472A5 JP2009097829A JP2009097829A JP2010250472A5 JP 2010250472 A5 JP2010250472 A5 JP 2010250472A5 JP 2009097829 A JP2009097829 A JP 2009097829A JP 2009097829 A JP2009097829 A JP 2009097829A JP 2010250472 A5 JP2010250472 A5 JP 2010250472A5
Authority
JP
Japan
Prior art keywords
key
information
key information
hardware
memory device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2009097829A
Other languages
English (en)
Japanese (ja)
Other versions
JP5564194B2 (ja
JP2010250472A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2009097829A priority Critical patent/JP5564194B2/ja
Priority claimed from JP2009097829A external-priority patent/JP5564194B2/ja
Priority to PCT/JP2010/056148 priority patent/WO2010119784A1/ja
Priority to US13/257,680 priority patent/US8826042B2/en
Priority to TW099111023A priority patent/TWI489280B/zh
Publication of JP2010250472A publication Critical patent/JP2010250472A/ja
Publication of JP2010250472A5 publication Critical patent/JP2010250472A5/ja
Application granted granted Critical
Publication of JP5564194B2 publication Critical patent/JP5564194B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

JP2009097829A 2009-04-14 2009-04-14 メモリコントローラ、メモリ制御装置およびメモリ装置 Active JP5564194B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2009097829A JP5564194B2 (ja) 2009-04-14 2009-04-14 メモリコントローラ、メモリ制御装置およびメモリ装置
PCT/JP2010/056148 WO2010119784A1 (ja) 2009-04-14 2010-04-05 メモリコントローラ、メモリ制御装置、メモリ装置、メモリ情報保護システム、メモリ制御装置の制御方法、およびメモリ装置の制御方法
US13/257,680 US8826042B2 (en) 2009-04-14 2010-04-05 Memory controller, memory control apparatus, memory device, memory information protection system, control method for memory control apparatus, and control method for memory device
TW099111023A TWI489280B (zh) 2009-04-14 2010-04-09 記憶體控制器,記憶體控制裝置,記憶體裝置,記憶體資訊保護系統及記憶體控制裝置之控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009097829A JP5564194B2 (ja) 2009-04-14 2009-04-14 メモリコントローラ、メモリ制御装置およびメモリ装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2014088738A Division JP2014135774A (ja) 2014-04-23 2014-04-23 メモリコントローラ、メモリ制御装置、メモリ装置、メモリ情報保護システムおよびメモリ制御装置の制御方法

Publications (3)

Publication Number Publication Date
JP2010250472A JP2010250472A (ja) 2010-11-04
JP2010250472A5 true JP2010250472A5 (cg-RX-API-DMAC7.html) 2012-05-10
JP5564194B2 JP5564194B2 (ja) 2014-07-30

Family

ID=43312743

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009097829A Active JP5564194B2 (ja) 2009-04-14 2009-04-14 メモリコントローラ、メモリ制御装置およびメモリ装置

Country Status (2)

Country Link
JP (1) JP5564194B2 (cg-RX-API-DMAC7.html)
TW (1) TWI489280B (cg-RX-API-DMAC7.html)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6162556B2 (ja) * 2013-09-18 2017-07-12 株式会社メガチップス 記憶装置及び情報処理システム

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3358953B2 (ja) * 1996-09-17 2002-12-24 アイオニクス沖縄株式会社 擬似ランダムビット列生成器及びそれを使用する暗号通信方法
US6307940B1 (en) * 1997-06-25 2001-10-23 Canon Kabushiki Kaisha Communication network for encrypting/deciphering communication text while updating encryption key, a communication terminal thereof, and a communication method thereof
JP2002300151A (ja) * 2001-03-29 2002-10-11 Fujitsu Fip Corp 暗号キー管理方法、暗号キー管理プログラム、及び記録媒体
JP2003249929A (ja) * 2001-12-20 2003-09-05 Nti:Kk 通信装置
KR101148497B1 (ko) * 2003-08-05 2012-05-21 파나소닉 주식회사 저작권 보호 시스템
JP4314986B2 (ja) * 2003-12-08 2009-08-19 ソニー株式会社 記録再生装置、記録再生方法
US20060059372A1 (en) * 2004-09-10 2006-03-16 International Business Machines Corporation Integrated circuit chip for encryption and decryption having a secure mechanism for programming on-chip hardware
US8219829B2 (en) * 2005-12-08 2012-07-10 Intel Corporation Scheme for securing locally generated data with authenticated write operations
US8538015B2 (en) * 2007-03-28 2013-09-17 Intel Corporation Flexible architecture and instruction for advanced encryption standard (AES)
JP2008269173A (ja) * 2007-04-18 2008-11-06 Hitachi Ltd 計算機システム、ストレージシステムおよびデータ管理方法

Similar Documents

Publication Publication Date Title
JP4905000B2 (ja) 暗号処理装置、および暗号処理方法、並びにコンピュータ・プログラム
JP5055993B2 (ja) 暗号処理装置、および暗号処理方法、並びにコンピュータ・プログラム
JP6345237B2 (ja) 平文データを暗号化するための方法および装置
US8966279B2 (en) Securing the implementation of a cryptographic process using key expansion
JP2010185982A5 (cg-RX-API-DMAC7.html)
JP5955285B2 (ja) 暗号化システム、暗号化方法及びコンピュータプログラム
JP2017504838A5 (cg-RX-API-DMAC7.html)
JP2008145791A5 (cg-RX-API-DMAC7.html)
EP2741228A3 (en) System on chip to perform a secure boot, an image forming apparatus using the same, and method thereof
CN106034021B (zh) 轻量级双模兼容aes加解密模块及其方法
JP5050454B2 (ja) 暗号処理装置、および暗号処理方法、並びにコンピュータ・プログラム
JP2014085674A5 (cg-RX-API-DMAC7.html)
JP2007096973A (ja) 暗号化/復号装置
WO2008114829A1 (ja) 暗号装置、復号装置、暗号プログラム、復号プログラム、及び記録媒体
MY159284A (en) A method for encrypting and decrypting data and a system therefor
JP5605197B2 (ja) 暗号処理装置、および暗号処理方法、並びにプログラム
WO2016026287A1 (zh) 一种加密装置、加密方法及计算机存储介质
CN105426786B (zh) 基于赛道存储器的数据加解密方法及系统
JP2010250472A5 (cg-RX-API-DMAC7.html)
JPWO2006033347A1 (ja) 機密情報処理方法、機密情報処理装置、およびコンテンツデータ再生装置
JP6348273B2 (ja) 情報処理システム
JP2015050708A (ja) 動的暗号化鍵生成システム
JP2007334016A (ja) データ暗号化装置及びデータ暗号化方法
KR20060110383A (ko) 네트워크 보안 프로세서의 다중모드 암호화 장치
JP2016025532A (ja) 通信システム、通信装置、及び通信方法