JP2009169986A - コンテンツ再生方法および情報処理装置 - Google Patents
コンテンツ再生方法および情報処理装置 Download PDFInfo
- Publication number
- JP2009169986A JP2009169986A JP2009112470A JP2009112470A JP2009169986A JP 2009169986 A JP2009169986 A JP 2009169986A JP 2009112470 A JP2009112470 A JP 2009112470A JP 2009112470 A JP2009112470 A JP 2009112470A JP 2009169986 A JP2009169986 A JP 2009169986A
- Authority
- JP
- Japan
- Prior art keywords
- key
- information
- key information
- holding
- program
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Abstract
【解決手段】セキュアLSI1は、プログラムの暗号化を行う暗号化部2と、外部メモリ100との間でプログラムやデータの入出力を行うための外部I/F50とを備えている。暗号化部2において、鍵生成・更新シーケンサ30が、実行が許されないと判断したシーケンスについて、秘密鍵演算処理部20の動作を禁止する。外部I/F50では、プログラム処理部51とデータ処理部55とが別個独立に構成されている。
【選択図】図1
Description
モードIDが「11」のとき、セキュアLSI1は商品動作モードになり、実装モードフラグの値に応じて(SD0)、プログラム実装処理SD1、または通常ブート処理SD2を実行する。商品実装フェーズPD1では、プログラム実装処理SD1が実行される。商品動作フェーズPD2では、通常ブート処理SD2が実行される。
(フラグ“済” かつ 書き込み不可領域)… 書き込み不可
(フラグ“済” かつ 通常領域) … 書き込み可
(フラグ“未” かつ 書き込み不可領域)… 書き込み可
(フラグ“未” かつ 通常領域) … 書き込み可
2 暗号化部
10 セキュアメモリ
11 書き換え不可領域
20 秘密鍵演算処理部(暗号化演算部)
30 鍵生成・更新シーケンサ(暗号化制御部)
31 モードID格納レジスタ
33 シーケンス発行回数格納レジスタ
35 記憶部
40 モードシーケンサ
41 モードID格納レジスタ
45 ジャンパ値判定部
50 外部インターフェース
51 プログラム処理部
52 スルー部
52a 実行用スルー部
52b 暗号化用スルー部
53 プログラム復号用暗号エンジン
55 データ処理部
56 スルー部
58 データ暗復号用暗号エンジン
60 ブートROM
81 アドレス区分格納レジスタ
82 コモンバスアドレス格納部
83 外部アクセスアドレス判定部
100 外部メモリ
Claims (15)
- 外部メモリの再生不可領域に格納された原コンテンツを、LSIに取り込むステップと、
前記LSIにおいて、内部メモリに格納された固有IDを用いて、データ固有鍵を生成するステップと、
前記LSIにおいて、前記原コンテンツを、前記データ固有鍵を用いて暗号化するステップと、
暗号化されたコンテンツを、前記外部メモリの再生可能領域に格納するステップと、
前記再生可能領域に格納された前記暗号化されたコンテンツを、前記LSIに取り込み、前記データ固有鍵を用いて復号化して再生するステップとを備えた
ことを特徴とするコンテンツ再生方法。 - 請求項1において、
前記原コンテンツは、データ共有鍵で暗号化されたものであり、
前記原コンテンツを、前記データ固有鍵を用いて暗号化する前に、内部メモリに格納された前記データ共有鍵を用いて、復号化する
ことを特徴とするコンテンツ再生方法。 - 集積回路と前記集積回路の外部にある外部メモリとを備える情報処理装置であって、
前記集積回路は、
前記外部メモリとの間で情報の入出力を行う外部インターフェースと、
第1鍵情報を書き換えができない状態で保持する第1鍵保持手段と、
第2鍵情報を書き換えが可能な状態で保持する第2鍵保持手段と、
前記第1鍵情報または前記第2鍵情報を用いて、前記外部インターフェースを介して入出力される情報の暗号処理または復号処理を行う暗復号処理手段と、
前記外部インターフェースを介して入出力される情報に応じて、前記暗復号処理手段が暗号処理または復号処理に用いる鍵を、前記第1鍵情報と前記第2鍵情報との間で切り替える切替手段とを備えた
ことを特徴とする情報処理装置。 - 請求項3において、
前記第1鍵保持手段が保持する第1鍵情報は、前記集積回路の外部に読み出すことができない
ことを特徴とする情報処理装置。 - 請求項3において、
前記集積回路は、さらに、
前記第2鍵情報を生成する第2情報生成手段を備えたものである
ことを特徴とする情報処理装置。 - 請求項3において、
前記集積回路は、さらに、
乱数情報を取得する乱数取得手段と、
前記乱数情報を基に前記第2鍵情報を生成する第2鍵情報生成手段と、
生成された前記第2鍵情報を前記第2鍵保持手段に書き込む第2鍵書込手段とを備えたものである
ことを特徴とする情報処理装置。 - 請求項3において、
前記第1鍵保持手段は、前記第1鍵情報を保持する前は書き換え可能であり、
前記集積回路は、さらに、
前記第1鍵情報を生成する第1鍵情報生成手段と、
生成された前記第1鍵情報を前記第1鍵保持手段に書き込んだ上で、前記第1鍵保持手段を前記第1鍵情報の書き換えができない状態に設定する第1鍵書込手段とを備えたものである
ことを特徴とする情報処理装置。 - 請求項3において、
前記第1鍵保持手段は、
前記第1鍵情報を保持する鍵情報保持部と、
前記鍵情報保持部の書き換えを許可するか否かを示す情報の設定を受ける設定保持部と、
前記設定保持部に設定されている情報に応じて、前記鍵情報保持部に対する書き換えの可否を切り替える書き換え制御部とを備え、
前記集積回路は、さらに、
前記第1鍵情報が前記鍵情報保持部に書き込まれると、前記設定保持部に対して、前記鍵情報保持部の書き換えを禁止する情報を設定する書き込み不可設定手段を備えたものである
ことを特徴とする情報処理装置。 - 請求項3において、
前記外部メモリに記憶された暗号化プログラムを復号するプログラム暗復号手段を備えた
ことを特徴とする情報処理装置。 - 請求項9において、
前記プログラム暗復号手段は、さらに、プログラムを暗号化して前記外部メモリに記録する
ことを特徴とする情報処理装置。 - 請求項9において、
前記第1鍵保持手段が保持する第1鍵情報は、前記集積回路の外部に読み出すことができない
ことを特徴とする情報処理装置。 - 請求項9において、
前記集積回路は、さらに、
前記第2鍵情報を生成する第2情報生成手段を備えたものである
ことを特徴とする情報処理装置。 - 請求項9において、
前記集積回路は、さらに、
乱数情報を取得する乱数取得手段と、
前記乱数情報を基に前記第2鍵情報を生成する第2鍵情報生成手段と、
生成された前記第2鍵情報を前記第2鍵保持手段に書き込む第2鍵書込手段とを備えたものである
ことを特徴とする情報処理装置。 - 請求項9において、
前記第1鍵保持手段は、前記第1鍵情報を保持する前は書き換え可能であり、
前記集積回路は、さらに、
前記第1鍵情報を生成する第1鍵情報生成手段と、
生成された前記第1鍵情報を前記第1鍵保持手段に書き込んだ上で、前記第1鍵保持手段を前記第1鍵情報の書き換えができない状態に設定する第1鍵書込手段とを備えたものである
ことを特徴とする情報処理装置。 - 請求項9において、
前記第1鍵保持手段は、
前記第1鍵情報を保持する鍵情報保持部と、
前記鍵情報保持部の書き換えを許可するか否かを示す情報の設定を受ける設定保持部と、
前記設定保持部に設定されている情報に応じて、前記鍵情報保持部に対する書き換えの可否を切り替える書き換え制御部とを備え、
前記集積回路は、さらに、
前記第1鍵情報が前記鍵情報保持部に書き込まれると、前記設定保持部に対して、前記鍵情報保持部の書き換えを禁止する情報を設定する書き込み不可設定手段を備えたものである
ことを特徴とする情報処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009112470A JP4580024B2 (ja) | 2009-05-07 | 2009-05-07 | コンテンツ再生方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009112470A JP4580024B2 (ja) | 2009-05-07 | 2009-05-07 | コンテンツ再生方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006070436A Division JP4336690B2 (ja) | 2006-03-15 | 2006-03-15 | 外部インターフェースを有する半導体装置 |
Related Child Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009191595A Division JP4676547B2 (ja) | 2009-08-21 | 2009-08-21 | 半導体装置およびそのブート方法 |
JP2009258949A Division JP2010033613A (ja) | 2009-11-12 | 2009-11-12 | 情報処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009169986A true JP2009169986A (ja) | 2009-07-30 |
JP4580024B2 JP4580024B2 (ja) | 2010-11-10 |
Family
ID=40971005
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009112470A Expired - Lifetime JP4580024B2 (ja) | 2009-05-07 | 2009-05-07 | コンテンツ再生方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4580024B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011039902A1 (ja) * | 2009-09-30 | 2011-04-07 | 株式会社ソニー・コンピュータエンタテインメント | コンテンツ起動方法、コンテンツ再生装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6441947A (en) * | 1987-08-07 | 1989-02-14 | Hitachi Ltd | Semiconductor integrated circuit |
JPH11259330A (ja) * | 1998-03-06 | 1999-09-24 | Hitachi Ltd | 評価用モジュール、評価用マイクロコンピュータチップ、及びデバッグシステム |
JPH11282667A (ja) * | 1998-03-31 | 1999-10-15 | Nakamichi Corp | 多重鍵方式の暗号処理機能を有するマイクロプロセッサ |
JP2000122931A (ja) * | 1998-10-15 | 2000-04-28 | Toshiba Corp | デジタル集積回路 |
WO2000057278A1 (en) * | 1999-03-19 | 2000-09-28 | Hitachi, Ltd. | Information processing device |
-
2009
- 2009-05-07 JP JP2009112470A patent/JP4580024B2/ja not_active Expired - Lifetime
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6441947A (en) * | 1987-08-07 | 1989-02-14 | Hitachi Ltd | Semiconductor integrated circuit |
JPH11259330A (ja) * | 1998-03-06 | 1999-09-24 | Hitachi Ltd | 評価用モジュール、評価用マイクロコンピュータチップ、及びデバッグシステム |
JPH11282667A (ja) * | 1998-03-31 | 1999-10-15 | Nakamichi Corp | 多重鍵方式の暗号処理機能を有するマイクロプロセッサ |
JP2000122931A (ja) * | 1998-10-15 | 2000-04-28 | Toshiba Corp | デジタル集積回路 |
WO2000057278A1 (en) * | 1999-03-19 | 2000-09-28 | Hitachi, Ltd. | Information processing device |
WO2000057290A1 (fr) * | 1999-03-19 | 2000-09-28 | Hitachi, Ltd. | Processeur d'informations |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011039902A1 (ja) * | 2009-09-30 | 2011-04-07 | 株式会社ソニー・コンピュータエンタテインメント | コンテンツ起動方法、コンテンツ再生装置 |
JP2011076354A (ja) * | 2009-09-30 | 2011-04-14 | Sony Computer Entertainment Inc | コンテンツ起動方法、コンテンツ再生装置 |
Also Published As
Publication number | Publication date |
---|---|
JP4580024B2 (ja) | 2010-11-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3881942B2 (ja) | 暗号化部を有する半導体装置 | |
TWI460604B (zh) | 安全微控制器、硬體加密器及用於保全一微控制器內之內容之方法 | |
JP4157595B2 (ja) | セキュア処理装置、方法、プログラム | |
US7975151B2 (en) | Decryption key table access control on ASIC or ASSP | |
JP2004164491A (ja) | プログラム更新方法およびサーバ | |
EP2270707B1 (en) | Loading secure code into a memory | |
US7685435B2 (en) | Program development method, program development supporting system, and program installation method | |
US10880082B2 (en) | Rekeying keys for encrypted data in nonvolatile memories | |
JP2009025907A (ja) | 半導体集積回路装置及びその信号処理方法 | |
JP4580024B2 (ja) | コンテンツ再生方法 | |
JP4336690B2 (ja) | 外部インターフェースを有する半導体装置 | |
JP4676547B2 (ja) | 半導体装置およびそのブート方法 | |
JP2010033613A (ja) | 情報処理装置 | |
JP2010033603A (ja) | 情報処理装置 | |
JP2007249996A (ja) | プログラム開発支援装置およびプログラム実装方法 | |
JP2009169989A (ja) | プログラム実装方法および情報処理装置 | |
JP4580030B2 (ja) | セキュアデバイス | |
JP2007272923A5 (ja) | ||
JP2007272923A (ja) | サーバ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090507 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090915 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20091112 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100302 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100427 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100803 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100826 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130903 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4580024 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
EXPY | Cancellation because of completion of term |