JP2009151650A5 - - Google Patents

Download PDF

Info

Publication number
JP2009151650A5
JP2009151650A5 JP2007330374A JP2007330374A JP2009151650A5 JP 2009151650 A5 JP2009151650 A5 JP 2009151650A5 JP 2007330374 A JP2007330374 A JP 2007330374A JP 2007330374 A JP2007330374 A JP 2007330374A JP 2009151650 A5 JP2009151650 A5 JP 2009151650A5
Authority
JP
Japan
Prior art keywords
computer
rid
mapping table
physical
tlb
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007330374A
Other languages
English (en)
Other versions
JP2009151650A (ja
JP5091655B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2007330374A priority Critical patent/JP5091655B2/ja
Priority claimed from JP2007330374A external-priority patent/JP5091655B2/ja
Priority to US12/143,328 priority patent/US8046521B2/en
Publication of JP2009151650A publication Critical patent/JP2009151650A/ja
Publication of JP2009151650A5 publication Critical patent/JP2009151650A5/ja
Application granted granted Critical
Publication of JP5091655B2 publication Critical patent/JP5091655B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (10)

  1. 実際の計算機に同時に複数のOSを動作させ、複数の仮想化された計算機とする計算機仮想化装置であって、
    前記仮想化された計算機上のメモリ空間の識別子(以下、ゲストRID)と、前記実際の計算機で用いられる識別子(以下、物理RID)の対応付けを管理するマッピングテーブルと、
    前記ゲストRIDを代入するエミュレーション処理を契機に、前記マッピングテーブルを参照して前記ゲストRIDを前記物理RIDに変換するRID変換部と、
    前記マッピングテーブルに前記ゲストRIDと前記物理RIDの対応付けが存在しない場合、新規な対応付けを作成し、前記マッピングテーブルに追加するRIDテーブル更新部と、を備える
    計算機仮想化装置。
  2. 請求項1記載の計算機仮想化装置であって、
    前記仮想化された計算機は、前記マッピングテーブルの参照結果を使用したTLBを備え、
    前記マッピングテーブルは、前記TLB中に使用されている前記物理RIDの個数をカウントする登録エントリ数を示す項目を更に備え、
    前記RIDテーブル更新部は、
    前記TLBの更新時に、対応する前記登録エントリ数を更新し、
    更新された前記登録エントリ数を参照して、不要になったエントリを前記マッピングテーブルから削除する
    計算機仮想化装置。
  3. 請求項2記載の計算機仮想化装置であって、
    前記仮想化された計算機が前記TLBの全項目削除の実行をした時に、
    前記TLB更新部は、
    前記マッピングテーブル中の、前記仮想化された計算機に該当する登録内容の破棄を行い、
    前記仮想化された計算機は、破棄された前記物理RIDを再利用する場合に、前記TLB中の、破棄された前記物理RIDを使用しているエントリを削除する
    計算機仮想化装置。
  4. 請求項3記載の計算機仮想化装置であって、
    前記マッピングテーブルは、前記対応付けの世代番号を示す項目を更に備え、
    前記テーブル更新部は、
    破棄された前記物理RIDを再利用する場合、対応する前記世代番号に1加える
    計算機仮想化装置。
  5. CPUとメモリを有する実計算機で、同時に複数のOSを動作させるための計算機仮想化プログラムであって、
    前記実計算機を、
    仮想化された計算機上のメモリ空間の識別子(以下、ゲストRID)と、実際の計算機で用いられる識別子(以下、物理RID)の対応付けを管理するマッピングテーブルを用い、
    前記ゲストRIDを代入する前記CPUのエミュレーション処理を契機に、前記マッピングテーブルを参照して前記ゲストRIDから前記物理RIDへ変換し、
    前記ゲストRIDと前記物理RIDの対応付けが存在しない場合に、新規に対応付けを作成して前記マッピングテーブルに追加する
    よう動作させる
    計算機仮想化プログラム。
  6. 請求項5記載の計算機仮想化プログラムであって、
    前記実計算機を、
    前記仮想化された計算機が、前記マッピングテーブルの参照結果を使用したシャドウTLBを備え、
    前記マッピングテーブルに、前記シャドウTLB中に使用されている前記物理RIDの個数をカウントする登録エントリ数を示す項目を設定し、
    前記シャドウTLBの更新時に、対応する前記登録エントリ数を更新し、
    更新された前記登録エントリ数を参照して、不要になったエントリを前記マッピングテーブルから削除する
    よう動作させる
    計算機仮想化プログラム。
  7. 一つ以上の中央処理部とメモリを有する実際の計算機上で、同時に複数のOSを動作させるためのハイパーバイザによる計算機仮想化方法であって、
    前記ハイパーバイザは、仮想化された計算機上のメモリ空間の識別子(以下、ゲストRID)と、前記実際の計算機で用いられる識別子(以下、物理RID)の対応付けを管理するマッピングテーブルを形成し、
    前記ゲストRIDを代入するエミュレーション処理を契機に、前記マッピングテーブルを参照して前記ゲストRIDを、対応する前記物理RIDに変換し、
    該当する前記対応付けが存在しない場合に、新規の対応付けを作成して前記マッピングテーブルに追加する
    計算機仮想化方法
  8. 請求項7記載の計算機仮想化方法であって、
    前記仮想化された計算機は、前記マッピングテーブルの参照結果を使用したシャドウTLBを備え、
    前記ハイパーバイザは、
    前記マッピングテーブルに、前記シャドウTLB中に使用されている前記物理RIDの個数をカウントする登録エントリ数を設定し、
    前記シャドウTLBの更新時に、対応する前記登録エントリ数を更新し、
    更新された前記登録エントリ数を参照して、不要になったエントリを前記マッピングテーブルから削除する
    計算機仮想化方法
  9. 請求項8記載の計算機仮想化方法であって、
    前記仮想化された計算機が前記TLBキャッシュの全項目削除の実行をした時に、
    前記ハイパーバイザは、
    前記マッピングテーブル中の、前記仮想化された計算機に該当する登録内容の破棄を行い、
    破棄された前記物理RIDを再利用する場合に、前記TLB中に残っている、破棄された前記物理RIDを使用しているエントリを削除する
    計算機仮想化方法。
  10. 請求項9記載の計算機仮想化方法であって、
    前記ハイパーバイザは、
    前記マッピングテーブルに、前記対応付けの世代番号を示す項目を設定し、
    破棄された前記物理RIDを再利用する場合、対応する前記世代番号に1加える
    計算機仮想化方法。
JP2007330374A 2007-12-21 2007-12-21 計算機仮想化装置、そのプログラム、及びその方法 Expired - Fee Related JP5091655B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2007330374A JP5091655B2 (ja) 2007-12-21 2007-12-21 計算機仮想化装置、そのプログラム、及びその方法
US12/143,328 US8046521B2 (en) 2007-12-21 2008-06-20 Computer virtualization apparatus and program and method therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007330374A JP5091655B2 (ja) 2007-12-21 2007-12-21 計算機仮想化装置、そのプログラム、及びその方法

Publications (3)

Publication Number Publication Date
JP2009151650A JP2009151650A (ja) 2009-07-09
JP2009151650A5 true JP2009151650A5 (ja) 2010-03-04
JP5091655B2 JP5091655B2 (ja) 2012-12-05

Family

ID=40790216

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007330374A Expired - Fee Related JP5091655B2 (ja) 2007-12-21 2007-12-21 計算機仮想化装置、そのプログラム、及びその方法

Country Status (2)

Country Link
US (1) US8046521B2 (ja)
JP (1) JP5091655B2 (ja)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8489797B2 (en) * 2009-09-30 2013-07-16 International Business Machines Corporation Hardware resource arbiter for logical partitions
JP5459006B2 (ja) * 2010-03-24 2014-04-02 富士通株式会社 メモリ管理装置、メモリ管理方法及びメモリ管理プログラム
WO2012029149A1 (ja) 2010-09-01 2012-03-08 富士通株式会社 情報処理プログラム、情報処理装置及び情報処理方法
WO2012103253A2 (en) 2011-01-27 2012-08-02 Soft Machines, Inc. Multilevel conversion table cache for translating guest instructions to native instructions
WO2012103245A2 (en) 2011-01-27 2012-08-02 Soft Machines Inc. Guest instruction block with near branching and far branching sequence construction to native instruction block
WO2012103367A2 (en) 2011-01-27 2012-08-02 Soft Machines, Inc. Guest to native block address mappings and management of native code storage
WO2012103359A2 (en) 2011-01-27 2012-08-02 Soft Machines, Inc. Hardware acceleration components for translating guest instructions to native instructions
CN103620547B (zh) 2011-01-27 2018-07-10 英特尔公司 使用处理器的转换后备缓冲器的基于客户指令到本机指令范围的映射
WO2012103373A2 (en) 2011-01-27 2012-08-02 Soft Machines, Inc. Variable caching structure for managing physical storage
WO2013099414A1 (ja) * 2011-12-26 2013-07-04 インターナショナル・ビジネス・マシーンズ・コーポレーション レジスタ・マッピング方法
US9305068B1 (en) * 2012-09-28 2016-04-05 Emc Corporation Methods and apparatus for database virtualization
WO2014151652A1 (en) 2013-03-15 2014-09-25 Soft Machines Inc Method and apparatus to allow early dependency resolution and data forwarding in a microprocessor
WO2014151691A1 (en) 2013-03-15 2014-09-25 Soft Machines, Inc. Method and apparatus for guest return address stack emulation supporting speculation
WO2015114745A1 (ja) * 2014-01-29 2015-08-06 株式会社日立製作所 計算機及び計算機のi/o制御方法
US20160344657A1 (en) * 2015-05-20 2016-11-24 International Business Machines Corporation PROVIDING PERFORMANCE ALTERNATIVES BASED ON COMPARATIVE PRICE AND PERFORMANCE DATA OF A RUNNING SaaS INSTANCE
US11126453B2 (en) 2019-03-07 2021-09-21 Micron Technology, Inc. Protected regions management of memory
JP7151631B2 (ja) * 2019-06-11 2022-10-12 株式会社デンソー 車両用制御装置、車両用表示システム、及び車両用表示制御方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5953634B2 (ja) * 1980-07-15 1984-12-26 富士通株式会社 計算機システム
JP3453761B2 (ja) * 1991-07-04 2003-10-06 日本電気株式会社 アドレス変換方式
US7409487B1 (en) * 2003-06-30 2008-08-05 Vmware, Inc. Virtualization system for computers that use address space indentifiers
JP2007122305A (ja) * 2005-10-27 2007-05-17 Hitachi Ltd 仮想計算機システム
JP4978008B2 (ja) * 2006-01-11 2012-07-18 株式会社日立製作所 仮想計算機上でのページテーブルアドレスの変更を高速化する方法

Similar Documents

Publication Publication Date Title
JP2009151650A5 (ja)
Raho et al. KVM, Xen and Docker: A performance analysis for ARM based NFV and cloud computing
Mavridis et al. Combining containers and virtual machines to enhance isolation and extend functionality on cloud computing
JP5091655B2 (ja) 計算機仮想化装置、そのプログラム、及びその方法
JP2015526829A5 (ja)
Shribman et al. Pre-copy and post-copy VM live migration for memory intensive applications
JP2011070676A (ja) 動的に拡張可能な仮想スイッチの装置および方法
JP2011070676A5 (ja)
TWI606340B (zh) 用於資料快取之方法、電腦可讀取儲存媒體及系統
JP2017538201A5 (ja)
US8560758B2 (en) Mechanism for out-of-synch virtual machine memory management optimization
JP2011509469A5 (ja)
JP2013522775A (ja) 仮想化処理システムにおけるアドレスマッピング
JP2011526035A5 (ja)
US11354047B2 (en) Memory protection in virtualized computer systems using shadow page tables
CN108431774A (zh) 无限存储器结构流和api
JP2009519523A5 (ja)
JP2011023000A (ja) マルチプロセッサ仮想マシン環境においてアドレス変換をサポートする方法及び装置
JP2016513835A5 (ja)
JP2010191524A5 (ja)
Voron et al. An interface to implement NUMA policies in the Xen hypervisor
Mishra et al. A survey of memory management techniques in virtualized systems
Li et al. Improving disk I/O performance in a virtualized system
Che et al. Performance combinative evaluation of typical virtual machine monitors
Sha et al. Accelerating address translation for virtualization by leveraging hardware mode