JP2008508848A - Boost-type switch driver with charge transfer - Google Patents

Boost-type switch driver with charge transfer Download PDF

Info

Publication number
JP2008508848A
JP2008508848A JP2007524850A JP2007524850A JP2008508848A JP 2008508848 A JP2008508848 A JP 2008508848A JP 2007524850 A JP2007524850 A JP 2007524850A JP 2007524850 A JP2007524850 A JP 2007524850A JP 2008508848 A JP2008508848 A JP 2008508848A
Authority
JP
Japan
Prior art keywords
node
circuit
switch
boost
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2007524850A
Other languages
Japanese (ja)
Inventor
トッド エフ. シッフ
Original Assignee
アナログデバイス,インコーポレイテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US10/976,196 external-priority patent/US7592718B1/en
Application filed by アナログデバイス,インコーポレイテッド filed Critical アナログデバイス,インコーポレイテッド
Publication of JP2008508848A publication Critical patent/JP2008508848A/en
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/081Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
    • H03K17/0814Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the output circuit
    • H03K17/08142Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the output circuit in field-effect transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0036Means reducing energy consumption

Landscapes

  • Dc-Dc Converters (AREA)
  • Power Conversion In General (AREA)

Abstract

スイッチ駆動回路が、ブースト型スイッチ駆動装置用にブースト回路および/またはスナバ回路内および/またはその間の電荷移動を利用する。ブースト回路はスイッチを駆動するためのブーストされた信号を制限するためのディバイダを含む。スナバ回路は電荷をブースト回路に移動することができる。
【選択図】 図2
The switch driver circuit utilizes charge transfer in and / or between the boost circuit and / or snubber circuit for the boost type switch driver. The boost circuit includes a divider for limiting the boosted signal for driving the switch. The snubber circuit can transfer charge to the boost circuit.
[Selection] Figure 2

Description

この出願は、2004年8月2日に出願されたGate Drive and Snubber for Switching Power Supplyと称する米国仮出願第60/598666号および2004年10月26日に出願されたBoosted Switch Drive With Charge Transferと称する米国特許出願第10/976196号の優先権を主張するものであり、参照により組み込まれている。   This application includes US Provisional Application No. 60/598666, filed August 2, 2004, called Gate Drive and Subscriber for Switching Power Supply, and Boosted Switch Drive Treat, filed October 26, 2004. And claims the priority of US patent application Ser. No. 10 / 976,196, which is incorporated by reference.

図1はスイッチング電源用の従来技術のゲート駆動回路を示す。図1の回路は、スイッチ・ノードSWに接続され、2つの異なる電力供給端子PSとGNDとの間のインダクタを交互に切り替えるように構成された2つのトランジスタQ1およびQ2を含む。このタイプのスイッチ構成は、一般に同期バック・コンバータなどのスイッチング電源で使用される。トランジスタQ1およびQ2は、それぞれ駆動回路10および12を介してQ1およびQ2のゲートを駆動する入力信号IN1およびIN2によって制御される。   FIG. 1 shows a prior art gate drive circuit for a switching power supply. The circuit of FIG. 1 includes two transistors Q1 and Q2 connected to the switch node SW and configured to alternately switch the inductor between two different power supply terminals PS and GND. This type of switch configuration is commonly used in switching power supplies such as synchronous buck converters. Transistors Q1 and Q2 are controlled by input signals IN1 and IN2 that drive the gates of Q1 and Q2 via drive circuits 10 and 12, respectively.

Q2のソースは電力供給接地端子GNDを参照しているので、駆動回路12は正の電力供給端子PSから電力を受け取ることができる。しかし、Q1のゲートがPSよりもかなり高い電圧で駆動されなければならない場合、Q1のソースはPSとほぼ同じ電圧になるスイッチ端子SWを参照する。したがって、図1の回路は、Q1用の駆動回路10を動作させるのに使用されるブーストされた電力供給BSTを生成するためのブースト回路14を含む。ブースト回路14は、電荷ポンプ構成で接続されたダイオードDBおよびキャパシタCBを含む。   Since the source of Q2 refers to the power supply ground terminal GND, the drive circuit 12 can receive power from the positive power supply terminal PS. However, if the gate of Q1 has to be driven with a voltage much higher than PS, the source of Q1 refers to a switch terminal SW that is approximately the same voltage as PS. Accordingly, the circuit of FIG. 1 includes a boost circuit 14 for generating a boosted power supply BST that is used to operate the drive circuit 10 for Q1. Boost circuit 14 includes a diode DB and a capacitor CB connected in a charge pump configuration.

図1の回路は、トランジスタの寄生インダクタンスによって引き起こされるスイッチSWにおける電圧スパイクを抑制するRCスナバ回路16、トランジスタを装着することができるPC板、ならびにスイッチング電源用の主インダクタも含む。   The circuit of FIG. 1 also includes an RC snubber circuit 16 that suppresses voltage spikes in the switch SW caused by the transistor's parasitic inductance, a PC board on which the transistor can be mounted, and a main inductor for the switching power supply.

図1の回路を参照すれば、動作例として、電力供給PSは正の電圧Vpsであると仮定され、電力供給端子GNDは接地電位であると仮定されている。低電圧側トランジスタQ2がオンにされるとき、すなわち、スイッチ・ノードSWがQ2を介して接地される(Q2によるいくらかの抵抗性降下を除いて)とき、ブースト回路のキャパシタCBはVPS−VDまで充電される。入力IN1が作動されるときこのキャパシタ電圧が駆動回路10を介して高電圧側トランジスタQ1のゲートに駆動される。Q1がオンのときスイッチ・ノードSWの電圧に加えられたキャパシタ電圧は、ブースト端子BSTのブースト電圧VBSTを生成する。これにより、Q1のゲート−ソース入力間にほぼ最大限の供給電圧VCC(ダイオード降下を引いて)が加えられ、CBはQ1のゲート・キャパシタンスをほぼ最大限の供給電圧まで充電するのに十分な電荷を蓄積する必要がある。これにより、関連する大量の電荷のために高いスイッチング損失が引き起こされることがある。   Referring to the circuit of FIG. 1, as an example of operation, the power supply PS is assumed to be a positive voltage Vps, and the power supply terminal GND is assumed to be a ground potential. When the low side transistor Q2 is turned on, ie, when the switch node SW is grounded through Q2 (except for some resistive drop due to Q2), the boost circuit capacitor CB is up to VPS-VD. Charged. When the input IN1 is activated, this capacitor voltage is driven via the drive circuit 10 to the gate of the high voltage side transistor Q1. The capacitor voltage applied to the voltage at the switch node SW when Q1 is on generates the boost voltage VBST at the boost terminal BST. This adds approximately maximum supply voltage VCC (minus the diode drop) between Q1's gate-source inputs and CB is sufficient to charge Q1's gate capacitance to approximately maximum supply voltage. It is necessary to accumulate charges. This can cause high switching losses due to the large amount of charge involved.

スイッチング損失を低減するためにあり得る1つの技法は、より低い供給電圧をブースト回路14に供給すること、すなわち、それをPSに直接接続しないことである。低減した供給電圧は、高電圧側トランジスタQ1を完全にオンにしてQ1による導電損失を最小化するブースト電圧VBSTを生成するには十分に高いが、スイッチング損失を最小化するには十分に低いことが必要なことになる。一般に、最適に低減した供給電圧があり、それが最適なブースト電圧をもたらすことになるが、低減した供給電圧は通常特別な回路によって生成されなければならず、システムのコストおよび複雑さが増大する。   One possible technique for reducing switching losses is to supply a lower supply voltage to the boost circuit 14, i.e. not connect it directly to the PS. The reduced supply voltage is high enough to generate a boost voltage VBST that fully turns on the high-side transistor Q1 to minimize the conduction loss due to Q1, but low enough to minimize switching loss Will be necessary. In general, there is an optimally reduced supply voltage, which will result in an optimal boost voltage, but the reduced supply voltage must usually be generated by special circuitry, increasing the cost and complexity of the system .

図1の回路の別の潜在的な問題態様はスナバ回路16の電力損失である。多くの状況で、スナバ回路は、電圧スパイクがトランジスタQ1およびQ2を破損しないようにするために不可欠である。しかし、かなりの量の電荷がスナバを通って接地に分流されるので、電力が消費され、効率が低下する。   Another potential problem with the circuit of FIG. 1 is the power loss of the snubber circuit 16. In many situations, the snubber circuit is essential to prevent voltage spikes from damaging transistors Q1 and Q2. However, a significant amount of charge is diverted through the snubber to ground, thus consuming power and reducing efficiency.

本特許開示の発明原理のいくつかは、ブースト回路および/またはスナバ回路内および/またはその間で電荷を移動させることに関する。図2は、本特許開示の発明原理のいくつかに従って電荷を移動させる回路の実施形態を示す。図2の回路は、電力供給端子PSとスイッチ・ノードSWとの間に配置され、駆動ノードDRV1の駆動信号によって制御される第1のスイッチ18を含む。第2のスイッチ20は、SWと第2の電力供給端子GNDとの間に配置され、第2の駆動ノードDRV2の第2の駆動信号によって制御される。駆動信号DRV1およびDRV2は、それぞれ切替え入力信号IN1およびIN2に応じて駆動回路22および24によって生成される。   Some of the inventive principles of this patent disclosure relate to transferring charge within and / or between boost and / or snubber circuits. FIG. 2 illustrates an embodiment of a circuit for transferring charge in accordance with some of the inventive principles of this patent disclosure. The circuit of FIG. 2 includes a first switch 18 that is arranged between the power supply terminal PS and the switch node SW and is controlled by the drive signal of the drive node DRV1. The second switch 20 is disposed between the SW and the second power supply terminal GND, and is controlled by the second drive signal of the second drive node DRV2. Drive signals DRV1 and DRV2 are generated by drive circuits 22 and 24 in response to switching input signals IN1 and IN2, respectively.

ブースト回路26は、駆動回路22を作動するためにブースト・ノードBSTにブーストされた信号VBSTを生成する。ブースト回路はディバイダ回路28を含み、この実施例では、ブーストされた信号を制限するように構成要素間で電荷を移動させる容量性ディバイダとして概念的に示されている。   Boost circuit 26 generates a signal VBST that is boosted to boost node BST to operate drive circuit 22. The boost circuit includes a divider circuit 28, which in this embodiment is conceptually shown as a capacitive divider that moves charge between components to limit the boosted signal.

図3は、本特許開示の発明原理のいくつかに従って電荷を移動させる回路の別の実施形態を示す。図3の回路は、図2の回路と同じように構成されたスイッチ18および20、ならびに駆動回路22および24を含む。しかし、図3の回路は、スイッチ18を駆動する電力を供給するためのブーストされた信号VBSTを生成するブースト回路32に電荷を移動するように構成されたスナバ回路30を含む。   FIG. 3 illustrates another embodiment of a circuit for transferring charge in accordance with some of the inventive principles of this patent disclosure. The circuit of FIG. 3 includes switches 18 and 20 and drive circuits 22 and 24 configured similarly to the circuit of FIG. However, the circuit of FIG. 3 includes a snubber circuit 30 configured to transfer charge to a boost circuit 32 that generates a boosted signal VBST for providing power to drive switch 18.

図4は、本特許開示の発明原理のいくつかによる、いくつかの例示的実施の詳細を示す回路の実施形態を示す。スイッチ18および20は、金属酸化膜半導体電界効果トランジスタ(MOSFET)として実現されるが、他のタイプの適切なスイッチを使用することもできる。駆動回路22および24は任意の適切なゲート・ドライバとすることができる。ブートストラップ・ダイオードD1は、電源ノードPSとブースト・ノードBSTとの間に接続される。キャパシタC1は、スイッチ・ノードSWとブースト・ノードBSTとの間に、好ましくは抵抗R1を通して接続される。第2のキャパシタC2は、BSTと電力供給GNDとの間に接続される。キャパシタC1およびC2は、ブースト・ノードBSTのブースト電圧VBSTを低下させる容量性電圧ディバイダを形成する。図4に示される構成要素の構成はスイッチ・ノードSWにスナッビングも備えており、スイッチ・ノードSWからブースト回路に電荷を移動させることができる。   FIG. 4 shows a circuit embodiment showing some example implementation details according to some of the inventive principles of this patent disclosure. Switches 18 and 20 are implemented as metal oxide semiconductor field effect transistors (MOSFETs), but other types of suitable switches can be used. The drive circuits 22 and 24 can be any suitable gate driver. Bootstrap diode D1 is connected between power supply node PS and boost node BST. Capacitor C1 is connected between switch node SW and boost node BST, preferably through resistor R1. The second capacitor C2 is connected between the BST and the power supply GND. Capacitors C1 and C2 form a capacitive voltage divider that reduces boost voltage VBST at boost node BST. The configuration of the components shown in FIG. 4 also includes snubbing at the switch node SW, and charge can be transferred from the switch node SW to the boost circuit.

実施の詳細に応じて、図4の回路は、C1とC2による電圧分割効果のためにブースト信号VBSTの電圧レベルが低下するのでスイッチング損失を低減することができる。R1/C1およびC2を介するスイッチ・ノードSWからブースト・ノードBSTへのフィードバックのために、スイッチ18がオンにされるとき最適化されたスルーレート制御を行うことができる。すなわち、トランジスタ18のゲートの電圧を急速に上昇させてトランジスタを急速にオンにすると、最終的なスルーレート制御によりスイッチ・ノードSWの電圧スパイクを低減することができる。C1/C2組合せと直列のR1との相互作用によるSWノードのスナッビングは、スナッビングがドライバのフィードバック中にあるので、従来技術の方法よりも良好なスナッビング応答を実現することができる。図4の構成は、構成要素の一部またはすべてへのストレス、例えば、スイッチおよびブートストラップ・ダイオードへの電圧ストレスを低減することができる。その結果として、図4の回路から得ることができる総合効率により、より少数および/またはより低コストのスイッチおよび用いるべき他の構成要素を使用することが可能になる。しかし、図4の回路の別の潜在的利益は、抵抗R1がブートストラップ・ダイオードを通る電流サージを制限することによってストレスを低減することができることである。ブースティングおよびスナッビング機能が同じ構成要素に統合されるので、潜在的利益は追加の構成要素およびそれに関連するコストなしで実現することができる。さらなる潜在的利益は、接地に分流することによって消費されていた電荷が、それをブースト・ノードに移動させることによって保存されるので、効率が改善され得ることである。   Depending on the implementation details, the circuit of FIG. 4 can reduce switching loss because the voltage level of the boost signal VBST is reduced due to the voltage division effect by C1 and C2. For feedback from switch node SW to boost node BST via R1 / C1 and C2, optimized slew rate control can be performed when switch 18 is turned on. That is, if the voltage of the gate of the transistor 18 is rapidly increased to turn on the transistor rapidly, the voltage spike at the switch node SW can be reduced by the final slew rate control. SW node snubbing due to the interaction of the C1 / C2 combination and R1 in series can achieve a better snubbing response than prior art methods because the snubbing is in the driver feedback. The configuration of FIG. 4 can reduce stress on some or all of the components, such as voltage stress on the switch and bootstrap diode. As a result, the overall efficiency that can be obtained from the circuit of FIG. 4 allows the use of fewer and / or lower cost switches and other components to be used. However, another potential benefit of the circuit of FIG. 4 is that resistor R1 can reduce stress by limiting the current surge through the bootstrap diode. Since boosting and snubbing functions are integrated into the same component, the potential benefits can be realized without additional components and associated costs. A further potential benefit is that efficiency can be improved since the charge consumed by shunting to ground is conserved by moving it to the boost node.

本特許開示の発明原理を理解するのに必要でないが、図4の構成要素の値に関するいくつかの有用な式が以下のように与えられる。
キャパシタの値は、
Although not necessary to understand the inventive principles of this patent disclosure, some useful formulas for the component values of FIG. 4 are given as follows.
The capacitor value is

Figure 2008508848

および
Figure 2008508848

から決定することができ、ここで、QGATEは所望のゲート電圧VGATEに対してスイッチ18のゲートで必要とされる全電荷であり、VCCは電力供給電圧であり、VDはD1の両端の電圧降下である。ブートストラップ・ダイオードのピーク・サージ電流IP(PEAK)定格は、
Figure 2008508848

から決定することができる。
Figure 2008508848

and
Figure 2008508848

Where QGATE is the total charge required at the gate of switch 18 for the desired gate voltage VGATE, VCC is the power supply voltage, and VD is the voltage drop across D1. It is. The peak surge current IP (PEAK) rating of the bootstrap diode is
Figure 2008508848

Can be determined from

本特許開示の発明原理がいくつかの特定の例示的実施形態を参照しながら前述されたが、これらの実施形態は発明概念から逸脱することなく構成および詳細を変更することができる。例えば、スイッチはMOSFETSとしていくつかの実施形態で示されたが、他の適切なスイッチも本特許開示の発明原理に従って使用することができる。さらなる例として、電力供給信号およびブーストされた信号はいかなる特定の極性、電圧、またはスイッチング電源トポロジーにも限定されない。さらに別の例として、抵抗R1は依然として有益な結果を保持したまま図4の回路から再配置または省略することができる。その上、さらなる別の例として、C2の配置はBSTとGND以外の他のノードとの間にあるようにできる。したがって、そのような改変および変更は添付の特許請求の範囲内にあると考えられる。   Although the inventive principles of this patent disclosure have been described above with reference to certain specific exemplary embodiments, these embodiments can be modified in arrangement and detail without departing from the inventive concept. For example, although the switch has been shown in some embodiments as MOSFETS, other suitable switches can be used in accordance with the inventive principles of this patent disclosure. As a further example, the power supply signal and the boosted signal are not limited to any particular polarity, voltage, or switching power supply topology. As yet another example, resistor R1 can be rearranged or omitted from the circuit of FIG. 4 while still retaining useful results. Moreover, as yet another example, the placement of C2 can be between BST and other nodes other than GND. Accordingly, such modifications and changes are considered to be within the scope of the appended claims.

スイッチング電源用の従来技術のゲート駆動回路を示す図である。It is a figure which shows the gate drive circuit of the prior art for switching power supplies. 本特許開示の発明原理のいくつかによる回路の実施形態を示す図である。FIG. 4 illustrates an embodiment of a circuit according to some of the inventive principles of this patent disclosure. 本特許開示の発明原理のいくつかによる回路の別の実施形態を示す図である。FIG. 4 illustrates another embodiment of a circuit according to some of the inventive principles of this patent disclosure. 本特許開示の発明原理のいくつかによる、いくつかの追加の実施詳細を示す回路の実施形態を示す図である。FIG. 7 illustrates an embodiment of a circuit showing some additional implementation details according to some of the inventive principles of this patent disclosure.

Claims (20)

スイッチ・ノードと、
駆動ノードと、
電源ノードと、
前記スイッチ・ノードおよび前記駆動ノードに結合されたスイッチを駆動するためのブーストされた信号を生成するように前記スイッチ・ノードおよび前記電源ノードに結合されたブースト回路であって、前記ブーストされた信号を制限するためのディバイダを含むブースト回路と
を備える回路。
A switch node;
A driving node;
A power node;
A boost circuit coupled to said switch node and said power supply node to generate a boosted signal for driving a switch coupled to said switch node and said drive node, wherein said boosted signal And a boost circuit including a divider for limiting the output.
前記ディバイダがブースト・ノードと電力供給ノードとの間に結合されたキャパシタを備える、請求項1に記載の回路。   The circuit of claim 1, wherein the divider comprises a capacitor coupled between a boost node and a power supply node. 前記ディバイダがブースト・ノードと前記スイッチ・ノードとの間に結合されたキャパシタを備える、請求項1に記載の回路。   The circuit of claim 1, wherein the divider comprises a capacitor coupled between a boost node and the switch node. 前記ディバイダが、ブースト・ノードと電力供給ノードとの間に結合された第1のキャパシタと、前記ブースト・ノードと前記スイッチ・ノードとの間に結合された第2のキャパシタとを備える、請求項1に記載の回路。   The divider comprises a first capacitor coupled between a boost node and a power supply node, and a second capacitor coupled between the boost node and the switch node. The circuit according to 1. 前記ディバイダが前記キャパシタのうちの1つと直列に結合された抵抗をさらに備える、請求項4に記載の回路。   The circuit of claim 4, wherein the divider further comprises a resistor coupled in series with one of the capacitors. 前記ディバイダがスナバ回路と統合される、請求項1に記載の回路。   The circuit of claim 1, wherein the divider is integrated with a snubber circuit. スイッチ・ノードに結合されたスナバ回路と、
前記スイッチ・ノードおよび駆動ノードに結合されたスイッチを駆動するためのブーストされた信号を生成するように前記スイッチ・ノードに結合されたブースト回路とを備える回路であって、
前記スナバ回路が前記スイッチ・ノードから前記ブースト回路に電荷を移動させるように構成される回路。
A snubber circuit coupled to the switch node;
A circuit comprising: a boost circuit coupled to the switch node to generate a boosted signal for driving the switch node and a switch coupled to the drive node;
A circuit configured to cause the snubber circuit to transfer charge from the switch node to the boost circuit.
前記スナバ回路が前記スイッチ・ノードと前記ブースト回路の間に結合されたキャパシタおよび抵抗を備える、請求項7に記載の回路。   The circuit of claim 7, wherein the snubber circuit comprises a capacitor and a resistor coupled between the switch node and the boost circuit. 前記キャパシタおよび前記抵抗が前記ブースト回路のブースト・ノードに結合される、請求項8に記載の回路。   The circuit of claim 8, wherein the capacitor and the resistor are coupled to a boost node of the boost circuit. 前記キャパシタおよび前記抵抗が直列に結合される、請求項9に記載の回路。   The circuit of claim 9, wherein the capacitor and the resistor are coupled in series. 前記ブースト回路が前記ブースト・ノードと電力供給端子との間に結合された第2のキャパシタを含む、請求項9に記載の回路。   The circuit of claim 9, wherein the boost circuit includes a second capacitor coupled between the boost node and a power supply terminal. スイッチ・ノードおよび駆動ノードに結合されたスイッチを駆動するためのブーストされた信号を生成するステップと、
前記ブーストされた信号の電圧を低減するように電荷を移動させるステップとを含む方法。
Generating a boosted signal for driving a switch coupled to the switch node and the drive node;
Moving the charge to reduce the voltage of the boosted signal.
電荷を移動させるステップが2つのキャパシタ間で電荷を移動させるステップを含む、請求項12に記載の方法。   The method of claim 12, wherein moving the charge comprises moving the charge between two capacitors. 電荷を移動させるステップが電圧を分割するステップを含む、請求項12に記載の方法。   The method of claim 12, wherein moving the charge comprises dividing the voltage. 前記スイッチ・ノードから前記駆動ノードに電荷を移動させるステップをさらに含む、請求項12に記載の方法。   The method of claim 12, further comprising transferring charge from the switch node to the drive node. 前記スイッチ・ノードから前記駆動ノードに電荷を移動させるステップがキャパシタを通って電荷を移動させるステップを含む、請求項15に記載の方法。   The method of claim 15, wherein moving charge from the switch node to the drive node comprises moving charge through a capacitor. 前記スイッチ・ノードから前記駆動ノードに電荷を移動させるステップが抵抗を通って電荷を移動させるステップをさらに含む、請求項16に記載の方法。   The method of claim 16, wherein moving charge from the switch node to the drive node further comprises moving charge through a resistor. スイッチ・ノードと、
駆動ノードと、
電源ノードと、
前記スイッチ・ノードおよび前記駆動ノードに結合されたスイッチを駆動するためのブーストされた信号を生成するための手段と、
前記ブーストされた信号を制限するための手段と
を備える回路。
A switch node;
A driving node;
A power node;
Means for generating a boosted signal for driving a switch coupled to the switch node and the drive node;
Means for limiting the boosted signal.
前記スイッチ・ノードをスナッブするための手段をさらに含む、請求項18に記載の回路。   The circuit of claim 18 further comprising means for snubbing the switch node. 前記スイッチ・ノードをスナッブするための前記手段が前記ブーストされた信号を制限するための前記手段と統合されている、請求項19に記載の回路。   20. The circuit of claim 19, wherein the means for snubbing the switch node is integrated with the means for limiting the boosted signal.
JP2007524850A 2004-08-02 2005-07-27 Boost-type switch driver with charge transfer Withdrawn JP2008508848A (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US59866604P 2004-08-02 2004-08-02
US10/976,196 US7592718B1 (en) 2004-08-02 2004-10-26 Boosted switch drive with charge transfer
PCT/US2005/026735 WO2006020407A2 (en) 2004-08-02 2005-07-27 Boosted switch drive with charge transfer

Publications (1)

Publication Number Publication Date
JP2008508848A true JP2008508848A (en) 2008-03-21

Family

ID=35908026

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007524850A Withdrawn JP2008508848A (en) 2004-08-02 2005-07-27 Boost-type switch driver with charge transfer

Country Status (2)

Country Link
JP (1) JP2008508848A (en)
WO (1) WO2006020407A2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017085705A (en) * 2015-10-23 2017-05-18 株式会社アイ・ライティング・システム Drive circuit

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5998981A (en) * 1997-06-03 1999-12-07 International Business Machines Corporation Weak inversion NMOS regulator with boosted gate
US5943200A (en) * 1998-01-06 1999-08-24 Lucent Technologies Inc. Peak voltage clamping circuit for high frequency boost converter and method of operation thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017085705A (en) * 2015-10-23 2017-05-18 株式会社アイ・ライティング・システム Drive circuit

Also Published As

Publication number Publication date
WO2006020407A2 (en) 2006-02-23
WO2006020407A3 (en) 2006-12-07

Similar Documents

Publication Publication Date Title
JP3607033B2 (en) Semiconductor device
JP4113436B2 (en) Gate drive device
JP3840241B2 (en) Gate drive circuit and gate drive method for power MOSFET
EP1831998B1 (en) Self-timed switching regulator pre-driver
US20060038545A1 (en) Driver for swicthing circuit and drive method
US20080129372A1 (en) Charge pump circuit and method therefor
JP2004048830A (en) Dc-dc converter and control circuit for dc-dc converter
CN110266184A (en) The hybrid switch capacitor converter of zero voltage switching
JP2005501497A (en) Method and circuit for reducing loss in a DC-DC converter
JP3575339B2 (en) DC-DC converter
US8179109B2 (en) Methods and apparatus for a power supply with sequentially-activated segmented power switch
JP2002209376A (en) Control device and control method for voltage regulator
KR20060059996A (en) High frequency control of a semiconductor switch
WO2023134381A1 (en) Switch power source circuit and terminal device
US20120262437A1 (en) Power supply unit and a method for operating the same
US8558525B1 (en) Power supply circuit and reuse of gate charge
US10505440B1 (en) Active snubber for switching power converter
CN1989582B (en) Boosted switch drive with charge transfer
EP1451931B1 (en) Switch mode power supply and driving method for efficient rf amplification
JP2008508848A (en) Boost-type switch driver with charge transfer
JP4319336B2 (en) MOS switching circuit
JP5145142B2 (en) Half bridge circuit
CN109194117B (en) Multi-output power converter and control method thereof
Ming et al. An up to 10MHz 6.8% minimum duty ratio GaN driver with dual-mos-switches bootstrap and adaptive short-pulse based high-CMTI level shifter achieving 6.05% efficiency improvement
CN107302309B (en) Method and apparatus for adaptive timing of zero voltage transition power converters

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20081007