JP2008148514A - Dcdc converter - Google Patents
Dcdc converter Download PDFInfo
- Publication number
- JP2008148514A JP2008148514A JP2006335485A JP2006335485A JP2008148514A JP 2008148514 A JP2008148514 A JP 2008148514A JP 2006335485 A JP2006335485 A JP 2006335485A JP 2006335485 A JP2006335485 A JP 2006335485A JP 2008148514 A JP2008148514 A JP 2008148514A
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- terminals
- output
- voltage
- inductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
Abstract
Description
本発明は、DCDCコンバータ回路、特に、単一のインダクタを使用し複数の正電圧及び/又は負電圧を提供するDCDCコンバータ回路に関する。 The present invention relates to a DCDC converter circuit, and more particularly to a DCDC converter circuit that uses a single inductor to provide a plurality of positive and / or negative voltages.
ラップトップ・コンピュータ、携帯電話、LCD装置、計算機のようなバッテリ駆動型電子装置においては、装置に電源供給するバッテリによる電圧から装置の回路に必要とされる電圧への変換を必要とする。このような電圧変換のために使用されるDCDCコンバータとしては種々のものが知られている。 Battery-powered electronic devices such as laptop computers, cell phones, LCD devices, and computers require conversion from the voltage from the battery that powers the device to the voltage required by the device's circuitry. Various DCDC converters used for such voltage conversion are known.
DCDCコンバータのなかでも、インダクタを使用したDCDCコンバータは高効率で様々な出圧を出力することができるという特性を有するため広く使用されてきている。インダクタを使用したDCDCコンバータにおいては、従来、複数の同極性電圧を得るために、1)システム内の最高電圧をDCDCコンバータで得た後、LDOレギュレータで所望の低いで電圧を得る、又は、2)システム内で使用される電圧の個数と同数のDCDCコンバータを設け、個別に各電圧得るという方法を採用していた。
しかしながら、上記1)の方法では、レギュレータで生じる電力損が不可避のため、電力効率の低下が生じていた。また、上記2)の方法では、1)の電力効率の低下という問題は軽減されるが、複数のインダクタを使用するため、高コストとなっていた。 However, in the method 1), the power loss caused by the regulator is unavoidable, so that the power efficiency is reduced. Further, in the above method 2), the problem of the reduction in power efficiency of 1) is reduced. However, since a plurality of inductors are used, the cost is high.
本発明の目的は、単一のインダクタの使用により、複数の正電圧及び/又は負電圧を高効率にて供給する機能を有する低コスト回路を提供することにある。 An object of the present invention is to provide a low-cost circuit having a function of supplying a plurality of positive voltages and / or negative voltages with high efficiency by using a single inductor.
本発明のDCDCコンバータは以下の構成をとることによって、単一のコンダクタの使用により複数の正電圧及び/又は負電圧を得ることを可能にする。また、本発明の構成のDCDCコンバータをフラットパネルディスプレイ、特に液晶表示装置(LCD)に使用することにより、LCD等の低価格化を図ることができる。
(1)少なくとも1個のインダクタ、少なくとも1個のN型MOSFET,n個の整流ダイオード、n−1個のP型MOSFET、n個のリプル除去用コンデンサ、n個の制御回路及びn個の出力端子を含み(ここで、nは2以上の整数を表す)、前記インダクタの第1の端子が直流電源端子に接続され、前記インダクタの第2端子がN型MOSFETのドレイン端子に接続され、前記n個の整流ダイオードのうちの第1の整流ダイオードのカソードが前記リプリ除去用のコンデンサのうちの第1のコンデンサと前記n個の出力端子のうちの第1の出力端子に接続され、前記N型MOSFETのソース端子が接地(GND)端子に接続され、前記n個の整流ダイオードのアノード端子の全てが前記インダクタの第2端子に接続され、前記n個の整流ダイオードのうちの第1の整流ダイオード以外のn−1個の整流ダイオードのカソード端子が、それぞれ別々の前記n−1個のP型MOSFETのソース端子に接続され、前記n−1個のP型MOSFETのそれぞれのドレイン端子が前記第1コンデンサ以外のn−1個のリプル除去用コンデンサと前記第1の出力端子以外のn−1個の出力端子にそれぞれ接続され、前記N型MOSFETのゲート端子には、前記直流電源端子電圧を電源とするn個のうちの1つの制御回路の出力端子が接続され、前記n−1個のP型MOSFETのそれぞれのゲート端子は、前記第1の出力端子の電圧を電源とするn−1個の制御回路の出力端子にそれぞれ接続されるDCDCコンバータ回路において、前記第1の出力端子の電圧がその他の出力端子電圧より高く、かつ前記n個の出力端子の電圧が全て異なるように制御されることにより、n個の異なる直流電圧を出力するDCDCコンバータ回路。
(2)前記n個リプル除去用ロコンデンサへの電力供給がそれぞれ時分割にて行われる上記(1)に記載のDCDCコンバータ回路。
(3)前記nが2であり、2つの異なる直流電圧を出力する上記(1)又は(2)に記載のDCDCコンバータ回路。
(4)さらに、前記直流電源端子と前記インダクタの第1端子の間に第2のP型MOSFETが接続され、m個の整流ダイオード、m−1個のN型MOSFET、m個のリプル除去用コンデンサ、m−1個の制御回路及びm個の出力端子を含み(ここで、mは2以上の整数を表す)、前記m個のダイオードの整流ダイオードのうち第1の整流ダイオードのアノードが前記m個のリプル除去用コンデンサのうちの第1のコンデンサと前記m個の出力端子のうちの第1の出力端子に接続され、前記m個の整流ダイオードのカソード端子の全てが前記インダクタの第1端子に接続され、前記m個のダイオードのうちの第1ダイオード以外のm−1個の整流用ダイオードのアノード端子が、それぞれ別々の前記m−1個のN型MOSFETのソース端子に接続され、前記m−1個のN型MOSFETのそれぞれのドレイン端子が前記第1コンデンサ以外のm−1個のリプル除去用コンデンサと前記第1の出力端子以外のm−1個の出力端子にそれぞれ接続され、前記m−1個のN型MOSFETのそれぞれのゲート端子は、前記第1の出力端子の電圧を電源とするm−1個の制御回路の出力端子にそれぞれ接続され、前記第1の出力端子の電圧がその他のm−1個の出力端子の電圧より高く、かつ前記m個の出力端子の電圧が全て異なるように制御され、さらにm個の異なる負の直流電圧を出力する上記(1)から(3)のいずれかに記載のDCDCコンバータ回路。
(5)1個のインダクタ、少なくとも1個のP型MOSFET,m個の整流ダイオード、m−1個のN型MOSFET、m個のリプル除去用コンデンサ、m個の制御回路及びm個の出力端子を含み(ここで、mは2以上の整数を表す)、前記P型MOSFETのソース端子が直流電源端子に接続され、前記インダクタの第1端子が前記P型MOSFETのドレイン端子に接続され、前記インダクタの第2端子が接地(GND)に接続され、前記m個の整流ダイオードのうちの第1の整流ダイオードのアノードが前記リプル除去用のコンデンサのうちの第1のコンデンサと前記m個の出力端子のうちの第1の出力端子に接続され、前記m個の整流ダイオードのカソード端子の全てが前記インダクタの第1端子に接続され、前記m個の整流ダイオードのうちの第1の整流ダイオード以外のm−1個の整流ダイオードのアノード端子が、それぞれ別々の前記m−1個のN型MOSFETのソース端子に接続され、前記m−1個のN型MOSFETのそれぞれのドレイン端子が前記第1コンデンサ以外のm−1個のリプル除去用コンデンサと前記第1の出力端子以外のm−1個の出力端子にそれぞれ接続され、前記P型MOSFETのゲート端子には、前記直流電源端子電圧を電源とするm個のうちの1つの制御回路の出力端子が接続され、前記m−1個のN型MOSFETのそれぞれのゲート端子は、前記第1の出力端子の電圧を電源とするm−1個の制御回路の出力端子にそれぞれ接続されるDCDCコンバータ回路において、前記第1の出力端子の電圧がその他の出力端子電圧より低く、かつ前記m個の出力端子の電圧が全て異なるように制御されることにより、m個の異なる負の直流電圧を出力するDCDCコンバータ回路。
(6)前記m個のリプル除去用コンデンサへの負電圧の供給がそれぞれ時分割にて行われる上記(4)又は(5)に記載のDCDCコンバータ回路。
(7)上記(1)ないし(6)のいずれかに記載のDCDCコンバータ回路を使用したフラットパネルディスプレイ装置。
The DCDC converter of the present invention can obtain a plurality of positive voltages and / or negative voltages by using a single conductor by adopting the following configuration. Further, by using the DCDC converter having the configuration of the present invention for a flat panel display, particularly a liquid crystal display device (LCD), the price of the LCD or the like can be reduced.
(1) At least one inductor, at least one N-type MOSFET, n rectifier diodes, n-1 P-type MOSFETs, n ripple removing capacitors, n control circuits, and n outputs A first terminal of the inductor is connected to a DC power supply terminal, a second terminal of the inductor is connected to a drain terminal of the N-type MOSFET, The cathode of the first rectifier diode among the n rectifier diodes is connected to the first capacitor of the capacitor for removing replies and the first output terminal of the n output terminals, and the N The source terminal of the MOSFET is connected to the ground (GND) terminal, and all the anode terminals of the n rectifier diodes are connected to the second terminal of the inductor. Of the rectifier diodes, the cathode terminals of n−1 rectifier diodes other than the first rectifier diode are respectively connected to the source terminals of the separate n−1 P-type MOSFETs. Each drain terminal of the n-type MOSFET is connected to n−1 ripple removing capacitors other than the first capacitor and n−1 output terminals other than the first output terminal, respectively. The terminal is connected to the output terminal of one of the n control circuits using the DC power supply terminal voltage as a power source, and the gate terminals of the n-1 P-type MOSFETs are connected to the first output. In the DCDC converter circuit connected to the output terminals of the n-1 control circuits that use the terminal voltage as a power source, the voltage of the first output terminal is the other output terminal. Higher than the voltage, and by the voltage of the n output terminals are all differently controlled, DCDC converter circuit for outputting the n different DC voltages.
(2) The DCDC converter circuit according to (1), wherein power is supplied to the n ripple removing capacitors in time division.
(3) The DCDC converter circuit according to (1) or (2), wherein n is 2 and outputs two different DC voltages.
(4) In addition, a second P-type MOSFET is connected between the DC power supply terminal and the first terminal of the inductor, and m rectifier diodes, m−1 N-type MOSFETs, and m ripple removal. A capacitor, m−1 control circuits, and m output terminals (where m represents an integer of 2 or more), and the anode of the first rectifier diode among the rectifier diodes of the m diodes is the A first capacitor of m ripple removing capacitors and a first output terminal of the m output terminals are connected, and all of the cathode terminals of the m rectifier diodes are connected to the first of the inductors. The anode terminals of m−1 rectifying diodes other than the first diode among the m diodes are connected to the terminals, respectively, and the source terminals of the m−1 N-type MOSFETs are respectively separate. And each of the m-1 N-type MOSFETs has drain terminals of m-1 ripple removing capacitors other than the first capacitor and m-1 output terminals other than the first output terminal. And the gate terminals of the (m−1) N-type MOSFETs are respectively connected to the output terminals of (m−1) control circuits that use the voltage of the first output terminal as a power source. The voltage of one output terminal is higher than the voltages of the other m-1 output terminals, and the voltages of the m output terminals are all controlled to be different, and m different negative DC voltages are output. The DCDC converter circuit according to any one of (1) to (3) above.
(5) One inductor, at least one P-type MOSFET, m rectifier diodes, m-1 N-type MOSFET, m ripple removing capacitors, m control circuits, and m output terminals (Where m represents an integer of 2 or more), a source terminal of the P-type MOSFET is connected to a DC power supply terminal, a first terminal of the inductor is connected to a drain terminal of the P-type MOSFET, A second terminal of the inductor is connected to ground (GND), and an anode of the first rectifier diode of the m rectifier diodes is a first capacitor of the ripple removing capacitors and the m outputs. And the cathode terminals of the m rectifier diodes are all connected to the first terminal of the inductor, and the m rectifier diodes are connected to a first output terminal of the terminals. The anode terminals of m-1 rectifier diodes other than the first rectifier diode in the node are respectively connected to the source terminals of the m-1 N-type MOSFETs, and the m-1 N-type MOSFETs are connected. Each drain terminal of the MOSFET is connected to m-1 ripple removing capacitors other than the first capacitor and m-1 output terminals other than the first output terminal, respectively, and the gate terminal of the P-type MOSFET Is connected to the output terminal of one of the m control circuits using the DC power supply terminal voltage as a power source, and the gate terminals of the m-1 N-type MOSFETs are connected to the first output terminal. In the DCDC converter circuit respectively connected to the output terminals of m-1 control circuits that use the voltage of the power supply as a power source, the voltage of the first output terminal is lower than the other output terminal voltages. And wherein m by the voltage of the number of output terminals are all differently controlled, DCDC converter circuit for outputting m different negative DC voltage.
(6) The DCDC converter circuit according to (4) or (5), wherein the negative voltage is supplied to the m ripple removing capacitors in a time-sharing manner.
(7) A flat panel display device using the DCDC converter circuit according to any one of (1) to (6).
本発明は、単一のインダクタの使用により、複数の正電圧及び/又は負電圧を高効率にて供給する機能を有する低コストのDCDCコンバータ回路を提供することができる。また、本発明の構成のDCDCコンバータをフラットパネルディスプレイ、特に液晶表示装置(LCD)に使用することにより、LCD等の低価格化を図ることができる。 The present invention can provide a low-cost DCDC converter circuit having a function of supplying a plurality of positive voltages and / or negative voltages with high efficiency by using a single inductor. Further, by using the DCDC converter having the configuration of the present invention for a flat panel display, particularly a liquid crystal display device (LCD), the price of the LCD or the like can be reduced.
本発明のDCDCコンバータの具体例を以下の実施例により詳細に説明する。本発明は、これら実施例によって限定されるものではない。 Specific examples of the DCDC converter of the present invention will be described in detail by the following examples. The present invention is not limited to these examples.
図1は、本発明の実施例1のDCDCコンバータの回路図を示す。図1に示されるように、実施例1におけるDCDCコンバータは、直流電源11に接続されるインダクタ12、スイッチングMOSFET31、32、整流用ショットキーバリアダイオード41、42、出力電圧リプル低減用コンデンサ61、62、前記スイッチングMOSFETを制御するための制御回路51、52、出力電圧エラーアンプ(図示せず)、及び出力端子21、22から構成される、
上のような回路構成によると、単一の直流電源から、単一のインダクタを使用して、複数の正電圧を得ることが可能となる。
FIG. 1 is a circuit diagram of a DCDC converter according to a first embodiment of the present invention. As shown in FIG. 1, the DCDC converter according to the first embodiment includes an
According to the circuit configuration as described above, a plurality of positive voltages can be obtained from a single DC power supply using a single inductor.
このDCDC回路は、直流11から電力を時分割にて交互に出力する出力端子21、22に供給する、このとき、出力電圧が目標値に対して電圧が不足している場合は、エラーアンプからの制御信号(図示せず)が前記制御回路51、52に伝達され、電力が供給される。また、出力電圧が目標値を超えている場合は、エアーランプからの制御信号により、スイッチングMOSFETの駆動が停止する。また、上記電圧制御操作は、各出力に対し時分割にて個別に実施されるため、片方のみへの電力供給が可能である。出力電圧に対する本回路の制御要求は、1)出力端子21、22への電力供給、2)出力端子21のみへの電力供給、3)出力端子22のみへの電力供給、4)電力供給停止の4種類の状態が想定される。
The DCDC circuit supplies power from the
ここで、1)出力端子21、22へ電力供給する場合は、まず、制御回路52の出力が「高」レベルとなりP型MOSFET32がオフの状態で、制御回路51の出力は「高」レベルとなりN型MOSFET31がオンとなり、インダクタ12の両端に電圧が印加される。インダクタ12の電流は時間に比例して増加し、その後、制御回路51が「低」を出力することにより、N型MOSFET31はオフするため、インダクタ12の電流の増加は停止する。その後、インダクタ両端電圧は、整流ダイオード41、42のいずれかがオンする電圧まで上昇する。このとき、P型MOSFET32のゲート電圧は、出力端子21の電圧となっており、出力端子22に対して電力を供給するために必要なインダクタ電圧は、出力端子21に対して電力を供給するために必要なインダクタ電圧より、P型MOSFETのVth分だけ高くなる。すなわち、この状態ではインダクタ両端電圧は、整流ダイオード41が先にオンし、インダクタを介し出力端子21に電力が供給される。このため、P型MOSFET32がオンする電圧に達することがなく、出力端子22に電力は供給されない。この後インダクタ電流は出力端子21に電力を供給しながら、下降を続けてやがてゼロに戻る。
Here, 1) When supplying power to the
次に、出力端子22への電力供給動作に移行する。まず、制御回路52の出力が「高」から「低」に変化し、P型MOSFET32がオンした状態で、制御回路51の出力は「高」レベルとなりN型MOSFET31がオンし、インダクタ12両端に電圧が印加される。このインダクタ12の電流は時間に比例して増加、この後制御回路51が「低」を出力することにより、N型MOSFET31はオフするため、インダクタ12の電流の増加は停止する。この後、インダクタ12の両端の電圧は、整流ダイオード41、42のいずれかがオンする電圧まで上昇する、このときP型MOSFET32のゲートは接地(GND)電圧となっており、Vth以上の電圧がソースに印加されるとオンする状態にある。出力端子22の電圧は、出力端子22の電圧より低く設定されていれば、整流ダイオード42が先にオンするため、インダクタ12の電圧は、整流ダイオード42がオンする電圧でクリップされ、インダクタ12を介し出力端子22に電力が供給される。すなわち、この状態では、整流ダイオード42が先にオンし、インダクタ12を介し出力端子22に電力が供給される。このため、整流ダイオード41がオンする電圧に達することなく、出力端子21に電力は供給されない。その後、インダクタ12の電流は出力端子22に電力を供給しながら、下降を続けてやがてゼロに戻る。その後、インダクタ12の電流は出力端子22に電力を供給しながら下降を続けて、やがてゼロに戻る。
Next, the operation proceeds to power supply operation to the
以上の動作を繰り返すことにより、出力端子21及び22への電力供給が時分割で行うことができる。
By repeating the above operation, power supply to the
次に、2)出力端子21のみへ電力供給を行う場合は、上記1)の後半の動作をスキップする。また、3)出力端子22のみへ電力供給を行う場合は、上記1)の前半の動作をスキップする。4)電力供給停止の場合は、上記1)の全ての動作をスキップする。すなわち、制御回路51が「低」レベルを出力し、N型MOSFET31をオフさせる。
Next, 2) when power is supplied only to the
図2は、本発明の実施例2のDCDCコンバータ回路を示す。実施例2は、実施例1の回路において、さらに3以上の電圧を出力する場合の例である。図2に示されるように、本実施例では、出力端子の電圧が高い側から21、22、23、24の順に設定される。例えば、出力端子23に電力供給を行う場合、該当する制御回路53の出力端子を「低」レベルに設定し、P型MOSFET33をオンさせ、その後制御回路51の出力を「高」レベルに設定し、N型MOSFET31をオンさせる。この後、インダクタ12の電流は時間比例し、制御回路51が「低」を出力することにより、N型MOSFET31はオフするため、インダクタの電流増加は停止する。この後、インダクタ12の電流は時間に比例して増加し、制御回路51が「低」を出力することにより、N型MOSFET31はオフするため、インダクタ12の電流増加は停止する。この後、インダクタ12の両端の電圧は、整流ダイオード41〜44のいずれかがオンする電圧まで上昇する。ここでは、P型MOSFET33がオンしているため、整流ダイオード43を介して出力端子23のみに電力が供給される。ここでは、ダイオード41及び42は出力端子21及び22の電圧がインダクタの第2端子71よりも高いため、整流ダイオード41は逆バイアス電位となるため、オフとなり電力は供給されない。また、出力端子24の電圧は出力端子23の電圧よりも低くなっているが、P型MOSFET34がオフしているため、出力端子24にも電力供給はされない。以下、出力端子22及び24への供給も上記と同様な手順で行われる。
FIG. 2 shows a DCDC converter circuit according to
図3は、本発明の実施例3のDCDCコンバータ回路を示す。実施例3は、実施例2の回路において、さらに負電圧を出力する場合の例である。実施例2と異なるのは、複数の負電圧を出力するために、入力側にP型MOSFET35と制御回路55、出力側に整流用ダイオード101、102、103、104リプル除去用コンデンサ64、63、62、61、出力端子121、122、123、124、制御回路112,113,114及びP型MOSFET92、93、94が追加されていることである。出力端子121、122、123、124の電力供給の動作は実施例1と同様である。
FIG. 3 shows a DCDC converter circuit according to Embodiment 3 of the present invention. The third embodiment is an example in which a negative voltage is further output in the circuit of the second embodiment. Unlike the second embodiment, in order to output a plurality of negative voltages, a P-
まず、出力端子121に負電圧を供給するためには、制御回路55の出力を「低」にし、P型MOSFET35をオンにする。この後、制御回路51の出力を「高」にし、N型MOSFET31をオンにする。これにより、インダクタ電流は時間に比例して増加する。次に、制御回路55から「高」レベルが出力されると、P型MOSFET35はオフとなり、インダクタ電流の増加は停止する。ここでは、N型MOSFET31はオンしたままであるので、インダクタ第2端子71は接地(GND)レベルに固定される。このため、インダクタ第一電圧は、整流用ダイオードのいずれかがオンする電圧まで低下を続ける。このとき、N型MOSFET92、93,94のゲート電圧は、出力端子121の電圧となっており、出力端子122,123、124に対して電力を供給するために必要なインダクタ電圧より、N型MOSTFETのVth分だけ低くなる。すなわち、この状態ではインダクタ両端電圧は、整流ダイオード101が先にオンし、整流用ダイオード101が順方向バイアスとなってオンするまで低下する。出力端子121から整流ダイオード101、インダクタ12、N型MOSFETを介し電流が流れ、出力端子121には負電圧が供給される。その後インダクタ電流は、下降を続けてやがてゼロに戻る。一連の動作において、整流ダイオード41、42、43、44は、逆バイアスとなるため、出力端子21、22、23、24からの電流の逆流は発生しない。
First, in order to supply a negative voltage to the
次に、出力端子122への負電圧供給動作に移行する。まず、制御回路55の出力を「低」にし、P型MOSFET35をオンにする。この後、制御回路51の出力を「高」にし、N型MOSFET31をオンにする。これにより、インダクタ電流は時間に比例して増加する。次に、制御回路55から「高」レベルが出力されると、P型MOSFET35はオフとなり、インダクタ電流の増加は停止する。ここでは、N型MOSFET31はオンしたままであるので、インダクタ第2端子71は接地(GND)レベルに固定される。このため、インダクタ第1電圧は、整流用ダイオードのいずれかがオンする電圧まで低下を続ける。このとき、P型MOSFET92のゲート電圧は接地(GND)電圧となり、N型MOSFET93,94のゲート電圧は出力端子121の電圧となっており、出力端子123、124に対して電力を供給するために必要なインダクタ電圧より、N型MOSTFETのVth分だけ低くなる。すなわち、この状態ではインダクタ両端電圧は、整流ダイオード102が先にオンし、整流用ダイオード102が順方向バイアスとなってオンするまで低下する。出力端子122から整流ダイオード102、インダクタ12、N型MOSFETを介し電流が流れ、出力端子121には負電圧が供給される。その後インダクタ電流は、下降を続けてやがてゼロに戻る。一連の動作において、整流ダイオード101、103、104は、逆バイアスとなるため、出力端子121、123、124からの電流の逆流は発生しない。以下、出力端子123及び124への供給も上記と同様な手順で行われる。 以上のように、出力端子121、122、123、124へ順次負電圧を供給することができる。
Next, the operation proceeds to a negative voltage supply operation to the
図4は、本発明の実施例4のDCDCコンバータ回路を示す。実施例4は、正電圧を出力せずに、複数の負電圧のみを出力する場合の例である。図4に示されるように、入力側にP型MOSFET35と制御回路55、出力側に複数の整流用ダイオード101、102、103、104、複数のリプル除去用コンデンサ64、63、62、61及び複数の出力端子121、122、123、124、制御回路112,113,114及びP型MOSFET92、93,94が設けられている。出力端子121、122、123、124へ負電圧を供給するための動作は実施例3と同様である。
FIG. 4 shows a DCDC converter circuit according to Embodiment 4 of the present invention. Example 4 is an example in which only a plurality of negative voltages are output without outputting a positive voltage. As shown in FIG. 4, a P-
11 直流電源
12 インダクタ
21 出力端子
22 出力端子
23 出力端子
24 出力端子
25 出力端子
31 N型MOSFET
32 P型MOSFET
33 P型MOSFET
34 P型MOSFET
35 P型MOSFET
41 整流ダイオード
42 整流ダイオード
43 整流ダイオード
44 整流ダイオード
45 整流ダイオード
51 制御回路
52 制御回路
53 制御回路
54 制御回路
61 リプル除去用コンデンサ
62 リプル除去用コンデンサ
63 リプル除去用コンデンサ
64 リプル除去用コンデンサ
71 インダクタ第2端子
72 インダクタ第1端子
92 P型MOSFET
93 P型MOSFET
94 P型MOSFET
101 整流ダイオード
102 整流ダイオード
103 整流ダイオード
104 整流ダイオード
112 制御回路
113 制御回路
114 制御回路
11
32 P-type MOSFET
33 P-type MOSFET
34 P-type MOSFET
35 P-type MOSFET
41
93 P-type MOSFET
94 P-type MOSFET
101
Claims (7)
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006335485A JP2008148514A (en) | 2006-12-13 | 2006-12-13 | Dcdc converter |
CN2007101957231A CN101202504B (en) | 2006-12-13 | 2007-12-13 | Dc-dc convertor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006335485A JP2008148514A (en) | 2006-12-13 | 2006-12-13 | Dcdc converter |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2008148514A true JP2008148514A (en) | 2008-06-26 |
Family
ID=39517511
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006335485A Pending JP2008148514A (en) | 2006-12-13 | 2006-12-13 | Dcdc converter |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP2008148514A (en) |
CN (1) | CN101202504B (en) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101013153B1 (en) | 2009-06-18 | 2011-02-10 | 주식회사 룩센테크놀러지 | Single inductor dc voltage converting circuit |
CN102739048A (en) * | 2011-03-29 | 2012-10-17 | 雅马哈株式会社 | Voltage conversion circuit |
KR20150112586A (en) * | 2014-03-28 | 2015-10-07 | 주식회사 이노와이어리스 | universal power suppply apparatus for system on chip |
US9660203B2 (en) | 2008-06-05 | 2017-05-23 | Idemitsu Kosan Co., Ltd. | Material for organic electroluminescence device and organic electroluminescence device using the same |
KR20180064292A (en) * | 2016-12-02 | 2018-06-14 | 에스케이하이닉스 주식회사 | Apparatus for testing a semiconductor device and method of testing a semiconductor device |
US10056837B2 (en) | 2016-06-30 | 2018-08-21 | Kabushiki Kaisha Toshiba | DC-DC converter and power source device |
JP2021136703A (en) * | 2020-02-21 | 2021-09-13 | 株式会社三英社製作所 | Power conversion circuit |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101950541B (en) * | 2010-07-12 | 2013-03-27 | 深圳市华星光电技术有限公司 | Backlight module and liquid crystal display |
EP2410648A1 (en) * | 2010-07-20 | 2012-01-25 | Vincotech Holdings S.a.r.l. | DC/DC converter circuit and method for controlling a DC/DC converter circuit |
TWI514738B (en) * | 2011-07-07 | 2015-12-21 | Sitronix Technology Corp | Voltage converter |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003164143A (en) * | 2001-09-12 | 2003-06-06 | Matsushita Electric Ind Co Ltd | Multiple output dc-dc converter |
JP2004096816A (en) * | 2002-08-29 | 2004-03-25 | Matsushita Electric Ind Co Ltd | Multi-output dc-dc converter |
JP2004304987A (en) * | 2003-04-01 | 2004-10-28 | Matsushita Electric Ind Co Ltd | Multi-output dc-dc converter |
JP2005117886A (en) * | 2003-09-19 | 2005-04-28 | Matsushita Electric Ind Co Ltd | Multiple-output dc-dc converter |
JP2007509598A (en) * | 2003-10-21 | 2007-04-12 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | Voltage converter |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006149107A (en) * | 2004-11-19 | 2006-06-08 | Matsushita Electric Ind Co Ltd | Multi-output power supply circuit |
CN1841898A (en) * | 2005-03-31 | 2006-10-04 | 三美电机株式会社 | Multi-output type DC/DC converter and its control method |
-
2006
- 2006-12-13 JP JP2006335485A patent/JP2008148514A/en active Pending
-
2007
- 2007-12-13 CN CN2007101957231A patent/CN101202504B/en not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003164143A (en) * | 2001-09-12 | 2003-06-06 | Matsushita Electric Ind Co Ltd | Multiple output dc-dc converter |
JP2004096816A (en) * | 2002-08-29 | 2004-03-25 | Matsushita Electric Ind Co Ltd | Multi-output dc-dc converter |
JP2004304987A (en) * | 2003-04-01 | 2004-10-28 | Matsushita Electric Ind Co Ltd | Multi-output dc-dc converter |
JP2005117886A (en) * | 2003-09-19 | 2005-04-28 | Matsushita Electric Ind Co Ltd | Multiple-output dc-dc converter |
JP2007509598A (en) * | 2003-10-21 | 2007-04-12 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | Voltage converter |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11069862B2 (en) | 2008-06-05 | 2021-07-20 | Idemitsu Kosan Co., Ltd. | Material for organic electroluminescence device and organic electroluminescence device using the same |
US9660203B2 (en) | 2008-06-05 | 2017-05-23 | Idemitsu Kosan Co., Ltd. | Material for organic electroluminescence device and organic electroluminescence device using the same |
US9847493B2 (en) | 2008-06-05 | 2017-12-19 | Idemitsu Kosan Co., Ltd. | Material for organic electroluminescence device and organic electroluminescence device using the same |
US10026907B2 (en) | 2008-06-05 | 2018-07-17 | Idemitsu Kosan Co., Ltd. | Material for organic electroluminescence device and organic electroluminescence device using the same |
US11895917B2 (en) | 2008-06-05 | 2024-02-06 | Idemitsu Kosan Co., Ltd. | Material for organic electroluminescence device and organic electroluminescence device using the same |
KR101013153B1 (en) | 2009-06-18 | 2011-02-10 | 주식회사 룩센테크놀러지 | Single inductor dc voltage converting circuit |
CN102739048A (en) * | 2011-03-29 | 2012-10-17 | 雅马哈株式会社 | Voltage conversion circuit |
KR20150112586A (en) * | 2014-03-28 | 2015-10-07 | 주식회사 이노와이어리스 | universal power suppply apparatus for system on chip |
KR101585872B1 (en) | 2014-03-28 | 2016-01-22 | 주식회사 이노와이어리스 | universal power suppply apparatus for system on chip |
US10056837B2 (en) | 2016-06-30 | 2018-08-21 | Kabushiki Kaisha Toshiba | DC-DC converter and power source device |
KR20180064292A (en) * | 2016-12-02 | 2018-06-14 | 에스케이하이닉스 주식회사 | Apparatus for testing a semiconductor device and method of testing a semiconductor device |
KR102006023B1 (en) | 2016-12-02 | 2019-10-02 | 에스케이하이닉스 주식회사 | Apparatus for testing a semiconductor device |
JP2021136703A (en) * | 2020-02-21 | 2021-09-13 | 株式会社三英社製作所 | Power conversion circuit |
Also Published As
Publication number | Publication date |
---|---|
CN101202504B (en) | 2012-07-04 |
CN101202504A (en) | 2008-06-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2008148514A (en) | Dcdc converter | |
CN109994065B (en) | Power supply device and display device including the same | |
US7852056B2 (en) | Switching regulator | |
US7724219B2 (en) | Circuit and method of effectively enhancing drive control of light-emitting diodes | |
US20200350821A1 (en) | Hybrid DC-DC Power Converter with Small Voltage Conversion Ratio | |
CN106160469B (en) | DC-DC converter and organic light emitting display device having the same | |
US8461814B2 (en) | Boost/buck converter and method for controlling it | |
JP2007074797A (en) | Switching power supply and electronic device using the same | |
US7994758B2 (en) | System and method for improving efficiency of a power factor correction boost pre-regulator | |
US20120127151A1 (en) | Power supply device, liquid crystal drive device, and liquid crystal display device | |
WO2007010802A1 (en) | Step-up switching regulator and its control circuit and electronic apparatus employing it | |
JPWO2006043370A1 (en) | Switching power supply control circuit, switching power supply device, and electronic equipment using the same | |
US9414461B2 (en) | DC-DC converter and organic light emitting display device including the same | |
JP2006254641A (en) | Charge pump led driver and pressure rise rate switching method of charge pump | |
US11056974B2 (en) | Voltage generation circuit | |
US7629779B2 (en) | Multiple output multiple topology voltage converter | |
US20140159691A1 (en) | Switching power source device | |
JP2010154655A (en) | Power system | |
JP2013021816A (en) | Step-down switching regulator, control circuit for the same, and electronic apparatus using the same | |
US9001102B2 (en) | Apparatus for supplying multi-output power and display apparatus using the same | |
JP2012065540A (en) | Power supply circuit | |
US20170229958A1 (en) | Switching regulator | |
JP5792504B2 (en) | POWER SUPPLY DEVICE, ITS CONTROL CIRCUIT, ELECTRONIC DEVICE | |
KR20100041151A (en) | Switch circuit, dc-dc converter and display driver ic including the same | |
KR20100007171A (en) | Apparatus for dividing direct current voltage using a charge pump |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Effective date: 20091202 Free format text: JAPANESE INTERMEDIATE CODE: A621 |
|
A02 | Decision of refusal |
Effective date: 20120508 Free format text: JAPANESE INTERMEDIATE CODE: A02 |