JP2007295481A - 信号切替回路 - Google Patents
信号切替回路 Download PDFInfo
- Publication number
- JP2007295481A JP2007295481A JP2006123537A JP2006123537A JP2007295481A JP 2007295481 A JP2007295481 A JP 2007295481A JP 2006123537 A JP2006123537 A JP 2006123537A JP 2006123537 A JP2006123537 A JP 2006123537A JP 2007295481 A JP2007295481 A JP 2007295481A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- input
- switching
- resistance
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01P—WAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
- H01P1/00—Auxiliary devices
- H01P1/22—Attenuating devices
Landscapes
- Electronic Switches (AREA)
- Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
Abstract
【課題】接続切替の瞬間においても信号が途切れることがなく、常時確実に信号を伝搬することのできる信号切替回路を提供すること。
【解決手段】信号が入力される入力端子と、信号が出力される出力端子と、前記入出力端子間に択一的に接続される第一の電子回路および第二の電子回路と、前記第一および第二の電子回路を択一的に前記入出力端子間に選択接続させるスイッチング素子とを有する信号切替回路において、前記入出力端子間を常時接続する信号迂回経路を設け、前記スイッチング素子が開放状態になっている時においても、前記入力端子に入力される信号が前記信号迂回経路を介して前記出力端子に出力されることを特徴とする。
【選択図】 図1
【解決手段】信号が入力される入力端子と、信号が出力される出力端子と、前記入出力端子間に択一的に接続される第一の電子回路および第二の電子回路と、前記第一および第二の電子回路を択一的に前記入出力端子間に選択接続させるスイッチング素子とを有する信号切替回路において、前記入出力端子間を常時接続する信号迂回経路を設け、前記スイッチング素子が開放状態になっている時においても、前記入力端子に入力される信号が前記信号迂回経路を介して前記出力端子に出力されることを特徴とする。
【選択図】 図1
Description
本発明は信号切替回路に係り、特に信号を伝搬する際に信号の状態を切り替えて伝搬する信号切替回路に関する。
図3はこの種の従来の信号切替回路の一例を象徴的に示したものである。この信号切替回路においては、入力端子11に入力された信号をスイッチング素子12a、12bによって選択接続させたスルー回路13若しくは減衰回路14のいずれか一方を通して出力端子15に伝搬させて、後段の電子回路(図示せず)に出力させるように形成されている。スイッチング素子12a、12bとしては、リレー、FETスイッチ、ダイオードスイッチ等が用いられており、外部コントロール電圧によって切り替えている。
このような信号切替回路が用いられている例としては、デジタルダイバーシティ受信装置におけるアンテナ切替回路(特許文献1参照)や、入力レベル変更用減衰回路を信号ラインに挿入するための切替回路(特許文献2参照)等が挙げられる。
しかしながら、従来の信号切替回路においては、スイッチング素子の切替によって、瞬時ではあるが、デジタル信号およびアナログ信号にいずれであるかを問わずに当該信号がどの経路にも接続されない時間が生じてしまい、信号の途切れが発生してしまうという不都合があった。
特に、デジタルの高速通信網においては、瞬時であっても信号の途絶は避けなければならない。
また、高周波回路において、特にデジタル信号装置においては、入力された信号が一瞬でも途切れた場合、後段の回路においてデータ欠落によるエラーが発生してしまう不都合があった。
具体的には、前記特許文献1の課題の項目に記載されているように、デジタルダイバーシティ受信装置等においては、アンテナ切替の瞬間に信号が途切れるので、復調回路においてデジタル信号の同期がとれず、受信障害をまねくという問題が発生していた。
また、前記特許文献2の図2に示されたような入力レベル変更用減衰回路を信号経路に挿入するための切替回路においては、接続切替の瞬間に信号が途切れるので、後段にデジタル信号処理回路が接続されていると、同様の問題が発生するものであった。
本発明はこれらの点に鑑みてなされたものであり、接続切替の瞬間においても信号が途切れることがなく、常時確実に信号を伝搬することのできる信号切替回路を提供することを目的とする。
前記目的を達成するため、本発明に係る信号切替回路の特徴は、信号が入力される入力端子と、信号が出力される出力端子と、前記入出力端子間に択一的に接続される第一の電子回路および第二の電子回路と、前記第一および第二の電子回路を択一的に前記入出力端子間に選択接続させるスイッチング素子とを有する信号切替回路において、前記入出力端子間を常時接続する信号迂回経路を設け、前記スイッチング素子が開放状態になっている時においても、前記入力端子に入力される信号が前記信号迂回経路を介して前記出力端子に出力されることを特徴とする。
本発明の信号切替回路によれば、信号迂回経路が入出力端子間を常時接続しているので、スイッチング素子が開放状態になっている時であっても、入力端子に入力される信号が信号迂回経路を介して出力端子に出力されることとなり、接続切替の瞬間においても信号を途切れさせることがなく、常時確実に信号を伝搬させることができる。
また、本発明に係る他の信号切替回路の特徴は、前記第一の電子回路および第二の電子回路のうち一方はスルー回路であるとともに、他方は抵抗減衰回路の一部を構成した回路であり、前記信号迂回経路は抵抗を有しており、前記抵抗減衰回路の一部を構成した回路が選択された時、前記信号迂回経路の抵抗が前記抵抗減衰回路の他の一部を構成することを特徴とする。
本発明の信号切替回路によれば、第一および第二の電子回路の一方をスイッチング素子により選択接続させることにより、スルー回路と抵抗減衰回路とを選択接続させることができるとともに、信号迂回経路によって接続切替の瞬間においても信号を途切れさせることがなく常時確実に信号を伝搬させることができ、更に、信号迂回経路により抵抗減衰回路を完成させる他の一部を構成させて、信号切替回路自体の構成の簡略化、小型化を図ることができる。
また、本発明に係る他の信号切替回路の特徴は、前記抵抗減衰回路が前記信号迂回経路の抵抗が信号経路に対して並列に接続された形式のπ型抵抗減衰回路であることを特徴とする。
本発明の信号切替回路によれば、スイッチング素子により抵抗減衰回路を選択接続させた時には、信号経路に対して並列に接続された信号迂回経路の抵抗が減衰回路としてπ型抵抗減衰回路を構成することとなり、信号に対して確実な減衰作用を施して出力させることができる。
また、本発明に係る他の信号切替回路の特徴は、前記信号がデジタル信号であることを特徴とする。
本発明の信号切替回路によれば、信号の伝搬が途切れることによる後段の信号処理に大きな影響を与えるデジタル信号であっても、第一および第二の電子回路をスイッチング素子によって接続切替させる瞬間に信号を途切れさせることなく常時確実に信号を伝搬させることができる。
以上述べたように、本発明に係る信号切替回路によれば、接続切替の瞬間においても信号を途切れさせることなく常時確実に信号を伝搬させることができるという優れた作用効果を発揮することができる。
以下、本発明に係る信号切替回路の一実施形態を図1および図2を参照して説明する。
図1および図2は、本実施形態の信号切替回路を示し、接続状態を切り替えた状態を示している。
図1および図2に示すように、本実施形態の信号切替回路は、信号が入力される入力端子1と、信号が出力される出力端子2とを有している。これらの入出力端子1、2間には、択一的に接続される第一の電子回路3および第二の電子回路4とが設けられているとともに、両電子回路3、4を択一的に入出力端子1、2間に選択接続させるスイッチング素子5a、5bが設けられている。スイッチング素子5a、5bとしては、リレー、FETスイッチ、ダイオードスイッチ等を用いるとよく、外部コントロール電圧によって切り替えられるようになっている。更に、これらの入出力端子1、2間には両者を常時接続する信号迂回経路6が設けられている。また、両電子回路3、4のうちの一方の電子回路3はスルー回路とされて、入力端子1に入力された信号に変化を付与することなくそのまま出力端子2に伝搬させるように形成されている。他方の電子回路4は、両スイッチング素子5a、5bが接続されると入出力端子1、2にそれぞれ接続される2つの抵抗7a、7bを備えている。信号迂回経路6は入出力端子1、2間を結ぶ信号経路に対して並列に接続された抵抗6aを有している。そして、電子回路4の両抵抗7a、7bと信号迂回経路6の抵抗6aとは、両スイッチング素子5a、5bが電子回路4側に接続された時に、抵抗減衰回路の1形態であるπ型抵抗減衰回路を完成させるための回路の一部分を構成している。
次に、本実施形態の動作を図1および図2により説明する。
図1は両スイッチング素子5a、5bが第一の電子回路3のスルー回路に接続されている状態を示している。この接続状態においては、入力端子1に入力された信号は何らの変化も付与されることなくそのままスルー回路を通過して出力端子2に伝搬され、後段の電子回路等(図示せず)に出力される。
この図一の接続状態から外部コントロール電圧によって両スイッチング素子5a、5bを第一の電子回路3から第二の電子回路4に接続するように切り替える。この切替時間は数ナノ秒〜数マイクロ秒程度の非常に短時間で行なわれる。
本実施形態の信号切替回路によれば、信号迂回経路6が入出力端子1、2間を常時接続しているので、両スイッチング素子5a、5bが数ナノ秒〜数マイクロ秒程度の開放状態になっている切替時であっても、入力端子1に入力される信号が信号迂回経路6を介して出力端子2に出力されることとなる。従って、接続切替の瞬間においても信号を途切れさせることがなく、常時確実に伝搬させることができる。また、本実施形態の信号切替回路によれば、伝搬すべき信号がその伝搬が途切れることにより後段の信号処理に大きな影響を与えるデジタル信号であっても、第一および第二の電子回路3、4をスイッチング素子5a、5bによって接続切替させる瞬間においても信号を全く途切れさせることなく常時確実に伝搬させることができる。
更に、スイッチング素子5a、5bにより第二の電子回路4を選択接続させた時には、信号経路に対して並列に接続された信号迂回経路6の抵抗6aと第二の電子回路4の抵抗7a、7bとが抗減衰回路としてのπ型抵抗減衰回路を構成することとなり、信号に対して確実な減衰作用を施して出力端子2に伝搬させて出力させることができる。
更に、本実施形態の信号切替回路によれば、信号迂回経路6に抵抗6aを設けることにより、第一および第二の電子回路3、4の抵抗7a、7bとの組合せによって抵抗減衰回路を完成させることができ、信号切替回路自体の全体構成の簡略化、小型化を図ることができる。
なお、本発明は前記実施形態に限定されるものではなく、必要に応じて種々変更することが可能である。
1 入力端子
2 出力端子
3 第一の電子回路(スルー回路)
4 第二の電子回路(抗減衰回路の一部)
5a、5b スイッチング素子
6 信号迂回経路
6a、7a、7b 抵抗
2 出力端子
3 第一の電子回路(スルー回路)
4 第二の電子回路(抗減衰回路の一部)
5a、5b スイッチング素子
6 信号迂回経路
6a、7a、7b 抵抗
Claims (4)
- 信号が入力される入力端子と、信号が出力される出力端子と、前記入出力端子間に択一的に接続される第一の電子回路および第二の電子回路と、前記第一および第二の電子回路を択一的に前記入出力端子間に選択接続させるスイッチング素子とを有する信号切替回路において、
前記入出力端子間を常時接続する信号迂回経路を設け、
前記スイッチング素子が開放状態になっている時においても、前記入力端子に入力される信号が前記信号迂回経路を介して前記出力端子に出力される
ことを特徴とする信号切替回路。 - 前記第一の電子回路および第二の電子回路のうち一方はスルー回路であるとともに、他方は抵抗減衰回路の一部を構成した回路であり、
前記信号迂回経路は抵抗を有しており、
前記抵抗減衰回路の一部を構成した回路が選択された時、前記信号迂回経路の抵抗が前記抵抗減衰回路の他の一部を構成する
ことを特徴とする請求項1に記載の信号切替回路。 - 前記抵抗減衰回路は、前記信号迂回経路の抵抗が信号経路に対して並列に接続された形式のπ型抵抗減衰回路であることを特徴とする請求項2に記載の信号切替回路。
- 前記信号はデジタル信号であることを特徴とする請求項1から請求項3のいずれか1項に記載の信号切替回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006123537A JP2007295481A (ja) | 2006-04-27 | 2006-04-27 | 信号切替回路 |
US11/788,121 US20070252634A1 (en) | 2006-04-27 | 2007-04-19 | Signal switching circuit involving no signal discontinuation |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006123537A JP2007295481A (ja) | 2006-04-27 | 2006-04-27 | 信号切替回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2007295481A true JP2007295481A (ja) | 2007-11-08 |
Family
ID=38647766
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006123537A Withdrawn JP2007295481A (ja) | 2006-04-27 | 2006-04-27 | 信号切替回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20070252634A1 (ja) |
JP (1) | JP2007295481A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012146952A1 (en) | 2011-04-29 | 2012-11-01 | Terra, Uab | Radio-frequency circuit assembly |
JP2013258575A (ja) * | 2012-06-13 | 2013-12-26 | Toshiba Techno Network Kk | 信号伝送利得切替回路 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8237456B2 (en) * | 2009-03-02 | 2012-08-07 | Atmel Corporation | Capacitive sensing |
WO2023224566A1 (en) * | 2022-05-20 | 2023-11-23 | B Bond Beyond Technology Llc | A PANEL SYSTEM CONFIGURED TO ALLOW ADJUSTABLY POSITIONING OF loT DEVICES |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3270801B2 (ja) * | 1995-04-11 | 2002-04-02 | 富士通株式会社 | アッテネータユニット及びこれを有するステップアッテネータ並びにステップアッテネータを有する電子機器 |
JP3790227B2 (ja) * | 2003-04-16 | 2006-06-28 | 松下電器産業株式会社 | 高周波スイッチ回路 |
US7221207B2 (en) * | 2004-06-04 | 2007-05-22 | Matsushita Electric Industrial Co., Ltd. | Semiconductor switching circuit for switching the paths of a high frequency signal in a mobile communications unit |
KR100862451B1 (ko) * | 2007-07-19 | 2008-10-08 | 삼성전기주식회사 | 스텝 감쇠기 |
-
2006
- 2006-04-27 JP JP2006123537A patent/JP2007295481A/ja not_active Withdrawn
-
2007
- 2007-04-19 US US11/788,121 patent/US20070252634A1/en not_active Abandoned
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012146952A1 (en) | 2011-04-29 | 2012-11-01 | Terra, Uab | Radio-frequency circuit assembly |
JP2013258575A (ja) * | 2012-06-13 | 2013-12-26 | Toshiba Techno Network Kk | 信号伝送利得切替回路 |
Also Published As
Publication number | Publication date |
---|---|
US20070252634A1 (en) | 2007-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1608119A2 (en) | System and method for actively terminating a transmission line | |
JP2007251469A (ja) | 出力バッファ回路と差動出力バッファ回路並びに伝送方法 | |
RU2007139097A (ru) | Устройство сопряжения токового режима для высокоскоростной связи вне микросхем | |
JP2007295481A (ja) | 信号切替回路 | |
JP2781375B2 (ja) | 信号経路選択用のスイッチ回路 | |
US8369369B2 (en) | Systems, methods, and circuits for driving large off-chip loads | |
US9780744B2 (en) | Transceiver circuit for communicating differential and single-ended signals via transmission lines | |
US7843281B2 (en) | Circuit topology for multiple loads | |
US7800406B2 (en) | Apparatus, circuit and method of transmitting signal | |
JP2001111408A (ja) | 高速信号伝送配線実装構造 | |
JP2006345259A (ja) | 受信部終端方式 | |
US7492191B2 (en) | Design structure for high speed differential receiver with an integrated multiplexer input | |
NO20081894L (no) | Kompakt flerlagskrets | |
CN116158060A (zh) | 一种双向通信电路和操作双向通信电路的方法 | |
JP5305717B2 (ja) | マルチポイント接続信号伝送回路 | |
JP2008027280A (ja) | 信号伝送回路 | |
JP2008042343A (ja) | スイッチ回路およびスイッチ装置 | |
JP5085382B2 (ja) | 伝送装置及び二重伝送方式 | |
KR100904845B1 (ko) | 전송 라인 장치 | |
US6828608B2 (en) | Semiconductor integrated circuit device | |
JP2000286601A (ja) | 高周波切替装置 | |
JP2007228151A (ja) | リピータが介在する通信システムにおける信号切替方式及び信号切替回路 | |
JP4180943B2 (ja) | 信号レベル切替回路 | |
JPH0964716A (ja) | インターフェース回路 | |
KR960706736A (ko) | 네트웍 인터페이스 제어기(network interface controller) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080905 |
|
A761 | Written withdrawal of application |
Free format text: JAPANESE INTERMEDIATE CODE: A761 Effective date: 20090914 |