JP2006301343A - Liquid crystal display element and its manufacturing method - Google Patents

Liquid crystal display element and its manufacturing method Download PDF

Info

Publication number
JP2006301343A
JP2006301343A JP2005123578A JP2005123578A JP2006301343A JP 2006301343 A JP2006301343 A JP 2006301343A JP 2005123578 A JP2005123578 A JP 2005123578A JP 2005123578 A JP2005123578 A JP 2005123578A JP 2006301343 A JP2006301343 A JP 2006301343A
Authority
JP
Japan
Prior art keywords
liquid crystal
region
crystal display
substrate
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005123578A
Other languages
Japanese (ja)
Inventor
Teruyuki Midorikawa
輝行 緑川
Masayoshi Nishizawa
公良 西澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Central Inc
Original Assignee
Toshiba Matsushita Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Matsushita Display Technology Co Ltd filed Critical Toshiba Matsushita Display Technology Co Ltd
Priority to JP2005123578A priority Critical patent/JP2006301343A/en
Publication of JP2006301343A publication Critical patent/JP2006301343A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a liquid crystal display wherein a watermark can be provided and to provide its manufacturing method. <P>SOLUTION: An array substrate 2 has a transmission system region 24 and a reflection system region 23 for every pixel 4. A concavely hollowed part 15 is formed on a passivation film 13 in the transmission system region 24 of each pixel 4. Slope parts 16 and 17 are formed at both side surfaces of the concavely hollowed part 15. A reflection layer 22 is formed on the slope part 16 of the concavely hollowed part 15. The reflection layer 22 on the slope part 16 can be visually confirmed by reflection of external light by inclining a liquid crystal display element 1 at a prescribed angle. The reflection layer on the slope part 16 is made to correspond to a prescribed shape and changed for every pixel 4. When the liquid crystal display element 1 is inclined at the prescribed angle and visually confirmed, the external light reflects and the prescribed shape emerges. <P>COPYRIGHT: (C)2007,JPO&INPIT

Description

本発明は、アレイ基板と対向基板との間に液晶層が介在された液晶表示装置およびその製造方法に関する。   The present invention relates to a liquid crystal display device in which a liquid crystal layer is interposed between an array substrate and a counter substrate, and a method for manufacturing the same.

従来、この種の液晶を用いた液晶表示装置は、軽量および薄型化が可能であるとともに、低駆動電圧および低消費電力であり、発光型の表示装置には見られない特徴を有することから、ラップトップや、ポータブルタイプのパーソナルコンピュータやワードプロセッサなどのディスプレイとして広く用いられている。特に近年は、アクティブマトリクス型の液晶表示装置は、カラーブラウン管に変わる表示装置となりつつある。   Conventionally, a liquid crystal display device using this type of liquid crystal can be reduced in weight and thickness, has low driving voltage and low power consumption, and has characteristics that are not seen in a light emitting display device. It is widely used as a display for laptops, portable personal computers, word processors, and the like. In particular, in recent years, active matrix liquid crystal display devices are becoming display devices that are replaced with color cathode ray tubes.

そして、この種のアクティブマトリクス型の液晶表示装置としては、透明基板上に遮光層を設けるとともに、この遮光層の開口部に着色層を形成してから、これら着色層および遮光層上に共通電極を設けた後に、この共通電極上に配向膜が設けられた対向基板を備えている。さらに、この対向基板の透明基板に対向させた際に、この透明基板の遮光層に対向するように、この透明基板とは別個の透明基板上に薄膜トランジスタ(TFT)を形成してから、対向基板の着色層に対向するように透明基板上に画素電極を設けて、この画素電極を薄膜トランジスタに電気的に接続させる。そして、これら薄膜トランジスタおよび画素電極を含む透明基板上に配向膜を設けてアレイ基板とする。さらに、これら対向基板の配向膜とアレイ基板の配向膜との間に液晶組成物を挟み込んで液晶層を介在させてから、これら対向基板およびアレイ基板それぞれの外側に偏光板を貼り付けて液晶表示装置が構成されている。   In this type of active matrix liquid crystal display device, a light shielding layer is provided on a transparent substrate and a colored layer is formed in the opening of the light shielding layer, and then a common electrode is formed on the colored layer and the light shielding layer. Then, the counter substrate is provided with an alignment film provided on the common electrode. Furthermore, when the counter substrate is made to face the transparent substrate, a thin film transistor (TFT) is formed on a transparent substrate separate from the transparent substrate so as to face the light-shielding layer of the transparent substrate, and then the counter substrate. A pixel electrode is provided on the transparent substrate so as to face the colored layer, and the pixel electrode is electrically connected to the thin film transistor. Then, an alignment film is provided on a transparent substrate including these thin film transistors and pixel electrodes to form an array substrate. Further, a liquid crystal layer is interposed between the alignment film of the counter substrate and the alignment film of the array substrate, and a liquid crystal layer is interposed between them. The device is configured.

ところが、この液晶表示装置では、非発光型の表示装置であるため、屋外などの明るい環境下では表示させた画像の視認性が低下してしまう。そこで、この種の液晶表示装置としては、外光を反射する反射方式の液晶表示装置が知られている。そして、この反射方式の液晶表示装置のなかでも、アレイ基板のガラス基板上に積層された薄膜トランジスタおよび画素電極を覆う絶縁層の一部をくり抜いて、このくり抜いた部分を光の透過にて視認可能な透過領域とするとともに、このくり抜いていない絶縁層上に反射層を設けて光の反射にて目視可能とする反射領域とするマルチギャップ方式の液晶表示装置が知られている(例えば、特許文献1参照。)。
特開2003−186031号公報
However, since this liquid crystal display device is a non-light-emitting display device, the visibility of the displayed image is lowered in a bright environment such as outdoors. Therefore, as this type of liquid crystal display device, a reflective liquid crystal display device that reflects external light is known. Among the reflective liquid crystal display devices, a part of the insulating layer covering the thin film transistor and the pixel electrode laminated on the glass substrate of the array substrate is cut out, and the cut out part can be visually recognized by transmitting light. A multi-gap type liquid crystal display device is known in which a reflective layer is provided on the insulating layer that is not hollowed out and a reflective region that is visible by reflection of light (see, for example, Patent Documents). 1).
JP 2003-186031 A

しかしながら、上述したマルチギャップ方式の液晶表示装置では、アレイ基板のガラス基板上に積層された絶縁層の一部をくり抜いて、このくり抜いた部分を光の透過にて視認可能な透過領域とするとともに、このくり抜いていない絶縁層上に反射層を設けて光の反射にて視認可能な反射領域とする構成に過ぎないので、この液晶表示装置に、光の反射にて所定の文字や模様が視認可能となるすかしを設けることは容易ではないという問題を有している。   However, in the above-described multi-gap type liquid crystal display device, a part of the insulating layer laminated on the glass substrate of the array substrate is cut out, and the cut out part becomes a transmission region that can be visually recognized by light transmission. Since the reflective layer is provided on the insulating layer that is not hollowed out to form a reflective region that can be visually recognized by reflection of light, a predetermined character or pattern can be visually recognized on the liquid crystal display device by reflection of light. There is a problem that it is not easy to provide a watermark that is possible.

本発明は、このような点に鑑みなされたもので、すかしを設けることができる液晶表示装置およびその製造方法を提供することを目的とする。   The present invention has been made in view of these points, and an object thereof is to provide a liquid crystal display device capable of providing a watermark and a method for manufacturing the same.

本発明は、透光性基板と、前記透光性基板の一主面上に交差して配設された複数の走査線および信号線と、これら走査線および信号線にて囲まれた領域に設けられた複数の画素と、これら複数の画素に設けられ光の透過にて視認可能な透過領域と、前記複数の画素に設けられ光の反射にて視認可能な反射領域とを備えたアレイ基板と、前記アレイ基板の一主面に対向して配設された透光性基板を有する対向基板と、前記アレイ基板と前記対向基板との間に介在された液晶層とを具備し、前記アレイ基板および前記対向基板の少なくともいずれか一方の前記透過領域と前記反射領域との間に設けられた傾斜面と、前記傾斜面上に設けられた反射層とを備えたものである。   The present invention relates to a translucent substrate, a plurality of scanning lines and signal lines arranged intersecting on one main surface of the translucent substrate, and a region surrounded by the scanning lines and signal lines. An array substrate comprising a plurality of pixels provided, a transmission region provided in the plurality of pixels and visible through light transmission, and a reflection region provided in the plurality of pixels and visible through light reflection And a counter substrate having a translucent substrate disposed to face one main surface of the array substrate, and a liquid crystal layer interposed between the array substrate and the counter substrate, An inclined surface provided between the transmissive region and the reflective region of at least one of the substrate and the counter substrate, and a reflective layer provided on the inclined surface.

そして、透光性基板の一主面上に交差して配設された複数の走査線および信号線にて囲まれた領域に設けられた各画素が光の透過にて視認可能な透過領域と光の反射にて視認可能な反射領域とを有するアレイ基板と、このアレイ基板の一主面に対向して配設された透光性基板を有する対向基板との少なくともいずれか一方の透過領域と反射領域との間に対向する位置に傾斜面を設けるとともに、この傾斜面上に反射層を設けた。この結果、この反射層を所定の文字や模様などとすることによって、この反射層によって光の反射にて所定の文字や模様が視認可能となるから、すかしを設けることができる。   Each pixel provided in a region surrounded by a plurality of scanning lines and signal lines arranged intersecting on one main surface of the translucent substrate is a transmission region that can be visually recognized by light transmission. A transmissive region of at least one of an array substrate having a reflective region visually recognizable by reflection of light, and a counter substrate having a translucent substrate disposed to face one main surface of the array substrate; An inclined surface was provided at a position facing the reflective region, and a reflective layer was provided on the inclined surface. As a result, by making this reflective layer a predetermined character or pattern, the predetermined character or pattern can be visually recognized by the reflection of light by this reflective layer, so that a watermark can be provided.

本発明によれば、アレイ基板および対向基板の少なくともいずれか一方の透過領域と反射領域との間に対向する位置に傾斜面を設けるとともに、この傾斜面上に反射層を設けて、この反射層の形状を所定の文字や模様などとすることによって、この反射層によって光の反射にて所定の文字や模様が視認可能となるから、すかしを設けることができる。   According to the present invention, an inclined surface is provided at a position facing between the transmissive region and the reflective region of at least one of the array substrate and the counter substrate, and a reflective layer is provided on the inclined surface. By making the shape of the predetermined character or pattern, or the like, the predetermined character or pattern can be visually recognized by the reflection of light by the reflection layer, so that a watermark can be provided.

以下、本発明の液晶表示装置の第1の実施の形態の構成を図1および図2を参照して説明する。   The configuration of the first embodiment of the liquid crystal display device of the present invention will be described below with reference to FIG. 1 and FIG.

図1および図2において、1は液晶表示装置としての液晶表示素子で、この液晶表示素子1は、マルチギャップ方式であるとともに非発光型の表示装置である。さらに、この液晶表示素子1は、アクティブマトリクス型である。そして、この液晶表示素子1は、ボトムゲートタイプの略矩形平板状のアレイ基板2を備えている。このアレイ基板2は、略透明な矩形平板状の第一基板としてのガラス基板3を有している。このガラス基板3は、透光性を有するとともに電気的な絶縁性を有する透明基板としての透光性基板である。また、このガラス基板3の一主面である表面上には、図示しないアンダーコート層が積層されて成膜されている。   1 and 2, reference numeral 1 denotes a liquid crystal display element as a liquid crystal display device. The liquid crystal display element 1 is a multi-gap type and a non-light emitting display device. Further, the liquid crystal display element 1 is an active matrix type. The liquid crystal display element 1 includes a bottom gate type substantially rectangular flat plate array substrate 2. The array substrate 2 has a glass substrate 3 as a substantially transparent rectangular flat plate-like first substrate. The glass substrate 3 is a translucent substrate as a transparent substrate having translucency and electrical insulation. An undercoat layer (not shown) is laminated on the surface that is one main surface of the glass substrate 3.

そして、このアンダーコート層上には、複数の画素4がマトリクス状に設けられており、これら複数の画素4のそれぞれには、スイッチング素子としてのボトムゲート型の薄膜トランジスタ(TFT)5が設けられている。これら薄膜トランジスタ5は、TFT素子であって、走査線としてのゲート線である線状のゲート電極6を備えている。このゲート電極6は、例えばアルミニウム(Al)にて構成されており、アンダーコート層上に積層されて成膜されている。さらに、このゲート電極6は、ガラス基板3の幅方向に沿って等間隔に平行に離間されてアンダーコート層上に配設された図示しない複数の走査線に電気的に接続され、これら走査線に一体的に形成されている。   On the undercoat layer, a plurality of pixels 4 are provided in a matrix, and each of the plurality of pixels 4 is provided with a bottom gate type thin film transistor (TFT) 5 as a switching element. Yes. These thin film transistors 5 are TFT elements and include a linear gate electrode 6 which is a gate line as a scanning line. The gate electrode 6 is made of, for example, aluminum (Al), and is deposited on the undercoat layer. Further, the gate electrode 6 is electrically connected to a plurality of scanning lines (not shown) disposed on the undercoat layer and spaced apart at equal intervals along the width direction of the glass substrate 3. Are integrally formed.

さらに、これらゲート電極6を含むアンダーコート層上の全面には、絶縁性を有する絶縁層であるゲート絶縁膜7が積層されている。このゲート絶縁膜7は、例えば二酸化珪素(SiO)にて構成されている。さらに、ゲート電極6に対向したゲート絶縁膜7上には、活性層としての島状の半導体層8が積層されている。この半導体層8は、例えばアモルファスシリコン(a−Si)にて構成されている。さらに、この半導体層8は、ゲート絶縁膜7を介したゲート電極6上に設けられており、このゲート電極6より若干大きな幅寸法を有している。 Further, a gate insulating film 7 which is an insulating layer having an insulating property is laminated on the entire surface of the undercoat layer including the gate electrode 6. This gate insulating film 7 is made of, for example, silicon dioxide (SiO 2 ). Further, an island-shaped semiconductor layer 8 as an active layer is stacked on the gate insulating film 7 facing the gate electrode 6. The semiconductor layer 8 is made of, for example, amorphous silicon (a-Si). Further, the semiconductor layer 8 is provided on the gate electrode 6 with the gate insulating film 7 interposed therebetween, and has a slightly larger width dimension than the gate electrode 6.

また、半導体層8上には、互いに電気的に絶縁されて信号線としてのソース電極11およびドレイン電極12のそれぞれが積層されている。これらソース電極11およびドレイン電極12は、例えばクロム(Cr)にて構成されている。ここで、これらソース電極11は、ガラス基板3の縦方向に沿って等間隔に平行に離間されて設けられている。したがって、これらソース電極11および走査線は、ガラス基板3上に直交して交差して格子状であるマトリクス状に配線されている。そして、これら走査線およびソース電極11にて囲まれた領域のそれぞれに画素4が設けられている。また、これら走査線およびソース電極11の各交点に対応して、画素電極21および薄膜トランジスタ5のそれぞれが各画素4毎に設けられている。   On the semiconductor layer 8, a source electrode 11 and a drain electrode 12 as signal lines are stacked so as to be electrically insulated from each other. These source electrode 11 and drain electrode 12 are made of, for example, chromium (Cr). Here, these source electrodes 11 are provided in parallel at equal intervals along the longitudinal direction of the glass substrate 3. Therefore, the source electrodes 11 and the scanning lines are wired in a matrix shape that is in a lattice shape so as to intersect perpendicularly on the glass substrate 3. A pixel 4 is provided in each of the regions surrounded by the scanning lines and the source electrode 11. A pixel electrode 21 and a thin film transistor 5 are provided for each pixel 4 corresponding to each intersection of the scanning line and the source electrode 11.

さらに、これらソース電極11は、長手方向の一端部が半導体層8上に積層されており、この半導体層8上に積層されている以外の部分はゲート絶縁膜7上に積層されている。さらに、ドレイン電極12は、ソース電極11に相対する側の長手方向の一端部が、このソース電極11の一端部に対して電気的に絶縁された状態で、半導体層8上に積層されており、この半導体層8上に積層されている以外の部分がソース電極11とは反対側のゲート絶縁膜7上に積層されている。   Further, one end of the source electrode 11 in the longitudinal direction is stacked on the semiconductor layer 8, and the portion other than the stack on the semiconductor layer 8 is stacked on the gate insulating film 7. Further, the drain electrode 12 is laminated on the semiconductor layer 8 with one end in the longitudinal direction on the side facing the source electrode 11 being electrically insulated from one end of the source electrode 11. The portions other than those laminated on the semiconductor layer 8 are laminated on the gate insulating film 7 on the side opposite to the source electrode 11.

さらに、これら半導体層8、ソース電極11およびドレイン電極12を含むゲート絶縁膜7上の全面には、絶縁性を有する絶縁層であるパッシベーション膜13が積層されている。このパッシベーション膜13は、図示しないフォトマスクを介したフォトエッチングによるパターニングが容易であることから感光性を有する有機樹脂である感光性樹脂にて形成されている。そして、このパッシベーション膜13には、このパッシベーション膜13を貫通してドレイン電極12に導通した導通部としての開口部であるコンタクトホール14が設けられている。このコンタクトホール14は、スルーホールであって、薄膜トランジスタ5の半導体層8の両側であるとともに、この薄膜トランジスタ5のドレイン電極12に貫通している。   Further, a passivation film 13 which is an insulating layer having insulating properties is laminated on the entire surface of the gate insulating film 7 including the semiconductor layer 8, the source electrode 11 and the drain electrode 12. The passivation film 13 is formed of a photosensitive resin that is an organic resin having photosensitivity because patterning by photoetching through a photomask (not shown) is easy. The passivation film 13 is provided with a contact hole 14 that is an opening as a conducting portion that penetrates the passivation film 13 and is conducted to the drain electrode 12. The contact hole 14 is a through hole and is on both sides of the semiconductor layer 8 of the thin film transistor 5 and penetrates the drain electrode 12 of the thin film transistor 5.

また、パッシベーション膜13には、このパッシベーション膜13を貫通してゲート絶縁膜7を露出させた断面凹弧状の凹部であるくり抜き部15が設けられている。このくり抜き部15は、薄膜トランジスタ5のドレイン電極12と、この薄膜トランジスタ5に隣接して設けられている別の薄膜トランジスタ5のソース電極11との間に設けられている。さらに、このくり抜き部15は、薄膜トランジスタ5のソース電極11が位置する側とは反対側のドレイン電極12の外側に設けられている。   Further, the passivation film 13 is provided with a hollow portion 15 that is a recess having a concave arc shape in cross section through the passivation film 13 and exposing the gate insulating film 7. The hollowed portion 15 is provided between the drain electrode 12 of the thin film transistor 5 and the source electrode 11 of another thin film transistor 5 provided adjacent to the thin film transistor 5. Further, the hollowed portion 15 is provided outside the drain electrode 12 on the side opposite to the side where the source electrode 11 of the thin film transistor 5 is located.

そして、このくり抜き部15の両側面部には、このくり抜き部15の底部側から開口側に向けて拡開したテーパ状のテーパ部としての傾斜面部16,17が設けられている。ここで、薄膜トランジスタ5のドレイン電極12側の側面部に傾斜面部16が設けられており、この傾斜面部16に対向する側の側面部に傾斜面部17が形成されている。さらに、これら傾斜面部16,17間には、くり抜き部15の底部を構成する底面部18が設けられている。この底面部18は、くり抜き部15にて露出したゲート絶縁膜7の上側面にて構成されている。   Further, inclined surface portions 16 and 17 as tapered tapered portions that are widened from the bottom side of the cutout portion 15 toward the opening side are provided on both side surface portions of the cutout portion 15. Here, an inclined surface portion 16 is provided on the side surface portion of the thin film transistor 5 on the drain electrode 12 side, and an inclined surface portion 17 is formed on the side surface portion on the side facing the inclined surface portion 16. Further, a bottom surface portion 18 constituting the bottom portion of the cutout portion 15 is provided between the inclined surface portions 16 and 17. The bottom surface portion 18 is constituted by the upper side surface of the gate insulating film 7 exposed at the cutout portion 15.

さらに、半導体層8に対向する部分を除いたパッシベーション膜13およびくり抜き部15上には、ITO(Indium Tin Oxide)にて構成された透明な画素電極21が積層されて設けられている。この画素電極21は、コンタクトホール14を介して薄膜トランジスタ5のドレイン電極12に電気的に接続されている。したがって、この画素電極21は、薄膜トランジスタ5にて駆動が制御される。また、この画素電極21は、薄膜トランジスタ5のドレイン電極12の半導体層8上に積層された部分より外側から、この薄膜トランジスタ5に隣接する別の薄膜トランジスタ5のソース電極11の半導体層8上に積層された部分より外側までに亘って一面に連続して積層されている。すなわち、この画素電極21は、くり抜き部15の両傾斜面部16,17および底面部18のそれぞれをも連続して一体的に覆っており、これら両傾斜面部16,17および底面部18それぞれの表面に沿って積層されている。   Further, a transparent pixel electrode 21 made of ITO (Indium Tin Oxide) is laminated and provided on the passivation film 13 and the cutout portion 15 excluding the portion facing the semiconductor layer 8. The pixel electrode 21 is electrically connected to the drain electrode 12 of the thin film transistor 5 through the contact hole 14. Therefore, the driving of the pixel electrode 21 is controlled by the thin film transistor 5. The pixel electrode 21 is laminated on the semiconductor layer 8 of the source electrode 11 of another thin film transistor 5 adjacent to the thin film transistor 5 from the outside of the portion laminated on the semiconductor layer 8 of the drain electrode 12 of the thin film transistor 5. It is laminated | stacked continuously on the one surface over the outer side from the part. That is, the pixel electrode 21 continuously and integrally covers both the inclined surface portions 16 and 17 and the bottom surface portion 18 of the cut-out portion 15, and the surface of each of the inclined surface portions 16 and 17 and the bottom surface portion 18 is integrated. It is laminated along.

そして、薄膜トランジスタ5のドレイン電極12上からくり抜き部15の傾斜面部16までに亘る画素電極21上と、このくり抜き部15の傾斜面部17側の開口縁から隣接する他の薄膜トランジスタ5のソース電極11上までに亘る画素電極21上とのそれぞれには、ガラス基板3の表面側から入射する光を反射する反射層22がそれぞれ連続して積層されて設けられている。この反射層22は、入射する光を反射する性質を有するとともに、平面視で画素電極21の約60%の面積を有している。さらに、この反射層22は、400nm以上700nm以下の波長の光、すなわち赤色光から紫色光までの可視光に対して90%以上の表面反射率を有するアルミニウムなどにて構成されている。   Then, the pixel electrode 21 extends from the drain electrode 12 of the thin film transistor 5 to the inclined surface portion 16 of the cutout portion 15 and the source electrode 11 of another thin film transistor 5 adjacent to the opening edge on the inclined surface portion 17 side of the cutout portion 15. Reflective layers 22 for reflecting light incident from the surface side of the glass substrate 3 are successively laminated on the pixel electrodes 21 extending up to the above. The reflection layer 22 has a property of reflecting incident light and has an area of about 60% of the pixel electrode 21 in plan view. Further, the reflection layer 22 is made of aluminum having a surface reflectance of 90% or more with respect to light having a wavelength of 400 nm to 700 nm, that is, visible light from red light to violet light.

ここで、各画素4の反射層22にて覆われた領域が、光の反射にて視認可能である反射方式の表示が可能な反射領域としての反射方式領域23となる。また、各画素4の反射層22にて覆われていない領域が、光の透過にて視認可能である透過方式の表示が可能な透過領域としての透過方式領域24となる。さらに、これら反射方式領域23および透過方式領域24は、各画素4内の反射層22を有する部分が反射方式領域23とされ、これら各画素4内の反射層22を有しない部分が透過方式領域24とされている。したがって、これら反射方式領域23および透過方式領域24のそれぞれは、アレイ基板2の各画素4内に混在されている。さらに、くり抜き部15の各傾斜面部16,17は、反射方式領域23と透過方式領域24との間の境界である境界部25,26に設けられている。また、この反射方式領域23にはパッシベーション膜13が設けられており、透過方式領域24にはパッシベーション膜13が設けられていない。   Here, the area covered with the reflection layer 22 of each pixel 4 becomes a reflection system area 23 as a reflection area capable of displaying in a reflection system that can be visually recognized by reflection of light. In addition, a region that is not covered by the reflective layer 22 of each pixel 4 becomes a transmission method region 24 as a transmission region that can be displayed in a transmission method that is visible through light transmission. Further, in the reflection method region 23 and the transmission method region 24, a portion having the reflection layer 22 in each pixel 4 is a reflection method region 23, and a portion not having the reflection layer 22 in each pixel 4 is a transmission method region. 24. Therefore, each of the reflection method region 23 and the transmission method region 24 is mixed in each pixel 4 of the array substrate 2. Further, the inclined surface portions 16 and 17 of the cutout portion 15 are provided at boundary portions 25 and 26 that are boundaries between the reflection method region 23 and the transmission method region 24. In addition, a passivation film 13 is provided in the reflection method region 23, and no passivation film 13 is provided in the transmission method region 24.

さらに、反射方式領域23中のくり抜き部15の傾斜面部16を覆う反射層22は、液晶表示素子1を傾けた際に、所望の文字や模様が浮かび出る形状に加工することによって、この液晶表示素子1にすかしを形成できるすかし形成領域としてのすかし形成部27となる。すなわち、このすかし形成部27は、液晶表示素子1を所定の角度で傾けて視認した際に外光が反射し、このすかし形成部27の反射層22に設けられている所定の画像を目視可能とさせる。このため、図2に示すように、液晶表示素子1の各画素4のすかし形成部27の反射層22を、特定の形状となるように配置することによって、いわゆる「すかし」技術のように、例えば会社のロゴマークや所有者のイニシャルなどの、予め作り込んだ任意の模様を浮かび上がらせることができる。   Further, the reflection layer 22 covering the inclined surface portion 16 of the cutout portion 15 in the reflection method region 23 is processed into a shape in which a desired character or pattern appears when the liquid crystal display element 1 is tilted. A watermark forming portion 27 is formed as a watermark forming region capable of forming a watermark in the element 1. That is, the watermark forming unit 27 reflects external light when the liquid crystal display element 1 is viewed at a predetermined angle, and a predetermined image provided on the reflective layer 22 of the watermark forming unit 27 is reflected. Make visible. Therefore, as shown in FIG. 2, the reflective layer 22 of the watermark forming portion 27 of each pixel 4 of the liquid crystal display element 1 is arranged so as to have a specific shape, so that the so-called “watermark” technique is achieved. In addition, it is possible to highlight any pre-made pattern such as a company logo mark or an owner's initial.

また、これら反射層22および画素電極21を含むパッシベーション膜13上の全面には、ポリイミドの配向処理にて形成された配向膜28が積層されている。   In addition, an alignment film 28 formed by an alignment process of polyimide is laminated on the entire surface of the passivation film 13 including the reflective layer 22 and the pixel electrode 21.

一方、アレイ基板2に対向してコモン基板としての矩形平板状の対向基板31が配設されている。この対向基板31は、略透明な矩形平板状の第二基板としてのガラス基板32を備えている。このガラス基板32は、透光性を有するとともに電気的な絶縁性を有する透明な透明基板としての透光性基板である。そして、このガラス基板32のアレイ基板2に対向した側の一主面である表面には、このガラス基板32をアレイ基板2のガラス基板3に対向させた際に、このガラス基板3上の各画素4に対応した光の三原色である赤(R)、緑(G)および青(B)に着色された三色の着色層にて構成されたカラーフィルタ層33が積層されている。このカラーフィルタ層33上には、ITOにて構成されたコモン電極としての共通電極である対向電極34が積層されている。この対向電極34上には、ポリイミドの配向処理にて形成された配向膜35が積層されている。   On the other hand, a rectangular flat plate-like counter substrate 31 as a common substrate is disposed facing the array substrate 2. The counter substrate 31 includes a glass substrate 32 as a second substrate having a substantially transparent rectangular flat plate shape. The glass substrate 32 is a translucent substrate as a transparent transparent substrate having translucency and electrical insulation. And, when the glass substrate 32 is made to face the glass substrate 3 of the array substrate 2 on the surface which is one main surface of the glass substrate 32 facing the array substrate 2, each surface on the glass substrate 3 A color filter layer 33 composed of three colored layers colored red (R), green (G), and blue (B), which are the three primary colors of light corresponding to the pixel 4, is laminated. On the color filter layer 33, a counter electrode 34 as a common electrode made of ITO is laminated. On the counter electrode 34, an alignment film 35 formed by a polyimide alignment process is laminated.

そして、この対向基板31の配向膜35とアレイ基板2の配向膜28とが基板間隙材としての図示しないスペーサを介して所定の間隙である液晶封止領域Aが形成されるように対向して配設されて貼り合わされている。このとき、これら対向基板31の配向膜35とアレイ基板2の配向膜28との間の液晶封止領域Aの幅寸法が、セルギャップBとなる。さらに、この液晶封止領域Aには、図示しない液晶組成物が注入されて封止されて光変調層としての液晶層36が形成されている。   Then, the alignment film 35 of the counter substrate 31 and the alignment film 28 of the array substrate 2 face each other so that a liquid crystal sealing region A having a predetermined gap is formed through a spacer (not shown) as a substrate gap material. Arranged and pasted together. At this time, the width dimension of the liquid crystal sealing region A between the alignment film 35 of the counter substrate 31 and the alignment film 28 of the array substrate 2 becomes the cell gap B. Further, in the liquid crystal sealing region A, a liquid crystal composition (not shown) is injected and sealed to form a liquid crystal layer 36 as a light modulation layer.

さらに、アレイ基板2および対向基板31それぞれのガラス基板3,32の他主面である裏面には、矩形平板状の偏光板37,38が積層されて貼り付けられている。また、アレイ基板2のガラス基板3の裏面に取り付けられた偏光板37の裏面には、背面光源としての面状光源である矩形平板状のバックライト39が対向して配設されている。このバックライト39は、面状の光をアレイ基板2に入射させて、このアレイ基板2上の薄膜トランジスタ5による画素電極21の制御によって、このアレイ基板2の各画素4の透過方式領域24に表示される各色を視認可能にさせる。   Further, rectangular plate-like polarizing plates 37 and 38 are laminated and attached to the back surfaces, which are the other main surfaces of the glass substrates 3 and 32 of the array substrate 2 and the counter substrate 31, respectively. Further, a rectangular flat plate-shaped backlight 39 serving as a planar light source as a back light source is disposed on the back surface of the polarizing plate 37 attached to the back surface of the glass substrate 3 of the array substrate 2. The backlight 39 makes planar light incident on the array substrate 2 and is displayed in the transmission system region 24 of each pixel 4 of the array substrate 2 by controlling the pixel electrode 21 by the thin film transistor 5 on the array substrate 2. Make each color visible.

この結果、液晶表示素子1は、各画素4の薄膜トランジスタ5をスイッチングして画素電極21に映像用信号を印加して液晶層36中の液晶組成物の配向を制御することによって、カラーフィルタ層33を透過する光を変調することで所定の画像を視認可能にさせる。   As a result, the liquid crystal display element 1 controls the orientation of the liquid crystal composition in the liquid crystal layer 36 by switching the thin film transistor 5 of each pixel 4 and applying a video signal to the pixel electrode 21 to thereby control the color filter layer 33. A predetermined image is made visible by modulating the light transmitted through.

次に、上記第1の実施の形態の液晶表示素子の製造方法を説明する。   Next, a method for manufacturing the liquid crystal display element of the first embodiment will be described.

まず、ガラス基板3上にアンダーコート層を形成してから、このアンダーコート層上にアルミニウム(Al)を膜厚約0.3μmほどスパッタリングにて成膜してからフォトリソグラフィにて所定の形状にパターニングしてゲート電極6を形成する。   First, after forming an undercoat layer on the glass substrate 3, an aluminum (Al) film is formed on the undercoat layer by sputtering to a predetermined shape by photolithography. The gate electrode 6 is formed by patterning.

次いで、このゲート電極6を含むアンダーコート層上に、二酸化ケイ素(SiO)で膜厚約0.15μmのゲート絶縁膜7を形成してから、このゲート絶縁膜7上のゲート電極6に対向した位置に、アモルファスシリコンにて半導体層8を形成する。 Next, on the undercoat layer including the gate electrode 6, a gate insulating film 7 having a thickness of about 0.15 μm is formed with silicon dioxide (SiO 2 ), and then opposed to the gate electrode 6 on the gate insulating film 7. A semiconductor layer 8 is formed from amorphous silicon at the position.

さらに、この半導体層8上の両側に、クロム(Cr)を膜厚約0.3μmほど成膜してソース電極11およびドレイン電極12を形成して薄膜トランジスタ5とする。   Further, chromium (Cr) is formed on both sides of the semiconductor layer 8 to a film thickness of about 0.3 μm to form the source electrode 11 and the drain electrode 12 to form the thin film transistor 5.

この後、この薄膜トランジスタ5を含み各画素内の透過方式領域24となる部分を除いたゲート絶縁膜7上に感光性樹脂を成膜して、くり抜き部15を有するパッシベーション膜13を形成してから、このパッシベーション膜13にコンタクトホール14を形成してドレイン電極12を露出させる。   Thereafter, a photosensitive resin is formed on the gate insulating film 7 excluding the portion including the thin film transistor 5 and serving as the transmission method region 24 in each pixel, and the passivation film 13 having the cutout portion 15 is formed. Then, a contact hole 14 is formed in the passivation film 13 to expose the drain electrode 12.

そして、このコンタクトホール14を含み薄膜トランジスタ5の半導体層8上を除くパッシベーション膜13上に、ITOを膜厚約0.1μmほど成膜して画素電極21を形成して、この画素電極21を薄膜トランジスタ5のドレイン電極12に電気的に接続させる。   Then, on the passivation film 13 including the contact hole 14 and excluding the semiconductor layer 8 of the thin film transistor 5, ITO is formed to a thickness of about 0.1 μm to form a pixel electrode 21. 5 is electrically connected to the drain electrode 12.

この後、この画素電極21上にアルミニウムを成膜して、この画素電極21の面積に対して約60%の面積を有する反射層22を設ける。このとき、この反射層22を、薄膜トランジスタ5のドレイン電極12上からくり抜き部15の傾斜面部16までに亘る画素電極21上と、このくり抜き部15の傾斜面部17側の開口縁から隣接する他の薄膜トランジスタ5のソース電極11上までに亘る画素電極21上とのそれぞれに積層する。   Thereafter, an aluminum film is formed on the pixel electrode 21, and a reflective layer 22 having an area of about 60% with respect to the area of the pixel electrode 21 is provided. At this time, the reflective layer 22 is placed on the pixel electrode 21 extending from the drain electrode 12 of the thin film transistor 5 to the inclined surface portion 16 of the hollow portion 15 and other adjacent edges from the opening edge on the inclined surface portion 17 side of the hollow portion 15. The thin film transistors 5 are stacked on the pixel electrode 21 extending over the source electrode 11.

この結果、画素電極21上が反射層22にて覆われていない領域が透過方式領域24となるとともに、この画素電極21上が反射層22にて覆われている領域が反射方式領域23となる。   As a result, a region where the pixel electrode 21 is not covered with the reflective layer 22 becomes a transmissive region 24, and a region where the pixel electrode 21 is covered with the reflective layer 22 becomes a reflective method region 23. .

さらに、液晶表示素子1にすかしを形成する場合には、特定の形状に対応させて各画素4毎に、これら各画素4のすかし形成部27の反射層22の有無を変化させて、この液晶表示素子1を所定の角度で傾けて視認した際に外光が反射して特定の形状が浮かび上がるようにする。すなわち、この液晶表示素子1のすかしを出したい画素4の傾斜面部16のみに反射層22を形成する。   Further, when forming a watermark on the liquid crystal display element 1, for each pixel 4 corresponding to a specific shape, the presence or absence of the reflective layer 22 of the watermark forming portion 27 of each pixel 4 is changed, When the liquid crystal display element 1 is viewed at a predetermined angle, external light is reflected so that a specific shape emerges. That is, the reflective layer 22 is formed only on the inclined surface portion 16 of the pixel 4 where the liquid crystal display element 1 is desired to be watermarked.

この結果、いわゆる「すかし」技術のように、例えば会社のロゴマークや所有者のイニシャルなどの任意の模様が液晶表示素子1に浮かび上がる。   As a result, as in the so-called “watermark” technology, for example, an arbitrary pattern such as a company logo mark or an owner's initial appears on the liquid crystal display element 1.

この後、この反射層22および画素電極21を含むパッシベーション膜13上の全面に、配向膜28を設けてアレイ基板2とする。   Thereafter, an alignment film 28 is provided on the entire surface of the passivation film 13 including the reflective layer 22 and the pixel electrode 21 to form the array substrate 2.

上述したように、上記第1の実施の形態によれば、各画素4に透過方式領域24および反射方式領域23のそれぞれが形成されたアレイ基板2の透過方式領域24のパッシベーション膜13を凹状にくり抜いて、傾斜面部16,17が両側面に形成されたくり抜き部15を形成するとともに、このくり抜き部15の薄膜トランジスタ5寄りの傾斜面部16上に、アレイ基板2の反射方式領域23に設けられている反射層22を形成した。この結果、液晶表示素子1を所定の角度で傾けた状態で、この液晶表示素子1のアレイ基板2のくり抜き部15の傾斜面部16上に積層されている反射層22を、外光の反射にて目視できるようになる。   As described above, according to the first embodiment, the passivation film 13 in the transmission method region 24 of the array substrate 2 in which each of the transmission method region 24 and the reflection method region 23 is formed in each pixel 4 is recessed. A hollow portion 15 is formed in which the inclined surface portions 16 and 17 are formed on both side surfaces, and the reflection surface region 23 of the array substrate 2 is provided on the inclined surface portion 16 near the thin film transistor 5 of the hollow portion 15. A reflective layer 22 was formed. As a result, in a state where the liquid crystal display element 1 is tilted at a predetermined angle, the reflection layer 22 laminated on the inclined surface portion 16 of the cutout portion 15 of the array substrate 2 of the liquid crystal display element 1 is used to reflect outside light. Will be visible.

このため、この反射層22のくり抜き部15の傾斜面部16を覆う部分をすかし形成部27として、特定の形状に対応させて各画素4毎に反射層22の形成の変化させることにより、液晶表示素子1を所定の角度で傾けて視認した際に外光が反射して特定の形状が浮かび上がるようになる。したがって、この特定の形状を、図2に示すように、例えば会社のロゴマーク「TMD」や所有者のイニシャルなどの任意の模様とすることによって、この任意の模様をすかしとして液晶表示素子1に設けることができる。よって、この液晶表示素子1に、いわゆる「すかし」という新たな機能を付加できる。   For this reason, the portion of the reflective layer 22 that covers the inclined surface portion 16 of the hollowed portion 15 is used as a watermark forming portion 27 to change the formation of the reflective layer 22 for each pixel 4 in correspondence with a specific shape, so that the liquid crystal When the display element 1 is viewed at a predetermined angle, external light is reflected and a specific shape emerges. Therefore, as shown in FIG. 2, the specific shape is set to an arbitrary pattern such as a company logo mark “TMD” or an initial of the owner, for example, and the liquid crystal display element 1 is displayed with the arbitrary pattern as a watermark. Can be provided. Therefore, a new function called “watermark” can be added to the liquid crystal display element 1.

なお、上記第1の実施の形態では、液晶表示素子1を所定の角度で傾けた状態で視認することにより、この液晶表示素子1の各画素4のすかし形成部27に設けた反射層22が目視可能となって、特定の形状がすかしとして浮かび上がるように構成したが、図3に示す第2の実施の形態のように、すかし形成部27に設けた反射層22bを画像表示用の反射層22aとは別個に形成し、このすかし形成部27上の反射層22bを画像表示用の薄膜トランジスタ5aとは別個の薄膜トランジスタ5bにて液晶駆動させて視認可能にすることもできる。   In the first embodiment, the reflective layer 22 provided in the watermark forming portion 27 of each pixel 4 of the liquid crystal display element 1 is viewed by tilting the liquid crystal display element 1 at a predetermined angle. However, the reflective layer 22b provided in the watermark forming portion 27 is displayed as an image as in the second embodiment shown in FIG. The reflective layer 22a is formed separately from the reflective layer 22a, and the reflective layer 22b on the watermark forming portion 27 can be made visible by driving the liquid crystal with a thin film transistor 5b separate from the thin film transistor 5a for image display.

具体的に、この液晶表示素子1は、ガラス基板3のアンダーコート層上に、各画素4に対応して画像表示用の第1の半導体層8aとすかし駆動用の第2の半導体層8bとのそれぞれが設けられている。これら第1の半導体層8aおよび第2の半導体層8bは、それぞれチャネル領域41を備えており、これらチャネル領域41の両側にソース領域42およびドレイン領域43が連続して設けられている。そして、これら第1の半導体層8aおよび第2の半導体層8bを含むアンダーコート層上の全面にゲート絶縁膜7が積層されている。さらに、このゲート絶縁膜7上の各第1の半導体層8aおよび第2の半導体層8bに対向する位置に、ゲート電極6が積層されている。   Specifically, the liquid crystal display element 1 includes a first semiconductor layer 8a for image display and a second semiconductor layer 8b for driving a watermark corresponding to each pixel 4 on the undercoat layer of the glass substrate 3. And each is provided. Each of the first semiconductor layer 8a and the second semiconductor layer 8b includes a channel region 41, and a source region 42 and a drain region 43 are continuously provided on both sides of the channel region 41. A gate insulating film 7 is laminated on the entire surface of the undercoat layer including the first semiconductor layer 8a and the second semiconductor layer 8b. Further, a gate electrode 6 is laminated on the gate insulating film 7 at a position facing each of the first semiconductor layer 8a and the second semiconductor layer 8b.

そして、このゲート電極6を含むゲート絶縁膜7上の全面には、絶縁層である層間絶縁膜44が積層されて設けられている。この層間絶縁膜44のゲート電極6の両側には、この層間絶縁膜44およびゲート絶縁膜7を貫通して各第1の半導体層8aおよび第2の半導体層8bのソース領域42およびドレイン領域43のそれぞれに導通した導通部としての開口部であるコンタクトホール45,46が設けられている。そして、これら第1の半導体層8aおよび第2の半導体層8bそれぞれのソース領域42に導通したコンタクトホール45を含む層間絶縁膜44上にソース電極11が設けられている。このため、このソース電極11は、コンタクトホール45を介して第1の半導体層8aあるいは第2の半導体層8bのソース領域42に電気的に接続されている。また、これら第1の半導体層8aおよび第2の半導体層8bそれぞれのドレイン領域43に導通したコンタクトホール46を含む層間絶縁膜44上にドレイン電極12が設けられている。このため、これらドレイン電極12は、コンタクトホール46を介して第1の半導体層8aあるいは第2の半導体層8bのドレイン領域43に電気的に接続されている。さらに、これらソース電極11およびドレイン電極12は、所定の間隙を介して設けられて電気的に絶縁されている。   An interlayer insulating film 44 that is an insulating layer is laminated on the entire surface of the gate insulating film 7 including the gate electrode 6. On both sides of the gate electrode 6 of the interlayer insulating film 44, the source region 42 and the drain region 43 of each of the first semiconductor layer 8a and the second semiconductor layer 8b penetrate through the interlayer insulating film 44 and the gate insulating film 7. Contact holes 45 and 46 are provided as opening portions which are conductive portions. Then, the source electrode 11 is provided on the interlayer insulating film 44 including the contact hole 45 conducted to the source region 42 of each of the first semiconductor layer 8a and the second semiconductor layer 8b. Therefore, the source electrode 11 is electrically connected to the source region 42 of the first semiconductor layer 8a or the second semiconductor layer 8b through the contact hole 45. Further, the drain electrode 12 is provided on the interlayer insulating film 44 including the contact hole 46 conducted to the drain region 43 of each of the first semiconductor layer 8a and the second semiconductor layer 8b. Therefore, these drain electrodes 12 are electrically connected to the drain region 43 of the first semiconductor layer 8a or the second semiconductor layer 8b through the contact hole 46. Further, the source electrode 11 and the drain electrode 12 are provided through a predetermined gap and are electrically insulated.

よって、これら第1の半導体層8a、ゲート電極6、ソース電極11およびドレイン電極12によって、画像表示用の薄膜トランジスタ5aが構成されている。また、各第2の半導体層8b、ゲート電極6、ソース電極11およびドレイン電極12によって、すかし駆動用の薄膜トランジスタ5bが構成されている。ここで、これらすかし駆動用の薄膜トランジスタ5bは、画像表示用の薄膜トランジスタ5aのソース電極11が設けられている側に、ソース電極11が設けられている。したがって、これら薄膜トランジスタ5a,5bは、互いに対向する側にソース電極11が設けられており、相対する側にドレイン電極12が設けられている。さらに、これら薄膜トランジスタ5a,5bのそれぞれは、第1の半導体層8aあるいは第2の半導体層8b上にゲート電極6が設けられたトップゲートタイプである。   Therefore, the first semiconductor layer 8a, the gate electrode 6, the source electrode 11 and the drain electrode 12 constitute a thin film transistor 5a for image display. The second semiconductor layer 8b, the gate electrode 6, the source electrode 11 and the drain electrode 12 form a watermark driving thin film transistor 5b. Here, in the thin film transistor 5b for watermark driving, the source electrode 11 is provided on the side where the source electrode 11 is provided of the thin film transistor 5a for image display. Therefore, in these thin film transistors 5a and 5b, the source electrode 11 is provided on the opposite side, and the drain electrode 12 is provided on the opposite side. Further, each of the thin film transistors 5a and 5b is a top gate type in which the gate electrode 6 is provided on the first semiconductor layer 8a or the second semiconductor layer 8b.

また、これらソース電極11およびドレイン電極12を含む層間絶縁膜44上に、パッシベーション膜13が積層されている。そして、このパッシベーション膜13に、各薄膜トランジスタ5a,5bのドレイン電極12に導通したコンタクトホール14が設けられている。さらに、このパッシベーション膜13の画像表示用の薄膜トランジスタ5aのドレイン電極12とすかし表示用の薄膜トランジスタ5bのドレイン電極12との間に、両側面に傾斜面部16,17が設けられたくり抜き部15が設けられている。   In addition, a passivation film 13 is laminated on the interlayer insulating film 44 including the source electrode 11 and the drain electrode 12. The passivation film 13 is provided with a contact hole 14 connected to the drain electrode 12 of each thin film transistor 5a, 5b. Further, a hollow portion 15 having inclined surface portions 16 and 17 provided on both side surfaces is provided between the drain electrode 12 of the thin film transistor 5a for image display of the passivation film 13 and the drain electrode 12 of the thin film transistor 5b for watermark display. Is provided.

そして、画像表示用の薄膜トランジスタ5aのドレイン電極12に導通したコンタクトホール14を含むパッシベーション膜13上に、画像表示用の画素電極21aが積層されて設けられている。この画素電極21aは、画像表示用の薄膜トランジスタ5aのドレイン電極12に電気的に接続されており、くり抜き部15の底面部18からすかし駆動用の薄膜トランジスタ5bのソース電極11上までに亘って設けられている。さらに、すかし表示用の薄膜トランジスタ5bのドレイン電極12に導通したコンタクトホール14を含むパッシベーション膜13上に、すかし表示用の画素電極21bが積層されて設けられている。この画素電極21bは、すかし表示用の薄膜トランジスタ5bのドレイン電極12に電気的に接続されており、このドレイン電極12上からくり抜き部15の傾斜面部16までに亘って設けられている。さらに、この画素電極21bは、画像表示用の画素電極21aとは電気的に独立されて絶縁されており、独自の電圧印加が可能な構造とされている。   Then, an image display pixel electrode 21a is laminated on the passivation film 13 including the contact hole 14 connected to the drain electrode 12 of the image display thin film transistor 5a. This pixel electrode 21a is electrically connected to the drain electrode 12 of the thin film transistor 5a for image display, and is provided from the bottom surface portion 18 of the hollowed portion 15 to the source electrode 11 of the thin film transistor 5b for watermark driving. It has been. Further, a pixel electrode 21b for watermark display is provided on the passivation film 13 including the contact hole 14 connected to the drain electrode 12 of the thin film transistor 5b for watermark display. The pixel electrode 21b is electrically connected to the drain electrode 12 of the thin film transistor 5b for watermark display, and is provided from the drain electrode 12 to the inclined surface portion 16 of the cutout portion 15. Further, the pixel electrode 21b is electrically isolated from the pixel electrode 21a for image display and insulated, and has a structure capable of applying a unique voltage.

また、画像表示用の画素電極21a上には、反射方式領域23を構成する画像表示用の反射層22aが積層されて設けられている。この反射層22aは、くり抜き部15の傾斜面部17の上端縁からすかし駆動用の薄膜トランジスタ5bのソース電極11上までに亘った画素電極21a上に設けられている。このため、各画素4内の反射層22aにて覆われている領域が、反射方式領域23となる。また、各画素4内の画素電極21aにて覆われ反射層22aにて覆われていない領域が、透過方式領域24となる。   In addition, a reflection layer 22a for image display constituting the reflection method region 23 is laminated on the pixel electrode 21a for image display. The reflective layer 22a is provided on the pixel electrode 21a extending from the upper end edge of the inclined surface portion 17 of the hollow portion 15 to the source electrode 11 of the thin film transistor 5b for watermark driving. For this reason, the region covered with the reflective layer 22 a in each pixel 4 is the reflection method region 23. In addition, a region covered by the pixel electrode 21a and not covered by the reflective layer 22a in each pixel 4 is a transmission method region 24.

さらに、すかし表示用の画素電極21b上には、すかし表示用の反射層22bが設けられている。この反射層22bは、すかし表示用の画素電極21b全面に設けられている。したがって、この反射層22bは、すかし表示用の薄膜トランジスタ5bによるすかし表示用の画素電極21bの駆動によって、この反射層22bを視認可能にさせる。よって、この反射層22bは、アレイ基板2の画像表示用の薄膜トランジスタ5aとは別個のすかし表示用の薄膜トランジスタ5bによるすかし表示用の画素電極21bの制御を介した液晶層36の変調によって駆動可能に設けられている。すなわち、この反射層22bは、画像表示用の画素電極21とは別のすかし表示用の画素電極21bにて液晶駆動が可能に設けられている。そして、これら各反射層22a,22bおよび画素電極21a,21bのそれぞれを含んだパッシベーション膜13の全面に配向膜28が積層されてアレイ基板2とされている。   Further, a reflective layer 22b for watermark display is provided on the pixel electrode 21b for watermark display. The reflective layer 22b is provided on the entire surface of the pixel electrode 21b for watermark display. Therefore, the reflection layer 22b is made visible by driving the pixel electrode 21b for watermark display by the thin film transistor 5b for watermark display. Therefore, the reflective layer 22b is driven by modulation of the liquid crystal layer 36 through control of the pixel electrode 21b for watermark display by the thin film transistor 5b for watermark display which is different from the thin film transistor 5a for image display on the array substrate 2. It is possible. That is, the reflective layer 22b is provided so that the liquid crystal can be driven by the watermark display pixel electrode 21b different from the image display pixel electrode 21. An alignment film 28 is laminated on the entire surface of the passivation film 13 including each of the reflective layers 22a and 22b and the pixel electrodes 21a and 21b to form the array substrate 2.

次に、上記第2の実施の形態の液晶表示素子の製造方法を説明する。   Next, a method for manufacturing the liquid crystal display element of the second embodiment will be described.

まず、ガラス基板3上にアンダーコート層を形成する。次いで、このアンダーコート層上に、図示しないアモルファスシリコン膜を成膜してから、このアモルファスシリコン膜の表面にレーザを照射して加熱溶融させるエキシマレーザアニール(Excimer Laser Anneal:ELA)法で、このアモルファスシリコン膜をポリシリコン膜化する。   First, an undercoat layer is formed on the glass substrate 3. Next, an amorphous silicon film (not shown) is formed on the undercoat layer, and then the excimer laser annealing (ELA) method in which the surface of the amorphous silicon film is heated and melted by laser irradiation. The amorphous silicon film is turned into a polysilicon film.

この後、フォトリソグラフィにて所定の形状にパターニングして、ポリシリコンにて構成された第1の半導体層8aおよび第2の半導体層8bのそれぞれを形成する。   Thereafter, the first semiconductor layer 8a and the second semiconductor layer 8b made of polysilicon are formed by patterning into a predetermined shape by photolithography.

次いで、これら第1の半導体層8aおよび第2の半導体層8bを含むアンダーコート層上に、ニ酸化珪素を膜厚約0.15μmほど成膜してゲート絶縁膜7を形成する。   Next, on the undercoat layer including the first semiconductor layer 8a and the second semiconductor layer 8b, silicon dioxide is formed to a thickness of about 0.15 μm to form the gate insulating film 7.

この後、このゲート絶縁膜7上の第1の半導体層8aおよび第2の半導体層8bに対向する位置に、アルミニウムを膜厚約0.3μmほどスパッタリングにて成膜してからフォトリソグラフィにて所定の形状にパターニングしてゲート電極6を形成する。   Thereafter, aluminum is deposited by sputtering to a position on the gate insulating film 7 facing the first semiconductor layer 8a and the second semiconductor layer 8b to a thickness of about 0.3 μm, and then by photolithography. The gate electrode 6 is formed by patterning into a predetermined shape.

さらに、これらゲート電極6を含むゲート絶縁膜7上に、二酸化珪素あるいは窒化珪素などを膜厚約1μmほど成膜して層間絶縁膜44を形成してから、この層間絶縁膜44をフォトリソグラフィしてコンタクトホール45,46を形成する。   Further, an interlayer insulating film 44 is formed on the gate insulating film 7 including these gate electrodes 6 by depositing silicon dioxide, silicon nitride or the like to a thickness of about 1 μm, and then the interlayer insulating film 44 is photolithography. Contact holes 45 and 46 are formed.

この後、これらコンタクトホール45,46を含む層間絶縁膜44上に、クロムを約0.3μmほど成膜してからパターニングしてソース電極11およびドレイン電極12を形成して、画像表示用の薄膜トランジスタ5aと、すかし表示用の薄膜トランジスタ5bとのそれぞれを各画素4内に形成する。   Thereafter, on the interlayer insulating film 44 including the contact holes 45 and 46, about 0.3 μm of chromium is formed and then patterned to form the source electrode 11 and the drain electrode 12, and the thin film transistor for image display Each of 5a and a thin film transistor 5b for watermark display is formed in each pixel 4.

次いで、これらソース電極11およびドレイン電極12を含む層間絶縁膜44上の全面に、パッシベーション膜13を形成してから、このパッシベーション膜13をパターニングしてくり抜き部15およびコンタクトホール14を形成して、これらコンタクトホール14にて各薄膜トランジスタ5a,5bそれぞれのドレイン電極12を露出させる。   Next, a passivation film 13 is formed on the entire surface of the interlayer insulating film 44 including the source electrode 11 and the drain electrode 12, and then the passivation film 13 is patterned to form a punched portion 15 and a contact hole 14. Through these contact holes 14, the drain electrodes 12 of the thin film transistors 5a and 5b are exposed.

そして、画像表示用の薄膜トランジスタ5aのドレイン電極12に導通したコンタクトホール14を含むパッシベーション膜13上に画像表示用の画素電極21aを形成するとともに、すかし表示用の薄膜トランジスタ5bのドレイン電極12に導通したコンタクトホール14を含むパッシベーション膜13上にすかし表示用の画素電極21bを形成する。   Then, the pixel electrode 21a for image display is formed on the passivation film 13 including the contact hole 14 connected to the drain electrode 12 of the thin film transistor 5a for image display, and the conductive film is connected to the drain electrode 12 of the thin film transistor 5b for watermark display. A pixel electrode 21b for watermark display is formed on the passivation film 13 including the contact hole 14.

さらに、画像表示用の画素電極21a上の一部に画像表示用の反射層22aを形成して、この反射層22aが設けられている部分を反射方式領域23とするとともに、この反射層22aが設けられていない部分を透過方式領域24とする。   Further, a reflection layer 22a for image display is formed on a part of the pixel electrode 21a for image display, and a portion where the reflection layer 22a is provided is used as a reflection method region 23, and the reflection layer 22a The portion not provided is defined as a transmission method region 24.

また、すかし表示用の画素電極21a上にすかし表示用の反射層22bを形成して、くり抜き部15の傾斜面部16上にすかし形成部27を形成する。   Further, a reflective layer 22b for watermark display is formed on the pixel electrode 21a for watermark display, and a watermark forming portion 27 is formed on the inclined surface portion 16 of the hollow portion 15.

この後、これら反射層22a,22bおよび画素電極21a,21bを含むパッシベーション膜13上に配向膜28を形成してアレイ基板2とする。   Thereafter, an alignment film 28 is formed on the passivation film 13 including the reflective layers 22a and 22b and the pixel electrodes 21a and 21b to form the array substrate 2.

上述したように、上記第2の実施の形態によれば、液晶表示素子1のすかし表示用の各薄膜トランジスタ5bにてすかし表示用の画素電極21bを制御して、この画素電極21bに対向する領域の液晶層36を変調させることによって、すかし表示用の薄膜トランジスタ5bに電圧を印加した画素4内のすかし表示用の反射層22bのみを選択的に視認可能にできる。このため、この液晶表示素子1に任意の模様をすかしとして表示できるので、上記第1の実施の形態と同様の作用効果を奏することができる。   As described above, according to the second embodiment, the watermark display pixel electrode 21b is controlled by the thin film transistor 5b for watermark display of the liquid crystal display element 1, and is opposed to the pixel electrode 21b. By modulating the liquid crystal layer 36 in the region to be displayed, only the reflective display layer 22b for watermark display in the pixel 4 to which a voltage is applied to the thin film transistor 5b for watermark display can be selectively made visible. For this reason, since an arbitrary pattern can be displayed as a watermark on the liquid crystal display element 1, the same effect as the first embodiment can be obtained.

さらに、液晶表示素子1に画像を表示させる画像表示用の薄膜トランジスタ5aとは別個のすかし表示用の各薄膜トランジスタ5bを各画素4内に設けたことにより、これらすかし表示用の薄膜トランジスタ5bにてすかし形成部27の反射層22bを、画像表示とは別個の制御で視認可能にできる。このため、これらすかし表示用の薄膜トランジスタ5bにてすかし表示用の画素電極21bを各画素4毎に制御して、電圧を印加する画素を変化させることによって、液晶表示素子1に多種多様な模様をすかしとして表示できるから、すかしの模様の変更が可能な液晶表示素子1にできる。   Further, by providing each pixel 4 with a thin film transistor 5b for watermark display separate from the thin film transistor 5a for image display for displaying an image on the liquid crystal display element 1, the thin film transistor 5b for watermark display is provided. The reflective layer 22b of the watermark forming unit 27 can be made visible by control separate from the image display. For this reason, the thin film transistor 5b for watermark display controls the pixel electrode 21b for watermark display for each pixel 4 to change the pixel to which the voltage is applied. Since the pattern can be displayed as a watermark, the liquid crystal display element 1 can change the watermark pattern.

なお、上記第2の実施の形態では、アモルファスシリコン膜のレーザアニールにてポリシリコン膜にて構成された第1の半導体層8aおよび第2の半導体層8bについて説明したが、所望の特性を有するポリシリコン膜が得られれば、このアモルファスシリコン膜の表面にランプ光を照射して加熱溶解させる高速熱アニール(Rapid Thermal Annealing:RTA)法や固層成長法などでアモルファスシリコン膜を改質したり、科学気相生長(Chemical Vapor Deposition:CVD)法や物理気相成長(Physical Vapor Deposition:PVD)法などで直接ポリシリコン膜を形成したりしてもよい。   In the second embodiment, the first semiconductor layer 8a and the second semiconductor layer 8b formed of a polysilicon film by laser annealing of an amorphous silicon film have been described. However, the second semiconductor layer 8b has desired characteristics. Once the polysilicon film is obtained, the amorphous silicon film can be modified by rapid thermal annealing (RTA) method or solid layer growth method that irradiates the surface of the amorphous silicon film with lamp light and heats it. Alternatively, a polysilicon film may be directly formed by a chemical vapor deposition (CVD) method, a physical vapor deposition (PVD) method, or the like.

また、上記各実施の形態では、アレイ基板2のパッシベーション膜13に断面凹状のくり抜き部15を設けて、このくり抜き部15の両側面部に傾斜面部16,17それぞれを形成したが、このアレイ基板2のパッシベーション膜13やその他の膜に傾斜面部16,17を設け、この傾斜面部16,17に反射層22を設けても、すかしを有する液晶表示素子1にできる。さらに、アレイ基板2のパッシベーション膜13にくり抜き部15を設けて、このくり抜き部15の傾斜面部16に反射層22を形成してすかし形成部27としたが、対向基板31のいずれかの層や膜に傾斜面部16を設け、この傾斜面部16に反射層22を積層させても、すかしを有する液晶表示素子1にできる。   Further, in each of the above embodiments, the hollow portion 15 having a concave cross section is provided in the passivation film 13 of the array substrate 2 and the inclined surface portions 16 and 17 are formed on both side portions of the hollow portion 15, respectively. Even if the passivation film 13 and other films are provided with the inclined surface portions 16 and 17, and the reflective layer 22 is provided on the inclined surface portions 16 and 17, the liquid crystal display element 1 having a watermark can be obtained. Further, a hollow portion 15 is provided in the passivation film 13 of the array substrate 2, and a reflection layer 22 is formed on the inclined surface portion 16 of the hollow portion 15 to form a watermark forming portion 27. Even if the inclined surface portion 16 is provided on the film and the reflective layer 22 is laminated on the inclined surface portion 16, the liquid crystal display element 1 having a watermark can be obtained.

そして、アレイ基板2のくり抜き部15の両側部に傾斜面部16,17を設け、これら傾斜面部16,17の一方の傾斜面部16のみに反射層22を積層させてすかし形成部27としたが、これら傾斜面部16,17上のそれぞれに反射層22を積層させることによって、視認する方向によってすかしの形状が異なる液晶表示素子1にできる。さらに、各画素4のすかし形成部27上の反射層22に対向する位置にカラーフィルタ層33を設けて種々の色に着色することによって、これら各画素4のすかし形成部27によって形成されるすかしをカラーにできるので、カラーすかしを有する液晶表示素子1にできる。   The inclined surface portions 16 and 17 are provided on both sides of the cut-out portion 15 of the array substrate 2, and the reflective layer 22 is laminated only on one inclined surface portion 16 of the inclined surface portions 16 and 17 to form the watermark forming portion 27. By laminating the reflective layer 22 on each of the inclined surface portions 16 and 17, the liquid crystal display element 1 having a watermark shape that differs depending on the viewing direction can be obtained. Further, a color filter layer 33 is provided at a position facing the reflective layer 22 on the watermark forming portion 27 of each pixel 4 and colored in various colors, thereby forming the watermark forming portion 27 of each pixel 4. Since the watermark can be colored, the liquid crystal display element 1 having a colored watermark can be obtained.

また、上記各実施の形態では、各画素4内の画素電極21を薄膜トランジスタ5にて制御する構成としたが、例えば薄膜ダイオード(Thin Film Diode:TFD)などの薄膜トランジスタ5以外のスイッチング素子であってもよい。また、アクティブマトリクス型の液晶表示素子1以外の、単純マトリクス型の液晶表示素子1であってもよい。   In each of the above embodiments, the pixel electrode 21 in each pixel 4 is controlled by the thin film transistor 5. However, for example, a switching element other than the thin film transistor 5 such as a thin film diode (TFD) is used. Also good. Further, a simple matrix type liquid crystal display element 1 other than the active matrix type liquid crystal display element 1 may be used.

さらに、薄膜トランジスタ5の半導体層8としてアモルファスシリコン膜およびポリシリコン膜の場合について説明したが、この半導体層8としてポリシリコン膜を用いた場合には、アレイ基板2上に駆動回路を実装させて内蔵させることもできる。また、アレイ基板2上のパッシベーション膜13を、感光性を有する有機樹脂にて構成したが、このパッシベーション膜13を、非感光性を有する絶縁層で構成してもよい。   Further, the case where an amorphous silicon film and a polysilicon film are used as the semiconductor layer 8 of the thin film transistor 5 has been described. However, when a polysilicon film is used as the semiconductor layer 8, a drive circuit is mounted on the array substrate 2 and incorporated. It can also be made. Further, although the passivation film 13 on the array substrate 2 is made of a photosensitive organic resin, the passivation film 13 may be made of a non-photosensitive insulating layer.

本発明の液晶表示装置の第1の実施の形態を示す説明断面図である。1 is an explanatory cross-sectional view showing a first embodiment of a liquid crystal display device of the present invention. 同上液晶表示装置にすかしを表示させた状態を示す説明平面図である。It is an explanatory top view which shows the state which displayed the watermark on the liquid crystal display device same as the above. 本発明の液晶表示装置の第2の実施の形態を示す説明断面図である。It is explanatory sectional drawing which shows 2nd Embodiment of the liquid crystal display device of this invention.

符号の説明Explanation of symbols

1 液晶表示装置としての液晶表示素子
2 アレイ基板
3 透光性基板としてのガラス基板
4 画素
6 走査線としてのゲート電極
11 信号線としてのソース電極
13 絶縁層としてのパッシベーション膜
16 傾斜面としての傾斜面部
22 反射層
23 反射領域としての反射方式領域
24 透過領域としての透過方式領域
31 対向基板
32 透光性基板としてのガラス基板
36 液晶層
DESCRIPTION OF SYMBOLS 1 Liquid crystal display element as a liquid crystal display device 2 Array substrate 3 Glass substrate as translucent substrate 4 Pixel 6 Gate electrode as scanning line
11 Source electrode as signal line
13 Passivation film as insulation layer
16 Inclined surface as an inclined surface
22 Reflective layer
23 Reflection area as a reflection area
24 Transmission area as transmission area
31 Counter substrate
32 Glass substrate as translucent substrate
36 Liquid crystal layer

Claims (6)

透光性基板と、前記透光性基板の一主面上に交差して配設された複数の走査線および信号線と、これら走査線および信号線にて囲まれた領域に設けられた複数の画素と、これら複数の画素に設けられ光の透過にて視認可能な透過領域と、前記複数の画素に設けられ光の反射にて視認可能な反射領域とを備えたアレイ基板と、
前記アレイ基板の一主面に対向して配設された透光性基板を有する対向基板と、
前記アレイ基板と前記対向基板との間に介在された液晶層とを具備し、
前記アレイ基板および前記対向基板の少なくともいずれか一方の前記透過領域と前記反射領域との間に設けられた傾斜面と、
前記傾斜面上に設けられた反射層とを備えた
ことを特徴とした液晶表示装置。
A translucent substrate, a plurality of scanning lines and signal lines arranged intersecting on one main surface of the translucent substrate, and a plurality of scanning lines and signal lines provided in a region surrounded by the scanning lines and signal lines An array substrate comprising: a plurality of pixels; a transmission region that is provided in the plurality of pixels and is visible by transmission of light; and a reflection region that is provided in the plurality of pixels and is visible by reflection of light;
A counter substrate having a translucent substrate disposed to face one main surface of the array substrate;
Comprising a liquid crystal layer interposed between the array substrate and the counter substrate;
An inclined surface provided between the transmission region and the reflection region of at least one of the array substrate and the counter substrate;
A liquid crystal display device comprising: a reflective layer provided on the inclined surface.
前記反射層は、前記画素の前記透過領域および前記反射領域のそれぞれとは別個に前記液晶層にて駆動可能に設けられている
ことを特徴とした請求項1記載の液晶表示装置。
The liquid crystal display device according to claim 1, wherein the reflective layer is provided so as to be driven by the liquid crystal layer separately from each of the transmissive region and the reflective region of the pixel.
前記反射層の表面反射率は、400nm以上700nm以下の波長の光に対して90%以上である
ことを特徴とした請求項1または2記載の液晶表示装置。
The liquid crystal display device according to claim 1, wherein a surface reflectance of the reflective layer is 90% or more with respect to light having a wavelength of 400 nm to 700 nm.
前記傾斜面は、アレイ基板の有する前記画素の前記反射領域に設けられ感光性を有する絶縁層に設けられ、
前記反射層は、前記絶縁層上に設けられている
ことを特徴とした請求項1ないし3のいずれか1項に記載の液晶表示装置。
The inclined surface is provided in an insulating layer having photosensitivity provided in the reflective region of the pixel of the array substrate,
The liquid crystal display device according to claim 1, wherein the reflective layer is provided on the insulating layer.
透光性基板と、前記透光性基板の一主面上に交差して配設された複数の走査線および信号線と、これら走査線および信号線にて囲まれた領域に設けられた複数の画素と、これら複数の画素に設けられ光の透過にて視認可能な透過領域と、前記複数の画素に設けられ光の反射にて視認可能な反射領域とを備えたアレイ基板と、前記アレイ基板の一主面に対向して配設された透光性基板を有する対向基板と、前記アレイ基板と前記対向基板との間に介在された液晶層とを具備した液晶表示装置の製造方法であって、
前記アレイ基板および前記対向基板の少なくともいずれか一方の前記透過領域と前記反射領域との間に傾斜面を設ける工程と、
前記傾斜面上に反射層を設ける工程と
を有することを特徴とする液晶表示装置の製造方法。
A translucent substrate, a plurality of scanning lines and signal lines arranged intersecting on one main surface of the translucent substrate, and a plurality of scanning lines and signal lines provided in a region surrounded by the scanning lines and signal lines An array substrate comprising: a plurality of pixels; a transmission region that is provided in the plurality of pixels and is visible through light transmission; and a reflection region that is provided in the plurality of pixels and is visible through light reflection; A method for manufacturing a liquid crystal display device, comprising: a counter substrate having a light-transmitting substrate disposed to face one main surface of the substrate; and a liquid crystal layer interposed between the array substrate and the counter substrate. There,
Providing an inclined surface between the transmissive region and the reflective region of at least one of the array substrate and the counter substrate;
Providing a reflective layer on the inclined surface. A method of manufacturing a liquid crystal display device.
前記傾斜面を設ける工程は、前記アレイ基板の有する前記画素の前記反射領域に感光性を有する絶縁層を設け、前記絶縁層に前記透光性基板の一主面に対して傾斜する面を形成する工程である
ことを特徴とする請求項5記載の液晶表示装置の製造方法。
In the step of providing the inclined surface, a photosensitive insulating layer is provided in the reflective region of the pixel of the array substrate, and a surface inclined with respect to one main surface of the translucent substrate is formed in the insulating layer. The method of manufacturing a liquid crystal display device according to claim 5, wherein
JP2005123578A 2005-04-21 2005-04-21 Liquid crystal display element and its manufacturing method Pending JP2006301343A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005123578A JP2006301343A (en) 2005-04-21 2005-04-21 Liquid crystal display element and its manufacturing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005123578A JP2006301343A (en) 2005-04-21 2005-04-21 Liquid crystal display element and its manufacturing method

Publications (1)

Publication Number Publication Date
JP2006301343A true JP2006301343A (en) 2006-11-02

Family

ID=37469697

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005123578A Pending JP2006301343A (en) 2005-04-21 2005-04-21 Liquid crystal display element and its manufacturing method

Country Status (1)

Country Link
JP (1) JP2006301343A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009086113A (en) * 2007-09-28 2009-04-23 Epson Imaging Devices Corp Liquid crystal display and electronic equipment
JP2009210968A (en) * 2008-03-06 2009-09-17 Epson Imaging Devices Corp Liquid crystal display
KR100928114B1 (en) * 2007-01-15 2009-11-24 엡슨 이미징 디바이스 가부시키가이샤 Display device
US7936423B2 (en) 2007-01-12 2011-05-03 Sony Corporation Display device

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7936423B2 (en) 2007-01-12 2011-05-03 Sony Corporation Display device
KR100928114B1 (en) * 2007-01-15 2009-11-24 엡슨 이미징 디바이스 가부시키가이샤 Display device
US8780025B2 (en) 2007-01-15 2014-07-15 Japan Display West Inc. Display device
JP2009086113A (en) * 2007-09-28 2009-04-23 Epson Imaging Devices Corp Liquid crystal display and electronic equipment
JP2009210968A (en) * 2008-03-06 2009-09-17 Epson Imaging Devices Corp Liquid crystal display

Similar Documents

Publication Publication Date Title
JP7045889B2 (en) Display device and its manufacturing method
JP2006301089A (en) Liquid crystal display and its manufacturing method
KR102554120B1 (en) Liquid crystal display
KR20160116188A (en) Display device including reflector
KR102632165B1 (en) Display device and manufacturing method thereof
JP2008176292A (en) Thin film transistor array panel
JP4271000B2 (en) Transflective liquid crystal display device with different cell gaps
JP2009042255A (en) Liquid crystal display device
JP2008020772A (en) Liquid crystal display panel
JP2006171752A (en) Transflective liquid crystal display device and manufacturing method thereof
JP2006301343A (en) Liquid crystal display element and its manufacturing method
JP2008216607A (en) Liquid crystal display device
US20040114074A1 (en) Liquid crystal display device
JP5593620B2 (en) Illumination device and display device
JP4107047B2 (en) Transflective liquid crystal display device
KR20100059448A (en) Thin film transistor array panel and manufacturing method thereof
JP2006215060A (en) Liquid crystal display
KR100844005B1 (en) Transflective liquid crystal display device
JP2005300788A (en) Liquid crystal display device and method for manufacturing same
JP2006154583A (en) Transflective color liquid crystal display apparatus and its manufacturing method
JP2007052106A (en) Substrate for semitransmissive liquid crystal panel, method for manufacturing the substrate, semitransmissive liquid crystal panel, and semitransmissive liquid crystal display apparatus
KR100742985B1 (en) a reflective and transflective LCD and a method of fabricating thereof
US20160223858A1 (en) Liquid crystal display device and manufacturing method thereof
JP2006098756A (en) Liquid crystal display
JP2009217038A (en) Liquid crystal display device