JP2005261775A - Game machine - Google Patents

Game machine Download PDF

Info

Publication number
JP2005261775A
JP2005261775A JP2004081615A JP2004081615A JP2005261775A JP 2005261775 A JP2005261775 A JP 2005261775A JP 2004081615 A JP2004081615 A JP 2004081615A JP 2004081615 A JP2004081615 A JP 2004081615A JP 2005261775 A JP2005261775 A JP 2005261775A
Authority
JP
Japan
Prior art keywords
payout
signal
payout control
game
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2004081615A
Other languages
Japanese (ja)
Other versions
JP4226501B2 (en
Inventor
Shohachi Ugawa
詔八 鵜川
Seiya Hirata
征也 平田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sankyo Co Ltd
Original Assignee
Sankyo Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sankyo Co Ltd filed Critical Sankyo Co Ltd
Priority to JP2004081615A priority Critical patent/JP4226501B2/en
Publication of JP2005261775A publication Critical patent/JP2005261775A/en
Application granted granted Critical
Publication of JP4226501B2 publication Critical patent/JP4226501B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To surely initialize the contents of respective storage means in a game control means and a putout control means based on the operation of an operating means. <P>SOLUTION: The game control means mounted on a main board executes a security check program and a software delay processing in response to the input of a reset signal, transmits a putout start command to a putout control board, and confirms a detection signal of a clear switch for clearing the contents of backup RAM. The putout control means mounted on the putout control board, after confirming that the game control means transmits the putout start command, confirms the detection signal of the clear switch. The putout control means confirms the receiving of an fetch signal on the putout start command by an external interruption register. <P>COPYRIGHT: (C)2005,JPO&NCIPI

Description

本発明は、遊技媒体を用いて遊技者が所定の遊技を行うことが可能であり、遊技により払出条件が成立したことにもとづいて景品として景品遊技媒体を払い出すパチンコ遊技機やスロット機等の遊技機に関する。   The present invention enables a player to play a predetermined game using a game medium, such as a pachinko game machine or a slot machine that pays out a prize game medium as a prize based on the fact that a payout condition is established by the game. It relates to gaming machines.

遊技機として、遊技球などの遊技媒体を発射装置によって遊技領域に発射し、遊技領域に設けられている入賞口などの入賞領域に遊技媒体が入賞すると、所定個の賞球が遊技者に払い出されるものがある。さらに、表示状態が変化可能な可変表示部が設けられ、可変表示部の表示結果があらかじめ定められた特定表示態様となった場合に所定の遊技価値を遊技者に与えるように構成されたものがある。   As a gaming machine, a game medium such as a game ball is launched into a game area by a launching device, and when a game medium wins a prize area such as a prize opening provided in the game area, a predetermined number of prize balls are paid out to the player. There is something to be done. Further, there is provided a variable display section capable of changing the display state, and configured to give a predetermined game value to the player when the display result of the variable display section is in a predetermined specific display mode. is there.

なお、遊技価値とは、遊技機の遊技領域に設けられた可変入賞球装置の状態が打球が入賞しやすい遊技者にとって有利な状態になることや、遊技者にとって有利な状態となるための権利を発生させたりすることや、賞球払出の条件が成立しやすくなる状態になることである。   Note that the game value is the right that the state of the variable winning ball device provided in the gaming area of the gaming machine is advantageous for a player who is likely to win a ball, or the advantageous state for a player. Or a condition where the winning ball payout condition is easily established.

パチンコ遊技機では、特別図柄を表示する可変表示部の表示結果があらかじめ定められた特定表示態様の組合せとなることを、通常、「大当り」という。大当りが発生すると、例えば、大入賞口が所定回数開放して打球が入賞しやすい大当り遊技状態に移行する。   In a pachinko gaming machine, the combination of a predetermined display mode with a display result of a variable display unit that displays a special symbol is usually referred to as “big hit”. When the big hit occurs, for example, the big winning opening is opened a predetermined number of times, and the game shifts to a big hit gaming state where the hit ball is easy to win.

遊技機における遊技進行は、遊技制御用マイクロコンピュータを含む遊技制御手段によって制御される。賞球払出の制御を行う払出制御用マイクロコンピュータを含む払出制御手段が、遊技制御手段が搭載されている主基板とは別の払出制御基板に搭載されている場合、遊技の進行は主基板に搭載された遊技制御手段によって制御されるので、入賞にもとづく賞球個数は遊技制御手段によって決定され、賞球個数を示す制御信号が払出制御基板に送信される。そして、払出制御手段は、遊技制御手段からの制御信号にもとづいて、入賞にもとづく個数の賞球を払い出す処理を行う。   Game progress in the gaming machine is controlled by game control means including a game control microcomputer. When the payout control means including the payout control microcomputer for controlling the prize ball payout is mounted on a payout control board different from the main board on which the game control means is mounted, the progress of the game is transferred to the main board. Since it is controlled by the mounted game control means, the number of winning balls based on winning is determined by the game control means, and a control signal indicating the number of winning balls is transmitted to the payout control board. Then, the payout control means performs a process of paying out the number of prize balls based on the winning based on the control signal from the game control means.

このような遊技機において、遊技機に対する電力供給が停止している状態でも、遊技制御手段が備えているRAMの内容と払出制御手段が備えているRAMの内容とが保存されるようにバックアップ電源を備え、電源電圧の低下を検出する電源監視手段からの検出信号が主基板と払出制御基板とに入力され、遊技制御手段と払出制御手段とが、RAMに情報を保存させるための処理を実行するように構成されることがある(例えば、特許文献1参照。)。そのように構成された遊技機では、保存されているRAMの内容をクリアするためのクリアスイッチが設けられ、遊技機に対する電力供給が開始されたときに、クリアスイッチが押下されると、遊技制御手段および払出制御手段が、RAMの内容をクリアするように構成される。   In such a gaming machine, even when the power supply to the gaming machine is stopped, the backup power supply so that the contents of the RAM provided in the game control means and the contents of the RAM provided in the payout control means are saved. The detection signal from the power supply monitoring means for detecting a drop in the power supply voltage is input to the main board and the payout control board, and the game control means and the payout control means execute processing for storing information in the RAM (For example, refer patent document 1). In the gaming machine configured as described above, a clear switch for clearing the contents of the stored RAM is provided, and when the power supply to the gaming machine is started, the game control is performed when the clear switch is pressed. The means and the payout control means are configured to clear the contents of the RAM.

また、遊技機に対する電力供給が開始されたときに、遊技制御手段から払出制御手段に送信される制御信号(コマンド)を払出制御手段が受信できない事態が生ずることを防止するために、遊技制御手段が立ち上がる(遊技制御装置制御処理を実行できるようになる)タイミングを、払出制御手段が立ち上がる(払出制御処理を実行できるようになる)タイミングよりも遅くするための遅延手段が設けられることがある。   In order to prevent a situation in which the payout control means cannot receive a control signal (command) transmitted from the game control means to the payout control means when power supply to the gaming machine is started, the game control means There may be provided delay means for delaying the timing at which the game control device starts up (becomes able to execute the game control device control process) than the timing at which the payout control unit starts up (becomes able to execute the payout control process).

特開2002−136754号公報(段落0010−0014,0021−0023、図1、図3、図5)JP 2002-136754 A (paragraphs 0010-0014, 0021-0023, FIG. 1, FIG. 3, FIG. 5)

遊技機に対する電力供給が開始されたときに、遊技制御手段が立ち上がるタイミングを、払出制御手段が立ち上がるタイミングよりも遅くするように構成される場合には、RAMの内容をクリアするために遊技機に対する電力供給が開始されたときに遊技店員等によってクリアスイッチが押下されたときに、押下されるタイミングが遅れたり押下時間が短いと、払出制御手段はクリアスイッチの押下を認識できたが、遊技制御手段はクリアスイッチの押下を認識できないという状況が発生しうる。クリアスイッチを押下するのは、遊技機に対する電力供給が停止したときに保存されたデータ、すなわち電力供給が停止したときの制御状態に関わるデータをクリアして初期化するためである。払出制御手段はクリアスイッチの押下を認識できたが遊技制御手段はクリアスイッチの押下を認識できないという状況が発生した場合には、払出制御手段の制御状態は初期化されるが、遊技制御手段の制御状態は電力供給が停止したときの制御状態のままになり、両制御手段の制御状態に整合がとれず、遊技機全体として正常な制御を行えない。また、遊技制御手段が立ち上がるタイミングを払出制御手段が立ち上がるタイミングよりも遅くする構成を有していない場合でも、クリアスイッチの押下のされ方によっては、一方の制御手段はクリアスイッチの押下を認識できたが他方の制御手段はクリアスイッチの押下を認識できないという状況が発生する可能性がある。   When the timing for starting up the game control means when the power supply to the gaming machine is started is set to be later than the timing of starting up the payout control means, the game machine is cleared to clear the contents of the RAM. When the clear switch is pressed by a game clerk or the like when the power supply is started, if the pressing timing is delayed or the pressing time is short, the payout control means can recognize the pressing of the clear switch. A situation may occur where the means cannot recognize the pressing of the clear switch. The reason for pressing the clear switch is to clear and initialize the data stored when the power supply to the gaming machine is stopped, that is, the data related to the control state when the power supply is stopped. When a situation occurs in which the payout control means can recognize the press of the clear switch but the game control means cannot recognize the press of the clear switch, the control state of the payout control means is initialized, but the game control means The control state remains the same as when the power supply is stopped, the control states of both control means are not consistent, and the entire gaming machine cannot be controlled normally. Also, even if the configuration is such that the timing at which the game control means rises is later than the timing at which the payout control means rises, depending on how the clear switch is pressed, one control means can recognize that the clear switch has been pressed. However, there may be a situation where the other control means cannot recognize the pressing of the clear switch.

そこで、本発明は、遊技制御手段および払出制御手段が遊技機に対する電力供給が停止したときに記憶内容を少なくとも所定期間保存することが可能な記憶手段を有し、記憶手段の記憶内容を初期化するための操作手段を有する遊技機において、操作手段の操作にもとづいて遊技制御手段および払出制御手段における各記憶手段の内容を確実に初期化できるようにすることを目的とする。   Therefore, the present invention has a storage means that allows the game control means and the payout control means to store the stored contents for at least a predetermined period when the power supply to the gaming machine is stopped, and initializes the stored contents of the storage means. An object of the present invention is to make it possible to reliably initialize the contents of each storage means in the game control means and the payout control means based on the operation of the operation means.

本発明による遊技機は、遊技媒体を用いて遊技者が所定の遊技を行うことが可能であり、遊技により払出条件(例えば、入賞口への入賞)が成立したことにもとづいて景品として景品遊技媒体を払い出す遊技機であって、遊技の進行を制御する遊技制御処理(例えばステップS21〜S34の処理)を実行する遊技制御用マイクロコンピュータ(CPU56を含むマイクロコンピュータ)と、景品遊技媒体の払い出しを行う払出手段(例えば球払出装置97)と、払出手段を制御する払出制御処理(例えばステップS753,S756)を実行する払出制御用マイクロコンピュータ(払出制御用CPU371を含むマイクロコンピュータ)と、操作に応じて操作信号を出力する操作手段(例えばクリアスイッチ921)とを備え、遊技制御用マイクロコンピュータが、遊技制御処理の実行状態を記憶し、遊技機への電力供給が停止しても所定期間は記憶内容が保持される遊技制御用変動データ記憶手段(例えば、電源バックアップされているRAM55)と、払出条件の成立にもとづいて、払い出すべき景品遊技媒体の数を特定可能な払出指令信号(例えば賞球個数コマンド)を該信号の取り込みを指示する取込信号(例えば賞球REQ信号)とともに払出制御用マイクロコンピュータに出力する払出指令信号出力手段(例えば遊技制御手段におけるステップS243,S251〜S255,S203の処理を実行する部分)と、払出制御起動信号出力手段による払出制御起動信号を出力する処理の開始時期を、遊技機への電力供給が開始された時期から所定期間遅延させる遅延処理を実行する遅延処理手段(例えば遊技制御手段のうちステップS81〜S86の処理を実行する部分)と、遊技機への電力供給が開始され、遊技制御処理の実行が可能になったときに払出制御起動信号(例えば払出起動コマンド)を該信号の取り込みを指示する取込信号(例えば賞球REQ信号)とともに払出制御用マイクロコンピュータに出力する払出制御起動信号出力手段(例えば遊技制御手段におけるステップS5の処理を実行する部分)と、払出制御起動信号出力手段が払出制御起動信号を出力した後、操作手段から操作信号が出力されているか否かを確認する遊技制御用操作信号確認手段(例えば遊技制御手段におけるステップS7の処理を実行する部分)と、遊技制御用操作信号確認手段が、操作信号が出力されていないことを確認したときに、遊技制御用変動データ記憶手段に保持されている記憶内容にもとづき遊技制御処理の実行状態を復帰させる遊技制御用実行状態復帰手段(例えば遊技制御手段におけるステップS91〜S94の処理を実行する部分)と、遊技制御用操作信号確認手段が、操作信号が出力されていることを確認したときに、遊技制御用変動データ記憶手段に保持されている記憶内容を初期化して遊技制御処理を初期状態から開始させる遊技制御用実行状態初期化手段(例えば遊技制御手段におけるステップS10〜S14の処理を実行する部分)とを含み、払出制御用マイクロコンピュータが、払出制御に応じて変動するデータを記憶するとともに、遊技機に対する電力供給が停止したときに記憶内容を少なくとも所定期間保存することが可能な払出制御用変動データ記憶手段(例えば、電源バックアップされているRAM)と、遊技制御用マイクロコンピュータから取込信号が入力されたことに応じて、特定レジスタ(例えば外部割込要求レジスタ)の値を所定値(例えば80(H))に更新する(例えば、払出制御用CPU371の内部機構によって行われる外部割込要求レジスタのビットのセットによる)とともに、払出制御処理に割り込んで割込処理(例えば、賞球REQ割込処理)を実行する割込処理実行手段(例えば、払出制御用CPU371の内部機構と、払出制御手段のうち賞球REQ割込処理を実行する部分とで実現される)と、割込処理実行手段による割込処理の実行を禁止する割込禁止状態に制御する割込禁止手段(例えば、プログラムによる割込禁止命令の実行(例えばステップS701)にもとづいて割込の発生を禁止する払出制御用CPU371の内部機構)と、遊技制御用マイクロコンピュータから出力された払出指令信号を、割込処理において受信する払出指令信号受信手段(例えば、払出制御手段のうち賞球REQ割込処理におけるステップS545の処理を実行する部分)と、払出指令信号受信手段が受信した払出指令信号により指定された景品遊技媒体の払出数を払出制御用変動データ記憶手段に記憶する(例えばステップS545)とともに、該払出制御用変動データ記憶手段に記憶された払出数の景品遊技媒体を払出手段を制御して払い出させる払出処理を実行する景品遊技媒体払出制御手段(例えば払出制御手段におけるステップS756の処理を実行する部分)と、遊技機への電力供給が開始されたときに、割込禁止手段により割込禁止状態に制御した後、払出制御用マイクロコンピュータの内部状態を初期化する初期設定処理(ステップS702〜S705、S720〜S723およびS706,S707)を実行するとともに、初期設定処理において特定レジスタの値が所定値か否かを確認する初期設定手段(例えば、払出制御手段におけるステップS702〜S705、S720〜S723およびS706,S707の処理を実行する部分)と、初期設定手段により特定レジスタの値が所定値であることが確認されたときに、遊技制御用マイクロコンピュータから出力された払出制御起動信号を受信する払出制御起動信号受信手段(例えば、払出制御手段におけるステップS721,S725を実行する部分)と、払出制御起動信号受信手段が払出制御起動信号を受信したことを条件に、操作手段から操作信号が出力されているか否かを確認する払出制御用操作信号確認手段(例えば、払出制御手段におけるステップS727,S708の処理を実行する部分)と、払出制御用操作信号確認手段が、操作信号が出力されていないことを確認したときに、払出制御用変動データ記憶手段に保持されている記憶内容にもとづき払出制御処理の実行状態を復帰させる払出制御用実行状態復帰手段(例えば、払出制御手段におけるステップS708,S711の処理およびステップS713における賞球未払出個数カウンタ初期値(ステップS711で設定)を賞球未払出個数カウンタにセットする処理を実行する部分)と、払出制御用操作信号確認手段が、操作信号が出力されていることを確認したときに、払出制御用変動データ記憶手段に保持されている記憶内容を初期化して払出制御処理を初期状態から開始させる払出制御用実行状態初期化手段(例えば、払出制御手段におけるステップ707,S712,S713の処理を実行する部分)とを含むことを特徴とする。   In the gaming machine according to the present invention, a player can play a predetermined game using a game medium, and a prize game is given as a prize based on the fact that a payout condition (for example, winning at a prize opening) is established by the game. A game machine that pays out a medium, and a game control microcomputer (microcomputer including the CPU 56) that executes a game control process for controlling the progress of the game (for example, the processes of steps S21 to S34), and a payout of a prize game medium A payout means (for example, a ball payout device 97), a payout control microcomputer (a microcomputer including the payout control CPU 371) for executing a payout control process (eg, steps S753 and S756) for controlling the payout means, and And an operation means (for example, a clear switch 921) for outputting an operation signal in response to the game control. The gaming computer stores the execution state of the game control process, and even if the power supply to the gaming machine stops, the game control variation data storage means (for example, the RAM 55 that is backed up by the power source) retains the stored contents for a predetermined period. ) And a payout command signal (for example, a prize ball number command) that can specify the number of premium game media to be paid out based on the establishment of the payout condition, ) And a payout command signal output means for outputting to the payout control microcomputer (for example, a portion of the game control means for executing steps S243, S251 to S255, S203) and a payout control start signal output means by the payout control start signal output means. A delay process that delays the start timing of the output process for a predetermined period from the start of power supply to the gaming machine. When the supply of power to the gaming machine is started and the game control process can be executed, the payout control is performed (for example, the part of the game control unit that executes the processes of steps S81 to S86). The payout control start signal output means (for example, the game control means in step S5) outputs the start signal (eg, the payout start command) to the payout control microcomputer together with the take-in signal (eg, award ball REQ signal) for instructing the capture of the signal And a game control operation signal confirmation means (for example, game control) for confirming whether or not an operation signal is output from the operation means after the payout control start signal output means outputs the payout control start signal. Part of the means for executing the process of step S7) and the game control operation signal confirmation means that the operation signal is not output. When confirmed, the game control execution state return means for returning the execution state of the game control process based on the stored contents held in the game control variation data storage means (for example, the processing of steps S91 to S94 in the game control means). When the game control operation signal confirming means confirms that the operation signal is output, the memory content held in the game control variation data storage means is initialized and the game control process is executed. Including a game control execution state initialization unit (for example, a part of the game control unit that executes the processing of steps S10 to S14), in which the payout control microcomputer varies in accordance with the payout control. Can be stored, and when the power supply to the gaming machine is stopped, the stored contents can be stored for at least a predetermined period. The value of a specific register (for example, an external interrupt request register) in response to the input of a take-in control variation data storage means (for example, a power-backed-up RAM) and a game control microcomputer Is updated to a predetermined value (for example, 80 (H)) (for example, by setting a bit of the external interrupt request register performed by the internal mechanism of the payout control CPU 371), and interrupt processing (for example, , Winning ball REQ interrupt processing) (for example, realized by an internal mechanism of the payout control CPU 371 and a portion of the payout control means for executing the prize ball REQ interrupt processing); , Interrupt prohibition means for controlling the interrupt prohibition state to prohibit the execution of interrupt processing by the interrupt processing execution means (for example, an interrupt prohibition instruction by a program An internal mechanism of the payout control CPU 371 that prohibits the occurrence of an interrupt based on execution (for example, step S701), and a payout command signal received from the game control microcomputer in the interrupt process The payout number of prize game media designated by the payout command signal received by the payout command signal received by the payout command signal receiving means (for example, the portion of the payout control means that executes step S545 in the prize ball REQ interrupt process) The prize is stored in the control variation data storage means (for example, step S545), and a payout process is executed for controlling the payout means to pay out the prize game medium of the number of payouts stored in the payout control variable data storage means. Game medium payout control means (for example, the portion of the payout control means for executing the process of step S756), and gaming machine When the power supply to the power supply is started, the control is set to the interrupt prohibited state by the interrupt prohibiting means, and then the initial setting process for initializing the internal state of the payout control microcomputer (steps S702 to S705, S720 to S723 and (S706, S707) and initial setting means for confirming whether or not the value of the specific register is a predetermined value in the initial setting process (for example, steps S702 to S705, S720 to S723 and S706 and S707 in the payout control means) And a payout control start signal receiving means for receiving a payout control start signal output from the game control microcomputer when the initial setting means confirms that the value of the specific register is a predetermined value. (For example, a unit that executes steps S721 and S725 in the payout control means ) And a payout control operation signal confirmation means (for example, a payout control means) for confirming whether or not an operation signal is output from the operation means on the condition that the payout control start signal receiving means has received the payout control start signal. And the payout control variation data storage means when the payout control operation signal confirmation means confirms that no operation signal is output. An execution state return means for payout control for returning the execution state of the payout control process based on the contents (for example, the processing of steps S708 and S711 in the payout control means and the initial value of the award ball unpaid number counter in step S713 (set in step S711)) For executing the process of setting the value in the award ball unpaid number counter) and the payout control operation signal confirmation means , Payout control execution state initialization means for initializing the storage contents held in the payout control variation data storage means and starting the payout control process from the initial state when it is confirmed that the operation signal is output (For example, the part which performs the process of step 707, S712, S713 in the payout control means).

払出制御用マイクロコンピュータが、遊技制御用マイクロコンピュータから払出指令信号を受信すると、該払出指令信号を受信したことを示す指令受付信号を遊技制御用マイクロコンピュータ送信する指令受付信号送信手段(例えば、払出制御手段におけるステップS546,S760の処理を実行する部分)を含み、遊技制御用マイクロコンピュータが、払出条件の成立にもとづいて払い出すべき景品遊技媒体の数を特定可能な景品遊技媒体数データを遊技制御用変動データ記憶手段に記憶させる景品遊技媒体数記憶制御手段(例えば遊技制御手段におけるステップS222の処理を実行する部分)と、払出制御用マイクロコンピュータから指令受付信号を受信したときに、景品遊技媒体数データから払出指令信号で指定した払出数に対応する値を減算する減算処理を実行する景品遊技媒体数データ減算手段(例えば、遊技制御手段におけるステップS261,S263,S264の処理を実行する部分)とを含むように構成されていてもよい。   When the payout control microcomputer receives the payout command signal from the game control microcomputer, the command control signal transmission means (for example, payout) transmits a command reception signal indicating that the payout command signal has been received. A portion for executing the processing of steps S546 and S760 in the control means), and the game control microcomputer can play the prize game medium number data that can specify the number of prize game media to be paid out based on the establishment of the payout condition. When a command acceptance signal is received from the prize game medium number storage control means (for example, the portion of the game control means that executes the process of step S222) to be stored in the control variation data storage means, the prize game is received. Corresponds to the number of payouts specified by the payout command signal from the media count data That value prize game medium count data subtraction means for performing subtraction processing for subtracting the (e.g., step S261, S263, portions for performing the process of S264 in the game control means) may be configured to include.

遊技制御用マイクロコンピュータと払出制御用マイクロコンピュータとの間の通信に関する異常を検出する通信異常検出手段(例えば、払出制御手段におけるステップS723,S552,S564の処理等を実行する部分)と、通信異常検出手段が異常を検出したとき、その旨を報知する通信異常報知手段(例えばエラー表示用LED374)とを備えていてもよい。   Communication abnormality detection means for detecting an abnormality related to communication between the game control microcomputer and the payout control microcomputer (for example, a part for executing the processing of steps S723, S552, and S564 in the payout control means), and communication abnormality When the detection means detects an abnormality, a communication abnormality notification means (for example, an LED 374 for error display) that notifies that fact may be provided.

通信異常検出手段は、払出制御用マイクロコンピュータが搭載されている払出制御基板に搭載されている(例えば、払出制御用マイクロコンピュータが通信異常検出処理を実行)ことが好ましい。   It is preferable that the communication abnormality detection means is mounted on a payout control board on which the payout control microcomputer is mounted (for example, the payout control microcomputer executes communication error detection processing).

通信異常検出手段が、払出制御用マイクロコンピュータが払出制御起動信号を受信しなかったときに、通信に関する異常を検出する(例えば、払出制御手段におけるステップS723,S726)ように構成されていてもよい。   The communication abnormality detection means may be configured to detect an abnormality related to communication when the payout control microcomputer does not receive the payout control activation signal (for example, steps S723 and S726 in the payout control means). .

遊技制御用マイクロコンピュータが、定期的に発生するタイマ割込が生じたことにもとづいて遊技制御処理を実行し、操作手段から操作信号が出力されているか否かを確認した後、タイマ割込を発生させるための設定を行う遊技制御用タイマ割込設定手段(例えば、遊技制御手段におけるステップS15の処理を実行する部分)を含み、払出制御用マイクロコンピュータが、定期的に発生するタイマ割込が生じたことにもとづいて払出制御処理を実行し、操作手段から操作信号が出力されているか否かを確認した後、タイマ割込を発生させるための設定を行う払出制御用タイマ割込設定手段(例えば、払出制御手段におけるステップS715の処理を実行する部分)を含むように構成されていてもよい。   The game control microcomputer executes a game control process based on the occurrence of a periodic timer interrupt, confirms whether an operation signal is output from the operation means, and then issues a timer interrupt. Including a game control timer interrupt setting means (for example, a part of the game control means for executing the process of step S15) for performing the setting for generation, and the payout control microcomputer periodically generates a timer interrupt. The payout control processing is executed based on the occurrence, and after confirming whether or not the operation signal is output from the operating means, the payout control timer interrupt setting means (for setting the timer interrupt to be generated) For example, the payout control unit may include a portion that executes the process of step S715.

遊技機で用いられる電源電圧の低下を検出する電源監視手段(例えば電源監視回路920)を備え、遊技制御用マイクロコンピュータが、電源監視手段が電源電圧の低下を検出したことにもとづいて、遊技制御処理の実行状態を遊技制御用変動データ記憶手段に保存させるための遊技制御用電力供給停止時処理を実行する遊技制御用電力供給停止時処理実行手段(例えば遊技制御手段におけるステップS454〜S481の処理を実行する部分)を含み、遊技制御用電力供給停止時処理実行手段が、遊技制御用電力供給停止時処理にて、遊技制御用電力供給停止時処理を実行したことを示す実行確認情報(例えば、バックアップ監視タイマの値)を遊技制御用変動データ記憶手段に保存させる処理(例えば、バックアップ監視タイマを含むRAMの内容を保存するためのステップS454〜S471の処理)を実行し、遊技制御用実行状態復帰手段が、遊技制御用変動データ記憶手段に実行確認情報が保存されていることを条件に(ステップS8)、遊技制御用変動データ記憶手段に保持されている記憶内容にもとづき遊技制御処理の実行状態を復帰させ、払出制御用マイクロコンピュータが、電源監視手段が電源電圧の低下を検出したことにもとづいて、景品遊技媒体の未払出数を払出制御用変動データ記憶手段に保存させるための払出制御用電力供給停止時処理を実行する払出制御用電力供給停止時処理実行手段(例えば、払出制御手段におけるステップS749の処理を実行する部分、すなわち遊技制御手段におけるステップS454〜S481の処理と同様の処理を実行する部分)を含み、払出制御用電力供給停止時処理実行手段が、払出制御用電力供給停止時処理にて、払出制御用電力供給停止時処理を実行したことを示す実行確認情報を払出制御用変動データ記憶手段に保存させる処理(例えば、遊技制御手段の場合と同様にバックアップ監視タイマを含むRAMの内容を保存するための処理)を実行し、払出制御用実行状態復帰手段が、払出制御用変動データ記憶手段に実行確認情報が保存されていることを条件に(例えばステップS709)、払出制御用変動データ記憶手段に保持されている記憶内容にもとづき払出制御処理の実行状態を復帰させるように構成されていてもよい。   Power supply monitoring means (for example, a power supply monitoring circuit 920) for detecting a decrease in power supply voltage used in a gaming machine is provided, and the game control microcomputer controls game control based on the power supply monitoring means detecting a decrease in power supply voltage. Game control power supply stop time process execution means for executing a game control power supply stop process for saving the execution state of the process in the game control variation data storage means (for example, the processing of steps S454 to S481 in the game control means) The execution confirmation information (for example, indicating that the game control power supply stop process execution means has executed the game control power supply stop process in the game control power supply stop process). , Processing for storing the backup monitoring timer value) in the game control variable data storage means (for example, R including the backup monitoring timer) Steps S454 to S471 for saving the contents of M are executed, and the game control execution state return means is executed on condition that the execution confirmation information is saved in the game control variation data storage means (Step S8) Based on the fact that the execution state of the game control process is restored based on the stored contents held in the game control variation data storage means, and the payout control microcomputer detects that the power supply monitoring means has detected a drop in the power supply voltage. The payout control power supply stop time processing execution means (for example, in the payout control means) The part that executes the process of step S749, that is, the same process as the process of steps S454 to S481 in the game control means is executed. The payout control power supply stop process execution means includes the payout control power supply stop process and the execution control information indicating that the payout control power supply stop process has been executed in the payout control power supply stop process. Processing to be stored in the data storage means (for example, processing for saving the contents of the RAM including the backup monitoring timer as in the case of the game control means) is executed, and the payout control execution state return means performs payout control fluctuation. On condition that execution confirmation information is stored in the data storage means (for example, step S709), the execution state of the payout control process is returned based on the stored contents held in the payout control variation data storage means. May be.

遊技制御用電力供給停止時処理実行手段が、遊技制御用電力供給停止時処理にて、遊技制御用変動データ記憶手段の記憶内容にもとづいてチェックデータを生成し(例えばステップS454〜S462)、生成したチェックデータを遊技制御用変動データ記憶手段に保存させる処理を実行し(例えばステップS463)、遊技制御用実行状態復帰手段が、遊技制御用変動データ記憶手段に保存されていたチェックデータによって遊技制御用変動データ記憶手段に保存されていた記憶内容が正当であるか否かを判定する処理を実行し(例えばステップS9)、記憶内容が正当であると判定したときに、遊技制御用変動データ記憶手段に保持されている記憶内容にもとづき遊技制御処理の実行状態を復帰させ、払出制御用電力供給停止時処理実行手段が、払出制御用電力供給停止時処理にて、払出制御用変動データ記憶手段の記憶内容にもとづいてチェックデータを生成し(例えば遊技制御手段におけるステップS454〜S462の処理と同様の処理)、生成したチェックデータを払出制御用変動データ記憶手段に保存させる処理を実行し(例えば遊技制御手段におけるステップS453の処理と同様の処理)、払出制御用実行状態復帰手段が、払出制御用変動データ記憶手段に保存されていたチェックデータによって払出制御用変動データ記憶手段に保存されていた記憶内容が正当であるか否かを判定する処理を実行し(例えばステップS710)、記憶内容が正当であると判定したときに、払出制御用変動データ記憶手段に保持されている記憶内容にもとづき払出制御処理の実行状態を復帰させるように構成されていてもよい。   The game control power supply stop process execution means generates check data based on the storage contents of the game control variation data storage means in the game control power supply stop process (for example, steps S454 to S462). The process for saving the check data in the game control variation data storage means is executed (for example, step S463), and the game control execution state return means is controlled by the check data stored in the game control variation data storage means. Processing for determining whether or not the stored content stored in the variable data storage means is valid (eg, step S9), and when it is determined that the stored content is valid, the game control variable data storage The execution state of the game control process is restored based on the stored contents held in the means, and the process is executed when the power supply for payout control is stopped The stage generates check data based on the storage contents of the payout control variation data storage means in the payout control power supply stop process (for example, the same process as steps S454 to S462 in the game control means), Processing for saving the generated check data in the payout control variation data storage means is executed (for example, the same processing as the processing in step S453 in the game control means), and the payout control execution state return means stores the payout control variation data storage. A process of determining whether or not the stored content stored in the payout control variation data storage means is valid based on the check data stored in the means (for example, step S710), and the stored content is valid When the determination is made, the payout control process is executed based on the stored contents held in the payout control variation data storage means. It may be configured so as to return the state.

遊技機に対する電力供給が開始されたときに、遊技制御用マイクロコンピュータを動作可能状態にする許容信号(例えばリセット信号)を出力する許容信号出力手段(例えばリセット信号も出力する電源監視回路920)と、許容信号出力手段からの許容信号を特定期間遅延させて遊技制御用マイクロコンピュータに供給する遅延手段(例えば遅延回路69)とを備えていてもよい。   An allowable signal output means (for example, a power supply monitoring circuit 920 that also outputs a reset signal) that outputs an allowable signal (for example, a reset signal) that makes the gaming control microcomputer operable when a power supply to the gaming machine is started; Further, delay means (for example, a delay circuit 69) for delaying the allowance signal from the allowance signal output means and supplying the allowance signal to the game control microcomputer may be provided.

請求項1記載の発明では、遊技機が、遊技制御用マイクロコンピュータが、遅延処理を実行した後、払出制御起動信号を払出制御用マイクロコンピュータに出力したら、操作手段から操作信号が出力されているか否かを確認し、払出制御用マイクロコンピュータが、割込禁止状態に制御した後、特定レジスタの値が所定値であることが確認されたときに遊技制御用マイクロコンピュータから出力された払出制御起動信号を受信し、払出制御起動信号を受信したことを条件に操作手段から操作信号が出力されているか否かを確認するように構成されているので、遊技制御用マイクロコンピュータが遅延処理を実行するように構成されていても、一方のマイクロコンピュータにおける変動データ記憶手段の内容が初期化されたにも関わらず他方のマイクロコンピュータにおける変動データ記憶手段の内容が初期化されないという状況の発生を防止でき、操作手段の操作にもとづいて遊技制御用マイクロコンピュータおよび払出制御用マイクロコンピュータにおける各変動データ記憶手段の内容を確実に初期化できる。その際に、払出制御用マイクロコンピュータが、遊技制御用マイクロコンピュータからの信号にもとづく割込処理に起因して初期設定処理が正常に実行されないという不具合も生じない。   In the first aspect of the invention, if the gaming machine outputs a payout control start signal to the payout control microcomputer after the game control microcomputer executes the delay process, is the operation signal output from the operating means? After confirming whether or not the payout control microcomputer is controlled to be in an interrupt prohibited state, the payout control activation output from the game control microcomputer when it is confirmed that the value of the specific register is a predetermined value. The game control microcomputer executes a delay process because it is configured to check whether or not the operation signal is output from the operation means on the condition that the signal is received and the payout control activation signal is received. Even if configured, the contents of the fluctuation data storage means in one microcomputer are initialized, but the other The occurrence of the situation that the contents of the fluctuation data storage means in the microcomputer are not initialized can be prevented, and the contents of each fluctuation data storage means in the game control microcomputer and the payout control microcomputer can be ensured based on the operation of the operation means. It can be initialized. At this time, there is no problem that the payout control microcomputer does not execute the initial setting process normally due to the interrupt process based on the signal from the game control microcomputer.

請求項2記載の発明では、遊技制御用マイクロコンピュータが、払出制御用マイクロコンピュータから指令受付信号を受信したときに、払出指令信号で指定した払出数に対応する値を景品遊技媒体数データから減算する減算処理を実行するので、不正に遊技機の電力供給を停止させた後に電力供給を復旧させるという不正行為によって景品遊技媒体が払い出されてしまうことを防止することができる。   In the invention according to claim 2, when the game control microcomputer receives the command acceptance signal from the payout control microcomputer, the value corresponding to the payout number specified by the payout command signal is subtracted from the prize game medium number data. Since the subtraction process is executed, it is possible to prevent the prize game medium from being paid out by an illegal act of restoring the power supply after the power supply of the gaming machine is stopped illegally.

請求項3記載の発明では、遊技制御用マイクロコンピュータと払出制御用マイクロコンピュータとの間の通信に関する異常を検出する通信異常検出手段と、通信異常検出手段が異常を検出したとき、その旨を報知する通信異常報知手段とを備えているので、遊技制御用マイクロコンピュータと払出制御用マイクロコンピュータとの間の通信に関わるエラーの発生を確実に報知することができる。   In the invention according to claim 3, when a communication abnormality detecting means detects an abnormality, a communication abnormality detecting means for detecting an abnormality relating to communication between the game control microcomputer and the payout control microcomputer is notified. Therefore, it is possible to reliably notify the occurrence of an error relating to communication between the game control microcomputer and the payout control microcomputer.

請求項4記載の発明では、通信異常検出手段が、払出制御用マイクロコンピュータが搭載されている払出制御基板に搭載されているので、払出制御基板において通信エラーを検出することができ、遊技制御用マイクロコンピュータの通信エラー検出のための負担を軽くすることができる。すなわち、遊技制御用マイクロコンピュータにおけるプログラム容量(ROM容量)を減らすことができる。   In the invention according to claim 4, since the communication abnormality detecting means is mounted on the payout control board on which the payout control microcomputer is mounted, it is possible to detect a communication error on the payout control board, and for game control. The burden on the microcomputer for detecting communication errors can be reduced. That is, the program capacity (ROM capacity) in the game control microcomputer can be reduced.

請求項5記載の発明では、通信異常検出手段が、払出制御用マイクロコンピュータが払出制御起動信号を受信しなかったときに通信に関する異常を検出するので、払出制御用マイクロコンピュータが払出制御起動信号を受信できなかったことを確実に報知することができる。   According to the fifth aspect of the present invention, the communication abnormality detecting means detects an abnormality related to communication when the payout control microcomputer does not receive the payout control activation signal. It is possible to reliably notify that reception has failed.

請求項6記載の発明では、遊技制御用マイクロコンピュータおよび払出制御用マイクロコンピュータが、操作手段から操作信号が出力されているか否かを確認した後、タイマ割込を発生させるための設定を行うので、遊技制御処理や払出制御処理の実行中では実質的に操作手段が有効にならず、遊技の実行中に誤って初期処理が実行されてしまうことを防止できる。   According to the sixth aspect of the present invention, the game control microcomputer and the payout control microcomputer confirm whether or not the operation signal is output from the operation means, and then perform the setting for generating the timer interrupt. During the execution of the game control process and the payout control process, the operation means is not substantially effective, and it is possible to prevent the initial process from being erroneously executed during the game.

請求項7記載の発明では、遊技制御用マイクロコンピュータおよび払出制御用マイクロコンピュータが、実行確認情報が保存されていることを条件に遊技制御処理の実行状態を復帰させる処理および払出制御処理の実行状態を復帰させる処理を実行するので、誤った保存データにもとづいて遊技制御処理や払出制御処理がなされてしまうことが防止される。   According to the seventh aspect of the present invention, the game control microcomputer and the payout control microcomputer return the execution state of the game control process and the execution state of the payout control process on condition that the execution confirmation information is stored Since the process for returning the game is executed, it is possible to prevent the game control process and the payout control process from being performed based on erroneous saved data.

請求項8記載の発明では、遊技制御用マイクロコンピュータおよび払出制御用マイクロコンピュータが、チェックデータによって変動データ記憶手段に保存されていた記憶内容が正当であるか否かを判定する処理を実行し、記憶内容が正当であると判定したときに遊技制御処理の実行状態を復帰させる処理および払出制御処理の実行状態を復帰させる処理を実行するので、誤った保存データにもとづいて遊技制御処理や払出制御処理がなされてしまうことが確実に防止される。   In the invention described in claim 8, the game control microcomputer and the payout control microcomputer execute a process of determining whether or not the stored content stored in the variation data storage means by the check data is valid, Since the process for returning the execution state of the game control process and the process for returning the execution state of the payout control process are executed when it is determined that the stored contents are valid, the game control process and the payout control are performed based on erroneous stored data. It is reliably prevented that the processing is performed.

請求項9記載の発明では、許容信号出力手段からの許容信号を特定期間遅延させて遊技制御用マイクロコンピュータに供給する遅延手段を備えているので、すなわち、ハードウェアによっても遅延処理がなされるので、仕様変更がなされたときに備えてソフトウェアによる遅延処理の汎用性を残すことができるとともに、ソフトウェアによる遅延処理を簡潔にすることができ、遅延処理のためのソフトウェアのデータ容量を削減することができる。   According to the ninth aspect of the present invention, since the delay signal is supplied to the game control microcomputer by delaying the allowable signal from the allowable signal output means for a specific period, that is, the delay processing is also performed by hardware. In addition to being able to retain the versatility of software delay processing in preparation for specification changes, it is possible to simplify software delay processing and reduce software data capacity for delay processing it can.

以下、本発明の一実施形態を図面を参照して説明する。
まず、遊技機の一例であるパチンコ遊技機の全体の構成について説明する。図1はパチンコ遊技機を正面からみた正面図である。なお、以下の実施の形態では、パチンコ遊技機を例に説明を行うが、本発明による遊技機はパチンコ遊技機に限られず、スロット機などの他の遊技機に適用することもできる。
Hereinafter, an embodiment of the present invention will be described with reference to the drawings.
First, the overall configuration of a pachinko gaming machine that is an example of a gaming machine will be described. FIG. 1 is a front view of a pachinko gaming machine as viewed from the front. In the following embodiments, a pachinko gaming machine will be described as an example. However, the gaming machine according to the present invention is not limited to a pachinko gaming machine, and can be applied to other gaming machines such as a slot machine.

パチンコ遊技機1は、縦長の方形状に形成された外枠(図示せず)と、外枠の内側に開閉可能に取り付けられた遊技枠とで構成される。また、パチンコ遊技機1は、遊技枠に開閉可能に設けられている額縁状に形成されたガラス扉枠2を有する。遊技枠は、外枠に対して開閉自在に設置される前面枠(図示せず)と、機構部品等が取り付けられる機構板と、それらに取り付けられる種々の部品(後述する遊技盤を除く。)とを含む構造体である。   The pachinko gaming machine 1 includes an outer frame (not shown) formed in a vertically long rectangular shape, and a game frame attached to the inside of the outer frame so as to be opened and closed. Further, the pachinko gaming machine 1 has a glass door frame 2 formed in a frame shape that is provided in the game frame so as to be opened and closed. The game frame includes a front frame (not shown) installed to be openable and closable with respect to the outer frame, a mechanism plate to which mechanism parts and the like are attached, and various parts attached to them (excluding a game board described later). Is a structure including

図1に示すように、パチンコ遊技機1は、額縁状に形成されたガラス扉枠2を有する。ガラス扉枠2の下部表面には打球供給皿(上皿)3がある。打球供給皿3の下部には、打球供給皿3に収容しきれない遊技球を貯留する余剰球受皿4と遊技球を発射する打球操作ハンドル(操作ノブ)5が設けられている。ガラス扉枠2の背面には、遊技盤6が着脱可能に取り付けられている。なお、遊技盤6は、それを構成する板状体と、その板状体に取り付けられた種々の部品とを含む構造体である。また、遊技盤6の前面には遊技領域7が形成されている。   As shown in FIG. 1, the pachinko gaming machine 1 has a glass door frame 2 formed in a frame shape. On the lower surface of the glass door frame 2 is a hitting ball supply tray (upper plate) 3. Below the hitting ball supply tray 3, there are provided an extra ball receiving tray 4 for storing game balls that cannot be accommodated in the hitting ball supply tray 3 and a hitting operation handle (operation knob) 5 for firing the game balls. A game board 6 is detachably attached to the back surface of the glass door frame 2. The game board 6 is a structure including a plate-like body constituting the game board 6 and various components attached to the plate-like body. A game area 7 is formed on the front surface of the game board 6.

遊技領域7の中央付近には、それぞれが識別情報としての図柄を可変表示する複数の可変表示部を含む可変表示装置(特別図柄表示装置)9が設けられている。可変表示装置9には、例えば「左」、「中」、「右」の3つの可変表示部(図柄表示エリア)がある。また、可変表示装置9には、始動入賞口14に入った有効入賞球数すなわち始動記憶数を表示する4つの特別図柄始動記憶表示エリア(始動記憶表示エリア)18が設けられている。有効始動入賞がある毎に、表示色が変化する(例えば青色表示から赤色表示に変化)始動記憶表示エリアを1増やす。そして、可変表示装置9の可変表示が開始される毎に、表示色が変化している始動記憶数表示エリアを1減らす(すなわち表示色をもとに戻す)。この例では、図柄表示エリアと始動記憶表示エリアとが区分けされて設けられているので、可変表示中も始動記憶数が表示された状態にすることができる。なお、始動記憶表示エリアを図柄表示エリアの一部に設けるようにしてもよい。また、可変表示中は始動記憶数の表示を中断するようにしてもよい。また、この例では、始動記憶表示エリアが可変表示装置9に設けられているが、始動記憶数を表示する表示器(特別図柄始動記憶表示器)を可変表示装置9とは別個に設けてもよい。   Near the center of the game area 7, there is provided a variable display device (special symbol display device) 9 including a plurality of variable display portions each variably displaying a symbol as identification information. The variable display device 9 has, for example, three variable display portions (symbol display areas) of “left”, “middle”, and “right”. In addition, the variable display device 9 is provided with four special symbol start memory display areas (start memory display areas) 18 for displaying the number of effective winning balls that have entered the start winning opening 14, that is, the start memory number. Each time there is a valid start prize, the display color changes (for example, changes from blue display to red display), and the start storage display area is increased by one. Each time the variable display of the variable display device 9 is started, the start memory number display area where the display color is changed is reduced by 1 (that is, the display color is returned to the original). In this example, since the symbol display area and the start memory display area are provided separately, the start memory number can be displayed even during variable display. The start memory display area may be provided in a part of the symbol display area. Further, the display of the starting memory number may be interrupted during variable display. In this example, the start memory display area is provided in the variable display device 9. However, a display (special symbol start memory display) for displaying the start memory number may be provided separately from the variable display device 9. Good.

可変表示装置9の下方には、始動入賞口14としての可変入賞球装置15が設けられている。始動入賞口14に入った入賞球は、遊技盤6の背面に導かれ、始動口スイッチ14aによって検出される。また、始動入賞口14の下部には開閉動作を行う可変入賞球装置15が設けられている。可変入賞球装置15は、ソレノイド16によって開状態とされる。   Below the variable display device 9, a variable winning ball device 15 is provided as a start winning opening 14. The winning ball that has entered the start winning opening 14 is guided to the back of the game board 6 and detected by the start opening switch 14a. A variable winning ball device 15 that opens and closes is provided below the start winning opening 14. The variable winning ball device 15 is opened by a solenoid 16.

可変入賞球装置15の下部には、特定遊技状態(大当り状態)においてソレノイド21によって開状態とされる開閉板20が設けられている。開閉板20は大入賞口(可変入賞球装置)を開閉する手段である。開閉板20から遊技盤6の背面に導かれた入賞球のうち一方(V入賞領域:特別領域)に入った入賞球はVカウントスイッチ22で検出され、開閉板20からの入賞球はカウントスイッチ23で検出される。遊技盤6の背面には、大入賞口内の経路を切り換えるためのソレノイド21Aも設けられている。   An opening / closing plate 20 that is opened by a solenoid 21 in a specific gaming state (big hit state) is provided below the variable winning ball device 15. The opening / closing plate 20 is a means for opening and closing a large winning opening (variable winning ball apparatus). Of the winning balls guided from the opening / closing plate 20 to the back of the game board 6, the winning ball entering one (V winning area: special area) is detected by the V count switch 22, and the winning ball from the opening / closing board 20 is counted. 23. On the back of the game board 6, a solenoid 21A for switching the route in the special winning opening is also provided.

ゲート32に遊技球が入賞しゲートスイッチ32aで検出されると、普通図柄表示器10の表示の可変表示が開始される。この実施の形態では、左右のランプ(点灯時に図柄が視認可能になる)が交互に点灯することによって可変表示が行われ、例えば、可変表示の終了時に右側のランプが点灯すれば当たりとなる。そして、普通図柄表示器10における停止図柄が所定の図柄(当り図柄)である場合に、可変入賞球装置15が所定回数、所定時間だけ開状態になる。普通図柄表示器10の近傍には、ゲート32に入った入賞球数を表示する4つのLEDによる表示部を有する普通図柄始動記憶表示器41が設けられている。ゲート32への入賞がある毎に、普通図柄始動記憶表示器41は点灯するLEDを1増やす。そして、普通図柄表示器10の可変表示が開始される毎に、点灯するLEDを1減らす。   When a game ball wins the gate 32 and is detected by the gate switch 32a, variable display of the normal symbol display 10 is started. In this embodiment, variable display is performed by alternately lighting the left and right lamps (the symbols can be visually recognized when the lamp is lit). When the stop symbol on the normal symbol display 10 is a predetermined symbol (winning symbol), the variable winning ball device 15 is opened for a predetermined number of times. In the vicinity of the normal symbol display 10, a normal symbol start memory display 41 having a display unit with four LEDs for displaying the number of winning balls entered into the gate 32 is provided. Each time there is a prize at the gate 32, the normal symbol start memory display 41 increases the number of LEDs to be turned on by one. Each time variable display on the normal symbol display 10 is started, the number of LEDs to be lit is reduced by one.

遊技盤6には、複数の入賞口29,30,33,39が設けられ、遊技球の入賞口29,30,33,39への入賞は、それぞれ入賞口スイッチ29a,30a,33a,39aによって検出される。各入賞口29,30,33,39は、遊技媒体を受け入れて入賞を許容する領域として遊技盤6に設けられる入賞領域を構成している。なお、始動入賞口14や大入賞口も、遊技媒体を受け入れて入賞を許容する入賞領域を構成する。遊技領域7の左右周辺には、遊技中に点滅表示される装飾ランプ25が設けられ、下部には、入賞しなかった遊技球を吸収するアウト口26がある。また、遊技領域7の外側の左右上部には、効果音を発する2つのスピーカ27が設けられている。遊技領域7の外周には、天枠ランプ28a、左枠ランプ28bおよび右枠ランプ28cが設けられている。さらに、遊技領域7における各構造物(大入賞口等)の周囲には装飾LEDが設置されている。天枠ランプ28a、左枠ランプ28bおよび右枠ランプ28cおよび装飾用LEDは、遊技機に設けられている装飾発光体の一例である。   The game board 6 is provided with a plurality of winning holes 29, 30, 33, 39, and winning of game balls to the winning holes 29, 30, 33, 39 is performed by winning hole switches 29a, 30a, 33a, 39a, respectively. Detected. Each winning opening 29, 30, 33, 39 constitutes a winning area provided in the game board 6 as an area for accepting game media and allowing winning. The start winning opening 14 and the big winning opening also constitute a winning area that accepts game media and allows winning. Decorative lamps 25 blinking and displayed during the game are provided around the left and right sides of the game area 7, and an outlet 26 for absorbing a game ball that has not won a prize is provided at the bottom. Two speakers 27 that emit sound effects are provided on the left and right upper portions outside the game area 7. On the outer periphery of the game area 7, a top frame lamp 28a, a left frame lamp 28b, and a right frame lamp 28c are provided. Further, a decoration LED is installed around each structure (such as a big prize opening) in the game area 7. The top frame lamp 28a, the left frame lamp 28b, the right frame lamp 28c, and the decorative LED are examples of a decorative light emitter provided in the gaming machine.

そして、この例では、左枠ランプ28bの近傍に、賞球払出中に点灯する賞球LED51が設けられ、天枠ランプ28aの近傍に、補給球が切れたときに点灯する球切れLED52が設けられている。上記のように、この実施の形態のパチンコ遊技機1には、発光体としてのランプやLEDが各所に設けられている。さらに、プリペイドカードが挿入されることによって球貸しを可能にするプリペイドカードユニット(以下、「カードユニット」という。)が、パチンコ遊技機1に隣接して設置される(図示せず)。   In this example, a prize ball LED 51 that is lit during award ball payout is provided in the vicinity of the left frame lamp 28b, and a ball break LED 52 that is lit when the supply ball is cut is provided in the vicinity of the top frame lamp 28a. It has been. As described above, the pachinko gaming machine 1 of this embodiment is provided with lamps and LEDs as light emitters in various places. Further, a prepaid card unit (hereinafter referred to as “card unit”) that enables lending of a ball by inserting a prepaid card is installed adjacent to the pachinko gaming machine 1 (not shown).

カードユニットには、例えば、使用可能状態であるか否かを示す使用可表示ランプ、カードユニットがいずれの側のパチンコ遊技機1に対応しているのかを示す連結台方向表示器、カードユニット内にカードが投入されていることを示すカード投入表示ランプ、記録媒体としてのカードが挿入されるカード挿入口、およびカード挿入口の裏面に設けられているカードリーダライタの機構を点検する場合にカードユニットを解放するためのカードユニット錠が設けられている。   The card unit includes, for example, a use indicator lamp that indicates whether or not the card unit is in a usable state, a connection table direction indicator that indicates which side of the pachinko gaming machine 1 corresponds to the card unit, When checking the card insertion indicator lamp that indicates that a card has been inserted, the card insertion slot into which a card as a recording medium is inserted, and the card reader / writer mechanism provided on the back of the card insertion slot A card unit lock is provided to release the unit.

打球発射装置から発射された遊技球は、打球レールを通って遊技領域7に入り、その後、遊技領域7を下りてくる。遊技球が始動入賞口14に入り始動口スイッチ14aで検出されると、図柄の可変表示を開始できる状態であれば、可変表示装置9において特別図柄が可変表示(変動)を始める。図柄の可変表示を開始できる状態でなければ、始動記憶数を1増やす。   The game balls launched from the hit ball launching device enter the game area 7 through the hit ball rail, and then descend the game area 7. When the game ball enters the start winning port 14 and is detected by the start port switch 14a, the special symbol starts variable display (variation) on the variable display device 9 if the variable display of the symbol can be started. If the variable display of the symbol cannot be started, the start memory number is increased by one.

可変表示装置9における特別図柄の可変表示は、一定時間が経過したときに停止する。停止時の特別図柄の組み合わせが大当り図柄(特定表示結果)であると、大当り遊技状態に移行する。すなわち、開閉板20が、一定時間経過するまで、または、所定個数(例えば10個)の遊技球が入賞するまで開放する。そして、開閉板20の開放中に遊技球がV入賞領域に入賞しVカウントスイッチ22で検出されると、継続権が発生し開閉板20の開放が再度行われる。継続権の発生は、所定回数(例えば15ラウンド)許容される。   The variable display of the special symbol in the variable display device 9 stops when a certain time has elapsed. If the combination of special symbols at the time of stoppage is a jackpot symbol (specific display result), the game shifts to a jackpot gaming state. That is, the opening / closing plate 20 is opened until a predetermined time elapses or a predetermined number (for example, 10) of game balls wins. Then, when a game ball wins the V winning area while the opening / closing plate 20 is opened and is detected by the V count switch 22, a continuation right is generated and the opening / closing plate 20 is opened again. The generation of the continuation right is allowed a predetermined number of times (for example, 15 rounds).

停止時の可変表示装置9における特別図柄の組み合わせが確率変動を伴う大当り図柄(確変図柄)の組み合わせである場合には、次に大当りとなる確率が高くなる。すなわち、確変状態という遊技者にとってさらに有利な状態となる。   When the combination of special symbols in the variable display device 9 at the time of stopping is a combination of jackpot symbols (probability variation symbols) with probability fluctuations, the probability of the next jackpot increases. That is, it becomes a more advantageous state for the player in the probability variation state.

遊技球がゲート32に入賞すると、普通図柄表示器10において普通図柄が可変表示される状態になる。また、普通図柄表示器10における停止図柄が所定の図柄(当り図柄)である場合に、可変入賞球装置15が所定時間だけ開状態になる。さらに、確変状態では、普通図柄表示器10における停止図柄が当り図柄になる確率が高められるとともに、可変入賞球装置15の開放時間と開放回数が高められる。すなわち、可変入賞球装置15の開放時間と開放回数は、普通図柄の停止図柄が当り図柄であったり、特別図柄の停止図柄が確変図柄である場合等に高められ、遊技者にとって不利な状態から有利な状態に変化する。なお、開放回数が高められることは、閉状態から開状態になることも含む概念である。   When the game ball wins the gate 32, the normal symbol display device 10 enters a state where the normal symbol is variably displayed. Further, when the stop symbol on the normal symbol display 10 is a predetermined symbol (winning symbol), the variable winning ball device 15 is opened for a predetermined time. Further, in the probability variation state, the probability that the stop symbol on the normal symbol display 10 becomes a winning symbol is increased, and the opening time and the number of times of opening of the variable winning ball device 15 are increased. That is, the opening time and the number of times of opening of the variable winning ball device 15 are increased when the stop symbol of the normal symbol is a winning symbol, or when the stop symbol of the special symbol is a probabilistic symbol. It changes to an advantageous state. It should be noted that increasing the number of times of opening is a concept including changing from a closed state to an open state.

次に、パチンコ遊技機1の裏面の構造について図2を参照して説明する。図2は、遊技機を裏面から見た背面図である。   Next, the structure of the back surface of the pachinko gaming machine 1 will be described with reference to FIG. FIG. 2 is a rear view of the gaming machine as seen from the back side.

図2に示すように、遊技機裏面側では、可変表示装置9を制御する演出制御用マイクロコンピュータ等が搭載された演出制御基板80を含む可変表示制御ユニット49、遊技制御用マイクロコンピュータ等が搭載された遊技制御基板(主基板)31が設置されている。また、球払出制御を行う払出制御用マイクロコンピュータ等が搭載された払出制御基板37が設置されている。なお、演出制御用マイクロコンピュータを含む演出制御手段は、遊技盤6に設けられている可変表示装置9、各種装飾LED、普通図柄始動記憶表示器41、装飾ランプ25、枠側に設けられている天枠ランプ28a、左枠ランプ28bおよび右枠ランプ28cを点灯制御するとともに、スピーカ27からの音発生を制御する。   As shown in FIG. 2, on the back side of the gaming machine, a variable display control unit 49 including an effect control board 80 on which an effect control microcomputer for controlling the variable display device 9 is mounted, a game control microcomputer and the like are mounted. A game control board (main board) 31 is installed. In addition, a payout control board 37 on which a payout control microcomputer that performs ball payout control is mounted is installed. The effect control means including the effect control microcomputer is provided on the variable display device 9 provided on the game board 6, various decoration LEDs, the normal symbol start memory display 41, the decoration lamp 25, and the frame side. The top frame lamp 28a, the left frame lamp 28b, and the right frame lamp 28c are controlled to be turned on, and sound generation from the speaker 27 is controlled.

演出制御手段は、演出制御基板80に搭載されている1つの演出制御用マイクロコンピュータで実現されるが、遊技盤6に設けられている各種装飾LED、普通図柄始動記憶表示器41、装飾ランプ25、枠側に設けられている天枠ランプ28a、左枠ランプ28bおよび右枠ランプ28cを駆動するための駆動回路は、演出制御基板80と電気的に接続されているランプドライバ基板に搭載されている。また、スピーカ27を駆動する駆動回路等は、演出制御基板80と電気的に接続されている音声制御基板に搭載されている。   The effect control means is realized by one effect control microcomputer mounted on the effect control board 80, but various decoration LEDs, normal symbol start memory display 41, decoration lamp 25 provided on the game board 6 are provided. The drive circuit for driving the top frame lamp 28a, the left frame lamp 28b and the right frame lamp 28c provided on the frame side is mounted on a lamp driver board electrically connected to the effect control board 80. Yes. The drive circuit for driving the speaker 27 is mounted on a sound control board that is electrically connected to the effect control board 80.

さらに、DC30V、DC21V、DC12VおよびDC5Vを作成する電源回路が搭載された電源基板910やタッチセンサ基板91が設けられている。電源基板910は、大部分が主基板31と重なっているが、主基板31に重なることなく外部から視認可能に露出した露出部分がある。この露出部分には、遊技機1における主基板31および各電気部品制御基板(演出制御基板80および払出制御基板37)や遊技機に設けられている各電気部品への電力供給を実行あるいは遮断するための電力供給許可手段としての電源スイッチと、主基板31および払出制御基板37に含まれる記憶内容保持手段(例えば、電力供給停止時にもその内容を保持可能なバックアップRAM)に記憶されたバックアップデータをクリアするための操作手段としてのクリアスイッチとが設けられている。さらに、露出部分における電源スイッチの内側(基板内部側)には、交換可能なヒューズが設けられている。   Further, a power supply substrate 910 and a touch sensor substrate 91 on which a power supply circuit for generating DC30V, DC21V, DC12V, and DC5V is mounted are provided. Most of the power supply substrate 910 overlaps with the main substrate 31, but there is an exposed portion that is exposed so as not to overlap with the main substrate 31. In the exposed portion, power supply to the main board 31 and each electric component control board (the effect control board 80 and the payout control board 37) in the gaming machine 1 and each electric component provided in the gaming machine is executed or cut off. Power supply switch as a power supply permitting means, and backup data stored in storage contents holding means (for example, a backup RAM capable of holding the contents even when power supply is stopped) included in the main board 31 and the payout control board 37 And a clear switch as an operation means for clearing. Further, a replaceable fuse is provided inside the power switch in the exposed portion (inside the substrate).

なお、電気部品制御基板には、電気部品制御用マイクロコンピュータを含む電気部品制御手段が搭載されている。電気部品制御手段は、遊技制御手段からの指令信号(制御信号)に従って遊技機に設けられている電気部品(遊技用装置:球払出装置97、可変表示装置9、ランプやLEDなどの発光体、スピーカ27等)を制御する。以下、主基板31を電気部品制御基板に含めて説明を行うことがある。その場合には、電気部品制御基板に搭載される電気部品制御手段は、遊技制御手段と、遊技制御手段からの指令信号に従って遊技機に設けられている電気部品を制御する手段とのそれぞれを指す。また、主基板31以外のマイクロコンピュータが搭載された基板をサブ基板ということがある。   An electrical component control means including an electrical component control microcomputer is mounted on the electrical component control board. The electrical component control means is an electrical component (game device: ball payout device 97, variable display device 9, light emitter such as a lamp or LED, etc.) The speaker 27 and the like are controlled. Hereinafter, description may be made by including the main board 31 in the electric component control board. In that case, the electric component control means mounted on the electric component control board indicates each of the game control means and the means for controlling the electric components provided in the gaming machine according to the command signal from the game control means. . A substrate on which a microcomputer other than the main substrate 31 is mounted may be referred to as a sub-substrate.

遊技機裏面において、上方には、各種情報を遊技機外部に出力するための各端子を備えたターミナル基板160が設置されている。ターミナル基板160には、少なくとも、球切れ検出スイッチ167の出力を導入して外部出力するための球切れ用端子、賞球情報(賞球個数信号)を外部出力するための賞球用端子および球貸し情報(球貸し個数信号)を外部出力するための球貸し用端子が設けられている。また、中央付近には、主基板31からの各種情報を遊技機外部に出力するための各端子を備えた情報端子基板(情報出力基板)34が設置されている。   On the back side of the gaming machine, a terminal board 160 provided with terminals for outputting various information to the outside of the gaming machine is installed above. The terminal board 160 includes at least a ball break terminal for introducing the output of the ball break detection switch 167 and outputting it externally, a prize ball terminal for outputting prize ball information (prize ball number signal) and a ball. A ball lending terminal for externally outputting lending information (ball lending number signal) is provided. Near the center, an information terminal board (information output board) 34 having terminals for outputting various information from the main board 31 to the outside of the gaming machine is installed.

貯留タンク38に貯留された遊技球は誘導レール39を通り、カーブ樋を経て払出ケース40Aで覆われた球払出装置に至る。球払出装置の上部には、遊技媒体切れ検出手段としての球切れスイッチ187が設けられている。球切れスイッチ187が球切れを検出すると、球払出装置の払出動作が停止する。球切れスイッチ187は遊技球通路内の遊技球の有無を検出するスイッチであるが、貯留タンク38内の補給球の不足を検出する球切れ検出スイッチ167も誘導レール39における上流部分(貯留タンク38に近接する部分)に設けられている。球切れ検出スイッチ167が遊技球の不足を検知すると、遊技機設置島に設けられている補給機構から遊技機に対して遊技球の補給が行われる。   The game balls stored in the storage tank 38 pass through the guide rail 39 and reach the ball payout device covered with the payout case 40A through the curve rod. Above the ball payout device, a ball break switch 187 is provided as a game medium break detection means. When the ball break switch 187 detects a ball break, the payout operation of the ball payout device stops. The ball break switch 187 is a switch for detecting the presence or absence of a game ball in the game ball passage, but the ball break detection switch 167 for detecting the shortage of supply balls in the storage tank 38 is also an upstream portion (storage tank 38). In the vicinity of the head). When the ball break detection switch 167 detects a shortage of game balls, the game machine is replenished to the game machine from the supply mechanism provided on the gaming machine installation island.

入賞にもとづく景品としての遊技球や球貸し要求にもとづく遊技球が多数払い出されて打球供給皿3が満杯になると、遊技球は、余剰球通路を経て余剰球受皿4に導かれる。さらに遊技球が払い出されると、感知レバー(図示せず)が貯留状態検出手段としての満タンスイッチ(図示せず)を押圧して、貯留状態検出手段としての満タンスイッチがオンする。その状態では、球払出装置内の払出モータの回転が停止して球払出装置の動作が停止するとともに打球発射装置の駆動も停止する。   When a large number of game balls as prizes based on winning a prize and game balls based on a ball lending request are paid out and the hitting ball supply tray 3 is full, the game balls are guided to the surplus ball receiving tray 4 through the surplus ball passage. Further, when the game ball is paid out, a sensing lever (not shown) presses a full tank switch (not shown) as the storage state detection means, and the full tank switch as the storage state detection means is turned on. In this state, the rotation of the payout motor in the ball payout device stops, the operation of the ball payout device stops, and the driving of the hitting ball launching device also stops.

図3は、払出ケース40Aで覆われた球払出装置97を示す正面図(図3(A))および断面図(図3(B))である。球払出装置97は、球切れスイッチ187と球払出装置97との間に設置されている通路体の下部に固定されている。通路体は、カーブ樋によって流下方向が左右方向に変換された2列の遊技球を流下させる球通路を有する。球通路の上流側には、球切れスイッチ187が設置されている。なお、実際には、それぞれの球通路に球切れスイッチが設置されている。球切れスイッチ187は、球通路内の遊技球の有無を検出するものであって、球切れスイッチ187が遊技球を検出しなくなると球払出装置97における払出モータ(図3において図示せず)の回転を停止して遊技球の払出が不動化される。   FIG. 3 is a front view (FIG. 3 (A)) and a cross-sectional view (FIG. 3 (B)) showing the ball dispensing device 97 covered with the dispensing case 40A. The ball payout device 97 is fixed to the lower part of the passage body installed between the ball break switch 187 and the ball payout device 97. The passage body has a ball passage for flowing down two rows of game balls whose flow-down direction is converted into the left-right direction by a curve saddle. A ball break switch 187 is installed on the upstream side of the ball passage. In practice, a ball break switch is installed in each ball passage. The ball break switch 187 detects the presence or absence of a game ball in the ball passage. When the ball break switch 187 stops detecting a game ball, the ball discharge device 97 has a payout motor (not shown in FIG. 3). Rotation is stopped and game ball payout is immobilized.

また、球切れスイッチ187は、球通路に27〜28個の遊技球が存在することを検出できるような位置に係止片によって係止されている。   The ball break switch 187 is locked by a locking piece at a position where it can be detected that 27 to 28 game balls are present in the ball path.

球払出装置97において、ステッピングモータによる払出モータ(図示せず)が例えばカムを回転させることによって、賞球または球貸し要求にもとづく遊技球を1個ずつ払い出す。また、球払出装置97の下方には、例えば近接スイッチによる払出個数カウントスイッチ301が設けられている。球払出装置97から1個の遊技球が落下する毎に、払出個数カウントスイッチ301がオンする。すなわち、払出個数カウントスイッチ301は、球払出装置97から実際に払い出された遊技球を検出する。従って、払出制御手段は、払出個数カウントスイッチ301の検出信号によって、実際に払い出された遊技球の数を計数することができる。この例では、払出個数カウントスイッチ301は、払い出された賞球および貸し球の両方を検出する。すなわち、賞球の払い出しと貸し球の払い出しが同一の検出手段によって検出される。よって、部品点数を減らすことができ、遊技機のコストを低減させることができる。ただし、賞球の払い出しと貸し球の払い出しとが別個の検出手段によって検出される構成としてもよい。   In the ball payout device 97, a payout motor (not shown) using a stepping motor rotates, for example, a cam, thereby paying out one winning ball or one game ball based on a ball lending request. Further, below the ball payout device 97, for example, a payout number count switch 301 using a proximity switch is provided. Each time one game ball falls from the ball payout device 97, the payout number count switch 301 is turned on. That is, the payout number count switch 301 detects a game ball actually paid out from the ball payout device 97. Therefore, the payout control means can count the number of game balls actually paid out by the detection signal of the payout number count switch 301. In this example, the payout number count switch 301 detects both the paid-out prize balls and the rental balls. That is, the payout of prize balls and the payout of rental balls are detected by the same detection means. Therefore, the number of parts can be reduced, and the cost of the gaming machine can be reduced. However, the payout of prize balls and the payout of rental balls may be detected by separate detection means.

この実施の形態では、球払出装置97は、賞球払出と球貸しとを共に行うように構成されている。しかし、賞球払出を行う球払出装置と球貸しを行う球払出装置が別個に設けられていてもよい。別個に設けられている場合には、賞球払出を行う球払出装置と球貸しを行う球払出装置とで払出手段が構成される。さらに、例えば、カムまたはスプロケットの回転方向を変えて賞球払出と球貸しとを分けるように構成されていてもよいし、本実施の形態において例示する球払出装置97(モータによってカムを回転させる構成)以外のどのような構造の球払出装置を用いても、本発明を適用することができる。   In this embodiment, the ball payout device 97 is configured to perform both prize ball payout and ball lending. However, a ball payout device for paying out a prize ball and a ball payout device for lending a ball may be provided separately. When provided separately, a payout means is constituted by a ball payout device for paying out a prize ball and a ball payout device for lending a ball. Further, for example, the configuration may be such that the winning ball payout and the ball lending are separated by changing the rotation direction of the cam or the sprocket, or the ball paying device 97 exemplified in the present embodiment (the cam is rotated by the motor). The present invention can be applied to any structure other than the structure).

図4は、主基板31における回路構成の一例を示すブロック図である。なお、図4には、払出制御基板37および演出制御基板80等も示されている。主基板31には、プログラムに従ってパチンコ遊技機1を制御する基本回路(遊技制御用マイクロコンピュータに相当:遊技制御手段)53と、ゲートスイッチ32a、始動口スイッチ14a、Vカウントスイッチ22、カウントスイッチ23、入賞口スイッチ29a,30a,33a,39a、およびクリアスイッチ921からの信号を基本回路53に与える入力ドライバ回路58と、可変入賞球装置15を開閉するソレノイド16、開閉板20を開閉するソレノイド21および大入賞口内の経路を切り換えるためのソレノイド21Aを基本回路53からの指令に従って駆動するソレノイド回路59とが搭載されている。   FIG. 4 is a block diagram illustrating an example of a circuit configuration in the main board 31. FIG. 4 also shows a payout control board 37, an effect control board 80, and the like. The main board 31 includes a basic circuit (corresponding to a game control microcomputer: game control means) 53 for controlling the pachinko gaming machine 1 according to a program, a gate switch 32a, a start port switch 14a, a V count switch 22, and a count switch 23. The input driver circuit 58 for supplying signals from the winning opening switches 29a, 30a, 33a, 39a and the clear switch 921 to the basic circuit 53, the solenoid 16 for opening / closing the variable winning ball apparatus 15, and the solenoid 21 for opening / closing the opening / closing plate 20. And a solenoid circuit 59 for driving the solenoid 21A for switching the route in the special winning opening in accordance with a command from the basic circuit 53.

なお、ゲートスイッチ32a、始動口スイッチ14a、Vカウントスイッチ22、カウントスイッチ23、入賞口スイッチ29a,30a,33a,39a等のスイッチは、センサと称されているものでもよい。すなわち、遊技球を検出できる遊技媒体検出手段(この例では遊技球検出手段)であれば、その名称を問わない。入賞検出を行う始動口スイッチ14a、Vカウントスイッチ22、カウントスイッチ23、および入賞口スイッチ29a,30a,33a,39aの各スイッチは、入賞検出手段でもある。なお、入賞検出手段は、複数の入賞口に別個に入賞したそれぞれの遊技球をまとめて検出するものであってもよい。また、ゲートスイッチ32aのような通過ゲートであっても、賞球の払い出しが行われるものであれば、通過ゲートへ遊技球が進入することが入賞になり、通過ゲートに設けられているスイッチ(例えばゲートスイッチ32a)が入賞検出手段になる。さらに、この実施の形態では、V入賞領域に入賞した遊技球はVカウントスイッチ22のみで検出されるので、大入賞口に入賞した遊技球数は、Vカウントスイッチ22による検出数とカウントスイッチ23による検出数との和になる。しかし、V入賞領域に入賞した遊技球が、Vカウントスイッチ22で検出されるとともにカウントスイッチ23でも検出されるようにしてもよい。その場合には、大入賞口に入賞した遊技球数は、カウントスイッチ23による検出数に相当する。   The gate switch 32a, the start port switch 14a, the V count switch 22, the count switch 23, the winning port switches 29a, 30a, 33a, 39a, and other switches may be referred to as sensors. That is, the name of the game medium detection means (game ball detection means in this example) that can detect a game ball is not limited. Each of the start port switch 14a, the V count switch 22, the count switch 23, and the winning port switches 29a, 30a, 33a, and 39a for performing the winning detection is also a winning detection means. Note that the winning detection means may be configured to collectively detect the respective game balls that have been won separately at the plurality of winning openings. In addition, even if a passing gate such as the gate switch 32a is used, if a prize ball is to be paid out, a game ball entering the passing gate becomes a win, and a switch ( For example, the gate switch 32a) serves as a winning detection means. Further, in this embodiment, since the game balls won in the V winning area are detected only by the V count switch 22, the number of game balls won in the big winning opening is the number detected by the V count switch 22 and the count switch 23. It becomes the sum with the detection number by. However, the game ball that has won the V winning area may be detected by the V count switch 22 and also by the count switch 23. In this case, the number of game balls won in the big winning opening corresponds to the number detected by the count switch 23.

また、始動口スイッチ14a、カウントスイッチ23、および入賞口スイッチ29a,30a,33a,39aの各スイッチには、スイッチコモン電圧(例えば+12V)が供給されているが、主基板31には、スイッチコモン電圧を監視するスイッチコモン監視回路71が搭載されている。スイッチコモン監視回路71が、スイッチコモン電圧が所定値まで低下したことを検出すると、基本回路53に入力されるスイッチコモン監視信号をオフ状態にする。   A switch common voltage (for example, + 12V) is supplied to each of the start port switch 14a, the count switch 23, and the winning port switches 29a, 30a, 33a, and 39a. A switch common monitoring circuit 71 for monitoring the voltage is mounted. When the switch common monitoring circuit 71 detects that the switch common voltage has decreased to a predetermined value, the switch common monitoring signal input to the basic circuit 53 is turned off.

また、基本回路53から与えられるデータに従って、大当りの発生を示す大当り情報、可変表示装置9における図柄の可変表示開始に利用された始動入賞球の個数を示す有効始動情報、確率変動が生じたことを示す確変情報等の情報出力信号をホールコンピュータ等の外部装置に対して出力する情報出力回路64が搭載されている。   Further, according to the data given from the basic circuit 53, the jackpot information indicating the occurrence of the jackpot, the effective start information indicating the number of start winning balls used for the variable display start of the variable display device 9, and the probability variation has occurred. An information output circuit 64 for outputting an information output signal such as probability variation information indicating the above to an external device such as a hall computer is mounted.

遊技制御用マイクロコンピュータで実現される基本回路53は、ゲーム制御(遊技進行制御)用のプログラム等を記憶するROM54、ワークメモリとして使用される記憶手段(変動データを記憶する変動データ記憶手段)としてのRAM55、プログラムに従って制御動作を行うCPU56およびI/Oポート部57を含む。この実施の形態では、ROM54およびRAM55はCPU56に内蔵されている。すなわち、CPU56は、1チップマイクロコンピュータである。1チップマイクロコンピュータは、少なくともRAM55が内蔵されていればよく、ROM54およびI/Oポート部57は外付けであっても内蔵されていてもよい。なお、CPU56はROM54に格納されているプログラムに従って制御を実行するので、以下、CPU56が実行する(または、処理を行う)ということは、具体的には、CPU56がプログラムに従って制御を実行することである。このことは、主基板31以外の他の基板に搭載されているCPUについても同様である。また、遊技制御手段は、遊技制御用マイクロコンピュータで実現される基本回路53で実現されているが、主として、遊技制御用マイクロコンピュータにおけるプログラムに従って制御を実行するCPU56で実現される。   A basic circuit 53 realized by a game control microcomputer includes a ROM 54 for storing a game control (game progress control) program and the like, and storage means used as a work memory (variable data storage means for storing variable data). RAM 55, CPU 56 for performing control operations in accordance with programs, and I / O port unit 57. In this embodiment, the ROM 54 and the RAM 55 are built in the CPU 56. That is, the CPU 56 is a one-chip microcomputer. The one-chip microcomputer only needs to have at least the RAM 55 built in, and the ROM 54 and the I / O port unit 57 may be externally attached or built in. Since the CPU 56 executes control according to the program stored in the ROM 54, the CPU 56 executes (or performs processing) hereinafter. Specifically, the CPU 56 executes control according to the program. is there. The same applies to CPUs mounted on substrates other than the main substrate 31. The game control means is realized by a basic circuit 53 realized by a game control microcomputer, but is mainly realized by a CPU 56 that executes control according to a program in the game control microcomputer.

また、RAM55は、その一部が電源基板910において作成されるバックアップ電源によってバックアップされている不揮発性記憶手段としてのバックアップRAMである。すなわち、遊技機に対する電力供給が停止しても、所定期間(バックアップ電源が電力供給不能になるまで)は、RAM55の一部の内容は保存される。この例では、少なくとも、遊技状態すなわち遊技制御手段の制御状態に応じたデータ(特別図柄プロセスフラグ等)は、バックアップRAMに保存される。遊技制御手段の制御状態に応じたデータとは、停電等が生じた後に復旧した場合に、そのデータにもとづいて、制御状態を停電等の発生前に復旧させるために必要なデータである。なお、この実施の形態では、RAM55の全部が、電源バックアップされているとする。   The RAM 55 is a backup RAM as a non-volatile storage means that is partly backed up by a backup power source created on the power supply substrate 910. In other words, even if the power supply to the gaming machine is stopped, a part of the contents of the RAM 55 is stored for a predetermined period (until the power supply of the backup power supply is disabled). In this example, at least data (a special symbol process flag or the like) corresponding to the game state, that is, the control state of the game control means is stored in the backup RAM. The data corresponding to the control state of the game control means is data necessary for restoring the control state before the occurrence of a power failure or the like based on the data when the power is restored after a power failure or the like occurs. In this embodiment, it is assumed that the entire RAM 55 is backed up.

CPU56のリセット端子には、電源基板910からのリセット信号が入力される。リセット信号がローレベルからハイレベルに変化すると、CPU56は動作を開始する。すなわち、ROM54に格納されているプログラムにもとづく処理を開始する。   A reset signal from the power supply board 910 is input to the reset terminal of the CPU 56. When the reset signal changes from low level to high level, the CPU 56 starts operation. That is, the processing based on the program stored in the ROM 54 is started.

遊技球を打撃して発射する打球発射装置は払出制御基板37上の回路によって制御される発射モータ94を含み、発射モータ94が回転することによって遊技球を遊技領域7に向けて発射する。発射モータ94を駆動するための駆動信号は、タッチセンサ基板91を介して発射モータ94に伝達される。そして、遊技者が操作ノブ(打球ハンドル)5に触れていることはタッチセンサで検出され、タッチセンサからの信号がタッチセンサ基板91に搭載されているタッチセンサ回路(遊技者が操作ノブ5に触れているか否かを検出するための検出回路等を含む回路)を介して払出制御基板37に伝達される。払出制御基板37上の回路は、タッチセンサ回路からの信号がオフ状態を示している場合には、発射モータ94の駆動を停止する。なお、操作ノブ5には、弾発力を調節するものであり、遊技者が接触する部分であるタッチリングが組み付けられている。タッチセンサ基板91は、遊技機において、タッチリングと払出制御基板37との間に配置され、かつ、タッチリングの近傍に配置されている。具体的には、タッチリングとタッチセンサ基板91との間の配線長は、タッチセンサ基板91と払出制御基板37との間の配線長よりも短い。   The hitting ball launching device for hitting and launching the game ball includes a launch motor 94 controlled by a circuit on the payout control board 37, and launches the game ball toward the game area 7 as the launch motor 94 rotates. A drive signal for driving the firing motor 94 is transmitted to the firing motor 94 via the touch sensor substrate 91. The touch sensor detects that the player is touching the operation knob (hitting ball handle) 5, and a signal from the touch sensor is mounted on the touch sensor substrate 91 (the player touches the operation knob 5. Is transmitted to the payout control board 37 via a circuit including a detection circuit for detecting whether or not it is touched. The circuit on the payout control board 37 stops the driving of the firing motor 94 when the signal from the touch sensor circuit indicates an off state. Note that the operation knob 5 is provided with a touch ring that adjusts the resilience and is a portion in contact with the player. In the gaming machine, the touch sensor substrate 91 is disposed between the touch ring and the payout control substrate 37 and is disposed in the vicinity of the touch ring. Specifically, the wiring length between the touch ring and the touch sensor substrate 91 is shorter than the wiring length between the touch sensor substrate 91 and the payout control substrate 37.

なお、この実施の形態では、演出制御基板80に搭載されている演出制御手段が、遊技盤6に設けられている普通図柄始動記憶表示器41および装飾ランプ25の表示制御を行うとともに、枠側に設けられている天枠ランプ28a、左枠ランプ28bおよび右枠ランプ28cの表示制御を行う。また、演出制御基板80に搭載されている演出制御手段は、特別図柄を可変表示する可変表示装置9および普通図柄を可変表示する普通図柄表示器10の表示制御も行う。   In this embodiment, the effect control means mounted on the effect control board 80 controls the display of the normal symbol start memory display 41 and the decoration lamp 25 provided on the game board 6, and the frame side Display control of the top frame lamp 28a, the left frame lamp 28b, and the right frame lamp 28c. The effect control means mounted on the effect control board 80 also performs display control of the variable display device 9 that variably displays special symbols and the normal symbol display 10 that variably displays normal symbols.

また、この実施の形態で用いられているCPU56は、ソフトウェアで割込禁止に設定できないマスク不能割込(NMI)を発生させるために使用されるマスク不能割込端子(NMI端子)と、CPU56の外部から割込(外部割込;ソフトウェアで割込禁止にできるマスク可能割込)を発生させるために使用される割込端子(INT端子)とを有する。しかし、この実施の形態では、マスク不能割込および外部割込を使用しない。そこで、NMI端子およびINT端子を、抵抗を介してVCC(+5V)にプルアップしておく。従って、NMI端子およびINT端子の入力レベルは常にハイレベルになり、端子オープン状態に場合に比べて、ノイズ等によってNMI端子およびINT端子の入力レベルがハイレベルからローレベルに立ち下がって割込発生状態になる可能性が低減する。   In addition, the CPU 56 used in this embodiment includes a non-maskable interrupt terminal (NMI terminal) used for generating a non-maskable interrupt (NMI) that cannot be set to interrupt prohibition by software, And an interrupt terminal (INT terminal) used for generating an external interrupt (external interrupt; maskable interrupt that can be disabled by software). However, this embodiment does not use non-maskable interrupts and external interrupts. Therefore, the NMI terminal and the INT terminal are pulled up to VCC (+5 V) through resistors. Therefore, the input levels of the NMI terminal and the INT terminal are always high, and the input level of the NMI terminal and the INT terminal falls from the high level to the low level due to noise or the like as compared with the case where the terminal is open. The possibility of becoming a state is reduced.

図5は、払出制御基板37および球払出装置97などの払出に関連する構成要素を示すブロック図である。図5に示すように、払出制御基板37には、払出制御用CPU371を含む払出制御用マイクロコンピュータ(電気部品制御用マイクロコンピュータの一例)が搭載されている。この実施の形態では、払出制御用マイクロコンピュータは、1チップマイクロコンピュータであり、少なくともRAMが内蔵されている。また、RAMは、主基板31におけるRAM55と同様に、電源バックアップされている。払出制御用CPU371、RAM、払出制御用プログラムを格納したROM(図示せず)およびI/Oポート等は、払出制御手段を構成する。従って、払出制御手段は、払出制御用CPU371、RAM、ROMおよびI/Oポートを含む払出制御用マイクロコンピュータで実現されるが、主として、プログラムに従って制御を実行する払出制御用CPU371で実現される。   FIG. 5 is a block diagram showing components related to payout, such as the payout control board 37 and the ball payout device 97. As shown in FIG. 5, the payout control board 37 is equipped with a payout control microcomputer (an example of an electric component control microcomputer) including a payout control CPU 371. In this embodiment, the payout control microcomputer is a one-chip microcomputer and has at least a built-in RAM. Further, the RAM is backed up in the same manner as the RAM 55 in the main board 31. The payout control CPU 371, the RAM, the ROM (not shown) storing the payout control program, the I / O port, etc. constitute payout control means. Accordingly, the payout control means is realized by a payout control CPU 371, a payout control microcomputer including a RAM, a ROM, and an I / O port, but is mainly realized by a payout control CPU 371 that executes control according to a program.

満タンスイッチ48および払出個数カウントスイッチ301からの検出信号は、中継基板72を介して払出制御基板37のI/Oポート372fに入力される。また、球切れスイッチ187および払出モータ位置センサ295からの検出信号は、中継基板72を介して払出制御基板37のI/Oポート372eに入力される。払出モータ位置センサ295は、払出モータ289の回転位置を検出するための発光素子(LED)と受光素子とによるセンサであり、遊技球が詰まったこと、すなわちいわゆる球噛みを検出するために用いられる。払出制御基板37の払出制御用CPU371は、球切れスイッチ187からの検出信号が球切れ状態を示していたり、満タンスイッチ48からの検出信号が満タン状態を示していると、球払出処理を停止する。さらに、満タンスイッチ48からの検出信号が満タン状態を示していると、打球発射装置からの球発射を停止させる。   Detection signals from the full tank switch 48 and the payout number count switch 301 are input to the I / O port 372 f of the payout control board 37 via the relay board 72. Further, detection signals from the ball break switch 187 and the payout motor position sensor 295 are input to the I / O port 372e of the payout control board 37 via the relay board 72. The payout motor position sensor 295 is a sensor composed of a light emitting element (LED) and a light receiving element for detecting the rotational position of the payout motor 289, and is used for detecting that the game ball is clogged, that is, so-called ball biting. . The payout control CPU 371 of the payout control board 37 performs a ball payout process when the detection signal from the ball break switch 187 indicates a ball shortage state or when the detection signal from the full tank switch 48 indicates a full tank state. Stop. Further, when the detection signal from the full tank switch 48 indicates a full tank state, the ball launching from the ball striking device is stopped.

入賞があると、主基板31の出力回路67から、払出指令信号として、払い出すべき賞球個数を示す賞球制御信号が出力される(オン状態になる)。また、遊技制御用マイクロコンピュータが立ち上がったとき(動作を開始したとき)に、払出起動コマンド(払出起動指令)が出力される。そして、賞球制御信号または払出起動指令の取り込みを指示するための賞球REQ信号(賞球リクエスト信号)が出力される(オン状態になる)。   When there is a win, a prize ball control signal indicating the number of prize balls to be paid out is output (turned on) from the output circuit 67 of the main board 31 as a payout command signal. In addition, when the game control microcomputer starts up (when the operation is started), a payout start command (payout start command) is output. Then, a prize ball REQ signal (prize ball request signal) for instructing to take in a prize ball control signal or a payout activation command is output (turned on).

この実施の形態では、賞球制御信号と払出起動指令とは同じ信号線で伝達される。賞球制御信号および払出起動指令は、5ビットのデータ(2進5桁のデータ)によって構成され、5本の信号線によって出力される。なお、信号のオン状態すなわち出力状態は、信号が有意である状態であり、オン状態になることは、信号を受ける側に対してその信号にもとづく何らかの処理を開始することを指令することを意味する。例えば、賞球個数を示す賞球制御信号および賞球REQ信号がオン状態になるということは、払出制御手段に対して、賞球制御信号が示す払出数を認識するように指令することを意味する。   In this embodiment, the winning ball control signal and the payout activation command are transmitted through the same signal line. The winning ball control signal and the payout activation command are composed of 5-bit data (binary 5-digit data) and are output through five signal lines. Note that the ON state of the signal, that is, the output state is a state where the signal is significant, and turning ON means that the signal receiving side is instructed to start some processing based on the signal. To do. For example, the fact that the prize ball control signal indicating the number of prize balls and the prize ball REQ signal are turned on means that the dispense control means is instructed to recognize the number of prizes indicated by the prize ball control signal. To do.

賞球制御信号および払出起動指令は、入力回路373Aを介してI/Oポート372eに入力される。また、賞球REQ信号は、払出制御用CPU371のマスク可能割込端子(以下、単に割込端子ともいう。)に入力される。払出制御用CPU371は、割込端子に賞球REQ信号が入力されたことにもとづく割込処理で、I/Oポート372eを介して賞球制御信号を入力し、賞球制御信号が示す個数の遊技球を払い出すために球払出装置97を駆動する制御を行う。なお、主基板31の出力回路67からは、主基板31が接続されていることを示す電源確認信号(接続確認信号)も出力される。   The prize ball control signal and the payout activation command are input to the I / O port 372e via the input circuit 373A. The prize ball REQ signal is input to a maskable interrupt terminal (hereinafter also simply referred to as an interrupt terminal) of the payout control CPU 371. The payout control CPU 371 inputs a prize ball control signal via the I / O port 372e in an interrupt process based on the prize ball REQ signal inputted to the interrupt terminal, and the number of prize ball control signals indicates In order to pay out the game ball, the ball paying device 97 is controlled to be driven. A power supply confirmation signal (connection confirmation signal) indicating that the main board 31 is connected is also output from the output circuit 67 of the main board 31.

また、払出制御手段が払出指令信号を受け付けたときには主基板31に対して指令受付信号を送信する。指令受付信号は、払出制御基板37の出力ポート372bおよび出力回路373Bを介して主基板31に送信される。そして、主基板31において、入力回路68およびI/Oポート57を介してCPU56に入力される。なお、この実施の形態では、賞球BUSY信号がオン状態になることによって、指令受付信号が送信されたことになる。   When the payout control means receives a payout command signal, it sends a command accepting signal to the main board 31. The command acceptance signal is transmitted to the main board 31 via the output port 372b of the payout control board 37 and the output circuit 373B. Then, in the main board 31, the data is input to the CPU 56 via the input circuit 68 and the I / O port 57. In this embodiment, the command acceptance signal is transmitted when the prize ball BUSY signal is turned on.

払出制御用CPU371は、出力ポート372bを介して、賞球払出数を示す賞球情報信号および貸し球数を示す球貸し個数信号をターミナル基板(枠用外部端子基板と盤用外部端子基板とを含む)160に出力する。なお、出力ポート372bの外側に、ドライバ回路が設置されているが、図5では記載省略されている。また、ターミナル基板160(枠用外部端子基板)には、ドア開放情報スイッチ161A,161Bが接続されている。   The payout control CPU 371 receives a prize ball information signal indicating the number of prize balls to be paid and a ball lending number signal indicating the number of lent balls via the output port 372b. Output) 160. A driver circuit is provided outside the output port 372b, but is not shown in FIG. In addition, door opening information switches 161A and 161B are connected to the terminal board 160 (frame external terminal board).

また、払出制御用CPU371は、出力ポート372cを介して、7セグメントLEDによるエラー表示用LED374にエラー信号を出力する。さらに、出力ポート372bを介して、点灯/消灯を指示するための信号を賞球LED51および球切れLED52に出力する。なお、払出制御基板37の入力ポート372fには、エラー状態を解除するためのエラー解除スイッチ375からの検出信号が入力される。エラー解除スイッチ375は、ソフトウェアリセットによってエラー状態を解除するために用いられる。   Also, the payout control CPU 371 outputs an error signal to the error display LED 374 using a 7-segment LED via the output port 372c. Further, a signal for instructing lighting / extinguishing is output to the winning ball LED 51 and the ball running out LED 52 via the output port 372b. A detection signal from an error release switch 375 for releasing the error state is input to the input port 372f of the payout control board 37. The error cancel switch 375 is used to cancel the error state by software reset.

さらに、払出制御基板37からの払出モータ289への駆動信号は、出力ポート372aおよび中継基板72を介して球払出装置97の払出機構部分における払出モータ289に伝えられる。なお、出力ポート372aの外側に、ドライバ回路(モータ駆動回路)が設置されているが、図5では記載省略されている。また、払出制御基板37からの発射モータ94への駆動信号は、出力ポート372aおよびタッチセンサ基板91を介して発射モータ94に伝えられる。   Further, a drive signal from the payout control board 37 to the payout motor 289 is transmitted to the payout motor 289 in the payout mechanism portion of the ball payout device 97 via the output port 372a and the relay board 72. A driver circuit (motor drive circuit) is installed outside the output port 372a, but is not shown in FIG. A drive signal from the payout control board 37 to the firing motor 94 is transmitted to the firing motor 94 via the output port 372 a and the touch sensor board 91.

遊技機に隣接して設置されているカードユニット50(図1においては図示せず)には、カードユニット制御用マイクロコンピュータが搭載されている。また、カードユニット50には、使用可表示ランプ、連結台方向表示器、カード投入表示ランプおよびカード挿入口などが設けられている。インタフェース基板(中継基板)66には、打球供給皿3の近傍に設けられている度数表示LED60、球貸し可LED61、球貸しスイッチ62および返却スイッチ63が接続される。   A card unit control microcomputer is mounted on a card unit 50 (not shown in FIG. 1) installed adjacent to the gaming machine. In addition, the card unit 50 is provided with an available display lamp, a connecting table direction indicator, a card insertion display lamp, a card insertion slot, and the like. The interface board (relay board) 66 is connected with a frequency display LED 60, a ball lending LED 61, a ball lending switch 62 and a return switch 63 provided in the vicinity of the hitting ball supply tray 3.

インタフェース基板66からカードユニット50には、遊技者の操作に応じて、球貸しスイッチ62が操作されたことを示す球貸しスイッチ信号および返却スイッチ63が操作されたことを示す返却スイッチ信号が与えられる。また、カードユニット50からインタフェース基板66には、プリペイドカードの残高を示すカード残高表示信号および球貸し可表示信号が与えられる。カードユニット50と払出制御基板37の間では、接続信号(VL信号)、ユニット操作信号(BRDY信号)、球貸し要求信号(BRQ信号)、球貸し完了信号(EXS信号)およびパチンコ機動作信号(PRDY信号)が入力ポート372fおよび出力ポート372dを介して送受信される。カードユニット50と払出制御基板37の間には、インタフェース基板66が介在している。よって、接続信号(VL信号)等の信号は、図5に示すように、インタフェース基板66を介してカードユニット50と払出制御基板37の間で送受信されることになる。   A card lending switch signal indicating that the ball lending switch 62 has been operated and a return switch signal indicating that the return switch 63 has been operated are provided to the card unit 50 from the interface board 66 in accordance with the player's operation. . Further, a card balance display signal indicating a prepaid card balance and a ball lending display signal are given from the card unit 50 to the interface board 66. Between the card unit 50 and the payout control board 37, a connection signal (VL signal), a unit operation signal (BRDY signal), a ball lending request signal (BRQ signal), a ball lending completion signal (EXS signal) and a pachinko machine operation signal ( PRDY signal) is transmitted / received via the input port 372f and the output port 372d. An interface board 66 is interposed between the card unit 50 and the payout control board 37. Therefore, a signal such as a connection signal (VL signal) is transmitted and received between the card unit 50 and the payout control board 37 via the interface board 66 as shown in FIG.

パチンコ遊技機1の電源が投入されると、払出制御基板37の払出制御用CPU371は、カードユニット50にPRDY信号を出力する。また、カードユニット制御用マイクロコンピュータは、電源が投入されると、VL信号を出力する。払出制御用CPU371は、VL信号の入力状態によってカードユニット50の接続状態/未接続状態を判定する。カードユニット50においてカードが受け付けられ、球貸しスイッチが操作され球貸しスイッチ信号が入力されると、カードユニット制御用マイクロコンピュータは、払出制御基板37にBRDY信号を出力する。この時点から所定の遅延時間が経過すると、カードユニット制御用マイクロコンピュータは、払出制御基板37にBRQ信号を出力する。   When the power of the pachinko gaming machine 1 is turned on, the payout control CPU 371 of the payout control board 37 outputs a PRDY signal to the card unit 50. The card unit control microcomputer outputs a VL signal when the power is turned on. The payout control CPU 371 determines the connected / unconnected state of the card unit 50 based on the input state of the VL signal. When a card is received in the card unit 50, the ball lending switch is operated and a ball lending switch signal is input, the card unit control microcomputer outputs a BRDY signal to the payout control board 37. When a predetermined delay time elapses from this point, the card unit control microcomputer outputs a BRQ signal to the payout control board 37.

そして、払出制御基板37の払出制御用CPU371は、カードユニット50に対するEXS信号を立ち上げ、カードユニット50からのBRQ信号の立ち下がりを検出すると、払出モータ289を駆動し、所定個の貸し球を遊技者に払い出す。そして、払出が完了したら、払出制御用CPU371は、カードユニット50に対するEXS信号を立ち下げる。その後、カードユニット50からのBRDY信号がオン状態でないことを条件に、遊技制御手段から払出指令信号を受けると賞球払出制御を実行する。なお、カードユニット50で用いられる電源電圧AC24Vは払出制御基板37から供給される。   Then, the payout control CPU 371 of the payout control board 37 raises the EXS signal to the card unit 50 and, when detecting the fall of the BRQ signal from the card unit 50, drives the payout motor 289 to draw a predetermined number of rental balls. Pay to the player. When the payout is completed, the payout control CPU 371 causes the EXS signal to the card unit 50 to fall. Thereafter, on the condition that the BRDY signal from the card unit 50 is not in the ON state, a prize ball payout control is executed when a payout command signal is received from the game control means. The power supply voltage AC24V used in the card unit 50 is supplied from the payout control board 37.

カードユニット50に対する電源基板910からの電力供給は、払出制御基板37およびインタフェース基板66を介して行われる。この例では、インタフェース基板66内に配されているカードユニット50に対するAC24Vの電源供給ラインに、カードユニット50を保護するためのヒューズが設けられ、カードユニット50に所定電圧以上の電圧が供給されることが防止される。   The power supply from the power supply board 910 to the card unit 50 is performed via the payout control board 37 and the interface board 66. In this example, a fuse for protecting the card unit 50 is provided in a 24 V AC power supply line for the card unit 50 arranged in the interface board 66, and a voltage higher than a predetermined voltage is supplied to the card unit 50. It is prevented.

なお、この実施の形態で用いられている払出制御用CPU371は、マスク不能割込(NMI)を発生させるために使用されるマスク不能割込端子(NMI端子)と、マスク可能割込を発生させるために使用される割込端子(INT端子)とを有する。しかし、この実施の形態では、マスク不能割込を使用しない。そこで、NMI端子を、抵抗を介してVCC(+5V)にプルアップしておく。なお、マスク可能割込とは、ソフトウェアで割込が発生しないように制御することができる割込である。また、割込端子への信号入力にもとづく割込を外部割込ともいう。   The payout control CPU 371 used in this embodiment generates a non-maskable interrupt terminal (NMI terminal) used to generate a non-maskable interrupt (NMI) and a maskable interrupt. And an interrupt terminal (INT terminal) used for the purpose. However, this embodiment does not use non-maskable interrupts. Therefore, the NMI terminal is pulled up to VCC (+5 V) through a resistor. The maskable interrupt is an interrupt that can be controlled so that no interrupt is generated by software. An interrupt based on a signal input to the interrupt terminal is also called an external interrupt.

また、この実施の形態では、カードユニット50が遊技機とは別体として遊技機に隣接して設置されている場合を例にするが、カードユニット50は遊技機と一体化されていてもよい。また、コイン投入に応じてその金額に応じた遊技球が貸し出されるような場合でも本発明を適用できる。   In this embodiment, the case where the card unit 50 is installed adjacent to the gaming machine as a separate body from the gaming machine is taken as an example, but the card unit 50 may be integrated with the gaming machine. . Further, the present invention can be applied even in the case where game balls corresponding to the amount of money are lent out in accordance with coin insertion.

図6は、演出制御基板80、ランプドライバ基板35および音声制御基板70の回路構成例を示すブロック図である。なお、ランプドライバ基板35および音声制御基板70には、マイクロコンピュータは搭載されていない。演出制御基板80において、演出制御用マイクロコンピュータ(電気部品制御用マイクロコンピュータの一例)における演出制御用CPU101は、ROM(図示せず)に格納されたプログラムに従って動作し、主基板31からのストローブ信号(図柄制御INT信号)に応じて、入力ドライバ102および入力ポート103を介して演出制御コマンドを受信する。また、演出制御用CPU101は、演出制御コマンドにもとづいて、VDP(ビデオディスプレイプロセッサ)109に、LCDを用いた可変表示装置9の表示制御を行わせる。VDP109は、GCL(グラフィックコントローラLSI)と呼ばれることもある。   FIG. 6 is a block diagram illustrating a circuit configuration example of the effect control board 80, the lamp driver board 35, and the sound control board 70. The lamp driver board 35 and the sound control board 70 are not equipped with a microcomputer. In the effect control board 80, the effect control CPU 101 in the effect control microcomputer (an example of an electric component control microcomputer) operates in accordance with a program stored in a ROM (not shown), and a strobe signal from the main board 31. In response to (symbol control INT signal), an effect control command is received via the input driver 102 and the input port 103. Further, the effect control CPU 101 causes the VDP (video display processor) 109 to perform display control of the variable display device 9 using the LCD based on the effect control command. The VDP 109 is sometimes called a GCL (graphic controller LSI).

さらに、演出制御用CPU101は、出力ポート104および出力ドライバ110を介して音声制御基板70に対して音番号データを出力する。また、演出制御用CPU101に入出力するバス(アドレスバス、データバス、および書込/読出信号等の制御信号ラインを含む)はバスドライバ105を介してランプドライバ基板35まで延長されている。   Further, the production control CPU 101 outputs sound number data to the sound control board 70 via the output port 104 and the output driver 110. A bus (including an address bus, a data bus, and a control signal line such as a write / read signal) that is input / output to / from the effect control CPU 101 is extended to the lamp driver board 35 via the bus driver 105.

ランプドライバ基板35において、演出制御用CPU101に入出力するバスは、バスレシーバ351を介して出力ポート352および拡張ポート353に接続される。出力ポート352から出力される各ランプを駆動する信号は、ランプドライバ354で増幅され各ランプに供給される。また、出力ポート352から出力される各LEDを駆動する信号は、LED駆動回路355で増幅され各LEDに供給される。   In the lamp driver board 35, a bus that is input to and output from the effect control CPU 101 is connected to the output port 352 and the expansion port 353 via the bus receiver 351. A signal for driving each lamp output from the output port 352 is amplified by a lamp driver 354 and supplied to each lamp. A signal for driving each LED output from the output port 352 is amplified by the LED drive circuit 355 and supplied to each LED.

この実施の形態では、遊技機に設けられているランプ・LEDおよび演出用駆動手段は、演出制御基板80に搭載されている演出用CPU101を含む演出制御手段によって制御される。また、可変表示装置9、普通図柄表示器10およびランプ・LED等を制御するためのデータがROMに格納されている。演出用CPU101は、ROMに格納されているデータにもとづいて可変表示装置9、普通図柄表示器10およびランプ・LED等を制御する。そして、ランプドライバ基板35に搭載されている出力ポート352および各駆動回路を介して、ランプ・LEDおよび演出用駆動手段が駆動される。従って、機種変更を行う際に、ランプドライバ基板35についてポート数を変更する等の設計変更を行う必要はあるが、演出制御基板80については、プログラムを格納するROMを交換するだけでよく回路の設計変更を行う必要はない。   In this embodiment, lamps / LEDs and effect driving means provided in the gaming machine are controlled by effect control means including effect CPU 101 mounted on effect control board 80. Further, data for controlling the variable display device 9, the normal symbol display 10, the lamp / LED, and the like are stored in the ROM. The effect CPU 101 controls the variable display device 9, the normal symbol display 10, the lamp / LED, and the like based on the data stored in the ROM. Then, the lamp / LED and the effect driving means are driven via the output port 352 and each drive circuit mounted on the lamp driver board 35. Therefore, when changing the model, it is necessary to make a design change such as changing the number of ports for the lamp driver board 35, but for the production control board 80, it is only necessary to replace the ROM storing the program. There is no need to make design changes.

なお、演出制御基板80、ランプドライバ基板35および音声制御基板70は独立した基板であるが、それらは、例えば、遊技機裏面において、1つのボックスに収容された状態で設置される。また、拡張ポート353は、機種変更を行う場合に、ランプ・LED等の数が増加した場合を考慮して設置されるが、設置されていなくてもよい。   Although the production control board 80, the lamp driver board 35, and the sound control board 70 are independent boards, they are installed in a single box on the back of the gaming machine, for example. The expansion port 353 is installed in consideration of the case where the number of lamps / LEDs and the like is increased when the model is changed, but it may not be installed.

音声制御基板70において、演出制御基板80からの音番号データは、入力ドライバ702を介して、例えばデジタルシグナルプロセッサによる音声合成用IC703に入力される。音声合成用IC703は、音番号データに応じたデータを音声データ基板70Aに搭載されている音声データROM704から読み出し、読み出したデータに応じた音声や効果音を発生し増幅回路705に出力する。増幅回路705は、音声合成用IC703の出力レベルを、ボリューム706で設定されている音量に応じたレベルに増幅した音声信号をスピーカ27に出力する。なお、この実施の形態では、音声データROM704が、音声制御基板70とは別の基板である音声データ基板70Aに搭載されているが、音声データROM704は、音声制御基板70に搭載されていてもよい。その場合には、音声データ基板70Aは不要である。   In the voice control board 70, the sound number data from the effect control board 80 is input to a voice synthesis IC 703 by a digital signal processor, for example, via an input driver 702. The voice synthesis IC 703 reads data corresponding to the sound number data from the voice data ROM 704 mounted on the voice data board 70 </ b> A, generates voice and sound effects corresponding to the read data, and outputs them to the amplifier circuit 705. The amplification circuit 705 outputs an audio signal obtained by amplifying the output level of the speech synthesis IC 703 to a level corresponding to the volume set by the volume 706 to the speaker 27. In this embodiment, the voice data ROM 704 is mounted on the voice data board 70A, which is a board different from the voice control board 70, but the voice data ROM 704 may be mounted on the voice control board 70. Good. In that case, the audio data board 70A is unnecessary.

音声データROM704に格納されている音番号データに応じたデータは、所定期間(例えば特別図柄の変動期間)における効果音または音声の出力態様を時系列的に示すデータの集まりである。音声合成用IC703は、音番号データを入力すると、音声データROM704内の対応するデータに従って音出力制御を行う。対応するデータに従った音出力制御は、次の音番号データを入力するまで継続される。そして、音声合成用IC703は、次の音番号データを入力すると、新た入力した音番号データに対応した音声データROM704内のデータに従って音出力制御を行う。   The data corresponding to the sound number data stored in the sound data ROM 704 is a collection of data indicating the sound effect or sound output mode in a time series in a predetermined period (for example, a special symbol fluctuation period). When the voice number IC 703 receives the sound number data, the voice synthesis IC 703 performs sound output control according to the corresponding data in the voice data ROM 704. The sound output control according to the corresponding data is continued until the next sound number data is input. When the next sound number data is input, the speech synthesis IC 703 performs sound output control according to the data in the sound data ROM 704 corresponding to the newly input sound number data.

この実施の形態では、スピーカ27から出力される音声や効果音は演出制御用CPU101を含む演出制御手段によって制御されるのであるが、演出制御手段は、音声制御基板70に音番号データを出力する。音声制御基板70において、音声データROM704には、遊技の進行に伴って出現しうる音声や効果音を実現するための多数のデータが格納され、それらのデータは音番号データに対応付けられている。従って、演出制御手段は、音番号データを出力するだけで音出力制御を実現することができる。なお、音番号データは例えば1バイトデータであり、シリアル信号線またはパラレル信号線によって音声制御基板70に転送される。   In this embodiment, the sound and sound output from the speaker 27 are controlled by the effect control means including the effect control CPU 101, but the effect control means outputs the sound number data to the sound control board 70. . In the voice control board 70, the voice data ROM 704 stores a large amount of data for realizing voice and sound effects that can appear as the game progresses, and these data are associated with the sound number data. . Therefore, the production control means can realize sound output control only by outputting the sound number data. Note that the sound number data is, for example, 1-byte data and is transferred to the sound control board 70 via a serial signal line or a parallel signal line.

なお、この実施の形態では、1つの演出制御手段が、可変表示の表示制御、ランプ・LED(発光体)の点灯制御およびスピーカ27からの音発生制御を実行しているが、すなわち、演出制御手段が、表示制御手段、発光体制御手段および音制御手段を実現している。よって、可変表示装置9による表示演出、ランプ・LEDを用いた演出、および音による演出を容易に同期させることができる。しかし、演出制御手段の負担を軽くするために、発光体制御用マイクロコンピュータや音制御用マイクロコンピュータを設け、それらが、遊技制御手段または演出制御手段(この場合には表示制御手段となる。)からの指令に応じて、発光体制御および音制御を行うように構成してもよい。   In this embodiment, one effect control means executes display control of variable display, lamp / LED (light emitting body) lighting control, and sound generation control from the speaker 27. That is, effect control The means realizes display control means, light emitter control means, and sound control means. Therefore, the display effect by the variable display device 9, the effect using the lamp / LED, and the effect by sound can be easily synchronized. However, in order to lighten the burden on the effect control means, a light emitter control microcomputer and a sound control microcomputer are provided, which are game control means or effect control means (in this case, display control means). The light emitter may be controlled and the sound may be controlled according to the command.

次に、電源基板910の構成を図7のブロック図を参照して説明する。電源基板910には、遊技機内の各電気部品制御基板や機構部品への電力供給を実行または遮断するための電源スイッチ914が設けられている。なお、電源スイッチ914は、遊技機において、電源基板910の外に設けられていてもよい。電源スイッチ914が閉状態(オン状態)では、交流電源(AC24V)がトランス911の入力側(一次側)に印加される。トランス911は、交流電源(AC24V)と電源基板910の内部とを電気的に絶縁するためのものであるが、その出力電圧もAC24Vである。また、トランス911の入力側には、過電圧保護回路としてのバリスタ918が設置されている。   Next, the configuration of the power supply substrate 910 will be described with reference to the block diagram of FIG. The power supply board 910 is provided with a power switch 914 for executing or shutting off power supply to each electrical component control board and mechanism component in the gaming machine. Note that the power switch 914 may be provided outside the power supply board 910 in the gaming machine. When the power switch 914 is in a closed state (on state), an AC power supply (AC 24 V) is applied to the input side (primary side) of the transformer 911. The transformer 911 is for electrically insulating the AC power supply (AC24V) and the inside of the power supply board 910, and its output voltage is also AC24V. A varistor 918 as an overvoltage protection circuit is installed on the input side of the transformer 911.

電源基板910は、電気部品制御基板(主基板31、払出制御基板37および演出制御基板80)と独立して設置され、遊技機内の各基板および機構部品が使用する電圧を生成する。この例では、AC24V、VSL(DC+30V)、VLP(DC+24V)、VDD(DC+12V)およびVCC(DC+5V)を生成する。また、バックアップ電源(VBB)すなわちバックアップRAMに記憶内容を保持させるための記憶保持手段となるコンデンサ916は、DC+5V(VCC)すなわち各基板上のIC等を駆動する電源のラインから充電される。また、+5Vラインとバックアップ+5V(VBB)ラインとの間に、逆流防止用のダイオード917が挿入される。なお、VSLは、整流平滑回路915において、整流素子でAC24Vを整流昇圧することによって生成される。VSLは、ソレノイド駆動電源となる。また、VLPは、ランプ点灯用の電圧であって、整流回路912において、整流素子でAC24Vを整流することによって生成される。   The power supply board 910 is installed independently of the electric component control board (the main board 31, the payout control board 37, and the effect control board 80), and generates a voltage used by each board and mechanism component in the gaming machine. In this example, AC24V, VSL (DC + 30V), VLP (DC + 24V), VDD (DC + 12V) and VCC (DC + 5V) are generated. Further, a capacitor 916 serving as a storage holding means for holding the stored contents in the backup power supply (VBB), that is, the backup RAM, is charged from DC + 5V (VCC), that is, a power supply line for driving an IC or the like on each substrate. Further, a backflow preventing diode 917 is inserted between the +5 V line and the backup +5 V (VBB) line. Note that VSL is generated by rectifying and boosting AC 24 V with a rectifying element in the rectifying and smoothing circuit 915. VSL is a solenoid driving power source. VLP is a lamp lighting voltage, and is generated by rectifying AC24V with a rectifier in the rectifier circuit 912.

電源電圧生成手段としてのDC−DCコンバータ913は、1つまたは複数のレギュレータIC(図7では2つのレギュレータIC924A,924Bを示す。)を有し、VSLにもとづいてVDDおよびVCCを生成する。レギュレータIC(スイッチングレギュレータ)924A,924Bの入力側には、比較的大容量のコンデンサ923A,923Bが接続されている。従って、外部からの遊技機に対する電力供給が停止したときに、VSL、VDD、VCC等の直流電圧は、比較的緩やかに低下する。   The DC-DC converter 913 serving as a power supply voltage generating unit has one or a plurality of regulator ICs (two regulator ICs 924A and 924B are shown in FIG. 7), and generates VDD and VCC based on VSL. Relatively large capacitors 923A and 923B are connected to the input sides of the regulator ICs (switching regulators) 924A and 924B. Therefore, when the power supply to the gaming machine from the outside is stopped, the DC voltages such as VSL, VDD, VCC, etc., decrease relatively slowly.

図7に示すように、トランス911から出力されたAC24Vは、そのままコネクタ922Bに供給される。また、VLPは、コネクタ922Cに供給される。VCC、VDDおよびVSLは、コネクタ922A,922B,922Cに供給される。   As shown in FIG. 7, AC24V output from the transformer 911 is supplied to the connector 922B as it is. The VLP is supplied to the connector 922C. VCC, VDD and VSL are supplied to connectors 922A, 922B and 922C.

コネクタ922Aに接続されるケーブルは、主基板31に接続される。また、コネクタ922Bに接続されるケーブルは、払出制御基板37に接続される。従って、コネクタ922A,922Bには、VBBも供給されている。そして、コネクタ922Cに接続されるケーブルは、ランプドライバ基板35に接続される。なお、演出制御基板80には、ランプドライバ基板35を経由して各電圧が供給される。   The cable connected to the connector 922A is connected to the main board 31. The cable connected to the connector 922B is connected to the payout control board 37. Therefore, VBB is also supplied to the connectors 922A and 922B. The cable connected to the connector 922C is connected to the lamp driver board 35. Each voltage is supplied to the effect control board 80 via the lamp driver board 35.

また、電源基板910には、押しボタン構造のクリアスイッチ921が搭載されている。クリアスイッチ921が押下されるとローレベル(オン状態)のクリアスイッチ信号が出力され、コネクタ922Bを介して払出制御基板37に送信される。また、クリアスイッチ921が押下されていなければハイレベル(オフ状態)の信号が出力される。なお、クリアスイッチ921は、押しボタン構造以外の他の構成であってもよい。また、クリアスイッチ921は、遊技機において、例えば払出制御基板37などの電源基板910以外の基板やその他の場所に設けられていてもよい。   In addition, a clear switch 921 having a push button structure is mounted on the power supply board 910. When the clear switch 921 is pressed, a low level (on state) clear switch signal is output and transmitted to the payout control board 37 via the connector 922B. If the clear switch 921 is not pressed, a high level (off state) signal is output. The clear switch 921 may have a configuration other than the push button structure. Further, the clear switch 921 may be provided in a board other than the power supply board 910 such as the payout control board 37 or other places in the gaming machine.

さらに、電源基板910には、電気部品制御基板に搭載されているマイクロコンピュータに対するリセット信号を作成するとともに、電源断信号を出力する電源監視回路920と、電源監視回路920からのリセット信号を増幅してコネクタ922A,922B,922Cに出力するとともに、電源断信号を増幅してコネクタ922Bに出力する出力ドライバ回路925が搭載されている。なお、演出制御用マイクロコンピュータに対するリセット信号は、ランプドライバ基板35を経由して演出制御基板80に伝達される。   Further, the power supply board 910 generates a reset signal for the microcomputer mounted on the electric component control board, amplifies the reset signal from the power supply monitor circuit 920 that outputs a power-off signal, and the power supply monitor circuit 920. In addition, an output driver circuit 925 that amplifies the power-off signal and outputs the amplified signal to the connector 922B is mounted on the connectors 922A, 922B, and 922C. The reset signal for the effect control microcomputer is transmitted to the effect control board 80 via the lamp driver board 35.

電源監視回路920は電源断信号を出力する電源監視手段とリセット信号を生成するリセット信号生成手段とを実現する回路であるが、電源監視回路920として、市販の停電監視リセットモジュールICを使用することができる。電源監視回路920は、遊技機において用いられる所定電圧(例えば+24V)が所定値(例えば+17)以下になった期間が、あらかじめ決められている時間(例えば56ms)以上継続すると電源断信号を出力する。具体的には、電源断信号をオン状態(ローレベル)にする。また、電源監視回路920は、例えば、VCCが+4.5V以下になると、リセット信号をローレベルにすることが可能な状態になる。   The power supply monitoring circuit 920 is a circuit that realizes a power supply monitoring unit that outputs a power-off signal and a reset signal generation unit that generates a reset signal. As the power supply monitoring circuit 920, a commercially available power failure monitoring reset module IC should be used. Can do. The power supply monitoring circuit 920 outputs a power-off signal when a period during which a predetermined voltage (for example, + 24V) used in the gaming machine has become a predetermined value (for example, +17) or less continues for a predetermined time (for example, 56 ms). . Specifically, the power-off signal is turned on (low level). Further, the power supply monitoring circuit 920 enters a state in which the reset signal can be set to a low level, for example, when VCC becomes +4.5 V or less.

電源監視回路920は、遊技機に対する電力供給が停止する際には、電源断信号を出力(ローレベルにする)してから所定期間が経過したときに、リセット信号をローレベルにすることになる。この所定期間は、主基板31および払出制御基板37に搭載されているマイクロコンピュータが、後述する電源断処理を実行するのに十分な時間である。また、遊技機に対する電力供給が開始され、VCCが例えば+4.5Vを越えるとリセット信号をハイレベルにするのであるが、その場合に、電源断信号が出力されなくなってから(ハイレベルにしてから)所定期間が経過したことを条件にリセット信号をハイレベルにする。従って、リセット信号がハイレベルになったことに応じて各電気部品制御基板(主基板31を含む)に搭載されているマイクロコンピュータがプログラムに従って制御動作を開始するときに、電源断信号は必ずオフ状態になっている。   When the power supply to the gaming machine is stopped, the power supply monitoring circuit 920 sets the reset signal to a low level when a predetermined period has elapsed since the power-off signal was output (set to a low level). . This predetermined period is sufficient time for the microcomputer mounted on the main board 31 and the payout control board 37 to execute a power-off process described later. In addition, when the power supply to the gaming machine is started and Vcc exceeds +4.5 V, for example, the reset signal is set to high level. ) The reset signal is set to high level on condition that a predetermined period has elapsed. Therefore, when the microcomputer mounted on each electrical component control board (including the main board 31) starts the control operation according to the program in response to the reset signal becoming high level, the power-off signal is always turned off. It is in a state.

電源監視回路920からの電源断信号は、払出制御基板37において、入力ポート372gを介して払出制御用CPU371に入力される(図5参照)。従って、払出制御用CPU371は、入力ポート372gの入力信号を監視することによって遊技機への電力供給の停止の発生を確認することができる。   The power-off signal from the power monitoring circuit 920 is input to the payout control CPU 371 via the input port 372g in the payout control board 37 (see FIG. 5). Therefore, the payout control CPU 371 can confirm the occurrence of the stop of the power supply to the gaming machine by monitoring the input signal of the input port 372g.

なお、電源監視回路920からの電源断信号の入力に応じて払出制御基板37から出力される電源断確認信号は、主基板31において、入力ポート57を介してCPU56に入力される。従って、CPU56は、入力ポート57の入力信号を監視することによって遊技機への電力供給の停止の発生を確認することができる。   Note that the power-off confirmation signal output from the payout control board 37 in response to the input of the power-off signal from the power supply monitoring circuit 920 is input to the CPU 56 via the input port 57 in the main board 31. Therefore, the CPU 56 can confirm the occurrence of the stop of the power supply to the gaming machine by monitoring the input signal of the input port 57.

なお、この実施の形態では、電源監視手段が所定電位の電源の出力を監視し、外部から遊技機に供給される電力の供給停止に関わる検出条件として、遊技機の外部からの電圧(この実施の形態ではAC24V)から作成された所定の直流電圧が所定値以下になったことを用いたが、検出条件は、それに限られず、外部からの電力が途絶えたことを検出できるのであれば、他の条件を用いてもよい。例えば、交流波そのものを監視して交流波が途絶えたことを検出条件としてもよいし、交流波をディジタル化した信号を監視して、ディジタル信号が平坦になったことをもって交流波が途絶えたことを検出条件としてもよい。   In this embodiment, the power supply monitoring means monitors the output of the power supply of a predetermined potential, and the voltage from the outside of the gaming machine (this implementation) is used as a detection condition related to the stop of the supply of power supplied to the gaming machine from the outside. However, the detection condition is not limited to this, and other conditions can be used as long as it is possible to detect that power from the outside has been cut off These conditions may be used. For example, the AC wave itself may be monitored and the AC wave may be detected as a detection condition, or the signal obtained by digitizing the AC wave may be monitored and the AC signal may be stopped when the digital signal becomes flat. May be used as a detection condition.

図8および図9は、遊技制御手段における出力ポートの割り当ての例を示す説明図である。図8に示すように、出力ポート0は払出制御基板37に送信される賞球制御信号(CD0〜CD4)の出力ポートである。また、演出制御基板80に送信される演出制御コマンドの8ビットのデータ(CD0〜CD7)は出力ポート1から出力される。   8 and 9 are explanatory diagrams showing examples of output port assignment in the game control means. As shown in FIG. 8, the output port 0 is an output port for prize ball control signals (CD0 to CD4) transmitted to the payout control board 37. Further, 8-bit data (CD0 to CD7) of the effect control command transmitted to the effect control board 80 is output from the output port 1.

また、出力ポート2から、大入賞口の開閉板2を開閉するためのソレノイド(大入賞口扉ソレノイド)21、大入賞口内の経路を切り換えるためのソレノイド(大入賞口内誘導板ソレノイド)21Aおよび可変入賞球装置15を開閉するためのソレノイド(普通電動役物ソレノイド)16に対する駆動信号が出力される。さらに、演出制御基板80に送信される演出制御コマンドについての演出制御INT信号(ストローブ信号)も出力される。演出制御INT信号は、演出制御コマンドの8ビットのデータを取り込むことを演出制御手段に指令するための信号である。   Further, from the output port 2, a solenoid (large winning port door solenoid) 21 for opening and closing the opening / closing plate 2 of the large winning port, a solenoid (large winning port guide plate solenoid) 21A for switching the path in the large winning port and a variable A drive signal for a solenoid (normal electric accessory solenoid) 16 for opening and closing the winning ball apparatus 15 is output. Further, an effect control INT signal (strobe signal) for the effect control command transmitted to the effect control board 80 is also output. The effect control INT signal is a signal for instructing the effect control means to capture 8-bit data of the effect control command.

そして、出力ポート3,4から、情報出力回路64を介して情報端子板34やターミナル基板160に至る各種情報出力用信号すなわち制御に関わる情報の出力データが出力される。   Then, various information output signals from the output ports 3 and 4 to the information terminal board 34 and the terminal board 160 through the information output circuit 64, that is, output data of information related to control are output.

図10は、遊技制御手段におけるにおける入力ポートのビット割り当ての例を示す説明図である。図10に示すように、入力ポート0のビット0〜7には、それぞれ、Vカウントスイッチ22、カウントスイッチ23、ゲートスイッチ32a、入賞口スイッチ33a、24a,29a,30a、始動口スイッチ14aの検出信号が入力される。また、入力ポート1のビット0〜3には、それぞれ、電源監視基板910からの電源断信号、電源基板910からのクリアスイッチ921の検出信号、払出制御基板37からの賞球BUSY信号、スイッチコモン監視信号が入力される。なお、各スイッチからの検出信号および賞球BUSY信号は、入力ドライバ回路58において論理反転されている。   FIG. 10 is an explanatory diagram showing an example of bit assignment of input ports in the game control means. As shown in FIG. 10, the bits 0 to 7 of the input port 0 are detected by the V count switch 22, the count switch 23, the gate switch 32a, the winning port switches 33a, 24a, 29a and 30a, and the start port switch 14a, respectively. A signal is input. In addition, bits 0 to 3 of the input port 1 respectively include a power-off signal from the power supply monitoring board 910, a detection signal of the clear switch 921 from the power supply board 910, a prize ball BUSY signal from the payout control board 37, and a switch common. A monitoring signal is input. Note that the detection signal and the prize ball BUSY signal from each switch are logically inverted in the input driver circuit 58.

次に遊技機の動作について説明する。図11および図12は、主基板31における遊技制御手段が実行するメイン処理を示すフローチャートである。遊技機に対して電源が投入され、リセット信号が入力されるリセット端子の入力レベルがハイレベルになると、CPU56は、プログラムの内容が正当か否かを確認するための処理であるセキュリティチェック処理を実行した後、ステップS1以降のメイン処理を開始する。メイン処理において、CPU56は、まず、必要な初期設定を行う。   Next, the operation of the gaming machine will be described. 11 and 12 are flowcharts showing the main process executed by the game control means on the main board 31. When the gaming machine is turned on and the input level of the reset terminal to which a reset signal is input becomes high, the CPU 56 performs a security check process that is a process for confirming whether the contents of the program are valid. After execution, the main processing after step S1 is started. In the main process, the CPU 56 first performs necessary initial settings.

初期設定処理において、CPU56は、まず、割込禁止に設定する(ステップS1)。次に、割込モードを割込モード2に設定し(ステップS2)、スタックポインタにスタックポインタ指定アドレスを設定する(ステップS3)。   In the initial setting process, the CPU 56 first sets the interrupt prohibition (step S1). Next, the interrupt mode is set to interrupt mode 2 (step S2), and a stack pointer designation address is set to the stack pointer (step S3).

次いで、遊技の進行を制御する遊技装置制御処理(遊技制御処理)の開始タイミングをソフトウェアで遅らせるためのソフトウェア遅延処理を実行する。具体的には、まず、ウェイトカウンタ1に、初期化ウェイト回数指定値1をセットする(ステップS81)。また、ウェイトカウンタ2に、初期化ウェイト回数指定値2をセットする(ステップS82)。なお、ウェイトカウンタ1,2として、CPU56が内蔵する汎用のレジスタ(HLレジスタやBCレジスタ)が用いられる。そして、ウェイトカウンタ2の値が0になるまでウェイトカウンタ2の値を1ずつ減算する(ステップS83,S84)。ウェイトカウンタ2の値が0になったらウェイトカウンタ1の値を1減算し(ステップS85)、ウェイトカウンタ1の値が0になっていなければ(ステップS86)、ステップS82に戻る。ウェイトカウンタ1の値が0になっていれば、ソフトウェア遅延処理を終了する。   Next, a software delay process for delaying the start timing of the game device control process (game control process) for controlling the progress of the game by software is executed. Specifically, first, the initialization wait number specification value 1 is set in the wait counter 1 (step S81). Also, the initialization wait number specification value 2 is set in the wait counter 2 (step S82). Note that general-purpose registers (HL register and BC register) built in the CPU 56 are used as the wait counters 1 and 2. Then, the value of the wait counter 2 is decremented by 1 until the value of the wait counter 2 becomes 0 (steps S83 and S84). When the value of the weight counter 2 becomes 0, the value of the weight counter 1 is decremented by 1 (step S85). When the value of the weight counter 1 is not 0 (step S86), the process returns to step S82. If the value of the wait counter 1 is 0, the software delay process is terminated.

以上のようなソフトウェア遅延処理によって、ほぼ、[(初期化ウェイト回数指定値1)×(初期化ウェイト回数指定値2)×(ステップS83,S84の処理時間)]だけ、ソフトウェア遅延処理を実行しない場合に比べて、遊技制御処理の開始タイミングを遅延させることができる。換言すれば、所望の時間だけ遊技制御処理の開始タイミングを遅延させることができるように、初期化ウェイト回数指定値1,2の値が決定される。なお、初期化ウェイト回数指定値1,2の値は、ROM54に設定されている。また、ここで説明したソフトウェア遅延処理は一例であって、他の方法によってソフトウェア遅延処理を実現してもよい。   By the software delay processing as described above, the software delay processing is not executed substantially by [(initialization wait number specification value 1) × (initialization wait number specification value 2) × (processing time of steps S83, S84)]. Compared to the case, the start timing of the game control process can be delayed. In other words, the initialization weight count designation values 1 and 2 are determined so that the start timing of the game control process can be delayed by a desired time. Note that the values of the initialization wait times designation values 1 and 2 are set in the ROM 54. Further, the software delay processing described here is an example, and the software delay processing may be realized by other methods.

この実施の形態で用いられるCPU56は、(内蔵デバイス(内蔵周辺回路)として、I/Oポート(PIO)およびタイマ/カウンタ回路(CTC)も内蔵している。また、CTCは、2本の外部クロック/タイマトリガ入力CLK/TRG2,3と2本のタイマ出力ZC/TO0,1を備えている。   The CPU 56 used in this embodiment also has a built-in I / O port (PIO) and a timer / counter circuit (CTC) as a built-in device (built-in peripheral circuit). A clock / timer trigger input CLK / TRG2,3 and two timer outputs ZC / TO0,1 are provided.

ソフトウェア遅延処理を終了すると、内蔵デバイスレジスタの初期化(内蔵デバイスの入出力割り当てなどの設定)を行うとともに、内蔵デバイスであるCTC(カウンタ/タイマ)およびPIO(パラレル入出力ポート)の初期化を行う(ステップS4)。PIOの初期化とは、例えば、出力ポートの全ビットにオフ状態の値を設定することである。CTCの初期化とは、タイマのモード設定等のことである。   When the software delay processing is completed, the built-in device registers are initialized (settings such as input / output assignment of the built-in devices) and the built-in devices CTC (counter / timer) and PIO (parallel input / output port) are initialized. Perform (step S4). The initialization of PIO is, for example, setting an off state value to all bits of the output port. The initialization of the CTC is a timer mode setting or the like.

この実施の形態で用いられているCPU56には、マスク可能な割込のモードとして以下の3種類のモードが用意されている。なお、マスク可能な割込が発生すると、CPU56は、自動的に割込禁止状態に設定するとともに、プログラムカウンタの内容をスタックにセーブする。   In the CPU 56 used in this embodiment, the following three types of modes are prepared as maskable interrupt modes. When a maskable interrupt occurs, the CPU 56 automatically sets the interrupt disabled state and saves the contents of the program counter on the stack.

割込モード0:割込要求を行った内蔵デバイスがRST命令(1バイト)またはCALL命令(3バイト)をCPUの内部データバス上に送出する。よって、CPU56は、RST命令に対応したアドレスまたはCALL命令で指定されるアドレスの命令を実行する。リセット時に、CPU56は自動的に割込モード0になる。よって、割込モード1または割込モード2に設定したい場合には、初期設定処理において、割込モード1または割込モード2に設定するための処理を行う必要がある。   Interrupt mode 0: The built-in device that has issued the interrupt request sends an RST instruction (1 byte) or a CALL instruction (3 bytes) onto the internal data bus of the CPU. Therefore, the CPU 56 executes the instruction at the address corresponding to the RST instruction or the address specified by the CALL instruction. At reset, the CPU 56 automatically enters interrupt mode 0. Therefore, when setting to interrupt mode 1 or interrupt mode 2, it is necessary to perform processing for setting to interrupt mode 1 or interrupt mode 2 in the initial setting process.

割込モード1:割込が受け付けられると、常に0038(h)番地に飛ぶモードである。   Interrupt mode 1: When an interrupt is accepted, the mode always jumps to address 0038 (h).

割込モード2:CPU56の特定レジスタ(Iレジスタ)の値(1バイト)と内蔵デバイスが出力する割込ベクタ(1バイト:最下位ビット0)から合成されるアドレスが、割込番地を示すモードである。すなわち、割込番地は、上位アドレスが特定レジスタの値とされ下位アドレスが割込ベクタとされた2バイトで示されるアドレスである。従って、任意の(飛び飛びではあるが)偶数番地に割込処理を設置することができる。各内蔵デバイスは割込要求を行うときに割込ベクタを送出する機能を有している。   Interrupt mode 2: A mode in which the address synthesized from the value (1 byte) of the specific register (I register) of the CPU 56 and the interrupt vector (1 byte: least significant bit 0) output from the built-in device indicates the interrupt address It is. That is, the interrupt address is an address indicated by 2 bytes in which the upper address is the value of the specific register and the lower address is the interrupt vector. Therefore, an interrupt process can be set at an arbitrary address (although it is skipped). Each built-in device has a function of transmitting an interrupt vector when making an interrupt request.

よって、割込モード2に設定されると、各内蔵デバイスからの割込要求を容易に処理することが可能になり、また、プログラムにおける任意の位置に割込処理を設置することが可能になる。さらに、割込モード1とは異なり、割込発生要因毎のそれぞれの割込処理を用意しておくことも容易である。上述したように、この実施の形態では、初期設定処理のステップS2において、CPU56は割込モード2に設定される。   Therefore, when the interrupt mode 2 is set, it is possible to easily process an interrupt request from each built-in device, and it is possible to install an interrupt process at an arbitrary position in the program. . Further, unlike the interrupt mode 1, it is easy to prepare each interrupt process for each interrupt generation factor. As described above, in this embodiment, the CPU 56 is set to the interrupt mode 2 in step S2 of the initial setting process.

次いで、CPU56は、払出起動指令(払出起動コマンド)を払出制御基板37に送信する払出起動コマンド送信処理を実行した後(ステップS5)、RAM55をアクセス可能状態に設定する(ステップS6)。   Next, the CPU 56 executes a payout start command transmission process for transmitting a payout start command (payout start command) to the payout control board 37 (step S5), and then sets the RAM 55 in an accessible state (step S6).

そして、CPU56は、入力ポート1を介して入力されるクリアスイッチ921の出力信号の状態を1回だけ確認する(ステップS7)。その確認においてオンを検出した場合には、CPU56は、通常の初期化処理を実行する(ステップS10〜ステップS15)。クリアスイッチ921がオンである場合(押下されている場合)には、ローレベルのクリアスイッチ信号が出力されている。なお、入力ポート1では、クリアスイッチ信号のオン状態はハイレベルである。また、例えば、遊技店員は、クリアスイッチ921をオン状態にしながら遊技機に対する電力供給を開始する(例えば電源スイッチ914をオンする)ことによって、容易に初期化処理を実行させることができる。すなわち、RAMクリア等を行うことができる。   Then, the CPU 56 checks the state of the output signal of the clear switch 921 input via the input port 1 only once (step S7). When the on-state is detected in the confirmation, the CPU 56 executes a normal initialization process (steps S10 to S15). When the clear switch 921 is on (when pressed), a low-level clear switch signal is output. In the input port 1, the clear switch signal is on at a high level. Further, for example, the game store clerk can easily execute the initialization process by starting the power supply to the gaming machine (for example, turning on the power switch 914) while the clear switch 921 is turned on. That is, RAM clear or the like can be performed.

クリアスイッチ921がオンの状態でない場合には、遊技機への電力供給が停止したときにバックアップRAM領域のデータ保護処理(例えばパリティデータの付加等の電力供給停止時処理)が行われたか否か確認する(ステップS8)。この実施の形態では、電力供給の停止が生じた場合には、バックアップRAM領域のデータを保護するための処理が行われている。そのような保護処理が行われていたことを確認した場合には、CPU56はバックアップありと判定する。そのような保護処理が行われていないことを確認した場合には、CPU56は初期化処理を実行する。   If the clear switch 921 is not in the on state, whether or not data protection processing of the backup RAM area (for example, power supply stop processing such as addition of parity data) has been performed when power supply to the gaming machine is stopped Confirm (step S8). In this embodiment, when power supply is stopped, a process for protecting data in the backup RAM area is performed. If it is confirmed that such protection processing has been performed, the CPU 56 determines that there is a backup. When it is confirmed that such protection processing is not performed, the CPU 56 executes initialization processing.

保護処理が行われていたか否かは、後述する電力供給停止時処理においてバックアップRAM領域に保存されるバックアップ監視タイマの値が、バックアップRAM領域のデータ保護処理を実行したことに応じた値(例えば2)になっているか否かによって確認される。なお、そのような確認の仕方は一例であって、例えば、電力供給停止時処理においてバックアップフラグ領域にデータ保護処理を実行したことを示すフラグをセットし、ステップS8において、そのフラグがセットされていることを確認したらバックアップありと判定してもよい。   Whether or not the protection process has been performed depends on the value of the backup monitoring timer stored in the backup RAM area in the power supply stop process described later according to the execution of the data protection process in the backup RAM area (for example, It is confirmed by whether or not 2). Note that such a confirmation method is merely an example. For example, a flag indicating that the data protection process has been executed is set in the backup flag area in the power supply stop process, and the flag is set in step S8. If it is confirmed that there is a backup, it may be determined that there is a backup.

バックアップありと判定したら、CPU56は、バックアップRAM領域のデータチェック(この例ではパリティチェック)を行う(ステップS9)。この実施の形態では、クリアデータ(00)をチェックサムデータエリアにセットし、チェックサム算出開始アドレスをポインタにセットする。また、チェックサムの対象となるデータ数に対応するチェックサム算出回数をセットする。そして、チェックサムデータエリアの内容とポインタが指すRAM領域の内容との排他的論理和を演算する。演算結果をチェックサムデータエリアにストアするとともに、ポインタの値を1増やし、チェックサム算出回数の値を1減算する。以上の処理が、チェックサム算出回数の値が0になるまで繰り返される。チェックサム算出回数の値が0になったら、CPU56は、チェックサムデータエリアの内容の各ビットの値を反転し、反転後のデータをチェックサムとする。   If it is determined that there is a backup, the CPU 56 performs a data check of the backup RAM area (parity check in this example) (step S9). In this embodiment, clear data (00) is set in the checksum data area, and the checksum calculation start address is set in the pointer. Also, the number of checksum calculations corresponding to the number of data to be checksum is set. Then, the exclusive OR of the contents of the checksum data area and the contents of the RAM area pointed to by the pointer is calculated. The calculation result is stored in the checksum data area, the pointer value is incremented by 1, and the checksum calculation count value is decremented by 1. The above processing is repeated until the value of the checksum calculation count becomes zero. When the value of the checksum calculation count reaches 0, the CPU 56 inverts the value of each bit of the contents of the checksum data area and uses the inverted data as the checksum.

電力供給停止時処理において、上記の処理と同様の処理によってチェックサムが算出され、チェックサムはバックアップRAM領域に保存されている。ステップS9では、算出したチェックサムと保存されているチェックサムとを比較する。不測の停電等の電力供給停止が生じた後に復旧した場合には、バックアップRAM領域のデータは保存されているはずであるから、チェック結果(比較結果)は正常(一致)になる。チェック結果が正常でないということは、バックアップRAM領域のデータが、電力供給停止時のデータとは異なっていることを意味する。そのような場合には、内部状態を電力供給停止時の状態に戻すことができないので、電力供給の停止からの復旧時でない電源投入時に実行される初期化処理(ステップS10〜S15の処理)を実行する。   In the power supply stop process, a checksum is calculated by the same process as described above, and the checksum is stored in the backup RAM area. In step S9, the calculated checksum is compared with the stored checksum. When the power supply is stopped after an unexpected power outage or the like, the data in the backup RAM area should be saved, so the check result (comparison result) is normal (matched). That the check result is not normal means that the data in the backup RAM area is different from the data when the power supply is stopped. In such a case, since the internal state cannot be returned to the state when the power supply is stopped, the initialization process (the processes of steps S10 to S15) executed when the power is turned on, not when the power supply is stopped. Execute.

チェック結果が正常であれば、CPU56は、遊技制御手段の内部状態と表示制御手段等の電気部品制御手段の制御状態を電力供給停止時の状態に戻すための遊技状態復旧処理を行う。具体的には、ROM54に格納されているバックアップ時設定テーブルの先頭アドレスをポインタに設定し(ステップS81)、バックアップ時設定テーブルの内容を順次作業領域(RAM55内の領域)に設定する(ステップS82)。作業領域はバックアップ電源によって電源バックアップされている。バックアップ時設定テーブルには、作業領域のうち初期化してもよい領域についての初期化データが設定されている。ステップS81およびS82の処理によって、作業領域のうち初期化してはならない部分については、保存されていた内容がそのまま残る。初期化してはならない部分とは、例えば、電力供給停止前の遊技状態を示すデータ(特別図柄プロセスフラグなど)や未払出賞球数を示すデータが設定されている部分である。   If the check result is normal, the CPU 56 performs a game state restoration process for returning the internal state of the game control means and the control state of the electric component control means such as the display control means to the state when the power supply is stopped. Specifically, the start address of the backup setting table stored in the ROM 54 is set as a pointer (step S81), and the contents of the backup setting table are sequentially set in the work area (area in the RAM 55) (step S82). ). The work area is backed up by a backup power source. In the backup setting table, initialization data for an area that may be initialized in the work area is set. As a result of the processing in steps S81 and S82, the saved contents of the work area that should not be initialized remain. The portion that should not be initialized is, for example, a portion in which data indicating a gaming state before stopping power supply (a special symbol process flag or the like) or data indicating the number of unpaid prize balls is set.

また、CPU56は、ROM54に格納されているバックアップ時コマンド送信テーブルの先頭アドレスをポインタに設定し(ステップS83)、その内容に従ってサブ基板(払出制御基板37および演出制御基板80)に、電力供給が復旧した旨を示す制御コマンドが送信されるように制御する(ステップS84)。そして、ステップS15に移行する。   Further, the CPU 56 sets the head address of the backup command transmission table stored in the ROM 54 as a pointer (step S83), and power is supplied to the sub-boards (the payout control board 37 and the effect control board 80) according to the contents. Control is performed so that a control command indicating the recovery is transmitted (step S84). Then, the process proceeds to step S15.

初期化処理では、CPU56は、まず、RAMクリア処理を行う(ステップS10)。なお、RAM55の全領域を初期化せず、所定のデータ(例えば大当り判定用乱数を生成するためのカウンタのカウント値のデータ)をそのままにしてもよい。例えば、大当り判定用乱数を生成するためのカウンタのカウント値のデータをそのままにした場合には、不正な手段によって初期化処理が実行される状態になったとしても、大当り判定用乱数を生成するためのカウンタのカウント値が大当り判定値に一致するタイミングを狙うことは困難である。また、ROM54に格納されている初期化時設定テーブルの先頭アドレスをポインタに設定し(ステップS11)、初期化時設定テーブルの内容を順次作業領域に設定する(ステップS12)。ステップS11およびS12の処理によって、例えば、普通図柄判定用乱数カウンタ、普通図柄判定用バッファ、特別図柄左中右図柄バッファ、総賞球数格納バッファ、特別図柄プロセスフラグ、賞球中フラグ、球切れフラグ、払出停止フラグなど制御状態に応じて選択的に処理を行うためのフラグに初期値が設定される。   In the initialization process, the CPU 56 first performs a RAM clear process (step S10). The entire area of the RAM 55 may not be initialized, and predetermined data (for example, count value data of a counter for generating a big hit determination random number) may be left as it is. For example, if the count value data of the counter for generating the big hit determination random number is left as it is, the big hit determination random number is generated even if the initialization process is executed by an unauthorized means. Therefore, it is difficult to aim at a timing at which the count value of the counter for matching the jackpot determination value. Further, the start address of the initialization setting table stored in the ROM 54 is set as a pointer (step S11), and the contents of the initialization setting table are sequentially set in the work area (step S12). Through the processing of steps S11 and S12, for example, a normal symbol determination random number counter, a normal symbol determination buffer, a special symbol left middle right symbol buffer, a total prize ball number storage buffer, a special symbol process flag, an award ball flag, a ball break An initial value is set to a flag for selectively performing processing according to the control state, such as a flag or a payout stop flag.

また、CPU56は、CPU56は、ROM54に格納されている初期化時コマンド送信テーブルの先頭アドレスをポインタに設定し(ステップS13)、その内容に従ってサブ基板を初期化するための初期化コマンドをサブ基板に送信する処理を実行する(ステップS14)。初期化コマンドとして、可変表示装置9に表示される初期図柄を示すコマンド等がある。   Further, the CPU 56 sets the initial address of the initialization command transmission table stored in the ROM 54 as a pointer (step S13), and sends an initialization command for initializing the sub board according to the contents of the sub board. The process to transmit to is executed (step S14). Examples of the initialization command include a command indicating an initial symbol displayed on the variable display device 9.

そして、ステップS15において、CPU56は、所定時間(例えば4ms)毎に定期的にタイマ割込がかかるようにCPU56に内蔵されているCTCのレジスタの設定を行なう。すなわち、初期値として例えば4msに相当する値が所定のレジスタ(時間定数レジスタ)に設定される。この実施の形態では、4ms毎に定期的にタイマ割込がかかるとする。   In step S15, the CPU 56 sets a CTC register built in the CPU 56 so that a timer interrupt is periodically generated every predetermined time (for example, 4 ms). That is, a value corresponding to, for example, 4 ms is set as an initial value in a predetermined register (time constant register). In this embodiment, it is assumed that a timer interrupt is periodically taken every 4 ms.

初期化処理の実行(ステップS10〜S15)が完了すると、CPU56は、表示用乱数更新処理(ステップS17)および初期値用乱数更新処理(ステップS18)を繰り返し実行する。CPU56は、表示用乱数更新処理および初期値用乱数更新処理が実行されるときには割込禁止状態にして(ステップS16)、表示用乱数更新処理および初期値用乱数更新処理の実行が終了すると割込許可状態にする(ステップS19)。なお、表示用乱数とは、可変表示装置9に表示される図柄を決定するための乱数であり、表示用乱数更新処理とは、表示用乱数を発生するためのカウンタのカウント値を更新する処理である。また、初期値用乱数更新処理とは、初期値用乱数を発生するためのカウンタのカウント値を更新する処理である。初期値用乱数とは、大当りとするか否かを決定するための乱数を発生するためのカウンタ(大当り決定用乱数発生カウンタ)等のカウント値の初期値を決定するための乱数である。後述する遊技制御処理(遊技制御用マイクロコンピュータが、遊技機に設けられている可変表示装置9、可変入賞球装置、球払出装置等の遊技用の装置を、自身で制御する処理、または他のマイクロコンピュータに制御させるために指令信号を送信する処理、遊技装置制御処理ともいう)において、大当り決定用乱数発生カウンタのカウント値が1周すると、そのカウンタに初期値が設定される。   When the execution of the initialization process (steps S10 to S15) is completed, the CPU 56 repeatedly executes the display random number update process (step S17) and the initial value random number update process (step S18). The CPU 56 disables the interrupt when the display random number update process and the initial value random number update process are executed (step S16), and interrupts when the display random number update process and the initial value random number update process are finished. The permission state is set (step S19). The display random number is a random number for determining a symbol displayed on the variable display device 9, and the display random number update process is a process for updating the count value of the counter for generating the display random number. It is. The initial value random number update process is a process of updating the count value of the counter for generating the initial value random number. The initial value random number is a random number for determining an initial value of a count value such as a counter for generating a random number for determining whether or not to make a big hit (a big hit determination random number generation counter). Game control processing described later (a game control microcomputer controls a game device such as a variable display device 9, a variable winning ball device, a ball payout device, etc. provided in the gaming machine, or other In the process of transmitting a command signal to cause the microcomputer to control, also referred to as a gaming device control process), when the count value of the big hit determination random number generation counter makes one round, an initial value is set in the counter.

なお、表示用乱数更新処理および初期値用乱数更新処理が実行されるときに割込禁止状態にされるのは、表示用乱数更新処理および初期値用乱数更新処理が後述するタイマ割込処理でも実行されることから、タイマ割込処理における処理と競合してしまうのを避けるためである。すなわち、ステップS17,S18の処理中にタイマ割込が発生してタイマ割込処理中で表示用乱数や初期値用乱数を発生するためのカウンタのカウント値を更新してしまったのでは、カウント値の連続性が損なわれる場合がある。しかし、ステップS17,S18の処理中では割込禁止状態にしておけば、そのような不都合が生ずることはない。   Note that when the display random number update process and the initial value random number update process are executed, the interrupt disabled state is caused by the timer interrupt process described later. This is to avoid contention with the processing in the timer interrupt processing. That is, if a timer interrupt occurs during the processing of steps S17 and S18 and the count value of the counter for generating the display random number and the initial value random number is updated during the timer interrupt processing, The continuity of values may be impaired. However, such an inconvenience does not occur if the interrupt disabled state is set during the processes of steps S17 and S18.

図13は、ステップS5の払出起動コマンド送信処理を示すフローチャートである。払出起動コマンド送信処理において、CPU56は、出力ポート0(図8参照)の下位5ビットに[1,0,0,0,0](「1」の位置がビット4)を出力する(ステップS51)。すなわち、5ビット構成の賞球制御信号として、払出起動コマンドを出力ポート0に出力する。次いで、出力ポート0のビット6を「0」にする(ステップS52)。すなわち、賞球REQ信号をオン状態にする。そして、ソフトウェアで賞球REQ信号のオン時間を設定するための遅延処理を行う(ステップS53)。ここでの遅延処理は、例えば、汎用のレジスタ(HLレジスタやBCレジスタ)に遅延時間に相当する値を設定し、レジスタの値を−1する処理を繰り返し実行し、レジスタの値が0になったら処理終了とするような処理である。また、遅延時間は、割込端子に賞球REQ信号が入力されたことを払出制御用CPU371が認識するのに十分な時間に設定される。   FIG. 13 is a flowchart showing the payout activation command transmission process in step S5. In the payout activation command transmission process, the CPU 56 outputs [1, 0, 0, 0, 0] (the position of “1” is bit 4) to the lower 5 bits of the output port 0 (see FIG. 8) (step S51). ). That is, a payout activation command is output to the output port 0 as a 5-bit prize ball control signal. Next, bit 6 of the output port 0 is set to “0” (step S52). That is, the prize ball REQ signal is turned on. Then, a delay process for setting the ON time of the prize ball REQ signal is performed by software (step S53). In this delay processing, for example, a value corresponding to the delay time is set in a general-purpose register (HL register or BC register), and the process of decrementing the register value by −1 is repeatedly executed, so that the register value becomes zero. Then, the process ends. The delay time is set to a time sufficient for the payout control CPU 371 to recognize that the prize ball REQ signal has been input to the interrupt terminal.

そして、出力ポート0のビット6を「1」にする(ステップS54)。すなわち、賞球REQ信号をオフ状態にする。その後、出力ポート0の下位5ビットを[0,0,0,0,0]にしておく(ステップS55)。すなわち、賞球制御信号としてオール0が出力されている状態にしておく。   Then, bit 6 of the output port 0 is set to “1” (step S54). That is, the prize ball REQ signal is turned off. Thereafter, the lower 5 bits of the output port 0 are set to [0, 0, 0, 0, 0] (step S55). That is, all 0 is output as the prize ball control signal.

図14は、遊技機に対して電力供給が開始されたとき、および電力供給が停止したときのマイクロコンピュータの動作の様子を示すタイミング図である。遊技機に対して電力供給が開始されDC+24V電源の電圧が所定値を越えると、電源断信号がオフ状態になる。また、VCCの値が所定値を越えるとリセット信号がハイレベルになる。なお、上述したように、電源監視回路920は、電源断信号をオフ状態にしてからリセット信号をハイレベルにする。リセット信号は、主基板31および払出制御基板37に入力され、ランプドライバ基板36を介して演出制御基板80に入力する。そして、払出制御基板37に搭載されている払出制御用CPU371および演出制御基板80に搭載されている演出制御用CPU101のリセット端子に入力される。   FIG. 14 is a timing chart showing how the microcomputer operates when power supply to the gaming machine is started and when power supply is stopped. When power supply to the gaming machine is started and the voltage of the DC + 24V power supply exceeds a predetermined value, the power-off signal is turned off. When the value of VCC exceeds a predetermined value, the reset signal becomes high level. As described above, the power supply monitoring circuit 920 sets the reset signal to high level after turning off the power-off signal. The reset signal is input to the main board 31 and the payout control board 37 and is input to the effect control board 80 via the lamp driver board 36. Then, it is input to the reset terminal of the payout control CPU 371 mounted on the payout control board 37 and the effect control CPU 101 mounted on the effect control board 80.

主基板31に入力されたリセット信号がCPU56のリセット端子に入力すると(リセット端子の入力レベルがハイレベルになると)、CPU56が動作可能状態(マイクロコンピュータがリセットされてプログラムを実行する状態になること)になるが、動作可能状態になると、CPU56は、まず、セキュリティチェックプログラムにもとづいて、ROMの内容が正当であるか否か確認するためのセキュリティチェック処理を実行する。そして、セキュリティチェック処理を終了すると、ソフトウェア遅延処理を実行する。その後、払出起動コマンドの送信処理を実行し、次いで、クリアスイッチ921の出力信号の状態のチェック処理を行った後、遊技制御処理を開始する。なお、クリアスイッチ921の出力信号がオン状態を示していたら、RAMクリア処理等を行う。   When the reset signal input to the main board 31 is input to the reset terminal of the CPU 56 (when the input level of the reset terminal becomes high), the CPU 56 is operable (the microcomputer is reset and the program is executed). However, when the operation is enabled, the CPU 56 first executes a security check process for confirming whether or not the contents of the ROM are valid based on the security check program. When the security check process ends, a software delay process is executed. Thereafter, a payout activation command transmission process is executed, and then a check process of the output signal state of the clear switch 921 is performed, and then a game control process is started. If the output signal of the clear switch 921 indicates an on state, RAM clear processing or the like is performed.

払出制御用CPU371は、リセット信号がハイレベルになると動作可能状態になる。動作可能状態になると、まず、初期設定処理の一部を実行する。その後、主基板31から払出起動コマンドが送信されてくるのを待ち、払出起動コマンドを受信できたら、クリアスイッチ921の出力信号の状態のチェック処理を行った後、遊技制御処理を開始する。なお、クリアスイッチ921の出力信号がオン状態を示していたら、RAMクリア処理等を行う。   The payout control CPU 371 becomes operable when the reset signal becomes high level. When in an operable state, first, a part of the initial setting process is executed. Thereafter, it waits for the payout activation command to be transmitted from the main board 31. When the payout activation command is received, the state of the output signal of the clear switch 921 is checked, and then the game control process is started. If the output signal of the clear switch 921 indicates an on state, RAM clear processing or the like is performed.

CPU56は、クリアスイッチ921の出力信号の状態のチェック処理を行う直前に払出起動コマンドを送信し、払出制御用CPU371は、払出起動コマンドを確認したらクリアスイッチ921の出力信号の状態のチェック処理を行う。また、セキュリティチェック処理およびソフトウェア遅延処理の実行によって、CPU56が払出起動コマンド送信処理を開始する時点では、払出制御用CPU371は、払出起動コマンドが送信されてくるのを待つ状態になっている。   The CPU 56 transmits a payout start command immediately before the check process of the output signal of the clear switch 921 is performed, and the payout control CPU 371 checks the state of the output signal of the clear switch 921 after confirming the payout start command. . Further, when the CPU 56 starts the payout activation command transmission process by executing the security check process and the software delay process, the payout control CPU 371 waits for the payout start command to be transmitted.

よって、例えば、払出制御用CPU371はクリアスイッチ921の出力信号の状態のチェック処理を行ったにもかかわらず、CPU56がクリアスイッチ921の出力信号の状態のチェック処理を行わないという状況が生ずることが防止される。逆に、CPU56はクリアスイッチ921の出力信号の状態のチェック処理を行ったにもかかわらず、払出制御用CPU371がクリアスイッチ921の出力信号の状態のチェック処理を行わないという状況が生ずることが防止される。すなわち、操作手段の操作にもとづいて遊技制御用マイクロコンピュータおよび払出制御用マイクロコンピュータの双方における各変動データ記憶手段の内容を確実に初期化できる。   Thus, for example, there may occur a situation in which the CPU 56 does not check the state of the output signal of the clear switch 921 even though the payout control CPU 371 checks the state of the output signal of the clear switch 921. Is prevented. Conversely, the CPU 56 prevents the situation where the payout control CPU 371 does not check the output signal state of the clear switch 921 even though the output signal state check processing of the clear switch 921 has been performed. Is done. That is, the contents of each variation data storage means in both the game control microcomputer and the payout control microcomputer can be reliably initialized based on the operation of the operation means.

遊技機に対する電力供給が停止すると、DC+24V電源の電圧も徐々に低下するのであるが、電源監視回路920は、DC+24V電源の電圧が所定値を下回ると、電源断信号を出力する(ローレベルにする)。電源断信号は、主基板31および払出制御基板37に入力されている。主基板31に搭載されている遊技制御手段および払出制御基板37に搭載されている払出制御手段は、電源断信号が出力されたことに応じて、電力供給停止時処理(電源断時制御処理ともいう。)を実行する。そして、電源監視回路920は、VCCが所定値を下回ると、リセット信号をローレベルにする。主基板31に搭載されている遊技制御手段および払出制御基板37に搭載されている払出制御手段は、リセット信号がローレベルになったことに応じてシステムリセットされる。すなわち、CPU56および払出制御用CPU371は、動作しない状態になる。なお、電源監視回路920は、電源電圧が低下していくときに、電源断信号を出力した時点から、所定時間が経過すると、リセット信号をローレベルにする。   When the power supply to the gaming machine is stopped, the voltage of the DC + 24V power supply also gradually decreases. However, when the voltage of the DC + 24V power supply falls below a predetermined value, the power supply monitoring circuit 920 outputs a power-off signal (set to a low level). ). The power-off signal is input to the main board 31 and the payout control board 37. The game control means mounted on the main board 31 and the payout control means mounted on the payout control board 37, according to the power-off signal being output, the power supply stop process (both power-off control process) Say). The power supply monitoring circuit 920 sets the reset signal to a low level when VCC falls below a predetermined value. The game control means mounted on the main board 31 and the payout control means mounted on the payout control board 37 are system reset in response to the reset signal becoming low level. That is, the CPU 56 and the payout control CPU 371 are not operated. Note that the power supply monitoring circuit 920 sets the reset signal to a low level when a predetermined time elapses from the time when the power supply cutoff signal is output when the power supply voltage decreases.

次に、遊技制御処理について説明する。図15は、タイマ割込処理を示すフローチャートである。メイン処理に実行中に、具体的には、ステップS16〜S19のループ処理の実行中に、タイマ割込が発生すると、CPU56は、タイマ割込の発生に応じて起動されるタイマ割込処理において遊技制御処理を実行する。タイマ割込処理において、CPU56は、まず、電源断信号が出力されたか否か(オン状態になったか否か)を検出する電源断処理(電源断検出処理)を実行する(ステップS20)。次いで、スイッチ回路58を介して、ゲートスイッチ32a、始動口スイッチ14a、カウントスイッチ23および入賞口スイッチ29a,30a,33a,39a等のスイッチの検出信号を入力し、それらの状態判定を行う(スイッチ処理:ステップS21)。具体的には、各スイッチの検出信号を入力する入力ポートの状態がオン状態であれば、各スイッチに対応して設けられているスイッチタイマの値を+1する。また、スイッチコモン監視信号にもとづいて所定の報知処理を行う短絡報知処理を実行する(ステップS22)。   Next, the game control process will be described. FIG. 15 is a flowchart showing the timer interrupt process. When a timer interrupt occurs during execution of the main process, specifically, during the execution of the loop process of steps S16 to S19, the CPU 56 performs a timer interrupt process that is activated in response to the occurrence of the timer interrupt. A game control process is executed. In the timer interrupt process, the CPU 56 first executes a power-off process (power-off detection process) for detecting whether or not a power-off signal is output (whether the power-on signal is turned on) (step S20). Subsequently, detection signals of switches such as the gate switch 32a, the start port switch 14a, the count switch 23, and the winning port switches 29a, 30a, 33a, and 39a are input via the switch circuit 58, and the state of these is determined (switches). Process: Step S21). Specifically, if the state of the input port for inputting the detection signal of each switch is ON, the value of the switch timer provided corresponding to each switch is incremented by one. Further, a short-circuit notification process for performing a predetermined notification process based on the switch common monitoring signal is executed (step S22).

次に、遊技制御に用いられる大当り判定用の乱数等の各判定用乱数を生成するための各カウンタのカウント値を更新する処理を行う(ステップS23)。CPU56は、さらに、表示用乱数および初期値用乱数を生成するためのカウンタのカウント値を更新する処理を行う(ステップS24,S25)。   Next, a process of updating the count value of each counter for generating each determination random number such as a big hit determination random number used for game control is performed (step S23). The CPU 56 further performs a process of updating the count value of the counter for generating the display random number and the initial value random number (steps S24 and S25).

さらに、CPU56は、特別図柄プロセス処理を行う(ステップS26)。特別図柄プロセス制御では、遊技状態に応じてパチンコ遊技機1を所定の順序で制御するための特別図柄プロセスフラグに従って該当する処理が選び出されて実行される。そして、特別図柄プロセスフラグの値は、遊技状態に応じて各処理中に更新される。また、普通図柄プロセス処理を行う(ステップS27)。普通図柄プロセス処理では、普通図柄表示器10の表示状態を所定の順序で制御するための普通図柄プロセスフラグに従って該当する処理が選び出されて実行される。そして、普通図柄プロセスフラグの値は、遊技状態に応じて各処理中に更新される。   Further, the CPU 56 performs special symbol process processing (step S26). In the special symbol process control, corresponding processing is selected and executed according to a special symbol process flag for controlling the pachinko gaming machine 1 in a predetermined order according to the gaming state. The value of the special symbol process flag is updated during each process according to the gaming state. Further, normal symbol process processing is performed (step S27). In the normal symbol process, the corresponding process is selected and executed according to the normal symbol process flag for controlling the display state of the normal symbol display 10 in a predetermined order. The value of the normal symbol process flag is updated during each process according to the gaming state.

次いで、CPU56は、特別図柄に関する演出制御コマンドをRAM55の所定の領域に設定して演出制御コマンドを送出する処理を行う(特別図柄コマンド制御処理:ステップS28)。また、普通図柄に関する演出制御コマンドをRAM55の所定の領域に設定して演出制御コマンドを送出する処理を行う(普通図柄コマンド制御処理:ステップS29)。   Next, the CPU 56 performs a process of setting an effect control command related to the special symbol in a predetermined area of the RAM 55 and sending the effect control command (special symbol command control process: step S28). Further, a process for setting the effect control command for the normal symbol in a predetermined area of the RAM 55 and sending the effect control command is performed (normal symbol command control process: step S29).

さらに、CPU56は、例えばホール管理用コンピュータに供給される大当り情報、始動情報、確率変動情報などのデータを出力する情報出力処理を行う(ステップS30)。   Further, the CPU 56 performs information output processing for outputting data such as jackpot information, starting information, probability variation information supplied to the hall management computer, for example (step S30).

また、CPU56は、入賞口スイッチ29a,30a,33a,39a等の検出信号にもとづく賞球個数の設定などを行う賞球処理を実行する(ステップS31)。具体的には、入賞口スイッチ29a,30a,33a,39a等がオンしたことにもとづく入賞検出に応じて、払出制御基板37に賞球個数を示す賞球制御信号を出力する。払出制御基板37に搭載されている払出制御用CPU371は、賞球個数を示す賞球制御信号に応じて球払出装置97を駆動する。   Further, the CPU 56 executes prize ball processing for setting the number of prize balls based on the detection signals from the prize opening switches 29a, 30a, 33a, 39a, etc. (step S31). Specifically, a prize ball control signal indicating the number of prize balls is output to the payout control board 37 in response to detection of a prize based on the fact that the prize opening switches 29a, 30a, 33a, 39a, etc. are turned on. The payout control CPU 371 mounted on the payout control board 37 drives the ball payout device 97 according to a prize ball control signal indicating the number of prize balls.

そして、CPU56は、始動入賞記憶数の増減をチェックする記憶処理を実行する(ステップS32)。また、遊技機の制御状態を遊技機外部で確認できるようにするための試験信号を出力する処理である試験端子処理を実行する(ステップS33)。また、この実施の形態では、出力ポートの出力状態に対応したRAM領域(出力ポートバッファ)が設けられているのであるが、CPU56は、出力ポート3のRAM領域におけるソレノイドに関する内容(図8参照)を出力ポートに出力する(ステップS34:ソレノイド出力処理)。その後、割込許可状態に設定し(ステップS35)、処理を終了する。   And CPU56 performs the memory | storage process which checks the increase / decrease in the number-of-start winning memory | storage number (step S32). In addition, a test terminal process, which is a process for outputting a test signal for enabling the control state of the gaming machine to be confirmed outside the gaming machine, is executed (step S33). In this embodiment, a RAM area (output port buffer) corresponding to the output state of the output port is provided, but the CPU 56 relates to the solenoid in the RAM area of the output port 3 (see FIG. 8). Is output to the output port (step S34: solenoid output processing). Thereafter, the interrupt permission state is set (step S35), and the process ends.

以上の制御によって、この実施の形態では、遊技制御処理は定期的(例えば4ms毎)に起動されることになる。なお、この実施の形態では、タイマ割込処理で遊技制御処理が実行されているが、タイマ割込処理では例えば割込が発生したことを示すフラグのセットのみがなされ、遊技制御処理はメイン処理において実行されるようにしてもよい。また、ステップS21〜S34の処理(ステップS30およびS33を除く)が、遊技の進行を制御する遊技制御処理に相当する。   With the above control, in this embodiment, the game control process is started periodically (for example, every 4 ms). In this embodiment, the game control process is executed by the timer interrupt process. However, in the timer interrupt process, for example, only a flag indicating that an interrupt has occurred is set, and the game control process is performed by the main process. May be executed. Further, the processing of steps S21 to S34 (except for steps S30 and S33) corresponds to a game control process for controlling the progress of the game.

図16および図17は、ステップS20の電源断処理の一例を示すフローチャートである。電源断処理において、CPU56は、まず、電源断信号が出力されているか否か(オン状態になっているか否か)確認する(ステップS450)。オン状態でなければ、RAM55に形成されるバックアップ監視タイマの値を0クリアする(ステップS451)。オン状態であれば、RAM55に形成されるバックアップ監視タイマの値を1増やす(ステップS452)。そして、バックアップ監視タイマの値が判定値(例えば2)と一致すれば(ステップS453)、ステップS454以降の電力供給停止時処理すなわち電力の供給停止のための準備処理を実行する。つまり、遊技の進行を制御する状態から遊技状態を保存させるための電力供給停止時処理(電源断時制御処理)を実行する状態に移行する。   16 and 17 are flowcharts illustrating an example of the power-off process in step S20. In the power-off process, the CPU 56 first checks whether or not a power-off signal is output (whether it is in an on state) (step S450). If not in the on state, the value of the backup monitoring timer formed in the RAM 55 is cleared to 0 (step S451). If it is on, the value of the backup monitoring timer formed in the RAM 55 is incremented by 1 (step S452). If the value of the backup monitoring timer matches the determination value (for example, 2) (step S453), the power supply stop process after step S454, that is, the preparation process for stopping the power supply is executed. That is, the state shifts from a state in which the progress of the game is controlled to a state in which a power supply stop process (a power-off control process) for saving the game state is executed.

バックアップ監視タイマと判定値とを用いることによって、判定値に相当する時間だけ電源断信号のオン状態が継続したら、電力供給停止時処理が開始される。すなわち、ノイズ等で一瞬電源断信号のオン状態が発生しても、誤って電力供給停止時処理が開始されるようなことはない。なお、RAM55に形成されるバックアップ監視タイマの値は、遊技機への電力供給が停止しても、所定期間はバックアップ電源によって保存される。従って、メイン処理におけるステップS8では、バックアップ監視タイマの値が判定値と同じ値になっていることによって、電力供給停止時処理の処理結果が保存されていることを確認できる。   By using the backup monitoring timer and the determination value, if the power-off signal is kept on for a time corresponding to the determination value, the power supply stop process is started. That is, even if the power-off signal is turned on for a moment due to noise or the like, the power supply stop process is not erroneously started. Note that the value of the backup monitoring timer formed in the RAM 55 is stored by the backup power source for a predetermined period even when power supply to the gaming machine is stopped. Therefore, in step S8 in the main process, it can be confirmed that the processing result of the power supply stop process is stored because the value of the backup monitoring timer is the same as the determination value.

電力供給停止時処理において、CPU56は、パリティデータを作成する(ステップS454〜S463)。すなわち、まず、クリアデータ(00)をチェックサムデータエリアにセットし(ステップS454)、電力供給停止時でも内容が保存されるべきRAM領域の先頭アドレスに相当するチェックサム算出開始アドレスをポインタにセットする(ステップS455)。また、電力供給停止時でも内容が保存されるべきRAM領域の最終アドレスに相当するチェックサム算出回数をセットする(ステップS456)。   In the power supply stop process, the CPU 56 creates parity data (steps S454 to S463). That is, first, clear data (00) is set in the checksum data area (step S454), and the checksum calculation start address corresponding to the start address of the RAM area in which the contents are to be stored even when power supply is stopped is set in the pointer. (Step S455). Also, the number of checksum calculations corresponding to the final address of the RAM area where the contents are to be stored even when the power supply is stopped is set (step S456).

次いで、チェックサムデータエリアの内容とポインタが指すRAM領域の内容との排他的論理和を演算する(ステップS457)。演算結果をチェックサムデータエリアにストアするとともに(ステップS458)、ポインタの値を1増やし(ステップS459)、チェックサム算出回数の値を1減算する(ステップS460)。そして、ステップS457〜S460の処理を、チェックサム算出回数の値が0になるまで繰り返す(ステップS461)。   Next, an exclusive OR of the contents of the checksum data area and the contents of the RAM area pointed to by the pointer is calculated (step S457). The calculation result is stored in the checksum data area (step S458), the pointer value is incremented by 1 (step S459), and the checksum calculation count value is decremented by 1 (step S460). Then, the processes in steps S457 to S460 are repeated until the value of the checksum calculation count becomes 0 (step S461).

チェックサム算出回数の値が0になったら、CPU56は、チェックサムデータエリアの内容の各ビットの値を反転する(ステップS462)。そして、反転後のデータをチェックサムデータエリアにストアする(ステップS463)。このデータが、電源投入時にチェックされるパリティデータとなる。次いで、RAMアクセスレジスタにアクセス禁止値を設定する(ステップS471)。以後、内蔵RAM55のアクセスができなくなる。   When the value of the checksum calculation count becomes 0, the CPU 56 inverts the value of each bit of the contents of the checksum data area (step S462). Then, the inverted data is stored in the checksum data area (step S463). This data becomes parity data to be checked when the power is turned on. Next, an access prohibition value is set in the RAM access register (step S471). Thereafter, the built-in RAM 55 cannot be accessed.

さらに、CPU56は、ROM54に格納されているポートクリア設定テーブルの先頭アドレスをポインタにセットする(ステップS472)。ポートクリア設定テーブルにおいて、先頭アドレスには処理数(クリアすべき出力ポートの数)が設定され、次いで、出力ポートのアドレスおよび出力値データ(クリアデータ:出力ポートの各ビットのオフ状態の値)が、処理数分の出力ポートについて順次設定されている。   Further, the CPU 56 sets the head address of the port clear setting table stored in the ROM 54 as a pointer (step S472). In the port clear setting table, the number of processes (the number of output ports to be cleared) is set to the first address, and then the output port address and output value data (clear data: the value of the off state of each bit of the output port) However, the output ports for the number of processes are sequentially set.

CPU56は、ポインタが指すアドレスのデータ(すなわち処理数)をロードする(ステップS473)。また、ポインタの値を1増やし(ステップS474)、ポインタが指すアドレスのデータ(すなわち出力ポートのアドレス)をロードする(ステップS475)。さらに、ポインタの値を1増やし(ステップS476)、ポインタが指すアドレスのデータ(すなわち出力値データ)をロードする(ステップS477)。そして、出力値データを出力ポートに出力する(ステップS478)。その後、処理数を1減らし(ステップS479)、処理数が0でなければステップS474に戻る。処理数が0であれば、すなわち、クリアすべき出力ポートを全てクリアしたら、タイマ割込を停止し(ステップS481)、ループ処理に入る。   The CPU 56 loads data at the address pointed to by the pointer (that is, the number of processes) (step S473). Further, the value of the pointer is incremented by 1 (step S474), and the data of the address pointed to by the pointer (that is, the address of the output port) is loaded (step S475). Further, the value of the pointer is incremented by 1 (step S476), and the data of the address pointed to by the pointer (that is, output value data) is loaded (step S477). Then, the output value data is output to the output port (step S478). Thereafter, the number of processes is reduced by 1 (step S479), and if the number of processes is not 0, the process returns to step S474. If the number of processes is 0, that is, if all the output ports to be cleared are cleared, the timer interrupt is stopped (step S481) and the loop process is started.

ループ処理では、電源断信号がオフ状態になったか否かを監視する(ステップS482)。電源断信号がオフ状態になった場合には復帰アドレスとして、電源投入時実行アドレス(ステップS1のアドレス)を設定してリターン命令を実行する(ステップS483)。すなわち、メイン処理に戻る。具体的には、遊技機に設けられている遊技用の装置を制御(自身で制御することと、他のマイクロコンピュータに制御させるために指令信号を送信することの双方を含む概念)する状態に戻る。   In the loop processing, it is monitored whether or not the power-off signal is turned off (step S482). When the power-off signal is turned off, the execution address at power-on (address in step S1) is set as the return address and the return command is executed (step S483). That is, the process returns to the main process. Specifically, a state in which a gaming device provided in the gaming machine is controlled (concept including both controlling by itself and transmitting a command signal to cause another microcomputer to control). Return.

以上の処理によって、電力供給が停止する場合には、ステップS454〜S481の電力供給停止時処理が実行され、電力供給停止時処理が実行されたことを示すデータ(バックアップあり指定値およびチェックサム)がバックアップRAMへストアされ、RAMアクセスが禁止状態にされ、出力ポートがクリアされ、かつ、遊技制御処理を実行するためのタイマ割込が禁止状態に設定される。   When the power supply is stopped by the above process, the power supply stop process in steps S454 to S481 is executed, and data indicating that the power supply stop process has been executed (specified value with backup and checksum) Is stored in the backup RAM, the RAM access is disabled, the output port is cleared, and the timer interrupt for executing the game control process is disabled.

この実施の形態では、RAM55の全領域がバックアップ電源によって電源バックアップ(遊技機への電力供給が停止しても所定期間はRAM55の内容が保存されこと)されている。従って、ステップS452〜S479の処理によって、バックアップ監視タイマの値とともに、電源断信号が出力されたときのRAM55の内容にもとづくチェックサムもRAM55に保存される。遊技機への電力供給が停止した後、所定期間内に電力供給が復旧したら、遊技制御手段は、上述したステップS91〜S94の処理によって、RAM55に保存されているデータ(電力供給が停止した直前の遊技制御手段による制御状態である遊技状態を示すデータ(例えば、プロセスフラグの状態、大当り中フラグの状態、確変フラグの状態、出力ポートの出力状態等)を含む)に従って、遊技状態を、電力供給が停止した直前の状態に戻すことができる。なお、電力供給停止の期間が所定期間を越えたらバックアップ監視タイマの値とチェックサムとが正規の値とは異なるはずであるから、その場合には、ステップS10〜S14の初期化処理が実行される。   In this embodiment, the entire area of the RAM 55 is backed up by a backup power source (the contents of the RAM 55 are preserved for a predetermined period even when power supply to the gaming machine is stopped). Therefore, the checksum based on the contents of the RAM 55 when the power-off signal is output is stored in the RAM 55 together with the value of the backup monitoring timer by the processing in steps S452 to S479. After the power supply to the gaming machine is stopped, when the power supply is restored within a predetermined period, the game control means performs the data stored in the RAM 55 (immediately before the power supply is stopped) by the processing of steps S91 to S94 described above. In accordance with the data indicating the game state that is the control state by the game control means (for example, including the process flag state, the big hit flag state, the probability variation flag state, the output port output state, etc.) It is possible to return to the state immediately before the supply is stopped. If the power supply stop period exceeds the predetermined period, the value of the backup monitoring timer and the checksum should be different from the regular values. In this case, the initialization process of steps S10 to S14 is executed. The

以上のように、電力供給停止時処理(電力の供給停止のための準備処理)によって、遊技状態を電力供給が停止した直前の状態に戻すためのデータが確実に変動データ記憶手段(この例ではRAM55の全領域)に保存される。よって、停電等による電源断が生じても、所定期間内に電源が復旧すれば、遊技状態を電力供給が停止した直前の状態に戻すことができる。なお、RAM55の全領域が電源バックアップされるのではなく、遊技状態を電力供給が停止した直前の状態に戻すためのデータを記憶する領域のみが電源バックアップされるようにしてもよい。   As described above, the power supply stop processing (preparation processing for power supply stop) ensures that the data for returning the gaming state to the state immediately before the power supply is stopped is the fluctuation data storage means (in this example) All areas of the RAM 55). Therefore, even if the power is cut off due to a power failure or the like, if the power is restored within a predetermined period, the gaming state can be returned to the state immediately before the power supply is stopped. Note that the entire area of the RAM 55 may not be backed up by power, but only the area for storing data for returning the gaming state to the state immediately before the power supply is stopped may be backed up.

また、電源断信号がオフ状態になった場合には、ステップS1に戻る。その場合、電力供給停止時処理が実行されたことを示すデータが設定されているので、ステップS91〜S94の遊技状態復旧処理が実行される。よって、電力供給停止時処理を実行した後に電源監視手段からの検出信号がオフ状態になったときには、遊技の進行を制御する状態に戻る。従って、電源瞬断等が生じても、遊技制御処理が停止してしまうようなことはなく、自動的に、遊技制御処理が続行される。   When the power-off signal is turned off, the process returns to step S1. In this case, since data indicating that the power supply stop process has been executed is set, the game state recovery process of steps S91 to S94 is executed. Therefore, when the detection signal from the power supply monitoring unit is turned off after executing the power supply stop process, the process returns to the state of controlling the progress of the game. Therefore, even if a power interruption or the like occurs, the game control process does not stop, and the game control process is automatically continued.

なお、払出制御基板37に対して送信される接続確認信号は、出力ポートをクリアする処理によってオフ状態に設定される。また、ステップ82およびS12の作業領域の設定では、接続確認信号に対応した出力ポートバッファの内容が、接続確認信号のオン状態に対応した値に設定される。そして、ステップS31の賞球処理が実行されると、出力ポートバッファの内容が出力ポートに出力されるので、払出制御基板37への接続確認信号がオン状態になる。従って、接続確認信号は、主基板31の立ち上がり時に出力される(オン状態になる)ことになる。なお、電源瞬断等から復帰した場合も、接続確認信号が出力される。   The connection confirmation signal transmitted to the payout control board 37 is set to the off state by the process of clearing the output port. In the setting of the work area in steps 82 and S12, the content of the output port buffer corresponding to the connection confirmation signal is set to a value corresponding to the ON state of the connection confirmation signal. When the prize ball processing in step S31 is executed, the contents of the output port buffer are output to the output port, so that the connection confirmation signal to the payout control board 37 is turned on. Therefore, the connection confirmation signal is output (turned on) when the main board 31 rises. Note that a connection confirmation signal is also output when the power supply is recovered from an instantaneous power interruption or the like.

次に、メイン処理におけるスイッチ処理(ステップS21)を説明する。この実施の形態では、入賞検出またはゲート通過に関わる各スイッチの検出信号のオン状態が所定時間継続すると、確かにスイッチがオンしたと判定されスイッチオンに対応した処理が開始される。図18は、スイッチ処理で使用されるRAM55に形成される各1バイトのバッファを示す説明図である。前回ポートバッファは、前回(例えば4ms前)のスイッチオン/オフの判定結果が格納されるバッファである。ポートバッファは、今回入力したポート0の内容が格納されるバッファである。スイッチオンバッファは、スイッチのオンが検出された場合に対応ビットが1に設定され、スイッチのオフが検出された場合に対応ビットが0に設定されるバッファである。   Next, the switch process (step S21) in the main process will be described. In this embodiment, when the ON state of the detection signal of each switch related to winning detection or gate passage continues for a predetermined time, it is determined that the switch has been turned ON, and processing corresponding to the switch ON is started. FIG. 18 is an explanatory diagram showing each 1-byte buffer formed in the RAM 55 used in the switching process. The previous port buffer is a buffer that stores the previous switch-on / off determination result (for example, 4 ms before). The port buffer is a buffer in which the contents of port 0 inputted this time are stored. The switch-on buffer is a buffer in which the corresponding bit is set to 1 when switch on is detected and the corresponding bit is set to 0 when switch off is detected.

図19は、遊技制御処理におけるステップS21のスイッチ処理の処理例を示すフローチャートである。スイッチ処理において、CPU56は、まず、入力ポート0(図10参照)に入力されているデータを入力し(ステップS101)、入力したデータをポートバッファにセットする(ステップS102)。次いで、RAM55に形成されるウェイトカウンタの初期値をセットし(ステップS103)、ウェイトカウンタの値が0になるまで、ウェイトカウンタの値を1ずつ減算する(ステップS104,S105)。   FIG. 19 is a flowchart illustrating a processing example of the switch processing in step S21 in the game control processing. In the switch process, the CPU 56 first inputs data input to the input port 0 (see FIG. 10) (step S101), and sets the input data in the port buffer (step S102). Next, the initial value of the weight counter formed in the RAM 55 is set (step S103), and the value of the weight counter is decremented by 1 until the value of the weight counter becomes 0 (steps S104 and S105).

ウェイトカウンタの値が0になると、再度、入力ポート0のデータを入力し(ステップS106)、入力したデータとポートバッファにセットされているデータとの間で、ビット毎に論理積をとる(ステップS107)。そして、論理積の演算結果を、ポートバッファにセットする(ステップS108)。ステップS103〜S108の処理によって、ほぼ[ウェイトカウンタの初期値×(ステップS14,S105の処理時間)]の時間間隔を置いて入力ポート0から入力した2回の入力データのうち、2回とも「1」になっているビットのみが、ポートバッファにおいて「1」になる。つまり、所定期間としての[ウェイトカウンタの初期値×(ステップS14,S105の処理時間)]だけスイッチの検出信号のオン状態が継続すると、ポートバッファにおける対応するビットが「1」になる。   When the value of the wait counter becomes 0, the data of the input port 0 is input again (step S106), and a logical product is obtained for each bit between the input data and the data set in the port buffer (step S106). S107). Then, the logical product operation result is set in the port buffer (step S108). Of the two input data input from the input port 0 with a time interval of approximately [initial value of weight counter × (processing time of steps S14, S105)] by the processing of steps S103 to S108, both “ Only the bits that are “1” will be “1” in the port buffer. That is, when the switch detection signal is kept on for the predetermined period [initial value of wait counter × (processing time of steps S14 and S105)], the corresponding bit in the port buffer becomes “1”.

さらに、CPU56は、前回ポートバッファにセットされているデータとポートバッファにセットされているデータとの間で、ビット毎に排他的論理和をとる(ステップS109)。排他的論理和の演算結果において、前回(例えば4ms前)のスイッチオン/オフの判定結果と、今回オンと判定されたスイッチオン/オフの判定結果とが異なっているスイッチに対応したビットが「1」になる。CPU56は、さらに、排他的論理和の演算結果と、ポートバッファにセットされているデータとの間で、ビット毎に論理積をとる(ステップS110)。この結果、前回のスイッチオン/オフの判定結果と今回オンと判定されたスイッチオン/オフの判定結果とが異なっているスイッチに対応したビット(排他的論理和演算結果による)のうち、今回オンと判定されたスイッチに対応したビット(論理積演算による)のみが「1」として残る。   Further, the CPU 56 performs exclusive OR for each bit between the data previously set in the port buffer and the data set in the port buffer (step S109). In the result of the exclusive OR operation, the bit corresponding to the switch for which the previous switch on / off determination result (for example, 4 ms before) differs from the switch on / off determination result determined to be on this time is “ 1 ”. Further, the CPU 56 performs a logical product for each bit between the operation result of the exclusive OR and the data set in the port buffer (step S110). As a result, of the bits corresponding to the switches for which the previous switch on / off determination result and the switch on / off determination result determined to be on this time are different (according to the exclusive OR operation result), the current on Only the bit corresponding to the switch determined as (by the logical product operation) remains as “1”.

そして、CPU56は、ステップS110における論理積の演算結果をスイッチオンバッファにセットし(ステップS111)、ステップS108における演算結果がセットされているポートバッファの内容を前回ポートバッファにセットする(ステップS112)。   Then, the CPU 56 sets the operation result of the logical product in step S110 in the switch-on buffer (step S111), and sets the contents of the port buffer in which the operation result in step S108 is set in the previous port buffer (step S112). .

以上の処理によって、所定期間継続してオン状態であったスイッチのうち、前回(例えば4ms前)のスイッチオン/オフの判定結果がオフであったスイッチ、すなわち、オフ状態からオン状態に変化したスイッチに対応したビットが、スイッチオンバッファにおいて「1」になっている。   Through the above processing, among the switches that have been on for a predetermined period of time, the switch on / off determination result of the previous time (for example, 4 ms before) is off, that is, the switch has changed from the off state to the on state. The bit corresponding to the switch is “1” in the switch-on buffer.

次に、主基板31と払出制御基板37との間で送受信される制御信号について説明する。図20は、遊技制御手段から払出制御手段に対して出力される制御信号および遊技制御手段に払出制御手段から入力される制御信号の内容の一例を示す説明図である。この実施の形態では、払出制御等に関する各種の制御を行うために、主基板31と払出制御基板37との間で複数種類の制御信号が送受信される。図20に示すように、接続確認信号は、主基板31の立ち上がり時(遊技制御手段が遊技制御処理を開始したとき)に出力され、払出制御基板37に対して主基板31が立ち上がったことを通知するための信号(主基板31の接続確認信号)である。また、接続確認信号は、賞球払出が可能な状態であることを示す。なお、この実施の形態では、遊技制御手段が遊技制御処理を開始する前に払出起動コマンドを送信するので、接続確認信号を使用しなくてもよい。接続確認信号を使用しない場合には、払出起動コマンドが、賞球払出が可能な状態であることを示す信号を兼ねる。   Next, control signals transmitted and received between the main board 31 and the payout control board 37 will be described. FIG. 20 is an explanatory diagram showing an example of the contents of a control signal output from the game control means to the payout control means and a control signal input from the payout control means to the game control means. In this embodiment, a plurality of types of control signals are transmitted and received between the main board 31 and the payout control board 37 in order to perform various controls relating to payout control and the like. As shown in FIG. 20, the connection confirmation signal is output when the main board 31 rises (when the game control means starts the game control process), indicating that the main board 31 has risen with respect to the payout control board 37. This is a signal for notification (connection confirmation signal for the main board 31). The connection confirmation signal indicates that the winning ball can be paid out. In this embodiment, since the game control means transmits the payout activation command before starting the game control process, the connection confirmation signal need not be used. When the connection confirmation signal is not used, the payout activation command also serves as a signal indicating that the prize ball can be paid out.

賞球REQ信号は、賞球の払出要求時または払出起動コマンドの送信時に出力状態(=オン状態)になる信号である。また、賞球REQ信号は、払出制御手段から賞球BUSY信号がオン状態になった後にオフ状態になると、停止状態(オフ状態=オール0の状態)になる。賞球制御信号は、払出要求を行う遊技球の個数(1〜15個)を指定するために出力される信号(賞球個数コマンド)として使用される。   The prize ball REQ signal is a signal that is in an output state (= ON state) when a prize ball payout request is issued or when a payout activation command is transmitted. In addition, the award ball REQ signal becomes a stopped state (off state = all 0 state) when the award ball BUSY signal is turned on after the payout control means is turned on. The award ball control signal is used as a signal (award ball number command) output for designating the number of game balls (1 to 15) for which a payout request is made.

賞球BUSY信号は、払出制御手段が賞球の払出要求時の賞球REQ信号のオン状態を確認するとオン状態にされ、あらかじめ決められている所定期間後にオフ状態になる信号である。すなわち、賞球REQ信号に対する受付確認信号に相当する。従って、賞球BUSY信号がオフである状態は、賞球個数コマンド受信待ちの状態に相当する。   The award ball BUSY signal is a signal that is turned on when the payout control means confirms the on state of the award ball REQ signal at the time of a prize ball payout request, and is turned off after a predetermined period. That is, it corresponds to an acceptance confirmation signal for the prize ball REQ signal. Therefore, the state in which the prize ball BUSY signal is OFF corresponds to a state of waiting for a prize ball number command reception.

図21は、図20に示す各制御信号の送受信に用いられる信号線等を示すブロック図である。図21に示すように、接続確認信号、賞球REQ信号、および賞球制御信号は、CPU56によって出力回路67を介して出力され、入力回路373Aを介して払出制御用CPU371に入力される。また、賞球BUSY信号は、払出制御用CPU371によって出力回路373Bを介して出力され、入力回路68を介してCPU56に入力される。接続確認信号、賞球REQ信号、および賞球BUSY信号は、それぞれ1ビットのデータであり、1本の信号線によって送信される。賞球制御信号は、1個〜15個の賞球払出を指定するとともに、さらに払出起動指令としても使用されるので、5ビットのデータで構成され5本の信号線によって送信される。   FIG. 21 is a block diagram showing signal lines and the like used for transmission / reception of each control signal shown in FIG. As shown in FIG. 21, the connection confirmation signal, the prize ball REQ signal, and the prize ball control signal are output by the CPU 56 via the output circuit 67 and input to the payout control CPU 371 via the input circuit 373A. The prize ball BUSY signal is output via the output circuit 373B by the payout control CPU 371 and input to the CPU 56 via the input circuit 68. Each of the connection confirmation signal, the prize ball REQ signal, and the prize ball BUSY signal is 1-bit data, and is transmitted through one signal line. The prize ball control signal designates 1 to 15 prize ball payouts, and is also used as a payout activation command, so is composed of 5-bit data and transmitted by 5 signal lines.

図22は、賞球制御信号の出力の仕方の一例を示すタイミング図である。図22に示すように、遊技制御手段は、遊技機に対して電力供給が開始されたことに関連して、払出起動コマンド(払出起動指令)を払出制御手段に送信する。具体的には、賞球制御信号として10(H)を出力するとともに、賞球REQ信号をオン状態にする。   FIG. 22 is a timing chart showing an example of how to output a prize ball control signal. As shown in FIG. 22, the game control means transmits a payout start command (payout start command) to the payout control means in connection with the start of power supply to the gaming machine. Specifically, 10 (H) is output as the prize ball control signal, and the prize ball REQ signal is turned on.

また、入賞検出スイッチが遊技球の入賞を検出すると、遊技制御手段は、賞球REQ信号をオン状態にするとともに、賞球制御信号の出力状態を、入賞に応じて払い出される賞球数に応じた状態にする。なお、この実施の形態では、始動口スイッチ14aで遊技球が検出されると4個の賞球払出を行い、入賞口スイッチ33a,39a,29a,30aのいずれかで遊技球が検出されると7個の賞球払出を行い、Vカウントスイッチ22またはカウントスイッチ23で遊技球が検出されると15個の賞球払出を行う。また、上述したように、賞球制御信号は5ビットで構成されているので、8ビットで表現されている00(H)〜0F(H)の賞球個数コマンドのうち、下位の5ビットが賞球制御信号によって主基板31から払出制御基板37に伝達される。以下、「00(H)〜0F(H)の賞球制御信号」のように表現することがあるが、実際には、賞球制御信号は、8ビットで表現されている00(H)〜0F(H)のうちの下位の5ビットに相当する。なお、賞球制御信号が、入賞に応じて払い出される賞球数を伝達するために使用される場合には、その最上位ビット(ビット4)は0である。   When the winning detection switch detects the winning of the game ball, the game control means turns on the winning ball REQ signal and sets the output state of the winning ball control signal according to the number of winning balls to be paid out according to the winning. To the state. In this embodiment, when a game ball is detected by the start port switch 14a, four prize balls are paid out, and when a game ball is detected by any of the prize port switches 33a, 39a, 29a, 30a. Seven prize balls are paid out. When a game ball is detected by the V count switch 22 or the count switch 23, 15 prize balls are paid out. As described above, since the prize ball control signal is composed of 5 bits, the lower 5 bits of the prize ball number commands of 00 (H) to 0F (H) represented by 8 bits are The prize ball control signal is transmitted from the main board 31 to the payout control board 37. Hereinafter, the prize ball control signal may be expressed as “00 (H) to 0F (H) prize ball control signal”, but actually, the prize ball control signal is represented by 8 bits. This corresponds to the lower 5 bits of 0F (H). When the prize ball control signal is used to transmit the number of prize balls to be paid out in accordance with winning, the most significant bit (bit 4) is 0.

図23は、ステップS31の賞球処理の一例を示すフローチャートである。賞球処理において、CPU56は、賞球個数加算処理(ステップS201)と賞球制御処理(ステップS202)とを実行する。そして、RAM55に形成されるポート0バッファの内容をポート0に出力する(ステップS203)。なお、ポート0バッファの内容は、賞球制御処理において更新される。   FIG. 23 is a flowchart showing an example of the prize ball processing in step S31. In the prize ball process, the CPU 56 executes a prize ball number addition process (step S201) and a prize ball control process (step S202). Then, the contents of the port 0 buffer formed in the RAM 55 are output to port 0 (step S203). The contents of the port 0 buffer are updated in the prize ball control process.

賞球個数加算処理では、図24に示す賞球個数テーブルが使用される。賞球個数テーブルは、ROM54に設定されている。賞球個数テーブルの先頭アドレスには処理数(この例では「7」)が設定され、その後に、スイッチオンバッファの下位アドレス、入賞により賞球を払い出すことになる入賞口の各スイッチについてのスイッチ入力ビット判定値、賞球数が、入賞口の各スイッチのそれぞれに対応して順次設定されている。なお、スイッチ入力ビット判定値は、入力ポート0における各スイッチの検出信号が入力されるビットに対応した値である(図10参照)。また、スイッチオンバッファの上位アドレスは固定的な値(例えば7F(H))である。また、賞球個数テーブルにおいて、7つのスイッチオンバッファの下位アドレスのそれぞれには、同じデータが設定されている。   In the prize ball number adding process, a prize ball number table shown in FIG. 24 is used. The prize ball number table is set in the ROM 54. The number of processes (in this example, “7”) is set in the head address of the winning ball number table, and then the lower address of the switch-on buffer, and each switch of the winning opening that will pay out the winning ball by winning. The switch input bit determination value and the number of winning balls are sequentially set corresponding to each switch of the winning opening. The switch input bit determination value is a value corresponding to the bit to which the detection signal of each switch at the input port 0 is input (see FIG. 10). The upper address of the switch-on buffer is a fixed value (for example, 7F (H)). In the prize ball number table, the same data is set in each of the lower addresses of the seven switch-on buffers.

図25は、賞球個数加算処理を示すフローチャートである。賞球個数加算処理において、CPU56は、賞球個数テーブルの先頭アドレスをポインタにセットする(ステップS211)。そして、ポインタが指すアドレスのデータ(この場合には処理数)をロードする(ステップS212)。次に、スイッチオンバッファの上位アドレス(8ビット)を2バイトのチェックポインタの上位1バイトにセットする(ステップS213)。   FIG. 25 is a flowchart showing the prize ball number adding process. In the winning ball number adding process, the CPU 56 sets the start address of the winning ball number table in the pointer (step S211). Then, the data at the address pointed to by the pointer (in this case, the number of processes) is loaded (step S212). Next, the upper address (8 bits) of the switch-on buffer is set in the upper 1 byte of the 2-byte check pointer (step S213).

そして、ポインタの値を1増やし(ステップS214)、ポインタが指す賞球個数テーブルのデータ(この場合にはスイッチオンバッファの下位アドレス)をチェックポインタの下位1バイトにセットした後(ステップS215)、ポインタの値を1増やす(ステップS216)。次いで、チェックポインタが指すアドレスのデータ、すなわちスイッチオンバッファの内容をレジスタにロードし(ステップS217)、ロードした内容と、ポインタが指す賞球個数テーブルのデータ(この場合にはスイッチ入力ビット判定値)との論理積をとる(ステップS218)。この結果、スイッチオンバッファの内容がロードされたレジスタには、検査対象としているスイッチの検出信号に対応したビット以外の7ビットが0になる。そして、ポインタの値を1増やす(ステップS219)。   Then, the value of the pointer is incremented by 1 (step S214), the prize ball number table data pointed to by the pointer (in this case, the lower address of the switch-on buffer) is set in the lower 1 byte of the check pointer (step S215), The pointer value is incremented by 1 (step S216). Next, the address data pointed to by the check pointer, that is, the contents of the switch-on buffer is loaded into the register (step S217), and the loaded contents and the data of the prize ball number table pointed to by the pointer (in this case, the switch input bit judgment value) ) And the logical product (step S218). As a result, 7 bits other than the bit corresponding to the detection signal of the switch to be inspected become 0 in the register loaded with the contents of the switch-on buffer. Then, the pointer value is incremented by 1 (step S219).

ステップS218における演算結果が0でなれば、すなわち、検査対象のスイッチの検出信号がオン状態であれば、ポインタが指す賞球個数テーブルのデータ(この場合には賞球個数)を賞球加算値に設定し(ステップS220,S221)、賞球加算値を、RAM55に形成されている16ビットの総賞球数格納バッファの内容に加算する(ステップS222)。なお、総賞球数格納バッファは、バックアップRAMに形成されている。加算の結果、桁上げが発生した場合には、総賞球数格納バッファの内容を65535(=FFFF(H))に設定する(ステップS223,224)。また、「RAMに形成されている」とは、RAM内の領域であることを意味する。   If the calculation result in step S218 is 0, that is, if the detection signal of the switch to be inspected is on, the prize ball number table data pointed to by the pointer (in this case, the prize ball number) is used as the prize ball addition value. (Steps S220 and S221), and the prize ball addition value is added to the contents of the 16-bit total prize ball number storage buffer formed in the RAM 55 (step S222). The total winning ball number storage buffer is formed in the backup RAM. If a carry occurs as a result of the addition, the content of the total number of winning balls storage buffer is set to 65535 (= FFFF (H)) (steps S223 and 224). Further, “formed in RAM” means an area in the RAM.

ステップS225では処理数を1減らし、処理数が0であれば処理を終了し、処理数が0でなければステップS214に戻る(ステップS226)。また、ステップS220において、ステップS218における演算結果が0であること、すなわち、検査対象のスイッチの検出信号がオフ状態であることを確認したら、ステップS225に移行する。   In step S225, the number of processes is reduced by 1. If the number of processes is 0, the process ends. If the number of processes is not 0, the process returns to step S214 (step S226). In step S220, when it is confirmed that the calculation result in step S218 is 0, that is, the detection signal of the switch to be inspected is in the OFF state, the process proceeds to step S225.

図26は、ステップS201の賞球制御処理を示すフローチャートである。賞球制御処理では、CPU56は、賞球プロセスコードの値に応じて、ステップS231〜S234のいずれかの処理を実行する。   FIG. 26 is a flowchart showing the prize ball control process in step S201. In the prize ball control process, the CPU 56 executes any one of steps S231 to S234 according to the value of the prize ball process code.

図27は、賞球プロセスコードの値が0の場合に実行される賞球待ち処理1(ステップS231)を示すフローチャートである。CPU56は、賞球待ち処理1において、賞球BUSY信号がオン状態になっていないか否か確認する(ステップS241)。この段階では賞球BUSY信号はオン状態になっていないはずであるから、賞球BUSY信号がオン状態になっている場合には、賞球異常状態出力値(40(H))をポート0バッファにセットして処理を終了する(ステップS242)。なお、賞球異常状態出力値がポート0バッファにセットされると、ステップS203(図23参照)においてポート0バッファの内容がポート0に出力されることによって、賞球REQ信号、接続確認信号および賞球制御信号の全てがオフ状態になる(図8参照)。   FIG. 27 is a flowchart showing the prize waiting process 1 (step S231) executed when the value of the prize ball process code is zero. In the award ball waiting process 1, the CPU 56 checks whether or not the award ball BUSY signal is turned on (step S241). At this stage, the prize ball BUSY signal should not be in the ON state. Therefore, when the prize ball BUSY signal is in the ON state, the prize ball abnormal state output value (40 (H)) is stored in the port 0 buffer. To complete the processing (step S242). When the prize ball abnormal state output value is set in the port 0 buffer, the contents of the port 0 buffer are outputted to port 0 in step S203 (see FIG. 23), so that the prize ball REQ signal, connection confirmation signal, and All the prize ball control signals are turned off (see FIG. 8).

賞球BUSY信号がオフ状態であれば、賞球待機中出力値(60(H))をポート0バッファにセットする(ステップS243)。なお、賞球待機中出力値がポート0バッファにセットされると、ステップS203においてポート0バッファの内容がポート0に出力されることによって、賞球REQ信号がオフ状態になり、接続確認信号のオン状態が維持される(図8参照)。また、賞球制御信号が無効コマンド(00(H))を出力する状態になる。次いで、賞球タイマが0であるか否か確認する(ステップS244)。賞球タイマが0でなければ、賞球タイマの値を1減らして(ステップS245)、処理を終了する。賞球タイマは賞球処理において必要となる時間を計測するためのタイマであるが、この段階で賞球タイマの値が0でないということは、前回の払出処理が完了した後、次に賞球REQ信号をオン状態にするまでの待ち時間(連続して賞球払出が実行される場合に複数の賞球REQ信号のオン期間の間に間隔を設けるための時間、図22に示す00(H)の賞球制御信号が出力されている期間)が終了していないことを意味する。なお、賞球タイマは、後述する賞球待ち処理3のステップS275でセットされる。また、ステップS243〜S245の処理は、ステップS234の賞球処理3の実行が完了して前回の払出処理が完了した後に、賞球REQ信号をオフ状態にするとともに、賞球制御信号として無効コマンド(00(H))を出力するための処理である。   If the prize ball BUSY signal is off, the prize ball standby output value (60 (H)) is set in the port 0 buffer (step S243). When the prize ball waiting output value is set in the port 0 buffer, the contents of the port 0 buffer are output to port 0 in step S203, whereby the prize ball REQ signal is turned off, and the connection confirmation signal The on state is maintained (see FIG. 8). In addition, the prize ball control signal enters an invalid command (00 (H)). Next, it is confirmed whether or not the prize ball timer is 0 (step S244). If the prize ball timer is not 0, the value of the prize ball timer is decreased by 1 (step S245), and the process is terminated. The prize ball timer is a timer for measuring the time required for the prize ball processing. At this stage, the value of the prize ball timer is not 0, which means that the next prize ball after the previous payout process is completed. Waiting time until the REQ signal is turned on (time for providing an interval between ON periods of a plurality of prize ball REQ signals when prize ball payout is continuously executed, 00 (H ) During which the prize ball control signal is output is not completed. The prize ball timer is set in step S275 of the prize ball waiting process 3 described later. In addition, after the execution of the prize ball process 3 in step S234 is completed and the previous payout process is completed, the process of steps S243 to S245 sets the prize ball REQ signal to the off state and the invalid command as the prize ball control signal. This is a process for outputting (00 (H)).

賞球タイマの値が0であれば、次いで、CPU56は、総賞球数格納バッファの内容を確認する(ステップS247)。その値が0であれば処理を終了し、0でなければ、賞球プロセスコードの値を1にした後(ステップS248)、処理を終了する。   If the value of the prize ball timer is 0, the CPU 56 then checks the contents of the total prize ball number storage buffer (step S247). If the value is 0, the process ends. If not, the value of the prize ball process code is set to 1 (step S248), and the process ends.

図28は、賞球プロセスコードの値が1の場合に実行される賞球送信処理(ステップS232)を示すフローチャートである。CPU56は、賞球送信処理において、総賞球数格納バッファの内容が賞球コマンド最大値(この例では「15」)よりも小さいか否か確認する(ステップS251)。総賞球数格納バッファの内容が賞球コマンド最大値以上であれば、賞球コマンド最大値を賞球個数バッファに設定する(ステップS252)。また、総賞球数格納バッファの内容が賞球コマンド最大値よりも小さい場合には、総賞球数格納バッファの内容を賞球個数バッファに設定する(ステップS253)。   FIG. 28 is a flowchart showing a prize ball transmission process (step S232) executed when the value of the prize ball process code is 1. In the prize ball transmission process, the CPU 56 checks whether or not the content of the total prize ball number storage buffer is smaller than the prize ball command maximum value (“15” in this example) (step S251). If the content of the total prize ball number storage buffer is equal to or greater than the prize ball command maximum value, the prize ball command maximum value is set in the prize ball number buffer (step S252). If the content of the total prize ball number storage buffer is smaller than the maximum value of the prize ball command, the content of the total prize ball number storage buffer is set in the prize ball number buffer (step S253).

その後、賞球REQ中出力値(20(H))を出力ポート0バッファにセットする(ステップS254)。なお、賞球REQ中出力値が出力ポート0バッファにセットされると、ステップS203において出力ポート0バッファの内容がポート0に出力されることによって、賞球REQ信号がオン状態になり、接続確認信号のオン状態が維持される(図8参照)。また、賞球個数バッファの内容を出力ポート0バッファの下位4ビットにセットする(ステップS255)。その後、賞球プロセスコードの値を2にして(ステップS256)、処理を終了する。   Thereafter, the output value (20 (H)) during the prize ball REQ is set in the output port 0 buffer (step S254). When the output value in the prize ball REQ is set in the output port 0 buffer, the contents of the output port 0 buffer are outputted to the port 0 in step S203, so that the prize ball REQ signal is turned on and the connection is confirmed. The on state of the signal is maintained (see FIG. 8). Further, the contents of the winning ball number buffer are set in the lower 4 bits of the output port 0 buffer (step S255). Thereafter, the value of the prize ball process code is set to 2 (step S256), and the process is terminated.

この実施の形態では、賞球コマンド最大値は「15」である。従って、最大で「15」の払出数を指定する賞球制御信号が払出制御基板37に送信される。   In this embodiment, the maximum value of the prize ball command is “15”. Accordingly, a prize ball control signal designating the maximum number of payouts of “15” is transmitted to the payout control board 37.

図29は、賞球プロセスコードの値が2の場合に実行される賞球待ち処理2(ステップS233)を示すフローチャートである。CPU56は、賞球待ち処理2において、賞球REQがオン状態になったことに応じて払出制御手段が出力する(オン状態にする)賞球BUSY信号がオン状態になったか否か確認する(ステップS261)。オン状態にならないときには、賞球タイマにBUSY開始判定時間値(例えば2)をセットする(ステップS262)。BUSY開始判定時間値は、遊技制御手段が、その値が示す時間だけ賞球BUSY信号のオン状態が継続したら、確かに賞球BUSY信号が出力された(オンした)と確認するための値である。   FIG. 29 is a flowchart showing the prize waiting process 2 (step S233) executed when the value of the prize ball process code is 2. In the award ball waiting process 2, the CPU 56 checks whether or not the award ball BUSY signal output (turned on) by the payout control means in response to the award ball REQ being turned on (turned on) ( Step S261). When the on-state is not turned on, a BUSY start determination time value (for example, 2) is set in the prize ball timer (step S262). The BUSY start determination time value is a value for the game control means to confirm that the prize ball BUSY signal has been output (turned on) if the prize ball BUSY signal is on for the time indicated by the value. is there.

従って、CPU56は、賞球BUSY信号がオン状態になったら賞球タイマの値を確認し(ステップS263)、その値が0でなければ賞球タイマの値を1減らして(ステップS264)、処理を終了する。賞球タイマの値が0になったら、確かに賞球BUSY信号がオンしたとして、総賞球数格納バッファの内容から、賞球個数バッファの内容(払出制御手段に指令した賞球払出個数)を減算する(ステップS265)。そして、賞球プロセスコードの値を3にして(ステップS266)、処理を終了する。   Therefore, the CPU 56 checks the value of the prize ball timer when the prize ball BUSY signal is turned on (step S263). If the value is not 0, the CPU 56 decrements the value of the prize ball timer by 1 (step S264). Exit. When the value of the prize ball timer reaches 0, it is determined that the prize ball BUSY signal is turned on. Is subtracted (step S265). Then, the value of the prize ball process code is set to 3 (step S266), and the process is terminated.

なお、図28に示した賞球送信処理および図29に示した賞球待ち処理2において、遊技制御手段は、賞球制御信号を送信した後所定期間内に払出制御手段からの賞球BUSY信号を受信しなかったときには、遊技の進行を停止するための制御を行うように構成されていてもよい。具体的には、図28に示した賞球送信処理において、CPU56は、賞球REQ信号をオン状態にした後に(ステップS255)、賞球BUSYオン監視値を監視タイマ(ここで、監視タイマは、通信異常の発生を検出するためのタイマであり、賞球BUSYオン監視値は、払出制御手段および通信線が正常である場合に賞球BUSY信号がオン状態になるまでの時間に余裕を持たせた時間に相当する値である)にセットする。そして、図29に示した賞球待ち処理2において、CPU56は、賞球BUSY信号がオン状態になったか否かを確認し(ステップS261)、オン状態にならないときには、監視タイマの値を1減算する。監視タイマの値が0になった場合には、CPU56は、払出制御手段との間の通信の異常が発生したとして、具体的には、賞球BUSY信号がオン状態にならなかったとして、遊技の進行を停止するための制御を行う。   In the prize ball transmission process shown in FIG. 28 and the prize ball waiting process 2 shown in FIG. 29, the game control means sends a prize ball BUSY signal from the payout control means within a predetermined period after sending the prize ball control signal. When the game is not received, control for stopping the progress of the game may be performed. Specifically, in the award ball transmission process shown in FIG. 28, the CPU 56 turns on the award ball REQ signal (step S255), and then monitors the award ball BUSY on monitor value (here, the monitor timer is , A timer for detecting the occurrence of a communication abnormality, and the prize ball BUSY ON monitoring value has a time margin until the prize ball BUSY signal is turned on when the payout control means and the communication line are normal. It is a value corresponding to the set time). Then, in the award ball waiting process 2 shown in FIG. 29, the CPU 56 checks whether or not the award ball BUSY signal is turned on (step S261), and if not, the monitor timer value is decremented by 1. To do. When the value of the monitoring timer becomes 0, the CPU 56 assumes that an abnormality in communication with the payout control means has occurred, specifically, that the prize ball BUSY signal has not been turned on. Control to stop the progress of.

遊技制御手段は、遊技の進行を停止する前に、現在の制御状態、例えば出力ポートの出力状態をRAM55に保存した後、出力ポートの出力状態をクリアする。そして、払出制御手段との間の通信の異常が解消されるまで遊技の進行を停止する。すなわち、新たな事象(遊技球の入賞等)が生じても、それに応じた処理を行わず、例えば新たに生じた事象を記憶しておく。なお、遊技制御手段は、遊技の進行を停止する前に、可変表示装置9等を用いて通信異常の発生を報知するために通信エラー表示コマンドを演出制御基板80の演出制御手段に送信するように構成されていてもよい。遊技制御手段は、通信異常が解消されると、RAM55に保存されている制御状態にもとづいて出力ポートを復元することができる。   The game control means clears the output state of the output port after saving the current control state, for example, the output state of the output port, in the RAM 55 before stopping the progress of the game. Then, the progress of the game is stopped until the abnormality of communication with the payout control means is resolved. That is, even if a new event (game ball winning etc.) occurs, the corresponding process is not performed, and for example, a newly generated event is stored. Note that the game control means transmits a communication error display command to the effect control means of the effect control board 80 in order to notify the occurrence of communication abnormality using the variable display device 9 or the like before stopping the progress of the game. It may be configured. When the communication abnormality is resolved, the game control unit can restore the output port based on the control state stored in the RAM 55.

図30は、賞球プロセスコードの値が3の場合に実行される賞球待ち処理3(ステップS234)を示すフローチャートである。CPU56は、賞球待ち処理4において、賞球BUSY信号がオフ状態になったか否か確認する(ステップS271)。オフ状態にならないときには、賞球タイマにBUSY終了判定時間値(例えば3)をセットする(ステップS272)。BUSY終了判定時間値は、賞球BUSY信号がオフ状態になってから、賞球REQ信号をオフ状態にするまでの時間を設定するための値である。   FIG. 30 is a flowchart showing the prize waiting process 3 (step S234) executed when the value of the prize ball process code is 3. In the award ball waiting process 4, the CPU 56 checks whether or not the award ball BUSY signal is turned off (step S271). If not, the BUSY end determination time value (for example, 3) is set in the prize ball timer (step S272). The BUSY end determination time value is a value for setting a time from when the prize ball BUSY signal is turned off to when the prize ball REQ signal is turned off.

従って、CPU56は、賞球BUSY信号がオフ状態になったら賞球タイマの値を確認し(ステップS273)、その値が0でなければ賞球タイマの値を1減らして(ステップS274)、処理を終了する。賞球タイマの値が0になったら、賞球REQ待ち時間を賞球タイマにセットする(ステップS275)。なお、賞球REQ信号は、賞球待ち処理1のステップS243でオフ状態にされる。そして、賞球プロセスコードの値を0にして(ステップS276)、処理を終了する。なお、賞球REQ待ち時間は、次に賞球REQ信号をオン状態にするまでの待ち時間(連続して賞球払出が実行される場合に、複数の賞球REQ信号のオン期間の間に間隔を設けるための時間)である。   Therefore, the CPU 56 checks the value of the prize ball timer when the prize ball BUSY signal is turned off (step S273). If the value is not 0, the CPU 56 decrements the value of the prize ball timer by 1 (step S274). Exit. When the value of the prize ball timer becomes 0, the prize ball REQ waiting time is set in the prize ball timer (step S275). The prize ball REQ signal is turned off in step S243 of the prize ball waiting process 1. Then, the value of the prize ball process code is set to 0 (step S276), and the process is terminated. The award ball REQ waiting time is a waiting time until the next award ball REQ signal is turned on (when consecutive award ball payouts are executed, during the on periods of a plurality of award ball REQ signals). Time for providing an interval).

以上の処理によって、遊技制御手段は、払出条件の成立にもとづいて払い出される賞球としての遊技球の総数を特定可能に総賞球数格納バッファに記憶する。総賞球数格納バッファは、遊技機への電力供給が停止した場合に変動データ保存手段としてのバックアップ電源により記憶内容を少なくとも所定期間保存する景品遊技媒体数記憶手段に相当する。また、遊技制御手段は、総賞球数格納バッファに記憶されている賞球数にもとづいて払出制御手段に対して所定数の賞球の払出数を指定する払出指令信号を送信する。ここで、所定数は、総賞球数格納バッファに記憶されている賞球数が15個以上であれば15であり、15個未満であれば、総賞球数格納バッファに記憶されている賞球数である。そして、所定の条件が成立すると総賞球数格納バッファに記憶されている賞球数から払出指令信号で指定した払出数を減算する減算処理を行う。   With the above processing, the game control means stores the total number of game balls as prize balls to be paid out based on the establishment of the payout condition in the total prize ball number storage buffer so as to be specified. The total award ball number storage buffer corresponds to a prize game medium number storage means for storing stored contents for at least a predetermined period by a backup power source as a variable data storage means when power supply to the gaming machine is stopped. Further, the game control means transmits a payout command signal for designating a payout number of a predetermined number of prize balls to the payout control means based on the number of prize balls stored in the total prize ball number storage buffer. Here, the predetermined number is 15 if the number of prize balls stored in the total prize ball number storage buffer is 15 or more, and is stored in the total prize ball number storage buffer if it is less than 15. The number of winning balls. When a predetermined condition is satisfied, a subtraction process is performed for subtracting the number of payouts specified by the payout command signal from the number of prize balls stored in the total prize ball number storage buffer.

この実施の形態では、減算処理を実行するための所定の条件は、払出制御手段から指令受付信号を受信したとき、具体的には、賞球BUSY信号がオンしたときである。なお、賞球BUSY信号がオンしたときには、払出制御手段は、払出指令信号で指令された個数の賞球払出をまだ行っていない。賞球払出が完了したときに総賞球数格納バッファの減算処理を行うように構成すると、賞球払出中に不正に遊技機の電力供給を停止させた後に電力供給を復旧させるような不正行為によって、不正に多数の賞球払出が行われてしまう。例えば、払出指令信号で15個の賞球払出が指令された場合に、10個の賞球払出がなされた時点で、不正に遊技機の電力供給を停止させた後に電力供給を復旧させると、総賞球数格納バッファの内容はなんら減算されていないので、実際には10個の賞球払出はなされているにも関わらず、その10個の賞球払出はなされていないものとして、賞球制御を続行してしまう。   In this embodiment, the predetermined condition for executing the subtraction process is when a command acceptance signal is received from the payout control means, specifically when the prize ball BUSY signal is turned on. When the prize ball BUSY signal is turned on, the payout control means has not yet paid out the number of prize balls as instructed by the payout command signal. If configured to perform subtraction processing of the total prize ball number storage buffer when the prize ball payout is completed, an illegal act of restoring the power supply after illegally stopping the power supply of the gaming machine during the prize ball payout As a result, a large number of prize balls are illegally paid out. For example, in the case where 15 prize ball payouts are instructed by a payout command signal, when 10 prize ball payouts are made, if power supply is restored after illegally stopping the power supply of the gaming machine, Since the contents of the total number of winning balls storage buffer are not subtracted at all, it is assumed that the ten winning balls are not paid out even though ten winning balls are actually paid out. Control will continue.

しかし、この実施の形態では、賞球BUSY信号がオンしたときに、すなわち、払出制御手段が払出指令信号を受け付けて指令受付信号を送信したときに総賞球数格納バッファの減算処理が実行されるので、上記の不正行為を防止することができる。   However, in this embodiment, when the winning ball BUSY signal is turned on, that is, when the payout control means accepts the payout command signal and transmits the command acceptance signal, the total winning ball number storage buffer subtraction process is executed. Therefore, the above fraud can be prevented.

ただし、遊技制御手段は、賞球制御信号の出力状態を入賞に応じて払い出される賞球数に応じた状態にしたときに、具体的には賞球制御信号を出力ポート0に出力したときに、より具体的には賞球個数バッファの内容を出力ポート0バッファの下位4ビットにセットしたときに、総賞球数格納バッファの減算処理を実行してもよい   However, when the game control means sets the output state of the prize ball control signal to a state corresponding to the number of prize balls to be paid out in accordance with winning, specifically, when the prize ball control signal is output to the output port 0. More specifically, when the content of the winning ball number buffer is set in the lower 4 bits of the output port 0 buffer, the subtraction processing of the total winning ball number storage buffer may be executed.

なお、この実施の形態では、払出条件の成立にもとづいて払い出される景品遊技媒体の総数を特定可能に記憶する景品遊技媒体数記憶手段として、総数そのものを記憶する総賞球数格納バッファが例示されたが、景品遊技媒体の総数を特定可能に記憶する景品遊技媒体数記憶手段は、各入賞領域への入賞数を記憶したり、賞球数が同じである入賞領域毎の入賞数(例えば6個の賞球数に対応した入賞口14、10個の賞球数に対応した入賞口33,39,29,30、15個の賞球数に対応した大入賞口への入賞数であって、未だ賞球払出が終了していない入賞数)を記憶するものであってもよい。   In this embodiment, as the prize game medium number storage means for storing the total number of prize game media to be paid out based on the establishment of the payout condition, a total prize ball number storage buffer for storing the total number itself is exemplified. However, the prize game medium number storage means for storing the total number of the prize game media in an identifiable manner stores the number of prizes received in each prize area or the number of prizes for each prize area (for example, 6). The number of winning holes 14 corresponding to the number of winning balls, the number of winning holes 33, 39, 29, 30 corresponding to the number of 10 winning balls, and the number of winning prizes corresponding to the number of 15 winning balls, , The number of winning prizes for which the winning ball payout has not ended yet) may be stored.

次に、払出制御手段(払出制御用CPU371およびROM,RAM等の周辺回路)の動作を説明する。図31は、払出制御手段における出力ポートの割り当ての例を示す説明図である。図31に示すように、出力ポート0は、ステッピングモータによる発射モータ94に供給される各相の信号と、ステッピングモータによる払出モータ289に供給される各相の信号とを出力するための出力ポートである。また、出力ポート1は、球切れLED52、賞球LED51および賞球BUSY信号と、遊技機外部に出力される賞球中信号、賞球情報、球貸し情報および遊技機エラー状態信号を出力するための出力ポートである。   Next, the operation of the payout control means (the payout control CPU 371 and peripheral circuits such as ROM and RAM) will be described. FIG. 31 is an explanatory diagram showing an example of output port assignment in the payout control means. As shown in FIG. 31, the output port 0 is an output port for outputting each phase signal supplied to the firing motor 94 by the stepping motor and each phase signal supplied to the payout motor 289 by the stepping motor. It is. Also, the output port 1 outputs a ball-out LED 52, a prize ball LED 51, and a prize ball BUSY signal, a prize ball signal, prize ball information, ball rental information, and a gaming machine error status signal output to the outside of the gaming machine. Output port.

出力ポート2は、7セグメントLEDによるエラー表示LED374の各セグメント出力の出力ポートである。出力ポート3は、カードユニット50へのEXS信号およびPRDY信号を出力するための出力ポートである。   The output port 2 is an output port of each segment output of the error display LED 374 by 7 segment LED. The output port 3 is an output port for outputting an EXS signal and a PRDY signal to the card unit 50.

図32は、払出制御手段における入力ポートのビット割り当ての例を示す説明図である。図32に示すように、入力ポート0のビット0〜4には、5ビットの賞球制御信号が入力され、ビット5,7には、それぞれ、主基板31からの接続確認信号、払出モータ位置センサ295の検出信号が入力される。また、入力ポート1のビット0〜3には、それぞれ、タッチセンサからのタッチセンサ信号(発射制御信号)、払出個数カウントスイッチ301の検出信号、エラー解除スイッチ375からの操作信号、満タンスイッチ48の検出信号が入力される。入力ポート1のビット4〜7には、それぞれ、カードユニット50からのVL信号、BRDY信号、BRQ信号、球切れスイッチ187の検出信号が入力される。入力ポート2には、電源基板910からのクリアスイッチ921からの出力信号および電源断信号が入力される。   FIG. 32 is an explanatory diagram showing an example of bit assignment of input ports in the payout control means. As shown in FIG. 32, a 5-bit prize ball control signal is input to bits 0 to 4 of the input port 0, and a connection confirmation signal from the main board 31 and a payout motor position are respectively input to bits 5 and 7. A detection signal of the sensor 295 is input. In addition, bits 0 to 3 of the input port 1 respectively include a touch sensor signal (launch control signal) from the touch sensor, a detection signal from the payout count switch 301, an operation signal from the error release switch 375, and a full switch 48. The detection signal is input. The VL signal, the BRDY signal, the BRQ signal, and the detection signal of the ball break switch 187 from the card unit 50 are input to bits 4 to 7 of the input port 1, respectively. An output signal and a power-off signal from the clear switch 921 from the power supply board 910 are input to the input port 2.

次に、払出制御手段の動作について説明する。図33は、払出制御手段が実行するメイン処理を示すフローチャートである。遊技機に対して電源が投入され、リセット信号が入力されるリセット端子の入力レベルがハイレベルになると、払出制御用CPU371は、まず、必要な初期設定を行う。すなわち、払出制御用CPU371は、まず、割込禁止に設定する(ステップS701)。次に、割込モードを割込モード2に設定し(ステップS702)、スタックポインタにスタックポインタ指定アドレスを設定する(ステップS703)。   Next, the operation of the payout control means will be described. FIG. 33 is a flowchart showing main processing executed by the payout control means. When the gaming machine is turned on and the input level of the reset terminal to which a reset signal is input becomes high, the payout control CPU 371 first performs necessary initial settings. That is, the payout control CPU 371 first sets the interruption prohibition (step S701). Next, the interrupt mode is set to interrupt mode 2 (step S702), and a stack pointer designation address is set to the stack pointer (step S703).

また、払出制御用CPU371は、内蔵デバイスレジスタの初期化を行い(ステップS704)、CTCおよびPIOの初期化を行う(ステップS705)。   The payout control CPU 371 initializes the built-in device register (step S704), and initializes the CTC and PIO (step S705).

この実施の形態では、内蔵CTCのうちの一つのチャネルがタイマモードで使用される。従って、ステップS704の内蔵デバイスレジスタの設定処理およびステップS705の処理において、使用するチャネルをタイマモードに設定するためのレジスタ設定、割込発生を許可するためのレジスタ設定および割込ベクタを設定するためのレジスタ設定が行われる。そして、そのチャネルによる割込がタイマ割込として用いられる。タイマ割込を例えば2ms毎に発生させたい場合は、初期値として2msに相当する値が所定のレジスタ(時間定数レジスタ)に設定される。   In this embodiment, one channel of the built-in CTC is used in the timer mode. Accordingly, in the built-in device register setting process in step S704 and the process in step S705, register setting for setting the channel to be used to timer mode, register setting for permitting interrupt generation, and setting an interrupt vector. The register is set. The interrupt by the channel is used as a timer interrupt. For example, when it is desired to generate a timer interrupt every 2 ms, a value corresponding to 2 ms is set as an initial value in a predetermined register (time constant register).

なお、タイマモードに設定されたチャネル(この実施の形態ではチャネル3)に設定される割込ベクタは、タイマ割込処理の先頭アドレスに相当するものである。具体的は、Iレジスタに設定された値と割込ベクタとでタイマ割込処理の先頭アドレスが特定される。タイマ割込処理では、払出手段を制御する払出制御処理(少なくとも主基板からの賞球払出に関する指令信号に応じて球払出装置97を駆動する処理を含み、球貸し要求に応じて球払出装置97を駆動する処理が含まれていてもよい。)が実行される。   The interrupt vector set for the channel set to the timer mode (channel 3 in this embodiment) corresponds to the start address of the timer interrupt process. Specifically, the start address of the timer interrupt process is specified by the value set in the I register and the interrupt vector. In the timer interruption process, a payout control process for controlling the payout means (including at least a process of driving the ball payout device 97 in response to a command signal related to award ball payout from the main board, and a ball payout device 97 in response to a ball lending request. A process for driving the above may be included).

この実施の形態では、払出制御用CPU371でも割込モード2が設定される。従って、内蔵CTCのカウントアップにもとづく割込処理を使用することができる。また、CTCが送出した割込ベクタに応じた割込処理開始アドレスを設定することができる。   In this embodiment, the interruption mode 2 is also set in the payout control CPU 371. Therefore, an interrupt process based on counting up the built-in CTC can be used. Also, an interrupt processing start address can be set according to the interrupt vector sent by the CTC.

CTCのチャネル3(CH3)のカウントアップにもとづく割込は、CPUの内部クロック(システムクロック)をカウントダウンしてレジスタ値が「0」になったら発生する割込であり、タイマ割込として用いられる。具体的には、CPU371の動作クロックを分周したクロックがCTCに与えられ、クロックの入力によってレジスタの値が減算され、レジスタの値が0になるとタイマ割込が発生する。なお、ここまでの処理が、図14に示された初期設定処理の一部に相当する。   The interrupt based on CTC channel 3 (CH3) count-up is an interrupt generated when the CPU internal clock (system clock) is counted down and the register value becomes “0”, and is used as a timer interrupt. . Specifically, a clock obtained by dividing the operation clock of the CPU 371 is given to the CTC, the register value is subtracted by the input of the clock, and when the register value becomes 0, a timer interrupt occurs. The process so far corresponds to a part of the initial setting process shown in FIG.

次に、払出制御用CPU371は、主基板1から払出起動コマンドが送信されたことを確認するための監視時間に相当する値を汎用のレジスタ(HLレジスタやBCレジスタ)にセットする(ステップS720)。   Next, the payout control CPU 371 sets a value corresponding to a monitoring time for confirming that a payout start command is transmitted from the main board 1 in a general-purpose register (HL register or BC register) (step S720). .

払出制御用CPU371は、割込端子に割込を生じさせるようなレベル(この例ではローレベル)の信号が入力されると、その状態を反映するレジスタであって特定レジスタの一つである外部割込要求レジスタを有するCPUである。この実施の形態では、割込端子に割込を生じさせるようなレベルの信号が入力されると、外部割込要求レジスタのビット7が「1」にセットされるとする。すなわち、外部割込要求レジスタの値が80(H)に更新される。なお、外部割込要求レジスタのビットのセット/リセットは、ソフトウェアで実行できるものではなく、CPUの内部機構によって行われる。また、外部割込要求レジスタのビット0〜6は常に0であるとする。また、割込禁止状態に設定されている/いないに関わらず、割込端子に割込を生じさせるようなレベルが入力されると、外部割込要求レジスタのビット7が「1」にセットされる。   The payout control CPU 371 is an external register that is a register that reflects the state and is one of the specific registers when a signal having a level (in this example, low level) that causes an interrupt is input to the interrupt terminal. A CPU having an interrupt request register. In this embodiment, it is assumed that bit 7 of the external interrupt request register is set to “1” when a signal of a level that causes an interrupt is input to the interrupt terminal. That is, the value of the external interrupt request register is updated to 80 (H). The setting / resetting of the bits of the external interrupt request register cannot be executed by software, but is performed by an internal mechanism of the CPU. It is assumed that bits 0 to 6 of the external interrupt request register are always 0. In addition, bit 7 of the external interrupt request register is set to "1" when a level that causes an interrupt is input to the interrupt terminal regardless of whether the interrupt is disabled or not. The

払出制御用CPU371は、汎用のレジスタの値を−1しつつ、外部割込要求レジスタのビット7が「1」にセットされたか否かを確認する(ステップS721〜S723)。汎用のレジスタの値が0になる前に、すなわち、監視時間が経過する前に、外部割込要求レジスタのビット7がセットされた場合には、ステップS725に移行する。また、外部割込要求レジスタのビット7がセットされる前に監視時間が経過したら、起動不能フラグとして使用する所定の汎用レジスタの所定ビット(任意に定めうる)をセットした後(ステップS724)、ステップS706に移行する。この実施の形態では、主基板31からの賞球REQ信号は払出制御用CPU371の割込端子に入力される。従って、外部割込要求レジスタのビット7がセットされる前に監視時間が経過したということは、所定の監視時間内に遊技制御手段が払出起動コマンドを送信したことを確認できなかったことを意味する。そこで、そのことを示す起動不能フラグをセットする。   The payout control CPU 371 checks whether the bit 7 of the external interrupt request register is set to “1” while decrementing the value of the general-purpose register by 1 (steps S721 to S723). If bit 7 of the external interrupt request register is set before the value of the general-purpose register becomes 0, that is, before the monitoring time elapses, the process proceeds to step S725. If the monitoring time elapses before bit 7 of the external interrupt request register is set, after setting a predetermined bit (which can be arbitrarily determined) of a predetermined general-purpose register used as an unstartable flag (step S724), The process proceeds to step S706. In this embodiment, the prize ball REQ signal from the main board 31 is input to the interrupt terminal of the payout control CPU 371. Therefore, if the monitoring time has passed before bit 7 of the external interrupt request register is set, it means that the game control means could not confirm that the payout start command was transmitted within the predetermined monitoring time. To do. Therefore, an inactivation flag indicating that is set.

監視時間が経過する前に、外部割込要求レジスタのビット7がセットされたということは、賞球REQ信号がオン状態になったことを意味する。つまり、主基板31の遊技制御手段が、賞球制御信号によって払出起動コマンドを送信するために賞球REQ信号をオン状態にしたことを意味するので、払出制御用CPU371は、入力ポート0のビット0〜4を介して賞球制御信号を入力し(ステップS725)、入力した賞球制御信号が、払出起動コマンドとして定められている10(H)であるか否か確認する(ステップS726)。10(H)であれば、払出起動コマンドを受信したとして、ステップS706に移行する。10(H)でなければ、起動不能フラグとして使用する所定の汎用レジスタの所定ビットをセットした後(ステップS724)、ステップS706に移行する。   The fact that bit 7 of the external interrupt request register is set before the monitoring time elapses means that the prize ball REQ signal is turned on. That is, the game control means of the main board 31 means that the prize ball REQ signal is turned on in order to transmit the prize start command by the prize ball control signal. A prize ball control signal is inputted through 0 to 4 (step S725), and it is confirmed whether or not the inputted prize ball control signal is 10 (H) defined as a payout activation command (step S726). If it is 10 (H), it is determined that a payout activation command has been received, and the process proceeds to step S706. If it is not 10 (H), after setting a predetermined bit of a predetermined general-purpose register used as an activation disable flag (step S724), the process proceeds to step S706.

ステップS706では、RAMをアクセス可能状態に設定する(ステップS706)。また、賞球未払出個数カウンタ初期値として0000(H)をセットする(ステップS707)。次いで、起動不能フラグ(ステップS724参照)がセットされていなければ(ステップS727)、入力ポート2を介して入力されるクリアスイッチ921の出力信号の状態を1回だけ確認する(ステップS708)。その確認においてオンを検出した場合には、払出制御用CPU371は、初期化処理を実行する(ステップS712〜ステップS715)。クリアスイッチ921がオンの状態でない場合には、遊技機への電力供給が停止したときにバックアップRAM領域のデータ保護処理(例えばパリティデータの付加等の電力供給停止時処理)が行われたか否か確認する(ステップS709)。保護処理が行われていたか否かは、後述する電力供給停止時処理においてバックアップRAM領域に保存されるバックアップ監視タイマの値が、バックアップRAM領域のデータ保護処理を実行したことに応じた値(例えば10)になっているか否かによって確認される。なお、そのような確認の仕方は一例であって、例えば、電力供給停止時処理においてバックアップフラグ領域にデータ保護処理を実行したことを示すフラグをセットし、ステップS709において、そのフラグがセットされていることを確認したらバックアップありと判定してもよい。   In step S706, the RAM is set to an accessible state (step S706). Further, 0000 (H) is set as an initial value of the award ball unpaid number counter (step S707). Next, if the start disable flag (see step S724) is not set (step S727), the state of the output signal of the clear switch 921 input via the input port 2 is confirmed only once (step S708). If it is detected that the switch is on, the payout control CPU 371 executes an initialization process (steps S712 to S715). If the clear switch 921 is not in the on state, whether or not data protection processing of the backup RAM area (for example, power supply stop processing such as addition of parity data) has been performed when power supply to the gaming machine is stopped Confirmation is made (step S709). Whether or not the protection process has been performed depends on the value of the backup monitoring timer stored in the backup RAM area in the power supply stop process described later according to the execution of the data protection process in the backup RAM area (for example, It is confirmed by whether or not 10). Note that such a confirmation method is an example. For example, a flag indicating that the data protection processing has been executed is set in the backup flag area in the power supply stop processing, and the flag is set in step S709. If it is confirmed that there is a backup, it may be determined that there is a backup.

なお、遊技機に対して電力供給が開始されるとメイン処理が実行開始されるので、この実施の形態では、電力供給の開始時にクリアスイッチ921が押下されて検出信号(主基板31への検出信号と同じ信号)が出力されていれば直ちに初期化処理を実行するが、主基板31から接続確認信号を受信したときにクリアスイッチ921の状態を確認し、そのときにクリアスイッチ921が押下されていたら初期化処理を実行するようにしてもよい。そのように構成するには、ステップS708の処理の実行前に、接続確認信号の受信を所定時間(電力供給開始後に遊技制御手段が遊技制御処理を開始して接続確認信号を出力できるようになるまでの時間)待つ処理を挿入し、所定時間内に接続確認信号を受信したらステップS708の処理を実行し、所定時間内に接続確認信号を受信しなかったら、ステップS709の処理を実行するようにすればよい。   Since the main process is started when power supply to the gaming machine is started, in this embodiment, the clear switch 921 is pressed at the start of power supply and the detection signal (detection to the main board 31) If the connection confirmation signal is received from the main board 31, the state of the clear switch 921 is confirmed and the clear switch 921 is pressed at that time. If so, the initialization process may be executed. In such a configuration, the connection confirmation signal is received for a predetermined time (after the power supply starts, the game control means can start the game control process and output the connection confirmation signal before executing the process of step S708. Until the connection confirmation signal is received within the predetermined time, the process of step S708 is executed. If the connection confirmation signal is not received within the predetermined time, the process of step S709 is executed. do it.

バックアップありと判定したら、払出制御用CPU371は、バックアップRAM領域のデータチェック(この例ではパリティチェック)を行う(ステップS710)。この実施の形態では、クリアデータ(00)をチェックサムデータエリアにセットし、チェックサム算出開始アドレスをポインタにセットする。また、チェックサムの対象となるデータ数に対応するチェックサム算出回数をセットする。そして、チェックサムデータエリアの内容とポインタが指すRAM領域の内容との排他的論理和を演算する。演算結果をチェックサムデータエリアにストアするとともに、ポインタの値を1増やし、チェックサム算出回数の値を1減算する。以上の処理が、チェックサム算出回数の値が0になるまで繰り返される。チェックサム算出回数の値が0になったら、CPU56は、チェックサムデータエリアの内容の各ビットの値を反転し、反転後のデータをチェックサムとする。   If it is determined that there is a backup, the payout control CPU 371 performs a data check (parity check in this example) in the backup RAM area (step S710). In this embodiment, clear data (00) is set in the checksum data area, and the checksum calculation start address is set in the pointer. Also, the number of checksum calculations corresponding to the number of data to be checksum is set. Then, the exclusive OR of the contents of the checksum data area and the contents of the RAM area pointed to by the pointer is calculated. The calculation result is stored in the checksum data area, the pointer value is incremented by 1, and the checksum calculation count value is decremented by 1. The above processing is repeated until the value of the checksum calculation count becomes zero. When the value of the checksum calculation count reaches 0, the CPU 56 inverts the value of each bit of the contents of the checksum data area and uses the inverted data as the checksum.

電力供給停止時処理において、上記の処理と同様の処理によってチェックサムが算出され、チェックサムはバックアップRAM領域に保存されている。ステップS710では、算出したチェックサムと保存されているチェックサムとを比較する。不測の停電等の電力供給停止が生じた後に復旧した場合には、バックアップRAM領域のデータは保存されているはずであるから、チェック結果(比較結果)は正常(一致)になる。チェック結果が正常でないということは、バックアップRAM領域のデータが、電力供給停止時のデータとは異なっていることを意味する。そのような場合には、内部状態を電力供給停止時の状態に戻すことができないので、払出制御状態復旧処理を実行せず、初期化処理(ステップS712〜S715の処理)を実行する。   In the power supply stop process, a checksum is calculated by the same process as described above, and the checksum is stored in the backup RAM area. In step S710, the calculated checksum is compared with the stored checksum. When the power supply is stopped after an unexpected power outage or the like, the data in the backup RAM area should be saved, so the check result (comparison result) is normal (matched). That the check result is not normal means that the data in the backup RAM area is different from the data when the power supply is stopped. In such a case, since the internal state cannot be returned to the state at the time of stopping the power supply, the payout control state restoration processing is not executed, and the initialization processing (steps S712 to S715) is executed.

チェック結果が正常であれば、払出制御用CPU371は、払出制御状態復旧処理を行う。具体的には、賞球未払出個数カウンタ初期値として、バックアップRAMに形成されている賞球未払出個数カウンタの値をセットする(ステップS711)。そして。ステップS712以降の処理を実行する。   If the check result is normal, the payout control CPU 371 performs payout control state recovery processing. Specifically, the value of the award ball unpaid number counter formed in the backup RAM is set as the award ball unpaid number counter initial value (step S711). And then. The process after step S712 is executed.

初期化処理では、払出制御用CPU371は、まず、RAMクリア処理を行う(ステップS712)。また、RAM領域のフラグやカウンタなどに初期値を設定する(ステップS713)。ステップS713の処理には、賞球未払出個数カウンタ初期値を賞球未払出個数カウンタにセットする処理が含まれる。従って、払出制御状態復旧処理(ステップS711)が実行された場合には、バックアップRAMに保存されていた賞球未払出個数カウンタの値が、あらためて賞球未払出個数カウンタにセットされる。換言すれば、バックアップRAMに保存されていた賞球未払出個数カウンタの値がそのまま使用される。つまり、ステップS711の処理が実行されずにステップS712,S713の処理が実行される場合には、払出制御処理は、初期状態から開始される。また、ステップS711の処理が実行されるとともにステップS712,S713の処理が実行される場合には、払出制御処理の実行状態が、電力供給停止時前の状態に復帰されることになる。   In the initialization process, the payout control CPU 371 first performs a RAM clear process (step S712). Also, initial values are set in the flags and counters of the RAM area (step S713). The process of step S713 includes a process of setting the initial value of the award ball unpaid number counter in the award ball unpaid number counter. Accordingly, when the payout control state recovery process (step S711) is executed, the value of the unsold prize ball number counter stored in the backup RAM is set again in the unsold prize ball number counter. In other words, the value of the award ball unpaid number counter stored in the backup RAM is used as it is. That is, when the process of steps S712 and S713 is executed without executing the process of step S711, the payout control process is started from the initial state. In addition, when the process of step S711 is executed and the processes of steps S712 and S713 are executed, the execution state of the payout control process is returned to the state before the stop of the power supply.

そして、ステップS724の処理において起動不能フラグがセットされていた場合には、RAMに形成されているエラーフラグにおける起動エラービットをセットする(ステップS714,S715)。次に、定期的にタイマ割込がかかるように払出制御用CPU371に設けられているCTCのレジスタの設定を行う(ステップS716)。すなわち、初期値としてタイマ割込発生間隔に相当する値が所定のレジスタ(時間定数レジスタ)に設定される。そして、初期設定処理のステップS701において割込禁止とされているので、初期化処理を終える前に割込が許可される(ステップS717)。その後、タイマ割込の発生を監視するループ処理に入る。   If the start disable flag is set in the process of step S724, the start error bit in the error flag formed in the RAM is set (steps S714 and S715). Next, a CTC register provided in the payout control CPU 371 is set so that a timer interrupt is periodically received (step S716). That is, a value corresponding to the timer interrupt generation interval is set as an initial value in a predetermined register (time constant register). Since interruption is prohibited in step S701 of the initial setting process, interruption is permitted before the initialization process is completed (step S717). Thereafter, a loop process for monitoring the occurrence of a timer interrupt is entered.

以上のように、払出制御用CPU371は、主基板13の遊技制御手段から払出起動コマンドを受信したときにステップS708のクリアスイッチ921の検出信号のチェック処理を実行する。上述したように、遊技制御手段は、払出起動コマンドを送信したときにクリアスイッチ921の検出信号のチェック処理を実行する。従って、遊技制御手段のクリアスイッチ921の検出信号のチェックタイミングと払出制御手段のクリアスイッチ921の検出信号のチェックタイミングとは、ほぼ同時になる。   As described above, when the payout control CPU 371 receives a payout activation command from the game control means of the main board 13, it executes a check process of the detection signal of the clear switch 921 in step S <b> 708. As described above, the game control means executes the detection signal check process of the clear switch 921 when the payout activation command is transmitted. Therefore, the check timing of the detection signal of the clear switch 921 of the game control means and the check timing of the detection signal of the clear switch 921 of the payout control means are almost simultaneously.

上記のように、払出制御用CPU371の内蔵CTCが繰り返しタイマ割込を発生するように設定される。そして、タイマ割込が発生すると、払出制御用CPU371は、ステップS749以降のタイマ割込処理を実行する。   As described above, the built-in CTC of the payout control CPU 371 is set to repeatedly generate a timer interrupt. When a timer interrupt occurs, the payout control CPU 371 executes a timer interrupt process after step S749.

図34は、払出制御手段が実行するタイマ割込処理の例を示すフローチャートである。払出制御用CPU371は、まず、電源断信号が出力された否かを監視する電源断処理を実行する(ステップS749)。その後、ステップS750以降の払出制御処理を実行する。払出制御処理では、払出制御用CPU371は、まず、発射モータ94に対する励磁パターンの出力処理(発射モータφ1〜φ4のパターンの出力ポート0への出力)を行う(ステップS750)。なお、ステップS752の発射モータ制御処理において、励磁パターンがRAM領域である励磁パターンバッファに格納され、ステップS750では、払出制御用CPU371は、励磁パターンバッファの内容を出力ポート0の下位4ビットに出力する処理を行う。   FIG. 34 is a flowchart showing an example of timer interrupt processing executed by the payout control means. The payout control CPU 371 first executes a power-off process for monitoring whether or not a power-off signal is output (step S749). Then, the payout control process after step S750 is executed. In the payout control process, the payout control CPU 371 first performs an excitation pattern output process for the firing motor 94 (output of the patterns of the firing motors φ1 to φ4 to the output port 0) (step S750). In the firing motor control process in step S752, the excitation pattern is stored in the excitation pattern buffer that is a RAM area. In step S750, the payout control CPU 371 outputs the contents of the excitation pattern buffer to the lower 4 bits of the output port 0. Perform the process.

次に、払出制御用CPU371は、入力判定処理を行う(ステップS751)。入力判定処理は、入力ポート0のビット5および入力ポート1のビット3〜7(図32参照)の状態を検出して検出結果をRAMの所定の1バイト(入力状態フラグと呼ぶ。)に反映する処理である。なお、払出制御処理において、入力ポート0のビット5および入力ポート1のビット3〜7の状態にもとづいて制御を行う場合には、直接入力ポートの状態をチェックするのではなく、入力状態フラグの状態をチェックする。さらに、入力判定処理は、入力ポート1のビット0,1,2の状態チェック、すなわち発射制御信号、払出個数カウントスイッチおよびエラー解除スイッチの検出信号の状態チェックを行う処理を含む。具体的には、それらのそれぞれに対応したスイッチタイマ(発射制御信号タイマ、払出個数カウントスイッチタイマ、エラー解除スイッチタイマ)がRAMに形成され、スイッチチェック処理において、それらがオン状態であることを検出したら対応するスイッチタイマの値を+1し、オフ状態であることを検出したら対応するスイッチタイマの値をクリアする。   Next, the payout control CPU 371 performs an input determination process (step S751). In the input determination process, the states of bit 5 of input port 0 and bits 3 to 7 (see FIG. 32) of input port 1 are detected, and the detection result is reflected in a predetermined 1 byte of RAM (referred to as an input state flag). It is processing to do. In the payout control process, when control is performed based on the state of bit 5 of input port 0 and bits 3 to 7 of input port 1, the state of the input state flag is not checked instead of directly checking the state of the input port. Check status. Further, the input determination process includes a process of checking the states of the bits 0, 1, and 2 of the input port 1, that is, checking the states of the detection signals of the firing control signal, the payout number count switch, and the error release switch. Specifically, switch timers (launch control signal timer, payout number count switch timer, error release switch timer) corresponding to each of them are formed in the RAM, and it is detected in the switch check process that they are in the ON state. Then, the value of the corresponding switch timer is incremented by one, and when it is detected that the switch is off, the value of the corresponding switch timer is cleared.

次に、払出制御用CPU371は、発射モータ制御処理を実行する(ステップS752)。発射モータ制御処理では、発射モータφ1〜φ4のパターンを励磁パターンバッファに格納する。また、発射モータ94を不能動化すべきときには、発射モータ94を回転させない発射モータφ1〜φ4のパターンを励磁パターンバッファに格納する。また、払出制御用CPU371は、払出モータ制御処理を実行する(ステップS753)。払出モータ制御処理では、払出モータ289を駆動すべきときには、払出モータφ1〜φ4のパターンを出力ポート0に出力するための処理を行う。   Next, the payout control CPU 371 executes a firing motor control process (step S752). In the firing motor control process, the patterns of the firing motors φ1 to φ4 are stored in the excitation pattern buffer. When the firing motor 94 should be disabled, the patterns of the firing motors φ1 to φ4 that do not rotate the firing motor 94 are stored in the excitation pattern buffer. Also, the payout control CPU 371 executes a payout motor control process (step S753). In the payout motor control process, when the payout motor 289 is to be driven, a process for outputting the patterns of the payout motors φ1 to φ4 to the output port 0 is performed.

また、払出制御用CPU371は、カードユニット50と通信を行うプリペイドカードユニット制御処理を実行する(ステップS754)。次いで、払出制御用CPU371は、主基板31の遊技制御手段と通信を行う主制御通信処理を実行する(ステップS755)。さらに、カードユニット50からの球貸し要求に応じて貸し球を払い出す制御を行い、また、主基板からの賞球個数信号が示す個数の賞球を払い出す制御を行う賞球球貸し制御処理を実行する(ステップS756)。   Also, the payout control CPU 371 executes a prepaid card unit control process for communicating with the card unit 50 (step S754). Next, the payout control CPU 371 executes main control communication processing for communicating with the game control means of the main board 31 (step S755). Further, a prize ball lending control process for performing a control for paying out a lending ball in response to a ball lending request from the card unit 50 and performing a control for paying out the number of award balls indicated by a prize ball number signal from the main board. Is executed (step S756).

そして、払出制御用CPU371は、各種のエラーを検出するエラー処理を実行する(ステップS757)。また、遊技機外部に出力される賞球情報や球貸し情報を出力するための情報出力処理を実行する(ステップS758)。また、エラー処理の結果に応じてエラー表示LED374に所定の表示を行うとともに、賞球LED51および球切れLED52を点灯するための表示制御処理を実行する(ステップS759)。なお、払出制御用CPU371は、表示制御処理において、賞球REQ信号がオン状態であるときに、賞球LED51を点灯するための制御を行う。また、賞球REQ信号がオフ状態になったら、賞球LED51を消灯するための制御を行う。   Then, the payout control CPU 371 executes error processing for detecting various errors (step S757). In addition, an information output process for outputting prize ball information and ball rental information output to the outside of the gaming machine is executed (step S758). Further, a predetermined display is performed on the error display LED 374 according to the result of the error processing, and a display control process for lighting the prize ball LED 51 and the ball out LED 52 is executed (step S759). In the display control process, the payout control CPU 371 performs control for turning on the prize ball LED 51 when the prize ball REQ signal is on. Further, when the prize ball REQ signal is turned off, control for turning off the prize ball LED 51 is performed.

また、この実施の形態では、出力ポートの出力状態に対応したRAM領域(出力ポート0バッファ、出力ポート1バッファ、出力ポート2バッファ)が設けられているのであるが、払出制御用CPU371は、出力ポート0バッファ、出力ポート1バッファおよび出力ポート2バッファの内容を出力ポートに出力する(ステップS760:出力処理)。ただし、出力ポート0の下位4ビット(発射モータφ1〜φ4)については、ステップS750で実行されているので、出力処理では、出力ポート0の下位4ビットについての出力を行わない。出力ポート0バッファ、出力ポート1バッファおよび出力ポート2バッファは、払出モータ制御処理(ステップS753)、プリペイドカード制御処理(ステップS754)、主制御通信処理(ステップS755)、情報出力処理(ステップS758)および表示制御処理(ステップS759)で更新される。   In this embodiment, a RAM area (output port 0 buffer, output port 1 buffer, output port 2 buffer) corresponding to the output state of the output port is provided. The contents of the port 0 buffer, output port 1 buffer, and output port 2 buffer are output to the output port (step S760: output processing). However, since the lower 4 bits (fire motors φ1 to φ4) of the output port 0 are executed in step S750, the output of the lower 4 bits of the output port 0 is not performed in the output process. The output port 0 buffer, output port 1 buffer, and output port 2 buffer include a payout motor control process (step S753), a prepaid card control process (step S754), a main control communication process (step S755), and an information output process (step S758). And it is updated by the display control process (step S759).

なお、電源断処理は、遊技制御手段が実行する電源断処理と同様の処理である(図16および図17参照)。すなわち、電源基板910からの電源断信号が、バックアップ監視タイマが計時する所定時間継続してオン状態であれば(例えば、バックアップ監視タイマの値が判定値としての2になると(ステップS453参照))、電力供給停止時処理が実行される。電力供給停止時処理において、電力供給停止中でも保存したいRAMの領域についてチェックコード(具体的にはチェックサム)を計算し、チェックコードをバックアップRAM領域に保存するとともに、RAMアクセスを禁止し、出力ポートをクリアした後ループ処理に入る。ループ処理において電源断信号がオフ状態になったことを検出すると、払出制御手段の状態は、遊技制御手段が遊技制御処理を実行する状態に戻るのと同様、払出制御処理(少なくとも主基板からの賞球払出に関する指令信号に応じて球払出装置97を駆動する処理を含み、球貸し要求に応じて球払出装置97を駆動する処理が含まれていてもよい。)を実行する状態に戻る。具体的には、例えば、図33に示すメイン処理のステップS701に戻る。   The power-off process is a process similar to the power-off process executed by the game control means (see FIGS. 16 and 17). That is, if the power-off signal from the power supply board 910 is in an on state continuously for a predetermined time counted by the backup monitoring timer (for example, when the value of the backup monitoring timer becomes 2 as the determination value (see step S453)). The power supply stop process is executed. In the process when power supply is stopped, the check code (specifically, checksum) is calculated for the RAM area that you want to save even when the power supply is stopped, the check code is stored in the backup RAM area, RAM access is prohibited, and the output port After clearing, loop processing starts. When it is detected that the power-off signal is turned off in the loop processing, the state of the payout control means is the same as when the game control means returns to the state of executing the game control processing (at least from the main board). This includes a process of driving the ball payout device 97 in response to a command signal related to award ball payout, and may include a process of driving the ball payout device 97 in response to a ball lending request. Specifically, for example, the process returns to step S701 of the main process shown in FIG.

図35は、ステップS752の発射モータ制御処理を示すフローチャートである。発射モータ制御処理において、払出制御用CPU371は、エラーフラグにおけるエラービット(主制御未接続エラービット、賞球REQ信号エラービットまたは起動エラービット)がオンしている場合には、以降の処理を実行せずに処理を終了する(ステップS510)。ステップS510では、エラーフラグ中の3つのビットのうち1つでもセットされていたら、エラービットがセットされていると判断する。いずれのエラービットもセットされていない場合には、カードユニット50からのVL信号がオフ状態である場合(プリペイドカード未接続)、または満タンスイッチ48がオン状態である場合(下皿満タン)には、ステップS518に移行する(ステップS511,S513)。プリペイドカード未接続でなく、下皿満タンでもない場合にはステップS514に移行する。ステップS514では、払出制御用CPU371は、タッチセンサ信号(発射制御信号)がオン状態になっているか否か確認する。オン状態になっていればステップS515に移行し、オン状態になっていなければステップS518に移行する。   FIG. 35 is a flowchart showing the firing motor control process in step S752. In the firing motor control process, the payout control CPU 371 executes the following processes when the error bit in the error flag (main control unconnected error bit, prize ball REQ signal error bit or activation error bit) is on. The process is terminated without doing so (step S510). In step S510, if any one of the three bits in the error flag is set, it is determined that the error bit is set. If no error bit is set, the VL signal from the card unit 50 is in an off state (no prepaid card is connected), or the full tank switch 48 is in an on state (bottom pan full) Then, the process proceeds to step S518 (steps S511, S513). If the prepaid card is not connected and the lower pan is not full, the process proceeds to step S514. In step S514, the payout control CPU 371 checks whether or not the touch sensor signal (launch control signal) is on. If it is in the on state, the process proceeds to step S515, and if it is not in the on state, the process proceeds to step S518.

ステップS515では、払出制御用CPU371は、発射モータ励磁パターンカウンタを+1する。そして、ROMに格納されている発射モータ励磁パターンテーブルから、励磁パターンカウンタの値に応じたデータを読み出す(ステップS516)。さらに、読み出したデータを、発射モータ励磁パターンバッファにセットする(ステップS517)。上述したように、発射モータ励磁パターンバッファの内容は、ステップS760において出力ポートに出力される。なお、発射モータ励磁パターンテーブルには、発射モータ94を回転させるための各ステップの励磁パターン(発射モータφ1〜φ4)のデータが順次設定されている。   In step S515, the payout control CPU 371 increments the firing motor excitation pattern counter by one. Then, data corresponding to the value of the excitation pattern counter is read from the firing motor excitation pattern table stored in the ROM (step S516). Further, the read data is set in the firing motor excitation pattern buffer (step S517). As described above, the contents of the firing motor excitation pattern buffer are output to the output port in step S760. In the firing motor excitation pattern table, the excitation pattern data (shooting motors φ1 to φ4) for each step for rotating the firing motor 94 is sequentially set.

ステップS518では、未回転データ(発射モータ94を回転させないための励磁パターン)を発射モータ励磁パターンバッファにセットする。   In step S518, non-rotation data (excitation pattern for preventing rotation of the firing motor 94) is set in the firing motor excitation pattern buffer.

以上のように、プリペイドカード未接続または下皿満タンが生じているときに発射モータ94が不能動化されるので、それらが発生しているにも関わらず遊技が進行してしまうことはない。さらに、主基板未接続エラーの通信エラー(接続確認信号のオフ状態)や、不正なタイミングで賞球REQ信号がオンまたはオフした賞球REQ信号エラーが発生した場合、および遊技制御手段から払出起動コマンドを受信しなかった場合にも、発射モータ94を不能動化するようにして、遊技球の遊技領域7への発射ができない状態にする。   As described above, the firing motor 94 is disabled when the prepaid card is not connected or when the lower plate is full, so that the game does not proceed even though they are generated. . Furthermore, when a communication error due to a main board unconnected error (connection confirmation signal OFF state) or a prize ball REQ signal error occurs when the prize ball REQ signal is turned on or off at an improper timing, and a payout start from the game control means Even when the command is not received, the launch motor 94 is disabled so that the game ball cannot be launched into the game area 7.

図36は、ステップS753の払出モータ制御処理を示すフローチャートである。払出モータ制御処理において、払出制御用CPU371は、払出モータ制御コードの値に応じて、ステップS521〜S526のいずれかの処理を実行する。   FIG. 36 is a flowchart showing the payout motor control process in step S753. In the payout motor control process, the payout control CPU 371 executes any one of steps S521 to S526 in accordance with the value of the payout motor control code.

払出モータ制御コードの値が0の場合に実行される払出モータ通常処理(ステップS521)では、払出制御用CPU371は、ポインタを、ROMに格納されているテーブルの先頭アドレスにセットする。払出モータ通常処理設定テーブルには、球払出時の払出モータ289を回転させるための各ステップの励磁パターン(払出モータφ1〜φ4)のデータが順次設定されている払出モータ励磁パターンテーブルが格納されている。   In the payout motor normal process (step S521) executed when the value of the payout motor control code is 0, the payout control CPU 371 sets the pointer at the head address of the table stored in the ROM. The payout motor normal process setting table stores a payout motor excitation pattern table in which data of excitation patterns (payout motors φ1 to φ4) of each step for rotating the payout motor 289 at the time of ball payout is sequentially set. Yes.

払出モータ制御コードの値が1の場合に実行される払出モータ起動準備処理(ステップS522)では、払出制御用CPU371は、出力ポート0の出力状態に対応した出力ポート0バッファのビット4〜7に励磁パターンの初期値を設定する等の処理を行う。   In the payout motor start preparation process (step S522) executed when the value of the payout motor control code is 1, the payout control CPU 371 sets bits 4 to 7 of the output port 0 buffer corresponding to the output state of the output port 0. Performs processing such as setting the initial value of the excitation pattern.

払出モータ制御コードの値が2の場合に実行される払出モータスローアップ処理(ステップS523)では、払出制御用CPU371は、払出モータ289を滑らかに回転開始させるために、定速処理の場合よりも長い間隔で、かつ、徐々に定速処理の場合の時間間隔に近づくような時間間隔で、払出モータ励磁パターンテーブルの内容を読み出して出力ポート0の出力状態に対応した出力ポート0バッファのビット4〜7に設定する。読み出しに際して、ポインタが指すアドレスの払出モータ励磁パターンテーブルの内容を読み出すとともに、ポインタの値を+1する。   In the payout motor slow-up process (step S523) executed when the value of the payout motor control code is 2, the payout control CPU 371 starts the rotation of the payout motor 289 more smoothly than in the case of the constant speed process. Bit 4 of the output port 0 buffer corresponding to the output state of the output port 0 by reading the contents of the payout motor excitation pattern table at a long interval and gradually approaching the time interval in the case of constant speed processing. Set to ~ 7. At the time of reading, the contents of the payout motor excitation pattern table at the address pointed to by the pointer are read and the pointer value is incremented by one.

払出モータ制御コードの値が3の場合に実行される払出モータ定速処理(ステップS524)では、払出制御用CPU371は、定期的に払出モータ励磁パターンテーブルの内容を読み出して出力ポート0の出力状態に対応した出力ポート0バッファのビット4〜7に設定する。   In the payout motor constant speed process (step S524) executed when the value of the payout motor control code is 3, the payout control CPU 371 periodically reads the content of the payout motor excitation pattern table and outputs the output state of the output port 0. Are set in bits 4 to 7 of the output port 0 buffer corresponding to.

払出モータ制御コードの値が4の場合に実行される払出モータブレーキ処理(ステップS525)では、払出制御用CPU371は、払出モータ289を滑らかに停止させるために、定速処理の場合よりも長い間隔で、かつ、徐々に定速処理の場合の時間間隔から遠ざかるような時間間隔で、払出モータ励磁パターンテーブルの内容を読み出して出力ポート0の出力状態に対応した出力ポート0バッファのビット4〜7に設定する。   In the payout motor brake process (step S525) executed when the value of the payout motor control code is 4, the payout control CPU 371 has a longer interval than in the constant speed process in order to stop the payout motor 289 smoothly. In addition, the contents of the payout motor excitation pattern table are read at a time interval that gradually moves away from the time interval in the case of constant speed processing, and bits 4 to 7 of the output port 0 buffer corresponding to the output state of the output port 0 Set to.

なお、払出モータブレーキ処理において、最終的に、払出モータ289の回転は停止されるのであるが、停止時には、払出モータ通常処理において、停止時払出モータ励磁パターンを、繰り返し、出力ポート0の出力状態に対応した出力ポート0バッファのビット4〜7に設定する。停止時払出モータ励磁パターンは、払出モータφ1〜φ4のうちの少なくとも1相が励磁されているパターンである。払出モータ289に与えられる励磁パターンが停止時払出モータ励磁パターンの1種類である(変化しない)ことから、払出モータ289は回転しない。しかも、払出モータ289は励磁されているので、容易には回転しない。よって、例えば遊技店に設置されている遊技機に振動を与えるような行為がなされても、遊技球が払い出されてしまうことはない。払出モータ289の回転が停止しているときに励磁を解除すると、払出モータ289は拘束されないので、外部から与えられる振動に応じて払出モータ289が回転方向に振動してしまい、遊技球を払い出してしまう可能性がある。   In the payout motor brake process, the rotation of the payout motor 289 is finally stopped. However, at the time of stoppage, in the payout motor normal process, the stop-time payout motor excitation pattern is repeated, and the output state of the output port 0 Are set in bits 4 to 7 of the output port 0 buffer corresponding to. The stop-time payout motor excitation pattern is a pattern in which at least one phase of the payout motors φ1 to φ4 is excited. Since the excitation pattern given to the payout motor 289 is one type of stop-time payout motor excitation pattern (it does not change), the payout motor 289 does not rotate. Moreover, since the dispensing motor 289 is excited, it does not rotate easily. Therefore, for example, even if an action that gives vibration to a gaming machine installed in a gaming store is performed, the gaming ball is not paid out. If the excitation is canceled while the rotation of the payout motor 289 is stopped, the payout motor 289 is not restrained, so that the payout motor 289 vibrates in the rotation direction in accordance with the vibration given from the outside, and the game ball is paid out. There is a possibility.

払出モータ制御コードの値が5の場合に実行される球噛み時払出モータブレーキ処理(ステップS526)では、払出制御用CPU371は、球噛みを解除するための回転の場合に、払出モータ289を滑らかに停止させるために、球噛みを解除するための払出モータ289の回転の場合よりも長い間隔で、かつ、徐々に定速処理の場合の時間間隔から遠ざかるような時間間隔で、払出モータ励磁パターンテーブルの内容を読み出して出力ポート0の出力状態に対応した出力ポート0バッファのビット4〜7に設定する。   In the ball biting payout motor brake process (step S526) executed when the value of the payout motor control code is 5, the payout control CPU 371 smoothes the payout motor 289 in the case of rotation for releasing the ball biting. The payout motor excitation pattern is longer than the rotation of the payout motor 289 for releasing the ball biting, and gradually away from the time interval in the case of constant speed processing. The contents of the table are read and set in bits 4 to 7 of the output port 0 buffer corresponding to the output state of output port 0.

図37は、ステップS755の主制御通信処理を示すフローチャートである。主制御通信処理では、払出制御用CPU371は、主制御通信制御コードの値に応じて、ステップS531〜S532のいずれかの処理を実行する。なお、主制御通信制御コードの値が0である場合(賞球制御信号の受信を待っている状態)では、ステップS531またはS532に移行せずに処理を終了する。   FIG. 37 is a flowchart showing the main control communication process of step S755. In the main control communication process, the payout control CPU 371 executes any one of steps S531 to S532 according to the value of the main control communication control code. If the value of the main control communication control code is 0 (waiting for reception of a prize ball control signal), the process ends without moving to step S531 or S532.

図38は、割込端子に導入されている主基板31からの賞球REQ信号がオン状態(ローレベル)になったことに応じて起動される賞球REQ割込処理を示すフローチャートである。賞球REQ割込処理において、払出制御用CPU371は、エラービット(主制御未接続エラービット、賞球REQ信号エラービットまたは起動エラービット)がオンしている場合には、以降の処理を実行せずに処理を終了する(ステップS541)。ステップS541では、エラーフラグ中の3つのビットのうち1つでもセットされていたら、エラービットがセットされていると判断する。   FIG. 38 is a flowchart showing a prize ball REQ interrupt process activated in response to the prize ball REQ signal from the main board 31 introduced into the interrupt terminal being turned on (low level). In the prize ball REQ interrupt process, the payout control CPU 371 executes the subsequent processes when the error bit (main control unconnected error bit, prize ball REQ signal error bit or activation error bit) is on. The process is terminated (step S541). In step S541, if any one of the three bits in the error flag is set, it is determined that the error bit is set.

また、払出制御用CPU371は、BRDY信号がオン状態であれば、以降の処理を実行せずに処理を終了する(ステップS542)。BRDY信号がオン状態であるということは、カードユニット50から球貸し要求が発生していることまたは球貸し処理中であることを意味する。すなわち、球貸し要求が発生しているときまたは球貸し処理中であるときには、主基板31の遊技制御手段との通信(賞球払出に関する通信)が進行しない。つまり、賞球REQ信号がオン状態になっても、賞球BUSY信号をオン状態にしない。   If the BRDY signal is on, the payout control CPU 371 ends the process without executing the subsequent processes (step S542). That the BRDY signal is on means that a ball lending request is generated from the card unit 50 or that a ball lending process is in progress. That is, when a ball lending request is generated or a ball lending process is in progress, communication with the game control means of the main board 31 (communication relating to prize ball payout) does not proceed. That is, even when the prize ball REQ signal is turned on, the prize ball BUSY signal is not turned on.

ステップS541〜S542の条件が成立せず、接続確認信号がオン状態である場合には、払出制御用CPU371は、入力ポート0を介して賞球制御信号を入力し、賞球制御信号が示す賞球数を賞球未払出個数カウンタの内容に加算し(ステップS545)、賞球BUSY信号をオン状態にするための処理を行う(ステップS546)。具体的には、出力ポート1の出力状態に対応した出力ポート1バッファにおける賞球BUSY信号に対応したビットをオン状態に設定する。そして、主制御通信制御タイマに賞球BUSY信号出力時間(この例では10)をセットし(ステップS547)、主制御通信制御コードの値を1にして(ステップS548)、処理を終了する。主制御通信制御タイマは、主基板31の遊技制御手段との通信に関わる時間の監視等に使用されるタイマであるが、この段階では、賞球BUSY信号をオフするタイミングを設定するための賞球BUSY信号出力時間がセットされる。なお、賞球未払出個数カウンタは、不揮発性(この例では電源バックアップされている)のRAM領域に形成されている。また、この実施の形態では、賞球REQ信号が送信された(オン状態になった)場合に、賞球制御信号が示す賞球数が賞球未払出個数カウンタの内容に加算された後、賞球BUSY信号が送信される(オン状態になる)が、賞球未払出個数カウンタに対する加算処理と賞球BUSY信号の送信処理との実行順序は逆であってもよい。   When the conditions of steps S541 to S542 are not satisfied and the connection confirmation signal is in the ON state, the payout control CPU 371 inputs a prize ball control signal via the input port 0, and the prize indicated by the prize ball control signal is displayed. The number of balls is added to the contents of the award ball unpaid number counter (step S545), and a process for turning on the prize ball BUSY signal is performed (step S546). Specifically, the bit corresponding to the prize ball BUSY signal in the output port 1 buffer corresponding to the output state of the output port 1 is set to the on state. Then, a prize ball BUSY signal output time (10 in this example) is set in the main control communication control timer (step S547), the value of the main control communication control code is set to 1 (step S548), and the process is terminated. The main control communication control timer is a timer used for monitoring the time related to communication with the game control means of the main board 31. At this stage, the main control communication control timer is used to set a timing for turning off the award ball BUSY signal. The sphere BUSY signal output time is set. The prize ball unpaid-out number counter is formed in a non-volatile (power-backed up in this example) RAM area. Further, in this embodiment, when the prize ball REQ signal is transmitted (turned on), the prize ball number indicated by the prize ball control signal is added to the contents of the prize ball unpaid number counter, Although the prize ball BUSY signal is transmitted (turns on), the execution order of the addition process for the prize ball unpaid-out number counter and the process of sending the prize ball BUSY signal may be reversed.

以上のようにして、割込処理によって、主基板31から送信された賞球制御信号が受信される。   As described above, the winning ball control signal transmitted from the main board 31 is received by the interrupt process.

図39は、主制御通信制御コードの値が1の場合に実行される主制御通信中処理(ステップS531)を示すフローチャートである。主制御通信中処理において、払出制御用CPU371は、接続確認信号がオン状態であれば(ステップS551)、賞球REQ信号の状態を確認する(ステップS552)。賞球REQ信号がオフ状態になっていたら、エラーフラグのうち賞球REQ信号エラービットをセットする(ステップS553)。この段階で、直ちに賞球REQ信号がオフ状態になってしまうのはおかしいからである。   FIG. 39 is a flowchart showing main control communication processing (step S531) executed when the value of the main control communication control code is 1. In the main control communication process, the payout control CPU 371 checks the state of the prize ball REQ signal if the connection confirmation signal is in the on state (step S551) (step S552). If the winning ball REQ signal is off, the winning ball REQ signal error bit is set in the error flag (step S553). This is because it is strange that the prize ball REQ signal immediately turns off at this stage.

次いで、払出制御用CPU371は、主制御通信制御タイマの値を確認し(ステップS554)、0になっていなければ主制御通信制御タイマの値を1減算して(ステップS555)処理を終了する。主制御通信制御タイマの値が0になっていたら、賞球BUSY信号をオフ状態にするための処理を行う。具体的には、出力ポート1の出力状態に対応した出力ポート1バッファにおける賞球BUSY信号に対応したビットをオフ状態に設定する(ステップS556)。また、主制御通信制御タイマに賞球REQ信号オフ監視時間(この例では24)をセットする(ステップS557)。そして、主制御通信制御コードの値を2にして(ステップS558)、処理を終了する。   Next, the payout control CPU 371 checks the value of the main control communication control timer (step S554), and if not 0, subtracts 1 from the value of the main control communication control timer (step S555) and ends the process. If the value of the main control communication control timer is 0, processing for turning off the prize ball BUSY signal is performed. Specifically, the bit corresponding to the prize ball BUSY signal in the output port 1 buffer corresponding to the output state of the output port 1 is set to the off state (step S556). Also, a prize ball REQ signal off monitoring time (24 in this example) is set in the main control communication control timer (step S557). Then, the value of the main control communication control code is set to 2 (step S558), and the process ends.

図40は、主制御通信制御コードの値が2の場合に実行される主制御通信終了処理(ステップS532)を示すフローチャートである。主制御通信中処理において、払出制御用CPU371は、エラービット(主制御未接続エラービット、賞球REQ信号エラービットまたは起動エラービット)がオンしている場合には、ステップS567に移行する(ステップS561)。また、接続確認信号がオフ状態である場合にもステップS567に移行する(ステップS562)。エラービットがともにオフ状態であって接続確認信号がオン状態である場合には、賞球REQ信号がオフ状態になったか否かを確認する(ステップS563)。オフ状態になったらステップS567に移行する。   FIG. 40 is a flowchart showing main control communication end processing (step S532) executed when the value of the main control communication control code is 2. In the main control communication process, if the error bit (main control unconnected error bit, prize ball REQ signal error bit or activation error bit) is on, the payout control CPU 371 proceeds to step S567 (step S567). S561). Moreover, also when a connection confirmation signal is an OFF state, it transfers to step S567 (step S562). When both error bits are in the off state and the connection confirmation signal is in the on state, it is confirmed whether or not the prize ball REQ signal is in the off state (step S563). If it becomes an OFF state, it will transfer to step S567.

賞球REQ信号がオフ状態になっていない場合には、主制御通信制御タイマの値を確認する(ステップS564)。主制御通信制御タイマの値が0になっていなければ主制御通信制御タイマの値を−1する(ステップS565)。主制御通信制御タイマの値が0になっていたら、監視時間内に賞球REQ信号がオフしなかったとして、エラーフラグのうち賞球REQ信号エラービットをセットし(ステップS566)、ステップS567に移行する。   If the prize ball REQ signal is not turned off, the value of the main control communication control timer is confirmed (step S564). If the value of the main control communication control timer is not 0, the value of the main control communication control timer is decremented by 1 (step S565). If the value of the main control communication control timer is 0, the prize ball REQ signal is not turned off within the monitoring time, and the prize ball REQ signal error bit is set in the error flag (step S566), and the process goes to step S567. Transition.

ステップS567では、主制御通信制御コードの値を0にして、処理を終了する。   In step S567, the value of the main control communication control code is set to 0, and the process ends.

図41は、ステップS756の賞球球貸し制御処理を示すフローチャートである。賞球球貸し制御処理において、払出制御用CPU371は、払出個数カウントスイッチ301の検出信号がオン状態になったことを確認したら(ステップS601)、球貸し中であれば球貸し未払出個数カウンタの値を1減らし(ステップS602,S604)、球貸し中でなければ賞球未払出個数カウンタの値を1減らす(ステップS602,S603)。次に、RAMに形成されている払出制御状態フラグの払出球検知ビットをセットする(ステップS605)。払出球検知ビットは、払出通過待ち処理において、1回の賞球払出処理(最大15個)または1回の球貸し処理において(25個の払出)、払出モータ289を駆動したにもかかわらず遊技球が1個も払出個数カウントスイッチ301を通過しなかったことを検知するために用いられる。その後、払出制御コードの値に応じてステップS610〜S612のいずれかの処理を実行する。   FIG. 41 is a flowchart showing the winning ball lending control process in step S756. In the winning ball lending control process, the payout control CPU 371 confirms that the detection signal of the payout number count switch 301 is turned on (step S601). The value is decremented by 1 (steps S602 and S604), and if the ball is not being lent, the value of the unpaid prize ball counter is decremented by 1 (steps S602 and S603). Next, the payout ball detection bit of the payout control state flag formed in the RAM is set (step S605). The payout ball detection bit is a game regardless of whether the payout motor 289 is driven during one award ball payout process (maximum 15 balls) or one ball lending process (25 payouts) in the payout passing waiting process. This is used to detect that no sphere has passed through the payout number counting switch 301. Thereafter, any one of steps S610 to S612 is executed according to the value of the payout control code.

図42は、払出制御コードが0の場合に実行される払出開始待ち処理(ステップS610)を示すフローチャートである。払出開始待ち処理において、払出制御用CPU371は、エラービットがセットされていたら、以降の処理を実行しない(ステップS621)。エラーフラグにおけるエラービットには、主基板未接続エラーおよび起動エラーのビットが含まれている。主基板未接続エラーのビットは主基板31からの接続確認信号がオフ状態であるときにセットされる。従って、払出制御手段は、遊技機に対して電力供給が開始された後、接続確認信号がオン状態になったことを条件に、実質的な制御を開始する。また、起動エラーは、のビットは主基板31からの払出起動コマンドが受信できなかったときにセットされる。従って、払出起動コマンドが受信できなかったときには、賞球払出制御は開始されない。   FIG. 42 is a flowchart showing the payout start waiting process (step S610) executed when the payout control code is 0. In the payout start waiting process, the payout control CPU 371 does not execute the subsequent processes if the error bit is set (step S621). The error bits in the error flag include a main board unconnected error and a start error bit. The main board non-connection error bit is set when the connection confirmation signal from the main board 31 is in the OFF state. Accordingly, the payout control means starts substantial control on condition that the connection confirmation signal is turned on after power supply to the gaming machine is started. The activation error bit is set when a payout activation command from the main board 31 cannot be received. Accordingly, when the payout activation command cannot be received, the prize ball payout control is not started.

また、BRDY信号がオン状態でなければ(ステップS622)、ステップS631以降の賞球払出のための処理を実行する。BRDY信号がオン状態であって、さらに、球貸し要求信号であるBRQ信号がオン状態になっていたら球貸し動作中フラグをセットする(ステップS623,S624)。そして、球貸し未払出個数カウンタに「25」をセットし(ステップS625)、払出モータ回転回数バッファに「25」をセットする(ステップS626)。   If the BRDY signal is not on (step S622), processing for paying out a prize ball after step S631 is executed. If the BRDY signal is on and the BRQ signal, which is a ball lending request signal, is on, a ball lending operation flag is set (steps S623 and S624). Then, “25” is set in the unpaid ball lending number counter (step S625), and “25” is set in the payout motor rotation number buffer (step S626).

払出モータ回転回数バッファは、払出モータ制御処理(ステップS768)において参照される。すなわち、払出モータ制御処理では、払出モータ回転回数バッファにセットされた値に対応した回転数分だけ払出モータ289を回転させる制御が実行される。   The payout motor rotation frequency buffer is referred to in the payout motor control process (step S768). That is, in the payout motor control process, control is performed to rotate the payout motor 289 by the number of rotations corresponding to the value set in the payout motor rotation frequency buffer.

その後、払出制御用CPU371は、払出モータ制御処理で実行される処理を選択するための払出モータ制御コードに、払出モータ起動準備処理(ステップS522)に応じた値(具体的は「1」)をセットし(ステップS627)、払出制御コードの値を1にして(ステップS628)、処理を終了する。   Thereafter, the payout control CPU 371 sets a value (specifically “1”) corresponding to the payout motor activation preparation process (step S522) to the payout motor control code for selecting the process executed in the payout motor control process. It is set (step S627), the value of the payout control code is set to 1 (step S628), and the process is terminated.

ステップS631では、払出制御用CPU371は、賞球未払出個数カウンタの値が0であるか否かを確認する(ステップS631)。0であれば処理を終了する。賞球未払出個数カウンタには、主制御通信通常処理におけるステップS546において、すなわち、主基板31の遊技制御手段から賞球REQ信号を受けたときに、0でない値(賞球制御信号が示す数)が加算されている。賞球未払出個数カウンタの値が0でない場合には、15以上であるか否か確認する(ステップS632)。15未満であれば、払出モータ回転回数バッファに賞球未払出個数カウンタの値をセットし(ステップS633)、15以上であれば、払出モータ回転回数バッファに「15」をセットする。そして、賞球動作中フラグをセットし(ステップS635)、ステップS637に移行する。   In step S631, the payout control CPU 371 checks whether or not the value of the award ball non-payout counter is 0 (step S631). If 0, the process ends. The prize ball unpaid-out counter is a value other than 0 (the number indicated by the prize ball control signal) when the prize ball REQ signal is received from the game control means of the main board 31 in step S546 in the main control communication normal process. ) Is added. If the value of the award ball unpaid number counter is not 0, it is confirmed whether it is 15 or more (step S632). If it is less than 15, the value of the award ball unpaid number counter is set in the payout motor rotation count buffer (step S633), and if it is 15 or more, “15” is set in the payout motor rotation count buffer. Then, a winning ball operating flag is set (step S635), and the process proceeds to step S637.

図43は、払出制御コードが1の場合に実行される払出モータ停止待ち処理(ステップS611)を示すフローチャートである。払出モータ停止待ち処理において、払出制御用CPU371は、払出動作が終了したか否か確認する(ステップS641)。払出制御用CPU371は、例えば、払出モータ制御処理における払出モータブレーキ処理(ステップS525)が終了するときにその旨のフラグをセットし、ステップS641においてそのフラグを確認することによって払出動作が終了したか否かを確認することができる。   FIG. 43 is a flowchart showing a payout motor stop waiting process (step S611) executed when the payout control code is 1. In the payout motor stop waiting process, the payout control CPU 371 checks whether or not the payout operation is completed (step S641). For example, the payout control CPU 371 sets a flag to that effect when the payout motor brake process (step S525) in the payout motor control process ends, and whether the payout operation is completed by checking the flag in step S641. You can check whether or not.

払出動作が終了した場合には、払出制御用CPU371は、払出制御監視タイマに払出通過監視時間をセットする(ステップS642)。払出通過監視時間は、最後の払出球が払出モータ289によって払い出されてから払出個数カウントスイッチ301を通過するまでの時間に、余裕を持たせた時間である。そして、払出制御コードの値を2にして(ステップS643)、処理を終了する。   When the payout operation is completed, the payout control CPU 371 sets the payout passing monitoring time in the payout control monitoring timer (step S642). The payout passing monitoring time is a time that has a margin in the time from when the last payout ball is paid out by the payout motor 289 until it passes through the payout number count switch 301. Then, the value of the payout control code is set to 2 (step S643), and the process ends.

図44〜図46は、払出制御コードの値が2の場合に実行される払出通過待ち処理(ステップS612)を示すフローチャートである。払出通過待ち処理では、賞球払出が行われているときには、賞球未払出個数カウンタの値が0になっていれば正常に払出が完了したと判定される。賞球未払出個数カウンタの値が0になっていない場合には、エラー状態でなければ、1個の遊技球の再払出動作を、2回を上限として試みる。再払出動作において払出個数カウントスイッチ301によって遊技球が実際に払い出されたことが検出されたら正常に払出が完了したと判定される。なお、この実施の形態では、1回の賞球払出動作で払い出される遊技球数は最大15個であり、また、賞球払出中に賞球制御信号を受信したら賞球未払出個数カウンタの値が増加するので、正常に払出が完了した場合でも、賞球未払出個数カウンタの値が0になっていないことがある。   44 to 46 are flowcharts showing a payout passing waiting process (step S612) executed when the value of the payout control code is 2. In the payout passing waiting process, when the prize ball is being paid out, it is determined that the payout has been completed normally if the value of the prize ball unpaid number counter is 0. If the value of the award ball unpaid number counter is not 0, if it is not in an error state, a re-payout operation of one game ball is tried up to 2 times. In the re-payout operation, when it is detected by the payout number count switch 301 that the game ball is actually paid out, it is determined that the payout has been completed normally. In this embodiment, the maximum number of game balls to be paid out in one prize ball payout operation is 15, and if a prize ball control signal is received during the prize ball payout, the value of the prize ball unpaid number counter Therefore, even when the payout is completed normally, the value of the award ball non-payout number counter may not be 0.

また、球貸し払出が行われているときには、球貸し未払出個数カウンタの値が0になっていれば正常に払出が完了したと判定される。球貸し未払出個数カウンタの値が0になっていない場合には、エラー状態でなければ、1個の遊技球または球貸し残数(球貸し未払出個数カウンタの値に相当)の再払出動作を試みる。なお、この実施の形態では、1回の球貸し払出動作で払い出される遊技球数は25個(固定値)であり、25個の遊技球が払い出されるように払出モータ289を回転させたのであるから、球貸し未払出個数カウンタの値が0になっていない場合には、正常に払出が完了していないことになる。   In addition, when the ball lending is being paid out, it is determined that the payout has been completed normally if the value of the unlending ball lending number counter is 0. If the value of the ball lending unpaid number counter is not 0, and if it is not in an error state, a re-payout operation of one game ball or the remaining number of ball lending (corresponding to the value of the ball lending unpaid number counter) Try. In this embodiment, the number of game balls to be paid out in one ball lending and payout operation is 25 (fixed value), and the payout motor 289 is rotated so that 25 game balls are paid out. Therefore, when the value of the unpaid ball lending counter is not 0, the payout has not been completed normally.

払出通過待ち処理において、払出制御用CPU371は、まず、払出制御タイマの値を確認し、その値が0になっていればステップS653に移行する(ステップS650)。払出制御タイマの値が0でなければ、払出制御タイマの値を−1する(ステップS651)。そして、払出制御タイマの値が0になっていなければ(ステップS652)、すなわち払出制御タイマがタイムアウトしていなければ処理を終了する。なお、ステップS650の処理は、後述する遊技球払出のリトライ動作が開始されたときのことを考慮した処理である。後述するステップS807の処理が実行された場合には、ステップS650からS653に移行するルートを経てリトライ動作が開始される。   In the payout waiting process, the payout control CPU 371 first checks the value of the payout control timer, and if the value is 0, the process proceeds to step S653 (step S650). If the value of the payout control timer is not 0, the value of the payout control timer is decremented by 1 (step S651). If the value of the payout control timer is not 0 (step S652), that is, if the payout control timer has not timed out, the process is terminated. Note that the process of step S650 is a process that takes into account when a game ball payout retry operation to be described later is started. When the process of step S807 described later is executed, a retry operation is started through a route that moves from step S650 to S653.

払出制御タイマがタイムアウトしていれば(ステップS652)、球貸し払出処理(球貸し動作)を実行していたか否か確認する(ステップS653)。球貸し動作を実行していたか否かは、RAMに形成されている払出制御状態フラグにおける球貸し動作中ビットがセットされているか否かによって確認される。球貸し動作を実行していない場合、すなわち、賞球払出処理(賞球動作)を実行していた場合には、払出制御用CPU371は、賞球未払出個数カウンタの値を確認する(ステップS654)。賞球未払出個数カウンタの値が0になっている場合には、正常に賞球払出処理が完了したとして、払出制御状態フラグにおける払出球検知ビット、再払出動作中1ビット、再払出動作中2ビット、賞球動作中フラグおよび球貸し動作中ビットをリセットし(ステップS655)、払出制御コードを0にして(ステップS656)、処理を終了する、なお、払出球検知ビットは、払出個数カウントスイッチ301がオンしたときにセットされるビットであり、払出動作中に払出個数カウントスイッチ301が少なくとも1個の遊技球を検出したことを示すビットである。また、再払出動作中1ビットおよび再払出動作中2ビットは、2回の再払出動作からなる再払出処理を実行する際に用いられる制御ビットである。   If the payout control timer has timed out (step S652), it is confirmed whether or not the ball lending payout process (ball lending operation) has been executed (step S653). Whether or not the ball lending operation has been executed is confirmed by whether or not the ball lending operation in progress flag in the payout control state flag formed in the RAM is set. When the ball lending operation is not executed, that is, when the prize ball payout process (prize ball operation) is executed, the payout control CPU 371 checks the value of the award ball unpaid number counter (step S654). ). When the value of the winning ball unpaid-out counter is 0, it is determined that the winning ball payout process has been completed normally, and the payout ball detection bit in the payout control state flag, 1 bit during re-payout operation, and during re-payout operation 2 bits, the winning ball operating flag and the ball lending operating bit are reset (step S655), the payout control code is set to 0 (step S656), and the process is terminated. This bit is set when the switch 301 is turned on, and indicates that the payout number counting switch 301 has detected at least one game ball during the payout operation. Further, 1 bit during the re-payout operation and 2 bits during the re-payout operation are control bits used when executing a re-payout process including two re-payout operations.

払出制御用CPU371は、賞球未払出個数カウンタの値が0になっていない場合には、エラーフラグ(具体的には、払出スイッチ異常エラー1ビット、払出スイッチ異常エラー2ビットおよび払出ケースエラービットのうちのいずれか1ビットまたは複数ビット)がセットされていないことを条件として(ステップS658)、また、払出球検知ビットがセットされていないことを条件として(ステップS661)、再払出動作を実行する。なお、エラーフラグがセットされている場合には、再払出動作を実行しない。   The payout control CPU 371 determines that an error flag (specifically, a payout switch error error 1 bit, a payout switch error error 2 bit, and a payout case error bit when the value of the award ball unpaid number counter is not 0. (One or a plurality of bits) is not set (step S658), and if the payout ball detection bit is not set (step S661), the re-payout operation is executed. To do. If the error flag is set, the re-payout operation is not executed.

上述したように、この実施の形態では、正常に払出が完了した場合でも、賞球未払出個数カウンタの値が0になっていないことがある。そこで、払出球検知ビットがセットされていれば、すなわち払出個数カウントスイッチ301が賞球払出処理中に少なくとも1個の遊技球の払出を検出していたら、正常に賞球払出処理が完了したとして、ステップS655に移行する。なお、例えば、1回の賞球払出処理で15個の遊技球を払い出すべきところ、実際には14個の遊技球しか払い出されなかった場合(払出個数カウントスイッチ301が14個の遊技球しか検出しなかった場合)にも、払出球検知ビットがセットされるので正常に賞球払出処理が完了したとみなされるが、その場合には、賞球未払出個数カウンタの値は14しか減算されていないはずであり、不足分は次回の賞球払出処理で払い出されるので、遊技者に不利益を与えることはない。   As described above, in this embodiment, even when the payout is completed normally, the value of the unpaid prize ball number counter may not be 0. Therefore, if the payout ball detection bit is set, that is, if the payout number count switch 301 detects the payout of at least one game ball during the prize ball payout process, it is assumed that the prize ball payout process is normally completed. The process proceeds to step S655. For example, when 15 game balls should be paid out in one prize ball payout process, when only 14 game balls are actually paid out (the number of payout count switch 301 is 14 game balls). In this case, the payout ball detection bit is set, so it is considered that the award ball payout process has been completed normally. It should not have been done, and the shortage will be paid out in the next prize ball payout process, so there will be no disadvantage to the player.

再払出処理を実行するために、払出制御用CPU371は、まず、再払出動作中2ビットがセットされているか否か確認する(ステップS662)。セットされていなければ、再払出動作中1ビットがセットされているか否か確認する(ステップS663)。再払出動作中1ビットもセットされていなければ、初回の再払出動作を実行するために、再払出動作個数として1をセットし(ステップS664)、再払出動作中1ビットをセットし(ステップS665)、払出モータ回転回数バッファに再払出動作個数または球貸し未払出数個数カウンタの値をセットする(ステップS666)。払出モータ回転回数バッファは、払出モータ制御処理(ステップS768)において参照される。すなわち、払出モータ制御処理では、払出モータ回転回数バッファにセットされた値に対応した回転数分だけ払出モータ289を回転させる制御が実行される。なお、ステップS666において、球貸し未払出数個数カウンタの値も取り扱われるのは、球貸し払出処理における再払出処理でもステップS666が用いられるからである。すなわち、払出制御用CPU371は、ステップS666において、賞球払出処理における再払出処理では再払出動作個数をセットし、球貸し払出処理における再払出処理では球貸し未払出数個数カウンタの値をセットする。その後、払出制御コードを1にして(ステップS667)、処理を終了する。   In order to execute the re-payout process, the pay-out control CPU 371 first checks whether or not 2 bits during re-payout operation are set (step S662). If not set, it is confirmed whether or not 1 bit is set during the re-payout operation (step S663). If 1 bit is not set during the re-payout operation, 1 is set as the number of re-payout operations to execute the first re-payout operation (step S664), and 1 bit is set during the re-payout operation (step S665). ) The value of the re-payout operation number or the ball lending unpaid-out number counter is set in the payout motor rotation number buffer (step S666). The payout motor rotation frequency buffer is referred to in the payout motor control process (step S768). That is, in the payout motor control process, control is performed to rotate the payout motor 289 by the number of rotations corresponding to the value set in the payout motor rotation frequency buffer. In step S666, the value of the unpaid ball lending number counter is also handled because step S666 is used in the re-payout process in the lend-out process. That is, in step S666, the payout control CPU 371 sets the re-payout operation number in the re-payout process in the prize ball payout process, and sets the value of the ball lending unpaid-out number counter in the re-payout process in the ball lending payout process. . Thereafter, the payout control code is set to 1 (step S667), and the process is terminated.

ステップS663において、再払出動作中1ビットがセットされていることを確認したら、払出制御用CPU371は、2回目の再払出を実行するために、再払出動作個数として1をセットし(ステップS668)、再払出動作中1ビットをリセットし(ステップS669)、再払出動作中2ビットをセットする(ステップS670)。そして、ステップS666に移行する。   In step S663, when it is confirmed that 1 bit is set during the re-payout operation, the payout control CPU 371 sets 1 as the re-payout operation number in order to execute the second re-payout (step S668). Then, 1 bit is reset during the re-payout operation (step S669), and 2 bits are set during the re-payout operation (step S670). Then, control goes to a step S666.

ステップS662において、再払出動作中2ビットがセットされていることを確認したら、払出制御用CPU371は、2回の再払出処理を実行しても遊技球が払い出されなかった(払出個数カウントスイッチ301が遊技球を検出しなかった)として、エラーフラグにおける払出ケースエラービットをセットする(ステップS672)。その際に、再払出動作中2ビットをリセットしておく(ステップS671)。そして、処理を終了する。   When it is confirmed in step S662 that 2 bits are set during the re-payout operation, the payout control CPU 371 does not pay out the game ball even if the re-payout process is executed twice (payout number count switch). 301 has detected no game ball), the payout case error bit in the error flag is set (step S672). At that time, 2 bits are reset during the re-payout operation (step S671). Then, the process ends.

以上のように、再払出処理(補正払出処理)において2回の再払出動作を行っても遊技球が1個も払い出されない場合には、遊技球の払出動作不良として、払出個数カウントスイッチ未通過エラービット(払出ケースエラービット)がセットされる。   As described above, if no game balls are paid out even if two re-payout operations are performed in the re-payout process (corrected payout process), it is assumed that the game ball payout operation is defective and the payout number count switch is not A passing error bit (payout case error bit) is set.

従って、この実施の形態では、払出制御手段における景品遊技媒体払出制御手段は、払出検出手段としての払出個数カウントスイッチ301からの検出信号にもとづいて、景品遊技媒体の払い出しが行われなかったことを検出したときに、あらかじめ決められた所定回(この例では2回)を限度として、払出手段に1個の景品遊技媒体の払い出しを行わせるように制御を行う。なお、この実施の形態では、景品遊技媒体を払い出すためのリトライ動作を2回行っても景品遊技媒体の払い出しが行われなかった場合には、払出ケースエラービットをセットしてエラー発生中状態になるが(ステップS672)、景品遊技媒体の払い出しが行われなかったことを初めて検知したときに払出ケースエラービットをセットしてもよい。   Therefore, in this embodiment, the prize game medium payout control means in the payout control means indicates that the prize game medium has not been paid out based on the detection signal from the payout number count switch 301 as the payout detection means. When it is detected, control is performed so that the payout means pays out one prize game medium up to a predetermined number of times (in this example, twice) as a limit. In this embodiment, if the prize game medium is not paid out even if the retry operation for paying out the prize game medium is performed twice, the payout case error bit is set and an error is being generated. However, the payout case error bit may be set when it is first detected that the premium game medium has not been paid out (step S672).

賞球球貸し制御処理において、払出動作(1回の賞球払出または1回の球貸し)を行うか否か判定するためにエラービットがチェックされるのは、図42に示された払出開始待ち処理においてのみである。図43に示された払出モータ停止待ち処理および図44等に示された払出通過待ち処理では、エラービットはチェックされない。なお、払出通過待ち処理におけるステップS658等でもエラービットがチェックされているが、そのチェックは再払出動作を行うか否かを判断するためであって、払出動作(1回の賞球払出または1回の球貸し)を開始するか否か判定するためではない。従って、ステップS626、S633またはステップS634の処理が行われて遊技球の払出処理が開始された後では、エラーが発生しても払出処理は中断されない。すなわち、エラーが発生すると、遊技球の払出処理は、切りのよい時点(1回の賞球払出または1回の球貸しが終了した時点)まで継続される。なお、ステップS621でチェックされるエラーフラグにおけるエラービットの中には、主基板31からの接続確認信号がオフ状態になったことを示すエラービットが含まれている。よって、接続確認信号がオフ状態になったときにも、遊技球の払出処理は、切りのよい時点で停止される。   In the prize ball lending control processing, the error bit is checked to determine whether or not to perform a payout operation (one prize ball payout or one ball lending). The payout start shown in FIG. Only in the waiting process. In the payout motor stop waiting process shown in FIG. 43 and the payout passing wait process shown in FIG. 44 and the like, the error bit is not checked. Note that the error bit is also checked in step S658 and the like in the payout passing waiting process, but this check is for determining whether or not a re-payout operation is performed, and is a payout operation (single prize ball payout or 1 This is not to determine whether or not to start ball lending. Therefore, after the process of step S626, S633, or step S634 is performed and the game ball payout process is started, the payout process is not interrupted even if an error occurs. In other words, when an error occurs, the game ball payout process is continued until a point at which the game ball can be cut well (at the time when one prize ball payout or one ball lending ends). The error bits in the error flag checked in step S621 include an error bit indicating that the connection confirmation signal from the main board 31 has been turned off. Therefore, even when the connection confirmation signal is turned off, the game ball payout process is stopped at a time when it is best to turn it off.

ステップS653で球貸し払出処理(球貸し動作)を実行していたことを確認すると、払出制御用CPU371は、球貸し未払出個数カウンタの値が0になっているか否か確認する(ステップS657)。0になっていれば、正常に球貸し払出処理が完了したとしてステップS655に移行する。   Upon confirming that the ball lending / dispensing process (ball lending operation) has been executed in step S653, the payout control CPU 371 confirms whether or not the value of the unlapped ball lending number counter is 0 (step S657). . If it is 0, it is determined that the ball lending / dispensing process is normally completed, and the process proceeds to step S655.

球貸し未払出個数カウンタの値が0になっていなければ、エラーフラグ(具体的には、払出スイッチ異常エラー1ビット、払出スイッチ異常エラー2ビットおよび払出ケースエラービットのうちのいずれか1ビットまたは複数ビット)がセットされていないことを条件として(ステップS675)、再払出処理を実行する。なお、エラーフラグがセットされている場合には、再払出処理を実行しない。   If the value of the ball lending unpaid number counter is not 0, an error flag (specifically, any one bit of the payout switch abnormal error 1 bit, the payout switch abnormal error 2 bit, and the payout case error bit) On the condition that (multiple bits) is not set (step S675), the re-payout process is executed. If the error flag is set, the re-payout process is not executed.

再払出処理を実行するために、払出制御用CPU371は、まず、再払出動作中2ビットがセットされているか否か確認する(ステップS676)。セットされていなければ、再払出動作中1ビットがセットされているか否か確認する(ステップS677)。再払出動作中1ビットもセットされていなければ、初回の再払出動作を実行するために、再払出動作個数として1をセットし(ステップS678)、再払出動作中1ビットをセットし(ステップS669)、さらに払出球検知ビットをリセットした後(ステップS680)、ステップS666に移行する。   In order to execute the re-payout process, the pay-out control CPU 371 first checks whether or not 2 bits during re-payout operation are set (step S676). If not set, it is confirmed whether or not 1 bit is set during the re-payout operation (step S677). If 1 bit is not set during the re-payout operation, 1 is set as the number of re-payout operations to execute the first re-payout operation (step S678), and 1 bit is set during the re-payout operation (step S669). ) After further resetting the payout ball detection bit (step S680), the process proceeds to step S666.

ステップS677において、再払出動作中1ビットがセットされていることを確認したら、払出制御用CPU371は、再払出動作を再度実行するための処理を行う。具体的には、再払出動作中1ビットをリセットする(ステップS681)。そして、払出球検知ビットがセットされていたら、すなわち、最初の再払出動作で遊技球が払い出されていたら、ステップS683に移行する。払出球検知ビットがセットされていなかったら、2回目の再払出動作を実行するためにステップS684に移行する。   In step S677, when it is confirmed that 1 bit is set during the re-payout operation, the payout control CPU 371 performs a process for re-executing the re-payout operation. Specifically, 1 bit is reset during the re-payout operation (step S681). If the payout ball detection bit is set, that is, if the game ball is paid out in the first re-payout operation, the process proceeds to step S683. If the payout ball detection bit is not set, the process proceeds to step S684 to execute the second re-payout operation.

ステップS683では払出球検知ビットをリセットし、その後、ステップS666に移行する。従って、この場合には、再払出動作中1ビットがセットされたままになっているので、再度、初回(最初)の再払出動作が行われる。ステップS684では、再払出動作個数として1をセットし(ステップS684)、再払出動作中2ビットをセットし(ステップS685)、ステップS666に移行する。   In step S683, the payout ball detection bit is reset, and then the process proceeds to step S666. Therefore, in this case, since 1 bit remains set during the re-payout operation, the first (first) re-payout operation is performed again. In step S684, 1 is set as the number of re-payout operations (step S684), 2 bits during re-payout operation are set (step S685), and the process proceeds to step S666.

ステップS676において、再払出動作中2ビットがセットされていることを確認したら、払出制御用CPU371は、再払出動作中2ビットをリセットし(ステップS686)、払出球検知ビットがセットされていたら、すなわち、再払出動作で遊技球が払い出されていたらステップS683に移行して残りの未払出を分を解消することを試みる。払出球検知ビットがセットされていなかったら、2回の再払出処理を実行しても遊技球が払い出されなかった(払出個数カウントスイッチ301が遊技球を検出しなかった)として、エラーフラグにおける払出ケースエラービットをセットする(ステップS688)。そして、処理を終了する。   In step S676, when it is confirmed that the 2 bits during re-payout operation are set, the payout control CPU 371 resets 2 bits during the re-payout operation (step S686), and if the payout ball detection bit is set, That is, if the game ball is paid out by the re-payout operation, the process proceeds to step S683 to try to eliminate the remaining unpaid out. If the payout ball detection bit is not set, it is determined that the game ball has not been paid out even if the re-payout process is executed twice (the payout number count switch 301 has not detected a game ball). A payout case error bit is set (step S688). Then, the process ends.

以上のように、球貸し処理に係る再払出処理(補正払出処理)において連続して2回の再払出動作を行っても遊技球が1個も払い出されない場合には、遊技球の払出動作不良として、払出個数カウントスイッチ未通過エラービット(払出ケースエラービット)がセットされる。   As described above, if one game ball is not paid out even if two re-payout operations are continuously performed in the re-payout process (corrected payout process) related to the ball lending process, a game ball payout operation is performed. As a failure, a payout count switch non-passing error bit (payout case error bit) is set.

図47は、払出モータ制御処理(ステップS768)において実行される球噛み検出処理を説明するためのタイミング図である。払出モータ制御処理における払出モータ定速処理(ステップS524)では、払出制御用CPU371は、払出モータ位置センサ295の検出信号を監視している。払出モータ位置センサ295の検出信号は、例えば、払出モータ289と連動して回転するカムが1回転する毎に2回オン状態になる。カムが1回転する毎に検出信号が2回出力されるようにするために、カムにおいて、払出モータ位置センサ295における発光部からの光を受ける部分における2箇所(軸に対して対称な位置)に反射体が設けられている。そして、払出モータ位置センサ295における受光部の出力を検出信号とする。   FIG. 47 is a timing chart for explaining the ball biting detection process executed in the payout motor control process (step S768). In the payout motor constant speed process (step S524) in the payout motor control process, the payout control CPU 371 monitors the detection signal of the payout motor position sensor 295. The detection signal of the payout motor position sensor 295 is turned on twice, for example, every time the cam that rotates in conjunction with the payout motor 289 rotates once. In order for the detection signal to be output twice each time the cam rotates once, the cam has two locations in the portion that receives light from the light emitting portion in the payout motor position sensor 295 (positions symmetrical with respect to the axis) Is provided with a reflector. The output of the light receiving unit in the dispensing motor position sensor 295 is used as a detection signal.

従って、払出制御用CPU371は、払出モータ289に対して1/2回転以上のステップ数の励磁パターンを与えたにもかかわらず、払出モータ位置センサ295の検出信号がオン状態にならない場合には、実際には、カムの部分等にごみなどの異物が付着して遊技球が詰まった(球噛みが生じた)こと等に起因して払出モータ289が回転せず、その結果、カムが回転していないと判断することができる。   Therefore, even if the payout control CPU 371 gives an excitation pattern having a step number of 1/2 rotation or more to the payout motor 289, the detection signal of the payout motor position sensor 295 does not turn on. Actually, the payout motor 289 does not rotate due to foreign matter such as dust adhering to the cam portion and the like, and the game ball is clogged (ball biting has occurred). As a result, the cam rotates. It can be judged that it is not.

この実施の形態では、払出モータ289は、16ステップ(1ステップあたり2.087ms)分の励磁パターンを受けると1回転して1個の遊技球を払い出す。そして、払出制御用CPU371は、例えば、図52に示すように、払出制御用CPU371は、払出モータ289に対して8ステップ分の励磁パターンを与える毎に払出モータ位置センサ295の検出信号を確認して、払出モータ289が回転しているか否か判定する。そして、5回連続して同一状態(払出モータ位置センサ295の検出信号がオフ状態が5回連続、またはオン状態が5回連続)であったら、球噛みが生じたとして、払出モータ制御処理において球噛み解除処理を実行する。   In this embodiment, when the payout motor 289 receives an excitation pattern for 16 steps (2.087 ms per step), it makes one rotation and pays out one game ball. For example, as shown in FIG. 52, the payout control CPU 371 checks the detection signal of the payout motor position sensor 295 every time the payout motor 371 gives an excitation pattern for 8 steps to the payout motor 289. Thus, it is determined whether or not the payout motor 289 is rotating. If the same state is detected five times continuously (the detection signal of the payout motor position sensor 295 is OFF for five times continuously or ON is continuously five times), it is determined that ball engagement has occurred. A ball biting release process is executed.

払出制御用CPU371は、球噛み解除処理において、図48に示すように、払出モータ289を高速回転させる処理と低速回転させる処理とを所定回(例えば9回)繰り返す。そして、払出モータ289に対して8ステップ分の励磁パターンを与える毎に払出モータ位置センサ295の検出信号を確認して、払出モータ289が回転しているか否か判定する。検出信号によって払出モータ289の回転が復旧したと判断される場合には、球噛み解除処理を終了して、通常の球払出処理に戻る。   As shown in FIG. 48, the payout control CPU 371 repeats a process of rotating the payout motor 289 at a high speed and a process of rotating at a low speed a predetermined number of times (for example, 9 times). Each time an excitation pattern for 8 steps is given to the payout motor 289, the detection signal of the payout motor position sensor 295 is checked to determine whether or not the payout motor 289 is rotating. If it is determined by the detection signal that the rotation of the payout motor 289 has been restored, the ball biting release process is terminated and the normal ball payout process is returned to.

高速回転させる処理と低速回転させる処理とを所定回実行しても払出モータ位置センサ295の検出信号に変化が生じなかった場合には、エラーフラグのうち、球噛みエラービット(払出ケースエラービット)をセットする。なお、払出ケースエラービットがセットされている場合には、払出制御用CPU371は、払出モータ289を駆動しない。また、払出ケースエラービットがリセットされると(図50におけるステップS807参照)、払出制御用CPU371は、払出モータ289を駆動できる状態に戻る。   If no change occurs in the detection signal of the payout motor position sensor 295 even if the high-speed rotation processing and low-speed rotation processing are executed a predetermined number of times, a ball biting error bit (payout case error bit) in the error flag Set. When the payout case error bit is set, the payout control CPU 371 does not drive the payout motor 289. When the payout case error bit is reset (see step S807 in FIG. 50), the payout control CPU 371 returns to a state where the payout motor 289 can be driven.

このように、払出制御手段は、払出手段の動作状態を監視する駆動状態監視手段と、駆動状態監視手段が払出手段の動作不良を検出したときに払出手段の駆動を停止させる駆動停止手段とを含む。   In this way, the payout control means includes the drive state monitoring means for monitoring the operating state of the payout means, and the drive stop means for stopping the drive of the payout means when the drive state monitoring means detects a malfunction of the payout means. Including.

次に、エラー処理について説明する。図49は、エラーの種類とエラー表示用LED374の表示との関係等を示す説明図である。図49に示すように、主基板31からの接続確認信号がオフ状態になった場合には、払出制御用CPU371は、主基板未接続エラーとして、エラー表示用LED374に「1」を表示する制御を行う。払出個数カウントスイッチ301の断線または払出個数カウントスイッチ301の部分において球詰まりが発生した場合には、払出スイッチ異常検知エラー1として、エラー表示用LED374に「2」を表示する制御を行う。なお、払出個数カウントスイッチ301の断線または払出個数カウントスイッチ301の部分において球詰まりが発生したことは、払出個数カウントスイッチ301の検出信号がオフ状態にならなかったことによって判定される。   Next, error processing will be described. FIG. 49 is an explanatory diagram showing the relationship between the type of error and the display of the LED 374 for error display. As shown in FIG. 49, when the connection confirmation signal from the main board 31 is turned off, the payout control CPU 371 displays “1” on the error display LED 374 as a main board non-connection error. I do. When the disconnection of the payout count switch 301 or a ball clogging occurs at the payout count switch 301, the error display LED 374 is controlled to display “2” as the payout switch abnormality detection error 1. The disconnection of the payout number count switch 301 or the occurrence of ball clogging in the payout number count switch 301 is determined by the detection signal of the payout number count switch 301 not being turned off.

遊技球の払出動作中でないにも関わらず払出個数カウントスイッチ301の検出信号がオン状態になった場合には、払出スイッチ異常検知エラー2として、エラー表示用LED374に「3」を表示する制御を行う。払出モータ289の回転異常または遊技球が払い出されたにも関わらず払出個数カウントスイッチ301の検出信号がオン状態にならない場合には、払出ケースエラーとして、エラー表示用LED374に「4」を表示する制御を行う。払出個数カウントスイッチ301の検出信号がオン状態にならないことの具体的な検出方法は既に説明したとおりである。不正なタイミングで賞球REQ信号がオン状態になった場合、または不正なタイミングで賞球REQ信号がオフ状態になった場合には、賞球REQ信号エラーとして、エラー表示用LED374に「5」を表示する制御を行う。不正なタイミングで賞球REQ信号がオン状態またはオフ状態になったことの具体的な検出方法は既に説明したとおりである。   When the detection signal of the payout number count switch 301 is turned on even though the game ball is not paying out, a control for displaying “3” on the error display LED 374 as a payout switch abnormality detection error 2 is performed. Do. If the detection signal of the payout count switch 301 does not turn on despite the rotation abnormality of the payout motor 289 or the game ball being paid out, “4” is displayed on the error display LED 374 as a payout case error. Control. The specific method for detecting that the detection signal of the payout number count switch 301 is not turned on is as described above. When the prize ball REQ signal is turned on at an improper timing, or when the prize ball REQ signal is turned off at an improper timing, “5” is displayed in the error display LED 374 as a prize ball REQ signal error. Control to display. The specific method for detecting that the prize ball REQ signal is turned on or off at an incorrect timing is as described above.

また、下皿満タン状態すなわち満タンスイッチ48がオン状態になった場合には、満タンエラーとして、エラー表示用LED374に「6」を表示する制御を行う。補給球の不足状態すなわち球切れスイッチ187がオン状態になった場合には、球切れエラーとして、エラー表示用LED374に「7」を表示する制御を行う。   Further, when the lower pan is full, that is, when the full switch 48 is turned on, control is performed to display “6” on the LED 374 for error display as a full error. When the supply ball is insufficient, that is, when the ball break switch 187 is turned on, control is performed to display “7” on the error display LED 374 as a ball break error.

さらに、カードユニット50からのVL信号がオフ状態になった場合には、プリペイドカードユニット未接続エラーとして、エラー表示用LED374に「8」を表示する制御を行う。不正なタイミングでカードユニット50と通信がなされた場合には、プリペイドカードユニット通信エラーとして、エラー表示用LED374に「9」を表示する制御を行う。なお、プリペイドカードユニット通信エラーは、プリペイドカードユニット制御処理(ステップS764)において検出される。   Further, when the VL signal from the card unit 50 is turned off, control is performed to display “8” on the error display LED 374 as a prepaid card unit unconnected error. When communication with the card unit 50 is performed at an incorrect timing, control is performed to display “9” on the error display LED 374 as a prepaid card unit communication error. The prepaid card unit communication error is detected in the prepaid card unit control process (step S764).

また、電力供給開始時において主基板31から払出起動コマンドを受信しなかったことに起因してセットされた起動エラービットがセットされた場合には、エラー表示用LED374に「A」を表示する制御を行う。   In addition, when the start error bit set due to not receiving the payout start command from the main board 31 at the start of power supply is set, control for displaying “A” on the error display LED 374. I do.

以上のエラーのうち、払出スイッチ異常検知エラー2、払出ケースエラー、賞球REQ信号エラーまたは起動エラーが発生した後、エラー解除スイッチ375が操作されエラー解除スイッチ375から操作信号が出力されたら(オン状態になったら)、払出制御手段は、エラーが発生する前の状態に復帰する。   Among the above errors, after a payout switch abnormality detection error 2, a payout case error, a prize ball REQ signal error or a start-up error occurs, the error release switch 375 is operated and an operation signal is output from the error release switch 375 (ON When the state is reached, the payout control means returns to the state before the error occurred.

なお、起動エラーについては、エラー解除スイッチ375から操作信号が出力されても、エラーが発生する前の状態に復帰しないように構成してもよい。   As for the startup error, even if an operation signal is output from the error release switch 375, it may be configured not to return to the state before the error occurred.

図50は、ステップS757のエラー処理を示すフローチャートである。エラー処理において、払出制御用CPU371は、エラーフラグをチェックし、そのうちのセットされているビットが、払出スイッチ異常検知エラー2、払出ケースエラー、賞球REQ信号エラーまたは起動エラービットのみ(4つのうちのいずれかのビットのみ、4つのうちの2ビットのみ、4つのうちの3ビットのみ、またはそれら4ビットのみ)であるか否か確認する(ステップS801)。セットされているビットがそれらのみである場合には、エラー解除スイッチ375から操作信号がオン状態になったか否か確認する(ステップS802)。なお、払出制御用CPU371は、払出ケースモータエラーのエラービットがセットされているエラー状態において、払出個数カウントスイッチ301が遊技球の払い出しを検出したとしても、エラー解除スイッチ375からの操作信号がオン状態にならない限り、払出ケースモータエラーのエラービットをリセットしない(ステップS803〜S807参照)。すなわち、払出検出手段が未だ払い出されていない景品遊技媒体の払出を検出してもエラー状態を継続させる。操作信号がオン状態になったら、エラー復帰時間をエラー復帰前タイマにセットする(ステップS803)。エラー復帰時間は、エラー解除スイッチ375が操作されてから、実際にエラー状態から通常状態に復帰するまでの時間である。   FIG. 50 is a flowchart showing the error processing in step S757. In the error processing, the payout control CPU 371 checks the error flag, and the set bits are only the payout switch abnormality detection error 2, the payout case error, the winning ball REQ signal error, or the start error bit (out of four). It is confirmed whether or not only one of the two bits is, only two of the four bits, only three of the four bits, or only four of them (step S801). If only those bits are set, it is confirmed whether or not the operation signal is turned on from the error release switch 375 (step S802). The payout control CPU 371 does not turn on the operation signal from the error release switch 375 even if the payout number count switch 301 detects the payout of the game ball in the error state in which the error bit of the payout case motor error is set. Unless it becomes a state, the error bit of the payout case motor error is not reset (see steps S803 to S807). That is, even if the payout detecting means detects payout of a prize game medium that has not been paid out, the error state is continued. When the operation signal is turned on, the error recovery time is set in the pre-error recovery timer (step S803). The error recovery time is the time from when the error release switch 375 is operated until when the error is actually returned to the normal state.

エラー解除スイッチ375から操作信号がオン状態でない場合には、エラー復帰前タイマの値を確認する(ステップS804)。エラー復帰前タイマの値が0であれば、すなわち、エラー復帰前タイマがセットされていなければ、ステップS808に移行する。エラー復帰前タイマがセットされていれば、エラー復帰前タイマの値を−1し(ステップS805)、エラー復帰前タイマの値が0になったら(ステップS806)、エラーフラグのうちの、払出スイッチ異常検知エラー2、払出ケースエラーおよび賞球REQ信号エラーのビットをリセットし(ステップS807)、ステップS808に移行する。   If the operation signal from the error release switch 375 is not on, the value of the timer before error recovery is confirmed (step S804). If the value of the timer before error recovery is 0, that is, if the timer before error recovery is not set, the process proceeds to step S808. If the pre-error recovery timer is set, the value of the pre-error recovery timer is decremented by -1 (step S805). If the pre-error recovery timer value becomes 0 (step S806), the payout switch of the error flag is set. The bits of the abnormality detection error 2, the payout case error and the prize ball REQ signal error are reset (step S807), and the process proceeds to step S808.

なお、ステップS807の処理が実行されるときに、払出スイッチ異常検知エラー2、払出ケースエラーおよび賞球REQ信号エラーのビットのうちには、セット状態ではないエラービットがある場合もあるが、セット状態にないエラービットをリセットしても何ら問題はない。以上のように、この実施の形態では、払出スイッチ異常検知エラー2、払出ケースエラーまたは賞球REQ信号エラーのビットをセットする原因になったエラー(図54参照)が発生した場合には、エラー解除スイッチ375が押下されることによってエラー解除される。   When the processing of step S807 is executed, there may be an error bit that is not set among the bits of the payout switch abnormality detection error 2, the payout case error, and the prize ball REQ signal error. There is no problem resetting error bits that are not in the state. As described above, in this embodiment, when an error (see FIG. 54) that causes the setting of the payout switch abnormality detection error 2, the payout case error, or the prize ball REQ signal error bit occurs, an error occurs. The error is released when the release switch 375 is pressed.

ステップS807の処理が実行されて払出ケースエラービットがリセットされた場合には、払出制御コードが「2」(図49〜図51に示す払出通過待ち処理の実行に対応)であって、賞球未払出個数カウンタの値または球貸し未払出個数カウンタの値が0でないときには、遊技球払出のリトライ動作が開始される。つまり、次にステップS766の賞球球貸し制御処理が実行されるときにステップS612の払出通過待ち処理が実行されると、再び、再払出処理が行われる。例えば、賞球払出処理が行われていた場合には、賞球未払出個数カウンタの値が0でないときには、ステップS654からステップS659に移行し、ステップS659においてエラービットがリセット状態であることが確認されるので、ステップS662以降の再払出処理を開始するための処理が再度実行され、再払出処理が実行される。なお、エラー解除スイッチ375が押下されることによってリセットされた払出ケースエラービットに関して、そのビットがセットされたときには(ステップS672が実行されたとき)、払出制御タイマは既にタイムアップしている。従って、ステップS807の処理が実行されて払出ケースエラービットがリセットされた場合には、次に払出通過待ち処理が実行されるときには、ステップS652の判断において払出制御タイマ=0と判定される。また、払出ケースエラービットがセットされたときには払出球検知ビットは0である(ステップS661の判断で払出球検知ビットは0でないとステップS672が実行されないので)。従って、ステップS659においてエラービットがリセット状態であることが確認されると、必ずステップS662が実行される。つまり、必ず、再払出処理が実行される。   When the process of step S807 is executed and the payout case error bit is reset, the payout control code is “2” (corresponding to the execution of the payout passing waiting process shown in FIGS. 49 to 51), and the prize ball When the value of the unpaid-out number counter or the value of the ball-lending unpaid-out number counter is not 0, a retry operation for game ball payout is started. That is, when the award ball lending control process of step S766 is executed next, when the payout passing waiting process of step S612 is executed, the repayment process is performed again. For example, if a prize ball payout process has been performed and the value of the prize ball unpaid number counter is not 0, the process proceeds from step S654 to step S659, and it is confirmed in step S659 that the error bit is in a reset state. Therefore, the process for starting the re-payout process after step S662 is executed again, and the re-payout process is executed. Regarding the payout case error bit reset by pressing the error release switch 375, when the bit is set (when step S672 is executed), the payout control timer has already expired. Therefore, when the process in step S807 is executed and the payout case error bit is reset, the payout control timer = 0 is determined in the determination in step S652 when the payout passage waiting process is executed next. Further, when the payout case error bit is set, the payout ball detection bit is 0 (since step S672 is not executed unless the payout ball detection bit is 0 according to the determination in step S661). Therefore, step S662 is always executed whenever it is confirmed in step S659 that the error bit is in the reset state. That is, the re-payout process is always executed.

以上のように、払出制御手段は、球払出装置97が遊技球の払い出しを行ったにもかかわらず払出個数カウントスイッチ301が1個も遊技球を検出しなかったときには遊技球を払い出すためのリトライ動作をあらかじめ決められた所定回(例えば2回)を限度として球払出装置97に実行させる補正払出制御を行った後、払出個数カウントスイッチ301が1個も遊技球を検出しなかったことが検出されたときには(図45のステップS661以降を参照)、払い出しに関わる制御状態をエラー状態に移行させ、エラー状態においてエラー解除スイッチ375からエラー解除信号が出力されたことを条件に再度補正払出制御を行わせる補正払出制御再起動処理を実行する。   As described above, the payout control means is used to pay out a game ball when the payout number count switch 301 detects no game ball even though the ball payout device 97 pays out a game ball. After performing the correct payout control for causing the ball payout device 97 to execute the retry operation for a predetermined number of times (for example, twice) as a limit, the payout number count switch 301 has detected no game balls. When it is detected (see step S661 and after in FIG. 45), the control state related to the payout is shifted to an error state, and corrected payout control is performed again on condition that an error release signal is output from the error release switch 375 in the error state. The corrected payout control restart process is executed.

さらに、エラー状態における再払出処理の実行中(具体的には払出ケースエラーをセットする前の再払出処理中およびエラー解除スイッチ375押下後の再払出処理中)でも、図41に示すステップS601〜S604の処理は実行されている。すなわち、払い出しに関わるエラーが生じているときでも、遊技球が払出個数カウントスイッチ301を通過すれば、賞球未払出個数カウンタや球貸し未払出個数カウンタの値が減算される。従って、エラー状態から復帰したときの賞球未払出個数カウンタや球貸し未払出個数カウンタの値は、実際に払い出された遊技球数を反映した値になっている。すなわち、払い出しに関わるエラーが発生しても、実際に払い出した遊技球数を正確に管理することができる。   Further, even during re-payout processing in an error state (specifically, during re-payout processing before setting a payout case error and during re-payout processing after the error release switch 375 is pressed), steps S601 to S601 shown in FIG. The process of S604 is being executed. That is, even when an error relating to payout occurs, if the game ball passes the payout number count switch 301, the value of the award ball unpaid number counter or the ball lending unpaid number counter is subtracted. Therefore, the value of the award ball unpaid number counter or the ball lending unpaid number counter when returning from the error state is a value reflecting the number of game balls actually paid out. That is, even if an error related to payout occurs, the number of game balls actually paid out can be accurately managed.

また、図44〜図46に示された払出通過待ち処理において、再払出処理が実行された結果、遊技球が払い出されたことが確認されたときでも、払出ケースエラーのビットはリセットされない。払出ケースエラーのビットがリセットされるのは、あくまでも、エラー解除スイッチ375が操作されたとき(具体的は、操作後エラー復帰時間が経過したとき)である(ステップS802,S807)。すなわち、遊技球が払出個数カウントスイッチ301を通過したこと等にもとづいて自動的に払出ケースエラー(払出不足エラー)の状態が解除されるということはなく、人為的な操作を経ないと払出ケースエラーは解除されない。従って、遊技店員等は、確実に払出不足が発生したことを認識することができる。   Also, in the payout passing waiting process shown in FIGS. 44 to 46, even when it is confirmed that the game ball has been paid out as a result of the re-payout process, the payout case error bit is not reset. The bit of the payout case error is reset only when the error release switch 375 is operated (specifically, when an error return time after operation has elapsed) (steps S802 and S807). That is, the state of the payout case error (payout shortage error) is not automatically canceled based on the fact that the game ball has passed the payout number count switch 301, etc. The error is not cleared. Therefore, the game store clerk and the like can surely recognize that a shortage of payout has occurred.

エラー解除スイッチ375が操作されたことによってハードウェア的にリセット(払出制御用CPU371に対するリセット)がかかるように構成されている場合には、エラー解除スイッチ375が操作されたことによって例えば賞球未払出個数カウンタの値もクリアされてしまう。しかし、この実施の形態では、払出制御手段が、エラー解除スイッチ375が操作されたことによって再払出動作を再び行うように構成されているので、確実に払出処理が実行され、遊技者に不利益を与えないようにすることができる。   When the error cancel switch 375 is operated so as to be reset in hardware (reset to the payout control CPU 371), the error cancel switch 375 is operated, for example, a prize ball has not been paid out. The value of the number counter is also cleared. However, in this embodiment, since the payout control means is configured to perform the re-payout operation again by operating the error release switch 375, the payout process is executed reliably, which is disadvantageous to the player. Can not be given.

ステップS808では、払出制御用CPU371は、満タンスイッチ48の検出信号を確認する。満タンスイッチ48の検出信号が出力されていれば(オン状態であれば)、エラーフラグのうちの満タンエラービットをセットする(ステップS809)。満タンスイッチ48の検出信号がオフ状態であれば、満タンエラービットをリセットする(ステップS810)。   In step S808, the payout control CPU 371 checks the detection signal of the full tank switch 48. If the detection signal of the full tank switch 48 is output (if it is in the ON state), the full tank error bit in the error flag is set (step S809). If the detection signal of the full tank switch 48 is in the OFF state, the full tank error bit is reset (step S810).

また、払出制御用CPU371は、球切れスイッチ187の検出信号を確認する(ステップS811)。球切れスイッチ187の検出信号が出力されていれば(オン状態であれば)、エラーフラグのうちの球切れエラービットをセットする(ステップS812)。球切れスイッチ187の検出信号がオフ状態であれば、球切れエラービットをリセットする(ステップS813)。なお、球切れエラービットをセットされているときには、ステップS771の表示制御処理において、出力ポート1バッファにおける球切れLED52に対応したビットを点灯状態に対応した値にする。   Also, the payout control CPU 371 checks the detection signal of the ball break switch 187 (step S811). If the detection signal of the ball break switch 187 is output (if it is on), the ball break error bit in the error flag is set (step S812). If the detection signal of the ball break switch 187 is OFF, the ball break error bit is reset (step S813). When the ball break error bit is set, the bit corresponding to the ball break LED 52 in the output port 1 buffer is set to a value corresponding to the lighting state in the display control process of step S771.

さらに、払出制御用CPU371は、主基板31からの接続確認信号の状態を確認し(ステップS815)、接続確認信号が出力されていなければ(オフ状態であれば)、主基板未接続エラービットをセットする(ステップS816)。また、接続確認信号が出力されていれば(オン状態であれば)、主基板未接続エラービットをリセットする(ステップS817)。なお、ステップS815等の処理を実行することによって通信に関わる異常を検出する通信異常検出手段は払出制御手段に含まれるので、払出制御基板37に搭載されていることになる。   Further, the payout control CPU 371 checks the state of the connection confirmation signal from the main board 31 (step S815). If the connection confirmation signal is not output (if it is in the off state), the main board unconnected error bit is set. Set (step S816). If the connection confirmation signal is output (if it is on), the main board non-connection error bit is reset (step S817). The communication abnormality detection means for detecting an abnormality related to communication by executing the processing in step S815 and the like is included in the payout control board 37 because it is included in the payout control means.

また、払出制御用CPU371は、各スイッチの検出信号の状態が設定される各スイッチタイマのうち払出個数カウントスイッチ301に対応したスイッチタイマの値を確認し、その値がスイッチオン最大時間(例えば「240」)を越えていたら(ステップS818)、エラーフラグのうち払出スイッチ異常検知エラー1のビットをセットする(ステップS819)。また、払出個数カウントスイッチ301に対応したスイッチタイマの値がスイッチオン最大時間以下であれば、払出スイッチ異常検知エラー1のビットをリセットする(ステップS820)。なお、各スイッチタイマの値は、ステップS761のスイッチチェック処理において、各スイッチの検出信号を入力する入力ポートの状態がスイッチオン状態であれば+1され、オフ状態であれば0クリアされる。従って、払出個数カウントスイッチ301に対応したスイッチタイマの値がスイッチオン最大時間を越えていたということは、スイッチオン最大時間を越えて払出個数カウントスイッチ301がオン状態になっていることを意味し、払出個数カウントスイッチ301の断線または払出個数カウントスイッチ301の部分で遊技球が詰まっていると判断される。   Further, the payout control CPU 371 checks the value of the switch timer corresponding to the payout number count switch 301 among the switch timers in which the state of the detection signal of each switch is set, and the value is the switch on maximum time (for example, “ 240 ") (step S818), the bit of the payout switch abnormality detection error 1 is set in the error flag (step S819). If the value of the switch timer corresponding to the payout number count switch 301 is less than the switch-on maximum time, the bit of the payout switch abnormality detection error 1 is reset (step S820). Note that the value of each switch timer is incremented by 1 when the state of the input port to which the detection signal of each switch is input is switched on in the switch check processing of step S761, and cleared by 0 when it is off. Accordingly, the fact that the value of the switch timer corresponding to the payout number count switch 301 exceeds the switch on maximum time means that the payout number count switch 301 is in the on state exceeding the switch on maximum time. Then, it is determined that the game ball is clogged at the disconnection of the payout number count switch 301 or at the portion of the payout number count switch 301.

また、払出制御用CPU371は、払出個数カウントスイッチ301に対応したスイッチタイマの値がスイッチオン判定値(例えば「2」)になった場合に(ステップS821)、球貸し動作中フラグおよび賞球動作中フラグがともにリセット状態であれば、払出動作中でないのに払出個数カウントスイッチ301を遊技球が通過したとして、エラーフラグのうち払出スイッチ異常検知エラー2のビットをセットする(ステップS822,S823)。また、球貸し動作中フラグまたは賞球動作中フラグがセットされていれば、払出スイッチ異常検知エラー2のビットをリセットする(ステップS824)。   Further, the payout control CPU 371, when the value of the switch timer corresponding to the payout number count switch 301 becomes a switch-on determination value (eg, “2”) (step S821), the ball lending operation flag and the winning ball operation If both the middle flags are in the reset state, the game ball passes through the payout number count switch 301 even though the payout operation is not in progress, and the bit of the payout switch abnormality detection error 2 is set in the error flag (steps S822 and S823). . If the ball lending operation flag or the winning ball operation flag is set, the bit of the payout switch abnormality detection error 2 is reset (step S824).

さらに、払出制御用CPU371は、カードユニット50からのVL信号の入力状態を確認し(ステップS825)、VL信号が入力されていなければ(オフ状態であれば)、エラーフラグのうちプリペイドカードユニット未接続エラービットをセットする(ステップS826)。また、VL信号が入力されていれば(オン状態であれば)、プリペイドカードユニット未接続エラービットをリセットする(ステップS827)。   Further, the payout control CPU 371 checks the input state of the VL signal from the card unit 50 (step S825). If the VL signal is not input (if it is in the OFF state), the prepaid card unit not yet out of the error flags is displayed. A connection error bit is set (step S826). If the VL signal is input (if it is on), the prepaid card unit unconnected error bit is reset (step S827).

なお、ステップS771の表示制御処理では、エラーフラグ中のエラービットに応じた表示(数値表示)による報知をエラー表示用LED374によって行う。この実施の形態では、主基板31に搭載された遊技制御手段と払出制御基板37に搭載された払出制御手段とが賞球払出に関して双方向通信を行うのであるが、通信エラーをエラー表示用LED374によって報知することができる。   In the display control process of step S771, notification by display (numerical value display) corresponding to the error bit in the error flag is performed by the error display LED 374. In this embodiment, the game control means mounted on the main board 31 and the payout control means mounted on the payout control board 37 perform bi-directional communication with respect to prize ball payout, but a communication error is indicated by an error display LED 374. Can be notified.

また、通信エラーは、払出制御手段の側で検出されるので、遊技制御手段と払出制御手段とが賞球払出に関して双方向通信を行うようにしても、遊技制御手段の負担を増すことなく通信エラーを検出できる。   Further, since the communication error is detected on the payout control means side, even if the game control means and the payout control means perform bi-directional communication with respect to the prize ball payout, the communication without increasing the burden on the game control means. Can detect errors.

さらに、この実施の形態では、エラー表示用LED374によって視覚的にエラー報知を行うようにしたが、報知の態様は視覚的なものに限られない。例えば、払出制御基板37にブザー等の音発生手段を搭載したり、払出制御基板37と電気的に接続されブザー等を搭載したブザー基板を設け、ブザー等によってエラー報知を行うようにしてもよい。また、スピーカ等の音声出力手段を用いて、音声によってエラーが発生したこととエラーの種類とを報知するようにしてもよい。   Furthermore, in this embodiment, error notification is visually performed by the error display LED 374, but the notification mode is not limited to visual. For example, sound generation means such as a buzzer may be mounted on the payout control board 37, or a buzzer board that is electrically connected to the payout control board 37 and mounted with a buzzer, etc., and an error notification may be provided by the buzzer or the like. . In addition, an audio output means such as a speaker may be used to notify that an error has occurred by voice and the type of error.

なお、この実施の形態では、払い出しに関わるエラーが発生したことを、遊技機裏面に設置されている払出制御基板37に搭載されているエラー表示LED374によって報知するようにしたが、遊技機裏面の他の箇所(例えば球払出装置97等が集中配置された払出ユニット)に報知手段を搭載してもよい。さらに、遊技機の表側に設置されている表示器(例えば賞球LED51)によって報知するようにしてもよい。払出制御用CPU371は、表示制御処理において、賞球REQ信号がオン状態であるときに、賞球LED51を点灯するための制御を行い、賞球REQ信号がオフ状態になったら、賞球LED51を消灯するための制御を行うのであるが、払い出しに関わるエラーが発生した場合には、例えば、賞球LED51を点滅させることによって、払い出しに関わるエラーが発生したことを報知する。遊技機の表側に設置されている表示器によってエラー報知すれば、遊技店員等がより容易にエラーの発生を認識できる。また、エラー表示LED374による報知と遊技機の表側に設置されている表示器による報知とを併用してもよい。   In this embodiment, the error display LED 374 mounted on the payout control board 37 installed on the back side of the gaming machine is informed that an error relating to the payout has occurred. You may mount an alerting | reporting means in other locations (For example, the payout unit in which the ball payout apparatus 97 etc. were concentratedly arranged). Furthermore, you may make it alert | report by the indicator (for example, prize ball LED51) installed in the front side of the gaming machine. In the display control process, the payout control CPU 371 performs control for turning on the prize ball LED 51 when the prize ball REQ signal is on. When the prize ball REQ signal is off, the prize ball LED 51 is displayed. Control for turning off the light is performed. When an error relating to payout occurs, for example, the prize ball LED 51 is blinked to notify that an error related to payout has occurred. If an error is notified by a display device installed on the front side of the gaming machine, the game shop clerk can more easily recognize the occurrence of the error. Moreover, you may use together the alerting | reporting by error display LED374, and the alerting | reporting by the indicator installed in the front side of the gaming machine.

図52(A)は、払出ケースエラー(払出不足エラー)の発生の様子を示すタイミング図であり、図52(B)は、エラー解除スイッチ375の操作時の様子を示すタイミング図である。   FIG. 52A is a timing diagram showing a state of occurrence of a payout case error (payout shortage error), and FIG. 52B is a timing diagram showing a state when the error release switch 375 is operated.

図52(A)に示すように、所定個の遊技球を払い出すために払出モータ289を回転させ、回転停止後、最後に払い出されたはずの遊技球が払出個数カウントスイッチ301を通過した後に(この例では402.087ms後に)、未払出の遊技球があるか否かが確認され(ステップS654の判定に相当)、未払出の遊技球があれば、再払出動作が実行される。図52(A)には、2回の再払出動作が実行された例が示されている。そして、2回の再払出動作が実行された場合に、払出ケースエラーと判定され(ステップS672の判定に相当)、ステップS771の表示制御処理によってエラー表示LED374に「4」が表示される(図49参照)。   As shown in FIG. 52 (A), the payout motor 289 is rotated in order to pay out a predetermined number of game balls, and after the rotation stops, the game ball that should have been paid out last passes the payout number count switch 301. Later (after 402.087 ms in this example), it is confirmed whether or not there is an unpaid game ball (corresponding to the determination in step S654), and if there is an unpaid game ball, a re-payout operation is executed. FIG. 52A shows an example in which two re-payout operations are executed. When two re-payout operations are executed, it is determined as a payout case error (corresponding to the determination in step S672), and “4” is displayed on the error display LED 374 by the display control process in step S771 (FIG. 49).

また、図52(B)に示すように、エラー解除スイッチ375が操作されると、エラー解除時間の経過後に、再び、再払出動作が開始される。なお、図57(B)に示すように、再び再払出動作が開始されるときに、エラー表示LED374における「4」の表示が消去される。すなわち、エラー解除スイッチ375の操作後に補正払出制御が行われているときには払出不足のエラーを示す報知は行われていない。   As shown in FIG. 52B, when the error release switch 375 is operated, the re-payout operation is started again after the error release time has elapsed. As shown in FIG. 57B, when the re-payout operation is started again, the display of “4” on the error display LED 374 is erased. That is, when the corrected payout control is performed after the operation of the error release switch 375, a notification indicating an insufficient payout error is not performed.

図53および図54は、表示制御処理(ステップS759)を示すフローチャートである。表示制御処理において、払出制御用CPU371は、RAMに形成されている1バイトの点滅タイマの値を1加算する(ステップS571)。そして、エラーフラグのうち球切れエラービットがセットされていたら(ステップS572)、出力ポート1バッファにおける球切れLED出力ビットをセットする(ステップS573)。球切れエラービットがセットされていなかったら、出力ポート1バッファにおける球切れLED出力ビットをリセットする(ステップS574)。なお、出力ポート1バッファの内容は、ステップS772の出力処理において出力ポート1に出力される。   53 and 54 are flowcharts showing the display control process (step S759). In the display control process, the payout control CPU 371 adds 1 to the value of the 1-byte blinking timer formed in the RAM (step S571). If the ball break error bit is set in the error flag (step S572), the ball break LED output bit in the output port 1 buffer is set (step S573). If the ball break error bit is not set, the ball break LED output bit in the output port 1 buffer is reset (step S574). Note that the contents of the output port 1 buffer are output to the output port 1 in the output process of step S772.

また、払出制御用CPU371は、主制御未接続エラービットがセットされていない場合には(ステップS575)、賞球払出中(払出制御状態フラグにおける賞球動作中フラグがセット)であれば(ステップS576)、出力ポート1バッファにおける賞球LED出力ビットをセットする(ステップS577)。賞球払出中でなければ、出力ポート1バッファにおける賞球LED出力ビットをリセットする(ステップS578)。   Further, when the main control unconnected error bit is not set (step S575), the payout control CPU 371 determines that the winning ball is being paid out (the winning ball operating flag in the payout control state flag is set) (step S575). In step S576, the prize ball LED output bit in the output port 1 buffer is set (step S577). If no prize ball is being paid out, the prize ball LED output bit in the output port 1 buffer is reset (step S578).

さらに、払出制御用CPU371は、エラーフラグにおいて、払出スイッチ異常検知エラー2、払出ケースエラー、賞球REQ信号エラーおよび起動エラー(エラー解除スイッチ375によって解除可能エラー)の各ビット以外のビットがセットされている場合には、ステップS585に移行する。エラーフラグにおいてセットされているビットが払出スイッチ異常検知エラー2、払出ケースエラーおよび賞球REQ信号エラーのうちのいずれかまたは複数である場合に、点滅タイマのビット7が「1」であれば(ステップS580)、出力ポート1バッファにおける賞球LED出力ビットをセットする(ステップS581)。点滅タイマのビット7が「1」でなければ、出力ポート1バッファにおける賞球LED出力ビットをリセットする(ステップS582)。ステップS579〜S581の処理によって、人為的な操作によってエラー解除可能なエラーが発生しているときには、その旨が遊技者等から視認可能に報知される。この実施の形態では、賞球LED51の点滅によって報知される。従って、遊技者や遊技店員は、人為的な操作によってエラーを解除して遊技機を通常の状態に戻せるようなエラーが発生していることを容易に認識できる。   Further, the payout control CPU 371 sets bits other than the respective bits of the payout switch abnormality detection error 2, the payout case error, the prize ball REQ signal error, and the start error (error that can be released by the error release switch 375) in the error flag. If yes, the process proceeds to step S585. If bit 7 of the blinking timer is “1” when the bit set in the error flag is one or more of payout switch abnormality detection error 2, payout case error and prize ball REQ signal error ( In step S580), a prize ball LED output bit in the output port 1 buffer is set (step S581). If bit 7 of the blinking timer is not “1”, the prize ball LED output bit in the output port 1 buffer is reset (step S582). When an error that can be corrected by an artificial operation has occurred by the processing of steps S579 to S581, that effect is notified from the player or the like so as to be visible. In this embodiment, the prize ball LED 51 is notified by blinking. Therefore, a player or a game clerk can easily recognize that an error has occurred that can cancel the error and return the gaming machine to a normal state by an artificial operation.

また、払出制御用CPU371は、エラーフラグをロードし(ステップS585)、エラーフラグにおけるエラービットに応じたエラーコード(7SEG表示コード;図54参照)を決定し(ステップS586)、決定したエラーコードを、出力ポート2出力バッファにセットする(ステップS587)。   Further, the payout control CPU 371 loads an error flag (step S585), determines an error code (7SEG display code; see FIG. 54) corresponding to the error bit in the error flag (step S586), and determines the determined error code. The output port 2 is set in the output buffer (step S587).

以上に説明したように、上記の実施の形態では、遊技制御手段が、遊技機に対する電力供給が開始されたときに払出制御手段に対して払出起動コマンドを送信してから(ステップS5)、クリアスイッチ921の検出信号のチェック処理を行い(ステップS7)、払出制御手段は、遊技制御手段から払出起動コマンドを受信したときにクリアスイッチ921の検出信号のチェック処理を行うので(ステップS726,S727,S708)、遊技制御手段がソフトウェア遅延処理を実行するにも関わらず、遊技制御手段と払出制御手段とは、ほぼ同時にクリアスイッチ921の検出信号のチェック処理を行うことになる。よって、一方の制御手段がクリアスイッチ921の検出信号のチェック処理を行ったにも関わらず、他方の制御手段がクリアスイッチ921の検出信号のチェック処理を行わず、一方の制御手段におけるバックアップ記憶内容はクリアされたにも関わらず、他方の制御手段におけるバックアップ記憶内容はクリアされないという状況が発生することが防止される。   As described above, in the above embodiment, the game control means transmits a payout activation command to the payout control means when power supply to the gaming machine is started (step S5), and then clears. The check signal of the switch 921 is checked (step S7), and the payout control means checks the detection signal of the clear switch 921 when receiving a payout start command from the game control means (steps S726, S727, S708) Although the game control means executes the software delay processing, the game control means and the payout control means check the detection signal of the clear switch 921 almost simultaneously. Therefore, although one control means has performed the detection signal check processing of the clear switch 921, the other control means does not perform the detection signal check processing of the clear switch 921, and the backup storage content in one control means. This prevents the situation where the backup storage contents in the other control means are not cleared even though the data is cleared.

また、払出制御手段は、払出起動コマンドの取り込みを指示する取込信号(上記の実施の形態では賞球REQ信号)を払出制御用マイクロコンピュータのマスク可能割込端子に導入し、遊技制御手段から払出起動コマンドが送信されたことを確認しているとき(初期設定処理中である。)には割込禁止状態にして外部割込要求レジスタのビットを確認することによって取込信号の入力を確認する(ステップS701,S721)。よって、取込信号を割込端子に導入するように構成しても、割込の発生によって初期設定処理が正しく行われないという可能性がなくなる。なお、初期設定処理中に割込の発生を許容するように構成すると、割込処理において払出制御用マイクロコンピュータの内部状態が変わり、初期設定処理が正しく行われないおそれがある。   Further, the payout control means introduces a take-in signal (in the above embodiment, a prize ball REQ signal) instructing taking-in of the payout start command into the maskable interrupt terminal of the payout control microcomputer, and from the game control means. When confirming that the payout start command has been sent (the initial setting process is in progress), check the input of the capture signal by checking the bit in the external interrupt request register with interrupts disabled. (Steps S701 and S721). Therefore, even if it is configured to introduce the capture signal to the interrupt terminal, there is no possibility that the initial setting process is not correctly performed due to the occurrence of the interrupt. If an interrupt is allowed during the initial setting process, the internal state of the payout control microcomputer changes during the interrupt process, and the initial setting process may not be performed correctly.

そして、払出制御手段は、初期設定処理および初期化処理を実行した後に実行する払出制御処理では、マスク可能割込端子への取込信号の入力にもとづく割込処理で賞球払出個数を示す賞球制御信号を受信するので(図38参照)、賞球制御信号にもとづく賞球払出個数を迅速に、かつ、正確に受信することができる。   The payout control means, in the payout control process executed after executing the initial setting process and the initialization process, shows a prize indicating the number of prize balls paid out in the interrupt process based on the input of the capture signal to the maskable interrupt terminal. Since the ball control signal is received (see FIG. 38), the number of prize balls paid out based on the prize ball control signal can be received quickly and accurately.

なお、上記の実施の形態では、払出起動コマンド(払出起動指令)と賞球制御信号とは同じ信号線で伝達されたが、それらを伝達する信号線を分けてもよい。また、上記の実施の形態では、払出制御手段は賞球制御信号の受信に応じて賞球BUSY信号を送信しているが、すなわち、賞球制御信号については双方向通信が行われているが、賞球制御信号を、単方向通信(遊技制御手段は払出制御手段から応答をとらない。)によって伝達するようにしてもよい。さらに、上記の実施の形態において用いられていた払出起動コマンドおよび賞球制御信号の形態を他の形態にしてもよい。例えば、1バイトまたは2バイトのコマンドとし、8ビットの信号線で伝達するようにしてもよい。なお、2バイトのコマンドとした場合には、各バイトについて取込信号が送信される。   In the above embodiment, the payout start command (payout start command) and the prize ball control signal are transmitted through the same signal line, but the signal lines for transmitting them may be separated. In the above embodiment, the payout control means transmits the prize ball BUSY signal in response to the reception of the prize ball control signal. That is, the prize ball control signal is bidirectionally communicated. The prize ball control signal may be transmitted by one-way communication (the game control means does not take a response from the payout control means). Furthermore, the form of the payout activation command and the prize ball control signal used in the above embodiment may be changed to another form. For example, a 1-byte or 2-byte command may be transmitted via an 8-bit signal line. When a 2-byte command is used, a capture signal is transmitted for each byte.

さらに、上記の実施の形態では、遊技制御用マイクロコンピュータが、電力供給が開始されたときに、ソフトウェアによって遅延時間を作成するが、図55に示すように、ハードウェアによっても遅延時間を作成するようにしてもよい。図55に示す構成では、CPU56のリセット端子に入力される電源基板910からのリセット信号は、主基板31において、遅延回路69で遅延される。このような構成によれば、ハードウェアによっても遊技制御処理の開始を遅延させるので、遅延処理のためのソフトウェアのデータ容量を削減することができる。   Further, in the above embodiment, the game control microcomputer creates a delay time by software when power supply is started, but also creates a delay time by hardware as shown in FIG. You may do it. In the configuration shown in FIG. 55, the reset signal from the power supply board 910 input to the reset terminal of the CPU 56 is delayed by the delay circuit 69 in the main board 31. According to such a configuration, since the start of the game control process is also delayed by hardware, the data capacity of software for the delay process can be reduced.

なお、上記の各実施の形態のパチンコ遊技機は、主として、始動入賞にもとづいて可変表示部9に可変表示される特別図柄の停止図柄が所定の図柄の組み合わせになると所定の遊技価値が遊技者に付与可能になる第1種パチンコ遊技機であったが、始動入賞にもとづいて開放する電動役物の所定領域への入賞があると所定の遊技価値が遊技者に付与可能になる第2種パチンコ遊技機や、始動入賞にもとづいて可変表示される図柄の停止図柄が所定の図柄の組み合わせになると開放する所定の電動役物への入賞があると所定の権利が発生または継続する第3種パチンコ遊技機であっても、本発明を適用できる。さらに、主基板と払出制御基板とを備えた構成を有していれば、スロット機にも本発明を適用できる。   Note that the pachinko gaming machine of each of the above embodiments mainly has a predetermined game value when the stop symbol of the special symbol variably displayed on the variable display portion 9 based on the start winning is a combination of the predetermined symbols. The first type pachinko gaming machine that can be granted to the player, but if there is a winning in a predetermined area of the electric game that is released based on the start winning, the second type that can be given a predetermined gaming value to the player A third type in which a predetermined right is generated or continued when there is a prize for a predetermined electric combination that is released when a stop pattern of a symbol that is variably displayed based on a start winning prize is a combination of a predetermined pattern The present invention can be applied even to a pachinko gaming machine. Furthermore, the present invention can be applied to a slot machine as long as it has a configuration including a main board and a payout control board.

本発明は、パチンコ遊技機などの遊技に適用可能であり、特に、遊技制御手段と払出制御手段とが別個に設けられている遊技機に適用可能である。   The present invention can be applied to a game such as a pachinko gaming machine, and particularly applicable to a gaming machine in which a game control means and a payout control means are provided separately.

パチンコ遊技機を正面からみた正面図である。It is the front view which looked at the pachinko game machine from the front. 遊技機を裏面から見た背面図である。It is the rear view which looked at the gaming machine from the back. 球払出装置を示す正面図および断面図である。It is the front view and sectional drawing which show a ball dispensing apparatus. 遊技制御基板(主基板)の回路構成例を示すブロック図である。It is a block diagram which shows the circuit structural example of a game control board (main board). 払出制御基板の回路構成例を示すブロック図である。It is a block diagram which shows the circuit structural example of a payout control board. 演出制御基板、ランプドライバ基板および音声制御基板の構成例を示すブロック図である。It is a block diagram showing a configuration example of an effect control board, a lamp driver board and a sound control board. 電源基板の構成例を示すブロック図である。It is a block diagram which shows the structural example of a power supply board. 遊技制御手段における出力ポートのビット割り当て例を示す説明図である。It is explanatory drawing which shows the example of bit allocation of the output port in a game control means. 遊技制御手段における出力ポートのビット割り当て例を示す説明図である。It is explanatory drawing which shows the example of bit allocation of the output port in a game control means. 遊技制御手段における入力ポートのビット割り当て例を示す説明図である。It is explanatory drawing which shows the bit allocation example of the input port in a game control means. 主基板におけるCPUが実行するメイン処理を示すフローチャートである。It is a flowchart which shows the main process which CPU in a main board | substrate performs. 主基板におけるCPUが実行するメイン処理を示すフローチャートである。It is a flowchart which shows the main process which CPU in a main board | substrate performs. 払出起動コマンド送信処理を示すフローチャートである。It is a flowchart which shows payout starting command transmission processing. 遊技機に対して電力供給が開始されたとき、および電力供給が停止したときのマイクロコンピュータの動作の様子を示すタイミング図である。FIG. 6 is a timing chart showing how the microcomputer operates when power supply to the gaming machine is started and when power supply is stopped. タイマ割込処理を示すフローチャートである。It is a flowchart which shows a timer interruption process. 電源断処理を示すフローチャートである。It is a flowchart which shows a power-off process. 電源断処理を示すフローチャートである。It is a flowchart which shows a power-off process. スイッチ処理で使用されるバッファを示す説明図である。It is explanatory drawing which shows the buffer used by switch processing. スイッチ処理の一例を示すフローチャートである。It is a flowchart which shows an example of a switch process. 制御信号の内容の一例を示す説明図である。It is explanatory drawing which shows an example of the content of a control signal. 制御信号の送受信に用いられる信号線等を示すブロック図である。It is a block diagram which shows the signal wire | line etc. which are used for transmission / reception of a control signal. 賞球制御信号の出力の仕方の一例を示すタイミング図である。It is a timing chart showing an example of how to output a prize ball control signal. 賞球処理を示すフローチャートである。It is a flowchart which shows a prize ball process. 賞球個数テーブルの構成例を示す説明図である。It is explanatory drawing which shows the structural example of a prize ball number table. 賞球個数加算処理を示すフローチャートである。It is a flowchart which shows a prize ball number addition process. 賞球制御処理を示すフローチャートである。It is a flowchart which shows a prize ball control process. 賞球待ち処理1を示すフローチャートである。It is a flowchart which shows prize ball waiting processing 1. 賞球送信処理を示すフローチャートである。It is a flowchart which shows a prize ball transmission process. 賞球待ち処理2を示すフローチャートである。It is a flowchart which shows the winning ball waiting process 2. FIG. 賞球待ち処理3を示すフローチャートである。It is a flowchart which shows prize ball waiting processing 3. 払出制御手段における出力ポートのビット割り当て例を示す説明図である。It is explanatory drawing which shows the bit allocation example of the output port in a payout control means. 払出制御手段における入力ポートのビット割り当て例を示す説明図である。It is explanatory drawing which shows the example of bit allocation of the input port in a payout control means. 払出制御用CPUが実行するメイン処理を示すフローチャートである。It is a flowchart which shows the main process which CPU for payout control performs. 払出制御用CPUが実行するタイマ割込処理を示すフローチャートである。It is a flowchart which shows the timer interruption process which CPU for payout control performs. 発射モータ制御処理を示すフローチャートである。It is a flowchart which shows a discharge motor control process. 払出モータ制御処理を示すフローチャートである。It is a flowchart which shows a payout motor control process. 主制御通信処理を示すフローチャートである。It is a flowchart which shows a main control communication process. 賞球REQ割込処理を示すフローチャートである。It is a flowchart which shows a prize ball REQ interruption process. 主制御通信中処理を示すフローチャートである。It is a flowchart which shows the process during main control communication. 主制御通信終了処理を示すフローチャートである。It is a flowchart which shows a main control communication end process. 賞球球貸し制御処理を示すフローチャートである。It is a flowchart which shows a prize ball lending control process. 払出開始待ち処理を示すフローチャートである。It is a flowchart which shows the payout start waiting process. 払出モータ停止待ち処理を示すフローチャートである。It is a flowchart which shows a payout motor stop waiting process. 払出通過待ち処理を示すフローチャートである。It is a flowchart which shows payout passage waiting processing. 払出通過待ち処理を示すフローチャートである。It is a flowchart which shows payout passage waiting processing. 払出通過待ち処理を示すフローチャートである。It is a flowchart which shows payout passage waiting processing. 球噛み検出処理を説明するためのタイミング図である。It is a timing diagram for explaining a ball biting detection process. 球噛み解除処理を説明するためのタイミング図である。It is a timing diagram for demonstrating a ball biting cancellation | release process. エラーの種類とエラー表示用LEDの表示との関係等を示す説明図である。It is explanatory drawing which shows the relationship between the kind of error, and the display of LED for an error display. エラー処理を示すフローチャートである。It is a flowchart which shows an error process. エラー処理を示すフローチャートである。It is a flowchart which shows an error process. 払出ケースエラーの発生の様子を示すタイミング図である。It is a timing diagram which shows the mode of occurrence of the payout case error. 表示制御処理を示すフローチャートである。It is a flowchart which shows a display control process. 表示制御処理を示すフローチャートである。It is a flowchart which shows a display control process. 遊技制御基板(主基板)の他の回路構成例を示すブロック図である。It is a block diagram which shows the other circuit structural example of a game control board (main board | substrate).

符号の説明Explanation of symbols

1 パチンコ遊技機
31 遊技制御基板(主基板)
37 払出制御基板
56 CPU
69 遅延回路
80 演出制御基板
97 球払出装置
301 払出個数カウントスイッチ
371 払出制御用CPU
374 エラー表示用LED
375 エラー解除スイッチ
917 コンデンサ(バックアップ電源)
920 電源監視回路
1 Pachinko machine 31 Game control board (main board)
37 Dispensing control board 56 CPU
69 delay circuit 80 effect control board 97 ball payout device 301 payout number count switch 371 payout control CPU
374 LED for error display
375 Error release switch 917 Capacitor (backup power supply)
920 Power supply monitoring circuit

Claims (9)

遊技媒体を用いて遊技者が所定の遊技を行うことが可能であり、遊技により払出条件が成立したことにもとづいて景品として景品遊技媒体を払い出す遊技機であって、
遊技の進行を制御する遊技制御処理を実行する遊技制御用マイクロコンピュータと、
前記景品遊技媒体の払い出しを行う払出手段と、
前記払出手段を制御する払出制御処理を実行する払出制御用マイクロコンピュータと、
操作に応じて操作信号を出力する操作手段とを備え、
前記遊技制御用マイクロコンピュータは、
前記遊技制御処理の実行状態を記憶し、遊技機への電力供給が停止しても所定期間は記憶内容が保持される遊技制御用変動データ記憶手段と、
前記払出条件の成立にもとづいて、払い出すべき景品遊技媒体の数を特定可能な払出指令信号を該信号の取り込みを指示する取込信号とともに前記払出制御用マイクロコンピュータに出力する払出指令信号出力手段と、
遊技機への電力供給が開始され、前記遊技制御処理の実行が可能になったときに払出制御起動信号を該信号の取り込みを指示する取込信号とともに前記払出制御用マイクロコンピュータに出力する払出制御起動信号出力手段と、
前記払出制御起動信号出力手段による前記払出制御起動信号を出力する処理の開始時期を、遊技機への電力供給が開始された時期から所定期間遅延させる遅延処理を実行する遅延処理手段と、
前記払出制御起動信号出力手段が前記払出制御起動信号を出力した後、前記操作手段から前記操作信号が出力されているか否かを確認する遊技制御用操作信号確認手段と、
前記遊技制御用操作信号確認手段が、前記操作信号が出力されていないことを確認したときに、前記遊技制御用変動データ記憶手段に保持されている記憶内容にもとづき前記遊技制御処理の実行状態を復帰させる遊技制御用実行状態復帰手段と、
前記遊技制御用操作信号確認手段が、前記操作信号が出力されていることを確認したときに、前記遊技制御用変動データ記憶手段に保持されている記憶内容を初期化して前記遊技制御処理を初期状態から開始させる遊技制御用実行状態初期化手段とを含み、
前記払出制御用マイクロコンピュータは、
払出制御に応じて変動するデータを記憶するとともに、遊技機に対する電力供給が停止したときに記憶内容を少なくとも所定期間保存することが可能な払出制御用変動データ記憶手段と、
前記遊技制御用マイクロコンピュータから前記取込信号が入力されたことに応じて、特定レジスタの値を所定値に更新するとともに、前記払出制御処理に割り込んで割込処理を実行する割込処理実行手段と、
前記割込処理実行手段による割込処理の実行を禁止する割込禁止状態に制御する割込禁止手段と、
前記遊技制御用マイクロコンピュータから出力された前記払出指令信号を、前記割込処理において受信する払出指令信号受信手段と、
前記払出指令信号受信手段が受信した払出指令信号により指定された景品遊技媒体の払出数を前記払出制御用変動データ記憶手段に記憶するとともに、該払出制御用変動データ記憶手段に記憶された払出数の景品遊技媒体を前記払出手段を制御して払い出させる払出処理を実行する景品遊技媒体払出制御手段と、
遊技機への電力供給が開始されたときに、前記割込禁止手段により前記割込禁止状態に制御した後、払出制御用マイクロコンピュータの内部状態を初期化する初期設定処理を実行するとともに、該初期設定処理において前記特定レジスタの値が前記所定値か否かを確認する初期設定手段と、
前記初期設定手段により前記特定レジスタの値が前記所定値であることが確認されたときに、前記遊技制御用マイクロコンピュータから出力された前記払出制御起動信号を受信する払出制御起動信号受信手段と、
前記払出制御起動信号受信手段が払出制御起動信号を受信したことを条件に、前記操作手段から操作信号が出力されているか否かを確認する払出制御用操作信号確認手段と、
前記払出制御用操作信号確認手段が、前記操作信号が出力されていないことを確認したときに、前記払出制御用変動データ記憶手段に保持されている記憶内容にもとづき前記払出制御処理の実行状態を復帰させる払出制御用実行状態復帰手段と、
前記払出制御用操作信号確認手段が、前記操作信号が出力されていることを確認したときに、前記払出制御用変動データ記憶手段に保持されている記憶内容を初期化して前記払出制御処理を初期状態から開始させる払出制御用実行状態初期化手段とを含む
ことを特徴とする遊技機。
A gaming machine in which a player can play a predetermined game using a game medium and pays out a prize game medium as a prize based on the fact that a payout condition is established by the game,
A game control microcomputer for executing a game control process for controlling the progress of the game;
A payout means for paying out the prize game medium;
A payout control microcomputer for executing payout control processing for controlling the payout means;
An operation means for outputting an operation signal according to the operation,
The game control microcomputer is:
A game control variation data storage unit that stores an execution state of the game control process and retains the stored content for a predetermined period even when power supply to the gaming machine is stopped;
Based on the establishment of the payout condition, a payout command signal output means for outputting a payout command signal capable of specifying the number of premium game media to be paid out to the payout control microcomputer together with a take-in signal for instructing to take in the signal When,
A payout control for outputting a payout control start signal to the payout control microcomputer together with a take-in signal instructing the take-in of the signal when power supply to the gaming machine is started and execution of the game control process becomes possible Start signal output means;
Delay processing means for executing a delay process for delaying a start time of the process of outputting the payout control start signal by the payout control start signal output means from a time when power supply to the gaming machine is started for a predetermined period;
After the payout control start signal output means outputs the payout control start signal, a game control operation signal check means for checking whether or not the operation signal is output from the operation means,
When the game control operation signal confirmation means confirms that the operation signal is not output, the game control process execution state is determined based on the stored contents held in the game control variation data storage means. An execution state return means for game control to be returned;
When the game control operation signal confirmation means confirms that the operation signal is output, the game control process is initialized by initializing the stored contents held in the game control variation data storage means. Execution state initialization means for game control to start from the state,
The dispensing control microcomputer is:
Payout control variable data storage means that stores data that varies in accordance with payout control, and that can store the stored contents for at least a predetermined period when power supply to the gaming machine is stopped,
Interrupt processing execution means for updating the value of the specific register to a predetermined value in response to the input of the capture signal from the game control microcomputer and interrupting the payout control processing to execute the interrupt processing When,
Interrupt prohibiting means for controlling an interrupt disabled state for prohibiting execution of interrupt processing by the interrupt processing executing means;
A payout command signal receiving means for receiving the payout command signal output from the game control microcomputer in the interrupt processing;
The number of payouts of the prize game medium designated by the payout command signal received by the payout command signal receiving means is stored in the payout control variable data storage means, and the number of payouts stored in the payout control variable data storage means A prize game medium payout control means for executing a payout process for controlling the payout means to pay out the premium game media of
When power supply to the gaming machine is started, after performing control to the interrupt prohibited state by the interrupt prohibiting means, an initial setting process for initializing the internal state of the payout control microcomputer is executed, and Initial setting means for confirming whether or not the value of the specific register is the predetermined value in the initial setting process;
A payout control start signal receiving means for receiving the payout control start signal output from the game control microcomputer when the initial setting means confirms that the value of the specific register is the predetermined value;
An operation signal confirmation means for payout control for confirming whether or not an operation signal is output from the operation means on the condition that the payout control activation signal receiving means has received the payout control activation signal;
When the payout control operation signal confirmation means confirms that the operation signal has not been output, the payout control process execution status is determined based on the stored contents held in the payout control variation data storage means. An execution state return means for payout control to be returned;
When the operation signal confirmation means for payout control confirms that the operation signal is output, the storage content held in the change data storage means for payout control is initialized and the payout control process is initialized. A game machine characterized by comprising: an execution state initialization means for payout control starting from a state.
払出制御用マイクロコンピュータは、
遊技制御用マイクロコンピュータから払出指令信号を受信すると、該払出指令信号を受信したことを示す指令受付信号を前記遊技制御用マイクロコンピュータ送信する指令受付信号送信手段を含み、
前記遊技制御用マイクロコンピュータは、払出条件の成立にもとづいて払い出すべき景品遊技媒体の数を特定可能な景品遊技媒体数データを遊技制御用変動データ記憶手段に記憶させる景品遊技媒体数記憶制御手段と、
前記払出制御用マイクロコンピュータから前記指令受付信号を受信したときに、前記景品遊技媒体数データから払出指令信号で指定した払出数に対応する値を減算する減算処理を実行する景品遊技媒体数データ減算手段とを含む
請求項1記載の遊技機。
The dispensing control microcomputer
When receiving a payout command signal from the game control microcomputer, the command control signal transmitting means for transmitting a command reception signal indicating that the payout command signal has been received, to the game control microcomputer,
The game control microcomputer stores prize game medium number storage control means for storing prize game medium number data capable of specifying the number of prize game media to be paid out based on the establishment of a payout condition in the game control variation data storage means. When,
When the command acceptance signal is received from the payout control microcomputer, subtraction processing for subtracting a value corresponding to the payout number specified by the payout command signal from the premium game medium number data is performed. The gaming machine according to claim 1, further comprising: means.
遊技制御用マイクロコンピュータと払出制御用マイクロコンピュータとの間の通信に関する異常を検出する通信異常検出手段と、
前記通信異常検出手段が異常を検出したとき、その旨を報知する通信異常報知手段とを備えた
請求項1または請求項2記載の遊技機。
A communication abnormality detecting means for detecting abnormality relating to communication between the game control microcomputer and the payout control microcomputer;
The gaming machine according to claim 1, further comprising: a communication abnormality notifying unit that notifies that when the communication abnormality detecting unit detects an abnormality.
通信異常検出手段は、払出制御用マイクロコンピュータが搭載されている払出制御基板に搭載されている
請求項3記載の遊技機。
The gaming machine according to claim 3, wherein the communication abnormality detecting means is mounted on a payout control board on which a payout control microcomputer is mounted.
通信異常検出手段は、払出制御用マイクロコンピュータが払出制御起動信号を受信しなかったときに、通信に関する異常を検出する
請求項4記載の遊技機。
The gaming machine according to claim 4, wherein the communication abnormality detecting means detects an abnormality related to communication when the payout control microcomputer does not receive the payout control activation signal.
遊技制御用マイクロコンピュータは、定期的に発生するタイマ割込が生じたことにもとづいて遊技制御処理を実行し、
操作手段から操作信号が出力されているか否かを確認した後、前記タイマ割込を発生させるための設定を行う遊技制御用タイマ割込設定手段を含み、
払出制御用マイクロコンピュータは、定期的に発生するタイマ割込が生じたことにもとづいて払出制御処理を実行し、
操作手段から操作信号が出力されているか否かを確認した後、前記タイマ割込を発生させるための設定を行う払出制御用タイマ割込設定手段を含む
請求項1から請求項5のうちのいずれかに記載の遊技機。
The game control microcomputer executes a game control process based on the occurrence of a periodic timer interrupt,
After confirming whether or not an operation signal is output from the operation means, including a game control timer interrupt setting means for performing settings for generating the timer interrupt,
The payout control microcomputer executes a payout control process based on the occurrence of a periodic timer interrupt,
6. A payout control timer interrupt setting means for performing setting for generating the timer interrupt after confirming whether or not an operation signal is output from the operation means. The gaming machine described in Crab.
遊技機で用いられる電源電圧の低下を検出する電源監視手段を備え、
遊技制御用マイクロコンピュータは、前記電源監視手段が電源電圧の低下を検出したことにもとづいて、前記遊技制御処理の実行状態を遊技制御用変動データ記憶手段に保存させるための遊技制御用電力供給停止時処理を実行する遊技制御用電力供給停止時処理実行手段を含み、
前記遊技制御用電力供給停止時処理実行手段は、前記遊技制御用電力供給停止時処理にて、該遊技制御用電力供給停止時処理を実行したことを示す実行確認情報を前記遊技制御用変動データ記憶手段に保存させる処理を実行し、
遊技制御用実行状態復帰手段は、前記遊技制御用変動データ記憶手段に前記実行確認情報が保存されていることを条件に、前記遊技制御用変動データ記憶手段に保持されている記憶内容にもとづき遊技制御処理の実行状態を復帰させ、
払出制御用マイクロコンピュータは、前記電源監視手段が電源電圧の低下を検出したことにもとづいて、景品遊技媒体の未払出数を払出制御用変動データ記憶手段に保存させるための払出制御用電力供給停止時処理を実行する払出制御用電力供給停止時処理実行手段を含み、
前記払出制御用電力供給停止時処理実行手段は、前記払出制御用電力供給停止時処理にて、該払出制御用電力供給停止時処理を実行したことを示す実行確認情報を前記払出制御用変動データ記憶手段に保存させる処理を実行し、
払出制御用実行状態復帰手段は、前記払出制御用変動データ記憶手段に前記実行確認情報が保存されていることを条件に、前記払出制御用変動データ記憶手段に保持されている記憶内容にもとづき前記払出制御処理の実行状態を復帰させる
請求項1から請求項6のうちのいずれかに記載の遊技機。
Power supply monitoring means for detecting a decrease in power supply voltage used in gaming machines,
The game control microcomputer, based on the fact that the power supply monitoring means detects a drop in power supply voltage, stops the supply of power for game control for saving the execution state of the game control process in the game control variation data storage means. Including a game execution power supply stop time process execution means for executing the time process,
The game control power supply stop time process execution means displays execution confirmation information indicating that the game control power supply stop process has been executed in the game control power supply stop process. Execute the process to save in the storage means,
The game control execution state return means is based on the contents stored in the game control variation data storage means on condition that the execution confirmation information is stored in the game control variation data storage means. Restore the execution status of the control process,
The payout control microcomputer stops the supply of power for payout control for storing the number of unpaid prize game media in the payout control variation data storage means based on the fact that the power supply monitoring means detects a drop in power supply voltage. Including a power supply stop time processing execution means for executing payout control,
The payout control power supply stop process execution means displays execution confirmation information indicating that the payout control power supply stop process has been executed in the payout control power supply stop process. Execute the process to save in the storage means,
The payout control execution state return means is based on the stored contents held in the payout control fluctuation data storage means on the condition that the execution confirmation information is stored in the payout control fluctuation data storage means. The gaming machine according to any one of claims 1 to 6, wherein the execution state of the payout control process is restored.
遊技制御用電力供給停止時処理実行手段は、遊技制御用電力供給停止時処理にて、遊技制御用変動データ記憶手段の記憶内容にもとづいてチェックデータを生成し、生成したチェックデータを該遊技制御用変動データ記憶手段に保存させる処理を実行し、
遊技制御用実行状態復帰手段は、前記遊技制御用変動データ記憶手段に保存されていたチェックデータによって前記遊技制御用変動データ記憶手段に保存されていた記憶内容が正当であるか否かを判定する処理を実行し、記憶内容が正当であると判定したときに、前記遊技制御用変動データ記憶手段に保持されている記憶内容にもとづき遊技制御処理の実行状態を復帰させ、
払出制御用電力供給停止時処理実行手段は、払出制御用電力供給停止時処理にて、払出制御用変動データ記憶手段の記憶内容にもとづいてチェックデータを生成し、生成したチェックデータを該払出制御用変動データ記憶手段に保存させる処理を実行し、
払出制御用実行状態復帰手段は、前記払出制御用変動データ記憶手段に保存されていたチェックデータによって前記払出制御用変動データ記憶手段に保存されていた記憶内容が正当であるか否かを判定する処理を実行し、記憶内容が正当であると判定したときに、前記払出制御用変動データ記憶手段に保持されている記憶内容にもとづき前記払出制御処理の実行状態を復帰させる
請求項7記載の遊技機。
The game control power supply stop processing execution means generates check data based on the stored contents of the game control variation data storage means in the game control power supply stop processing, and the generated check data is stored in the game control. Execute the process to save in the fluctuation data storage means for
The game control execution state return means determines whether the stored content stored in the game control variation data storage means is valid based on the check data stored in the game control variation data storage means. When the process is executed and it is determined that the stored content is valid, the execution state of the game control process is returned based on the stored content held in the game control variation data storage unit,
The payout control power supply stop processing execution means generates check data based on the storage contents of the payout control variation data storage means in the payout control power supply stop processing, and uses the generated check data for the payout control. Execute the process to save in the fluctuation data storage means for
The payout control execution state return means determines whether or not the stored content stored in the payout control variation data storage means is valid based on the check data stored in the payout control fluctuation data storage means. The game according to claim 7, wherein when the stored contents are determined to be valid, the execution state of the payout control process is returned based on the stored contents held in the payout control variation data storage means. Machine.
遊技機に対する電力供給が開始されたときに、遊技制御用マイクロコンピュータを動作可能状態にする許容信号を出力する許容信号出力手段と、
前記許容信号出力手段からの許容信号を特定期間遅延させて前記遊技制御用マイクロコンピュータに供給する遅延手段と
を備えた請求項1から請求項8のうちのいずれかに記載の遊技機。
An allowance signal output means for outputting an allowance signal for making the game control microcomputer operable when power supply to the gaming machine is started;
The gaming machine according to any one of claims 1 to 8, further comprising delay means for delaying an allowance signal from the allowance signal output means and supplying the allowance signal to the game control microcomputer.
JP2004081615A 2004-03-19 2004-03-19 Game machine Expired - Fee Related JP4226501B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004081615A JP4226501B2 (en) 2004-03-19 2004-03-19 Game machine

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004081615A JP4226501B2 (en) 2004-03-19 2004-03-19 Game machine

Publications (2)

Publication Number Publication Date
JP2005261775A true JP2005261775A (en) 2005-09-29
JP4226501B2 JP4226501B2 (en) 2009-02-18

Family

ID=35086907

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004081615A Expired - Fee Related JP4226501B2 (en) 2004-03-19 2004-03-19 Game machine

Country Status (1)

Country Link
JP (1) JP4226501B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005261774A (en) * 2004-03-19 2005-09-29 Sankyo Kk Game machine
JP2011000391A (en) * 2009-06-22 2011-01-06 Kyoraku Sangyo Kk Game machine

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001204898A (en) * 2000-01-25 2001-07-31 Takao:Kk Game machine
JP2002035337A (en) * 2000-07-25 2002-02-05 Takeya Co Ltd Game machine
JP2002186747A (en) * 2000-10-12 2002-07-02 Sanyo Product Co Ltd Game machine
JP2002224395A (en) * 2001-01-30 2002-08-13 Sankyo Kk Game machine
JP2002282486A (en) * 2001-03-22 2002-10-02 Sanyo Product Co Ltd Game machine
JP2004081700A (en) * 2002-08-28 2004-03-18 Sanyo Product Co Ltd Game machine
JP2004081465A (en) * 2002-08-26 2004-03-18 Sankyo Kk Game machine
JP2005261774A (en) * 2004-03-19 2005-09-29 Sankyo Kk Game machine

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001204898A (en) * 2000-01-25 2001-07-31 Takao:Kk Game machine
JP2002035337A (en) * 2000-07-25 2002-02-05 Takeya Co Ltd Game machine
JP2002186747A (en) * 2000-10-12 2002-07-02 Sanyo Product Co Ltd Game machine
JP2002224395A (en) * 2001-01-30 2002-08-13 Sankyo Kk Game machine
JP2002282486A (en) * 2001-03-22 2002-10-02 Sanyo Product Co Ltd Game machine
JP2004081465A (en) * 2002-08-26 2004-03-18 Sankyo Kk Game machine
JP2004081700A (en) * 2002-08-28 2004-03-18 Sanyo Product Co Ltd Game machine
JP2005261774A (en) * 2004-03-19 2005-09-29 Sankyo Kk Game machine

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005261774A (en) * 2004-03-19 2005-09-29 Sankyo Kk Game machine
JP2011000391A (en) * 2009-06-22 2011-01-06 Kyoraku Sangyo Kk Game machine

Also Published As

Publication number Publication date
JP4226501B2 (en) 2009-02-18

Similar Documents

Publication Publication Date Title
JP4347141B2 (en) Game machine
JP4226501B2 (en) Game machine
JP2005034537A (en) Game machine
JP4271608B2 (en) Game machine
JP2005342354A (en) Game machine
JP4433376B2 (en) Game machine
JP4350455B2 (en) Game machine
JP2005034396A (en) Game machine
JP4350457B2 (en) Game machine
JP2005046359A (en) Game machine
JP4322066B2 (en) Game machine
JP4467928B2 (en) Game machine
JP4493962B2 (en) Game machine
JP4493964B2 (en) Game machine
JP4447276B2 (en) Game machine
JP2005040478A (en) Game machine
JP2005058521A (en) Game machine
JP2005058446A (en) Game machine
JP2005058665A (en) Game machine
JP2005058520A (en) Game machine
JP2005074160A (en) Game machine
JP2005052441A (en) Game machine
JP2005046384A (en) Game machine
JP2005052277A (en) Game machine
JP2005052438A (en) Game machine

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050725

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20051207

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20060127

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080812

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081014

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20081118

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20081126

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111205

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4226501

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111205

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111205

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121205

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121205

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131205

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees