JP2005166763A - Semiconductor circuit, its manufacturing method and semiconductor device - Google Patents

Semiconductor circuit, its manufacturing method and semiconductor device Download PDF

Info

Publication number
JP2005166763A
JP2005166763A JP2003400838A JP2003400838A JP2005166763A JP 2005166763 A JP2005166763 A JP 2005166763A JP 2003400838 A JP2003400838 A JP 2003400838A JP 2003400838 A JP2003400838 A JP 2003400838A JP 2005166763 A JP2005166763 A JP 2005166763A
Authority
JP
Japan
Prior art keywords
tft
wiring
insulating film
gate
semiconductor layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2003400838A
Other languages
Japanese (ja)
Inventor
Kenichi Ishiguro
謙一 石黒
Seijiro Gyoten
誠二郎 業天
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2003400838A priority Critical patent/JP2005166763A/en
Publication of JP2005166763A publication Critical patent/JP2005166763A/en
Withdrawn legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To prevent a TFT from being electrostatically damaged in the signal line drive circuit of a liquid crystal display panel. <P>SOLUTION: In a semiconductor circuit, the gate electrode of the second TFT 52 having the semiconductor layer 52a provided on a glass substrate is connected to the second separated wiring 48 for constituting second gate wiring. The second separated wiring 48 is electrically isolated from the first separated wiring 46 for constituting the second gate wiring. The semiconductor layer 52a of the second TFT 52, the first separated wiring 46, and the second separated wiring 48 are covered with an interlayer insulating film. The source region and the drain region in the semiconductor layer 52a are respectively electrically connected to the power source supply line 43 and output wiring 44 formed on the interlayer insulating film. The second separated wiring 48 has a length from the semiconductor layer 52a becoming 150-300 μm. <P>COPYRIGHT: (C)2005,JPO&NCIPI

Description

本発明は、液晶表示装置等の表示パネルに使用される薄膜トランジスタを有する半導体回路およびその製造方法、並びに複数の半導体回路によって構成された半導体装置に関する。   The present invention relates to a semiconductor circuit having a thin film transistor used in a display panel such as a liquid crystal display device, a manufacturing method thereof, and a semiconductor device constituted by a plurality of semiconductor circuits.

液晶表示装置の表示パネルは、複数の画素電極がマトリクス状に設けられたアクティブマトリクス基板と、このアクティブマトリクス基板とは液晶層を挟んで対向配置されるカラーフィルタ基板とを有している。アクティブマトリクス基板には、複数の画素電極がマトリクス状に設けられており、各画素電極に薄膜トランジスタ(TFT)がそれぞれ接続されている。各薄膜トランジスタは、行方向に沿った走査信号線にそれぞれ接続されるとともに、列方向に沿ったデータ信号線にそれぞれ接続されている。各走査信号線は、走査信号線駆動回路によって制御され、各データ信号線には、データ信号線駆動回路から出力されるデータ信号が与えられる。   A display panel of a liquid crystal display device includes an active matrix substrate in which a plurality of pixel electrodes are provided in a matrix, and a color filter substrate that is disposed to face the active matrix substrate with a liquid crystal layer interposed therebetween. A plurality of pixel electrodes are provided in a matrix on the active matrix substrate, and a thin film transistor (TFT) is connected to each pixel electrode. Each thin film transistor is connected to a scanning signal line along the row direction and is also connected to a data signal line along the column direction. Each scanning signal line is controlled by a scanning signal line driving circuit, and a data signal output from the data signal line driving circuit is applied to each data signal line.

各走査信号線をそれぞれ制御する走査信号線駆動回路では、各走査信号線に制御信号を与えるために、出力バッファ回路等に多数の配線および多数の薄膜トランジスタが設けられている。同様に、各データ信号線にデータ信号を出力するデータ信号線駆動回路でも、シフトレジタ回路等に、多数の配線および多数のTFTが設けられている。   In a scanning signal line driving circuit for controlling each scanning signal line, a number of wirings and a number of thin film transistors are provided in an output buffer circuit or the like in order to give a control signal to each scanning signal line. Similarly, in a data signal line driver circuit that outputs a data signal to each data signal line, a shift register circuit or the like is provided with a large number of wirings and a large number of TFTs.

走査信号線駆動回路およびデータ信号線駆動回路は、通常、液晶表示パネルにおける相互に直交する側縁部の限られたスペースに設けられており、このために、薄膜トランジスタの大きさ、配置、配線の大きさ、配置等に大きな制約を受けることになる。   The scanning signal line driving circuit and the data signal line driving circuit are usually provided in a limited space at the side edges orthogonal to each other in the liquid crystal display panel. The size, arrangement, etc. are greatly restricted.

走査信号線駆動回路およびデータ信号線駆動回路に使用されるTFTは、1本の走査信号線に数百のオーダーで形成される画素電極に接続されるTFTと違い、ゲート電極に接続される信号線に対して多くても数個しか接続されない。従って駆動回路内のゲート電極に接続される信号線1本当たりのTFT容量は、画素電極に接続されるTFTの容量よりも小さくなっている。また、各駆動回路に使用されるTFTは、画素電極に接続されるTFTのように、液晶容量、補助容量等に接続されることなく、他の容量とは独立して形成されているために、大きな電荷がチャージされると、その電荷が蓄積されることによって静電破壊を起こすおそれがある。   The TFT used for the scanning signal line driving circuit and the data signal line driving circuit is different from the TFT connected to the pixel electrode formed on the order of several hundreds on one scanning signal line, and the signal connected to the gate electrode. Only a few are connected to the line at most. Therefore, the TFT capacitance per signal line connected to the gate electrode in the drive circuit is smaller than the capacitance of the TFT connected to the pixel electrode. In addition, the TFT used in each drive circuit is formed independently of other capacitors without being connected to a liquid crystal capacitor, an auxiliary capacitor, or the like, like a TFT connected to a pixel electrode. When a large charge is charged, there is a risk of electrostatic breakdown due to the accumulation of the charge.

特許文献1(特開2000−36604号公報)には、走査信号線駆動回路、データ信号線駆動回路等の周辺駆動回路において、大きな容量のバス配線に接続されるTFTを形成する際に、TFTの静電破壊を防止するために、TFTのゲート電極および層間絶縁膜を形成した後に、層間絶縁膜上にバス配線を形成して、層間絶縁膜に設けられたコンタクトホールによってバス配線とゲート電極とを接続する構成が開示されている。   In Patent Document 1 (Japanese Patent Laid-Open No. 2000-36604), when peripheral TFTs such as a scanning signal line driver circuit and a data signal line driver circuit are formed with a TFT connected to a bus line having a large capacity, the TFT In order to prevent electrostatic breakdown of the TFT, after forming the gate electrode of the TFT and the interlayer insulating film, a bus wiring is formed on the interlayer insulating film, and the bus wiring and the gate electrode are formed by contact holes provided in the interlayer insulating film. Is disclosed.

このように、容量の大きなバス配線とゲート電極とを、層間絶縁膜を挟んで形成することによって、バス配線をパターニングする際にバス配線にチャージされる電荷が、TFTにチャージされるおそれがなく、TFTの静電破壊が防止される。
特開2000−36604号公報
As described above, by forming the bus wiring and the gate electrode having a large capacity with the interlayer insulating film interposed therebetween, there is no possibility that the charge charged to the bus wiring when patterning the bus wiring is charged to the TFT. The electrostatic breakdown of the TFT is prevented.
JP 2000-36604 A

走査信号線駆動回路、データ信号線駆動回路等に設けられるTFTでは、その配置が制約されることから、ゲート電極に接続されるゲート配線そのものが長くなることがある。このように、ゲート配線が長くなると、ゲート配線がTFTに電気的に接続された状態で、ゲート配線をドライエッチング等によってパターニングすると、長くなったゲート配線に電荷がチャージされ、その電荷がゲート配線に接続されたTFTにチャージされることによってTFTが静電破壊するおそれがある。   In a TFT provided in a scanning signal line driver circuit, a data signal line driver circuit, or the like, the arrangement of the TFT is restricted, so that the gate wiring itself connected to the gate electrode may be long. As described above, when the gate wiring becomes long, when the gate wiring is patterned by dry etching or the like in a state where the gate wiring is electrically connected to the TFT, charges are charged in the long gate wiring, and the charges are transferred to the gate wiring. There is a possibility that the TFT is electrostatically broken by being charged to the TFT connected to the TFT.

この場合、ゲート電極に接続されるゲート配線はゲート絶縁膜上に形成されるために、特許文献1のように、層間絶縁膜の上下に分離して形成することが容易でないという問題がある。すなわち、層間絶縁膜上には、バス配線等の多数の配線が形成されており、それらのバス配線と電気的に接続されることなく、ゲート配線を層間絶縁膜上に形成することはほとんど不可能である。   In this case, since the gate wiring connected to the gate electrode is formed on the gate insulating film, there is a problem that it is not easy to form separately above and below the interlayer insulating film as in Patent Document 1. That is, a large number of wirings such as bus wirings are formed on the interlayer insulating film, and it is almost impossible to form gate wirings on the interlayer insulating film without being electrically connected to these bus wirings. Is possible.

また、1つの半導体層によって複数のTFTを形成する場合には、各TFTのゲート電極に接続されたゲート配線をそれぞれパターニングする際に、各ゲート配線にチャージされる電荷量に大きな差があると、各ゲート配線によって半導体層に高電圧が加わり、これによっても、各TFTを構成する半導体層が破壊するおそれがある。   Further, when a plurality of TFTs are formed by one semiconductor layer, there is a large difference in the amount of charge charged to each gate wiring when patterning the gate wiring connected to the gate electrode of each TFT. Further, a high voltage is applied to the semiconductor layer by each gate wiring, and there is a possibility that the semiconductor layer constituting each TFT is destroyed.

本発明は、このような問題を解決するものであり、その目的は、TFTが静電破壊することなく形成することができる半導体回路およびその製造方法並びに半導体装置を提供することにある。   The present invention solves such a problem, and an object of the present invention is to provide a semiconductor circuit, a manufacturing method thereof, and a semiconductor device in which a TFT can be formed without electrostatic breakdown.

本発明の半導体回路は、絶縁性基板と、該絶縁性基板上に設けられた半導体層を有するTFTと、該TFTのゲート電極に接続されたゲート配線と、該TFTの半導体層およびゲート配線を覆う層間絶縁膜と、該層間絶縁膜上に形成されて、該TFTの半導体層におけるソース領域およびドレイン領域にコンタクトホールを介してそれぞれ電気的に接続された配線とを有する半導体回路であって、前記ゲート配線が、前記TFTの半導体層から所定の距離だけ離れた位置にて電気的に分離されており、相互に分離されたゲート配線部分同士が、前記層間絶縁膜に設けられた一対のコンタクトホールおよび該層間絶縁膜上に設けられた接続部によって、相互に電気的に接続されていることを特徴とする。   The semiconductor circuit of the present invention includes an insulating substrate, a TFT having a semiconductor layer provided on the insulating substrate, a gate wiring connected to the gate electrode of the TFT, and a semiconductor layer and gate wiring of the TFT. A semiconductor circuit having an interlayer insulating film to be covered, and a wiring formed on the interlayer insulating film and electrically connected to the source region and the drain region in the semiconductor layer of the TFT via contact holes, The gate wiring is electrically separated at a predetermined distance from the semiconductor layer of the TFT, and the mutually separated gate wiring portions are a pair of contacts provided in the interlayer insulating film. They are electrically connected to each other by a hole and a connecting portion provided on the interlayer insulating film.

前記ゲート配線が、前記TFTの半導体層に対して150〜300μm離れた位置にて分離されている。   The gate wiring is separated at a position 150 to 300 μm away from the semiconductor layer of the TFT.

前記ゲート配線が、前記TFTの半導体層に対して150〜200μm離れた位置にて分離されている。   The gate wiring is separated at a position 150 to 200 μm away from the semiconductor layer of the TFT.

また、本発明の半導体回路は、絶縁性基板と、該絶縁性基板上に設けられた半導体層によって形成された一対のTFTと、前記各TFTのゲート電極にそれぞれ接続された一対のゲート配線と、前記半導体層および前記各ゲート配線を覆う層間絶縁膜と、該層間絶縁膜上に形成されて、前記半導体層における各TFTのソース領域およびドレイン領域にコンタクトホールを介してそれぞれ電気的に接続された配線とを有する半導体回路であって、前記各ゲート配線のそれぞれが、前記半導体層から所定の距離だけ離れた位置にて電気的に分離されており、前記各距離の差が、所定の範囲になっていることを特徴とする。   The semiconductor circuit of the present invention includes an insulating substrate, a pair of TFTs formed by a semiconductor layer provided on the insulating substrate, and a pair of gate wirings respectively connected to the gate electrodes of the TFTs. An interlayer insulating film covering the semiconductor layer and each gate wiring, and formed on the interlayer insulating film, and electrically connected to the source region and drain region of each TFT in the semiconductor layer via contact holes, respectively. Each of the gate wirings is electrically separated at a position away from the semiconductor layer by a predetermined distance, and the difference between the distances is within a predetermined range. It is characterized by becoming.

前記距離の差が、50〜200μm以下になっている。   The difference in the distance is 50 to 200 μm or less.

前記距離の差が、50〜100μm以下になっている。   The difference in the distance is 50 to 100 μm or less.

前記各ゲート配線は、前記層間絶縁膜に形成されたコンタクトホールを介して、該層間絶縁膜上に設けられた接続部に電気的に接続され、該接続部が、該層間絶縁膜に形成されたコンタクトホールを介して、前記ゲート絶縁膜上に設けられた配線に接続されている
本発明の半導体回路の製造方法は、絶縁性基板上に、TFTを構成する半導体層を形成する工程と、該半導体層をゲート絶縁膜にて覆う工程と、該ゲート絶縁膜上に、前記TFTのゲート電極に接続されたゲート配線を、分離された状態で形成する工程と、前記TFTの半導体層およびゲート配線を覆う層間絶縁膜を形成する工程と、該層間絶縁膜に、前記TFTの半導体層におけるソース領域およびドレイン領域に対応した第1および第2のコンタクトホール、および前記ゲート配線における分離された各部分に対応した第3および第4のコンタクトホールをそれぞれ形成する工程と、該層間絶縁膜上に、前記第1および第2の各コンタクトホールによって前記ソース領域およびドレイン領域とそれぞれ電気的に接続された配線を形成するとともに、前記第3および第4の各コンタクトホールによって、前記ゲート配線における分離された各部分同士を電気的に接続する接続部を形成する工程とを包含する。
Each of the gate wirings is electrically connected to a connecting portion provided on the interlayer insulating film via a contact hole formed in the interlayer insulating film, and the connecting portion is formed on the interlayer insulating film. The method for manufacturing a semiconductor circuit of the present invention, which is connected to a wiring provided on the gate insulating film through a contact hole, includes a step of forming a semiconductor layer constituting a TFT on an insulating substrate, Covering the semiconductor layer with a gate insulating film; forming a gate wiring connected to the gate electrode of the TFT on the gate insulating film in a separated state; and the semiconductor layer and gate of the TFT A step of forming an interlayer insulating film covering the wiring; and the first and second contact holes corresponding to the source region and the drain region in the semiconductor layer of the TFT, and the gate Forming a third contact hole and a fourth contact hole corresponding to each separated portion of the wiring, and forming the source region and the drain region on the interlayer insulating film by the first contact hole and the second contact hole. Forming wirings that are electrically connected to each other, and forming connection portions that electrically connect the separated portions of the gate wiring by the third and fourth contact holes, respectively. Include.

前記ゲート配線が、前記TFTの半導体層から150〜300μmの距離だけ離れて分離されている。   The gate wiring is separated from the semiconductor layer of the TFT by a distance of 150 to 300 μm.

前記ゲート配線が、前記TFTの半導体層から150〜200μmの距離だけ離れて分離されている。   The gate wiring is separated from the semiconductor layer of the TFT by a distance of 150 to 200 μm.

また、本発明の半導体回路の製造方法は、絶縁性基板上に、半導体層を形成する工程と、該半導体層をゲート絶縁膜にて覆う工程と、該ゲート絶縁膜上に一対のTFTのゲート電極および各ゲート電極に接続されたゲート配線を、それぞれ所定の長さであって、それぞれの長さの差が所定の範囲になるように形成する工程と、前記半導体層およびゲート配線とを覆う層間絶縁膜を形成する工程と、該層間絶縁膜に、前記半導体層における各TFTのソース領域およびドレイン領域に対応した第1および第2のコンタクトホールをそれぞれ形成する工程と、該層間絶縁膜上に、前記第1および第2の各コンタクトホールによって前記ソース領域およびドレイン領域とそれぞれ接続された配線を形成する工程と、
を包含する。
The method for manufacturing a semiconductor circuit of the present invention includes a step of forming a semiconductor layer on an insulating substrate, a step of covering the semiconductor layer with a gate insulating film, and a gate of a pair of TFTs on the gate insulating film. Covering the semiconductor layer and the gate wiring, and a step of forming the electrode and the gate wiring connected to each gate electrode with a predetermined length so that the difference between the lengths is within a predetermined range Forming an interlayer insulating film; forming a first contact hole and a second contact hole corresponding to a source region and a drain region of each TFT in the semiconductor layer in the interlayer insulating film; and Forming wirings respectively connected to the source region and the drain region by the first and second contact holes;
Is included.

前記各ゲート配線の前記長さの差が、50〜200μm以下になっている。   The difference between the lengths of the gate wirings is 50 to 200 μm or less.

前記各ゲート配線の前記長さの差が、50〜100μm以下になっている。   The difference between the lengths of the gate lines is 50 to 100 μm or less.

前記ゲート配線の少なくとも一方が、前記層間絶縁膜に形成されたコンタクトホールを介して、該層間絶縁膜上に設けられた接続部に接続され、該接続部が、該層間絶縁膜に形成されたコンタクトホールを介して、前記ゲート絶縁膜上に設けられた配線に接続されている。   At least one of the gate wirings is connected to a connecting portion provided on the interlayer insulating film through a contact hole formed in the interlayer insulating film, and the connecting portion is formed in the interlayer insulating film. The contact hole is connected to the wiring provided on the gate insulating film.

さらに、本発明の半導体装置は、前記半導体回路が複数設けられている。   Furthermore, the semiconductor device of the present invention is provided with a plurality of the semiconductor circuits.

前記複数の半導体回路によって演算回路が構成されている。   An arithmetic circuit is constituted by the plurality of semiconductor circuits.

前記複数の半導体回路によって液晶パネルの駆動部を構成する。   A driving part of a liquid crystal panel is constituted by the plurality of semiconductor circuits.

本発明の半導体回路およびその製造方法並びに半導体装置では、TFTを製造する際に、TFTの半導体層に接続されるゲート配線が所定の長さに分離されているために、その分離されたゲート配線部分には、TFTの半導体層を静電破壊するような電荷がチャージされるおそれがなく、TFTの半導体層が静電破壊することを防止することができる。   In the semiconductor circuit, the manufacturing method thereof, and the semiconductor device of the present invention, when the TFT is manufactured, the gate wiring connected to the semiconductor layer of the TFT is separated to a predetermined length. There is no fear that the portion is charged with charges that cause electrostatic breakdown of the semiconductor layer of the TFT, and the semiconductor layer of the TFT can be prevented from electrostatic breakdown.

また、1つの半導体層によって少なくとも一対の半導体層を形成する場合にも、各TFTの半導体層にそれぞれ接続されたゲート配線の長さの差が、所定の範囲になっているために、各ゲート配線にチャージされる電荷によって、半導体層に高電圧が印加されるおそれがなく、これによっても、TFTの半導体層が静電破壊することを防止することができる。   Even when at least a pair of semiconductor layers are formed by one semiconductor layer, the difference in length of the gate wiring connected to the semiconductor layer of each TFT is within a predetermined range. There is no possibility that a high voltage is applied to the semiconductor layer due to the electric charge charged in the wiring, and this can also prevent electrostatic breakdown of the semiconductor layer of the TFT.

以下に、本発明の実施形態について説明する。   Hereinafter, embodiments of the present invention will be described.

図1は、本発明の半導体回路が設けられた液晶表示パネルの概略構成図である。図1に示す液晶表示パネルは、複数の画素電極がマトリクス状に設けられたアクティブマトリクス基板と、このアクティブマトリクス基板とは液晶層を挟んで対向配置されるカラーフィルタ基板とを有している。   FIG. 1 is a schematic configuration diagram of a liquid crystal display panel provided with a semiconductor circuit of the present invention. The liquid crystal display panel shown in FIG. 1 has an active matrix substrate in which a plurality of pixel electrodes are provided in a matrix, and a color filter substrate disposed opposite to the active matrix substrate with a liquid crystal layer interposed therebetween.

液晶表示パネルには、複数の画素(PIX)11がマトリクス状に設けられた表示部10が、液晶表示パネルにおける相互に直交する各側縁部を除いた領域に設けられている。液晶表示パネルのアクティブマトリクス基板には、表示部10以外の一方の側縁部に、データ信号線駆動回路20が設けられ、他方の側縁部には、走査信号線駆動回路30が設けられている。   In the liquid crystal display panel, a display unit 10 in which a plurality of pixels (PIX) 11 are provided in a matrix is provided in a region excluding the side edges orthogonal to each other in the liquid crystal display panel. In the active matrix substrate of the liquid crystal display panel, a data signal line driving circuit 20 is provided on one side edge other than the display unit 10, and a scanning signal line driving circuit 30 is provided on the other side edge. Yes.

液晶表示パネルの表示部11には、アクティブマトリクス基板上に、行方向に配列された各画素11に沿って、各走査信号線(GL1、GL2、…、GLk)12がそれぞれ配置されるとともに、列方向に配列された各画素電極11に沿って、各データ信号線(SL1、SL2、…、SLk)13がそれぞれ配置されている。   In the display unit 11 of the liquid crystal display panel, scanning signal lines (GL1, GL2,..., GLk) 12 are arranged on the active matrix substrate along the pixels 11 arranged in the row direction, respectively. Each data signal line (SL1, SL2,..., SLk) 13 is arranged along each pixel electrode 11 arranged in the column direction.

図2は、液晶表示パネルにおける各画素(PIX(i,j))11の構成を示す回路図である。各走査信号線(GLj)12と各データ信号線(SLj)13とが、それぞれ、スイッチング素子である薄膜トランジスタTFTに接続されている。表示パネルにおける各画素(PIX(i,j))は、液晶容量CLと、補助容量CSとによって形成される画素容量CPを有している。液晶容量CLは、アクティブマトリクス基板に設けられた各画素電極と、カラーフィルタ基板に設けられた対向電極と、その間に設けられた液晶層とによって形成される。各画素容量CPは、各薄膜トランジスタTFTによってそれぞれ制御されるようになっている。   FIG. 2 is a circuit diagram showing a configuration of each pixel (PIX (i, j)) 11 in the liquid crystal display panel. Each scanning signal line (GLj) 12 and each data signal line (SLj) 13 are connected to a thin film transistor TFT which is a switching element. Each pixel (PIX (i, j)) in the display panel has a pixel capacitor CP formed by a liquid crystal capacitor CL and an auxiliary capacitor CS. The liquid crystal capacitor CL is formed by each pixel electrode provided on the active matrix substrate, a counter electrode provided on the color filter substrate, and a liquid crystal layer provided therebetween. Each pixel capacitor CP is controlled by each thin film transistor TFT.

図1に示すように、各走査信号線12は、走査信号駆動回路30によって制御されるようになっている。走査信号線駆動回路30には、レベルシフタ/制御回路等を構成する第1回路部31と、双方向シフトレジスタを構成する第2回路部32と、出力バッファ回路を構成する第3回路部33とがそれぞれ個別に設けられている。走査信号線駆動回路30は、コントローラ40から出力される各種信号(ゲート側制御信号GEN、ゲート側開始信号SPG、ゲート側クロック信号CKG、切替信号U/D等)によって制御される。   As shown in FIG. 1, each scanning signal line 12 is controlled by a scanning signal drive circuit 30. The scanning signal line driving circuit 30 includes a first circuit unit 31 that constitutes a level shifter / control circuit, a second circuit unit 32 that constitutes a bidirectional shift register, and a third circuit unit 33 that constitutes an output buffer circuit. Are provided individually. The scanning signal line driving circuit 30 is controlled by various signals (gate side control signal GEN, gate side start signal SPG, gate side clock signal CKG, switching signal U / D, etc.) output from the controller 40.

各データ信号線13は、データ信号駆動回路20によって制御されるようになっている。データ信号線駆動回路30には、レベルシフタ/制御回路等を構成する第1回路部21と、双方向シフトレジスタを構成する第2回路部22と、サンプリング部を構成する第3回路部23とが設けられている。レベルシフタ/制御回路等を構成する第1回路部21と、双方向シフトレジスタを構成する第2回路部22とは一体的に形成されており、第2回路部22の出力が、信号配線(S1、S2、…、Sk)24を介して、サンプリング部を構成する第3回路部23に与えられている。データ信号線駆動回路20は、コントローラ40から出力される各種信号(切替信号L/R、データ側クロック信号CKS、データ側開始信号SPS、データ信号DAT等)によって制御される。   Each data signal line 13 is controlled by a data signal driving circuit 20. The data signal line driving circuit 30 includes a first circuit unit 21 that constitutes a level shifter / control circuit, a second circuit unit 22 that constitutes a bidirectional shift register, and a third circuit unit 23 that constitutes a sampling unit. Is provided. The first circuit portion 21 constituting the level shifter / control circuit and the like and the second circuit portion 22 constituting the bidirectional shift register are integrally formed, and the output of the second circuit portion 22 is connected to the signal wiring (S1). , S2,..., Sk) 24, and is supplied to the third circuit unit 23 constituting the sampling unit. The data signal line driving circuit 20 is controlled by various signals (switching signal L / R, data side clock signal CKS, data side start signal SPS, data signal DAT, etc.) output from the controller 40.

図3は、走査信号線駆動回路30の一部構成を示す回路図である。走査信号線駆動回路30の第2回路部32に設けられた双方向シフトレジスタは、直列接続された複数のフリップフロップ回路32aを有しており、各フリップフロップ回路32aの入力端子Dに第1アナログスイッチ(A1〜A6)32bが、それぞれ接続されている。双方向シフトレジスタ32の信号入力端側に位置するフリップフロップ32aに接続された第1アナログスイッチ32bには、開始信号SPが、レベルシフタ31bを介して入力されている。   FIG. 3 is a circuit diagram showing a partial configuration of the scanning signal line driving circuit 30. The bidirectional shift register provided in the second circuit section 32 of the scanning signal line driving circuit 30 has a plurality of flip-flop circuits 32a connected in series, and the first input terminal D of each flip-flop circuit 32a is connected to the first flip-flop circuit 32a. Analog switches (A1 to A6) 32b are connected to each other. The start signal SP is input to the first analog switch 32b connected to the flip-flop 32a located on the signal input end side of the bidirectional shift register 32 via the level shifter 31b.

各第1アナログスイッチ32bは、第1回路部31の第1レベルシフタ31aを介して出力される切替信号U/Dによって、それぞれ制御される。各フリップフロップ回路32aの出力は、第3回路部33の出力バッファ回路を構成する演算回路であるNAND回路33aにそれぞれ入力されている。   Each first analog switch 32 b is controlled by a switching signal U / D output via the first level shifter 31 a of the first circuit unit 31. The output of each flip-flop circuit 32 a is input to a NAND circuit 33 a that is an arithmetic circuit that constitutes the output buffer circuit of the third circuit unit 33.

双方向シフトレジスタの信号入力端側から偶数番目に配置されたフリップフロップ32aの出力は、第2アナログスイッチ(B1〜B6)32cを介して、双方向シフトレジスタの信号入力端側に隣接する奇数番目のフリップフロップ32aの入力端子Dにそれぞれ与えられている。なお、双方向シフトレジスタの信号入力端側に対して最も遠方側に位置するフリップフロップ回路32aの入力端子Dには、開始信号SPGが、第2レベルシフタ31bおよび第2アナログスイッチ32cを介して入力されている。   The outputs of the flip-flops 32a arranged evenly from the signal input end side of the bidirectional shift register are odd numbers adjacent to the signal input end side of the bidirectional shift register via the second analog switches (B1 to B6) 32c. It is given to the input terminal D of the second flip-flop 32a. The start signal SPG is input to the input terminal D of the flip-flop circuit 32a located farthest from the signal input end side of the bidirectional shift register via the second level shifter 31b and the second analog switch 32c. Has been.

各第2アナログスイッチ32cには、切替信号U/Dが、第1レベルシフタ31aおよびインバータ31eを介してそれぞれ与えられている。   A switching signal U / D is given to each second analog switch 32c via a first level shifter 31a and an inverter 31e.

各フリップフロップ32aの端子CKには、走査信号線駆動回路30に入力されるクロック信号CKが、第3レベルシフタ31cを介して、それぞれ与えられている。   A clock signal CK input to the scanning signal line driving circuit 30 is supplied to the terminal CK of each flip-flop 32a through the third level shifter 31c.

走査信号線駆動回路30の第1回路部31および第2回路部32が、このように構成されることによって、開始信号SPが、クロック信号CKに同期して、切替信号U/Dに基づく一方向に、順番にバッファ回路33の各NAND回路33aに出力される。   By configuring the first circuit unit 31 and the second circuit unit 32 of the scanning signal line driving circuit 30 in this way, the start signal SP is based on the switching signal U / D in synchronization with the clock signal CK. Are output to the NAND circuits 33a of the buffer circuit 33 in order.

バッファ回路33の各NAND回路33aには、コントローラ40から出力される制御信号GENが、レベルシフタ31dを介して、それぞれ与えられている。各NAND回路33aは、各フリップフロップ32aからの出力に同期して、レベルシフタ31dを介して入力される制御信号をそれぞれ出力する。各NAND回路33aの出力は、例えば3つのインバータによって構成されたインバータ回路33bを介して、各走査信号線(GL1、GL2、…)13に出力される。   A control signal GEN output from the controller 40 is supplied to each NAND circuit 33a of the buffer circuit 33 via the level shifter 31d. Each NAND circuit 33a outputs a control signal input via the level shifter 31d in synchronization with the output from each flip-flop 32a. The output of each NAND circuit 33a is output to each scanning signal line (GL1, GL2,...) 13 via an inverter circuit 33b configured by, for example, three inverters.

図4は、走査信号線駆動回路30におけるバッファ回路33の一部の具体的な構成を示す概略平面図である。走査信号線駆動回路30は、アクティブマトリクス基板を構成する絶縁性基板であるガラス基板40a(図5参照)上に形成されており、回路全体に一定の信号また電圧を供給するための線幅が太くなった4本の第1信号配線41aが相互に近接した平行な状態で設けられた第1信号配線群41を有している。また、この信号配線群41とは適当な間隔をあけて1本の第2信号配線42が、各第1信号配線41aとは平行に設けられている。第1信号配線群41の各第1信号配線41aおよび第2信号配線42は、ガラス基板40a上に設けられた層間絶縁膜61(図5参照)上にそれぞれ形成されている。   FIG. 4 is a schematic plan view showing a specific configuration of a part of the buffer circuit 33 in the scanning signal line driving circuit 30. The scanning signal line drive circuit 30 is formed on a glass substrate 40a (see FIG. 5) which is an insulating substrate constituting an active matrix substrate, and has a line width for supplying a constant signal or voltage to the entire circuit. The four first signal wirings 41a which are thickened have a first signal wiring group 41 provided in a parallel state close to each other. In addition, one second signal wiring 42 is provided in parallel with each first signal wiring 41a with an appropriate interval from the signal wiring group 41. Each first signal wiring 41a and second signal wiring 42 of the first signal wiring group 41 are respectively formed on an interlayer insulating film 61 (see FIG. 5) provided on the glass substrate 40a.

第2信号配線42に対して第1信号配線群41とは反対側に近接して、電源供給線43が第2信号配線42と平行に設けられている。この電源供給線43は、ガラス基板40a上に設けられた層間絶縁膜61(図5参照)の下方に設けられている。さらに、この電供給線43とは適当な間隔をあけて、接地線44が、電源供給線43とは平行に設けられている。接地線44も、層間絶縁膜61(図5参照)の下方に設けられている。   A power supply line 43 is provided in parallel to the second signal wiring 42 so as to be close to the second signal wiring 42 on the side opposite to the first signal wiring group 41. The power supply line 43 is provided below an interlayer insulating film 61 (see FIG. 5) provided on the glass substrate 40a. Further, a ground line 44 is provided in parallel with the power supply line 43 with an appropriate interval from the power supply line 43. The ground line 44 is also provided below the interlayer insulating film 61 (see FIG. 5).

信号配線群41における一方の側部に位置する第1信号配線41aには、第1TFT(薄膜トランジスタ)51が接続されている。   A first TFT (thin film transistor) 51 is connected to the first signal wiring 41 a located on one side of the signal wiring group 41.

図5は、第1TFT51の構成を示す断面図である。この第1TFT51は、絶縁性基板であるガラス基板40a上に、例えば多結晶シリコンによって構成された島状の半導体層51aを有している。半導体層51aは、表示部11において各画素電極11に接続される各薄膜トランジスタTFTの半導体層よりも小さく形成されており、従って、その容量が、各薄膜トランジスタTFTの半導体層の容量よりも小さくなっている。   FIG. 5 is a cross-sectional view showing the configuration of the first TFT 51. The first TFT 51 has an island-shaped semiconductor layer 51a made of, for example, polycrystalline silicon on a glass substrate 40a that is an insulating substrate. The semiconductor layer 51a is formed smaller than the semiconductor layer of each thin film transistor TFT connected to each pixel electrode 11 in the display unit 11, and therefore the capacity thereof is smaller than the capacity of the semiconductor layer of each thin film transistor TFT. Yes.

半導体層51aは、図4に示すように、第1信号配線41aとは直交する直線状の島状に形成されており、その半導体層51aの一方の側部が、第1信号配線41a上に位置している。半導体層51aにおける第1信号配線41a上に位置する側部と、他方の側部とは、それぞれ、不純物がドープされたソース領域51bおよびドレイン領域51cになっており、ソース領域51bとゲート領域51cとの間の中央部分がゲート領域51dになっている。半導体層51aは、例えば、SiOによって構成されたゲート絶縁膜51eによって覆われており、ゲート絶縁膜51e上には、半導体層51aにおけるソース領域51bおよびドレイン領域51cの間の中央部分のゲート領域51dに対応して、第1ゲート配線51fの先端部によって形成されたゲート電極が設けられている。第1ゲート配線51fは、第1信号配線41aとは平行に形成されている。 As shown in FIG. 4, the semiconductor layer 51a is formed in a linear island shape orthogonal to the first signal wiring 41a, and one side portion of the semiconductor layer 51a is formed on the first signal wiring 41a. positioned. The side portion of the semiconductor layer 51a located on the first signal wiring 41a and the other side portion are a source region 51b and a drain region 51c doped with impurities, respectively, and the source region 51b and the gate region 51c. A central portion between the two is a gate region 51d. The semiconductor layer 51a is covered with, for example, a gate insulating film 51e made of SiO 2 , and a gate region in the central portion between the source region 51b and the drain region 51c in the semiconductor layer 51a is formed on the gate insulating film 51e. Corresponding to 51d, a gate electrode formed by the tip of the first gate wiring 51f is provided. The first gate line 51f is formed in parallel with the first signal line 41a.

第1ゲート配線51fおよびゲート絶縁膜51eは、SiOによって構成された層間絶縁膜61によって覆われており、この層間絶縁膜61に、半導体層51aのソース領域51bおよびドレイン領域51cに対応した第1コンタクトホール61aおよび第2コンタクトホール61bがそれぞれ形成されている。第1コンタクトホール61aおよび第2コンタクトホール61bには、ソース領域51bおよびドレイン領域51cが露出している。 The first gate wiring 51f and the gate insulating film 51e are covered with an interlayer insulating film 61 made of SiO 2 , and the interlayer insulating film 61 includes a first region corresponding to the source region 51b and the drain region 51c of the semiconductor layer 51a. A first contact hole 61a and a second contact hole 61b are formed. The source region 51b and the drain region 51c are exposed in the first contact hole 61a and the second contact hole 61b.

層間絶縁膜61上には、第1信号配線群41の各第1信号配線41aおよび第2信号配線42がそれぞれ設けられており、第1ゲート配線51fに近接した第1信号配線41aが、第1コンタクトホール61aを介して、半導体層51aのソース領域51bに電気的に接続されている。また、層間絶縁膜61上には、第1ゲート配線51fとは平行な直線状の島状に形成された第1接続部45が設けられており、この第1接続部45が、層間絶縁膜61に設けられた第2コンタクトホール61bを介して、半導体層51aのドレイン領域51cに電気的に接続されている。   The first signal wiring 41a and the second signal wiring 42 of the first signal wiring group 41 are provided on the interlayer insulating film 61, and the first signal wiring 41a adjacent to the first gate wiring 51f It is electrically connected to the source region 51b of the semiconductor layer 51a through one contact hole 61a. On the interlayer insulating film 61, a first connection portion 45 formed in a linear island shape parallel to the first gate wiring 51f is provided, and the first connection portion 45 is formed of the interlayer insulating film. The semiconductor layer 51a is electrically connected to the drain region 51c through a second contact hole 61b provided in the semiconductor layer 51a.

図4に示すように、第1TFT51のドレイン領域51cに第2コンタクトホール61bを介して接続された第1接続部45は、層間絶縁膜61に設けられた第3コンタクトホール61cを介して、層間絶縁膜61の下方に形成された第2ゲート配線を構成する第1分離配線46の一方の端部に電気的に接続されている。第1分離配線46は、ガラス基板40aを覆うように設けられたゲート絶縁膜51e上に、第1信号配線群41の各信号配線41aとは直交するように形成されており、他方の端部が、第1信号配線群41と第2信号配線42との間の領域に位置している。   As shown in FIG. 4, the first connection portion 45 connected to the drain region 51 c of the first TFT 51 via the second contact hole 61 b is connected to the interlayer via the third contact hole 61 c provided in the interlayer insulating film 61. It is electrically connected to one end of the first isolation wiring 46 that constitutes the second gate wiring formed below the insulating film 61. The first separation wiring 46 is formed on the gate insulating film 51e provided so as to cover the glass substrate 40a so as to be orthogonal to each signal wiring 41a of the first signal wiring group 41, and the other end portion. Is located in a region between the first signal wiring group 41 and the second signal wiring 42.

第1信号配線群41と第2信号配線42との間の領域に位置する第1分離配線46の端部近傍には、この第1分離配線46とともに第2ゲート配線を形成する第2分離配線48の一方の端部が、電気的に分離された状態で配置されている。第2分離配線48の端部に近接した第1分離配線46の端部は、層間絶縁膜61に形成された第4コンタクトホール61dを介して、層間絶縁膜61上に形成された島状の第2接続部47の一方の端部に電気的に接続されている。第2接続部47は、第1信号配線群41と第2信号配線42との間の領域に対応して、第2信号配線42とは平行な直線状の島状に形成されており、この第2接続部47の他方の端部が、層間絶縁膜61に設けられた第5コンタクトホール61eを介して、層間絶縁膜61の下方に設けられた第2分離配線48の端部に接続されている。第2分離配線48は、第2信号配線42および電源供給線43とは直交するように設けられている。   In the vicinity of the end of the first isolation wiring 46 located in the region between the first signal wiring group 41 and the second signal wiring 42, a second isolation wiring that forms a second gate wiring together with the first isolation wiring 46 One end of 48 is disposed in an electrically separated state. The end of the first isolation wiring 46 adjacent to the end of the second isolation wiring 48 is in the shape of an island formed on the interlayer insulating film 61 through the fourth contact hole 61 d formed in the interlayer insulating film 61. The second connection portion 47 is electrically connected to one end portion. The second connection portion 47 is formed in a straight island shape parallel to the second signal wiring 42 corresponding to the region between the first signal wiring group 41 and the second signal wiring 42. The other end of the second connection portion 47 is connected to the end of the second isolation wiring 48 provided below the interlayer insulating film 61 through a fifth contact hole 61 e provided in the interlayer insulating film 61. ing. The second separation wiring 48 is provided so as to be orthogonal to the second signal wiring 42 and the power supply line 43.

第2分離配線48には、電源供給線43と接地線44との間における電源供給線43の近傍において、電源供給線43に平行に分岐する分岐部48aが設けられている。第2分離配線48は、接地線44の近傍にまで延出しており、接地線44近傍の端部44bが、接地線44に平行するように延出している。   The second separation wiring 48 is provided with a branch portion 48 a that branches in parallel to the power supply line 43 in the vicinity of the power supply line 43 between the power supply line 43 and the ground line 44. The second separation wiring 48 extends to the vicinity of the ground line 44, and an end portion 44 b near the ground line 44 extends so as to be parallel to the ground line 44.

電源供給線43には、NANDゲート33aを構成する第2TFT52が接続されている。この第2TFT52は、n型のMOSトランジスタによって構成されている。第2TFT52の具体的な構成は、図5に示す第1TFT51と同様の構成になっており、ガラス基板40a上に、多結晶シリコンSiによって構成された島状の半導体層52aが、電源供給線43とは直交する方向に沿った直線状に設けられている。この半導体層52aのソース領域が、層間絶縁膜61に設けられた第6コンタクトホール61fを介して、層間絶縁膜61上に設けられた電源供給線43に接続されている。   The power supply line 43 is connected to the second TFT 52 constituting the NAND gate 33a. The second TFT 52 is composed of an n-type MOS transistor. The specific configuration of the second TFT 52 is the same as that of the first TFT 51 shown in FIG. 5, and an island-like semiconductor layer 52 a made of polycrystalline silicon Si is provided on the glass substrate 40 a with the power supply line 43. Is provided in a straight line along a direction perpendicular to the line. A source region of the semiconductor layer 52 a is connected to a power supply line 43 provided on the interlayer insulating film 61 through a sixth contact hole 61 f provided in the interlayer insulating film 61.

第2TFT52のゲート電極は、第2ゲート配線を構成する第2分離配線48に設けられた分岐部48aの先端部によって構成されている。第2TFT52における半導体層52aのドレイン領域は、層間絶縁膜61に形成された第7コンタクトホール61gを介して、層間絶縁膜61上に設けられた出力配線49の端部49aに電気的に接続されている。出力配線49は、端部49aを除いて電源供給線43と平行に配置されており、その端部49aが、第2分離配線48の近傍において、第2分離配線48とは平行になるように電源供給線43側に延出している。そして、出力配線49の端部49aにおける電源供給線43に近接した先端部が、第7コンタクトホール61gを介して、第2TFT52における半導体層52aのドレイン領域に接続されている。   The gate electrode of the second TFT 52 is configured by a tip end portion of a branch portion 48a provided in the second separation wiring 48 that constitutes the second gate wiring. The drain region of the semiconductor layer 52 a in the second TFT 52 is electrically connected to the end portion 49 a of the output wiring 49 provided on the interlayer insulating film 61 through the seventh contact hole 61 g formed in the interlayer insulating film 61. ing. The output wiring 49 is arranged in parallel with the power supply line 43 except for the end portion 49a, and the end portion 49a is in parallel with the second separation wiring 48 in the vicinity of the second separation wiring 48. It extends to the power supply line 43 side. A tip portion of the end portion 49a of the output wiring 49 adjacent to the power supply line 43 is connected to the drain region of the semiconductor layer 52a in the second TFT 52 through the seventh contact hole 61g.

第2TFT52における半導体層52aの近傍には、この半導体層52aとは一直線を形成するように、NAND回路33aを構成する第3TFT53の半導体層53aが直線状の島状に形成されている。この第3TFT53は、半導体層53aが、第2TFT52の半導体層52aとは導電型が逆のp型のMOSトランジスタによって構成されているが、図5に示す第1TFT51と同様の構成になっている。この半導体層53aのドレイン領域は、層間絶縁膜61に設けられた第8コンタクトホール61fを介して、層間絶縁膜61上に設けられた出力配線49に接続されている。   In the vicinity of the semiconductor layer 52a in the second TFT 52, the semiconductor layer 53a of the third TFT 53 constituting the NAND circuit 33a is formed in a linear island shape so as to form a straight line with the semiconductor layer 52a. In the third TFT 53, the semiconductor layer 53a is formed of a p-type MOS transistor having a conductivity type opposite to that of the semiconductor layer 52a of the second TFT 52, but has the same configuration as the first TFT 51 shown in FIG. The drain region of the semiconductor layer 53 a is connected to an output wiring 49 provided on the interlayer insulating film 61 through an eighth contact hole 61 f provided in the interlayer insulating film 61.

第3TFT53のゲート配線は、第2分離配線48における接地線48b近傍の端部48bによって構成されている。また、第2TFT53における半導体層53aのソース領域は、層間絶縁膜61に形成された第9コンタクトホール61iを介して、層間絶縁膜61上に設けられた接地線44に接続されている。   The gate wiring of the third TFT 53 is configured by an end portion 48 b in the vicinity of the ground line 48 b in the second separation wiring 48. The source region of the semiconductor layer 53 a in the second TFT 53 is connected to the ground line 44 provided on the interlayer insulating film 61 through a ninth contact hole 61 i formed in the interlayer insulating film 61.

この図4に示す回路構成は、走査信号線駆動回路30におけるバッファアンプ33に設けられたNANDゲート33aの一部を構成しており、第1TFT51の第1ゲート配線51fに例えばハイレベルの制御信号が与えられることによって、第1TFT51がオンし、第1信号配線群41における第1TFT51に接続された第1信号配線41aのハイレベル信号が、半導体層51aのソース領域51bを介して、ドレイン領域51cに流れ、さらには、第1コンタクトホール61aを介して、層間絶縁膜61上に設けられた第1接続部45、および第2コンタクトホール61bを介して、層間絶縁膜61の下方の第1分離配線46に与えられる。   The circuit configuration shown in FIG. 4 constitutes a part of a NAND gate 33a provided in the buffer amplifier 33 in the scanning signal line drive circuit 30, and a high level control signal is applied to the first gate wiring 51f of the first TFT 51, for example. Is applied, the first TFT 51 is turned on, and the high level signal of the first signal wiring 41a connected to the first TFT 51 in the first signal wiring group 41 passes through the source region 51b of the semiconductor layer 51a to the drain region 51c. In addition, the first isolation below the interlayer insulating film 61 via the first connection portion 45 provided on the interlayer insulating film 61 and the second contact hole 61b via the first contact hole 61a. The wiring 46 is given.

第1分離配線46に与えられたハイレベル信号は、層間絶縁膜61に設けられた第3コンタクトホール61d、層間絶縁膜61上に設けられた第2接続部47、層間絶縁膜61に設けられた第4コンタクトホール61eを介して、層間絶縁膜61の下方に設けられた第2分離配線48に与えられる。第2分離配線48にハイレベル信号が与えられることによって、第2TFT52のゲート電極に接続された分岐部48aおよび接地線44に近接した端部48bにもハイレベル信号が与えられ、第2TFT52および第3TFT53のゲート配線にハイレベル信号が与えられる。この場合、第2TFT52がn型MOSトランジスタで構成され、第3トランジスタ53がp型MOSトランジスタで構成されていることから、例えば、第2TFT52がオンし、第3TFT53はオフすることになる。これにより、電源供給線43のハイレベル信号が第2TFT52を介して出力配線49に出力される。   The high level signal applied to the first isolation wiring 46 is provided to the third contact hole 61 d provided in the interlayer insulating film 61, the second connection portion 47 provided on the interlayer insulating film 61, and the interlayer insulating film 61. The second isolation wiring 48 provided below the interlayer insulating film 61 is provided through the fourth contact hole 61e. By supplying a high level signal to the second separation wiring 48, a high level signal is also applied to the branch portion 48 a connected to the gate electrode of the second TFT 52 and the end portion 48 b adjacent to the ground line 44. A high level signal is given to the gate wiring of the 3 TFT 53. In this case, since the second TFT 52 is composed of an n-type MOS transistor and the third transistor 53 is composed of a p-type MOS transistor, for example, the second TFT 52 is turned on and the third TFT 53 is turned off. As a result, the high level signal of the power supply line 43 is output to the output wiring 49 via the second TFT 52.

これに対して、第1TFT51の第1ゲート配線51fにローレベルの制御信号が与えられると、第1TFT51はオフ状態になり、第1分離配線46および第2分離配線48にローレベル信号が与えられて、第2TFT52がオフし、第3TFTがオンする。これにより、出力配線44には、接地線44のローレベル信号が、第3TFT53を介して出力される。   On the other hand, when a low level control signal is applied to the first gate line 51f of the first TFT 51, the first TFT 51 is turned off, and a low level signal is applied to the first separation line 46 and the second separation line 48. Thus, the second TFT 52 is turned off and the third TFT is turned on. As a result, the low level signal of the ground line 44 is output to the output wiring 44 via the third TFT 53.

このような回路構成は、次のようにして製造される。まず、絶縁性基板であるガラス基板40a上に、第1TFT51、第2TFT52、第3TFT53を構成する各半導体層51a、52a、53aをそれぞれ所定の位置に、レーザによって結晶化されたポリシリコンによって、85nm程度の厚さおよび形状に形成する。次いで、ガラス基板40aの全面にわたって、SiOからなるゲート絶縁膜51eを、LPCVD法によって100nm程度の厚さに積層する。 Such a circuit configuration is manufactured as follows. First, on the glass substrate 40a which is an insulating substrate, each semiconductor layer 51a, 52a, 53a constituting the first TFT 51, the second TFT 52, and the third TFT 53 is placed at a predetermined position by polysilicon which is crystallized by laser by 85 nm. Form to a certain thickness and shape. Next, a gate insulating film 51e made of SiO 2 is laminated to a thickness of about 100 nm by the LPCVD method over the entire surface of the glass substrate 40a.

このような状態になると、ゲート絶縁膜51e上に、スパッタ法によって、Ta、Cr等の薄膜を厚さ200nmに堆積し、その後、例えばドライエッチングによって所定形状にパターニングすることにより、第1TFT51の第1ゲート配線51f、第1分離配線46および第2分離配線48をそれぞれ形成する。   In such a state, a thin film of Ta, Cr, or the like is deposited on the gate insulating film 51e by a sputtering method to a thickness of 200 nm, and then patterned into a predetermined shape by, for example, dry etching, so that the first TFT 51 One gate wiring 51f, first separation wiring 46, and second separation wiring 48 are formed.

この場合、第2ゲート配線を構成する第2分離配線48は、同じく第2ゲート配線を構成する第1分離配線46とは電気的に分離された状態になっているために、第2分離配線48のエッチングに際して、第2分離配線48に電荷がチャージされても、チャージされる電荷量が少なく、第2TFT52および第3TFT53が静電破壊するおそれがない。   In this case, the second isolation wiring 48 that constitutes the second gate wiring is in a state of being electrically separated from the first isolation wiring 46 that also constitutes the second gate wiring. Even when the second separation wiring 48 is charged during the etching of 48, the amount of charge to be charged is small, and there is no possibility that the second TFT 52 and the third TFT 53 are electrostatically damaged.

次に、各半導体層51a〜53aにイオン注入することによって、各半導体層51a〜53aにソース領域およびドレイン領域をそれぞれ形成した後に、半導体層51a〜53aの活性化アニールを行う。その後、例えば、CVD法によってガラス基板40aの全体にわたって、SiOを500nm程度の厚さに堆積して、層間絶縁膜61を形成する。そして、形成された層間絶縁膜61に、第1〜第9のコンタクトホール61a〜61iをそれぞれ所定の位置に形成する。 Next, after the source region and the drain region are formed in each of the semiconductor layers 51a to 53a by ion implantation into the semiconductor layers 51a to 53a, activation annealing of the semiconductor layers 51a to 53a is performed. Thereafter, for example, SiO 2 is deposited to a thickness of about 500 nm over the entire glass substrate 40a by the CVD method to form the interlayer insulating film 61. Then, first to ninth contact holes 61a to 61i are formed in predetermined positions in the formed interlayer insulating film 61, respectively.

このような状態になると、層間絶縁膜61上に、Alをスパッタ法によって形成するとともに、層間絶縁膜61に形成された第1〜第9の各コンタクトホール61a〜61i内にAlをそれぞれ充填する。   In such a state, Al is formed on the interlayer insulating film 61 by sputtering, and Al is filled in each of the first to ninth contact holes 61a to 61i formed in the interlayer insulating film 61. .

その後、層間絶縁膜61上に堆積されたAlを所定形状にパターニングすることによって、第1分離配線46と第1TFTのドレイン領域とを接続する第1接続部45、第1分離配線46と第2分離配線48とを接続する第2接続部47、第1信号配線群41の各信号配線41a、第2信号配線42、電源供給線43、出力配線49、接地線44をそれぞれ形成する。これにより、図4に示す回路構成が形成される。   After that, Al deposited on the interlayer insulating film 61 is patterned into a predetermined shape, whereby the first connection portion 45 that connects the first isolation wiring 46 and the drain region of the first TFT, the first isolation wiring 46 and the second A second connection portion 47 for connecting to the separation wiring 48, each signal wiring 41a of the first signal wiring group 41, a second signal wiring 42, a power supply line 43, an output wiring 49, and a ground line 44 are formed. Thereby, the circuit configuration shown in FIG. 4 is formed.

走査信号線駆動回路30のNAND回路33aでは、制御信号を出力するための第2TFT52および第3TFT53は、回路パターン上の制約のために、制御信号が入力される第1TFT51に対して離れた位置に配置されており、これにより、第2TFT52および第3TFT53と第1TFT51とを接続する第2ゲート配線が長くなっている。しかしながら、本実施形態では、容量の小さな第2TFT52および第3TFT53に対してゲート絶縁膜51e上に長く形成される第2ゲート配線を、ゲート絶縁膜51e上において、第1分離配線46と第2分離配線48とに電気的に分離して、第1分離配線46と第2分離配線48とを、層間絶縁膜61上の第2接続部47によって接続する構成としている。これにより、第2TFT52および第3TFT53に接続された第2分離配線48をパターニングする際に、第2分離配線48にチャージされる電荷量が少なくなる。その結果、それぞれのゲート容量が小さく、他の容量と接続されることなく第2分離配線48にのみ接続された第2TFT52および第3TFT53が静電破壊するおそれがない。   In the NAND circuit 33a of the scanning signal line driving circuit 30, the second TFT 52 and the third TFT 53 for outputting the control signal are located at positions away from the first TFT 51 to which the control signal is input due to restrictions on the circuit pattern. Accordingly, the second gate wiring connecting the second TFT 52, the third TFT 53, and the first TFT 51 is lengthened. However, in the present embodiment, the second gate wiring formed longer on the gate insulating film 51e with respect to the second TFT 52 and the third TFT 53 having a small capacitance is separated from the first isolation wiring 46 and the second isolation on the gate insulating film 51e. The first separation wiring 46 and the second separation wiring 48 are electrically separated from the wiring 48 and are connected by the second connection portion 47 on the interlayer insulating film 61. Thereby, when patterning the second separation wiring 48 connected to the second TFT 52 and the third TFT 53, the amount of charge charged in the second separation wiring 48 is reduced. As a result, each of the gate capacitances is small, and there is no possibility that the second TFT 52 and the third TFT 53 connected only to the second separation wiring 48 without being connected to other capacitances are electrostatically damaged.

第2TFT52および第3TFT53に接続される第2分離配線48は、ドライエッチング時にチャージされる電荷によって第2TFT52および第3TFT53が静電破壊されないように、その長さが設定される。すなわち、第2分離配線48の全体にわたってチャージされる電荷量によって、容量の小さな第2TFT52の半導体層52aおよび第3TFT53の半導体層53aが静電破壊しないような長さとされる。第2分離配線48の長さ、すなわち、第2TFT52の半導体層52aおよび第3TFT53の半導体層53aから、第2分離配線48と第1分離配線46との分離部分までの距離は、第2分離配線48自体の材質、エッチング装置のエッチング条件等によって変動するが、150〜350μm、好ましくは150〜200μmとされる。   The length of the second separation wiring 48 connected to the second TFT 52 and the third TFT 53 is set so that the second TFT 52 and the third TFT 53 are not electrostatically damaged by the charge charged during dry etching. That is, the length is set such that the semiconductor layer 52a of the second TFT 52 and the semiconductor layer 53a of the third TFT 53 having a small capacitance are not electrostatically damaged by the amount of charge charged over the entire second isolation wiring 48. The length of the second separation wiring 48, that is, the distance from the semiconductor layer 52 a of the second TFT 52 and the semiconductor layer 53 a of the third TFT 53 to the separation portion of the second separation wiring 48 and the first separation wiring 46 is the second separation wiring. Although it varies depending on the material of 48 itself, the etching conditions of the etching apparatus, etc., it is 150 to 350 μm, preferably 150 to 200 μm.

第2分離配線48は、このように、第2TFT52および第3TFT53の静電破壊を防止し得るような長さになっていれば、第2分離配線48と第1分離配線46との接続部である第2接続部47の位置は特に限定されない。しかしながら、上記実施の形態のように、第2接続部47を、第1信号配線群41と第2信号配線42との間に配置することによって、走査信号線駆動回路30の面積が増大することを防止することができる。   As long as the second separation wiring 48 has such a length that can prevent electrostatic breakdown of the second TFT 52 and the third TFT 53, the connection between the second separation wiring 48 and the first separation wiring 46 is performed. The position of a certain second connection portion 47 is not particularly limited. However, the area of the scanning signal line driving circuit 30 is increased by disposing the second connection portion 47 between the first signal wiring group 41 and the second signal wiring 42 as in the above embodiment. Can be prevented.

図6は、走査信号線駆動回路30におけるNANDゲート33aの一部の具体的な構成の他の例を示す概略平面図である。この回路構成では、NAND回路33aを構成する第2TFT52の半導体層52aを使用したN型MOSトランジスタである第4TFT54が形成されており、さらには、出力配線49と接地線44とに接続されたP型MOSトランジスタである第5TFT55が設けられている。   FIG. 6 is a schematic plan view showing another example of a specific configuration of a part of the NAND gate 33a in the scanning signal line driving circuit 30. FIG. In this circuit configuration, a fourth TFT 54 which is an N-type MOS transistor using the semiconductor layer 52a of the second TFT 52 constituting the NAND circuit 33a is formed, and further, a P connected to the output wiring 49 and the ground line 44 is formed. A fifth TFT 55 which is a type MOS transistor is provided.

第4TFT54における半導体層52aのゲート領域には、ゲート絶縁膜を介して、第3第3ゲート配線56の一方の端部がゲート電極として対向している。この第3ゲート配線56は、層間絶縁膜61の下方に設けられている。第3ゲート配線56は、半導体層52aに対向する一方の端部が、第2TFT52および第3TFT53の第2ゲート配線を構成する第2分離配線48の分岐部48aに平行になっており、他方の端部が、接地線44と出力配線49との間に、これら接地線44および出力配線49とは平行に配置されている。第3ゲート配線56の各端部同士を接続する中央部は、出力配線56とは直交状態で配置されている。   In the gate region of the semiconductor layer 52a in the fourth TFT 54, one end portion of the third third gate wiring 56 is opposed as a gate electrode through a gate insulating film. The third gate wiring 56 is provided below the interlayer insulating film 61. One end of the third gate wiring 56 facing the semiconductor layer 52a is parallel to the branch portion 48a of the second separation wiring 48 constituting the second gate wiring of the second TFT 52 and the third TFT 53, and the other The end portion is disposed between the ground line 44 and the output wiring 49 in parallel with the ground line 44 and the output wiring 49. A central portion connecting the end portions of the third gate wiring 56 is arranged in a state orthogonal to the output wiring 56.

接地線44と出力配線49とに接続される第5TFT55は、接地線44と出力配線49との間にわたる直線状の島状に形成された半導体層55aを有している。第5TFTの構成も、図3に示す第1TFT51の構成と同様になっている。第5TFT55における半導体層55aのソース領域は、層間絶縁膜61に設けられた第10コンタクトホール61jを介して、層間絶縁膜61上の接地線44に電気的に接続されており、半導体層55aのドレイン領域は、層間絶縁膜61に設けられた第11コンタクトホール61kを介して、層間絶縁膜61上の出力配線49に電気的に接続されている。第5TFT55における半導体層55aのゲート領域には、ゲート絶縁膜を介して第3ゲート配線56の端部がゲート電極として対向している。   The fifth TFT 55 connected to the ground line 44 and the output wiring 49 has a semiconductor layer 55 a formed in a linear island shape extending between the ground line 44 and the output wiring 49. The configuration of the fifth TFT is the same as that of the first TFT 51 shown in FIG. The source region of the semiconductor layer 55a in the fifth TFT 55 is electrically connected to the ground line 44 on the interlayer insulating film 61 through a tenth contact hole 61j provided in the interlayer insulating film 61. The drain region is electrically connected to the output wiring 49 on the interlayer insulating film 61 through an eleventh contact hole 61 k provided in the interlayer insulating film 61. In the fifth TFT 55, the gate region of the semiconductor layer 55a is opposed to the end portion of the third gate wiring 56 as a gate electrode through a gate insulating film.

第5TFT55の半導体層55aのゲート領域と対向する第3ゲート配線56の端部は、半導体層55aに近接した位置において、層間絶縁膜61に設けられた第12コンタクトホール61mを介して、層間絶縁膜61上の第3接続部56の一方の端部に接続されている。第3接続部56は、接地線44と平行な直線を形成する島状に形成されており、他方の端部が、層間絶縁膜61に設けられた第13コンタクトホール61nを介して、層間絶縁膜61上の第3接続配線57の一方の端部に電気的に接続されている。第3接続配線57は、出力配線49、電源供給線43、第2信号配線42、第1信号配線群41の各信号配線41aとはそれぞれ直交するように配置されている。   The end portion of the third gate wiring 56 facing the gate region of the semiconductor layer 55a of the fifth TFT 55 is located at a position close to the semiconductor layer 55a via the twelfth contact hole 61m provided in the interlayer insulating film 61. It is connected to one end of the third connecting portion 56 on the film 61. The third connection portion 56 is formed in an island shape that forms a straight line parallel to the ground line 44, and the other end thereof is interlayer insulating via a thirteenth contact hole 61 n provided in the interlayer insulating film 61. The third connection wiring 57 on the film 61 is electrically connected to one end. The third connection wiring 57 is disposed so as to be orthogonal to the output wiring 49, the power supply line 43, the second signal wiring 42, and each signal wiring 41 a of the first signal wiring group 41.

第2TFT52および第3TFT53の第2ゲート配線を構成する第2分離配線48と、第4TFT54および第5TFT55の第3ゲート配線56とは、それらの長さの差が所定の範囲になるように、それぞれの長さが設定されている。   The second separation wiring 48 constituting the second gate wiring of the second TFT 52 and the third TFT 53 and the third gate wiring 56 of the fourth TFT 54 and the fifth TFT 55 are respectively set so that the difference in length is within a predetermined range. The length of is set.

このような構成の回路構成では、第2分離配線48がハイレベルになると、N型MOSトランジスタである第2TFT52がオンして、P型MOSトランジスタである第3TFT53がオフするが、第2TFT52の半導体層52aにはN型MOSトランジスタである第4TFT54が設けられていることによって、第3接続配線58にハイレベル信号が与えられて第3ゲート配線56がハイレベルになり第4TFT54がオンすることによって、半導体層52aのソース領域とドレイン領域とに電流が流れる。すなわち、第2分離配線48および第3接続配線58(従って第3ゲート配線56)が、ともにハイレベルになった場合にのみ、出力配線49にハイレベル信号が出力される。   In the circuit configuration of such a configuration, when the second isolation wiring 48 becomes high level, the second TFT 52 that is an N-type MOS transistor is turned on and the third TFT 53 that is a P-type MOS transistor is turned off. Since the layer 52a is provided with the fourth TFT 54 which is an N-type MOS transistor, a high level signal is given to the third connection wiring 58, the third gate wiring 56 becomes high level, and the fourth TFT 54 is turned on. A current flows through the source region and the drain region of the semiconductor layer 52a. That is, a high level signal is output to the output wiring 49 only when the second separation wiring 48 and the third connection wiring 58 (and hence the third gate wiring 56) are both at a high level.

これに対して、第2分離配線48がローレベルになることによって第3TFT53がオンすることにより、または、第3接続配線58(従って第3ゲート配線56)がローレベルになることによって第5TFT55がオンすることにより、出力配線49にローレベル信号が出力される。   On the other hand, when the third TFT 53 is turned on when the second separation wiring 48 becomes low level, or when the third connection wiring 58 (and hence the third gate wiring 56) becomes low level, the fifth TFT 55 changes. When turned on, a low level signal is output to the output wiring 49.

図6に示す回路構成も、図4に示す回路構成と同様にして製造され、第3ゲート配線56および第3接続配線58が、第2分離配線48および第1分離配線46と同様に、例えば、Ta、Cr等の薄膜によって形成される。また、第3接続部57も、第2接続部47と同様に、例えばAlによって形成され、第2分離配線48と第1分離配線46とを第2接続部47によって接続する際に、同時に、第3ゲート配線56と第3接続配線58とが、第4接続部57によって接続される。   The circuit configuration shown in FIG. 6 is also manufactured in the same manner as the circuit configuration shown in FIG. 4. The third gate wiring 56 and the third connection wiring 58 are similar to the second isolation wiring 48 and the first isolation wiring 46, for example. , Ta, Cr or the like. Similarly to the second connection portion 47, the third connection portion 57 is formed of, for example, Al, and at the same time when the second separation wiring 48 and the first separation wiring 46 are connected by the second connection portion 47, The third gate line 56 and the third connection line 58 are connected by the fourth connection part 57.

この場合、第2TFT52のゲート配線を構成する第2分離配線48の長さと、第4TFT54の第3ゲート配線56の長さとの差が、所定の範囲になるように、それぞれの長さが設定されている。これにより、第2分離配線48および第3ゲート配線56をそれぞれドライエッチングによってパターニングする際に、第2分離配線48および第3ゲート配線56にチャージされる電荷量の差が低減され、第2TFT52および第4TFT54を構成する半導体層52aに、第2分離配線48および第3ゲート配線56によって高電圧が印加されるおそれがなく、従って半導体層52aの静電破壊が防止される。   In this case, each length is set so that the difference between the length of the second separation wiring 48 constituting the gate wiring of the second TFT 52 and the length of the third gate wiring 56 of the fourth TFT 54 falls within a predetermined range. ing. Thereby, when the second isolation wiring 48 and the third gate wiring 56 are patterned by dry etching, the difference in the amount of charge charged in the second isolation wiring 48 and the third gate wiring 56 is reduced, and the second TFT 52 and There is no possibility that a high voltage is applied to the semiconductor layer 52a constituting the fourth TFT 54 by the second separation wiring 48 and the third gate wiring 56, and thus electrostatic breakdown of the semiconductor layer 52a is prevented.

第2分離配線48の長さと、第3ゲート配線56の長さとの差は、半導体層52aが静電破壊するおそれのない範囲に設定されるが、第2分離配線48と第3ゲート配線56の材質、エッチング装置のエッチング条件等によって変動する。第2分離配線48の長さと、第3ゲート配線56の長さとの差としては、50〜200μm以下、好ましくは50〜100μm以下とされる。   The difference between the length of the second isolation wiring 48 and the length of the third gate wiring 56 is set in a range in which the semiconductor layer 52a is not likely to be electrostatically damaged, but the second isolation wiring 48 and the third gate wiring 56 It varies depending on the material, the etching conditions of the etching apparatus, and the like. The difference between the length of the second separation wiring 48 and the length of the third gate wiring 56 is 50 to 200 μm or less, preferably 50 to 100 μm or less.

なお、上記実施形態では、液晶表示パネルにおける走査信号線駆動回路に設けられるTFTについて説明したが、本発明はこれに限定されるものではなく、例えば、データ信号線駆動回路に設けられるTFTの場合、あるいはその他の半導体回路の場合にも適用することができる。   In the above embodiment, the TFT provided in the scanning signal line driving circuit in the liquid crystal display panel has been described. However, the present invention is not limited to this, and for example, in the case of a TFT provided in the data signal line driving circuit. It can also be applied to other semiconductor circuits.

また、上記実施形態では、ガラス基板上に形成されるTFTについて説明したが、プラスチック基板に絶縁膜が設けられた絶縁性基板上に形成されるTFTについても適用するこてができる。   In the above embodiment, a TFT formed on a glass substrate has been described. However, the present invention can also be applied to a TFT formed on an insulating substrate in which an insulating film is provided on a plastic substrate.

以上、本発明の好ましい実施形態を用いて本発明を例示してきたが、本発明は、この実施形態に限定して解釈されるべきものではない。本発明は、特許請求の範囲によってのみその範囲が解釈されるべきであることが理解される。当業者は、本発明の具体的な好ましい実施形態の記載から、本発明の記載および技術常識に基づいて等価な範囲を実施することができることが理解される。本明細書において引用した特許、特許出願および文献は、その内容自体が具体的に本明細書に記載されているのと同様にその内容が本明細書に対する参考として援用されるべきであることが理解される。   As mentioned above, although this invention has been illustrated using preferable embodiment of this invention, this invention should not be limited and limited to this embodiment. It is understood that the scope of the present invention should be construed only by the claims. It is understood that those skilled in the art can implement an equivalent range based on the description of the present invention and the common general technical knowledge from the description of specific preferred embodiments of the present invention. Patents, patent applications, and documents cited herein should be incorporated by reference in their entirety, as if the contents themselves were specifically described herein. Understood.

液晶表示装置等の表示パネルに使用される薄膜トランジスタを有する半導体回路およびその製造方法において、TFTの静電破壊を防止することができる。   In a semiconductor circuit having a thin film transistor used for a display panel such as a liquid crystal display device and a manufacturing method thereof, electrostatic breakdown of the TFT can be prevented.

本発明の半導体回路が設けられた液晶表示パネルの概略構成を示す模式図である。It is a schematic diagram which shows schematic structure of the liquid crystal display panel provided with the semiconductor circuit of this invention. その液晶表示パネルの1画素の構成を示す模式図である。It is a schematic diagram which shows the structure of 1 pixel of the liquid crystal display panel. その液晶表示パネルに設けられた走査信号線駆動回路の構成を示す回路図である。It is a circuit diagram which shows the structure of the scanning signal line drive circuit provided in the liquid crystal display panel. その走査信号線駆動回路の要部の一例を示す平面図である。It is a top view which shows an example of the principal part of the scanning signal line drive circuit. その走査信号線駆動回路に使用される薄膜トランジスタの断面図である。It is sectional drawing of the thin-film transistor used for the scanning signal line drive circuit. その走査信号線駆動回路の要部の他の例を示す平面図である。It is a top view which shows the other example of the principal part of the scanning signal line drive circuit.

符号の説明Explanation of symbols

20 データ信号駆動回路
30 走査信号駆動回路
45 第1接続部
46 第1分離配線
47 第2接続部
48 第2分離配線
51〜55 TFT
51a 半導体層
51b ソース領域
51c ドレイン領域
51f 第1ゲート配線
57 第3接続部
61 層間絶縁膜
61a〜61k、61m、61n コンタクトホール
20 data signal drive circuit 30 scan signal drive circuit 45 first connection portion 46 first separation wiring 47 second connection portion 48 second separation wiring 51 to 55 TFT
51a Semiconductor layer 51b Source region 51c Drain region 51f 1st gate wiring 57 3rd connection part 61 Interlayer insulation film 61a-61k, 61m, 61n Contact hole

Claims (17)

絶縁性基板と、該絶縁性基板上に設けられた半導体層を有するTFTと、該TFTのゲート電極に接続されたゲート配線と、該TFTの半導体層およびゲート配線を覆う層間絶縁膜と、該層間絶縁膜上に形成されて、該TFTの半導体層におけるソース領域およびドレイン領域にコンタクトホールを介してそれぞれ電気的に接続された配線とを有する半導体回路であって、
前記ゲート配線が、前記TFTの半導体層から所定の距離だけ離れた位置にて電気的に分離されており、相互に分離されたゲート配線部分同士が、前記層間絶縁膜に設けられた一対のコンタクトホールおよび該層間絶縁膜上に設けられた接続部によって、相互に電気的に接続されていることを特徴とする半導体回路。
An insulating substrate; a TFT having a semiconductor layer provided on the insulating substrate; a gate wiring connected to the gate electrode of the TFT; an interlayer insulating film covering the semiconductor layer and the gate wiring of the TFT; A semiconductor circuit having a wiring formed on an interlayer insulating film and electrically connected to a source region and a drain region in a semiconductor layer of the TFT via contact holes,
The gate wiring is electrically separated at a predetermined distance from the semiconductor layer of the TFT, and the mutually separated gate wiring portions are a pair of contacts provided in the interlayer insulating film. A semiconductor circuit, wherein the semiconductor circuit is electrically connected to each other by a hole and a connecting portion provided on the interlayer insulating film.
前記ゲート配線が、前記TFTの半導体層に対して150〜300μm離れた位置にて分離されている請求項1に記載の半導体回路。   The semiconductor circuit according to claim 1, wherein the gate wiring is separated at a position 150 to 300 μm away from the semiconductor layer of the TFT. 前記ゲート配線が、前記TFTの半導体層に対して150〜200μm離れた位置にて分離されている請求項2に記載の半導体回路。   The semiconductor circuit according to claim 2, wherein the gate wiring is separated at a position 150 to 200 μm away from the semiconductor layer of the TFT. 絶縁性基板と、該絶縁性基板上に設けられた半導体層によって形成された一対のTFTと、前記各TFTのゲート電極にそれぞれ接続された一対のゲート配線と、前記半導体層および前記各ゲート配線を覆う層間絶縁膜と、該層間絶縁膜上に形成されて、前記半導体層における各TFTのソース領域およびドレイン領域にコンタクトホールを介してそれぞれ電気的に接続された配線とを有する半導体回路であって、
前記各ゲート配線のそれぞれが、前記半導体層から所定の距離だけ離れた位置にて電気的に分離されており、前記各距離の差が、所定の範囲になっていることを特徴とする半導体回路。
An insulating substrate; a pair of TFTs formed by a semiconductor layer provided on the insulating substrate; a pair of gate wirings respectively connected to the gate electrodes of the TFTs; the semiconductor layer and the gate wirings And a wiring formed on the interlayer insulating film and electrically connected to a source region and a drain region of each TFT in the semiconductor layer through contact holes, respectively. And
Each of the gate wirings is electrically separated at a position away from the semiconductor layer by a predetermined distance, and the difference between the distances is within a predetermined range. .
前記距離の差が、50〜200μm以下になっている請求項4に記載の半導体回路。   The semiconductor circuit according to claim 4, wherein the difference in distance is 50 to 200 μm or less. 前記距離の差が、50〜100μm以下になっている請求項5に記載の半導体回路。   The semiconductor circuit according to claim 5, wherein the difference in distance is 50 to 100 μm or less. 前記各ゲート配線は、前記層間絶縁膜に形成されたコンタクトホールを介して、該層間絶縁膜上に設けられた接続部に電気的に接続され、該接続部が、該層間絶縁膜に形成されたコンタクトホールを介して、前記ゲート絶縁膜上に設けられた配線に接続されている請求項4に記載の半導体回路。   Each of the gate wirings is electrically connected to a connecting portion provided on the interlayer insulating film via a contact hole formed in the interlayer insulating film, and the connecting portion is formed on the interlayer insulating film. The semiconductor circuit according to claim 4, wherein the semiconductor circuit is connected to a wiring provided on the gate insulating film through a contact hole. 絶縁性基板上に、TFTを構成する半導体層を形成する工程と、
該半導体層をゲート絶縁膜にて覆う工程と、
該ゲート絶縁膜上に、前記TFTのゲート電極に接続されたゲート配線を、分離された状態で形成する工程と、
前記TFTの半導体層およびゲート配線を覆う層間絶縁膜を形成する工程と、
該層間絶縁膜に、前記TFTの半導体層におけるソース領域およびドレイン領域に対応した第1および第2のコンタクトホール、および前記ゲート配線における分離された各部分に対応した第3および第4のコンタクトホールをそれぞれ形成する工程と、
該層間絶縁膜上に、前記第1および第2の各コンタクトホールによって前記ソース領域およびドレイン領域とそれぞれ電気的に接続された配線を形成するとともに、前記第3および第4の各コンタクトホールによって、前記ゲート配線における分離された各部分同士を電気的に接続する接続部を形成する工程と、
を包含する半導体回路の製造方法。
Forming a semiconductor layer constituting the TFT on an insulating substrate;
Covering the semiconductor layer with a gate insulating film;
Forming a gate wiring connected to the gate electrode of the TFT in a separated state on the gate insulating film;
Forming an interlayer insulating film covering the semiconductor layer and gate wiring of the TFT;
The interlayer insulating film includes first and second contact holes corresponding to a source region and a drain region in the semiconductor layer of the TFT, and third and fourth contact holes corresponding to the separated portions in the gate wiring. Forming each of
On the interlayer insulating film, wirings electrically connected to the source region and the drain region by the first and second contact holes are formed, respectively, and by the third and fourth contact holes, Forming a connection portion for electrically connecting the separated portions of the gate wiring;
A method for manufacturing a semiconductor circuit comprising:
前記ゲート配線が、前記TFTの半導体層から150〜300μmの距離だけ離れて分離されている請求項8に記載の半導体回路の製造方法。   The method of manufacturing a semiconductor circuit according to claim 8, wherein the gate wiring is separated from the semiconductor layer of the TFT by a distance of 150 to 300 μm. 前記ゲート配線が、前記TFTの半導体層から150〜200μmの距離だけ離れて分離されている請求項9に記載の半導体回路の製造方法。   The method for manufacturing a semiconductor circuit according to claim 9, wherein the gate wiring is separated from the semiconductor layer of the TFT by a distance of 150 to 200 μm. 絶縁性基板上に、半導体層を形成する工程と、
該半導体層をゲート絶縁膜にて覆う工程と、
該ゲート絶縁膜上に一対のTFTのゲート電極および各ゲート電極に接続されたゲート配線を、それぞれ所定の長さであって、それぞれの長さの差が所定の範囲になるように形成する工程と、
前記半導体層およびゲート配線とを覆う層間絶縁膜を形成する工程と、
該層間絶縁膜に、前記半導体層における各TFTのソース領域およびドレイン領域に対応した第1および第2のコンタクトホールをそれぞれ形成する工程と、
該層間絶縁膜上に、前記第1および第2の各コンタクトホールによって前記ソース領域およびドレイン領域とそれぞれ接続された配線を形成する工程と、
を包含する半導体回路の製造方法。
Forming a semiconductor layer on an insulating substrate;
Covering the semiconductor layer with a gate insulating film;
Forming a gate electrode of a pair of TFTs and a gate wiring connected to each gate electrode on the gate insulating film so as to have a predetermined length and a difference between the lengths within a predetermined range; When,
Forming an interlayer insulating film covering the semiconductor layer and the gate wiring;
Forming in the interlayer insulating film first and second contact holes corresponding to the source region and drain region of each TFT in the semiconductor layer,
Forming wirings connected to the source region and the drain region by the first and second contact holes, respectively, on the interlayer insulating film;
A method for manufacturing a semiconductor circuit comprising:
前記各ゲート配線の前記長さの差が、50〜200μm以下になっている請求項11に記載の半導体回路の製造方法。   The method of manufacturing a semiconductor circuit according to claim 11, wherein the difference in length of each gate wiring is 50 to 200 μm or less. 前記各ゲート配線の前記長さの差が、50〜100μm以下になっている請求項12に記載の半導体回路の製造方法。   The method for manufacturing a semiconductor circuit according to claim 12, wherein the difference in length of each gate wiring is 50 to 100 μm or less. 前記ゲート配線の少なくとも一方が、前記層間絶縁膜に形成されたコンタクトホールを介して、該層間絶縁膜上に設けられた接続部に接続され、該接続部が、該層間絶縁膜に形成されたコンタクトホールを介して、前記ゲート絶縁膜上に設けられた配線に接続されている請求項11に記載の半導体回路の製造方法。   At least one of the gate wirings is connected to a connecting portion provided on the interlayer insulating film through a contact hole formed in the interlayer insulating film, and the connecting portion is formed in the interlayer insulating film. The method of manufacturing a semiconductor circuit according to claim 11, wherein the semiconductor circuit is connected to a wiring provided on the gate insulating film through a contact hole. 請求項1に記載の半導体回路が複数設けられた半導体装置。   A semiconductor device provided with a plurality of semiconductor circuits according to claim 1. 前記複数の半導体回路によって演算回路が構成されている請求項15に記載の半導体装置。   The semiconductor device according to claim 15, wherein an arithmetic circuit is configured by the plurality of semiconductor circuits. 前記複数の半導体回路によって液晶パネルの駆動部を構成する請求項15に記載の半導体装置。
The semiconductor device according to claim 15, wherein a driving unit of a liquid crystal panel is configured by the plurality of semiconductor circuits.
JP2003400838A 2003-11-28 2003-11-28 Semiconductor circuit, its manufacturing method and semiconductor device Withdrawn JP2005166763A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003400838A JP2005166763A (en) 2003-11-28 2003-11-28 Semiconductor circuit, its manufacturing method and semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003400838A JP2005166763A (en) 2003-11-28 2003-11-28 Semiconductor circuit, its manufacturing method and semiconductor device

Publications (1)

Publication Number Publication Date
JP2005166763A true JP2005166763A (en) 2005-06-23

Family

ID=34724951

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003400838A Withdrawn JP2005166763A (en) 2003-11-28 2003-11-28 Semiconductor circuit, its manufacturing method and semiconductor device

Country Status (1)

Country Link
JP (1) JP2005166763A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015219358A (en) * 2014-05-16 2015-12-07 株式会社ジャパンディスプレイ Display device

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015219358A (en) * 2014-05-16 2015-12-07 株式会社ジャパンディスプレイ Display device
US10254606B2 (en) 2014-05-16 2019-04-09 Japan Display Inc. Display device
US10571765B2 (en) 2014-05-16 2020-02-25 Japan Display Inc. Display device
US10845656B2 (en) 2014-05-16 2020-11-24 Japan Display Inc. Display device
US11226524B2 (en) 2014-05-16 2022-01-18 Japan Display Inc. Display device
US11703727B2 (en) 2014-05-16 2023-07-18 Japan Display Inc. Display device

Similar Documents

Publication Publication Date Title
CN101978505B (en) TFT, shift register, scan signal line driving circuit, display device, and TFT trimming method
JP4241238B2 (en) Liquid crystal display
WO2011135873A1 (en) Shift register and display device
JP5384088B2 (en) Display device
KR101423671B1 (en) Thin film transistor and display device having the same
US8441013B2 (en) TFT substrate including divided display screens and/or separated data lines, display panel including the TFT substrate, and method for manufacturing the TFT substrate
KR101707935B1 (en) Display device
WO2016140281A1 (en) Active matrix substrate and display device provided therewith
WO2018043426A1 (en) Active matrix substrate and method for producing same
CN110045881B (en) Touch control display panel
JPH1144893A (en) Liquid crystal display device and its production
EP2492741A1 (en) Display apparatus
KR20150081871A (en) Display device
US7151523B2 (en) Bi-directional shift register and display device using same
JP3897873B2 (en) Driving circuit for liquid crystal display device
JP2014149429A (en) Liquid crystal display device and method for manufacturing liquid crystal display device
JP4635139B2 (en) Active matrix liquid crystal display device
TW201528480A (en) Display device having integral capacitors and reduced size
JP2009098587A (en) Liquid crystal display device
JP2005166763A (en) Semiconductor circuit, its manufacturing method and semiconductor device
US6744479B2 (en) Active matrix display device
TWI300147B (en) Display device
KR100914782B1 (en) Substrate of thin film transistor and liquid crystal display using the same
JP4661076B2 (en) TFT array substrate, liquid crystal display panel, and liquid crystal display device
US20090207329A1 (en) Liquid crystal display

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20070206