JP2004194161A - Output circuit for outputting pulse signal - Google Patents

Output circuit for outputting pulse signal Download PDF

Info

Publication number
JP2004194161A
JP2004194161A JP2002361877A JP2002361877A JP2004194161A JP 2004194161 A JP2004194161 A JP 2004194161A JP 2002361877 A JP2002361877 A JP 2002361877A JP 2002361877 A JP2002361877 A JP 2002361877A JP 2004194161 A JP2004194161 A JP 2004194161A
Authority
JP
Japan
Prior art keywords
pulse
comparator
pulse signal
reference voltage
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2002361877A
Other languages
Japanese (ja)
Inventor
Takemitsu Isobe
剛光 磯辺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Kokusai Electric Inc
Original Assignee
Hitachi Kokusai Electric Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Kokusai Electric Inc filed Critical Hitachi Kokusai Electric Inc
Priority to JP2002361877A priority Critical patent/JP2004194161A/en
Publication of JP2004194161A publication Critical patent/JP2004194161A/en
Withdrawn legal-status Critical Current

Links

Images

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a output circuit for outputting pulse signal which can applicably conduct variable control of the reference voltage of a comparator. <P>SOLUTION: The pulse signal output circuit has a comparator 2B, which converts an input signal to a pulse signal and outputs it, by comparing the voltage level of the input signal with the reference voltage. The circuit is equipped with control means (2C, 2D, and 2E), which count the pulse width of a pulse signal output from the comparator 2B, compare the count with the count of a desired pulse width, and applicably conduct variable control of the reference voltage of the comparator 2B so that both the counts agree. <P>COPYRIGHT: (C)2004,JPO&NCIPI

Description

【0001】
【発明の属する技術分野】
本発明は、入力信号の電圧レベルを基準電圧と比較することで入力信号をパルス信号に変換して出力するコンパレータを備えたパルス信号出力回路に関するもので、特に、TDD(Time Division Duplex:時分割多重化)タイミング自動補正システムに用いて好適なものである。
【0002】
【従来の技術】
離れた2地点で変復調を用いてパルスデータの送受信を行う場合に、変調前の送信データと復調後の受信データとのパルス幅が同等となるように自動制御することにより無線送受信の切替タイミング等に生じるズレを自動補正するTDDタイミング自動補正システムがある。
【0003】
【従来の技術】
離れた2地点で変復調を用いてパルスデータの送受信を行う場合に、ODU(Out Door Unit:屋外装置)における送受切替のタイミングを、パルス信号でIDU(In Door Unit:屋内装置)からODUに送出する際、IDUから前記パルス信号の変調波を送出し、ODUにて受信した波形をLOGAMPにて検波し、コンパレータを用いてパルス波に復調することで、ODUは、送受切替のタイミングを得るためのタイミングパルスを受信することができる。この場合、コンパレータの閾値となる基準電圧を調整することで、LOGAMPの出力からパルス幅を調整したパルス信号を得ることができる。
【0004】
信号をパルス信号に整形する場合、コンパレータを用いて信号レベルと基準レベルとを比較する方法が用いられる。ここで、コンパレータの基準電圧を変更することにより、コンパレータより出力されるパルス幅を可変とする技術が知られている(例えば、特許文献1参照)。
【0005】
【特許文献1】
特開平5−63525号公報(第3頁〜第4頁、図1〜図2)
【0006】
【発明が解決しようとする課題】
しかしながら、上述した従来例では、コンパレータに入力された信号の状態に応じて出力パルス幅を調整することが開示されているものの、基準電圧を随時調整する技術については開示されてない。
【0007】
コンパレータの閾値となる基準電圧を調整する方法としては、手動による減衰、外部入力による調整等が考えられるが、コンパレータの閾値となる基準電圧の調整は、IDU、ODUの新設時に調整または設定を行うものであり、運用状態で、IDUまたはODUの設置場所の移動を行った場合や何らかの理由でLOGAMPの出力レベルが変動してしまった場合には、コンパレータの閾値となる基準電圧はフレキシブルではないため、コンパレータ出力のパルス幅は送信パルスのパルス幅と異なってしまうことになる。このことから、結果的に、送信と受信の切替タイミングがデータと同期が取れなくなる可能性がある。
【0008】
本発明は、このような問題点を解決するためになされたもので、コンパレータの基準電圧を適応的に可変制御することができるパルス信号出力回路を得ることを目的とする。
【0009】
【課題を解決するための手段】
上記目的を達成するために、本発明に係るパルス信号出力回路は、入力信号の電圧レベルを基準電圧と比較することで入力信号をパルス信号に変換して出力するコンパレータを備えたパルス信号出力回路において、前記コンパレータから出力されるパルス信号のパルス幅をカウントし、当該カウント数と所望のパルス幅のカウント数とを比較して、両者が一致するように前記コンパレータの基準電圧を適応的に可変制御する制御手段を備えたことを特徴とするものである。この構成によれば、コンパレータの基準電圧を適応的に可変制御することができる。
【0010】
【発明の実施の形態】
図1は、本発明に係るパルス信号出力回路の説明の前提となるTDD(Time Division Duplex:時分割多重化)タイミング自動補正システムの概賂構成を示すブロック図である。図1に示すシステムは、受信したTDDタイミングパルス信号により、送信と受信を切り替える送受共用タイプのアンテナ(特に送受共用タイプである必要もないが、今回はTDDタイミングによる切替を説明するための一例として送受共用タイプとした)1と、ODU(Out Door Unit:屋外装置)2と、IDU(In Door Unit:屋内装置)3とを備えている。
【0011】
ここで、IDU3は、送受信するためのデータSignal1,Signal2とTDDタイミングパルス信号をASK変調し、同軸ケーブル4を介してODU2に送信する。また、ASK変調波を受信するODU2は、TDDタイミングを検波し復調することで、IDU3から送信されたTDDタイミングパルスを受信し、その切替タイミングに基づいて送信と受信の切替制御を行う。さらに、ODU2は、TDDタイミングの復調検波の過程において、LOGAMP2aにより復調されたTDDタイミングパルス受信波形を、基準電圧を閾値電圧として、コンパレータ2bにより比較することで、TDDタイミングパルスを復元する。
【0012】
図2は、前記ODU2内でのTDDタイミングパルスの復調とタイミングズレの発生を概略的に説明するタイミングチャートである。図2(a)に示す送信パルスは、IDU3からODU2の送受切替制御信号として送出されるTDDタイミングパルスである。図1の説明から理解されるように、IDU3からの送信パルスの変調波をODU2にて受信復調し、LOGAMP2aの出力として、図2(b)に示す復調波形が得られる。そして、コンパレータ2bにより、LOGAMP2aの出力(図2(b)に示す復調波形)を、図2(b)に示す基準電圧(閾値電圧)と比較することで、コンパレータ出力として図2(c)に示すTDDタイミングパルスを復元する。
【0013】
上述したようにして、TDDタイミングパルス(図2(c)に示すコンパレータ出力)のパルス幅bにより送信と受信の切替タイミングが決定されるため、IDU3での送りTDDタイミングパルス(図2(a)に示す送信パルス)のパルス幅aと、復元されたTDDタイミングパルスのパルス幅bは同等である必要がある。
【0014】
装置の新規設置時は、前記コンパレータ出力のパルス幅bを送信パルスのパルス幅aと同等にするという条件を満たすために、図2(b)に示すコンパレータ2bの基準電圧を調整することで、コンパレータ出力のパルス幅bが送信パルスのパルス幅aと同等(a=b)になるようにして、その基準電圧を固定する。
【0015】
しかし、TDDタイミングパルスの送信側(IDU3からの図2(a)に示す送信パルス)と受信側(図2(c)に示すコンパレータ出力)のパルス幅が同等になるようにコンパレータ2bの図2(b)に示す基準電圧を固定した後、例えばIDU3の設置場所を変更した等の設置後の事象により、IDU3からODU2間の同軸ケーブル4のケーブル長が変更された場合には、LOGAMP2aの出力(復調波)のレベルが変動してしまう。
【0016】
このため、例えば同軸ケーブル4のケーブル長が長くなる場合には、図2(d)に示す如く、LOGAMP2a出力の振幅が減少し、コンパレータ2bの基準電圧が新規設置時の固定値のままであると、図2(e)に示す如く、コンパレータ2bの出力である復元されたTDDタイミングパルスのパルス幅はcとなり、図2(c)に示すパルス幅bとの間に違いが生じてしまう。従って、LOGAMP2aの出力の振幅が減少した条件では、a>cとなり、送受信の切替タイミングの不一致(ズレ)といった不具合が生じてしまう。
【0017】
このため、通常、装置移動等によりIDU3からODU2間のケーブル長の変更等がなされる度に、TDDタイミングパルスの送受のパルス幅を同等にする様、コンパレータ2bの基準電圧の調整が必要となる。
【0018】
本発明の実施の形態では、このようなTDDタイミングパルスのずれを自動補正するものである。図3は、図2で説明したIDU3からODU2間の同軸ケーブル4のケーブル長が変更された場合に生じるTDDタイミングパルスのズレを自動で補正する原理を概賂的に示すものである。図3(a)に示すコンパレータ出力は、IDU3から送信されたTDDタイミングパルスと同等のパルス幅を持つよう、基準電圧を調整し、コンパレータから復元されたTDDタイミングパルスである。
【0019】
これに対し、図3(b)に示すコンパレータ出力は、コンパレータの基準電圧が固定された状態で、IDU3からODU2間の同軸ケーブル4のケーブル長の変更等により生じるコンパレータから出力されるズレたTDDタイミングパルスを示している。但し、図3(b)に示すコンパレータ出力は、ケーブル長が長くなる等の理由で、LOGAMP2aの出力の振幅が減少し、TDDタイミングパルスが所望のパルス幅よりも短くなったものを示している。
【0020】
また、図3(a)と(b)に示すODUの基準発振器によるパルスとは、ODU2内の図4に後述する基準発振器による信号である。但し、この基準発振器はTDDタイミングパルスのパルス幅より十分に小さいものとする。
【0021】
TDDタイミングパルスのずれを自動補正するためには、まず、ODU2の基準発振器によるパルス(図3(a)、(b)参照)を用いて、復元後のコンパレータ出力(図3(a)、(b)参照)とのANDをとり、そのAND波形内のパルス数を計測することで、コンパレータ出力のパルス幅に含まれる基準発振器のパルス数aを算出する。
【0022】
次に、IDU3から送出されるODU制御信号を利用して、IDU3からODU2に送出したTDD比を知らせる(a:bという形でその比率を送出する)。前記TDD比を受信したODU2は、TDD比と既知のTDDタイミングのフレーム長を用い、送信されたTDDタイミングパルス幅を算出し、該パルス幅に含まれる基準発振器のパルス数bを算出する。
【0023】
さらに、前記パルス数aとパルス数bとを比較し、その差分を補う様(理論値であるパルス数bに近づく様)、コンパレータの基準電圧を制御する。このようにすることで、IDUまたはODUの設置場所の移動を行った場合や何らかの理由でLOGAMPの出力レベルが変動してしまった場合でも、TDDタイミングパルスのずれを自動補正することができる。
【0024】
図4は、上述したTDDタイミングパルスのズレを自動補正する本発明の実施の形態に係る自動補正システムの構成を概略的に示した図である。図4に示すように、本実施の形態に係るODU2は、検波回路としての役割を果たすLOGAMP2Aと、LOGAMP2A出力のアナログ波形を、基準電圧(閾値電圧)を基準にしてパルス信号を出力するコンパレータ2Bと、ODU2内の制御手段として用いられるマイコン(マイクロコンピュータ)2Cと、基準発振器2Dと、マイコン2Cからの制御により基準電圧(閾値電圧)のレベルを調整するための減衰器(ATT)2Eと、データ処理部2Fとを備えており、マイコン2Cと基準発振器2D及び減衰器2Eにより、コンパレータ2Bから出力されるパルス信号のパルス幅をカウントし、当該カウント数と所望のパルス幅のカウント数とを比較して、両者が一致するように前記コンパレータ2Bの基準電圧を適応的に可変制御する制御手段を構成している。
【0025】
次に、上記構成におけるTDDタイミングパルスの自動補正動作の概要を説明する。IDU3から送出されたTDDタイミングパルスの変調波は、ODU2内のLOGAMP2Aにより検波され、コンパレータ2BによりTDDタイミングパルスとして復元される。コンパレータ2Bのパルス信号の復元動作については、図3において説明した様に、LOGAMP2Aの出力の復調波を、基準電圧を閾値として、例えば、それ以上であればVa[V]、それ以下であればVb[V]と言った様に出力することによって、パルス信号を出力するものである。
【0026】
ここで、IDU3とODU2間のケーブル長の変更等により、LOGAMP2Aの出力の振幅が減衰または増幅した場合の動作を説明する。ODU2内のマイコン2Cは、ある一定周期でコンパレータ2Bの出力パルスと基準発振器2Dの出力パルスとを用いて、図3にて説明したように、コンパレータ出力パルスと基準発振器の出力パルスとのANDをとり、そのパルス数(基準発振器)を算出してパルス数aを得ている。また、IDU3からODUの制御信号系を通じてマイコン2Cに受信されるTDD比データから導く理想パルスに含まれる基準パルス数(パルス数b)を得て、パルス数aとパルス数bとを比較する。
【0027】
前記パルス数aとパルス数bとの比較により算出された誤差をTDDタイミングのズレとし、パルス数b(理論櫨)に近づく様にマイコン2Cから減衰器2Eの値を制御することで、コンパレータ2Bに入力される基準電圧(閾値電圧)を調整する。
【0028】
すなわち、図5は、マイコン2Cによる上述した制御動作を説明するフローチャートである。図5に示すように、マイコン2Cは、まず、コンパレータ2Bの出力パルスと基準発振器2Dの出力パルスとのANDをとり、そのパルス数aを得る(ステップS51)。また、IDU3からのTDD比データから導かれる理想TDDタイミングパルスと基準発振器2Dの出力パルスとのANDをとり、そのパルス数bを得る(ステップS52)。パルス数aとパルス数bとの比較を行う(ステップS53)。ここで、等しければ現在の基準電圧を継続して使用し、等しくなければステップS54に移行する。ステップS54において、パルス数aがパルス数bより大きいか否かを判定し、大きくなければ、基準電圧を規定値だけ下げるべく減衰器2Eを制御し(ステップS55)、他方、大きければ、基準電圧を規定値だけ上げるべく減衰器2Eを制御する(ステップS56)。このようにして、コンパレータ2Bに入力される基準電圧(閾値電圧)を調整する。
【0029】
以上のように、ODUの無線送受信切替の手法につき、IDUから送出するTDDタイミングパルスの検波パルス幅により切替を制御する次世代FWA(Fixed Wireless Access:加入者無線アクセス)システムにおいては、ケーブル長の変更等により生じるODUで受信されるパルスのパルス幅ズレを、基準クロックを利用した基準パルスの個数を利用して、希望するパルス幅とのズレをコンパレータの閾値を自動で制御することにより補正することができる。
【0030】
また、TDDタイミングパルスのズレの自動補正システムを利用することで、TDDタイミングパルスに限らず、装置間のパルス信号の伝送を目的としたシステムを構成する際、より正確なパルス信号の復元とその自動補正を可能とすることができる。
【0031】
【発明の効果】
以上のように、本発明によれば、コンパレータの基準電圧を適応的に可変制御することができるパルス信号出力回路を得ることができ、TDDタイミングのズレ等の補正を自動的に行える。
【図面の簡単な説明】
【図1】本発明に係るパルス信号出力回路の説明の前提となるTDD(Time Division Duplex:時分割多重化)タイミング自動補正システムの概賂構成を示すブロック図である。
【図2】図1のODU2内でのTDDタイミングパルスの復調とタイミングズレの発生を概略的に説明するタイミングチャートである。
【図3】図2で説明したIDU3からODU2間の同軸ケーブル4のケーブル長が変更された場合に生じるTDDタイミングパルスのズレを自動で補正する原理を概賂的に示すものである。
【図4】TDDタイミングパルスのズレを自動補正する本発明の実施の形態に係る自動補正システムの構成を概略的に示した図である。
【図5】図4のマイコン2Cによる上述した制御動作を説明するフローチャートである。
【符号の説明】
1 送受共用タイプのアンテナ
2 ODU(屋外装置)
2A LOGAMP
2B コンパレータ
2C マイコン
2D 基準発振器
2E 減衰器
3 IDU(屋内装置)
[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to a pulse signal output circuit including a comparator that converts an input signal into a pulse signal by comparing a voltage level of the input signal with a reference voltage and outputs the pulse signal. In particular, the present invention relates to a TDD (Time Division Duplex). It is suitable for use in an automatic timing correction system.
[0002]
[Prior art]
When transmitting and receiving pulse data using modulation and demodulation at two distant points, the wireless transmission and reception switching timing is automatically controlled by automatically controlling the pulse width of the transmission data before modulation and the reception data after demodulation to be equal. There is an automatic TDD timing correction system that automatically corrects the deviation that occurs in the TDD.
[0003]
[Prior art]
When transmitting and receiving pulse data using modulation and demodulation at two distant points, transmission / reception switching timing in an ODU (Out Door Unit: outdoor unit) is transmitted from an IDU (In Door Unit: indoor unit) to the ODU by a pulse signal. The ODU transmits the modulated wave of the pulse signal from the IDU, detects the waveform received by the ODU by LOGAMP, and demodulates the waveform into a pulse wave by using a comparator. Can be received. In this case, a pulse signal whose pulse width has been adjusted can be obtained from the output of LOGAMP by adjusting the reference voltage serving as the threshold value of the comparator.
[0004]
When a signal is shaped into a pulse signal, a method of comparing a signal level with a reference level using a comparator is used. Here, a technique is known in which the pulse width output from the comparator is made variable by changing the reference voltage of the comparator (for example, see Patent Document 1).
[0005]
[Patent Document 1]
JP-A-5-63525 (pages 3 and 4, FIGS. 1 and 2)
[0006]
[Problems to be solved by the invention]
However, although the above-mentioned conventional example discloses that the output pulse width is adjusted according to the state of the signal input to the comparator, it does not disclose a technique for adjusting the reference voltage as needed.
[0007]
As a method of adjusting the reference voltage serving as the threshold value of the comparator, manual attenuation, adjustment by an external input, and the like can be considered. Adjustment of the reference voltage serving as the threshold value of the comparator is performed by adjusting or setting when a new IDU or ODU is installed. In the operation state, when the installation location of the IDU or ODU is moved, or when the output level of LOGAMP fluctuates for some reason, the reference voltage serving as the threshold value of the comparator is not flexible. The pulse width of the output of the comparator is different from the pulse width of the transmission pulse. As a result, the transmission and reception switching timing may not be synchronized with the data as a result.
[0008]
The present invention has been made to solve such a problem, and an object of the present invention is to provide a pulse signal output circuit capable of adaptively variably controlling a reference voltage of a comparator.
[0009]
[Means for Solving the Problems]
In order to achieve the above object, a pulse signal output circuit according to the present invention includes a pulse signal output circuit including a comparator for converting an input signal into a pulse signal by comparing a voltage level of the input signal with a reference voltage and outputting the pulse signal. Counting the pulse width of the pulse signal output from the comparator, comparing the count number with the count number of a desired pulse width, and adaptively varying the reference voltage of the comparator so that the two coincide. It is characterized by comprising control means for controlling. According to this configuration, the reference voltage of the comparator can be adaptively variably controlled.
[0010]
BEST MODE FOR CARRYING OUT THE INVENTION
FIG. 1 is a block diagram showing a general configuration of an automatic TDD (Time Division Duplex) timing correction system which is a premise of the description of the pulse signal output circuit according to the present invention. The system shown in FIG. 1 is a shared transmission / reception type antenna that switches between transmission and reception based on a received TDD timing pulse signal (in particular, it is not necessary to use a shared transmission / reception type antenna, but this time, as an example for describing switching based on TDD timing). It is provided with a transmission / reception shared type 1, an ODU (Out Door Unit: outdoor device) 2, and an IDU (In Door Unit: indoor device) 3.
[0011]
Here, the IDU 3 performs ASK modulation on the data Signal1 and Signal2 to be transmitted and received and the TDD timing pulse signal, and transmits them to the ODU2 via the coaxial cable 4. Also, the ODU2 that receives the ASK modulated wave receives the TDD timing pulse transmitted from the IDU3 by detecting and demodulating the TDD timing, and performs switching control between transmission and reception based on the switching timing. Further, in the process of demodulation detection of the TDD timing, the ODU 2 restores the TDD timing pulse by comparing the received waveform of the TDD timing pulse demodulated by the LOGAMP 2a with the reference voltage as the threshold voltage by the comparator 2b.
[0012]
FIG. 2 is a timing chart schematically illustrating demodulation of a TDD timing pulse and occurrence of a timing shift in the ODU2. The transmission pulse shown in FIG. 2A is a TDD timing pulse transmitted as a transmission / reception switching control signal from the IDU 3 to the ODU 2. As understood from the description of FIG. 1, the modulated wave of the transmission pulse from the IDU 3 is received and demodulated by the ODU 2, and the demodulated waveform shown in FIG. 2B is obtained as the output of the LOGAMP 2a. Then, the output of the LOGAMP 2a (the demodulated waveform shown in FIG. 2B) is compared with the reference voltage (threshold voltage) shown in FIG. 2B by the comparator 2b. The indicated TDD timing pulse is restored.
[0013]
As described above, the switching timing between transmission and reception is determined by the pulse width b of the TDD timing pulse (comparator output shown in FIG. 2C). Therefore, the sending TDD timing pulse in the IDU 3 (FIG. 2A) The transmission pulse a shown in FIG. 3) and the pulse width b of the restored TDD timing pulse need to be equal.
[0014]
When the apparatus is newly installed, the reference voltage of the comparator 2b shown in FIG. 2B is adjusted in order to satisfy the condition that the pulse width b of the comparator output is equal to the pulse width a of the transmission pulse. The reference voltage is fixed so that the pulse width b of the comparator output becomes equal to the pulse width a of the transmission pulse (a = b).
[0015]
However, the comparator 2b of FIG. 2 is configured such that the pulse width of the TDD timing pulse on the transmitting side (the transmitting pulse from the IDU 3 shown in FIG. 2A) and the receiving side (the comparator output shown in FIG. 2C) are equal. After fixing the reference voltage shown in (b), if the cable length of the coaxial cable 4 between the IDU 3 and the ODU 2 is changed due to a post-installation event such as a change in the installation location of the IDU 3, the output of the LOGAMP 2a (Demodulated wave) level fluctuates.
[0016]
Therefore, for example, when the cable length of the coaxial cable 4 is long, as shown in FIG. 2D, the amplitude of the output of the LOGAMP 2a decreases, and the reference voltage of the comparator 2b remains at the fixed value when newly installed. As shown in FIG. 2E, the pulse width of the restored TDD timing pulse output from the comparator 2b becomes c, which is different from the pulse width b shown in FIG. 2C. Therefore, under the condition that the amplitude of the output of the LOGAMP 2a is reduced, a> c, and a problem such as a mismatch (misalignment) between transmission and reception switching timing occurs.
[0017]
For this reason, usually, whenever the cable length between the IDU 3 and the ODU 2 is changed due to device movement or the like, it is necessary to adjust the reference voltage of the comparator 2b so as to make the pulse width of the transmission and reception of the TDD timing pulse equal. .
[0018]
In the embodiment of the present invention, such a deviation of the TDD timing pulse is automatically corrected. FIG. 3 roughly shows the principle of automatically correcting the deviation of the TDD timing pulse generated when the cable length of the coaxial cable 4 between the IDU 3 and the ODU 2 described in FIG. 2 is changed. The comparator output shown in FIG. 3A is a TDD timing pulse restored from the comparator by adjusting the reference voltage so as to have a pulse width equivalent to the TDD timing pulse transmitted from the IDU 3.
[0019]
On the other hand, the comparator output shown in FIG. 3B is a shifted TDD output from the comparator caused by a change in the cable length of the coaxial cable 4 between the IDU 3 and the ODU 2 in a state where the reference voltage of the comparator is fixed. The timing pulse is shown. However, the comparator output shown in FIG. 3B indicates that the output amplitude of the LOGAMP 2a has decreased due to an increase in the cable length and the TDD timing pulse has become shorter than the desired pulse width. .
[0020]
Further, the pulse by the reference oscillator of the ODU shown in FIGS. 3A and 3B is a signal in the ODU 2 by the reference oscillator described later with reference to FIG. However, this reference oscillator is sufficiently smaller than the pulse width of the TDD timing pulse.
[0021]
In order to automatically correct the deviation of the TDD timing pulse, first, the restored comparator output (FIGS. 3A and 3B) is used by using a pulse (see FIGS. 3A and 3B) from the reference oscillator of ODU2. b)), and by measuring the number of pulses in the AND waveform, the pulse number a of the reference oscillator included in the pulse width of the comparator output is calculated.
[0022]
Next, the TDD ratio transmitted from the IDU 3 to the ODU 2 is notified by using the ODU control signal transmitted from the IDU 3 (the ratio is transmitted in the form of a: b). The ODU2 that has received the TDD ratio calculates the transmitted TDD timing pulse width using the TDD ratio and the known TDD timing frame length, and calculates the number b of pulses of the reference oscillator included in the pulse width.
[0023]
Further, the pulse number a and the pulse number b are compared, and the reference voltage of the comparator is controlled so as to compensate for the difference (to approach the pulse number b which is a theoretical value). In this way, even if the installation location of the IDU or ODU is moved, or if the output level of LOGAMP fluctuates for some reason, the deviation of the TDD timing pulse can be automatically corrected.
[0024]
FIG. 4 is a diagram schematically showing a configuration of an automatic correction system according to an embodiment of the present invention for automatically correcting the above-described deviation of the TDD timing pulse. As shown in FIG. 4, the ODU 2 according to the present embodiment includes a LOGAMP 2A serving as a detection circuit and a comparator 2B which outputs a pulse signal based on a reference voltage (threshold voltage) based on an analog waveform of the LOGAMP 2A output. A microcomputer (microcomputer) 2C used as control means in the ODU 2, a reference oscillator 2D, an attenuator (ATT) 2E for adjusting the level of a reference voltage (threshold voltage) under control from the microcomputer 2C, The microcomputer 2C, the reference oscillator 2D, and the attenuator 2E count the pulse width of the pulse signal output from the comparator 2B, and determine the count number and the count number of the desired pulse width by the microcomputer 2C, the reference oscillator 2D, and the attenuator 2E. In comparison, the reference voltage of the comparator 2B is adaptively variably controlled so that the two coincide with each other. Constitute a control means that.
[0025]
Next, an outline of the operation of automatically correcting the TDD timing pulse in the above configuration will be described. The modulated wave of the TDD timing pulse sent from the IDU 3 is detected by the LOGAMP 2A in the ODU 2 and restored by the comparator 2B as a TDD timing pulse. Regarding the restoration operation of the pulse signal of the comparator 2B, as described with reference to FIG. 3, the demodulated wave of the output of the LOGAMP 2A is set to a reference voltage as a threshold. The pulse signal is output by outputting as Vb [V].
[0026]
Here, an operation when the output amplitude of the LOGAMP 2A is attenuated or amplified due to a change in the cable length between the IDU 3 and the ODU 2 will be described. The microcomputer 2C in the ODU2 uses the output pulse of the comparator 2B and the output pulse of the reference oscillator 2D at a certain period, and as described with reference to FIG. 3, ANDs the output pulse of the comparator and the output pulse of the reference oscillator. Then, the pulse number (reference oscillator) is calculated to obtain the pulse number a. Further, the reference pulse number (pulse number b) included in the ideal pulse derived from the TDD ratio data received by the microcomputer 2C from the IDU 3 through the control signal system of the ODU is obtained, and the pulse number a and the pulse number b are compared.
[0027]
The error calculated by comparing the pulse number a and the pulse number b is regarded as a deviation of the TDD timing, and the microcomputer 2C controls the value of the attenuator 2E so as to approach the pulse number b (theoretical haze). To adjust the reference voltage (threshold voltage) input to.
[0028]
That is, FIG. 5 is a flowchart illustrating the above-described control operation by the microcomputer 2C. As shown in FIG. 5, the microcomputer 2C first ANDs the output pulse of the comparator 2B and the output pulse of the reference oscillator 2D to obtain the pulse number a (step S51). Further, an AND operation is performed between the ideal TDD timing pulse derived from the TDD ratio data from the IDU 3 and the output pulse of the reference oscillator 2D to obtain the pulse number b (step S52). The number of pulses a and the number of pulses b are compared (step S53). Here, if they are equal, the current reference voltage is continuously used, and if they are not equal, the process proceeds to step S54. In step S54, it is determined whether or not the pulse number a is larger than the pulse number b. If not, the attenuator 2E is controlled to lower the reference voltage by a specified value (step S55). Is controlled by the specified value (step S56). Thus, the reference voltage (threshold voltage) input to the comparator 2B is adjusted.
[0029]
As described above, in the ODU wireless transmission / reception switching method, in the next-generation FWA (Fixed Wireless Access: subscriber wireless access) system in which switching is controlled by the detection pulse width of the TDD timing pulse transmitted from the IDU, the cable length is reduced. The pulse width deviation of the pulse received by the ODU caused by a change or the like is corrected by automatically controlling the threshold value of the comparator using the number of reference pulses using the reference clock. be able to.
[0030]
In addition, by using the automatic correction system for the deviation of the TDD timing pulse, not only the TDD timing pulse but also a system for transmitting the pulse signal between the devices can be constructed, and more accurate reconstruction of the pulse signal and its reconstruction can be performed. Automatic correction can be enabled.
[0031]
【The invention's effect】
As described above, according to the present invention, it is possible to obtain a pulse signal output circuit capable of adaptively variably controlling the reference voltage of the comparator, and it is possible to automatically correct a TDD timing deviation and the like.
[Brief description of the drawings]
FIG. 1 is a block diagram showing a general configuration of a TDD (Time Division Duplex) timing automatic correction system which is a premise of the description of a pulse signal output circuit according to the present invention.
FIG. 2 is a timing chart schematically illustrating demodulation of a TDD timing pulse and occurrence of a timing shift in the ODU 2 of FIG. 1;
FIG. 3 schematically shows a principle of automatically correcting a deviation of a TDD timing pulse generated when the cable length of the coaxial cable 4 between the IDU 3 and the ODU 2 described in FIG. 2 is changed.
FIG. 4 is a diagram schematically showing a configuration of an automatic correction system for automatically correcting a deviation of a TDD timing pulse according to an embodiment of the present invention.
FIG. 5 is a flowchart illustrating the above-described control operation by the microcomputer 2C in FIG. 4;
[Explanation of symbols]
1 Dual-use antenna 2 ODU (outdoor equipment)
2A LOGAMP
2B Comparator 2C Microcomputer 2D Reference oscillator 2E Attenuator 3 IDU (indoor unit)

Claims (1)

入力信号の電圧レベルを基準電圧と比較することで入力信号をパルス信号に変換して出力するコンパレータを備えたパルス信号出力回路において、
前記コンパレータから出力されるパルス信号のパルス幅をカウントし、当該カウント数と所望のパルス幅のカウント数とを比較して、両者が一致するように前記コンパレータの基準電圧を適応的に可変制御する制御手段を備えた
ことを特徴とするパルス信号出力回路。
In a pulse signal output circuit including a comparator that converts the input signal into a pulse signal by comparing the voltage level of the input signal with a reference voltage and outputs the pulse signal,
The pulse width of the pulse signal output from the comparator is counted, the count number is compared with the count number of a desired pulse width, and the reference voltage of the comparator is adaptively variably controlled so that the two match. A pulse signal output circuit comprising control means.
JP2002361877A 2002-12-13 2002-12-13 Output circuit for outputting pulse signal Withdrawn JP2004194161A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002361877A JP2004194161A (en) 2002-12-13 2002-12-13 Output circuit for outputting pulse signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002361877A JP2004194161A (en) 2002-12-13 2002-12-13 Output circuit for outputting pulse signal

Publications (1)

Publication Number Publication Date
JP2004194161A true JP2004194161A (en) 2004-07-08

Family

ID=32760476

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002361877A Withdrawn JP2004194161A (en) 2002-12-13 2002-12-13 Output circuit for outputting pulse signal

Country Status (1)

Country Link
JP (1) JP2004194161A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006214912A (en) * 2005-02-04 2006-08-17 Tosoh Corp Out-of-liquid sensor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006214912A (en) * 2005-02-04 2006-08-17 Tosoh Corp Out-of-liquid sensor

Similar Documents

Publication Publication Date Title
EP1062745B1 (en) Radio communication system
US20030031135A1 (en) Method and system for controlling transmission power
US7398101B2 (en) Transmitter power level optimization and error correction technique
EP0935347A2 (en) RF communications system operable in the presence of a repetitive interference source and related methods
JP2007158976A (en) Apparatus, program, and method for communication
US20100023826A1 (en) Clock data recovering circuit and control method of the clock data recovering circuit
KR100871045B1 (en) Receiver and method for initial synchronization of a receiver with the carrier frequency of a desired channel
JP2014027420A (en) Communication device, and transmission power control method
US5598446A (en) Clock extraction of a clock signal using rising and falling edges of a received transmission signal
JP2004194161A (en) Output circuit for outputting pulse signal
US7184507B2 (en) Residual phase error correction
JP2007228040A (en) Pll device compatible with received packet missing
TWI440339B (en) Receiver and method of adjusting adaptive equalizer of receiver
JP2639326B2 (en) Quaternary FSK receiver
US7308238B2 (en) Automatic frequency controlling apparatus and method of mobile communication terminal
JP2004328720A (en) Channel synchronization instrument for mobile communication terminal based on tdd
EP2368323B1 (en) Method and apparatus for frequency control in wireless communications
JP2005223835A (en) Modulation mode switchable communication apparatus and switching method
JP2005080080A (en) Cdma wireless base station transmission electric power control method
JP3447882B2 (en) Synchronizer
US20040131027A1 (en) Method for gain control and corresponding receiving unit
JPH06132853A (en) Phase equalizing system, frequency equalizing system and communication system using these systems
JP2008124841A (en) Transmitter/receiver
JP2008160731A (en) Radio communication unit and control method thereof
JP2004254228A (en) Wireless data communication device

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20060307