JP2003519837A - 最小限の変更で、既存の回路およびドライバを使用してホット・スワップ機能を提供するシステムおよび方法 - Google Patents

最小限の変更で、既存の回路およびドライバを使用してホット・スワップ機能を提供するシステムおよび方法

Info

Publication number
JP2003519837A
JP2003519837A JP2001550571A JP2001550571A JP2003519837A JP 2003519837 A JP2003519837 A JP 2003519837A JP 2001550571 A JP2001550571 A JP 2001550571A JP 2001550571 A JP2001550571 A JP 2001550571A JP 2003519837 A JP2003519837 A JP 2003519837A
Authority
JP
Japan
Prior art keywords
bridge
bus
bus bridge
pci
transparent
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001550571A
Other languages
English (en)
Inventor
モット,ジェイムズ
キニ,アービンド
レッドマン,ディビッド
リー,ナンシー
ムンジャル,アシッシュ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sun Microsystems Inc
Original Assignee
Sun Microsystems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sun Microsystems Inc filed Critical Sun Microsystems Inc
Publication of JP2003519837A publication Critical patent/JP2003519837A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Dc Digital Transmission (AREA)
  • Communication Control (AREA)
  • Stored Programmes (AREA)
  • Computer And Data Communications (AREA)

Abstract

(57)【要約】 既存の回路およびドライバを使用する、システム内の最小限の変更でホット・スワップ機能を提供するシステムおよび方法。一実施形態では、コンピュータ・システムが、それぞれがCompact PCIバスに結合された、ホスト・プロセッサとホットスワップ可能デバイスを含む。デバイスには、1つまたは複数の既存の回路(ASICおよび/または標準の既製回路)と、対応する既存のドライバが含まれる。ホットスワップ可能バス・ブリッジが、回路とCompact PCIの間であるが、既存の回路およびドライバを修正なしで使用できるようにしながらホット・スワップ機能性を提供するために、挿入される。一実施形態では、Intel 21554が、ホットスワップ可能バス・ブリッジとして使用される。21554は、透過的ブリッジをエミュレートするようにプログラムされる。OBPファームウェアおよびOSソフトウェアの修正されたドライバによって、システムが、この透過的構成の21554を認識でき、回路について21554のセカンダリ側をプローブできるようになる。

Description

【発明の詳細な説明】
【0001】 (発明の分野) 本発明は、全般的にはコンピュータ・システムに関し、具体的には、デバイス
および対応するソフトウェア・ドライバがホット・スワップ機能を完全にはサポ
ートしていない場合の、コンピュータ周辺デバイスでのホット・スワップ機能を
提供するシステムおよび方法に関する。
【0002】 (関連技術の説明) ほとんどの現代のデスクトップ・コンピュータには、PCI(Peripheral Com
ponent Interconnect)標準規格に適合するローカル・バスが組み込まれている
。PCIバスは、真のローカル・バス(すなわち、プロセッサとメモリ/キャッ
シュ・サブシステムの間のデータ転送を可能にするバス)ではなく、PCIブリ
ッジ/コントローラによってプロセッサに結合される中間バスである。データを
、ブリッジ/コントローラを介してPCIバス上のデバイスに転送することがで
き、このブリッジ/コントローラは、通常は、データをバッファリングし、可能
な最も効率的な速度でデータがターゲット・デバイスに転送される間に、プロセ
ッサが他のタスクを実行できるようにする。
【0003】 Compact PCIは、PCIに関係する標準規格である。Compac
t PCIは、PCIバス技術、Eurocard機械技術(たとえばVMEb
usシステムで使用されるものなど)、および、ピンとソケットのコネクタ技術
を含む、複数の適切に開発された技術の組み合わせである。これらの技術の組合
せによって、PCIデバイス用の厳格な信頼性のあるパッケージがもたらされる
【0004】 Compact PCI標準規格は、複数のレベルのホット・スワッピングも
提供する。「ホット・スワッピング」は、コンピュータの動作中のデバイスのイ
ンストールまたはコンピュータからの除去を指す。ホット・スワッピングが有用
であるのは、これによって、システムのダウンタイムを必要とせずに、コンポー
ネントを交換またはアップグレードできるからである。これは、ネットワーク・
サーバ、ルータ、音声メール・サーバ、および常時オンラインである必要がある
他のシステムなどの応用分野で特に重要である。
【0005】 PCI標準規格はホット・プラグ動作をサポートするが、Compact P
CIのホット・スワッピング機能は複数の長所を有する。PCIのホット・プラ
グ動作はシステムのマザーボードに依拠する。マザーボードに、PCIデバイス
のライブの抜き差し可能にする回路が含まれなければならない。その一方で、C
ompact PCIは、パッシーブ・バックプレーン・フィロソフィ(passiv
e backplane philosophy)と称することができるものを使用し、バックプレーン
ではなくプラグイン・カード自体に依拠して、ホット・スワップ機能を提供する
のに必要な絶縁回路を実装する。
【0006】 ホット・スワッピングは、継続的に動作しなければならないシステムに有用な
ので、多数のそのようなシステムがこの機能を組み込むためにアップグレードま
たは再設計されつつある。しかし、これは、いくつかの問題につながる。Com
pact PCIコネクタを組み込むためにシステムのハードウェアを修正する
のは単純なことであるが、Compact PCIのホット・スワップ機能に関
係する信号を収容するためにハードウェアを修正するのは困難である。たとえば
、現在多数のデバイスで使用されている特定用途向け集積回路(ASIC)は、
ホットスワップ可能になるように設計されておらず、したがって、この機能性を
何らかの形で提供しなければならない。これらのASICを修正することはでき
るが、これは、時間がかかり、高価な案である。ASICを修正することが経済
的に実用的である場合であっても、既存のデバイス・ドライバは、修正されたA
SICと共に使用することができず、したがって、デバイス・ドライバを書き直
すために追加の時間および出費が必要になる。したがって、既存のデバイスおよ
びデバイス・ドライバを使用できるようにしながら、ホット・スワッピングを可
能にする簡単で安価な機構を提供することが望ましい。
【0007】 (発明の概要) 上で概要を示した問題の1つまたは複数を本発明のさまざまな実施態様によっ
て解決することができる。おおまかに言って、本発明には、ホットスワップ可能
システムのバスと非ホットスワップ可能デバイスの間にホット・スワップ機能を
有するバス・ブリッジをインストールし、それによって、既存のASCIをデバ
イス内で使用できるようにし、既存のデバイス・ドライバをデバイスの駆動に使
用できるようにしながら、デバイスにホット・スワップ機能性を提供することが
含まれる。
【0008】 一実施態様では、それぞれがCompact PCIバスに結合される、ホス
ト・プロセッサおよびホットスワップ可能デバイスを有するコンピュータ・シス
テムが含まれる。デバイスには、1つまたは複数の特定用途向け集積回路が含ま
れる。特定用途向け集積回路は、デバイスのさまざまな機能を実行するために既
存の設計を使用するが、それらの設計ではホット・スワップ機能が提供されない
。デバイスには、ホットスワップ可能バス・ブリッジも含まれ、このバス・ブリ
ッジが、特定用途向け集積回路およびデバイス上のCompact PCIコネ
クタに結合される。バス・ブリッジは、デバイスとCompact PCIバス
の間のインターフェースとして働く。Compact PCIバスと特定用途向
け集積回路の間のI/O(入力/出力)は、バス・ブリッジを介してルーティン
グされる。ホスト・プロセッサと特定用途向け集積回路の間のI/Oは、めいめ
いの特定用途向け集積回路の既存の設計に対応する1つまたは複数の既存のドラ
イバによって管理される。デバイスが、コンピュータ・システムに挿入されるか
、システムから除去される時に、特定用途向け集積回路およびドライバがホット
・スワップ機能性をサポートしない場合であっても、バス・ブリッジが、デバイ
スのハードウェア・ホット・スワップ機能性を提供する。
【0009】 一実施態様では、Intel 21554バス・ブリッジ(「21554」)
が、デバイスのホット・スワップ機能性を提供するのに使用される(Intel
21555を含む他のバス・ブリッジを、21554と同一の形で他の実施形
態で使用することができる。以下の説明での21554への言及は、したがって
、これらの他のバス・ブリッジを含むものとして解釈されることが意図されてい
る)。21554は、Compact PCIのBasic Hotswap機
能、Full Hotswap機能、およびHigh Availabilit
y機能をサポートするように構成されているが、その通常の構成では、非透過的
である。21554は、それが接続されるCompact PCIバスがプロー
ブされる時にopen boot PROM(OBP)ファームウェアおよびオ
ペレーティング・システム(OS)ソフトウェアに供給される一意の識別情報を
用いて再プログラムされる。この識別情報によって、21554が、透過的ブリ
ッジをエミュレートすることを意図された構成で使用されるものとして識別され
る。OBPファームウェアおよびOSソフトウェアには、「透過的に」構成され
た21554によって返される新しい識別情報を認識し、21554を単一の非
透過的デバイスではなく透過的ブリッジとして扱う(たとえば、21554のセ
カンダリ側の特定用途向け集積回路が、プローブされ、プライマリ側と同一のア
ドレス空間にマッピングされる)ように構成されたドライバが含まれる。
【0010】 一実施態様には、ホット・スワップ機能を提供するために、コンピュータ・シ
ステム内の非ホットスワップ可能デバイスを修正する方法が含まれる。デバイス
には、1つまたは複数の特定用途向け集積回路が含まれる。ホスト・プロセッサ
は、特定用途向け集積回路に対応し、それらを駆動するように構成された1つま
たは複数のドライバを有する。この方法には、デバイス内にバス・ブリッジをイ
ンストールすることが含まれ、このバス・ブリッジは、ホットスワップ可能にな
るように構成される。バス・ブリッジが、Compact PCIコネクタに結
合され、デバイスが接続されるCompact PCIバスとデバイスの特定用
途向け集積回路の間のインターフェースとして働く。一実施態様では、バス・ブ
リッジが、通常の構成では非透過的である。この実施態様では、方法に、さらに
、透過的ブリッジをエミュレートするようにバス・ブリッジを構成すること、バ
ス・ブリッジをその透過的な構成で認識し操作するようにホスト・プロセッサ上
のドライバを修正または構成することが含まれる。ドライバは、OBPファーム
ウェアおよび/またはOSソフトウェアが使用することができる。
【0011】 本発明の他の目的および利点は、以下の詳細な説明を読み、添付図面を参照し
た時に明らかになろう。
【0012】 本発明は、さまざまな修正態様および代替態様を許すが、その特定の実施態様
を例として図面に示し、本明細書で詳細に説明する。しかし、図面およびそれに
対する詳細な説明が、開示される特定の態様に本発明を制限することを意図され
たものではなく、逆に、本発明が請求項によって定義される本発明の趣旨および
範囲に含まれるすべての修正態様、同等物、および代替態様を含むことを理解さ
れたい。
【0013】 (好ましい実施形態の詳細な説明) 本発明の一実施形態について以下で説明する。他の実施形態が可能であること
、および以下の例が、制限的ではなく例示的であることを意図されていることに
留意されたい。
【0014】 図1を参照すると、本発明によるコンピュータ・システムの一実施形態が示さ
れている。システム20に、ローカル・バス23に結合された、ホスト・プロセ
ッサ21およびメモリ22が含まれる。ローカル・バス23は、バス・ブリッジ
24を介してPCIバス25に結合される。このシステムでは、バス25が、P
ICMG Compact PCI Hot Swap Specificat
ion(「PICMG」はPCI Industrial Manufactu
rers Groupを指す)の要件を満たす。Compact PCIバスは
、論理的にはPCIバスと同等であるが、PICMG Compact PCI
Hot Swap Specificationで定義されたホット・スワッ
ピングなどの特徴もサポートする。ボード26および27が、Compact
PCIバス25に接続される。ボード26には、ASIC28および29が含ま
れ、ASIC28および29は、この例では、別々のデバイスとして駆動するこ
とができる。ボード26には、バス・ブリッジ30も含まれ、このバス・ブリッ
ジ30は、ASIC28および29をCompact PCIバス25に結合す
るのに使用される。ボード26は、PICMG Compact PCI Ho
t Swap Specificationで定義されたホット・スワップ機能
を提供するように構成される。この実施形態では、ボード27も、ホット・スワ
ップ可能になるように構成される。
【0015】 ASIC28および29は、ボード26の非ホット・スワップ対応版で使用さ
れるものと同一のASICである。言い換えると、このASICは、元々は、ホ
ット・スワップ可能でないボードで使用するために設計されたものである。その
結果、このASICは、このASICを使用するボードのホット・スワッピング
のサポートを提供しない。ボード26でホット・スワップ機能を提供するために
、ASICを非ホット・スワップ対応設計から修正する必要はない。というのは
、この機能が、バス・ブリッジ30によって提供されるからである。ASIC2
8および29が、元々の設計から修正される必要がないので、また、バス・ブリ
ッジ30が、透過的ブリッジをエミュレートするので、ASIC用の元々のドラ
イバ18および19も、修正なしで本システムに使用することができる。ASI
Cおよびそのドライバを、本発明のホット・スワップ可能システムで修正なしで
使用することができるので、かなりの時間およびコストの節約を達成することが
できる(ボード26の機能回路がASICに含まれる必要がないこと、この開示
において、用語「ASIC」が、ある特定の機能性を提供し、対応するドライバ
を使用してアクセス可能である、ボード上の既製のICまたは他の回路を全般的
に指すことができることに留意されたい)。
【0016】 ブリッジ30は、透過的ブリッジをエミュレートするPCI−to−PCIブ
リッジである。すなわち、ブリッジを介してシステムに結合されるデバイスには
、ブリッジが存在しないかのようにアクセスすることができる(この実施形態で
は、デバイスが、ASIC28および29である)。システムは、ブリッジの反
対側にあるデバイスにアクセスするために、ブリッジについて何も知る必要がな
い。バス・ブリッジ30は、バス25とボード26上のASICの間のデータの
通信に影響しない。ASICは、システム・ソフトウェアには、バス25に直接
に接続されているかのように見える。したがって、非ホットスワップ可能システ
ムでASIC28および29を駆動するように記述されたドライバ18および1
9を、修正なしで本システムに使用することができる。
【0017】 バス・ブリッジ30は、この実施形態では、Compact PCIのBas
ic Hotswap機能、Full Hotswap機能、およびHigh
Availability機能をサポートするように構成されている(「Bas
ic Hotswap」、「Full Hotswap」、および「High
Availability」は、Compact PCI Hot Swap仕
様で定義されたホット・スワップ機能性の3つのレベルである。この3つのレベ
ルの機能性を、本明細書では集合的に、ホットスワップ機能性と称する)。バス
・ブリッジ30を介してASIC28および29をCompact PCIバス
に結合することによって、ボード26が、ブリッジのホットスワップ機能性を獲
得し、システムの動作中に挿入または除去できるようになる。
【0018】 ホットスワップ機能性のレベルは、PICMG Compact PCI H
ot Swap Specificationで定義されている。この仕様は、
コンピュータ・システムでホット・スワップ機能性を提供する、標準的であり、
非独占的な手法を提供することを意図されている。ホット・スワップ機能のすべ
てのレベルで、複数の基本要件を満たさなければならない。ホット・スワップ機
能性の各レベルで、前のレベルの特徴が維持され、追加の機能が提供される。ホ
ット・スワップ・レベルのすべてが、ステージド・コネクタ・ピン、PCIバス
回路を電気的に絶縁する能力、電力をランプ・アップする能力、ボード上に個々
のクロック線を設ける能力を必要とする。各ピンが、3つの長さすなわち長、中
、または短の1つを有する。長いピンは、電力およびグラウンドの接続に使用さ
れる。これらの接続が最初に行われるので、ボードは、通常は、電気的にCom
pact PCIバックプレーンに接続される前に、完全にパワー・アップされ
、安定する。これによって、そうでなければボードの抜き差しの際に発生する可
能性がある、電力または信号の過渡現象が防止される。中ピンは、PCIバス信
号を搬送するのに使用される。I/Oは、このピンを使用してボードとの間で伝
えられる。最後に、1本の短いピンがあり、これが接触する時に、ボードが完全
に挿入されたことが示される。電力のランプ・アップ(およびランプ・ダウン)
を可能にし、ボードが部分的に挿入されている時に信号線をハイ・インピーダン
スにし、PCI信号線をプリチャージし、他の基本機能を実行する回路が設けら
れる。
【0019】 Basic Hotswap構成は、上で説明した要件を満たす。Basic
Hotswap機能性を有するボードのホット挿入またはホット除去の前に、
ユーザが、いくつかの手動操作を行わなければならない。具体的に言うと、ユー
ザは、オペレーティング・システム・ソフトウェアおよびボードを使用する可能
性があるアプリケーションを、手動で再構成する必要がある。ボードを挿入した
後に、ユーザは、そのボードを初期化し、構成し、システムのリソースのリスト
に追加しなければならない。その後、ユーザが、ボードを除去することを望む場
合に、ソフトウェアをもう一度再構成しなければならない。ユーザは、オペレー
ティング・システムおよびそのボードを使用する他のソフトウェアに通知して、
ボードの使用を停止させ、それに関連するすべてのドライバを除去しなければな
らない。
【0020】 ホット・スワップ機能性の次のレベルであるFull Hotswapには、
Basic Hotswapのすべての特徴が含まれるが、ソフトウェア再構成
が自動化され、その結果、ユーザ介入が不要になる。ボードが除去される時にこ
の自動化を実現するために、Full Hotswapボードには、フロントパ
ネル・エゼクタ機構と共に働く小さいスイッチ、フロント・パネルLEDインジ
ケータ、およびバックプレーンにバスで伝えられるENUM線が組み込まれる。
エゼクタ機構をアクティブにすることによって、回路がアクティブにされ、これ
によって、ENUM線が駆動される。これによって、ボードが除去されようとし
ていることがシステムに示される。システムとボードがダイアログ(ドライバの
アンロードなど)を完了した後に、ボードのフロント・パネルLEDがオンに切
り替えられて、ボードをシステムから安全に取り外すことができることが示され
る。ボードがシステムに挿入される時には、システムは、短いピンが接触し、E
NUM線が駆動される時に、ボードの挿入を知る。オペレーティング・システム
とそのボードを使用する他のソフトウェアが自動的に再構成される。
【0021】 したがって、機能性のBasic HotswapレベルとFull Hot
swapレベルは、主に、Full Hotswapがソフトウェアを再構成す
るためのユーザ介入(たとえばドライバのロード/アンロード)を必要としない
点で異なる。ソフトウェア再構成に関して、Basic Hotswapを手動
とみることができ、Full Hotswapを自動とみることができる。ホッ
ト・スワップ機能性のHigh Availabilityレベルには、下位レ
ベル(Basic HotswapおよびFull Hotswap)のすべて
の特徴が含まれ、ハードウェアの再構成を自動化する特徴も追加されている。H
igh Availabilityホット・スワップは、システムが、障害を発
生したボードを自動的にパワー・ダウンでき、前に未使用であった(すなわちパ
ワー・ダウンされていた)同一のボードをパワー・アップできるよう設計されて
いる。ホット・スワップ・コントローラが、同一のボードの対の間での切替に使
用される。
【0022】 本発明のシステムの長所の1つが、いくつかの実施形態で、既存の非ホット・
スワップ可能なシステムとコンポーネントの設計を、最小限の変更で、アップグ
レードされた(すなわちホット・スワップ可能な)システムにおいて使用可能に
することができることである。Compact PCIでは、passive
backplane方法が実施されるので、ほとんどのハードウェア変更が、バ
スに接続されるCompact PCIボードに制限される。バス自体は、ボー
ド用のCompact PCIコネクタの組込みおよびホット・スワップ機能に
必要な追加の信号を搬送する信号線の提供など、少数の些細な変更だけを必要と
する。論理的には、Compact PCIバスは、PCIバスと同一である。
追加のホット・スワップ信号によって、PCIバスでの通常の活動は変更されな
い。
【0023】 いくつかの実施形態で、これらのハードウェア修正が、システムに対する変更
だけになる。しかし、いくつかの実施形態で、追加の修正が必要になる場合があ
る。たとえば、一実施形態では、PCIデバイス(たとえば標準ICおよびAS
IC)をCompact PCIバスに結合する通常動作において非透過的なバ
ス・ブリッジが使用される。このブリッジは、必要なホット・スワップ・サポー
トを提供するが、通常構成では透過的でないので、その構成で使用することはで
きない。すなわち、このブリッジは、プライマリ・バス上に単一のデバイス(葉
ノード)として現れ、その背後のデバイス(すなわち、ブリッジを介してプライ
マリ・バスに結合されるデバイス)を、プライマリ・バスから見ることはできな
い。システムが透過的ブリッジとしてこのブリッジを扱えるようにするために、
ブリッジのプログラミングならびにシステムのプログラミングに対してわずかな
変更を行うことが必要になる。
【0024】 一実施形態では、Intel 21554 PCI−to−PCIブリッジ(
「21554」)が、システムのCompact PCIバスに結合されたデバ
イスにホット・スワップ機能性を提供するのに使用される。21554は、2つ
のプロセッサ・ドメイン間のブリッジとして機能するように構成された、「タイ
プ0」PCIデバイス(葉ノード)である。タイプ0デバイスまたは葉ノードは
非透過的である。その通常構成で、21554は、独立のプライマリ・アドレス
空間およびセカンダリ・アドレス空間をサポートすることができ、プライマリ・
ドメインとセカンダリ・ドメインの間のアドレス変換を実施することができる(
この開示において、「プライマリ」は、ブリッジのホスト・プロセッサに面する
側を指し、「セカンダリ」は、ブリッジの、ホスト・プロセッサと反対に面する
側を指す)。21554のプライマリ側をホスト・プロセッサに向け、セカンダ
リ側を周辺デバイスに向けて配置することは重要ではないことに留意されたい。
ブリッジは、ホスト・プロセッサにどちらが面する状態であってもインストール
することができる。
【0025】 21554は、非透過ブリッジとして設計され、その結果、これを、プライマ
リPCIバスとセカンダリPCIバスの間の抽象のあるレベルを提供するのに使
用することができる。したがって、21554が、その通常構成で使用される時
に、21554のセカンダリ側に結合されたサブシステム全体が、ホスト・プロ
セッサ(プライマリPCIバスに結合される)にとって単一のデバイスに見える
。その結果、単一のデバイス・ドライバを、セカンダリ・バス上のサブシステム
全体について使用することができる。この構成では、21554が、転送される
トランザクションのアドレスを、システム・アドレスとローカル・アドレスの間
で変換するように設計される。さらに、独立のローカル・プロセッサを使用して
、サブシステム内のデバイスを初期化し、制御することができる。これによって
、21554が、ホスト・プロセッサからサブシステム・リソースを隠し、ホス
ト・システムとローカル・サブシステムの間に存在する可能性があるリソース衝
突を解決できるようになる。
【0026】 21554は、そのセカンダリ・バス上のデバイスをホスト・プロセッサから
隠すように設計されているので、その通常構成である時には、本発明について要
求される形では動作しない。21554は、透過的に見えるようにされなければ
ならない。言い換えると、21554は、「タイプ1」(すなわち透過的)デバ
イスをエミュレートするようにされなければならない。この相違を、図2および
3に示す。この図では、ホスト・プロセッサ(31または35)が、システムを
プローブし、バス・ブリッジ(32または36)を検出する(システムは、ブー
トアップまたはリセット時と、ホット・スワップ動作に関するブートアップまた
はリセットの後にプローブされる)。バス・ブリッジが、図2に示されているよ
うにタイプ0デバイスとして構成される場合には、バス・ブリッジ32とデバイ
ス33および34が、ホスト・プロセッサにとって単一のデバイスに見える。そ
の一方で、バス・ブリッジが、図3に示されているようにタイプ1デバイスとし
て構成される場合には、ホスト・プロセッサは、透過的デバイスをエミュレート
しているものとしてバス・ブリッジを認識し、そのセカンダリ側のデバイスをプ
ローブする。したがって、ホスト・プロセッサ35は、バス・ブリッジ36を介
してデバイス37および38を「見る」ことができる。
【0027】 一実施形態では、21554がタイプ1デバイスとして機能できるようにする
ために、21554およびシステムに対する修正が行われる。これらの修正を説
明する前に、どのデバイスがシステムに接続されているのかをシステムが判定す
る方法を再検討することが有用であろう。
【0028】 通常のPCI機能として、システムは、バスに接続されているデバイスについ
て、ブートアップ時にPCIバスをプローブする。1つのPCIバスに32個ま
でのデバイスを接続することができ、デバイスのそれぞれが、バス上の32個の
所定のアドレスの1つにある。OBPファームウェア(open boot P
ROMのプログラミング)が、これらのアドレスのそれぞれを照会して、デバイ
スがそのアドレスでバスに接続されているかどうかを判定するように構成される
。デバイスが存在しない場合には、照会に応答して「ffff」が返される。デ
バイスが存在する場合には、デバイスのベンダIDおよびデバイスIDが供給さ
れる。デバイスが存在すると判定した後に、OBPファームウェアは、そのデバ
イスがタイプ0デバイスまたはタイプ1デバイスのどちらであるかを判定するよ
うに構成される。システムのバスをプローブすることによって得られる情報が、
システム内で使用可能なデバイスを示すシステム・デバイス・ツリーの作成に使
用される。各非透過的デバイスは、木の葉(すなわち、その下にそれ以上のデバ
イスを有しないノード)である。各透過的バス・ブリッジは、木のネクサス(す
なわち、木が他のデバイスに分岐する点)である。デバイス・ツリーは、システ
ム内で使用可能なデバイスおよび対応するサービスを記憶するのに使用される。
【0029】 ホット・スワップ接続性プロービングは、通常のPCI接続性プロービングが
ブートアップ時に提供されるのと本質的に同一の形で、ブートアップ後に提供さ
れる。PCIバスをプローブして、バス上のデバイスの存在を判定し、存在する
デバイスのそれぞれについて、ベンダID、デバイスID、およびタイプが判定
される。バスのプロービングの処理は、システムの動作中とブートアップ中とで
本質的に同一であるが、この処理は、OBPファームウェアではなく、OS内の
PCI Configuratorによって実行される。
【0030】 この実施形態ではOBPファームウェアとOSソフトウェアの両方が修正され
るが、他の実施形態では、両方ではなく一方を修正することができることに留意
されたい。システムが実施されるプラットホームに応じて、OBPファームウェ
アまたはOSソフトウェアが、修正を必要としない場合がある。
【0031】 21554が透過的ブリッジをエミュレートできるようにするのに必要な修正
には、21554自体のプログラミングに対する修正と、OPBファームウェア
およびOSソフトウェアがアクティブ・デバイスについてシステムをプローブす
るのに使用するドライバに対する修正が含まれる。21554は、通常は、非透
過的ブリッジとして動作するように構成されるので、このデバイスが透過的ブリ
ッジをエミュレートしていることを表示する必要がある。これは、ブリッジがこ
の構成で使用される時に、新しい識別情報をブリッジに割り当てることによって
達成される(透過的ブリッジをエミュレートする際の21554の使用の一貫性
を保証するために、新しい識別情報(すなわち、クラス・コード、サブクラス・
コード、およびPIF(Programming Interface)の組み
合わせ)が、PCI Special Interest Group(PCI
SIG)に提案され、認可された)。この識別情報が、21554内に保管さ
れる。したがって、PCIバスをプローブして、どのデバイスが存在するかを判
定する時に、21554が、新しい識別情報を返し、これによって、システムが
、そのデバイスが透過的構成で使用されている21554であることを知るよう
になる。
【0032】 上で注記したように、一実施形態では、OBPファームウェアおよびOSソフ
トウェアに対する修正も必要である。この修正は、21554に関する、OBP
ドライバおよびOSドライバで行われる。OBPドライバは、ブートアップ時に
21554を使用する透過的動作を可能にし、OSドライバは、システムの動作
中に21554を用いる透過的動作を可能にする。
【0033】 ブートアップ時に、OBPファームウェアが、プライマリCompact P
CIバス上のデバイスをプローブして、システム構成を判定する。この情報は、
プライマリ・バスを介してホスト・プロセッサに接続されたデバイスのすべてを
含むデバイス・ツリーの作成に使用される。透過的バス・ブリッジに出会った時
には、そのブリッジを介してプライマリ・バスに接続されたセカンダリ・バスが
、プライマリ・バスと同一の形でプローブされる。
【0034】 このシステムでは、OBPファームウェアを構成して、21554が透過的ブ
リッジのエミュレートに使用されていることを知り、動作の非透過モードまたは
葉ノード・モードでの21554の使用を区別するようにしなければならない。
そうしないと、21554が、単一のデバイスに見え、OBPは、21554を
介してPCIバスに結合されたデバイスを識別できず、それらをデバイス・ツリ
ーに含めることができない。透過的ブリッジとして使用される21554は、照
会された時に、上で説明した識別情報を返して、それが透過的ブリッジのエミュ
レートに使用されていることを示す。透過的に構成された21554が識別され
た時に、OBPファームウェアが、21554のためにネクサス・ドライバを選
択する。このドライバを用いると、OBPファームウェアが、21554の背後
にあるデバイス(すなわち、21554を介してCompact PCIバスに
接続されたASIC)をプローブできるようになり、これらのデバイスは、透過
的ブリッジの背後にある場合と同一の形で応答する。
【0035】 システムが動作している時に、OSソフトウェア内のPCI Configu
ratorが、これと同一の機能を実行する。しかし、システムを1回プローブ
するのではなく、PCI Configuratorは、周期的にまたはENU
M信号のアサートに応答して、それを行うように構成される。Full Hot
swap対応システムでは、PCI Configuratorは、ENUM線
で搬送される信号から、ボードが挿入されたか除去されようとしていることが示
される時に、システムをプローブする。
【0036】 OBPファームウェアおよびOSソフトウェア用の21554ネクサス・ドラ
イバは、すべてのメモリ・トランザクションおよびI/O(入力/出力)トラン
ザクションを1:1アドレス変換を使用して転送するように21554をプログ
ラムするように構成される。言い換えると、アドレスは、全く変換されず、21
554のプライマリ側のデバイスと21554のセカンダリ側のデバイスが、単
一のアドレス空間を使用する(21554は、その通常の非透過的構成で使用さ
れる時に、プライマリ・アドレス空間からのアドレスを、変換されたセカンダリ
側アドレス空間にマッピングする)。透過的ブリッジ(すなわち、通常の構成で
透過的に機能するブリッジ)は、通常は、ベースおよび限界レジスタ・インター
フェースを使用して、このアドレス変換を実行する。21554では、ベースお
よび限界レジスタ・インターフェースの機能を、21554のPCIベース・ア
ドレス・レジスタ(BAR)を使用してエミュレートすることができる。したが
って、BARによって定義される範囲に含まれるアドレスが、透過的ブリッジと
同一の形で、自動的に転送される。
【0037】 また、ネクサス・ドライバは、ホストのDMA範囲を用いて21554をプロ
グラムし、その結果、21554のセカンダリ側でのすべてのバス・マスタ動作
が、1:1アドレス変換を使用して(すなわち、透過的ブリッジと同一の形で)
ホストに転送されるようにする。21554のBARは、透過的ブリッジがDM
Aトランザクションを転送するのに使用する、逆デコード論理をエミュレートす
るようにプログラムされる。したがって、21554は、透過的になるように設
計されていないが、通常は透過的であるブリッジと本質的に同一の形で機能する
ように構成される。
【0038】 特定の実施形態に関して本発明を説明してきたが、これらの実施形態が、例示
的であり、本発明の範囲がそれに制限されないことを理解されたい。説明した実
施形態に対する変形形態、修正形態、追加、および改良のすべてが、可能である
。これらの変形形態、修正形態、追加、および改良を請求項に詳細に示された本
発明の範囲に含めることができる。
【図面の簡単な説明】
【図1】 本発明の一実施形態を示すブロック図である。
【図2】 デバイスが、タイプ0(「葉ノード」)デバイスの背後に隠される形を示すブ
ロック図である。
【図3】 デバイスをタイプ1(透過的ブリッジ)デバイスを介して「見る」ことができ
る形を示すブロック図である。
───────────────────────────────────────────────────── フロントページの続き (81)指定国 EP(AT,BE,CH,CY, DE,DK,ES,FI,FR,GB,GR,IE,I T,LU,MC,NL,PT,SE,TR),OA(BF ,BJ,CF,CG,CI,CM,GA,GN,GW, ML,MR,NE,SN,TD,TG),AP(GH,G M,KE,LS,MW,MZ,SD,SL,SZ,TZ ,UG,ZW),EA(AM,AZ,BY,KG,KZ, MD,RU,TJ,TM),AE,AG,AL,AM, AT,AU,AZ,BA,BB,BG,BR,BY,B Z,CA,CH,CN,CR,CU,CZ,DE,DK ,DM,DZ,EE,ES,FI,GB,GD,GE, GH,GM,HR,HU,ID,IL,IN,IS,J P,KE,KG,KP,KR,KZ,LC,LK,LR ,LS,LT,LU,LV,MA,MD,MG,MK, MN,MW,MX,MZ,NO,NZ,PL,PT,R O,RU,SD,SE,SG,SI,SK,SL,TJ ,TM,TR,TT,TZ,UA,UG,UZ,VN, YU,ZA,ZW (72)発明者 キニ,アービンド アメリカ合衆国・94555・カリフォルニア 州・フレモント・ミラノ テラス・6003 (72)発明者 レッドマン,ディビッド アメリカ合衆国・94555・カリフォルニア 州・ フレモント・ジャスティン テラ ス・5043 (72)発明者 リー,ナンシー アメリカ合衆国・94025・カリフォルニア 州・メンロ パーク・サンタ マルガリタ アベニュ・380 (72)発明者 ムンジャル,アシッシュ アメリカ合衆国・94086・カリフォルニア 州・サニイベイル・コスタ メサ テラ ス・ナンバー ビイ・479 Fターム(参考) 5B014 FA06 FA15 5B061 FF04 GG02

Claims (23)

    【特許請求の範囲】
  1. 【請求項1】 非ホットスワップ可能構成からホットスワップ可能構成にデ
    バイスを変換する方法において、該非ホットスワップ可能構成で該デバイスを制
    御するように構成されたソフトウェア・ドライバを、該ホットスワップ可能構成
    の該デバイスを制御するのに使用することができる方法であって、 1つまたは複数の対応する既存のソフトウェア・ドライバによって制御される
    ように構成される1つまたは複数の既存の回路を使用するデバイスを用い、 前記デバイス内にホットスワップ可能バス・ブリッジをインストールし、前記
    既存の回路と前記既存のソフトウェア・ドライバとの間のI/Oを、前記バス・
    ブリッジを介して伝え、 前記既存の回路と前記既存のソフトウェア・ドライバとの間の前記I/Oを透
    過的に伝えるように前記バス・ブリッジを構成し、および 前記既存のソフトウェア・ドライバを用いて前記既存の回路を制御すること を含む方法。
  2. 【請求項2】 通常の構成において、前記バス・ブリッジが、非透過的であ
    る請求項1に記載の方法。
  3. 【請求項3】 前記バス・ブリッジが、Intel 21554 PCI−
    to−PCIブリッジを含む請求項2に記載の方法。
  4. 【請求項4】 前記I/Oを透過的に伝えるように前記バス・ブリッジを構
    成することが、前記バス・ブリッジに一意の識別情報を保管することを含み、前
    記一意の識別情報が、透過的に構成されたブリッジとして前記バス・ブリッジを
    識別する請求項2に記載の方法。
  5. 【請求項5】 前記透過的に構成されたバス・ブリッジに対応するネクサス
    ・ドライバを提供することをさらに含む請求項4に記載の方法。
  6. 【請求項6】 前記ネクサス・ドライバが、前記一意の識別情報を認識し、
    前記一意の識別情報の認識に応答して、前記バス・ブリッジを透過的ブリッジと
    して制御するように構成される請求項5に記載の方法。
  7. 【請求項7】 前記ネクサス・ドライバが、オペレーティング・システムに
    含まれる請求項6に記載の方法。
  8. 【請求項8】 前記ネクサス・ドライバが、ブートPROMのオンボード・
    プログラミングに含まれる請求項6に記載の方法。
  9. 【請求項9】 前記ネクサス・ドライバが、前記バス・ブリッジのセカンダ
    リ側に接続されたデバイスを検出するために、前記バス・ブリッジの前記セカン
    ダリ側をプローブするように構成される請求項5に記載の方法。
  10. 【請求項10】 前記デバイスが、PCIデバイスを含み、前記バス・ブリ
    ッジが、PCI−PCIバス・ブリッジを含む請求項2に記載の方法。
  11. 【請求項11】 前記バス・ブリッジが、PICMG Compact P
    CI Hot Swap Specificationで定義されたFull
    Hotswap要件を満たす請求項1に記載の方法。
  12. 【請求項12】 前記システムの通常動作中に透過的ブリッジをエミュレー
    トするように前記バス・ブリッジを制御するように構成されるオペレーティング
    ・システム・ドライバを提供する請求項1に記載の方法。
  13. 【請求項13】 前記システムのブートアップ中およびリセット中に透過的
    ブリッジをエミュレートするように前記バス・ブリッジを制御するように構成さ
    れるオンボード・プログラム・ドライバを提供することをさらに含む請求項1に
    記載の方法。
  14. 【請求項14】 既存の回路およびソフトウェア・ドライバを使用してホッ
    ト・スワップをサポートするように構成されたデバイスであって、 ホット・スワップをサポートしないように設計された1つまたは複数の回路を
    有するボードと、 前記ボードをバスに結合するように構成されたコネクタと、 前記ボード上にインストールされ、ホット・スワップをサポートするように構
    成され、前記回路と前記コネクタとの間でI/Oを伝えるために前記回路と前記
    コネクタとの間に結合され、透過的ブリッジをエミュレートするように構成され
    るバス・ブリッジと を含むデバイス。
  15. 【請求項15】 前記バス・ブリッジが、タイプ1(透過的ブリッジ)デバ
    イスをエミュレートするように構成されたタイプ0(葉ノード)デバイスを含む
    請求項14に記載のデバイス。
  16. 【請求項16】 前記バス・ブリッジが、Intel 21554 PCI
    −to−PCIブリッジ、およびIntel 21555 PCI−to−PC
    Iブリッジからなる群から選択される請求項15に記載のデバイス。
  17. 【請求項17】 前記バス・ブリッジが、前記バス・ブリッジが透過的ブリ
    ッジをエミュレートするように構成されることを示す一意の識別情報を保管する
    ように構成される請求項15に記載のデバイス。
  18. 【請求項18】 前記コネクタが、Compact PCIコネクタである
    請求項14に記載のデバイス。
  19. 【請求項19】 ホスト・プロセッサと、 前記ホスト・プロセッサに結合されたバスと、 前記バスに結合され、ホット・スワップ機能性をサポートしない回路を含み、
    さらに、前記バスと前記回路との間でI/Oを伝えるように構成されたバス・ブ
    リッジを含むデバイスであって、前記バス・ブリッジが、ホット・スワップ機能
    性をサポートするようにさらに構成される、デバイスと を含むシステム。
  20. 【請求項20】 前記バス・ブリッジが、タイプ1(透過的)デバイスをエ
    ミュレートするように構成されたタイプ0(葉ノード)デバイスを含む請求項1
    9に記載のシステム。
  21. 【請求項21】 前記ホスト・プロセッサによって実行され、透過的ブリッ
    ジをエミュレートするように構成されたものと前記ブリッジを認識し、かつ前記
    回路を検出するために前記バス・ブリッジのセカンダリ側をプローブするように
    構成されるオペレーティング・システム・ドライバをさらに含む請求項20に記
    載のシステム。
  22. 【請求項22】 前記ホスト・プロセッサによって実行され、透過的ブリッ
    ジをエミュレートするものと前記ブリッジをブートアップ時に認識し、かつ前記
    回路を検出するために前記ブリッジのセカンダリ側をプローブするように構成さ
    れるOBPドライバをさらに含む請求項20に記載のシステム。
  23. 【請求項23】 前記バス・ブリッジが、前記バス・ブリッジのプライマリ
    側のアドレス空間と前記バス・ブリッジのセカンダリ側のアドレス空間との間の
    1:1アドレス・マッピングを実施するように構成される請求項19に記載のシ
    ステム。
JP2001550571A 2000-01-06 2001-01-05 最小限の変更で、既存の回路およびドライバを使用してホット・スワップ機能を提供するシステムおよび方法 Pending JP2003519837A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US09/478,929 US6574695B1 (en) 2000-01-06 2000-01-06 System and method for providing hot swap capability using existing circuits and drivers with minimal changes
US09/478,929 2000-01-06
PCT/US2001/000448 WO2001050280A2 (en) 2000-01-06 2001-01-05 System and method for providing hot swap capability using existing circuits and drivers with minimal changes

Publications (1)

Publication Number Publication Date
JP2003519837A true JP2003519837A (ja) 2003-06-24

Family

ID=23901961

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001550571A Pending JP2003519837A (ja) 2000-01-06 2001-01-05 最小限の変更で、既存の回路およびドライバを使用してホット・スワップ機能を提供するシステムおよび方法

Country Status (7)

Country Link
US (1) US6574695B1 (ja)
EP (1) EP1244973B1 (ja)
JP (1) JP2003519837A (ja)
AT (1) ATE376216T1 (ja)
AU (1) AU2767701A (ja)
DE (1) DE60130967D1 (ja)
WO (1) WO2001050280A2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7814347B2 (en) 2006-03-02 2010-10-12 Nec Corporation Power supply device
JP2016534653A (ja) * 2014-08-08 2016-11-04 小米科技有限責任公司Xiaomi Inc. 外部装置とルータとの接続状態を通知する方法及び装置

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6654843B1 (en) * 2000-10-12 2003-11-25 Hewlett-Packard Development Company, L.P. Hot swapping
US6748478B1 (en) * 2000-12-27 2004-06-08 Intel Corporation System function configurable computing platform
US6816936B1 (en) * 2001-01-02 2004-11-09 Juniper Networks, Inc. Hot-swappable router interface card with stable power on/off procedure
US20020184332A1 (en) * 2001-05-30 2002-12-05 Kindberg Timothy Paul James Physical registration method and system for resources
US7124228B2 (en) * 2001-07-10 2006-10-17 Sun Microsystems, Inc. Bus communication architecture, in particular for multicomputing systems
GB0121990D0 (en) * 2001-09-11 2001-10-31 Beach Solutions Ltd Emulation system & method
EP1308846B1 (de) * 2001-10-31 2008-10-01 Infineon Technologies AG Datenübertragungseinrichtung
US6883057B2 (en) * 2002-02-15 2005-04-19 International Business Machines Corporation Method and apparatus embedding PCI-to-PCI bridge functions in PCI devices using PCI configuration header type 0
US6915365B2 (en) * 2002-03-22 2005-07-05 Intel Corporation Mechanism for PCI I/O-initiated configuration cycles
US6922342B2 (en) * 2002-06-28 2005-07-26 Sun Microsystems, Inc. Computer system employing redundant power distribution
US7296106B2 (en) * 2002-06-28 2007-11-13 Sun Microsystems, Inc. Centerplaneless computer system
US7050307B2 (en) * 2002-06-28 2006-05-23 Sun Microsystems, Inc. Circuit board orientation in a computer system
US20040049618A1 (en) * 2002-09-10 2004-03-11 Schmisseur Mark A. Configuration of private devices and device functions
US20040064620A1 (en) * 2002-09-30 2004-04-01 Kaushik Shivnandan D. Device representation apparatus and methods
US7043655B2 (en) * 2002-11-06 2006-05-09 Sun Microsystems, Inc. Redundant clock synthesizer
US20040107338A1 (en) * 2002-12-03 2004-06-03 Jesse Kao Facility for detecting coupling of interface card
US7103697B2 (en) * 2003-01-08 2006-09-05 Emulex Design & Manufacturing Corporation Flow-through register
US6890184B2 (en) * 2003-04-10 2005-05-10 Sun Microsystems, Inc. Electrical connector for conveying signals between two circuit boards
US20050052856A1 (en) * 2003-09-04 2005-03-10 Sun Microsystems, Inc. Method and apparatus having field replaceable units with electrical connectors
US7124234B2 (en) * 2003-12-22 2006-10-17 Intel Corporation Managing transmissions between devices
US7376775B2 (en) * 2003-12-29 2008-05-20 Intel Corporation Apparatus, system, and method to enable transparent memory hot plug/remove
US20070150713A1 (en) * 2005-12-22 2007-06-28 International Business Machines Corporation Methods and arrangements to dynamically modify the number of active processors in a multi-node system
US7523336B2 (en) * 2006-02-15 2009-04-21 International Business Machines Corporation Controlled power sequencing for independent logic circuits that transfers voltage at a first level for a predetermined period of time and subsequently at a highest level
CN100362503C (zh) * 2006-03-10 2008-01-16 华为技术有限公司 一种热插拔的实现方法及装置
US7437496B2 (en) * 2006-04-28 2008-10-14 Ixia Hot swap adapter
US7884495B2 (en) * 2006-05-16 2011-02-08 Honeywell International Inc. Method and apparatus for hot swap of line replaceable modules for AC and DC electric power systems
US7466573B2 (en) 2006-05-16 2008-12-16 Honeywell International, Inc. Method and apparatus for integrated active-diode-ORing and soft power switching
US7371091B2 (en) 2006-06-22 2008-05-13 Honeywell International, Inc. Method and apparatus for integrated hot swap connector pins for AC and DC electric power systems
US7844766B1 (en) 2008-10-03 2010-11-30 XETA Technologies, Inc. System and method for location specific computer enabled services/monitoring
US9058180B2 (en) * 2009-06-29 2015-06-16 Oracle America, Inc. Unified high-frequency out-of-order pick queue with support for triggering early issue of speculative instructions
US8188615B2 (en) * 2009-09-18 2012-05-29 Ati Technologies Ulc Integrated circuit adapted to be selectively AC or DC coupled
US9286075B2 (en) * 2009-09-30 2016-03-15 Oracle America, Inc. Optimal deallocation of instructions from a unified pick queue
JP2011081551A (ja) * 2009-10-06 2011-04-21 Panasonic Corp データ処理システム
JP5617429B2 (ja) * 2010-08-19 2014-11-05 ソニー株式会社 バスシステムおよびバスシステムと接続機器とを接続するブリッジ回路
US9292463B2 (en) * 2012-09-26 2016-03-22 Intel Corporation Communication of device presence between boot routine and operating system
US9311266B2 (en) * 2013-06-14 2016-04-12 National Instruments Corporation Hidden base address register programming in peripheral component interconnect express buses
US9746893B1 (en) * 2014-10-28 2017-08-29 Google Inc. Delaying power restoration
JP6525555B2 (ja) * 2014-11-04 2019-06-05 キヤノン株式会社 情報処理装置、その制御方法及びプログラム
CN108139924B (zh) 2016-05-31 2021-10-08 安华高科技股份有限公司 热插拔硬件及软件实施方案

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW299404B (en) 1995-11-02 1997-03-01 Ibm Adapter card slot isolation for hot plugging
US5784576A (en) 1996-10-31 1998-07-21 International Business Machines Corp. Method and apparatus for adding and removing components of a data processing system without powering down
US5918026A (en) * 1996-12-23 1999-06-29 Compaq Computer Corporation PCI to PCI bridge for transparently completing transactions between agents on opposite sides of the bridge
US6418492B1 (en) * 1997-05-13 2002-07-09 Micron Electronics Method for computer implemented hot-swap and hot-add
US5875308A (en) 1997-06-18 1999-02-23 International Business Machines Corporation Peripheral component interconnect (PCI) architecture having hot-plugging capability for a data-processing system
US6112311A (en) * 1998-02-20 2000-08-29 International Business Machines Corporation Bridge failover system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7814347B2 (en) 2006-03-02 2010-10-12 Nec Corporation Power supply device
JP2016534653A (ja) * 2014-08-08 2016-11-04 小米科技有限責任公司Xiaomi Inc. 外部装置とルータとの接続状態を通知する方法及び装置

Also Published As

Publication number Publication date
AU2767701A (en) 2001-07-16
WO2001050280A3 (en) 2002-03-07
WO2001050280A9 (en) 2002-07-18
DE60130967D1 (de) 2007-11-29
ATE376216T1 (de) 2007-11-15
US6574695B1 (en) 2003-06-03
WO2001050280A2 (en) 2001-07-12
EP1244973B1 (en) 2007-10-17
EP1244973A2 (en) 2002-10-02

Similar Documents

Publication Publication Date Title
US6574695B1 (en) System and method for providing hot swap capability using existing circuits and drivers with minimal changes
KR950009573B1 (ko) 도커블 휴대용 컴퓨터 시스템 및 통신 포트 할당 자동 구성(configuration)방법
US6070207A (en) Hot plug connected I/O bus for computer system
US6496893B1 (en) Apparatus and method for swapping devices while a computer is running
US6754817B2 (en) Apparatus and method for detecting a change in system hardware configuration to reduce the amount of time to execute a post routine
KR100262677B1 (ko) Pci 버스 컴퓨터용 인에이블/디스에이블 확장 rom을구비한 증설 보드
US7024510B2 (en) Supporting a host-to-input/output (I/O) bridge
US6012103A (en) Bus interface system and method
US5920709A (en) Bus interface for IDE device
US8386654B2 (en) System and method for transforming PCIe SR-IOV functions to appear as legacy functions
KR101035832B1 (ko) 집적 종단점 장치와, 집적 pci 익스프레스 종단점 장치및 pci 익스프레스 통신 시스템
EP0780772A2 (en) A computer system with multiple PC card controllers and a method of controlling I/O transfers in the system
US6295566B1 (en) PCI add-in-card capability using PCI-to-PCI bridge power management
EP1252569B1 (en) Virtual rom for device enumeration
US20060010278A1 (en) System and method for managing bus numbering
US20030097503A1 (en) PCI compatible bus model for non-PCI compatible bus architectures
IE990422A1 (en) High performance PCI with backward compatibility
JP2002539524A (ja) 周辺デバイス割込みを処理するための装置および方法
US7080164B2 (en) Peripheral device having a programmable identification configuration register
CN103842980A (zh) 协议中立织物
US20050086415A1 (en) PCI-PCMCIA smart card reader
WO2001065365A1 (en) Apparatus and method for swapping devices while a computer is running
US6922746B2 (en) Data processing system preventing configuration cycles to permit control procedure selection for access to attached devices
JP2938049B1 (ja) コンピュータ本体への拡張入出力装置の活線挿抜制御装置
JP2001034571A (ja) 情報処理装置