JP2002516636A - Integrated network browser chip, network browser system and network data communication method - Google Patents

Integrated network browser chip, network browser system and network data communication method

Info

Publication number
JP2002516636A
JP2002516636A JP52071897A JP52071897A JP2002516636A JP 2002516636 A JP2002516636 A JP 2002516636A JP 52071897 A JP52071897 A JP 52071897A JP 52071897 A JP52071897 A JP 52071897A JP 2002516636 A JP2002516636 A JP 2002516636A
Authority
JP
Japan
Prior art keywords
network
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
JP52071897A
Other languages
Japanese (ja)
Inventor
ヒュアト アング,ペング
ピー ダン,ジョン
レスター ハラ,ブライアン
Original Assignee
エルエスアイ ロジック コーポレイション
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to US56583295A priority Critical
Priority to US565,832 priority
Application filed by エルエスアイ ロジック コーポレイション filed Critical エルエスアイ ロジック コーポレイション
Priority to PCT/US1996/019125 priority patent/WO1997020281A1/en
Publication of JP2002516636A publication Critical patent/JP2002516636A/en
Application status is Ceased legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7839Architectures of general purpose stored program computers comprising a single central processing unit with memory
    • G06F15/7842Architectures of general purpose stored program computers comprising a single central processing unit with memory on one IC chip (single chip microcontrollers)
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L29/00Arrangements, apparatus, circuits or systems, not covered by a single one of groups H04L1/00 - H04L27/00
    • H04L29/02Communication control; Communication processing
    • H04L29/06Communication control; Communication processing characterised by a protocol

Abstract

(57)【要約】 ネットワーク上でデータの送受信を行うための集積ネットワークブラウザコントローラチップ(218)、ネットワーク装置(202)及びネットワークシステム(204)が開示されている。 (57) Abstract: Integrated network browser controller chip (218) for sending and receiving data over the network, the network device (202) and network systems (204) is disclosed. ネットワークブラウザチップは、ネットワークブラウザチップをインターネットに接続するネットワークブラウザプログラムを作動させるマイクロプロセッサ(212)と、ネットワークブラウザ(210)及びオペレーティングシステムプログラムを記憶するオンチップメモリと、ネットワークブラウザチップをインターネットに接続する通信インターフェイス(210)と、ユーザの命令をネットワークブラウザチップに転送し、ネットワークからのデータをユーザに転送するユーザインターフェイス(234)とを有する。 Network browser chip connecting a network browser chip microprocessor (212) for operating a network browser program to connect to the Internet, and on-chip memory for storing a network browser (210) and operating system programs, a network browser chip to the Internet a communication interface to (210), and transfers the command of the user to the network browser chip, and a user interface (234) for transferring data from the network to the user. さらに装置をネットワーク(204)に接続する単一の集積ネットワークブラウザコントローラチップ(218)を使用するネットワークブラウザ装置が開示されている。 Network browser apparatus is disclosed for further using a single integrated network browser controller chip for connecting the device to the network (204) (218). さらに、ネットワーク上でデータの送受信を可能にするように、集積ネットワークブラウザコントローラチップ(212)で修正される非ネットワーク電子装置が開示されている。 Furthermore, to allow transmission and reception of data over the network, the non-network electronic device is disclosed that is fixed in the integrated network browser controller chip (212).

Description

【発明の詳細な説明】 集積ネットワークブラウザチップ、ネットワークブラウザシステム およびネットワークデータ通信方法 発明の背景1. DETAILED DESCRIPTION OF THE INVENTION integrated network browser chip, background network browser system and network data communication method invention 1. 発明の分野 本発明は、集積回路チップ、ネットワーク装置およびネットワークシステムに関し、より詳細には、単一の集積ブラウザコントローラ・チップ,ネットワーク・ブラウザ装置、ネットワークブラウザシステムおよびインターネットのようなネットワーク上のデジタルデータ通信方法に関する。 FIELD OF THE INVENTION The present invention relates to an integrated circuit chip, relates to a network device and a network system, and more particularly, a single integrated browser controller chips, network browser device, a network browser system and digital data over a network such as the Internet a communication method. 2. 2. 関連技術の説明 公知の従来の集積回路、ネットワークシステムおよび方法は、公衆交換電話ネットワーク(PSTN)を介して、パーソナルコンピュータ(PC)同士の間でデータを通信するために使用される。 Conventional integrated circuit described in the known related art, a network system and method, through the public switched telephone network (PSTN), it is used to communicate data between the personal computer (PC) with each other. インターネット、すなわちワールドワイドウエッブ(WWW)のようなネットワークは、種々のユーザ間でデータをやりとりする経路を提供し、集積回路およびネットワークソフトウエアを使用するモデムを備えたPCは、ネットワーク上でデータを送受信するためのインターフェイスを有する。 Internet, i.e. a network such as the World Wide Web (WWW), provides a path for exchanging data between the various users, PC with a modem that uses the integrated circuit, and network software, the data on the network It has an interface for transmitting and receiving. 代表的なネットワーク・システムが、図1に示されている。 Typical network system is shown in Figure 1. 図1において、PC 100、102は標準的なモデムカードを備え、従来の集積回路およびネットワークソフトウエアを用いて、インターネットまたはWWWネットワークのようなネットワーク104を介して接続される。 In Figure 1, PC 100, 102 is provided with a standard modem card, using conventional integrated circuits and network software are connected via a network 104 such as the Internet or WWW network. このシステムは、一般的なネットワーク10 4を介するPC通信を行うには十分なものである。 This system is sufficient to do PC communication via a common network 10 4. しかし、このような通信は、数値計算用共同プロセッサやコンパイラのような多目的PCの多くのコンピュータ能力を使用せず、またそれらを必要としない。 However, such communications do not use many computer capacity multipurpose PC, such as co-processors and compilers for numerical calculation, and does not need them. 従って、ネットワークブラウジングシステム内で作動可能な集積ネットワーク通信チップを使用するさらに優れた集積ネットワーク通信チップおよび装置が要求されている。 Therefore, better integrated network communication chip and apparatus for using an actuatable integrated network communication chip within the network browsing system is required. 3. 3. 発明の概要 本発明によれば、ネットワーク上のデータ送受信用のネットワークブラウザコントローラチップは、単一のチップ上にネットワーク通信およびブラウザ技術を集積している。 SUMMARY OF THE INVENTION In accordance with the invention, network browser controller chip for data transmission and reception on the network, are integrated network communication and browser technology on a single chip. 本発明の単一の集積されたネットワークブラウザコントローラチップは、インターネットのネットワークに従来のように接続される論理メモリ回路を有している。 A single integrated network browser controller chip of the present invention has a logical memory circuit connected as a conventional Internet network. 集積ネットワークブラウザチップは、インターネットのようなネットワークに接続する通信インターフェイスと、インターネットネットワークにログオンし、閲覧するネットワークプログラムを作動するマイクロプロセッサと、ネットワークプログラムを記憶するメモリと、ネットワークブラウザチップにユーザの命令を転送し、ネットワークからユーザにデータを転送するユーザインターフェイスとを有する。 Integrated network browser chip includes a communication interface connected to a network such as the Internet, logs on to the Internet network, a microprocessor for operating a network program for browsing, a memory for storing a network program, the user to the network browser chip instruction transfers, and a user interface for transferring data to the user from the network. 本発明の他の実施例は、圧縮された形で受信されたデータに作用するオンチップ解凍回路を備えたネットワークブラウザチップと、システムとネットワークソフトウエアを記憶するオンチップ記憶回路と、ネットワークブラウザ装置と外部装置との間でのデータおよび命令の流れを制御する周辺バスコントローラインターフェイス回路とを有する。 Another embodiment of the present invention includes a network browser chip with on-chip decompression circuit acting on the received data in compressed form, and an on-chip memory circuit for storing the system and network software, network browser apparatus and a peripheral bus controller interface circuit for controlling the flow of data and instructions between the an external device. 本発明によれば、ネットワークブラウザ装置は、インターネットのネットワークに従来のように接続するネットワークブラウザチップを使用する。 According to the present invention, network browser device uses a network browser chip connected as a conventional Internet network. 本発明の他の実施例では、インターネットのネットワークに従来のように接続することができるように、公知の非ネットワーク内にヒューマンインターフェイス電子装置と、ネットワークブラウザチップとを備えている。 In another embodiment of the present invention includes such that it can be connected to a conventional Internet network, and human interface electronics in known non-network and network browser chip. 図面の簡単な説明 図1は、インターネットネットワークを介して従来のPC−PCの通信するためのブロック図である。 BRIEF DESCRIPTION OF THE DRAWINGS Figure 1 is a block diagram for communicating a conventional PC-PC through the Internet network. 図2Aは、本発明によるインターネットネットワークを介してなるPC通信システムに対する単一の集積ネットワークチップを備えるネットワークブラウザ装置のブロック図である。 Figure 2A is a block diagram of a network browser apparatus comprising a single integrated network chip for PC communication system comprising via the Internet network according to the present invention. 図2Bは、本発明による解凍回路を備える単一の集積回路の他の実施例のブロック図である。 Figure 2B is a block diagram of another embodiment of a single integrated circuit comprising a decompression circuit according to the invention. 図2Cは、本発明によるオンチップメモリ回路を備える単一の集積ネットワークチップの他の実施例のブロック図である。 Figure 2C is a block diagram of another embodiment of a single integrated network chip comprising an on-chip memory circuit according to the present invention. 図2Dは、本発明によるバスコントローラインターフェイスを備える単一の集積ネットワークチップの他の実施例のブロック図である。 Figure 2D is a block diagram of another embodiment of a single integrated network chip comprising a bus controller interface according to the present invention. 図3Aは、本発明によるネットワークブラウザコントローラチップを備えるネットワークブラウザシステムの他の実施例のブロック図である。 Figure 3A is a block diagram of another embodiment of a network browser system comprising a network browser controller chip according to the present invention. 図3Bは、本発明によるオンチップ・ブートメモリ回路を備えた単一の集積ネットワークブラウザコントローラチップを使用するネットワークブラウザ・システムの他の実施例のブロック図である。 Figure 3B is a block diagram of another embodiment of a network browser system using a single integrated network browser controller chip with on-chip boot memory circuit according to the present invention. 図3Cは、本発明による解凍回路を備える単一の集積ネットワークブラウザコントローラチップを使用するネットワークブラウザ・システムの他の実施例のブロック図である。 Figure 3C is a block diagram of another embodiment of a network browser system using a single integrated network browser controller chip with a decompression circuit according to the invention. 図3Dは、本発明による周辺バスコントローラインターフェイスを備える単一の集積ネットワークブラウザコントローラチップを使用するネットワークブラウザ・システムの他の実施例のブロック図である。 Figure 3D is a block diagram of another embodiment of a network browser system using a single integrated network browser controller chip comprising a peripheral bus controller interface according to the present invention. 図4Aは、本発明による単一の集積ネットワークブラウザコントローラチップを使用するテレビジョン装置のブロック図である。 Figure 4A is a block diagram of a television apparatus using a single integrated network browser controller chip according to the present invention. 図4Bは、本発明による単一の集積ネットワークブラウザコントローラチップを使用したテレビジョンシステム装置の他の実施例のブロック図である。 Figure 4B is a block diagram of another embodiment of a television system device using a single integrated network browser controller chip according to the present invention. 図4Cは、本発明による単一の集積ネットワークブラウザコントローラチップを使用した電話システムのブロック図である。 Figure 4C is a block diagram of a telephone system using a single integrated network browser controller chip according to the present invention. 図4Dは、本発明による単一の集積ネットワークブラウザコントローラチップを使用した携帯電話のブロック図である。 Figure 4D is a block diagram of a mobile phone using a single integrated network browser controller chip according to the present invention. 図5は、本発明による単一の集積ネットワークブラウザコントローラチップを備えるネットワーク装置を使用するユーザセッションのブロック図である。 Figure 5 is a block diagram of a user session using a network device with a single integrated network browser controller chip according to the present invention. 好適な実施例の詳細な説明 図2Aは、インターネットおよびワールドワイドウエッブのようなデータネットワーク204にデータを送受信するための本発明による単一の集積ネットワークコントローラチップ202を備えるネットワークブラウザ装置200を示す。 DETAILED DESCRIPTION FIG. 2A of the preferred embodiment illustrates a network browser apparatus 200 comprising a single integrated network controller chip 202 according to the present invention for transmitting and receiving data in a data network 204 such as the Internet and World Wide Web. ここで、チップ202は、単一の基板上の単一の集積回路、または集積剛構造上の複数のチップモジュール(MCM)である。 Here, the chip 202 is a single integrated circuit or chip module on an integrated rigid structure, on a single substrate (MCM). 本発明によれば、ネットワークシステム205は、データネットワーク204 を介して、ネットワークブラウザ装置200を複数データベース、ワークステーションまたはパーソナルコンピュータ(PC)206に接続している。 According to the present invention, the network system 205 through the data network 204 connects the network browser 200 to multiple databases, a workstation or a personal computer (PC) 206. PC206は、データネットワーク204を介して、情報を送受信することができるPCまたは他のネットワークブラウザ装置であればよい。 PC206 via the data network 204 may be a PC or other network browser device capable of transmitting and receiving information. ネットワークブラウザ装置200は、RS232ポートのようなシリアルポート208を介して、データネットワーク204に接続されている。 Network browser apparatus 200 via the serial port 208, such as RS232 port is connected to the data network 204. ネットワークブラウザチップ202は、相補型金属酸化物半導体(CMOS)技術を用いて、 シリコンまたはガリウムヒ素のような半導体材料から製造され、208ピン・クワッドパッケージのような公知のピンパッケージに実装され、シリアルポート2 08に接続される公知のマザーボード上のネットワークブラウザ装置200内に設置される。 Network browser chip 202 using a complementary metal oxide semiconductor (CMOS) technology is manufactured from a semiconductor material such as silicon or gallium arsenide is mounted on a known pin package, such as a 208-pin quad package, serial It is connected to port 2 08 installed in network browser apparatus 200 on known motherboard. ネットワークコントローラチップ202は、通信インターフェイス210を有している。 Network controller chip 202 includes a communication interface 210. この通信インターフェイス210は、内部システムバス214を介して、ネットワークソフトウエアを作動させる公知の通信回路を、ネットワークソフトウエアを作動させるデジタルプロセッサ回路212に接続している。 The communication interface 210 via the internal system bus 214, a known communication circuit for operating the network software is connected to the digital processor circuit 212 to operate the network software. 通信インターフェイス210は、シリアルポート208に接続されている。 Communication interface 210 is connected to a serial port 208. シリアルポート208は、電話またはISDN回線のような公知の通信設備または通信サーバに結線されているケーブルに接続され、ネットワーク204へのネットワークブラウザ装置200のアクセス経路を形成している。 Serial port 208 is connected to a cable that is connected to a known communication facility or server, such as a telephone or ISDN line and forms an access path of the network browser apparatus 200 to the network 204. それによって、ネットワークブラウザ装置200は、ネットワーク204に接続された他の機器、 例えば、モデムカードおよびネットワークソフトウエアを備えたPC,コンピュータデータベースまたは他のネットワークブラウザ装置と双方向に通信する。 Thereby, network browser 200 communicates other devices connected to the network 204, for example, PC equipped with a modem card and network software, in a computer database or other network browser apparatus bidirectionally. 通信インターフェイス210が、同軸のまたは撚り合わせの1対の配線を介して、ネットワーク204に接続するためには、電気産業協会/電気通信工業協会(EIA/TIA)第2種の互換性データ通信回路(DCE)を用いるとよい。 Communication interface 210, via the or twisted pair of wires in alignment coaxially to connect to the network 204, electrical Industry Association / Telecommunications Industry Association (EIA / TIA) second type of compatible data communication circuit it may be used to (DCE). 通信インターフェイス210は、ISDN、電話モデム、ATMまたはエサーネットのような公知のプロトコルを用いるとよい。 Communication interface 210 may, ISDN, telephone modems, may use a known protocol such as ATM or ethernet. 通信インターフェイス210は、プライマリまたはベースレート・インターフェイスに接続するISDNインターフェイスを有しているとよい。 Communication interface 210 may have an ISDN interface connected to the primary or base rate interface. ISDNインターフェイスには、選択的にアナログ物理的媒体装置を備えるHDLCコントローラのようなシリアル通信ブロックを使用するのがよい。 The ISDN interface, it is preferable to use a serial communication block such as HDLC controller with a selective analog physical media devices. 通信インターフェイス210は、従来の電話回線を介して、ネットワークブラウザ装置200とネットワーク204を接続する電話モデムインターフェイスを有している。 Communication interface 210 via a conventional telephone line, and a telephone modem interface that connects the network browser apparatus 200 and the network 204. 電話モデムインターフェイスは、米国テキサスインスツルメント社製TMS320シリーズDSP回路、LSIロジック社製OakDSP回路、およびリードオンリメモリ(ROM)回路のようなデジタル信号プロセッサ(DS P)回路を有するV. Telephone modem interface, Texas Instruments Inc. TMS320 series DSP circuit, V. having a digital signal processor (DS P) circuits, such as LSI Logic Corporation OakDSP circuit, and a read only memory (ROM) circuit 32,V. 32, V. 34モデム回路を備えている。 It is equipped with a 34 modem circuit. このモデム回路は、ROMに収容される従来のモデムソフトウエアによって作動する。 The modem circuit operates by conventional modem software contained in ROM. 通信インターフェイス210は、付加的な例または他の例として、ケーブルモデムインターフェイスを有しているとよい。 Communication interface 210, as an additional example or another example, may have a cable modem interface. ケーブルモデム回路は、下流通信用の従来の直角振幅変調(QAM)または搬送波振幅位相復調回路(CAP)、リードソロモン(Reed−Solomon)・フォワード・エラー・補正回路、バーストQPSK変調器回路、またはバックチャネル通信用の電話モデム回路を有しているとよい。 Cable modem circuitry, conventional QAM (QAM) or carrier amplitude phase demodulation circuit (CAP), Reed-Solomon (Reed-Solomon), forward error correction circuit, the burst QPSK modulator circuit for downstream communication or back, it may have a telephone modem circuit for communication channels. ケーブルモデムインターフェイスは、さらに付加的に、LSIロジック社によって設計・製造されたATMizer(商標)アーキテクチャのようなデジタルプロセッサ212で作動する専用ハードウエアSARまたはソフトウエアを備えた非同期転送モード(ATM)セグメンテーションおよびリアセンブリ(SAR )ターミネーション回路を追加的に有しているとよい。 Cable modem interface, further additionally, dedicated hardware SAR or asynchronous transfer mode (ATM) segmentation with software to operate a digital processor 212, such as the design and manufactured ATMizer (TM) architecture by LSI Logic Corporation and reassembly (SAR) termination circuit may additionally have. 通信インターフェイス210は、さらに付加的に、ケーブルモデムまたは他の広帯域の通信媒体用の、例えばLSIロジック社製、同期選択ネットワーク/同期デジタルヒエラルキ(Sonet/SDH)、またはデジタル・オーディオ・ビジュアル・ビジュアル・インタレストコニュイティ(DAVIC)通信コンバージェンス回路、ケーブルモデムまたは他の広帯域の通信媒体用の、例えばLSIロジック社製、DAVICメディア・アクセスコントローラ回路(MAC)回路、データの流れをデコードするための、例えばLSIロジック社製、Viterbiデコード回路、およびジェネラルシステムモビル(GSM)、コード分割複合アクセス(CD MA)の例えばIS−95、または時間DMAまたはアメリカ国際標準協会(A NSI)の例えばIS−54、 Communication interface 210 may further additionally, for the communication medium of a cable modem or other broadband, for example, LSI Logic Corporation, sync selection Network / Synchronous Digital barnyard Lal key (Sonet / SDH), or digital audio visual visual Interest co Nuit tee (DAVIC) communication convergence circuitry, for communications media cable modem or other broadband, for example, LSI logic Corporation, DAVIC media access controller circuit (MAC) circuit, for decoding a stream of data, for example, LSI logic Corporation, Viterbi decoding circuit, and general system Mobile (GSM), code division multi access (CD MA), for example, IS-95 or time DMA or American International standards Institute (a NSI) of example IS-54,, または無線通信用のIS−136標準設備を使用する、例えばLSIロジック社製、VSATセル回路を備えるとよい。 Or using the IS-136 standard equipment for wireless communication, for example, LSI Logic Corporation, to be provided with a VSAT cell circuit. 一実施例として、通信インターフェイス210のQAM/CAP復調回路がネットワーク204からデータを受け、同時に、通信インターフェイス210のバーストQPSK変調器回路が、ネットワーク204にデータまたは命令を送る。 As an example, QAM / CAP demodulation circuit in the communication interface 210 receives data from the network 204, at the same time, the burst QPSK modulator circuit of the communication interface 210 sends data or commands to the network 204. 他の実施例において、オフチップ型の従来の無線周波数(RF)トランシーバは、アナログデジタル(A/D)およびデジタルアナログコンバータを介して通信インターフェイス210に接続されている。 In another embodiment, off-chip conventional radio frequency (RF) transceiver is connected to the communication interface 210 via an analog-to-digital (A / D) and digital to analog converters. この通信インターフェイス210 は、QPSK復調器およびヴィターヴィ(Viterbi)デコーダを介して、衛星のようなネットワーク源204からの無線送信をデコードし、VSATセルラーデコーダを介して、セルラートランシーバのようなネットワーク源204から無線通信をデコードする。 The communication interface 210 via a QPSK demodulator and Vitavi (Viterbi) decoder to decode the radio transmissions from the network source 204, such as a satellite, via a VSAT cellular decoder, from a network source 204, such as a cellular transceiver decoding the radio communication. 図2Aに示すデジタルプロセッサ回路212は、ブラウザの動作を制御し、インテル社製486マイクロプロセッサのような従来のマイクロプロセッサ回路と、MIPS社またはIDT社製MIPSマイクロプロセッサと、サンマイクロシステムズ社製SPARCマイクロプロセッサと、モトローラ社またはIBM社製パワーPCマイクロプロセッサと、モトローラ社製68000シリーズのマイクロプロセッサとを有する。 Digital processor circuit shown in Figure 2A 212 controls the operation of the browser, and a conventional microprocessor circuit, such as the Intel Corporation 486 microprocessor, MIPS Inc. or IDT Inc. MIPS microprocessor, Sun Microsystems, Inc. SPARC It has a micro-processor, and Motorola, Inc. or IBM Corp. power PC microprocessor, and the microprocessor of the Motorola 68000 series. デジタルプロセッサ回路212は、サンマイクロシステムズ社によって製造されているジャバのような従来のシステムソフトウエアか、UNIX−またはアップルベースシステム用に市販されているコンパクトなオペレーティングシステムを作動させ、ネットコム(Netcom)社製ネットクルーザ(NetCrus er)、ネットスケープ(Netscape)社製ネットスケープ(Netsca pe)、またはマイクロソフト社製ネットワークソフトウエアのような従来のネットワークソフトウエアを作動させる。 Digital processor circuit 212, Sun Microsystems has been conventional, such as Java are manufactured by the company system software or, by operating the compact operating system available for UNIX- or Apple-based systems, Netcom (Netcom ) manufactured net cruiser (NetCrus er), Netscape (Netscape) manufactured by Netscape (Netsca pe), or to operate the Microsoft Corporation network software conventional network software such as software. デジタルプロセッサ回路212は、オシレータ(図示せず)からのタイミング信号を受信することによってネットワーク通信を制御するか、または従来のメモリコントローラ回路220およびバス214を介して、8キロバイト(8K)スタティックランダムアクセスメモリ(SRAM)、ダイナミックRAM(DRAM )のようなキャッシュメモリ回路216、またはプロセッサ回路212に接続される公知の4メガバイトSRAM,DRAM,同期DRAM(SDRAM),ランバス(Rambus)DRAM(RDRAM)、仮想RAM(VRAM)のようなオフチップ型メモリ218との間で制御命令を送受信することによって、ネットワーク通信を制御する。 Digital processor circuit 212, an oscillator or controls the network communication by receiving a timing signal from a (not shown), or through a conventional memory controller circuit 220 and the bus 214, 8 kilobytes (8K) static random access memory (SRAM), a known four megabytes SRAM which is connected to the cache memory circuit 216 or processor circuit 212, such as a dynamic RAM (DRAM), DRAM, synchronous DRAM (SDRAM), Rambus (Rambus) DRAM (RDRAM), virtual by sending and receiving control commands to and from the off-chip memory 218 such as RAM (VRAM), for controlling network communications. 好ましい実施例において、ネットコム(Netcom)、ネットスケープ(Netscape) またはマイクロソフトのようなネットワークサーバは、ネットワークチップ20 2のネットワーク動作中、メモリ216,218のようなオンチップまたはオフチップメモリに、スワップインおよびスワップアウトするソフトウエアアプリケーション源を提供し、ネットワークの動作に必要なメモリの量を低減する。 In a preferred embodiment, Netcom (Netcom), Netscape (Netscape) or a network server, such as Microsoft, the network operation of the network chip 20 2, the on-chip or off-chip memory, such as memory 216, swapins and it provides software applications source to swap out to reduce the amount of memory required for the operation of the network. オペレーションシステム、ブラウザおよびリアルタイムオペレーションに必要なソフトウエアのような基本的なソフトウエアは、メモリ216のようなオンチップメモリ、またはメモリ218のようなオフチップメモリによって記憶されるのが好ましい。 Operating system, the basic software such as software necessary browser and real-time operations, the on-chip memory, such as memory 216, or preferably stored by the off-chip memory, such as memory 218. プロセッサ212は、キャッシュメモリ216に好ましく内蔵、すなわち記憶されているすべての標準ネットワークプロトコルに関して、自動同期ワード、ボーレート検出およびネットワーク情報交換を設定する。 The processor 212 is preferably incorporated in the cache memory 216, i.e., for all standard network protocols stored, set automatic synchronization word, the baud rate detection and network information exchange. 図2Aに示すネットワークチップ202は、公知のディスプレイポート228 およびオーディオポート230を介して、モニタすなわちフラットパネル224 およびスピーカ226のような外部ディスプレイおよびオーディオ装置と接続する、公知のモニタすなわちフラットパネルVGA,XVGAまたは類似のディスプレイ、およびビデオ/オーディオ・デジタルアナログ・コンバータ回路のようなディスプレイ/オーディオインターフェイス222を備えている。 Network chip 202 shown in FIG. 2A, via known display port 228 and audio port 230, a monitor that is connected to an external display and audio device such as a flat panel 224 and a speaker 226, a known monitor i.e. flat panel VGA, It includes XVGA or similar display, and display / audio interface 222, such as video / audio digital-to-analog converter circuit. データネットワーク204から受信されたデータは、通信インターフェイス2 10を介して、読み取り可能な入力フォーマットに変換され、バス214を介して、ディスプレイ/オーディオインターフェイス222に送られ、ディスプレイ/オーディオインターフェイス222によって、ディスプレイまたはオーディオ互換フォーマットに変換され、モニタ224に表示されるか、またはスピーカ226によって音に再生される。 Data received from the data network 204 via communication interface 2 10, is converted into a readable input format, via the bus 214, it is sent to the display / audio interface 222, the display / audio interface 222, a display or it is converted to an audio compatible format, either displayed on the monitor 224, or is played to the sound by the speaker 226. モニタに関して、図2Aに示されるディスプレイ/オーディオインターフェイス222はグラフィックインターフェイスを備えている。 Respect monitor, display / audio interface 222 shown in Figure 2A comprises a graphical interface. このグラフィックインターフェイスは、X端子ディスプレイ用ビットブリットインターフェイス回路、 二次元グラフィックス用VGAまたはXVGAインターフェイス回路、またはレンダリングインターフェイス回路およびグラフィックス変換回路を有する三次元グラフィックスインターフェイス回路を備えている。 This graphic interface, BitBlt interface circuit for the X terminal display, and a three-dimensional graphics interface circuit having a two-dimensional graphics for VGA or XVGA interface circuit or render the interface circuit and the graphics converter. PCとのインターフェイス用に、ディスプレイ/オーディオインターフェイス222は、赤、緑、青のビデオDAC回路を有する。 For interface with the PC, display / audio interface 222 has red, green, the video DAC circuit of the blue. ディスプレイ/オーディオインターフェイス回路222は、別の例としてまたは付加的な例として、従来のテレビジョンに用いられるasaディスプレイ装置224、および3次元(3D)レンダリング/変換エンジン回路に接続可能な従来のテレビジョンNTSC(米国基準)またはPAL(ヨーロッパ標準)エンコーダ/デコーダ回路を備えているのがよい。 Display / audio interface circuit 222, or as an additional example As another example, asa display device 224, and a three-dimensional (3D) rendering / conversion engine conventional television that can be connected to a circuit used in a conventional television NTSC (USA standard) or PAL it is preferable and a (European standard) encoder / decoder circuit. ネットワークチップ202は、図2Aに示すキーボード234やマウス236 のようなユーザの入力装置に接続されるシリアルポートインターフェイス232 を有し、図2Aのプリンタ235のような周辺装置に接続されるパラレルポート233を有する。 Network chip 202 has a serial port interface 232 that is connected to an input device of the user, such as a keyboard 234 and a mouse 236 shown in FIG. 2A, a parallel port 233 connected to the peripheral devices such as printers 235 of FIG. 2A having. 別の例または付加的な例として、シリアルポートインターフェイス回路232 は、オーディオ/ビデオアナログデジタルコンバータ、および入力装置として使用可能な従来のマイクロフォン、またはカメラ装置(図示せず)に接続されるインタープリット回路を備えているのがよい。 As another example or additional example, a serial port interface circuit 232, an audio / video analog to digital converter, and a conventional microphone that can be used as an input device or camera device interpret circuit connected to the (not shown), good is equipped with. 他の例として、赤外線、光、または音声トランスシーバ装置は、ユーザとブラウザ装置200との間の通信に共生して使用され、シリアルポートインターフェイス回路232は、赤外線、光、または音声回路を含んでいる。 As another example, infrared, optical or audio transformer receiver device, is to coexistence for communication between the user and the browser 200 is used, a serial port interface circuit 232, infrared, optical, or include a sound circuit there. さらに、シリアルポート回路232とディスプレイ/オーディオインターフェイス回路222を組み合わせることは、さらに有効である。 Moreover, combining the serial port circuit 232 and the display / audio interface circuit 222 is more effective. ネットワークブラウザ装置200は、米国規格の交流電圧源、またはヨーロッパ規格の直流電圧源に対応する標準の壁プラグ端子に接続される従来の電源(図示せず)を備えている。 Network browser apparatus 200 includes an AC voltage source in the United States standard, or conventional power supply connected to a standard wall plug terminal corresponding to the DC voltage source European standard (not shown). 別の例として、または付加的な例として、ネットワークブラウザ装置200は、ブラウザ装置200内の回路に電力を与える電池(図示せず)を備えている。 As another example, or as an additional example, the network browser apparatus 200 includes a battery (not shown) to provide power to the circuitry in the browser device 200. 図2Bについて説明すると、ネットワークチップ202の他の実施例は、解凍インターフェイス238を備えている。 Referring to Figure 2B, another embodiment of a network chip 202 is provided with a decompression interface 238. この解凍インターフェイス238は、圧縮された画像、ビデオまたは音声情報を含むデータをバス214から受信し、圧縮された情報を解凍し、解凍された画像、ビデオまたは音声データをバス214 を介して、表示インターフェイス回路222に移送する。 The decompression interface 238, compressed image, the data including video or audio information received from the bus 214, decompresses the compressed information, decompressed images, video or audio data via the bus 214, the display to transfer to the interface circuit 222. 別の実施例または併合された実施例においては、解凍インターフェイス238 は、JPEG標準フォーマットを使用して、圧縮された情報を解凍するためのL SIロジック社製L64702デコンプレッサのようなジョイント画像エキスパートグループ(JPEG)と、MPEGIまたはIIの標準フォーマットを使用して圧縮された情報を解凍するためのLSIロジック社製L6402デコンプレッサのような動画エキスパートグループ(MPEG)IまたはIIデコンプレッサと、ディジサイファー(DigiCipher)標準フォーマットを使用して圧縮された情報を解凍するためのモトローラ社製ディジサイファー(DigiCipher)デコンプレッサのようなデコンプレッサと、ドルビー(Dlby)AC3標準フォーマットを使用して、圧縮された情報を解凍 In another embodiment or merged embodiment, decompression interface 238 uses the JPEG standard format, Joint image Experts Group as L SI logic Co. L64702 decompressor for decompressing the compressed information and (JPEG), the Motion Picture experts group (MPEG) I or II decompressor such as LSI logic Corp. L6402 decompressor for decompressing the compressed information using the standard format of MPEGI or II, Digi Cypher ( DigiCipher) using a decompressor such as a Motorola daisy Cypher for decompressing the compressed information using a standard format (DigiCipher) decompressor, Dolby (Dlby) AC3 standard formats, the compressed information thawed るためのゾーラ(Zoran)社製ドルビー(Dlby )AC3デコンプレッサのようなデコンプレッサ、またはミュージカム(Musicam) 標準フォーマットを使用して、圧縮された情報を解凍するためのLSIロジック社製L6402デコンプレッサのようなデコンプレッサとを備えている。 Because Zola (Zoran) manufactured by Dolby (Dlby) AC3 de decompressor such as a compressor or Myujikamu (Musicam) using standard formats, LSI Logic Corp. L6402 decompressor for decompressing the compressed information, and a de-compressor, such as. なお、解凍インターフェイス238は、ハードウエアまたはソフトウエアで実施される。 Incidentally, decompression interface 238 is implemented in hardware or software. ソフトウエアの場合、解凍インターフェイス238は、未使用のとき、メモリ218に記憶され、使用のとき、データを解凍するために、マイクロプロセッサ212によってアクセスされて作動させられる。 For software, decompression interface 238, if not used, stored in the memory 218, when used, to decompress the data, are actuated being accessed by the microprocessor 212. 他の公知の圧縮フォーマットを使用してもよい。 You may use other known compression formats. そのような圧縮フォーマットを使用して、圧縮された情報を解凍するための他のデコンプレッサを解凍インターフェイス238に用いてもよい。 Using such a compression format, the other decompressor for decompressing the compressed information may be used to decompress the interface 238. 図2Cについて説明する。 Figure 2C will be described. ネットワークチップ202の他の例は、バス214 を介してプロセッサ回路212に接続されて、オフチップメモリ218とメモリコントローラ回路220を置き換えるオンチップシステムメモリ240を備えている。 Another example of a network chip 202 is connected to the processor circuit 212 via the bus 214, and includes an on-chip system memory 240 to replace the off-chip memory 218 and the memory controller circuit 220. オンチップシステムメモリ240は、公知の4MSRAMまたはDRAM によって構成され、解凍インターフェイス238のソフトウエア、すなわちネットスケープのようなネットワークブラウザプログラムを記憶するのに利用してもよい。 On-chip system memory 240 is constituted by a known 4MSRAM or DRAM, software decompression interface 238, i.e. may be used to store the network browser program such as Netscape. 図2Dについて説明する。 Figure 2D will be described. ネットワークチップ202の他の例は、追加のプロセッサまたはアドオンカードに接続される周辺バスコントローラインターフェイス242を備えている。 Another example of a network chip 202 includes a peripheral bus controller interface 242 which is connected to the additional processor or add-on card. 他のまたは併合された実施例において、周辺バスコントローラインターフェイス242は、PCI互換周辺装置に接続されるインテル社製の標準周辺部品インターフェイス(PCI)と、SBUS互換周辺装置に接続されるサンマイクロシステムズ社製SBUS(サンワークステーションバス)インターフェイスと、V ESA互換周辺装置に接続されるビデオ電子標準協会(VESA)インターフェイスとを備えている。 In another or merged embodiment, peripheral bus controller interface 242, the Intel Corporation of standard peripheral component interface that is connected to the PCI-compatible peripheral device (PCI), Sun Microsystems, which is connected to SBUS compatible peripheral devices and manufacturing SBUS (San workstation bus) interface, and a video Electronics standards Association (VESA) interface connected to the V ESA-compatible peripheral devices. さらに、他の周辺インターフェイスを利用してもよいし、または互換性のある周辺装置を開発してもよい。 Furthermore, it may be utilized other peripheral interfaces, or may develop a compatible peripheral. なお、これらの他の周辺インターフェイスは、周辺のバスコントローラインターフェイス242として使用するのがよい。 It should be noted that these other peripheral interfaces, it is preferable to use as a peripheral bus controller interface 242. 図2Dに示す周辺バスコントローラインターフェイス242を介して、ブラウザ装置200のオペレーティングシステムは、データプロセッサ、メモリおよびソフトウエアを備える他のプリント基板または装置に接続することによって、例えば、PCのレベルまで水準が上がり、ブラウザ装置200のユーザは、公知のスプレッドシートまたはワードプロセッサのようなPCアプリケーションを作動させることが可能になる。 Via the peripheral bus controller interface 242 shown in FIG. 2D, the operating system of the browser apparatus 200, by connecting the data processor, in addition to the printed circuit board or device with a memory and software, for example, the level to the level of PC up, the user's browser device 200, it is possible to operate the PC application as known spreadsheet or word processor. 別の例として、または付加的な例として、データネットワーク204またはPCアプリケーションからダウンロードされたデータのハードコピーを得るために、市販されているプリンタを、周辺バスコントローラインターフェイスを介して、ブラウザ装置200に接続することもできる。 As another example, or as an additional example, in order to obtain a hard copy of data downloaded from a data network 204 or PC applications, a printer that is commercially available, via the peripheral bus controller interface, the browser 200 It can also be connected. デジタルプロセッサ212、通信インターフェイス210およびディスプレイインターフェイス222を統合することによって、ネットワークコントローラチップ202は、従来のテレビジョンセット、フラットパネルディスプレイまたはコンピュータモニタ、電話、キーボード、マウスおよび類似のヒューマンインターフェイス機構(またはシステム)のような視覚性ステーションに統合することが可能となる縮小した形状とすることができる。 Digital processor 212, by integrating the communication interface 210 and display interface 222, a network controller chip 202 is a conventional television set, a flat panel display or a computer monitor, telephone, keyboard, mouse and similar human interface mechanism (or system ) can be reduced shape it becomes possible to integrate the visual station like. 例えば、ネットワークコントローラチップ202は、ステレオ、コンパクトディスク(CD)、またはDVDプレーヤ、ビデオカセットレコーダ(VCR)、ビデオゲームまたは他の家庭電気製品のような家庭電気製品または娯楽用装置、または車、航空機、バス、トラックなどに配置することができる。 For example, the network controller chip 202, a stereo, a compact disk (CD), or DVD players, video cassette recorder (VCR), a video game or other household electric appliances or entertainment device or car, such as home appliances, aircraft it can be arranged the bus, such as a truck. 図3A〜図3Dについて説明する。 It will be described Figure 3A~ Figure 3D. ネットワークブラウザチップ202を備える電子装置300は、通信インターフェイス210(図2A)を介して、インターネットのようなネットワーク30 2(図3A)に接続され、それによって、ネットワーク302に接続された他の機器304、例えば、モデムカードおよびネットワークソフトウエアを備える他のPC、コンピュータベースまたはネットワークブラウザチップ300を備える他の電子装置と双方向に通信することができる。 Electronic device 300 comprising a network browser chip 202 includes a communication interface 210 via a (FIG. 2A), connected to the network 30 2 (FIG. 3A), such as the Internet, whereby another device connected to the network 302 304 , for example, it can communicate modem card and other PC with a network software, to other electronic devices bidirectionally comprising a computer-based or network browser chip 300. ネットワークブラウザチップ202は、選択された電子装置内にあらかじめ存在するマザーボードに設定するか、または従来のアドオンボードの挿入によって設定される。 Network browser chip 202 is set either to a motherboard that exist in advance in the electronic device selected, or by the insertion of a conventional add-on board. 図3Bには、オンチップシステムブートメモリ340を有するネットワークチップ202を備える電子装置300の他の実施例が示されている。 FIG 3B, another embodiment of an electronic device 300 comprising a network chip 202 having an on-chip system boot memory 340 is shown. オンチップシステムブートメモリ340は、バス214を介してプロセッサ回路212(図2A)に接続され、オフチップメモリ218およびメモリコントローラ回路220を置換する。 Chip system boot memory 340 is connected to the processor circuit 212 via bus 214 (FIG. 2A), to replace the off-chip memory 218 and the memory controller circuit 220. オンチップシステムブートメモリ340は、公知の4MSRAMまたはDRAMによって構成され、ネットクルーザまたはネットスケープのような解凍ネットワーク・ブラウザソフトウエア、またはサンマイクロシステムズ社によって製作されたジャバのようなブラウザオペレーティングシステム・ソフトウエアを記憶するために使用するのがよい。 On-chip system boot memory 340 is constituted by a known 4MSRAM or DRAM, net cruiser or Netscape such as decompression network browser software or browser operating system software, such as Java, which is manufactured by Sun Microsystems, Inc., good to use to store. 図3Cには、解凍インターフェイス338を有するネットワークチップ202 を備える電子装置300の他の例が示されている。 FIG 3C, another example of an electronic device 300 comprising a network chip 202 having a decompression interface 338 is shown. 解凍インターフェイス338は、圧縮された画像、ビデオまたは音声情報を含むデータをバス214から受信し、圧縮された情報を解凍し、解凍された画像、 ビデオまたは音声データを、バス214を介して表示インターフェイス回路22 2に移送する。 Decompression interface 338, compressed image, the data including video or audio information received from the bus 214, decompresses the compressed information, decompressed image, video or audio data, displayed via a bus 214 interface回路22 2に移送する。他の実施例または併合された実施例においては、解凍インターフェイス338 は、JPEG標準フォーマットを使用して圧縮された情報を解凍するためのLS Iロジック社製L64702デコンプレッサ回路のようなジョイント画像エキスパートグループ(JPEG)デコンプレッサと、MPEGIまたは11の標準フォーマットを使用して、圧縮された情報を解凍するためのLSIロジック社製L 6402デコンプレッサのような動画エキスパートグループ(MPEG)IまたはIIデコンプレッサと、DigiCipher標準フォーマットを使用して圧縮された情報を解凍するためのモトローラ社製ディジサイファー(DigiCipher)デコンプレッサのようなデコンプレッサと、ドルビー(Dolby)AC3標準フォーマットを使用して、圧縮された情報を解凍するためのZoran社製ドルビーAC3デコンプレッサのようなドルビーデコンプレッサ、またはミュージカム(Musicam)標準フォーマットを使用して、圧縮された情報を解凍するためのLSIロジック社製L640 2デコンプレッサのようなデコンプレッサとを備えている。なお、解凍インターフェイス338は、ハードウエアまたはソフトウエアで実施される。ソフトウエアの場合、解凍インターフェイス338は、未使用であるとき、メモリ218(または図3Bに示されるメモリ340)またはネットワークサーバーに記憶され、使用のとき、データを解凍するために、マイクロコンプレッサ212によってアクセスされて作動させられる。さらに、他の従来の圧縮フォーマットを使用してもよい。そのような圧縮フォーマットを使用して、圧縮された情報を解凍するための他のデコンプレッサを解凍インターフェイス23に用いてもよい。図3Dに示すネットワークチップ202の他の実施例は、追加のプロセッサ、 グラフィック装置、音声シンセサイザ、圧縮装置、またはアドオンカードに接続される周辺バスコントローラインターフェイス342を備えている。他のまたは併合された実施例において、周辺バスコントローラインターフェイス342は、PCI互換周辺装置に接続される、インテル社製標準的周辺部品インターフェイス(PCI)と、SBUS互換周辺装置に接続されるサンマイクロシステムズ社製SBUS(サンワークステーションバス)インターフェイスと、 EISA互換周辺装置に接続されるEISAインターフェイスと、VESA互換周辺装置に接続されるビデオ電子標準協会(VESA)のインターフェイスとを備えている。さらに、他の周辺インターフェイスを用いてもよいし、また互換周辺装置として開発してもよい。これらの他の周辺インターフェイスは、周辺のバスコントローラインターフェイス342として使用される。電子装置300の25のオペレーティングシステムは、周辺バスコントローラインターフェイス342を介して、例えば、データプロセッサ、メモリおよびソフトウエアを備える他のプリント基板または装置に接続することによって、例えば、PCのレベルまで水準が上がり、電子装置300のユーザは、公知のスプレッドシートまたはワードプロセッサのようなPCアプリケーションを作動させることが可能になる。別のまたは付加的な例として、データネットワーク302またはPCアプリケーションからダウンロードされたデータのハードコピーを得るために、市販されているプリンタを周辺バスコントローラインターフェイスを介して電子ブラウザ装置300に接続することができる。電子装置300は、米国規格の交流電圧源、またはヨーロッパ規格の直流電圧源を対応する標準の壁プラグ端子に接続される電源(図示せず)で作動するようにしても、充電可能な電池または充電不可能な電池の電源で作動するしてもよい。図4Aには、テレビジョン装置400を有する電子装置300の実施例が示されている。テレビジョン402は、従来のテレビジョンプリント回路基板(PC B)のような電子インターフェイスを備えている。ネットワークチップ202は、直接に、またはアダプタカードを使用することによってPCBに接続され、市販されているようなテレビジョンスクリーン406に示されるメニュー404を介して、公知のテレビジョンソフトウエアによってアクセスされる。ケーブル源408がテレビジョン402に接続され、ネットワークチップ20 2によってアクセスされるとき、テレビジョン402とデータネットワーク30 2との間に通信リンクが形成される。テレビジョン402のコントロールボタンを直接制御することによって、または従来のテレビジョンでも用いられているリモートコントロール装置410を介して、または赤外線トランシーバ412を使用するマルチリモートコントロール装置を介して、あるいは同様のリモート通信装置を介して、メニュー404でオプションが選択される。他の実施例において、ネットワークチップ202は、リモート装置410内のPCBに設置される。また、ネットワークチップ202は、VCR414のPC Bに設定される。図4Bには、システム420にテレビジョン10を備える電子装置300の実施例が示されている。 CDプレーヤ422は、テレビジョンに接続され、またテレビジョンプリント回路基板(PCB)のような電子インターフェイスを備えている。ネットワークチップ202は、直接またはアダプタカードを使用することによってPCBに接続され、テレビジョンスクリーン406に表示されるメニュー4 04を介して、公知のCDソフトウエアまたはテレビジョンソフトウエアによってアクセスされる。ケーブル源408は、テレビジョン402に接続され、ネットワークチップ202によってアクセスされるとき、CDプレーヤ422とデータネットワーク302との間に通信リンクが形成される。 CDプレーヤ422のボタンを直接制御することによって、または従来用いられているリモートコントロール装置410を介して、または赤外線トランシーバ412を用いるマルチリモートコントロール装置を介して、または同様のリモート通信装置を介して、メニュー404でオプションが選択される。他の実施例においては、ネットワークチップ202は、リモート装置424内のPCBに設置される。さらに、他の実施例として、無線受信機(図示せず)をプレーヤ422と置換できる。このような実施例において、無線受信機は、ケーブル源408または無線波を使用して、データネットワーク302と通信リンクを形成する。図4Cには、電話システム440として実施される電子装置300の例が示されている。電話442は、電話印刷回路基板(PCB)のような電子インターフェイスを備えている。ネットワークチップ202は、直接かまたはアダプタカードを導入することによってPCBに接続され、ユーザのインターフェイス装置として、キーボード446を使用してスクリーン444上に表示されるメニューを介して、公知の電話ソフトウエアを通してアクセスされる。電話線448は、ネットワークチップ202によってアクセスされるとき、電話442とデータネットワーク302との間で通信リンクを形成する。電話44 2のコントロールボタンに直接、または公知のリモート送受話器450を介することによって、メニュ−404からオプションが選択される。他の実施例においては、ネットワークチップ202は、リモート送受話器45 0のPCBに設置される。このような実施例において、リモート送受話器450 は、ディスプレイ444を使用するか、または送受話器上に組み込まれたディスプレイを有する。さらに他の実施例において、電話442を、電話/ファクシミリまたはファクシミリ装置と置換することができる。このような場合において、ネットワークチップ202の動作は、上述した従来の電話と同じ方法で開始される。図4Dには、携帯電話システム460として実施される電子装置300の実施例が示されている。携帯電話462は、従来の携帯電話印刷回路基板(PCB) のような電子インターフェイスを備えている。ネットワークチップ202は、P CBに直接接続されるか、アダプタカードを導入することによって接続され、ユーザインターフェイス装置としてのキーパッド466を使用して、スクリーン4 64上に表示されるメニューを介して従来の携帯電話ソフトウエアを通してアクセスされる。携帯電話トランシーバ468は、ネットワークチップ202によってアクセスされるとき、携帯電話462、電話サーバ470およびデータネットワーク302との間に通信リンクが形成される。他の実施例においては、ネットワークチップ202は、携帯電話ではなく、ディスプレイおよびキーボードを含むポケットベル(図示せず)内のPCBに設置されている。ポケットベルは、データネットワーク302への接続を確立するために使用される無線受信機またはセルラー回路のいずれかを備えている。図5には、電子装置300を使用するユーザネットワークセッションを示すフローチャート500が示されている。ユーザが電子装置300に電源を印加すると、電子装置がブラウザシステムソフトウエア502を初期化し、ネットワークセッションが開始する。この初期化シーケンスは、デジタルプロセッサ212がメモリ、例えば、メモリ218(図2A)または240(図2C)から、ブラウザシステムソフトウエアにアクセスできるようにする。ブラウザシステムソフトウエアは、ディスプレイ/オーディオ、および電子装置300に取り付けられたユーザ設備のタイプによってユーザが電子装置300 に指示を与えることを促す。ユーザは、互換性モニタ、PC,テレビジョン、スピーカー、マウス、または他のポインティング装置、キーボードまたはテレビジョン、VCRまたはCDの赤外線リモートコントロールユニットのような遠隔装置を含むメニューから、ディスプレイ/オーディオおよびユーザ設備504を選択する。または、ユーザ本人がディスプレイ/オーディオおよびユーザ設備の名称をタイプすることによって、ディスプレイ/オーディオおよびユーザ設備504を選択する。あるいは、ユーザが、ディスプレイ/オーディオ、およびユーザ設備のプロトコルを特定するのが望ましい。または、ディスプレイ/オーディオとユーザ設備、および対応するプロトコルの形式がブラウザシステムソフトウエア内であらかじめ特定してもよい。ディスプレイ/オーディオおよびユーザ情報を受信すると、デジタルプロセッサ212は、ユーザと電子装置300との間の通信を翻訳するために、ディスプレイ/オーディオおよび使用するユーザの装置のプロトコルのタイプを、ディスプレイ/オーディオインターフェイス222およびシリアルポートインターフェイス232に指示する。次に、ブラウザシステムソフトウエアは、電子装置300に取り付けられたネットワーク通信装置のタイプによって、ユーザが電子装置300に指示を与えることを促す。ユーザは、互換性電話モデム、ケーブルモデム、衛星、ISDN、 ATMまたはイーサネットのリストを含むメニューから、ネットワーク通信装置506を選択する。別の例として、ユーザ本人が、通信装置の名称をタイプすることによって、ネットワーク装置506を選択するか、あるいは、ユーザが通信装置及び対応するプロトコルの形式を、ブラウザシステムソフトウエア内であらかじめ特定してもよい。通信装置の情報を受信すると、デジタルプロセッサ212は、電子装置300 とデータネットワーク302との間の通信を翻訳するために使用する通信装置プロトコルの形式によって、通信インターフェイス222を指示する。使用される通信装置に従って、ユーザは、さらにプロトコルを定義する選択を行うように促される。例えば、ユーザは、従来のPCと同じような種々の動作モードを使用して、インターネットのようなネットワーク上をモデムを介して通信する。ウインファックス(WinFax)(商標)PRを本発明において使用することにより、ユーザは、一組の作動モードからソフトウエア内のモデム初期化ストリングを選択し、最初に設定する。作動モードは、従来の非同期またはコンパチブルモードを含む。次に、ブラウザシステムソフトウエアでは、デジタルプロセッサ212が、メモリ216,218または240のようなネットワークソフトウエアを記憶するメモリにアクセスし、ネットワークソフトウエアを作動することによって、ネットワークソフトウエア508を初期化する。別の例として、電子装置300は、初期化されるネットワークのタイプを選択肢、その結果、ユーザは、ネットワーク電子装置300の動作時にネットコム、 またはネットスケープのようなネットワークソフトウェアを単純に選択することが可能である。ネットワークソフトウエアの初期化後、電子装置300は、ユーザが、ユーザネームおよびパスワードを入力することによって、ネットワーク510にログオンすることを促す。ユーザ識別情報を受信すると、デジタルプロセッサ212は、通信インターフェイス210にデータネットワーク302とのリンク形成を要求する。有効な名称とパスワードが使用された場合には、電子装置300を介して、ユーザとデータネットワーク302との間に通信リンクが確立される。その後、ユーザは、例えば、メール、ニュースグループ、ワールドワイドウエッブ(WWW)、ゴーファ(Gopher)、テルネット(Telnet)(遠隔コンピュータ接続)、FTP(ファイル転送)、フィンガー(ネットワークユーザのリスティング) 、IRC(会話リンク)を含むメニューから、オプション512を選択する。次にネットワークソフトウエアは、サブトピック514、例えば、メールの読み送り、ニュースグループからの記事のダウンロードおよびアップロード、WW Wブラウザソフトウェアを使用したデータベースへの接続、ゴーファブラウザソフトウエアを利用した情報の検索、テルネットソフトウエアを使用した遠隔コンピュータとの接続、FTPソフトウエアを使用したソフトウエアファイルの転送、IRCソフトウエアを利用したインターネットユーザとの交信等のサブトピック514を選択するようユーザを促す。ユーザの選択により、キーボード234、マウス236のようなユーザ装置を介して、通信インターフェイス210へ要求が送られる。通信インターフェイス210は、その要求を解釈し、解釈されたネットワークデータをデータネットワーク204へ送信し、また受信データを解釈し、ディスプレイ/オーディオインターフェイス222に解釈されたネットワークデータを送る。ディスプレイ/オーディオインターフェイス222は、解釈された応答を翻訳して、ディスプレイユニット224またはスピーカ226のように、適用可能なディスプレイ/オーディオ装置にデータを送る。電子装置300内の上述したステップの各々は、従来のネットワークPC送信と同じ方法で、ユーザに絶え間なく起こる。ディスプレイユニット224への表示から、ユーザは、選択されたネットワーク送信を読み、または、送信が音声データである場合には、ユーザは、スピーカ226上で選択されたネットワーク送信を聞く。その後、ユーザは、他の選択5 16、またはネットワークセッション518で終了を選択してもよい。要するに電子装置300は、従来のモデムを使用する従来のPCのように応答する。本発明は、デジタルデータのネットワーク伝達の各端末において、ネットワークプロトコルとの間でデータを変換するインテリジェントシステムを提供するものである。上記各種部品すなわち通信インターフェイス、ディスプレイインターフェイス、メモリコントローラ、シリアルポートインターフェイス232、解凍および周辺部品インターフェイスを回路構成要素として述べてきたが、各部品を、回路およびソフトウエアの組み合わせ、または全体がソフトウエアとして統括的に扱ってもよいが、大体は、回路およびソフトウエアの組み合わせである。

───────────────────────────────────────────────────── フロントページの続き (81)指定国 EP(AT,BE,CH,DE, DK,ES,FI,FR,GB,GR,IE,IT,L U,MC,NL,PT,SE),OA(BF,BJ,CF ,CG,CI,CM,GA,GN,ML,MR,NE, SN,TD,TG),AP(KE,LS,MW,SD,S Z,UG),EA(AM,AZ,BY,KG,KZ,MD ,RU,TJ,TM),AL,AM,AT,AU,AZ ,BA,BB,BG,BR,BY,CA,CH,CN, CU,CZ,DE,DK,EE,ES,FI,GB,G E,HU,IL,IS,JP,KE,KG,KP,KR ,KZ,LC,LK,LR,LS,LT,LU,LV ────────────────────────────────────────────────── ─── of the front page continued (81) designated States EP (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, L U, MC, NL, PT, SE), OA (BF, BJ, CF, CG, CI, CM, GA, GN, ML, MR, NE, SN, TD, TG), AP (KE, LS, MW, SD, S Z, UG), EA (AM , AZ, BY, KG, KZ, MD, RU, TJ, TM), AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CU, CZ, DE, DK, EE, ES, FI, GB, G E, HU, IL, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV , MD,MG,MK,MN,MW,MX,NO,NZ,P L,PT,RO,RU,SD,SE,SG,SI,SK ,TJ,TM,TR,TT,UA,UG,UZ,VN (72)発明者 アング,ペング ヒュアト アメリカ合衆国 カリフォルニア州 94304 パロ・アルト アレクシスドライ ブ 3132 【要約の続き】 が開示されている。 , MD, MG, MK, MN, MW, MX, NO, NZ, P L, PT, RO, RU, SD, SE, SG, SI, SK, TJ, TM, TR, TT, UA, UG, UZ, VN (72) inventor Ang, have been disclosed [continuation of the summary] Peng Hyuato United States, California 94304 Palo Alto Alexis drive 3132.

Claims (1)

  1. 【特許請求の範囲】 1. [Claims] 1. ブラウザ動作を制御するデジタルプロセッサと、 ネットワークに接続する通信インターフェイスと、 ユーザインターフェイスと、 前記デジタルプロセッサ、前記通信インターフェイス、及び前記ユーザインターフェイスを相互接続することにより、前記デジタルプロセッサ、前記通信インターフェイス及び前記ユーザインターフェイスを直接作動可能に相互作用させるバスとを備える、集積ネットワークブラウザコントローラチップ。 A digital processor for controlling the browser operation, and a communication interface connected to a network, a user interface, said digital processor, said communication interface, and by interconnecting the user interface, said digital processor, said communication interface and said user and a bus for directly operatively interact interfaces, integrated network browser controller chip. 2. 2. 前記バスにメモリコントローラを接続して成る、請求項1に記載のネットワークブラウザチップ。 Formed by connecting the memory controller to the bus, the network browser chip of claim 1. 3. 3. 前記メモリコントローラによって制御されるメモリを備えることを特徴とする、請求項2に記載のネットワークブラウザチップ。 Characterized in that it comprises a memory controlled by the memory controller, the network browser chip of claim 2. 4. 4. 前記デジタルプロセッサにキャッシュメモリを接続して成る、請求項1に記載のネットワークブラウザチップ。 Formed by connecting the cache memory to the digital processor, the network browser chip of claim 1. 5. 5. システムメモリを備える、請求項1に記載のネットワークブラウザチップ。 Comprising a system memory, the network browser chip of claim 1. 6. 6. ブラウザ動作を制御するデジタルプロセッサと、 ネットワークブラウザチップをネットワークに接続する通信インターフェイスと、 前記ユーザと前記ネットワークブラウザチップとの間に通信チャネルを提供するユーザインターフェイスと、 前記デジタルプロセッサ、前記通信インターフェイス、及び前記ユーザインターフェイス間での直接相互作用機能を提供するバスとを備える、データの送受信用の集積ネットワークブラウザコントローラチップ。 A digital processor for controlling the browser operation, and a communication interface that connects the network browser chip network, a user interface for providing a communication channel between the network browser chip and the user, the digital processor, said communication interface, and and a bus providing a direct interaction functionality between the user interface, an integrated network browser controller chip for sending and receiving data. 7. 7. 前記通信インターフェイスが、前記ネットワークと前記ネットワークブラウザチップとの間で転送されたデータ及び命令を翻訳するようになっている、請求項6に記載のネットワークブラウザチップ。 Said communication interface, the network and the adapted to translate data and instruction transfer to and from the network browser chip, network browser chip according to claim 6. 8. 8. 前記ユーザインターフェイスが、前記ユーザと前記ネットワークブラウザチップとの間で転送されたデータ及び命令を翻訳するようになっている、請求項6に記載のネットワークブラウザチップ。 Wherein the user interface, the user and the adapted to translate data and instruction transfer to and from the network browser chip, network browser chip according to claim 6. 9. 9. 前記デジタルプロセッサと、前記通信インターフェイスと、前記ユーザインターフェイスとに接続され、データ及び命令を転送する経路を提供する内部システムバスを備える、請求項6に記載のネットワークブラウザチップ。 Wherein the digital processor, said communication interface being connected to said user interface, an internal system bus for providing a path for transferring data and instructions, network browser chip according to claim 6. 10. 10. 前記デジタルプロセッサに接続され、前記デジタルプロセッサ動作のための命令及びデータを記憶するキャッシュメモリを備える、請求項6に記載のネットワークブラウザチップ。 Connected to said digital processor, a cache memory for storing instructions and data for the digital processor operation, network browser chip according to claim 6. 11. 11. (削除) 12. (Deleted) 12. (削除) 13. (Deleted) 13. 直接相互作用することができる複数の装置を集積して成る単一の集積ネットワークコントローラチップを有する集積ネットワークブラウザ装置であって、 前記ネットワークコントローラを前記ネットワークに接続する通信インターフェイスと、 前記ネットワークコントローラチップに接続されるとともに、ユーザと前記ブラウザ装置と前記ネットワークとの間でデータ及び命令を転送するユーザへのアクセスを提供するユーザインターフェイスとを備える、集積ネットワークブラウザ装置。 An integrated network browser apparatus having a single integrated network controller chip made by integrating a plurality of devices capable of direct interaction and communication interface for connecting the network controller to the network, the network controller chip It is connected, and a user interface that provides access to a user to transfer data and instructions between a user and the browser apparatus the network, integrated network browser apparatus. 14. 14. 前記ネットワークコントローラチップが、ネットワークサーバからソフトウエアにアクセスしてそれを作動させ、ユーザと前記ネットワークとの間でデータと命令を転送するようになっている、請求項13に記載のネットワークブラウザ装置。 The network controller chip may access the network server to the software actuates it, is adapted to transfer data and instructions between a user and the network, the network browser apparatus as claimed in claim 13. 15. 15. 前記コントローラチップに接続され、前記ネットワークコントローラチップによって作動可能なシステムソフトウエアを記憶するためのシステムメモリを備える、請求項13に記載のネットワークブラウザ装置。 Connected to said controller chip, and a system memory for storing system software operable by the network controller chip, network browser apparatus as claimed in claim 13. 16. 16. 前記システムメモリがオンチップメモリを備える、請求項15に記載のネットワークブラウザ装置。 It said system memory comprises an on-chip memory, network browser device of claim 15. 17. 17. 前記ネットワークコントローラチップが、ブラウザ動作を制御するデジタルプロセッサを備える、請求項13に記載のネットワークブラウザ装置。 The network controller chip comprises a digital processor which controls the browser operation, network browser system according to claim 13. 18. 18. 前記通信インターフェイスが、前記ネットワークコントローラチップ内に組み込まれている、請求項13に記載のネットワークブラウザ装置。 Said communication interface, said built into the network controller chip, network browser system according to claim 13. 19. 19. 前記ユーザインターフェイスが、前記ネットワークコントローラチップ内に組み込まれている、請求項13に記載のネットワークブラウザ装置。 Said user interface, said built into the network controller chip, network browser system according to claim 13. 20. 20. ネットワークとの通信を制御する単一集積ネットワークコントローラチップと、 コントローラチップに接続され、前記ネットワークコントローラチップによって作動可能なシステムソフトウエアを記憶するためのシステムメモリと、 前記ブラウザ装置と前記ネットワークとの間でデータと命令を転送するためのネットワーク媒体と、前記ネットワークコントローラチップとを接続する通信ポートと、 前記ネットワークコントローラチップに接続され、前記ユーザ、前記ブラウザ装置及び前記ネットワークの間で、データ及び命令を転送するユーザへのアクセスを提供するユーザインターフェイスポートとを備え、 前記ネットワークコントローラチップが、 前記ユーザインターフェイスポートと前記通信ポートとを接続し、前記ネットワー Between a single integrated network controller chip for controlling the communication with the network, it is connected to the controller chip, and a system memory for storing a possible system software operated by the network controller chip, and the browser device and the network a network medium for transferring data and instructions in a communication port for connecting the network controller chip, which is connected to the network controller chip, the user, between the browser device and the network, the data and instructions and a user interface port that provides access to the user to be transferred, the network controller chip, and connects the user interface port and the communication port, the network コントローラチップを介して、データ及び命令を送る内部システムバスと、 前記通信ポートと前記内部システムバスとを接続し、前記ネットワークと前記ネットワークコントローラチップとの間で転送されたデータ及び命令を翻訳する通信インターフェイスと、 前記ネットワークブラウザ装置の動作を制御するため、内部システムバスに接続されたデジタルプロセッサと、 前記デジタルプロセッサに接続され、前記デジタルプロセッサによって作動される命令及びデータを記憶するキャッシュメモリと、 前記ユーザインターフェイスポートと前記内部システムバスとを接続し、ユーザとネットワークブラウザ装置との間で命令及びデータを翻訳するユーザインターフェイスとを備える、データの送受信用の集積ネットワークブラウザ装置 Through the controller chip, and an internal system bus for sending data and instructions, and connects the communication port and the internal system bus, to translate data and instruction transfer between the network and the network controller chip communication to control the interface, the operation of the network browsing device, a digital processor connected to the internal system bus, connected to said digital processor, a cache memory for storing instructions and data are operated by said digital processor, said connected to the user interface port and said internal system bus, and a user interface to translate commands and data between the user and the network browsing device, integrated network browser apparatus for transmitting and receiving data 21. 21. 非ネットワークタスクを実行する電子装置であって、電子インターフェースを有する電子装置と、 前記電子インターフェイスに接続され、ネットワークとの通信を制御する単一チップ集積ネットワークコントローラとを備え、 前記ネットワークコントローラチップが、ブラウザの動作を制御するデジタルプロセッサと、 前記ネットワークブラウザチップとネットワークとを接続し、前記ネットワークと前記ネットワークブラウザチップとの間で転送されたデータ及び命令を翻訳する通信インターフェイスと、 ユーザとネットワークブラウザチップとの間の命令及びデータを翻訳するユーザインターフェイスと、 前記デジタルプロセッサ、前記通信インターフェイス、及び前記ユーザインターフェイスを接続し、ネットワークブラウザチッ An electronic device that executes the non-network tasks, and an electronic device having an electronic interface, connected to the electronic interface, and a single chip integrated network controller that controls communication with the network, the network controller chip, a digital processor for controlling the browser behavior, and connecting the network browser chip and network, and a communication interface to translate data and instruction transfer between the network and the network browser chip, user and network browser chip a user interface to translate commands and data between the digital processor, connected said communication interface, and the user interface, network browser chip 上で、前記デジタルプロセッサ、前記通信インターフェイス、及び前記ユーザインターフェイスの間でデータ及び命令を転送する経路を提供する内部システムバスとを備える、電子インターフェイス装置。 Above, comprises an internal system bus for providing a path for transferring said digital processor, said communication interface, and data and instructions between said user interface, electronic interface devices. 22. 22. 非ネットワークタスクを実行する前記電子装置が、ビデオカセットレコーダを有する、請求項21に記載の電子ヒューマンインターフェイス装置。 The electronic device to perform the non-network task has a video cassette recorder, an electronic human interface device of claim 21. 23. 23. ネットワークと、 前記ネットワークに接続される少なくとも2つの装置とを備え、そのうちの一つの装置が単一の集積ネットワークコントローラチップを有するネットワークブラウザ装置を有し、 前記ネットワークコントローラチップが、 前記通信ポートとユーザインターフェイスポートとを接続し、ネットワークコントローラチップを介して、データ及び命令を送る内部システムバスと、 前記通信ポートと前記内部システムバスとを接続し、前記ネットワークと前記ネットワークコントローラチップとの間を転送されるデータ及び命令を翻訳する通信インターフェイスと、 前記内部システムバスに接続され、前記ネットワークブラウザ装置の動作を制御するデジタルプロセッサと、 前記デジタルプロセッサに接続され、前記デジタルプ Comprising a network and at least two devices coupled to the network, a single device of which the network browser apparatus having a single integrated network controller chip, the network controller chip, the communication port and user connecting the interface port, through the network controller chip, and connected to internal system bus for sending data and instructions, and the internal system bus and the communication ports are transferred between said network said network controller chip that a communication interface for translating data and instructions, is connected to the internal system bus, and a digital processor which controls the operation of the network browsing device, coupled to said digital processor, said digital-flop セッサによって作動する命令及びデータを記憶するキャッシュメモリと、 前記ユーザインターフェイスポートと前記内部システムバスとを接続し、前記ユーザと前記ネットワークブラウザ装置との間で命令及びデータを翻訳するユーザインターフェイスとを備える、単一のチップ集積ネットワークブラウザ装置による処理を介してデータ通信を行うネットワークシステム。 Comprising a cache memory for storing instructions and data operated by the processor, and a user interface that connects to the user interface port and the internal system bus, translating instructions and data between the user network browser apparatus , a network system for performing data communication through the process by a single chip integrated network browser apparatus. 24. 24. ネットワークと、 前記ネットワークに接続される少なくとも最低2つの装置とを備え、前記装置の一方が、電子ヒューマンインターフェイス装置を備え、 電子ヒューマンインターフェイス装置が、 非ネットワークタスクを実行する電子装置であって、電子インターフェイスを有する電子装置と、 前記電子インターフェイスに接続され、前記ネットワークとの通信を制御する単一の集積ネットワークコントローラとを備え、 前記ネットワークコントローラチップが、 ブラウザ動作を制御するデジタルプロセッサと、 前記ネットワークと前記ネットワークコントローラチップとの間で転送されるデータ及び命令を翻訳する通信インターフェイスと、 ユーザと前記ネットワークコントローラチップとの間で命令及びデータを翻訳するユーザイ And the network, and at least least two devices coupled to the network, one of said device comprises an electronic human interface device, an electronic human interface device, an electronic device to perform the non-network tasks, electronic an electronic device having an interface, which is connected to the electronic interface, and a single integrated network controller that controls communication with the network, the network controller chip, and a digital processor which controls the browser operation, and the network Yuzai to translate instructions and data between the communication interface, the user and the network controller chip to translate data and instructions to be transferred between the network controller chip ターフェイスと、 前記デジタルプロセッサ、前記通信インターフェイス、及び前記ユーザインターフェイスとを接続し、前記ネットワークコントローラチップを介してデータ及び命令を転送するための通路を提供する内部システムバスとを備える、ネットワーク上でデータ通信を行うネットワークシステム。 And interfaces, said digital processor, said communication interface, and then connecting the user interface, and an internal system bus to provide a path for transferring data and instructions via the network controller chip, on a network network system that performs data communication. 25. 25. 基板を準備する工程と、 前記基板上のネットワークブラウザの動作を制御するデジタルプロセッサを製造する工程と、 前記ネットワークコントローラチップと前記ネットワークとを接続し、前記ネットワークと前記基板上の前記ネットワークコントローラとの間で転送されるデータ及び命令を翻訳する通信インターフェイスを準備する工程と、 ユーザと前記ネットワークブラウザチップとの間で命令及びデータを翻訳するため、前記基板上にユーザインターフェイスを形成する工程と、 前記基板上に内部システムバスを作成し、前記デジタルプロセッサ、前記通信インターフェイス、及び前記ユーザインターフェイスを接続するとともに、前記内部システムバスにより、前記デジタルプロセッサ、通信インターフェイス及びユーザインター A step of preparing a substrate, a step of producing a digital processor which controls the operation of the network browser on the substrate, and connecting the said network controller chip network, with the network controller of the substrate and the network preparing a communication interface for translating data and instructions to be transferred between, for translating instructions and data between the user and the network browser chip, forming a user interface on said substrate, said creates an internal system bus on a substrate, said digital processor, said communication interface, and with connecting the user interface, by the internal system bus, said digital processor, a communication interface and user inter フェイスの間で機能的な相互作用能力を提供する工程とを備える電子インターフェイスに接続され、ネットワークとの通信を制御する単一の集積ネットワークコントローラチップを形成する方法。 It connected to an electronic interface and a step of providing a functional interaction ability between the face, a method of forming a single integrated network controller chip for controlling the communication with the network.
JP52071897A 1995-12-01 1996-11-27 Integrated network browser chip, network browser system and network data communication method Ceased JP2002516636A (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US56583295A true 1995-12-01 1995-12-01
US565,832 1995-12-01
PCT/US1996/019125 WO1997020281A1 (en) 1995-12-01 1996-11-27 Integrated network browser chip, network browser system, and method for network data communication

Publications (1)

Publication Number Publication Date
JP2002516636A true JP2002516636A (en) 2002-06-04

Family

ID=24260288

Family Applications (1)

Application Number Title Priority Date Filing Date
JP52071897A Ceased JP2002516636A (en) 1995-12-01 1996-11-27 Integrated network browser chip, network browser system and network data communication method

Country Status (5)

Country Link
EP (1) EP0896703A4 (en)
JP (1) JP2002516636A (en)
AU (1) AU1143297A (en)
CA (1) CA2236586A1 (en)
WO (1) WO1997020281A1 (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69714752C5 (en) 1996-10-25 2015-08-13 Gemalto Sa Using a high level programming language in a microcontroller
US20060193278A1 (en) 1997-10-15 2006-08-31 Wolfgang Theimer Mobile telephone for Internet applications
US6314492B1 (en) 1998-05-27 2001-11-06 International Business Machines Corporation System and method for server control of client cache
FR2793576B1 (en) * 1999-05-11 2001-11-16 Gemplus Card Int Radiotelephone terminal with a chip card endowed with a browser
US9668011B2 (en) 2001-02-05 2017-05-30 Avago Technologies General Ip (Singapore) Pte. Ltd. Single chip set-top box system
US7082526B2 (en) 2003-03-14 2006-07-25 Elegent Technologies, Inc. Mechanism for intuitively invoking one or more auxiliary programs during a computer booting process
US7827558B2 (en) 2004-06-30 2010-11-02 Devicevm, Inc. Mechanism for enabling a program to be executed while the execution of an operating system is suspended

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5495422A (en) * 1993-10-12 1996-02-27 Wang Laboratories, Inc. Method for combining a plurality of independently operating circuits within a single package
DE69431306D1 (en) * 1993-12-16 2002-10-10 Open Market Inc Data network aided payment system and method for use of such a system
US5546547A (en) * 1994-01-28 1996-08-13 Apple Computer, Inc. Memory bus arbiter for a computer system having a dsp co-processor
US5572643A (en) * 1995-10-19 1996-11-05 Judson; David H. Web browser with dynamic display of information objects during linking

Also Published As

Publication number Publication date
EP0896703A4 (en) 2007-07-04
WO1997020281A1 (en) 1997-06-05
AU1143297A (en) 1997-06-19
CA2236586A1 (en) 1997-06-05
EP0896703A1 (en) 1999-02-17

Similar Documents

Publication Publication Date Title
KR100906319B1 (en) High data rate interface with link synchronization
KR101245962B1 (en) High data rate interface apparatus and method
JP3785579B2 (en) Home multimedia network architecture
US5790787A (en) Device for interfacing a CD-ROM player to an entertainment or information network and a network including such device
US5896414A (en) Method and apparatus for providing control channel communications for an information distribution system
US6496868B2 (en) Transcoding audio data by a proxy computer on behalf of a client computer
EP0873625B1 (en) Method and apparatus for asynchronous ppp and synchronous ppp conversion
US6678737B1 (en) Home network appliance and method
CN1148631C (en) Data receiving device and data receiving method
US6397230B1 (en) Real-time multimedia transmission
CN101030952B (en) Method and apparatus for obtaining synchronization state of the state machine in the electron transfer system
US6035349A (en) Structure of portable multimedia data input/output processor and method for driving the same
US6593937B2 (en) Method of and apparatus for handling high bandwidth on-screen-display graphics data over a distributed IEEE 1394 network utilizing an isochronous data transmission format
JP4838132B2 (en) High-speed data rate interface
US8630305B2 (en) High data rate interface apparatus and method
CN101827103B (en) High data rate interface apparatus and method
US6020863A (en) Multi-media processing system with wireless communication to a remote display and method using same
US8650304B2 (en) Determining a pre skew and post skew calibration data rate in a mobile display digital interface (MDDI) communication system
US20020068609A1 (en) Wireless data transport method, and mobile terminal and interworking function device therefor
CN101194482B (en) One kind of a method in a communication system between the host and client to read and write at least one register with the system
JP3920342B2 (en) Cross bar / hub device for multimedia network
US20050250449A1 (en) Webpad and method for using the same
US6282714B1 (en) Digital wireless home computer system
US5635979A (en) Dynamically programmable digital entertainment terminal using downloaded software to control broadband data operations
US5872784A (en) High speed single chip digital video network apparatus

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20061024

A313 Final decision of rejection without a dissenting response from the applicant

Free format text: JAPANESE INTERMEDIATE CODE: A313

Effective date: 20070316

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20070417