JP2001266581A - Discharge circuit - Google Patents

Discharge circuit

Info

Publication number
JP2001266581A
JP2001266581A JP2000082861A JP2000082861A JP2001266581A JP 2001266581 A JP2001266581 A JP 2001266581A JP 2000082861 A JP2000082861 A JP 2000082861A JP 2000082861 A JP2000082861 A JP 2000082861A JP 2001266581 A JP2001266581 A JP 2001266581A
Authority
JP
Japan
Prior art keywords
transistor
high voltage
circuit
voltage
vcc
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2000082861A
Other languages
Japanese (ja)
Inventor
Satoshi Takehara
聡 竹原
Masahiro Ito
正広 伊藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Asahi Kasei Microsystems Co Ltd
Asahi Kasei Microdevices Corp
Original Assignee
Asahi Kasei Microsystems Co Ltd
Asahi Kasei Microdevices Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asahi Kasei Microsystems Co Ltd, Asahi Kasei Microdevices Corp filed Critical Asahi Kasei Microsystems Co Ltd
Priority to JP2000082861A priority Critical patent/JP2001266581A/en
Publication of JP2001266581A publication Critical patent/JP2001266581A/en
Withdrawn legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To provide a discharge circuit in which the fall of the level of high voltage caused by a leak current can be prevented when no discharge operation is performed in a discharge circuit in which high voltage generated by a high voltage generating circuit used for a non-volatile memory is discharged. SOLUTION: A Native NMOS transistor Q2 of which the threshold voltage is approximately 0 V and a CMOS circuit 12 are provided between a high voltage line 2 and the ground. In a period other than the time of discharge, the input of the CNOS circuit 12 is made a ground potential and its output is made power source voltage. VCC. In the transistor Q2, therefore, its source voltage is made power source voltage VCC and its gate voltage is made 50% of power source voltage VCC, and hence the transistor Q2 is turned off. Consequently, a leak current at the time of 'off' of a transistor Q3 is supplied from a power source by a transistor Q4 which is in an 'on' state, and is not supplied from a high voltage line 2 connected to the transistor Q2 being in an 'off' state.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、EEPROMのよ
うな不揮発性メモリに使用される高電圧生成回路によっ
て生成された高電圧を放電する放電回路に関し、特に、
放電回路が放電動作をしていない場合に放電にかかるス
イッチ用のMOSトランジスタのリークを防止して、高
電圧生成回路によって生成された高電圧の低下を防止で
きる放電回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a discharge circuit for discharging a high voltage generated by a high voltage generation circuit used in a nonvolatile memory such as an EEPROM,
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a discharge circuit capable of preventing a switch MOS transistor from leaking when a discharge circuit is not performing a discharge operation and preventing a decrease in a high voltage generated by a high voltage generation circuit.

【0002】[0002]

【従来の技術】従来、この種の放電回路としては、例え
ば図4に示すようなものが知られている。この放電回路
3は、図4に示すように、高電圧生成回路1の高電圧ラ
イン2とアースとの間に接続されたコンデンサC1と並
列に接続され、放電時に高電圧ライン2をアースに短絡
するためのものである。
2. Description of the Related Art Conventionally, as a discharge circuit of this kind, for example, a circuit as shown in FIG. 4 is known. As shown in FIG. 4, the discharging circuit 3 is connected in parallel with a capacitor C1 connected between the high voltage line 2 of the high voltage generating circuit 1 and the ground, and short-circuits the high voltage line 2 to the ground during discharging. It is for doing.

【0003】すなわち、放電回路3は、高電圧ライン2
とアースとの間に、NMOSトランジスタQ1と、この
NMOSトランジスタQ1に高電圧が印加されて破壊さ
れるのを防止する高電圧用のNative NMOSトランジ
スタQ2とが直列に接続されている。NMOSトランジ
スタQ1のゲートにはゲート制御電圧V1が印加され、
Native NMOSトランジスタQ2のゲートには電源電
圧Vccが常時印加されるようになっている。
That is, the discharge circuit 3 is connected to the high voltage line 2
An NMOS transistor Q1 and a high-voltage native NMOS transistor Q2 for preventing a high voltage from being applied to the NMOS transistor Q1 and being destroyed are connected in series between the ground and the ground. A gate control voltage V1 is applied to the gate of the NMOS transistor Q1,
The power supply voltage Vcc is always applied to the gate of the Native NMOS transistor Q2.

【0004】このような構成からなる放電回路3の動作
について、図5の波形図を参照して説明する。高電圧生
成回路1のENABLE(許可)信号WEが、図5
(A)に示すように時刻t1で立ち上がると、コンデン
サC1が充電を開始し、高電圧ライン2の高電圧Vpp
は、図5(B)に示すように所定の時定数で立ち上がっ
ていき所定値(例えば17V程度)になる。
The operation of the discharge circuit 3 having such a configuration will be described with reference to the waveform diagram of FIG. The ENABLE (enable) signal WE of the high voltage generation circuit 1 is
As shown in (A), when rising at time t1, the capacitor C1 starts charging, and the high voltage Vpp of the high voltage line 2
Rises at a predetermined time constant and reaches a predetermined value (for example, about 17 V) as shown in FIG.

【0005】その後、図5に示すように時刻t2なる
と、ENABLE信号WEが立ち下がると同時にMOS
トランジスタQ1のゲート制御電圧V1が立ち上がるの
で(図5(A)(C)参照)、NMOSトランジスタQ
1がオンとなる。Native NMOSトランジスタQ2は
常時オンしている。この結果、高電圧ライン2がアース
と接続され、コンデンサC1の電荷が放電されるので、
高電圧ライン2の高電圧Vppは、図5(B)に示すよ
うに急激に立ち下がり0Vになる。
Then, at time t2 as shown in FIG. 5, the ENABLE signal WE falls and the MOS
Since the gate control voltage V1 of the transistor Q1 rises (see FIGS. 5A and 5C), the NMOS transistor Q1
1 turns on. Native NMOS transistor Q2 is always on. As a result, the high voltage line 2 is connected to the ground, and the electric charge of the capacitor C1 is discharged.
The high voltage Vpp of the high voltage line 2 sharply falls to 0 V as shown in FIG.

【0006】[0006]

【発明が解決しようとする課題】ところで、高電圧生成
回路1は、一般にチャージポンプを使用する。このチャ
ージポンプは、電圧をコンデンサ(キャパシタ)で生成
するため、電流供給能力がない。従って、放電回路3に
おいて、NMOSトランジスタQ1のオフ時のリークに
起因して図4に示すようなリーク電流Iがあると、図5
の時刻t1〜t2の期間に、高電圧ライン2の高電圧V
ppのレベルが低下してしまうという不都合がある。
Incidentally, the high voltage generating circuit 1 generally uses a charge pump. This charge pump has no current supply capability because a voltage is generated by a capacitor. Therefore, in the discharge circuit 3, if there is a leakage current I as shown in FIG. 4 due to the leakage when the NMOS transistor Q1 is turned off, FIG.
During the period from time t1 to time t2, the high voltage V
There is a disadvantage that the pp level is reduced.

【0007】図6に高電圧生成回路1に含まれるチャー
ジポンプの概念図を示す。このチャージポンプは、ダイ
オードDを(N+1)段直列接続したもので、電源電圧
Vccから高圧の出力電圧Voutを作るようにしたN
段の昇圧回路である。さらに詳述すると、図6に示すよ
うに、各ダイオードDのカソード側にコンデンサCの一
端が接続され、その各コンデンサCの他端に、発振器4
からの昇圧用のクロックが直接またはインバータ5で反
転されて供給されるようになっている。
FIG. 6 is a conceptual diagram of a charge pump included in the high voltage generation circuit 1. This charge pump is configured by connecting diodes (N + 1) stages in series, and producing a high output voltage Vout from the power supply voltage Vcc.
This is a stage booster circuit. More specifically, as shown in FIG. 6, one end of a capacitor C is connected to the cathode side of each diode D, and an oscillator 4 is connected to the other end of each capacitor C.
Is supplied directly or after being inverted by the inverter 5.

【0008】ここで、ダイオードDの順方向電圧Vfを
0Vと仮定すると、N段の昇圧回路は、図7に示すよう
に電源6と抵抗7と直列接続したものと等価になり、電
源6の電圧Eと、抵抗7の抵抗値rは次の(1)式と
(2)式となる。 E=(N+1)Vcc …(1) r=N/Cf …(2) ただし、(1)式のVccは電源電圧と発振器4のクロ
ックの振幅であり、(2)式中のCはコンデンサCの静
電容量、fはクロックの周波数である。
Here, assuming that the forward voltage Vf of the diode D is 0 V, an N-stage booster circuit is equivalent to a series connection of a power supply 6 and a resistor 7 as shown in FIG. The voltage E and the resistance value r of the resistor 7 are expressed by the following equations (1) and (2). E = (N + 1) Vcc (1) r = N / Cf (2) where Vcc in the equation (1) is the power supply voltage and the amplitude of the clock of the oscillator 4, and C in the equation (2) is a capacitor C And f is the frequency of the clock.

【0009】また、チャージポンプの出力電圧Vout
は、次の(3)式となる。 Vout=(N+1)×Vcc−(N/Cf)×Iout …(3) ただし、(3)式のIoutは、供給電流(MOSトラ
ンジスタQ1のオフ時のリーク電流)である。例えば、
N=30段、f=1MHz、C=1.2pF、Vcc=
1.4Vで出力電圧Voutを計算すると、次の(4)
式となる。
Also, the output voltage Vout of the charge pump
Becomes the following equation (3). Vout = (N + 1) × Vcc− (N / Cf) × Iout (3) where Iout is the supply current (leakage current when the MOS transistor Q1 is off). For example,
N = 30 steps, f = 1 MHz, C = 1.2 pF, Vcc =
When the output voltage Vout is calculated at 1.4 V, the following (4) is obtained.
It becomes an expression.

【0010】 Vout=43.4−25×106 ×Iout …(4) いま、例えばEEPROMの書き込みに必要な出力電圧
Voutを16Vとすると、(4)式からリーク電流I
outは1μA以下にする必要がある。しかし、NMO
SトランジスタQ1のオフ時におけるリーク電流Iou
tを1μA以下にすることは、図4に示すような従来の
放電回路では一般に難しい。
Vout = 43.4-25 × 10 6 × Iout (4) Now, for example, assuming that the output voltage Vout required for writing to the EEPROM is 16 V, the leakage current I
out needs to be 1 μA or less. However, NMO
Leakage current Iou when S transistor Q1 is off
It is generally difficult to make t less than 1 μA in a conventional discharge circuit as shown in FIG.

【0011】そこで、本発明の目的は、不揮発性メモリ
に使用される高電圧生成回路によって生成された高電圧
を放電する放電回路において、放電動作をしていない場
合にリーク電流による高電圧のレベルの低下を防止でき
る放電回路を提供することにある。
It is an object of the present invention to provide a discharge circuit for discharging a high voltage generated by a high voltage generation circuit used in a nonvolatile memory. It is an object of the present invention to provide a discharge circuit capable of preventing a reduction in the discharge.

【0012】[0012]

【課題を解決するための手段】上記課題を解決し、本発
明の目的を達成するために、請求項1および請求項2に
記載の各発明は以下のように構成した。すなわち、請求
項1に記載の発明は、不揮発性メモリに使用される高電
圧生成回路によって生成された高電圧Vppを放電する
放電回路において、前記高電圧Vppが生成出力する高
電圧ラインとアースとの間に、しきい値電圧が略0Vの
第1のトランジスタと、CMOS回路とを設け、前記第
1のトランジスタは、そのドレインが前記高電圧ライン
に接続されるとともに、そのソースが前記CMOS回路
の出力側に接続され、かつ、前記CMOS回路は、電源
電圧Vcc(Vpp≧Vcc)が供給される電源ライン
とアースとの間に接続されていることを特徴とするもの
である。
Means for Solving the Problems In order to solve the above problems and achieve the object of the present invention, the inventions according to claims 1 and 2 have the following configurations. In other words, a first aspect of the present invention provides a discharge circuit for discharging a high voltage Vpp generated by a high voltage generation circuit used in a nonvolatile memory, wherein a high voltage line for generating and outputting the high voltage Vpp and a ground are provided. A first transistor having a threshold voltage of approximately 0 V and a CMOS circuit, wherein the first transistor has a drain connected to the high-voltage line and a source connected to the CMOS circuit. And the CMOS circuit is connected between a power supply line supplied with a power supply voltage Vcc (Vpp ≧ Vcc) and ground.

【0013】請求項2に記載の発明は、請求項1に記載
の放電回路において、前記第1のトランジスタのゲート
には、前記CMOS回路のNMOSトランジスタがオン
するときには前記第1のトランジスタがオンし、前記C
MOS回路のPMOSトランジスタがオンするときには
前記第1のトランジスタがオフする電圧を印加して使用
することを特徴とするものである。
According to a second aspect of the present invention, in the discharge circuit according to the first aspect, when the NMOS transistor of the CMOS circuit is turned on, the first transistor is turned on at the gate of the first transistor. , The C
When the PMOS transistor of the MOS circuit is turned on, a voltage for turning off the first transistor is applied and used.

【0014】このような構成からなる本発明では、放電
時には、CMOS回路の入力は例えば電源電圧Vccが
印加されるので、その出力がアース電位になる。これに
より、第1のトランジスタは、そのソース電圧がアース
電位となり、しきい値が略0Vであって、そのゲートに
所定の電圧が印加されているので、オンとなる。この結
果、放電時には、高電圧ラインが第1トンジスタおよび
CMOS回路を介してアースと短絡される。
In the present invention having such a configuration, at the time of discharging, for example, the power supply voltage Vcc is applied to the input of the CMOS circuit, and the output thereof is at the ground potential. Thus, the first transistor is turned on because the source voltage is at the ground potential, the threshold value is approximately 0 V, and the predetermined voltage is applied to the gate. As a result, during discharge, the high voltage line is short-circuited to ground via the first transistor and the CMOS circuit.

【0015】一方、放電時でないときには、CMOS回
路の入力は例えばアース電位となるので、その出力が電
源電圧Vccとなる。これにより、第1のトランジスタ
は、そのソースが電源電圧Vccとなり、そのゲートが
例えば電源電圧Vccの1/2程度になっているので、
オフとなる。この結果、放電時でないときには、CMO
S回路のリーク電流は高電圧ラインからではなく電源側
から供給され、オフ状態にある第1のトランジスタから
は供給されない。従って、本発明によれば、放電動作を
していない場合に、リーク電流による高電圧ラインの高
電圧のレベル低下を防止できる。
On the other hand, when not discharging, the input of the CMOS circuit becomes, for example, the ground potential, so that its output becomes the power supply voltage Vcc. Thus, the first transistor has its source at the power supply voltage Vcc and its gate at, for example, about の of the power supply voltage Vcc.
Turns off. As a result, when not discharging, CMO
The leak current of the S circuit is supplied not from the high voltage line but from the power supply side, and is not supplied from the first transistor in the off state. Therefore, according to the present invention, it is possible to prevent the high voltage level of the high voltage line from lowering due to the leak current when the discharging operation is not performed.

【0016】[0016]

【発明の実施の形態】以下、本発明の実施形態について
図面を参照して説明する。本発明の放電回路の実施形態
について、図1の回路図を参照して説明する。図1は、
この実施形態の放電回路の構成の一例を、高電圧生成回
路を含めて示すようにしたものである。
Embodiments of the present invention will be described below with reference to the drawings. An embodiment of the discharge circuit of the present invention will be described with reference to the circuit diagram of FIG. FIG.
An example of the configuration of the discharge circuit of this embodiment is shown including a high-voltage generation circuit.

【0017】この放電回路11は、図1に示すように、
高電圧ライン2とアース(グランド)との間に、しきい
値電圧が略0VのNative NMOSトランジスタQ2
と、CMOS回路12とが設けられている。Native N
MOSトランジスタQ2は、そのドレインが高電圧ライ
ン2に接続されるとともに、そのソースがCMOS回路
12の出力側に接続され、そのゲートに後述の電圧が印
加されるようになっている。
As shown in FIG. 1, this discharge circuit 11
A native NMOS transistor Q2 having a threshold voltage of approximately 0 V is provided between the high voltage line 2 and ground (ground).
And a CMOS circuit 12. Native N
The MOS transistor Q2 has a drain connected to the high voltage line 2, a source connected to the output side of the CMOS circuit 12, and a gate to which a voltage described later is applied.

【0018】CMOS回路12は、NMOSトランジス
タQ3とPMOSトランジスタQ4とを組み合わせたも
のであり、電源ラインとアースとの間に接続され、か
つ、その入力端子14に後述のような入力電圧が印加さ
れ、その出力電圧がNative NMOSトランジスタQ2
のソースに印加されるようになっている。さらに詳述す
ると、NMOSトランジスタQ3は、そのゲートが入力
端子14に接続され、そのドレインがPMOSトランジ
スタQ4のドレインとNative NMOSトランジスタQ
2のソースに接続され、そのソースがアースに接続され
ている。また、PMOSトランジスタQ4は、そのゲー
トが入力端子14に接続され、そのドレインがNMOS
トランジスタQ3のドレインと接続され、そのソースが
電源ラインに接続されて電源電圧Vccが印加されるよ
うになっている。
The CMOS circuit 12 is a combination of an NMOS transistor Q3 and a PMOS transistor Q4, is connected between a power supply line and the ground, and has an input terminal 14 to which an input voltage described later is applied. , The output voltage of which is the native NMOS transistor Q2
Is applied to the source. More specifically, the NMOS transistor Q3 has a gate connected to the input terminal 14, a drain connected to the drain of the PMOS transistor Q4, and a native NMOS transistor Q3.
2 and connected to ground. The PMOS transistor Q4 has a gate connected to the input terminal 14 and a drain connected to the NMOS terminal.
The source of the transistor Q3 is connected to the power supply line, and the power supply voltage Vcc is applied.

【0019】ここで、Native NMOSトランジスタQ
2のゲートに入力されるゲート電圧V3は、以下のよう
な要件を満たす必要がある。 (1)Native NMOSトランジスタQ2のソースがア
ース電位のときに、つまり、CMOS回路12のNMO
SトランジスタQ3がオンで、CMOS回路の出力電圧
がアース電位のときに、Native NMOSトランジスタ
Q2がオンして高電圧ライン2をアース電位にすること
ができる電圧であること。 (2)Native NMOSトランジスタQ2のソースが電
源電圧Vccのときに、つまり、CMOS回路12のP
MOSトランジスタQ4がオンで、CMOS回路の出力
電圧が電源電圧Vccのときであって、かつ、高電圧V
ppと電源電圧Vccの関係がVpp≧Vccのとき
に、Native NMOSトランジスタQ2がオフして高電
圧ライン2から電源ラインに電流を流さないようにでき
る電圧であること。
Here, the native NMOS transistor Q
The gate voltage V3 input to the second gate needs to satisfy the following requirements. (1) When the source of the Native NMOS transistor Q2 is at the ground potential,
When the S-transistor Q3 is on and the output voltage of the CMOS circuit is at the ground potential, the Native NMOS transistor Q2 is turned on to bring the high voltage line 2 to the ground potential. (2) When the source of the Native NMOS transistor Q2 is at the power supply voltage Vcc,
When the MOS transistor Q4 is on and the output voltage of the CMOS circuit is the power supply voltage Vcc, and the high voltage V
When the relationship between pp and the power supply voltage Vcc is Vpp ≧ Vcc, the voltage is such that the Native NMOS transistor Q2 is turned off so that no current flows from the high voltage line 2 to the power supply line.

【0020】このような(1)(2)の2の条件を満た
すゲート電圧V3として、例えば電源電圧Vccの50
%の電圧とし、この電圧をNative NMOSトランジス
タQ2のゲートに常に印加するようにした。次に、この
ような構成からなる実施形態の放電回路の動作例につい
て、図2および図3を参照して説明する。
As the gate voltage V3 satisfying the two conditions (1) and (2), for example, the power supply voltage Vcc of 50
%, And this voltage is always applied to the gate of the Native NMOS transistor Q2. Next, an operation example of the discharge circuit of the embodiment having such a configuration will be described with reference to FIGS.

【0021】まず、高電圧生成回路1によりコンデンサ
C1が高電圧Vppに充電された状態にあり、このコン
デンサC1の電荷を放電する場合について図2を参照し
て説明する。この場合には、CMOS回路12の入力端
子14の入力電圧V2は図2に示すように電源電圧Vc
cとなり、CMOS回路12はPMOSトランジスタQ
4がオフ、NMOSトランジスタQ3がオンとなり、C
MOS回路12の出力はアース電位となる。これによ
り、Native NMOSトランジスタQ2は、そのソース
がアース電位となり、しきい値が略0Vであるので、ゲ
ート電圧V3は電源電圧Vccの50%でもオン状態に
なる。この結果、放電時には、コンデンサC1の電荷
は、図2の矢印で示すように、高電圧ライン2、Nativ
e NMOSトランジスタQ2、およびNMOSトランジ
スタQ3を経由して放電される。
First, the case where the capacitor C1 is charged to the high voltage Vpp by the high voltage generation circuit 1 and the charge of the capacitor C1 is discharged will be described with reference to FIG. In this case, the input voltage V2 of the input terminal 14 of the CMOS circuit 12 is equal to the power supply voltage Vc as shown in FIG.
c, and the CMOS circuit 12 becomes the PMOS transistor Q
4 is turned off, the NMOS transistor Q3 is turned on, and C
The output of the MOS circuit 12 is at the ground potential. As a result, the native NMOS transistor Q2 has a source at the ground potential and a threshold value of approximately 0 V, so that the gate voltage V3 is turned on even at 50% of the power supply voltage Vcc. As a result, at the time of discharging, the electric charge of the capacitor C1 is changed to the high voltage line 2, Nativ, as shown by the arrow in FIG.
e Discharged via NMOS transistor Q2 and NMOS transistor Q3.

【0022】次に、コンデンサC1に電荷を充電、また
はその充電された電荷により高電圧ライン2を高電圧V
ppを保持する場合について説明する。この場合には、
CMOS回路12の入力端子14の入力電圧V2は図3
に示すようにアース電位(0V)となり、CMOS回路
12はPMOSトランジスタQ4がオン、NMOSトラ
ンジスタQ3がオフとなり、CMOS回路12の出力は
電源電圧Vccになる。これにより、Native NMOS
トランジスタQ2は、そのソースが電源電圧Vccとな
り、そのゲート電圧V3が電源電圧Vccの50%にな
っているので、オフとなる。
Next, the capacitor C1 is charged with electric charge, or the high-voltage line 2 is set to the high voltage V by the charged electric charge.
The case where pp is held will be described. In this case,
The input voltage V2 of the input terminal 14 of the CMOS circuit 12 is shown in FIG.
, The PMOS transistor Q4 is turned on, the NMOS transistor Q3 is turned off, and the output of the CMOS circuit 12 becomes the power supply voltage Vcc. By this, Native NMOS
Transistor Q2 is turned off because its source is at power supply voltage Vcc and its gate voltage V3 is at 50% of power supply voltage Vcc.

【0023】この結果、放電時でないときには、NMO
SトランジスタQ3のオフ時のリーク電流は、図3の矢
印で示すように、オン状態にあるPMOSトランジスタ
Q4により電源ラインの電源から供給され、オフ状態に
あるNative NMOSトランジスタQ2に接続する高電
圧ライン2側から供給されるようなことはない。このよ
うに、この実施形態によれば、NMOSトランジスタQ
3のオフ時のリーク電流は、Native NMOSトランジ
スタQ2に接続する高電圧ライン2側から供給されるこ
とがないので、リーク電流による高電圧ライン2の高電
圧のレベル低下を防止できる。
As a result, when not discharging, NMO
The leakage current when the S transistor Q3 is off is supplied from the power supply of the power supply line by the PMOS transistor Q4 in the on state and connected to the high voltage line connected to the Native NMOS transistor Q2 in the off state, as shown by the arrow in FIG. There is no supply from the two sides. Thus, according to this embodiment, the NMOS transistor Q
Since the leakage current during off state 3 is not supplied from the high voltage line 2 connected to the Native NMOS transistor Q2, it is possible to prevent the level of the high voltage on the high voltage line 2 from being lowered due to the leakage current.

【0024】[0024]

【発明の効果】以上述べたように、本発明では、高電圧
Vppが生成出力する高電圧ラインとアースとの間に、
しきい値電圧が略0Vの第1のトランジスタと、CMO
S回路とを設け、第1のトランジスタは、そのドレイン
が高電圧ラインに接続されるとともに、そのソースがC
MOS回路の出力側に接続され、かつ、CMOS回路
は、電源電圧Vcc(Vpp≧Vcc)が供給される電
源ラインとアースとの間に接続するようにした。このた
め、本発明によれば、放電動作をしていない場合に、リ
ーク電流による高電圧ラインの高電圧のレベル低下を防
止できる。
As described above, according to the present invention, the high voltage Vpp is generated and output between the high voltage line and the ground.
A first transistor having a threshold voltage of approximately 0 V;
The first transistor has a drain connected to the high-voltage line and a source connected to the C circuit.
The CMOS circuit is connected to the output side of the MOS circuit and is connected between the power supply line to which the power supply voltage Vcc (Vpp ≧ Vcc) is supplied and the ground. Therefore, according to the present invention, it is possible to prevent the high voltage level of the high voltage line from lowering due to the leak current when the discharging operation is not performed.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の実施形態の構成例を示し、高電圧生成
回路を含む回路図である。
FIG. 1 is a circuit diagram showing a configuration example of an embodiment of the present invention and including a high voltage generation circuit.

【図2】その実施形態の回路図であって、動作を説明す
る図である。
FIG. 2 is a circuit diagram of the embodiment, illustrating the operation.

【図3】その実施形態の回路図であって、他の動作を説
明する図である。
FIG. 3 is a circuit diagram of the embodiment, illustrating another operation.

【図4】従来の放電回路の回路図である。FIG. 4 is a circuit diagram of a conventional discharge circuit.

【図5】その放電回路の各部の動作波形を示す図であ
る。
FIG. 5 is a diagram showing operation waveforms of each part of the discharge circuit.

【図6】チャージポンプの概念図である。FIG. 6 is a conceptual diagram of a charge pump.

【図7】図6の等価回路である。FIG. 7 is an equivalent circuit of FIG.

【符号の説明】[Explanation of symbols]

Q2 Native NMOSトランジスタ Q3 NMOSトランジスタ Q4 PMOSトランジスタ 1 高電圧生成回路 2 高電圧ライン 11 放電回路 12 CMOS回路 Q2 Native NMOS transistor Q3 NMOS transistor Q4 PMOS transistor 1 High voltage generation circuit 2 High voltage line 11 Discharge circuit 12 CMOS circuit

───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 5B025 AD10 AE08 5J056 BB40 BB49 CC00 CC03 CC16 CC29 CC30 DD13 DD28 DD29 DD51 DD55 EE12 FF08 GG06 ──────────────────────────────────────────────────続 き Continued on the front page F term (reference) 5B025 AD10 AE08 5J056 BB40 BB49 CC00 CC03 CC16 CC29 CC30 DD13 DD28 DD29 DD51 DD55 EE12 FF08 GG06

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 不揮発性メモリに使用される高電圧生成
回路によって生成された高電圧Vppを放電する放電回
路において、 前記高電圧Vppが生成出力する高電圧ラインとアース
との間に、しきい値電圧が略0Vの第1のトランジスタ
と、CMOS回路とを設け、 前記第1のトランジスタは、そのドレインが前記高電圧
ラインに接続されるとともに、そのソースが前記CMO
S回路の出力側に接続され、 かつ、前記CMOS回路は、電源電圧Vcc(Vpp≧
Vcc)が供給される電源ラインとアースとの間に接続
されていることを特徴とする放電回路。
1. A discharge circuit for discharging a high voltage Vpp generated by a high voltage generation circuit used in a nonvolatile memory, wherein a threshold is provided between a high voltage line for generating and outputting the high voltage Vpp and ground. A first transistor having a value voltage of about 0 V and a CMOS circuit are provided. The first transistor has a drain connected to the high-voltage line and a source connected to the CMO.
The CMOS circuit is connected to the output side of the S circuit, and the power supply voltage Vcc (Vpp ≧
Vcc) is connected between a power supply line to which the power is supplied and ground.
【請求項2】 前記第1のトランジスタのゲートには、
前記CMOS回路のNMOSトランジスタがオンすると
きには前記第1のトランジスタがオンし、前記CMOS
回路のPMOSトランジスタがオンするときには前記第
1のトランジスタがオフする電圧を印加して使用するこ
とを特徴とする請求項1に記載の放電回路。
2. The gate of the first transistor,
When the NMOS transistor of the CMOS circuit turns on, the first transistor turns on and the CMOS transistor turns on.
2. The discharge circuit according to claim 1, wherein when the PMOS transistor of the circuit is turned on, a voltage for turning off the first transistor is applied.
JP2000082861A 2000-03-23 2000-03-23 Discharge circuit Withdrawn JP2001266581A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000082861A JP2001266581A (en) 2000-03-23 2000-03-23 Discharge circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000082861A JP2001266581A (en) 2000-03-23 2000-03-23 Discharge circuit

Publications (1)

Publication Number Publication Date
JP2001266581A true JP2001266581A (en) 2001-09-28

Family

ID=18599605

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000082861A Withdrawn JP2001266581A (en) 2000-03-23 2000-03-23 Discharge circuit

Country Status (1)

Country Link
JP (1) JP2001266581A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008113269A (en) * 2006-10-31 2008-05-15 Sanyo Electric Co Ltd Charge pump circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008113269A (en) * 2006-10-31 2008-05-15 Sanyo Electric Co Ltd Charge pump circuit

Similar Documents

Publication Publication Date Title
US7208996B2 (en) Charge pump circuit
JP2639325B2 (en) Constant voltage generator
US6724242B2 (en) Pump circuits and methods for integrated circuits including first and second oscillators and first and second pumps
JP3422838B2 (en) High voltage charge pump
US6208197B1 (en) Internal charge pump voltage limit control
CN100409550C (en) Constant circuit and charge pump circuit used in ring shape oscillator
JP2806717B2 (en) Charge pump circuit
US6911852B2 (en) Start-up circuit
US7053689B2 (en) High voltage switch circuit
KR100586750B1 (en) Voltage boosting circuit
US7236038B2 (en) Pulse generator and method for pulse generation thereof
JPS61222318A (en) Power-on reset circuit
JP2003339156A (en) Boosting circuit
JPH09294367A (en) Voltage supply circuit
JP2004063019A (en) Internal voltage generating circuit
US20080309398A1 (en) Multiplier circuit
JP2001266581A (en) Discharge circuit
US7221573B2 (en) Voltage up converter
US7894220B2 (en) Voltage generating circuit
JP3764176B2 (en) Semiconductor device
KR0143035B1 (en) Charge pump circuit
US6404273B1 (en) Voltage booster with a low output resistance
JP3025398B2 (en) High voltage switching circuit
KR100231139B1 (en) Reset signal generating circuit
JP4634154B2 (en) Booster circuit

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20070605