JP2001142496A - Method and device for digital signal processing, method and device for digital signal recording, and recording medium - Google Patents

Method and device for digital signal processing, method and device for digital signal recording, and recording medium

Info

Publication number
JP2001142496A
JP2001142496A JP32127799A JP32127799A JP2001142496A JP 2001142496 A JP2001142496 A JP 2001142496A JP 32127799 A JP32127799 A JP 32127799A JP 32127799 A JP32127799 A JP 32127799A JP 2001142496 A JP2001142496 A JP 2001142496A
Authority
JP
Japan
Prior art keywords
data
encoded data
digital signal
result
generated
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP32127799A
Other languages
Japanese (ja)
Inventor
Toshihiro Koyata
智弘 小谷田
Osamu Shimoyoshi
修 下吉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP32127799A priority Critical patent/JP2001142496A/en
Publication of JP2001142496A publication Critical patent/JP2001142496A/en
Pending legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

PROBLEM TO BE SOLVED: To perform an editing processing in a shorter processing time with a smaller circuit scale and to minimize a data degradation caused by editing processing. SOLUTION: Parts of efficiently encoded data related to musical pieces a and b are supplied to decoding circuits 902a and 902b through input terminals 901a and 901b, respectively. Delay and manipulation circuits 903a and 903b delay and smooth decoded data. Delayed and smoothed data are supplied to memories 904a and 904b and are temporarily stored there. A multiplication coefficient generation circuit 906 supplies first and second multiplication coefficient values to multipliers 904a and 904b. Multipliers 905a and 905b multiply data supplied from memories 904a and 904b by multiplication coefficient values. An adder 907 adds multiplication results of multipliers 905a and 905b. An encoding circuit 908 encodes data as the addition result to generate efficiently encoded data. This efficiently encoded data is recorded as the editing result.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】この発明は、オーディオデー
タ等のディジタル信号に係るディジタル信号処理装置お
よび処理方法、ディジタル信号記録装置および記録方
法、並びに記録媒体に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a digital signal processing device and a processing method for digital signals such as audio data, a digital signal recording device and a recording method, and a recording medium.

【0002】[0002]

【従来の技術】オーディオ信号の高能率符号化に係る従
来技術として、例えば、時間領域のオーディオ信号を単
位時間毎にブロック化し、ブロック毎の時間軸上の信号
を周波数軸上の信号に変換(直交変換)して複数の周波
数帯域に分割し、各帯域毎に符号化するブロック化周波
数帯域分割方式の一つである変換符号化方法が知られて
いる。また、時間領域のオーディオ信号を単位時間毎に
ブロック化せずに、複数の周波数帯域に分割して符号化
する非ブロック化周波数帯域分割方法の一つである帯域
分割符号化(サブ・バンド・コーディング(SBC:Su
b Band Coding ))方法が知られている。
2. Description of the Related Art As a conventional technique relating to high-efficiency encoding of an audio signal, for example, an audio signal in a time domain is divided into blocks on a unit time basis, and a signal on a time axis for each block is converted into a signal on a frequency axis ( There is known a transform coding method, which is one of the blocking frequency band division methods for dividing the signal into a plurality of frequency bands by performing an orthogonal transform, and encoding each band. In addition, band division coding (sub-band coding), which is one of non-blocking frequency band division methods for dividing and encoding a time domain audio signal into a plurality of frequency bands without blocking the signal every unit time, is described. Coding (SBC: Su
b Band Coding)) A method is known.

【0003】さらに、上述の帯域分割符号化と変換符号
化とを組み合わせてなる高能率符号化方法も知られてい
る。この方法では、例えば、帯域分割符号化方式によっ
て分割した各帯域毎の信号を、変換符号化方式によって
周波数領域の信号に直交変換し、直交変換された各帯域
毎に符号化が施される。
[0003] Further, there is also known a high-efficiency coding method combining the above-mentioned band division coding and transform coding. In this method, for example, a signal in each band divided by a band division coding scheme is orthogonally transformed into a signal in a frequency domain by a transform coding scheme, and encoding is performed for each orthogonally transformed band.

【0004】ここで、上述した帯域分割符号化方式に使
用される帯域分割用フィルタとしては、例えばQMF(Q
uadrature Mirror filter)等のフィルタがある。QMF
については、例えば、 R.E.Crochiere Digital coding
of speech in subbands Bell Syst.Tech. J. Vol.55,
No.8(1976)に述べられている。また、ICASSP 83, BOST
ON Polyphase Quadrature filters-A new subband codi
ng technique JosephH. Rothweiler には、ポリフェー
ズ クワドラチャ フィルタ(Polyphase Quadrature fi
lter) などの等バンド幅のフィルタ分割手法および装置
が述べられている。
Here, as a band division filter used in the above-mentioned band division coding system, for example, QMF (Q
uadrature Mirror filter). QMF
For example, RECrochiere Digital coding
of speech in subbands Bell Syst.Tech.J. Vol. 55,
No. 8 (1976). Also ICASSP 83, BOST
ON Polyphase Quadrature filters-A new subband codi
ng technique JosephH. Rothweiler has a Polyphase Quadrature filter.
An equal bandwidth filter splitting technique and apparatus is described.

【0005】また、直交変換としては、例えば、入力オ
ーディオ信号を所定単位時間(フレーム)でブロック化
し、該ブロック毎に高速フーリエ変換(FFT)やコサ
イン変換(DCT)、モディファイドDCT変換(MD
CT)等を行うことで時間軸を周波数軸に変換するよう
な方法が知られている。MDCTについては、例えば、
ICASSP 1987 Subband/Transform Coding Using Filter
Bank Designs Based on Time Domain Aliasing Cancell
ation J.P.Princen A.B.Bradley Univ. of Surrey Roy
al Melbourne Inst.of Tech. に述べられている。
As the orthogonal transform, for example, an input audio signal is divided into blocks in a predetermined unit time (frame), and a fast Fourier transform (FFT), a cosine transform (DCT), a modified DCT transform (MD
A method of converting a time axis into a frequency axis by performing CT or the like is known. For MDCT, for example,
ICASSP 1987 Subband / Transform Coding Using Filter
Bank Designs Based on Time Domain Aliasing Cancell
ation JPPrincen ABBradley Univ. of Surrey Roy
al Melbourne Inst. of Tech.

【0006】一方、周波数帯域分割された各周波数成分
を量子化する際に、人間の聴覚特性を考慮した周波数分
割幅を用いる符号化方法が知られている。すなわち、臨
界帯域(クリティカルバンド)と呼ばれる、帯域幅が高
域程広くなるような帯域幅が広く用いられている。この
ような臨界帯域を用いてオーディオ信号を複数バンド
(例えば25バンド)の帯域に分割することがある。こ
のような帯域分割方法によれば、各帯域毎のデータを符
号化する際に、各帯域毎に所定のビット配分、或いは各
帯域毎に適応的なビット配分による符号化が行われる。
例えば、MDCT処理によって生成されるMDCT係数
データを上述したようなビット配分によって符号化する
場合には、各ブロック毎に対応して生成される各帯域毎
のMDCT係数データに対して適応的なビット数が配分
され、そのようなビット数配分の下で符号化が行われ
る。
On the other hand, there is known an encoding method which uses a frequency division width in consideration of human auditory characteristics when quantizing each frequency component divided into frequency bands. In other words, a bandwidth called a critical band (critical band) is widely used such that the higher the bandwidth, the wider the bandwidth. An audio signal may be divided into a plurality of bands (for example, 25 bands) using such a critical band. According to such a band division method, when encoding data for each band, encoding is performed by predetermined bit allocation for each band or adaptive bit allocation for each band.
For example, when the MDCT coefficient data generated by the MDCT process is encoded by the above-described bit allocation, an adaptive bit is applied to the MDCT coefficient data of each band generated corresponding to each block. Numbers are allocated, and encoding is performed under such bit number allocation.

【0007】このようなビット配分方法およびそれを実
現する装置についての公知文献として、例えば以下のよ
うなものが挙げられる。まず、例えばIEEE Transaction
s ofAccoustics,Speech,and Signal Processing,vol.AS
SP-25,No.4,August(1977)には、各帯域毎の信号の大き
さに基づいてビット配分を行う方法が記載されている。
また、例えばICASSP 1980 Thecritical band coder--di
gital encoding of the perceptual requirements of
the auditory system M.A. Kransner MIT には、聴覚マ
スキングを利用することによって各帯域毎に必要な信号
対雑音比を得て固定的なビット配分を行う方法が記載さ
れている。
[0007] As a known document on such a bit allocation method and an apparatus for realizing the bit allocation method, for example, the following can be cited. First, for example, IEEE Transaction
s ofAccoustics, Speech, and Signal Processing, vol.AS
SP-25, No. 4, August (1977) describes a method for allocating bits based on the magnitude of a signal for each band.
Also, for example, ICASSP 1980 Thecritical band coder--di
gital encoding of the perceptual requirements of
The auditory system MA Kransner MIT describes a method of obtaining a required signal-to-noise ratio for each band and performing fixed bit allocation by using auditory masking.

【0008】また、各帯域毎の符号化に際しては、各帯
域毎に正規化を行って量子化を行うことにより、より効
率的な符号化を実現するいわゆるブロックフローティン
グ処理が行われている。例えば、MDCT処理によって
生成されるMDCT係数データを符号化する際には、各
帯域毎に上述のMDCT係数の絶対値の最大値等に対応
した正規化を行った上で量子化を行うことにより、より
効率的な符号化が行われる。正規化処理は例えば以下の
ように行われる。すなわち、予め番号付けされた複数種
類の値を用意し、それら複数種類の値の内で各ブロック
についての正規化に係るものを所定の演算処理によって
決定し、決定した値に付されている番号を正規化情報と
して使用する。複数種類の値に対応する番号付けは、例
えば、番号の1の増減に、オーディオレベルの2dBの
増減が対応する等の一定の関係の下で行われる。
In encoding for each band, a so-called block floating process for realizing more efficient encoding is performed by normalizing and quantizing each band. For example, when encoding the MDCT coefficient data generated by the MDCT process, the quantization is performed by performing the normalization corresponding to the above-described maximum value of the MDCT coefficient for each band and the like, and then performing the quantization. , More efficient encoding is performed. The normalization processing is performed, for example, as follows. That is, a plurality of types of values that are numbered in advance are prepared, and among the plurality of types of values, a value related to normalization for each block is determined by a predetermined calculation process, and the number assigned to the determined value is determined. Is used as normalization information. Numbering corresponding to a plurality of types of values is performed under a certain relationship, for example, such that an increase or decrease in the number by 1 corresponds to an increase or decrease in the audio level by 2 dB.

【0009】上述したような方法で生成される高能率符
号化データは、次のようにして復号化される。まず、各
帯域毎のビット配分情報、正規化情報等を参照して、符
号化データに基づいてMDCT係数データを生成する処
理がなされる。このMDCT係数データに基づいていわ
ゆる逆直交変換が行われることにより、時間領域のデー
タが生成される。高能率符号化の過程で帯域分割用フィ
ルタによる帯域分割が行なわれていた場合は、帯域合成
フィルタを用いて時間領域のデータを合成する処理がさ
らになされる。
The high-efficiency encoded data generated by the above-described method is decoded as follows. First, a process of generating MDCT coefficient data based on encoded data is performed with reference to bit allocation information, normalization information, and the like for each band. A so-called inverse orthogonal transform is performed based on the MDCT coefficient data, thereby generating time-domain data. If band division has been performed by the band division filter in the process of high-efficiency encoding, processing for synthesizing data in the time domain using a band synthesis filter is further performed.

【0010】近年、ミキシング、すなわち、複数の楽曲
(トラック)を再生する場合に、楽曲毎の切れ目を作ら
ずに演奏を続ける機能が需要されている。例えば2個の
高能率符号化された楽曲(トラック)について、それぞ
れ復号化を行い、復号化結果であるディジタルデータに
ついて例えば加算処理等の演算処理を行うことにより、
ミキシングを行うことができる。ミキシングの一例とし
て、クロスフェード、すなわち、ある楽曲aの終端付近
で再生音量レベルが徐々に低下するようにするフェード
アウト処理を施すと共に、他の楽曲bの開始位置付近で
再生音量レベルが徐々に上昇するようにするフェードイ
ンを施すことによって、楽曲a,bが切れ目無く連続的
に再生されるようにする処理がある。この場合、加算処
理に係る楽曲の各々信号レベルおよび他の楽曲の信号レ
ベルに対して所望の係数を乗算させるようにすれば良
い。
In recent years, there has been a demand for a function of continuing a performance without making a break for each piece of music, that is, when reproducing a plurality of music pieces (tracks). For example, by decoding two high-efficiency-encoded music pieces (tracks), respectively, and performing arithmetic processing such as addition processing on digital data as a decoding result, for example,
Mixing can be performed. As an example of mixing, cross-fade is performed, that is, a fade-out process is performed so that the playback volume level gradually decreases near the end of a certain song a, and the playback volume level gradually increases near the start position of another song b. By performing a fade-in, there is a process for continuously reproducing the music pieces a and b without a break. In this case, the signal level of each music piece and the signal level of another music piece to be added may be multiplied by a desired coefficient.

【0011】[0011]

【発明が解決しようとする課題】上述したような方法に
より、再生時にミキシングを行うことは、従来から可能
とされている。但し、このような処理は、ミキシングの
実行に係る機能を有する再生装置においてのみ可能であ
る。すなわち、そのような機能を有しない再生装置にお
いてはミキシングを実現することはできなかった。ミキ
シングの実行に係る機能を有しない再生装置を用いるこ
とを前提としてミキシングを実現するためには、高能率
符号化されたデータに対して編集処理を施す必要があ
る。
It has been conventionally possible to perform mixing at the time of reproduction by the method as described above. However, such processing is possible only in a reproducing apparatus having a function related to the execution of mixing. That is, mixing could not be realized in a reproducing apparatus having no such function. In order to realize mixing on the premise that a playback device having no function relating to the execution of mixing is used, it is necessary to perform editing processing on highly efficient encoded data.

【0012】すなわち、ミキシングに係る例えば2個の
高能率符号化された楽曲(トラック)について、それぞ
れ復号化を行い、復号化結果であるディジタルデータに
ついて例えば加算等の演算処理を行って、演算処理の結
果を再度高能率符号化するような処理を行うことによ
り、ミキシングされた楽曲に対応する高能率符号化デー
タを生成することが考えられる。このような高能率符号
化データを記録することにより、ミキシング結果に対応
する楽曲(トラック)が記録された記録媒体を得ること
ができ、ミキシングの実行に係る機能を有しない再生装
置を用いる場合にもミキシングを実現することが可能と
される。
That is, for example, two high-efficiency encoded music pieces (tracks) related to mixing are respectively decoded, and the digital data as a decoded result is subjected to arithmetic processing such as addition, for example, to perform arithmetic processing. It is conceivable to generate high-efficiency encoded data corresponding to the mixed music by performing a process of encoding the result of the high-efficiency again. By recording such highly efficient encoded data, it is possible to obtain a recording medium on which a song (track) corresponding to the mixing result is recorded, and to use a reproducing apparatus having no function related to the execution of mixing. It is also possible to realize mixing.

【0013】しかしながら、上述したような編集処理に
おいては、ミキシングに係る例えば2個の楽曲(トラッ
ク)において、演算処理に係る部分が占める割合が小さ
くても、ミキシングに係る楽曲(トラック)の全体を復
号化および符号化する必要がある。このため、装置の構
成、処理時間、および処理結果等において問題が生じ
る。すなわち、復号化処理に係るメモリとして容量の大
きいものを備える必要が生じ、装置のコスト低減等の観
点から問題となる。また、復号化および符号化処理に係
る処理時間が大きくなり、ミキシング等の編集処理の実
行に要する時間が増大する。また、復号化および符号化
処理の過程で、例えば音質等のデータの品質が広範囲に
渡って劣化するおそれがある。
However, in the above-described editing process, even if the proportion of the portion related to the arithmetic processing is small in, for example, two songs (tracks) related to the mixing, the entire song (track) related to the mixing is processed. It needs to be decoded and encoded. For this reason, problems occur in the configuration of the apparatus, processing time, processing results, and the like. That is, it is necessary to provide a large-capacity memory as a memory for the decoding process, which is a problem from the viewpoint of cost reduction of the apparatus. Further, the processing time for the decoding and the encoding processing increases, and the time required for executing the editing processing such as mixing increases. In the course of decoding and encoding, data quality such as sound quality may deteriorate over a wide range.

【0014】従って、この発明の目的は、ミキシング等
の編集処理を、より小さな回路規模、および短い処理時
間の下で行うと共に、編集処理に伴うデータの劣化を最
小限とすることが可能なディジタル信号処理装置および
処理方法、ディジタル信号記録装置および記録方法、並
びに、編集処理が記録されてなる記録媒体を提供するこ
とにある。
Accordingly, it is an object of the present invention to provide a digital processing device capable of performing editing processing such as mixing with a smaller circuit scale and a shorter processing time and minimizing data deterioration due to the editing processing. An object of the present invention is to provide a signal processing device and a processing method, a digital signal recording device and a recording method, and a recording medium on which an editing process is recorded.

【0015】[0015]

【課題を解決するための手段】請求項1の発明は、入力
ディジタル信号を複数の周波数成分に分割することによ
って複数の信号成分を生成し、生成した信号成分に基づ
いて時間および周波数に関連して特定される複数個のブ
ロック毎のビット配分量を決定すると共に、決定された
ビット配分量を含む情報圧縮パラメータを参照して、当
該信号成分を量子化することによって生成された高能率
符号化データに対して編集処理を施すディジタル信号処
理装置において、高能率符号化データの一部を復号化
し、復号化結果に対して演算処理を施すと共に、演算処
理結果を符号化してなるデータの一部と高能率符号化デ
ータとの間の位相関係を保持するように位相補正処理を
施すことによって生成されるデータを符号化することに
よって高能率符号化データを生成することを特徴とする
ディジタル信号処理装置である。
According to the first aspect of the present invention, a plurality of signal components are generated by dividing an input digital signal into a plurality of frequency components, and a time and a frequency are related based on the generated signal components. High-efficiency coding generated by quantizing the signal component with reference to an information compression parameter including the determined bit allocation amount while determining the bit allocation amount for each of the plurality of blocks specified by In a digital signal processor that edits data, a part of highly efficient encoded data is decoded, arithmetic processing is performed on the decoded result, and a part of data obtained by encoding the arithmetic processing result is decoded. Efficient coding by encoding data generated by performing a phase correction process so as to maintain the phase relationship between data and highly efficient encoded data A digital signal processing device and generates an over data.

【0016】請求項11の発明は、入力ディジタル信号
を複数の周波数成分に分割することによって複数の信号
成分を生成し、生成した信号成分に基づいて時間および
周波数に関連して特定される複数個のブロック毎のビッ
ト配分量を決定すると共に、決定されたビット配分量を
含む情報圧縮パラメータを参照して、当該信号成分を量
子化することによって生成された高能率符号化データに
対して編集処理を施すディジタル信号処理方法におい
て、高能率符号化データの一部を復号化し、復号化結果
に対して演算処理を施すと共に、演算処理結果を符号化
してなるデータの一部と高能率符号化データとの間の位
相関係を保持するように位相補正処理を施すことによっ
て生成されるデータを符号化することによって高能率符
号化データを生成することを特徴とするディジタル信号
処理方法である。
According to an eleventh aspect of the present invention, a plurality of signal components are generated by dividing an input digital signal into a plurality of frequency components, and the plurality of signal components are specified in relation to time and frequency based on the generated signal components. Edit processing on the highly efficient encoded data generated by quantizing the signal component with reference to the information compression parameter including the determined bit allocation amount, while determining the bit allocation amount for each block. In the digital signal processing method, a part of the highly efficient coded data is decoded, arithmetic processing is performed on the decoded result, and a part of the data obtained by encoding the arithmetic processing result and the highly efficient encoded data are decoded. To generate highly efficient encoded data by encoding data generated by performing a phase correction process so as to maintain a phase relationship between It is a digital signal processing method according to claim.

【0017】請求項12の発明は、入力ディジタル信号
を複数の周波数成分に分割することによって複数の信号
成分を生成し、生成した信号成分に基づいて時間および
周波数に関連して特定される複数個のブロック毎のビッ
ト配分量を決定すると共に、決定されたビット配分量を
含む情報圧縮パラメータを参照して、当該信号成分を量
子化することによって生成された高能率符号化データに
対して編集処理を施し、編集処理結果を記録媒体に記録
するディジタル信号記録装置において、高能率符号化デ
ータの一部を復号化し、復号化結果に対して演算処理を
施すと共に、演算処理結果を符号化してなるデータの一
部と高能率符号化データとの間の位相関係を保持するよ
うに位相補正処理を施すことによって生成されるデータ
を符号化することによって高能率符号化データを生成
し、生成した高能率符号化データを記録することを特徴
とするディジタル信号記録装置である。
According to a twelfth aspect of the present invention, a plurality of signal components are generated by dividing an input digital signal into a plurality of frequency components, and a plurality of signal components are specified in relation to time and frequency based on the generated signal components. Edit processing on the highly efficient encoded data generated by quantizing the signal component with reference to the information compression parameter including the determined bit allocation amount, while determining the bit allocation amount for each block. In a digital signal recording apparatus for recording the result of editing processing on a recording medium, a part of the highly efficient encoded data is decoded, and the decoded result is subjected to arithmetic processing and the arithmetic processing result is encoded. Encoding data generated by performing a phase correction process so as to maintain a phase relationship between a part of data and highly efficient encoded data. Therefore to generate a high-efficiency encoded data, a digital signal recording apparatus and recording the generated high-efficiency encoded data.

【0018】請求項16の発明は、入力ディジタル信号
を複数の周波数成分に分割することによって複数の信号
成分を生成し、生成した信号成分に基づいて時間および
周波数に関連して特定される複数個のブロック毎のビッ
ト配分量を決定すると共に、決定されたビット配分量を
含む情報圧縮パラメータを参照して、当該信号成分を量
子化することによって生成された高能率符号化データに
対して編集処理を施し、編集処理結果を記録するディジ
タル信号記録方法において、高能率符号化データの一部
を復号化し、復号化結果に対して演算処理を施すと共
に、演算処理結果を符号化してなるデータの一部と高能
率符号化データとの間の位相関係を保持するように位相
補正処理を施すことによって生成されるデータを符号化
することによって高能率符号化データを生成し、生成し
た高能率符号化データを記録媒体に記録することを特徴
とするディジタル信号記録方法である。
According to a sixteenth aspect of the present invention, a plurality of signal components are generated by dividing an input digital signal into a plurality of frequency components, and a plurality of signal components are specified in relation to time and frequency based on the generated signal components. Edit processing on the highly efficient encoded data generated by quantizing the signal component with reference to the information compression parameter including the determined bit allocation amount, while determining the bit allocation amount for each block. In the digital signal recording method for recording the result of the editing process, a part of the highly efficient encoded data is decoded, and the decoded result is subjected to arithmetic processing, and one of the data obtained by encoding the arithmetic processing result is decoded. By encoding the data generated by performing the phase correction process so as to maintain the phase relationship between the data and the highly efficient encoded data. It generates a rate coded data, a digital signal recording method characterized by the generated high-efficiency encoded data recorded on the recording medium.

【0019】請求項17の発明は、入力ディジタル信号
を複数の周波数成分に分割することによって複数の信号
成分を生成し、生成した信号成分に基づいて時間および
周波数に関連して特定される複数個のブロック毎のビッ
ト配分量を決定すると共に、決定されたビット配分量を
含む情報圧縮パラメータを参照して、当該信号成分を量
子化することによって生成された高能率符号化データを
編集処理してなる編集処理結果が記録された記録媒体に
おいて、高能率符号化データの一部を復号化し、復号化
結果に対して演算処理を施すと共に、演算処理結果を符
号化してなるデータの一部と高能率符号化データとの間
の位相関係を保持するように位相補正処理を施すことに
よって生成されるデータを符号化してなる高能率符号化
データが記録されたことを特徴とする記録媒体である。
According to a seventeenth aspect of the present invention, a plurality of signal components are generated by dividing an input digital signal into a plurality of frequency components, and a plurality of signal components are specified in relation to time and frequency based on the generated signal components. Determine the bit allocation amount for each block, and refer to the information compression parameter including the determined bit allocation amount to edit the high-efficiency coded data generated by quantizing the signal component. In a recording medium on which a result of editing processing is recorded, a part of the highly efficient encoded data is decoded, arithmetic processing is performed on the decoded result, and a part of data obtained by encoding the result of arithmetic processing High efficiency encoded data obtained by encoding data generated by performing a phase correction process so as to maintain a phase relationship between the efficiency encoded data and the encoded data is recorded. It is a recording medium characterized.

【0020】以上のような発明によれば、高能率符号化
データが復号化されてなるデータに対する演算処理が行
われ、その結果が再度高能率符号化データに符号化され
ることにより、ミキシング等の編集処理を行うことが可
能とされる。
According to the invention described above, arithmetic processing is performed on data obtained by decoding high-efficiency coded data, and the result is coded again into high-efficiency coded data, whereby mixing and the like are performed. Can be edited.

【0021】[0021]

【発明の実施の形態】この発明の一実施形態について、
以下、図面を参照して説明する。この発明の一実施形態
は、光磁気ディスクの一種であるMD(Mini Disk:登録
商標)を記録媒体として、例えばオーディオPCM(Pul
se Code Modulation) データ等のディジタルデータを記
録再生するMDレコーダにこの発明を適用してなるもの
である。なお、ディジタルオーディオデータ以外のディ
ジタルデータ、例えばディジタルビデオデータ等を扱う
場合にも、この発明を適用することができる。
DESCRIPTION OF THE PREFERRED EMBODIMENTS One embodiment of the present invention will be described.
Hereinafter, description will be made with reference to the drawings. One embodiment of the present invention uses, for example, an audio PCM (Pull
(Se Code Modulation) The present invention is applied to an MD recorder for recording and reproducing digital data such as data. The present invention can be applied to digital data other than digital audio data, for example, digital video data.

【0022】MDレコーダを含むオーディオ信号処理装
置の一例の全体的な構成を図1に示す。MDレコーダ3
0には、ディジタルデータの入力および出力を行うため
のインターフェイスが設けられている。このインターフ
ェイスを用いて、MDレコーダ30と、変換器55とが
通信路50を介して接続され、変換器55とパーソナル
コンピュータ40とが通信路50’を介して接続され
る。パーソナルコンピュータ40におけるデータ通信規
格は、例えばRS(Recommmended Standard) −232C
やSCSI(Small Computer System Interface) などを
用いることができる。変換器55は、パーソナルコンピ
ュータ40と側のデータ通信規格と、MDレコーダ30
側のデータ通信規格との間の、制御信号の形態の違いを
吸収するために設けられる。なお、パーソナルコンピュ
ータ40において、IEEE(Institute of Electrical
and Electronic Engeneers)1394をデータ通信規格
として用いることにより、パーソナルコンピュータ40
とMDレコーダ30とを直接的に接続するようにしても
良い。
FIG. 1 shows the overall configuration of an example of an audio signal processing device including an MD recorder. MD recorder 3
0 is provided with an interface for inputting and outputting digital data. Using this interface, the MD recorder 30 and the converter 55 are connected via the communication path 50, and the converter 55 and the personal computer 40 are connected via the communication path 50 '. The data communication standard in the personal computer 40 is, for example, RS (Recommended Standard) -232C.
And SCSI (Small Computer System Interface). The converter 55 is adapted to transmit the data communication standard of the personal computer 40 and the MD recorder 30.
It is provided in order to absorb a difference in the form of the control signal from the data communication standard on the side. In the personal computer 40, an IEEE (Institute of Electrical
and Electronic Engeneers) 1394 as a data communication standard, the personal computer 40
And the MD recorder 30 may be directly connected.

【0023】次に、図2を参照して、MDレコーダ30
の構成について説明する。ディスク1は、MDである。
このディスク1は、シャッター機構を有するカートリッ
ジに格納されている。磁気ヘッド6による磁界の印加お
よび/または光学ヘッド3の動作によるレーザ光の照射
によって、ディスク1に対して記録または再生動作が行
われる。スピンドルモータ2は、サーボ回路9からの指
令に従ってディスク1を回転駆動させる。
Next, referring to FIG. 2, the MD recorder 30
Will be described. The disc 1 is an MD.
This disk 1 is stored in a cartridge having a shutter mechanism. A recording or reproducing operation is performed on the disk 1 by applying a magnetic field by the magnetic head 6 and / or irradiating a laser beam by the operation of the optical head 3. The spindle motor 2 drives the disk 1 to rotate in accordance with a command from the servo circuit 9.

【0024】光学ヘッド3は、サーボ回路9からの指令
に従って動作するスレッドモータ5によって、全体とし
てディスク1のディスク径方向に比較的大きく移動させ
られる。光学ヘッド3は、対物レンズ3a,2軸機構
4、図示しない半導体レーザおよび受光部からなる。半
導体レーザが出射するレーザ光強度は、記録時と再生時
とで切り替えられる。レーザ光がディスク1によって反
射光されてなる反射光を受光部が受光することにより、
記録データに係る読取り信号や、サーボ制御に必要な信
号が読み取られる。また、2軸機構4は、対物レンズ3
aをディスク1の記録面と接離する方向に駆動するフォ
ーカス用コイルと、対物レンズ3aをディスク1の半径
方向に駆動するトラッキング用コイルとを有する。
The optical head 3 is relatively moved as a whole in the radial direction of the disk 1 by the thread motor 5 which operates according to a command from the servo circuit 9. The optical head 3 includes an objective lens 3a, a biaxial mechanism 4, a semiconductor laser (not shown), and a light receiving unit. The intensity of the laser beam emitted from the semiconductor laser is switched between recording and reproduction. When the light receiving section receives the reflected light obtained by reflecting the laser light by the disk 1,
A read signal relating to recording data and a signal necessary for servo control are read. The two-axis mechanism 4 includes the objective lens 3
and a tracking coil for driving the objective lens 3a in the radial direction of the disk 1 and a focusing coil for driving the objective lens 3a toward and away from the recording surface of the disk 1.

【0025】以下、再生信号に基づく処理に係る構成お
よび動作について説明する。光学ヘッド3内の受光部に
よって生成される検出信号がRFアンプ7に供給され
る。RFアンプ7は、供給される信号に基づいてフォー
カスエラー信号FE,トラッキングエラー信号TE,R
F(Radio Frequency) 信号およびスピンドルエラー信号
を生成する。FEおよびTEがサーボ回路9に供給さ
れ、スピンドルエラー信号がシステムコントローラ11
に供給される。システムコントローラ11としては、例
えばマイコンを使用することができる。システムコント
ローラ11は、記録、再生等の動作に係る種々の制御を
行う。また、RF信号がEFM(Eight toFourteen Modu
lation) およびCIRC(Cross Interleave Reed-Solom
on Coding)エンコーダ・デコーダ8、およびアドレスデ
コーダ10に供給される。
Hereinafter, the configuration and operation of the processing based on the reproduced signal will be described. A detection signal generated by a light receiving unit in the optical head 3 is supplied to the RF amplifier 7. The RF amplifier 7 performs a focus error signal FE, a tracking error signal TE, R based on the supplied signal.
An F (Radio Frequency) signal and a spindle error signal are generated. FE and TE are supplied to the servo circuit 9 and the spindle error signal is supplied to the system controller 11.
Supplied to As the system controller 11, for example, a microcomputer can be used. The system controller 11 performs various controls related to operations such as recording and reproduction. The RF signal is EFM (Eight to Fourteen Modu).
lation) and CIRC (Cross Interleave Reed-Solom
on Coding) are supplied to the encoder / decoder 8 and the address decoder 10.

【0026】サーボ回路9は、RFアンプ7の出力に、
位相補償および利得調整を施す。サーボ回路9の出力
は、図示しないトライブアンプを介して2軸機構4内の
フォーカス用コイルおよびトラッキング用コイルに供給
される。さらに、サーボ回路9内には、図示しないLP
F(Low Pass Filter) が設けられており、トラッキング
エラー信号TEに、LPFによるフィルタ処理が施され
ることによってスレッドエラー信号が形成される。スレ
ッドエラー信号は、図示しないスレッドドライブアンプ
を介してスレッドモータ5に供給される。このスレッド
エラー信号に従って、スレッドモータ5が動作する。
The servo circuit 9 outputs the output of the RF amplifier 7
Perform phase compensation and gain adjustment. The output of the servo circuit 9 is supplied to a focusing coil and a tracking coil in the two-axis mechanism 4 via a drive amplifier (not shown). Further, an LP (not shown) is provided in the servo circuit 9.
An F (Low Pass Filter) is provided, and a thread error signal is formed by subjecting the tracking error signal TE to LPF filtering. The thread error signal is supplied to the thread motor 5 via a thread drive amplifier (not shown). The sled motor 5 operates according to the sled error signal.

【0027】一方、EFMおよびCIRCエンコーダ・
デコーダ8は、RFアンプ7から供給されるRF信号を
2値化する処理を行い、さらに、EFM変調に対応する
復調処理を行う。そして、EFM復調処理の結果として
得られるデータに対して、CIRC符号化に基づくエラ
ー訂正処理が施される。また、EFMおよびCIRCエ
ンコーダ・デコーダ8には、アドレスデコーダ10によ
って抽出されるアドレスデータが供給される。EFMお
よびCIRCエンコーダ・デコーダ8は、供給されるア
ドレスデータに基づいて、スピンドルエラー信号を生成
する。スピンドルエラー信号は、システムコントローラ
11に供給される。システムコントローラ11は、スピ
ンドルエラー信号に基づいてサーボ回路9対して指令を
行うことにより、スピンドルモータ2の動作を制御す
る。さらに、EFMおよびCIRCエンコーダ・デコー
ダ8は、2値化されたEFM信号に基づいてPLL(Pha
se Lock Loop) の引き込み動作を制御する。
On the other hand, EFM and CIRC encoders
The decoder 8 performs a process of binarizing the RF signal supplied from the RF amplifier 7, and further performs a demodulation process corresponding to the EFM modulation. Then, data obtained as a result of the EFM demodulation processing is subjected to error correction processing based on CIRC coding. Further, address data extracted by the address decoder 10 is supplied to the EFM and CIRC encoder / decoder 8. The EFM and CIRC encoder / decoder 8 generates a spindle error signal based on the supplied address data. The spindle error signal is supplied to the system controller 11. The system controller 11 controls the operation of the spindle motor 2 by issuing a command to the servo circuit 9 based on the spindle error signal. Further, the EFM and CIRC encoder / decoder 8 uses a PLL (Pha) based on the binarized EFM signal.
se Lock Loop) is controlled.

【0028】EFMおよびCIRCエンコーダ・デコー
ダ8の出力がメモリコントローラ12を介してメモリ1
3に書き込まれる。メモリ13に対するデータの書き込
み、およびメモリ13からのデータの読み出しは、メモ
リコントーラ12によって制御される。また、メモリコ
ントーラ12は、システムコントローラ11によって制
御される。メモリ13から読み出された信号がオーディ
オ圧縮および伸張エンコーダ・デコーダ14に供給され
る。メモリコントーラ12によって、メモリ13を使用
した処理データ量の制御が行われる。メモリ13からデ
ータが読み出される際の転送レートが例えば0.3Mビ
ット/秒であるのに対して、ディスク1から再生される
記録データがメモリ13に書き込まれる際の転送レート
は例えば1.4Mビット/秒と速い。
The output of the EFM and CIRC encoder / decoder 8 is transferred to the memory 1 via the memory controller 12.
3 is written. Writing of data to the memory 13 and reading of data from the memory 13 are controlled by the memory controller 12. Further, the memory controller 12 is controlled by the system controller 11. The signal read from the memory 13 is supplied to an audio compression / decompression encoder / decoder 14. The memory controller 12 controls the amount of processing data using the memory 13. While the transfer rate when data is read from the memory 13 is, for example, 0.3 Mbit / sec, the transfer rate when recording data reproduced from the disk 1 is written to the memory 13 is, for example, 1.4 Mbit. / Sec fast.

【0029】このような転送レートの差により、メモリ
13が適切な制御を行うことによって、振動等の外乱に
よってディスク1から読み出されるデータが途切れた場
合にも、再生音声が途切れることを防止することができ
る。オーディオ圧縮および伸張エンコーダ・デコーダ1
4は、供給される信号に施されていた、例えばATRA
C(Acustic TRansferred Adopted Coding)方式による圧
縮がデコードされる。圧縮がデコードされてなる信号が
D/A変換器15でアナログオーディオ信号に変換さ
れ、オーディオ出力端子15を介して図示しない音声出
力部に供給される。
Due to such a difference in the transfer rate, the memory 13 performs appropriate control to prevent the reproduced sound from being interrupted even when the data read from the disk 1 is interrupted by disturbance such as vibration. Can be. Audio compression and decompression encoder / decoder 1
4, for example, ATRA applied to the supplied signal
The compression by the C (Acustic TRansferred Adopted Coding) method is decoded. The signal obtained by decoding the compression is converted into an analog audio signal by the D / A converter 15 and supplied to an audio output unit (not shown) via the audio output terminal 15.

【0030】ディスク1には、例えば22.05Hz等
の所定周波数の蛇行したグルーブが予め設けられてい
る。これにより、FM(Frequency Modulation)変調によ
ってアドレスデータが記録されている。アドレスデータ
は、RFアンプ9から供給されるRF信号に基づいて、
アドレスデコーダ10によって抽出される。すなわち、
アドレスデコーダ10は、図示しないBPF(Band Pass
Filter)を内蔵しており、供給されるRF信号がBPF
を介してFM復調されることにより、アドレスデータが
抽出される。抽出されるアドレスデータは、上述したよ
うに、EFMおよびCIRCエンコーダ・デコーダ8に
供給される。
The disk 1 is provided with a meandering groove having a predetermined frequency, for example, 22.05 Hz. Thus, address data is recorded by FM (Frequency Modulation) modulation. The address data is based on the RF signal supplied from the RF amplifier 9,
It is extracted by the address decoder 10. That is,
The address decoder 10 is provided with a BPF (Band Pass
Filter) is built in and the supplied RF signal is BPF
The address data is extracted by FM demodulation via the. The extracted address data is supplied to the EFM and CIRC encoder / decoder 8 as described above.

【0031】次に、記録に係る構成および動作について
説明する。アナログオーディオ信号が入力端子17を介
してA/D(Analog to Digital)コンバータ18に供給
される。A/Dコンバータ18は、供給される信号をデ
ィジタル信号に変換し、ディジタル信号をオーディオ圧
縮エンコーダおよび伸張デコーダ14に供給する。ま
た、端子21を介して、ディジタルオーディオ信号を直
接オーディオ圧縮エンコーダおよび伸張デコーダ14に
供給するようにしても良い。オーディオ圧縮エンコーダ
および伸張デコーダ14は、供給されるディジタルオー
ディオ信号を、例えばATRAC方式で以て圧縮し、例
えば0.3Mビット/秒等の転送レートで、メモリコン
トローラ12を介してメモリ13に一旦蓄積される。メ
モリコントローラ12は、メモリ13に所定量以上のデ
ータが蓄積されたことを検知した時に、メモリ13から
の読み出しを許可する。
Next, the configuration and operation of recording will be described. An analog audio signal is supplied to an A / D (Analog to Digital) converter 18 via an input terminal 17. The A / D converter 18 converts the supplied signal into a digital signal, and supplies the digital signal to the audio compression encoder and the expansion decoder 14. Further, the digital audio signal may be directly supplied to the audio compression encoder and the expansion decoder 14 via the terminal 21. The audio compression encoder / decompression decoder 14 compresses the supplied digital audio signal by, for example, the ATRAC method and temporarily stores the digital audio signal in the memory 13 via the memory controller 12 at a transfer rate of, for example, 0.3 Mbit / sec. Is done. The memory controller 12 permits reading from the memory 13 when detecting that a predetermined amount or more of data has been stored in the memory 13.

【0032】メモリ13から読み出されたディジタル信
号は、EFMおよびCIRCエンコーダ・デコーダ8に
供給される。EFMおよびCIRCエンコーダ・デコー
ダ8は、供給される信号にEFMおよびエラー訂正のた
めのCIRC符号化を施す。かかる処理によって生成さ
れる信号は、磁気ヘッド駆動回路35に供給される。磁
気ヘッド駆動回路35は、供給される信号を記録するた
めに適切な磁界を、磁気ヘッド6がディスク1に対して
印加するように制御する。磁界の印加と動悸するタイミ
ングで、光学ヘッド3内の半導体レーザのパワーが再生
時よりも大きくなされる。これにより、レーザ光照射さ
れたディスク1の表面がCurie温度まで加熱されて
磁界反転を生じ得る状態とされ、データが光磁気的に記
録される。
The digital signal read from the memory 13 is supplied to the EFM and CIRC encoder / decoder 8. The EFM and CIRC encoder / decoder 8 subjects the supplied signal to EFM and CIRC encoding for error correction. The signal generated by such processing is supplied to the magnetic head drive circuit 35. The magnetic head drive circuit 35 controls the magnetic head 6 to apply an appropriate magnetic field for recording the supplied signal to the disk 1. The power of the semiconductor laser in the optical head 3 is made larger than that at the time of reproduction at the timing of application of the magnetic field and palpitations. As a result, the surface of the disk 1 irradiated with the laser beam is heated to the Curie temperature so that a magnetic field reversal can occur, and data is recorded magneto-optically.

【0033】次に、ディスク1、すなわちMDの媒体フ
ォーマットについて図3を参照して説明する。例えばポ
リカーボネイト基板に情報膜が被着され、中央に磁性体
からなるクランピングプレート41が装着される。情報
膜は、記録膜と再生専用の膜とからなる。記録膜は、基
板側から順に、誘電体層、MO層、誘電体層、反射膜、
保護膜が積層されてなる。再生専用の膜は、反射膜およ
び保護膜からなる。クランピングプレート41を除く領
域がインフォーメーションエリア42とされる。
Next, the medium format of the disk 1, ie, the MD, will be described with reference to FIG. For example, an information film is attached to a polycarbonate substrate, and a clamping plate 41 made of a magnetic material is attached at the center. The information film is composed of a recording film and a read-only film. The recording film is, in order from the substrate side, a dielectric layer, an MO layer, a dielectric layer, a reflective film,
The protective film is laminated. The read-only film includes a reflective film and a protective film. The area excluding the clamping plate 41 is an information area 42.

【0034】インフォーメーションエリア42の最内周
がリードインエリア43とされる。リードインエリア4
3には、再生専用の膜が被着されており、予めピットの
形で情報が記録されている。リードインエリア43の外
側に記録膜が被着されたレコーダブルエリア44が設け
られ、さらに、ディスク1の最外周にリードアウトエリ
ア45が設けられる。また、レコーダブルエリア44の
外側にプログラムを記録するプログラムエリア47が配
置される。
The innermost circumference of the information area 42 is a lead-in area 43. Lead-in area 4
3, a read-only film is applied, and information is recorded in advance in the form of pits. A recordable area 44 on which a recording film is applied is provided outside the lead-in area 43, and a lead-out area 45 is provided on the outermost periphery of the disk 1. Further, a program area 47 for recording a program is arranged outside the recordable area 44.

【0035】また、レコーダブル44の内周側には、U
−TOC(User−Tsble Of Conten
ts)を記録するU−TOCエリア46が配置され、プ
ログラムエリア47に記録されるオーディオデータ等に
係る各プログラムについての情報が記録される。U−T
OCは、記録、再生等の動作を行うに際してMDレコー
ダ30内のメモリに読み込まれる。U−TOCは、再生
動作等において参照されると共に、データの記録や消去
等の編集処理が行われる毎に書き替えられる。メモリ上
のU−TOCは、例えばディスク1のイジェクト指令が
なされる時や、電源OFF時等の所定のタイミングでU
−TOCエリア46に書き込まれる。
On the inner peripheral side of the recordable 44, U
-TOC (User-Tsble Of Content)
A U-TOC area 46 for recording ts) is arranged, and information about each program related to audio data and the like recorded in the program area 47 is recorded. U-T
The OC is read into a memory in the MD recorder 30 when performing operations such as recording and reproduction. The U-TOC is referred to in a reproducing operation or the like, and is rewritten each time editing processing such as recording or erasing of data is performed. The U-TOC in the memory is stored at a predetermined timing such as when an ejection command for the disc 1 is issued or when the power is turned off.
-Written into the TOC area 46;

【0036】なお、ユーザーの操作等により、U−TO
CをU−TOCエリア46に書き込むようにしても良
い。U−TOC7エリアリードインエリア43とU−T
OCエリア46との間にはキャリブレーションエリア4
8が設けられる。また、U−TOCエリア46とプログ
ラムエリア47との間には、ギャップエリア49が設け
られる。キャリブレーションエリア48およびギャップ
エリア49には、ユーザーデータが記録されない。キャ
リブレーションエリア48は、レーザパワーの調整等に
使用される。
It should be noted that the U-TO
C may be written in the U-TOC area 46. U-TOC7 area lead-in area 43 and UT
Calibration area 4 between OC area 46
8 are provided. A gap area 49 is provided between the U-TOC area 46 and the program area 47. No user data is recorded in the calibration area 48 and the gap area 49. The calibration area 48 is used for adjusting laser power and the like.

【0037】パーソナルコンピュータ40を介する、ユ
ーザーによる操作について説明する。図4に、操作画面
の一例としてのウインドウ80を示す。ウインドウ80
等の操作画面がユーザーの要求に従ってパーソナルコン
ピュータ40のモニター上に表示される。トラック番号
欄81、時間表示欄82、名前記録欄83に、各楽曲に
対応するデータ単位であるトラックについての情報が表
示される。トラック番号欄81には各トラックのトラッ
ク番号が表示される。時間表示欄82には、各トラック
の演奏時間が記録される。また、名前記録欄83では、
各トラックのタイトル(楽曲名)等の文字情報の表示並
びに編集が行われる。スクロールバー84は、記録され
ているトラックの数が多く、1画面に表示しきれない場
合等に、表示されていないトラックを表示させるために
使用される。
The operation by the user via the personal computer 40 will be described. FIG. 4 shows a window 80 as an example of the operation screen. Window 80
Are displayed on the monitor of the personal computer 40 according to the user's request. In a track number column 81, a time display column 82, and a name record column 83, information on a track, which is a data unit corresponding to each song, is displayed. The track number column 81 displays the track number of each track. In the time display column 82, the performance time of each track is recorded. In the name record column 83,
Display and editing of character information such as the title (music name) of each track are performed. The scroll bar 84 is used to display tracks that are not displayed when the number of recorded tracks is large and cannot be displayed on one screen.

【0038】ディスク名欄85には、ディスク1に付さ
れたディスク名が表示される。また、残り時間表示欄8
6には、ディスク1において記録可能な残り時間が表示
される。ウインドウ80の左側には、各種の操作に係る
ボタン87が配置され、ボタン87を操作することで、
パーソナルコンピュータ40からMDレコーダ30に対
応する制御信号が発行される。例えば、最上段に配置さ
れた「POWER」と表示されたボタンを操作すること
で、MDレコーダ30の電源のON/OFF制御を行う
ことができる。同様に、ウインドウ80の左側に、トラ
ックすなわち楽曲を単位として記録されているオーディ
オデータの編集を行うための各種のアイコン88a,8
8b,88c,88d,88eが配置される。
The disc name column 85 displays the disc name assigned to the disc 1. Also, remaining time display column 8
6 shows the remaining recordable time on the disc 1. Buttons 87 related to various operations are arranged on the left side of the window 80. By operating the buttons 87,
A control signal corresponding to the MD recorder 30 is issued from the personal computer 40. For example, by operating a button labeled “POWER” arranged at the top, the power of the MD recorder 30 can be turned on / off. Similarly, on the left side of the window 80, various icons 88a and 8 for editing audio data recorded in units of tracks, that is, songs.
8b, 88c, 88d and 88e are arranged.

【0039】アイコン88aは、楽曲の移動、すなわち
シーケンシャル再生時における演奏順序を指示するアイ
コンである。アイコン88b,88cは、それぞれ、楽
曲の分割、結合を指示するアイコンである。アイコン8
8dは、楽曲の一部を消去するアイコンである。アイコ
ン88eは、楽曲の削除、すなわちトラックを単位とす
る消去を指示するアイコンである。これらの編集用のア
イコンを使用して、図4中のウインドウに表示される複
数の楽曲に対して編集作業を行うことが可能とされる。
The icon 88a is an icon for instructing movement of music, that is, the order of performance during sequential reproduction. The icons 88b and 88c are icons for instructing division and combination of music, respectively. Icon 8
8d is an icon for deleting a part of the music. The icon 88e is an icon for instructing deletion of a music piece, that is, deletion of a track as a unit. Using these editing icons, an editing operation can be performed on a plurality of songs displayed in the window in FIG.

【0040】次に、図5を参照して、ディスク1に記録
される圧縮符号化データを生成するための高能率符号化
処理について説明する。ここで、図5に示す構成は、例
えば、図2中のオーディオ圧縮エンコーダおよび伸張デ
コーダ14内に設けられる。ここでは、帯域分割符号化
(SBC)、適応変換符号化(ATC)および適応ビッ
ト割当ての各処理が施されることにより符号化処理がな
される。例えばサンプリング周波数が44.1kHzの
場合、入力端子100を介して0〜22kHzのPCM
データ信号が帯域分割フィルタ101に供給される。帯
域分割フィルタ101は、供給される信号を0〜11k
Hz帯域と11kHz〜22kHz帯域とに分割する。
11〜22kHz帯域の信号はMDCT(Modifi
ed Discrete Cosine Transf
orm)回路103およびブロック決定回路109、1
10、111に供給される。
Next, with reference to FIG. 5, a description will be given of a high-efficiency encoding process for generating compressed encoded data to be recorded on the disk 1. Here, the configuration shown in FIG. 5 is provided, for example, in the audio compression encoder and the expansion decoder 14 in FIG. Here, the encoding process is performed by performing each process of band division encoding (SBC), adaptive conversion encoding (ATC), and adaptive bit allocation. For example, when the sampling frequency is 44.1 kHz, a PCM of 0 to 22 kHz is input via the input terminal 100.
The data signal is supplied to the band division filter 101. The band division filter 101 converts the supplied signal from 0 to 11 k
The frequency band is divided into a Hz band and a 11 kHz to 22 kHz band.
Signals in the 11 to 22 kHz band are MDCT (Modify
ed Discrete Cosine Transf
orm) circuit 103 and block determination circuits 109, 1
10 and 111.

【0041】また、0kHz〜11kHz帯域の信号は
帯域分割フィルタ102に供給される。帯域分割フィル
タ102は、供給される信号を5. 5kHz〜11kH
z帯域と0〜5. 5kHz帯域とに分割する。5.5〜
11kHz帯域の信号はMDCT回路104およびブロ
ック決定回路109、110、111に供給される。ま
た、0〜5. 5kHz帯域の信号は、MDCT回路10
5およびブロック決定回路109、110、111に供
給される。帯域分割フィルタ101、102は、例えば
QMFフィルタ等を用いて構成することができる。ブロ
ック決定回路109は、供給される信号に基づいてブロ
ックサイズを決定し、決定したブロックサイズを示す情
報をMDCT回路103および出力端子113に供給す
る。
A signal in the 0 kHz to 11 kHz band is supplied to the band division filter 102. The band division filter 102 converts the supplied signal from 5.5 kHz to 11 kHz.
It is divided into a z band and a 0 to 5.5 kHz band. 5.5-
The signal in the 11 kHz band is supplied to the MDCT circuit 104 and the block decision circuits 109, 110, 111. Also, the signal in the 0-5.5 kHz band is transmitted to the MDCT circuit 10.
5 and the block determination circuits 109, 110, and 111. The band division filters 101 and 102 can be configured using, for example, a QMF filter or the like. The block determination circuit 109 determines a block size based on the supplied signal, and supplies information indicating the determined block size to the MDCT circuit 103 and the output terminal 113.

【0042】ブロック決定回路110は、供給される信
号に基づいてブロックサイズを決定し、決定したブロッ
クサイズを示す情報をMDCT回路104および出力端
子115に供給する。ブロック決定回路111は、供給
される信号に基づいてブロックサイズを決定し、決定し
たブロックサイズを示す情報をMDCT回路105お。
よび出力端子117に供給する。ブロックサイズブロッ
ク決定回路110、111、112は、供給される信号
の時間特性、周波数分布に応じて適応的にブロックサイ
ズ(ブロック長)を設定する。
The block determination circuit 110 determines a block size based on the supplied signal, and supplies information indicating the determined block size to the MDCT circuit 104 and the output terminal 115. The block determination circuit 111 determines a block size based on the supplied signal, and outputs information indicating the determined block size to the MDCT circuit 105 and the MDCT circuit 105.
And output terminal 117. The block size block determination circuits 110, 111, 112 adaptively set the block size (block length) according to the time characteristics and frequency distribution of the supplied signal.

【0043】MDCT回路103、104、105は、
供給される信号に基づいてMDCT処理を行い、MDC
T係数データまたは周波数軸上のスペクトルデータを生
成する。MDCT回路103が生成する高域のMDCT
係数データまたは周波数軸上のスペクトルデータは、ブ
ロックフローティングの有効性を考慮して臨界帯域幅を
細分化する処理を施された後に適応ビット割当符号化回
路106およびビット割当算出回路118に供給され
る。MDCT回路104が生成する中域のMDCT係数
データまたは周波数軸上のスペクトルデータは、ブロッ
クフローティングの有効性を考慮して臨界帯域幅を細分
化する処理を施された後に適応ビット割当符号化回路1
07およびビット割当算出回路118に供給される。
The MDCT circuits 103, 104, 105
MDCT processing is performed based on the supplied signal, and MDC
Generate T coefficient data or spectrum data on the frequency axis. High-frequency MDCT generated by MDCT circuit 103
The coefficient data or the spectrum data on the frequency axis is supplied to the adaptive bit allocation encoding circuit 106 and the bit allocation calculating circuit 118 after being subjected to a process of subdividing the critical bandwidth in consideration of the effectiveness of block floating. . The mid-range MDCT coefficient data or the spectrum data on the frequency axis generated by the MDCT circuit 104 is subjected to a process of subdividing the critical bandwidth in consideration of the effectiveness of block floating, and then the adaptive bit allocation encoding circuit 1
07 and the bit allocation calculation circuit 118.

【0044】MDCT回路105が生成する低域のMD
CT係数データまたは周波数軸上のスペクトルデータ
は、臨界帯域(クリティカルバンド)毎にまとめる処理
を施された後に適応ビット割当符号化回路108および
ビット割当算出回路118に供給される。ここで、臨界
帯域とは、人間の聴覚特性を考慮して分割された周波数
帯域であり、ある純音の周波数近傍の同じ強さの狭帯域
バンドノイズによって当該純音がマスクされる時に、当
該狭帯域バンドノイズの帯域のことである。臨界帯域
は、高域ほど帯域幅が広くなるという性質がある。0〜
22kHzの全周波数帯域は、例えば25のクリティカ
ルバンドに分割されている。
The low-frequency MD generated by the MDCT circuit 105
The CT coefficient data or the spectrum data on the frequency axis is subjected to a process of summarizing for each critical band (critical band), and then supplied to the adaptive bit allocation encoding circuit 108 and the bit allocation calculating circuit 118. Here, the critical band is a frequency band divided in consideration of human auditory characteristics, and when the pure sound is masked by narrow band noise of the same strength near the frequency of a certain pure sound, the narrow band is It is the band of band noise. The critical band has a property that the bandwidth increases as the frequency increases. 0 to
The entire frequency band of 22 kHz is divided into, for example, 25 critical bands.

【0045】ビット割当算出回路118は、供給される
MDCT係数データまたは周波数軸上のスペクトルデー
タ、およびブロックサイズ情報に基づいて、後述するよ
うなマスキング効果等を考慮して上述の臨界帯域および
ブロックフローティングを考慮した各分割帯域毎のマス
キング量、エネルギーおよび或いはピーク値等を計算
し、計算結果に基づいて各帯域毎にブロックフロ−ティ
ングの状態を示すスケ−ルファクタ、および割当てビッ
ト数を計算する。計算された割当てビット数は、適応ビ
ット割当符号化回路106、107、108に供給され
る。以下の説明において、ビット割当の単位とされる各
分割帯域を単位ブロックと表記する。
The bit allocation calculating circuit 118 performs the above-mentioned critical band and block floating based on the supplied MDCT coefficient data or spectrum data on the frequency axis and the block size information in consideration of the masking effect and the like described later. , The masking amount, energy and / or peak value, etc., of each divided band are calculated, and a scale factor indicating the state of block floating and the number of allocated bits are calculated for each band based on the calculation result. The calculated number of allocated bits is supplied to adaptive bit allocation coding circuits 106, 107, and 108. In the following description, each divided band which is a unit of bit allocation is referred to as a unit block.

【0046】適応ビット割当符号化回路106は、ブロ
ック決定回路109から供給されるブロックサイズ情
報、ビット割当算出回路118から供給される割当ビッ
ト数および正規化情報としてのスケールファクタ情報に
応じて、MDCT回路103から供給されるスペクトル
データまたはMDCT係数データを再量子化(正規化し
て量子化)する処理を行う。かかる処理の結果として、
高能率符号化データが生成される。この高能率符号化は
演算器120に供給される。適応ビット割当符号化回路
107は、ブロック決定回路110から供給されるブロ
ックサイズ情報、ビット割当算出回路118から供給さ
れる割当ビット数およびスケールファクタ情報に応じ
て、MDCT回路104から供給されるスペクトルデー
タまたはMDCT係数データを再量子化する処理を行
う。かかる処理の結果として、高能率符号化データが生
成される。この高能率符号化データが演算器121に供
給される。
The adaptive bit allocation encoding circuit 106 performs MDCT processing according to the block size information supplied from the block determination circuit 109, the number of allocated bits supplied from the bit allocation calculation circuit 118, and the scale factor information as normalization information. A process of requantizing (normalizing and quantizing) the spectrum data or MDCT coefficient data supplied from the circuit 103 is performed. As a result of such processing,
Highly efficient encoded data is generated. This high efficiency coding is supplied to the arithmetic unit 120. The adaptive bit allocation encoding circuit 107 receives the spectrum data supplied from the MDCT circuit 104 according to the block size information supplied from the block determination circuit 110, the number of allocated bits and the scale factor information supplied from the bit allocation calculation circuit 118. Alternatively, a process of requantizing the MDCT coefficient data is performed. As a result of such processing, highly efficient encoded data is generated. This highly efficient encoded data is supplied to the arithmetic unit 121.

【0047】適応ビット割当符号化回路108は、ブロ
ック決定回路110から供給されるブロックサイズ情
報、ビット割り当て算出回路118から供給される割当
ビット数およびスケールファクタ情報に応じて、MDC
T回路105から供給されるスペクトルデータまたはM
DCT係数データを再量子化する。かかる処理の結果と
して、高能率符号化データが生成される。この高能率符
号化データは演算器122に供給される。正規化情報変
更回路119、および演算器120、121、122に
ついては後述する。
The adaptive bit allocation encoding circuit 108 determines the MDC according to the block size information supplied from the block determination circuit 110, the allocated bit number and the scale factor information supplied from the bit allocation calculation circuit 118.
Spectrum data supplied from the T circuit 105 or M
The DCT coefficient data is requantized. As a result of such processing, highly efficient encoded data is generated. This highly efficient encoded data is supplied to the arithmetic unit 122. The normalization information change circuit 119 and the computing units 120, 121, 122 will be described later.

【0048】図6に、MDCT回路103,104,1
05に供給される、各帯域毎のデータの例を示す。ブロ
ック決定回路109,110,111の動作により、帯
域分割フィルタ101、102から出力される計3個の
データについて、各帯域毎について独立に直交変換ブロ
ックサイズを設定することができると共に、信号の時間
特性、周波数分布等により時間分解能を切り換えること
が可能とされている。すなわち、信号が時間的に準定常
的である場合には、図6Aに示すような、直交変換ブロ
ックサイズを例えば11.6msと大きくするLong
Modeが用いられる。
FIG. 6 shows the MDCT circuits 103, 104, 1
5 shows an example of data supplied for each band, which is supplied to the network 05. By the operation of the block determination circuits 109, 110, and 111, the orthogonal transform block size can be set independently for each band for a total of three data output from the band division filters 101 and 102, and the signal time It is possible to switch the time resolution according to characteristics, frequency distribution, and the like. That is, when the signal is quasi-stationary in time, Long as the orthogonal transform block size is increased to, for example, 11.6 ms as shown in FIG. 6A.
Mode is used.

【0049】一方、信号が非定常的である場合には、直
交変換ブロックサイズをLongMode時に比べて2
分割または4分割とするモードが用いられる。より具体
的には、全てを4分割して例えば2.9msとするSh
ort Mode(図6B参照)、或いは、一部を2分
割して例えば5.8msとし、他の一部を4分割して例
えば2.9msとするMiddleMode−a(図6
C参照)または、Middle Mode−b(図6D
参照)が用いられる。このように時間分解能を様々に設
定することにより、実際の複雑な入力信号に適応できる
ようになされる。
On the other hand, when the signal is non-stationary, the orthogonal transform block size is two times larger than in the Long Mode.
A mode of dividing or dividing into four is used. More specifically, Sh is divided into four parts, for example, 2.9 ms.
middle Mode-a (see FIG. 6B), or a Middle Mode-a which divides a part into two, for example, 5.8 ms, and divides another part into four, for example, 2.9 ms.
C) or Middle Mode-b (FIG. 6D
) Is used. By setting the time resolution variously in this way, it is possible to adapt to an actual complicated input signal.

【0050】回路規模等に係る制約が小さい場合には、
直交変換ブロックサイズの分割をさらに複雑なものとす
ることにより、実際の入力信号をより適切に処理できる
ことは明白である。上述したようなブロックサイズは、
ブロック決定回路109,110,111によって決定
され、決定されたブロックサイズの情報はMDCT回路
103,104,105およびビット割り当て算出回路
118に供給されると共に、出力端子113、115、
117を介して出力される。
When the restriction on the circuit scale and the like is small,
Obviously, by making the division of the orthogonal transform block size more complicated, the actual input signal can be more appropriately processed. The block size as described above is
The block size information determined by the block determination circuits 109, 110, 111 is supplied to the MDCT circuits 103, 104, 105 and the bit allocation calculation circuit 118, and the output terminals 113, 115,
It is output via 117.

【0051】次に、図7を参照して、ビット割当て算出
回路118について詳細に説明する。入力端子301を
介して、MDCT回路103、104、105からの周
波数軸上のスペクトルデータまたはMDCT係数、およ
びブロック決定回路109、110、111からのブロ
ックサイズ情報がエネルギー算出回路302に供給され
る。エネルギー算出回路302は、例えば当該単位ブロ
ック内での各振幅値の総和を計算する等の方法で単位ブ
ロック毎のエネルギーを計算する。なお、エネルギー算
出回路302の代わりに振幅値のピーク値、平均値等を
計算する構成を設け、振幅値のピーク値、平均値等の計
算値に基づいてビット割当て処理を行うようしても良
い。
Next, the bit allocation calculating circuit 118 will be described in detail with reference to FIG. Through the input terminal 301, spectrum data or MDCT coefficients on the frequency axis from the MDCT circuits 103, 104, and 105 and block size information from the block determination circuits 109, 110, and 111 are supplied to the energy calculation circuit 302. The energy calculation circuit 302 calculates the energy of each unit block by, for example, calculating the sum of the amplitude values in the unit block. Note that a configuration for calculating a peak value, an average value, or the like of the amplitude value may be provided instead of the energy calculation circuit 302, and the bit allocation processing may be performed based on the calculated value of the peak value, the average value, or the like of the amplitude value. .

【0052】エネルギー算出回路302の出力の一例を
図8に示す。図8では、各バンド毎の総和値のスペクト
ルSBを、先端に丸を付した縦方向の線分によって示
す。ここで、横軸が周波数、縦軸が信号強度をそれぞれ
示す。なお、図示が煩雑となるのを避けるため、図8で
は、単位ブロックによる分割数を12ブロック(B1〜
B12)とし、B12のスペクトルのみに符号「SB」
を付した。
FIG. 8 shows an example of the output of the energy calculation circuit 302. In FIG. 8, the spectrum SB of the total value of each band is indicated by a vertical line segment with a circle at the tip. Here, the horizontal axis indicates frequency, and the vertical axis indicates signal strength. Note that, in order to avoid complicating the drawing, in FIG.
B12), and the code “SB” is assigned to only the spectrum of B12.
Is attached.

【0053】また、エネルギー算出回路302は、単位
ブロックのブロックフローティングの状態を示す正規化
情報であるスケールファクタ値を決定する処理を行う。
具体的には、例えばあらかじめスケールファクタ値の候
補として幾つかの正の値を用意し、それらの内、単位ブ
ロック内のスペクトルデータ又はMDCT係数の絶対値
の最大値以上の値をとるものの中で最小のものを当該単
位ブロックのスケールファクタ値として採用する。スケ
ールファクタ値の候補は、実際の値と対応した形で、例
えば数ビットを用いて番号付けを行ない、その番号を図
示しないROM(Read Only Memory) 等に記憶させてお
けば良い。この際に、スケールファクタ値の候補は、番
号順に例えば2dBの間隔での値を持つように規定して
おく。ある単位ブロックについて採用されたスケールフ
ァクタ値に付される番号がサブ情報として用いられ、当
該単位ブロックについてのスケールファクタ情報とされ
る。
Further, the energy calculation circuit 302 performs a process of determining a scale factor value which is normalization information indicating a block floating state of the unit block.
Specifically, for example, some positive values are prepared in advance as scale factor value candidates, and among those taking values equal to or more than the maximum value of the absolute value of the spectral data or MDCT coefficient in the unit block, among them, The smallest one is adopted as the scale factor value of the unit block. The scale factor value candidates may be numbered using, for example, several bits in a form corresponding to the actual value, and the number may be stored in a ROM (Read Only Memory) (not shown) or the like. At this time, it is defined that the candidates for the scale factor value have values at intervals of, for example, 2 dB in numerical order. The number assigned to the scale factor value adopted for a certain unit block is used as sub-information, and is used as the scale factor information for the unit block.

【0054】エネルギー算出回路302の出力すなわち
スペクトルSBの各値は、畳込みフイルタ回路303に
送られる。畳込みフイルタ回路303は、例えば、入力
データを順次遅延させる複数の遅延素子と、これら遅延
素子からの出力にフイルタ係数(重み付け関数)を乗算
する複数の乗算器と、各乗算器出力の総和をとる総和加
算器とから構成することができる。畳込みフイルタ回路
303は、スペクトルSBのマスキングにおける影響を
考慮するための、スペクトルSBに所定の重み付け関数
を掛けて加算するような畳込み(コンボリユーション)
処理を施す。この畳込み処理により、図8中で点線で示
す部分の総和が計算される。
The output of the energy calculation circuit 302, that is, each value of the spectrum SB is sent to the convolution filter circuit 303. The convolution filter circuit 303 includes, for example, a plurality of delay elements for sequentially delaying input data, a plurality of multipliers for multiplying outputs from these delay elements by a filter coefficient (weighting function), and a sum of outputs of the respective multipliers. And a total sum adder. The convolution filter circuit 303 performs convolution (convolution) such that the spectrum SB is multiplied by a predetermined weighting function and added in order to consider the influence on the masking of the spectrum SB.
Perform processing. By this convolution processing, the sum of the parts shown by the dotted lines in FIG. 8 is calculated.

【0055】図7に戻り、畳込みフイルタ回路303の
出力は演算器304に供給される。演算器304には、
さらに、許容関数(マスキングレベルを表現する関数)
が(n−ai)関数発生回路305から供給される。演
算器304は、許容関数に従って、畳込みフイルタ回路
303によって畳み込まれた領域における、許容可能な
ノイズレベルに対応するレベルαを計算する。ここで、
許容可能なノイズレベル(許容ノイズレベル)に対応す
るレベルαとは、後述するように、逆コンボリユーショ
ン処理を行うことによって、クリテイカルバンドの各バ
ンド毎の許容ノイズレベルとなるようなレベルである。
レベルαの算出値は、許容関数を増減させることによっ
て制御される。
Referring back to FIG. 7, the output of the convolution filter circuit 303 is supplied to the arithmetic unit 304. The arithmetic unit 304 includes:
In addition, a tolerance function (a function that expresses the masking level)
Is supplied from the (n-ai) function generation circuit 305. The arithmetic unit 304 calculates a level α corresponding to an allowable noise level in the area convolved by the convolution filter circuit 303 according to the allowable function. here,
The level α corresponding to the allowable noise level (allowable noise level) is a level which becomes an allowable noise level for each band of the critical band by performing inverse convolution processing as described later. is there.
The calculated value of the level α is controlled by increasing or decreasing the allowable function.

【0056】すなわち、許容ノイズレベルに対応するレ
ベルαは、クリテイカルバンドのバンドの低域から順に
与えられる番号をiとすると、次の式(1)で求めるこ
とができる。
That is, the level α corresponding to the allowable noise level can be obtained by the following equation (1), where i is a number sequentially given from the lower band of the critical band.

【0057】α=S−(n−ai) (1) 式(1)において、n,aは定数でa>0、Sは畳込み
処理されたスペクトルの強度であり、式(1)中(n−
ai)が許容関数となる。一例としてn=38,a=1
とすることができる。
Α = S− (n−ai) (1) In the equation (1), n and a are constants and a> 0, and S is the intensity of the convolved spectrum. n-
ai) is an allowable function. As an example, n = 38, a = 1
It can be.

【0058】演算器304によって計算されるレベルα
が割算器306に伝送される。割算器306は、レベル
αを逆コンボリユーションする処理を行い、その結果と
してレベルαからマスキングスペクトルを生成する。こ
のマスキングスペクトルが許容ノイズスペクトルとな
る。なお、逆コンボリユーション処理を行う場合、一般
的には複雑な演算が行われる必要があるが、この発明の
一実施形態では、簡略化した割算器306を用いて逆コ
ンボリユーションを行っている。マスキングスペクトル
は、合成回路307に供給される。合成回路307に
は、さらに、後述するような最小可聴カーブRCを示す
データが最小可聴カーブ発生回路312から供給され
る。
Level α calculated by arithmetic unit 304
Is transmitted to the divider 306. The divider 306 performs a process of deconvolving the level α, and generates a masking spectrum from the level α as a result. This masking spectrum becomes an allowable noise spectrum. In general, when performing inverse convolution processing, complicated operations need to be performed. However, in one embodiment of the present invention, inverse convolution is performed using a simplified divider 306. ing. The masking spectrum is supplied to the synthesis circuit 307. The synthesizing circuit 307 is further supplied with data indicating the minimum audible curve RC as described later from the minimum audible curve generation circuit 312.

【0059】合成回路307は、割算器306の出力で
あるマスキングスペクトルと最小可聴カーブRCのデー
タとを合成することにより、マスキングスペクトルを生
成する。生成されるマスキングスペクトルが減算器30
8に供給される。減算器308には、さらに、エネルギ
ー検出回路302の出力、すなわち帯域毎のスペクトル
SBが遅延回路309によってタイミングを調整された
上で供給される。減算器308は、マスキングスペクト
ルとスペクトルSBとに基づく減算処理を行う。
The combining circuit 307 combines the masking spectrum output from the divider 306 with the data of the minimum audible curve RC to generate a masking spectrum. The generated masking spectrum is subtracted by the subtractor 30.
8 is supplied. The output of the energy detection circuit 302, that is, the spectrum SB for each band, is supplied to the subtracter 308 after the timing is adjusted by the delay circuit 309. The subtractor 308 performs a subtraction process based on the masking spectrum and the spectrum SB.

【0060】かかる処理の結果として、ブロック毎のス
ペクトルSBの、マスキングスペクトルのレベル以下の
部分がマスキングされる。図9に、マスキングの一例を
示す。スペクトルSBにおける、マスキングスペクトル
のレベル(MSと表記する)以下の部分がマスキングさ
れていることがわかる。なお、図示が煩雑となるのを避
けるため、図9中ではB12においてのみ、スペクトル
に符号「SB」を付すと共にマスキングスペクトルのレ
ベルに符号「MS」を付した。
As a result of this processing, a portion of the spectrum SB for each block which is lower than the level of the masking spectrum is masked. FIG. 9 shows an example of masking. It can be seen that the portion below the level (denoted as MS) of the masking spectrum in the spectrum SB is masked. In order to avoid complicating the drawing, in FIG. 9, the symbol “SB” is assigned to the spectrum and the symbol “MS” is assigned to the level of the masking spectrum only at B12.

【0061】雑音絶対レベルが最小可聴カーブRC以下
ならばその雑音は人間には聞こえないことになる。最小
可聴カーブは、コーデイングが同じであっても例えば再
生時の再生ボリユームの違いによって異なる。但し、実
際のデジタルシステムでは、例えば16ビットダイナミ
ックレンジへの音楽データの入り方にはさほど違いがな
いので、例えば4kHz付近の最も耳に聞こえやすい周
波数帯域の量子化雑音が聞こえないとすれば、他の周波
数帯域ではこの最小可聴カーブのレベル以下の量子化雑
音は聞こえないと考えられる。
If the absolute noise level is below the minimum audible curve RC, the noise is inaudible to humans. The minimum audible curve differs depending on, for example, the reproduction volume at the time of reproduction even if the coding is the same. However, in an actual digital system, for example, there is not much difference in how music data enters a 16-bit dynamic range. It is considered that quantization noise below the level of the minimum audible curve is not audible in other frequency bands.

【0062】従って、例えばシステムの持つワードレン
グスの4kHz付近の雑音が聞こえないような使い方を
する場合、最小可聴カーブRCとマスキングスペクトル
MSとを合成することによって許容ノイズレベルを得る
ようにすれば、この場合の許容ノイズレベルは図10中
の斜線で示す部分となる。なお、ここでは、最小可聴カ
ーブの4kHzのレベルを例えば20ビット相当の最低
レベルに合わせている。図10では、各ブロック内の水
平方向の実線としてSB、各ブロック内の水平方向の点
線としてMSをそれぞれ示した。但し、図示が煩雑とな
るのを避けるため、図10ではB12のスペクトルのみ
について符号「SB」、「MS」を付した。また、図1
0では、信号スペクトルSSを一点鎖線で示した。
Therefore, for example, when the system is used so that noise around 4 kHz of the word length of the system cannot be heard, an allowable noise level is obtained by synthesizing the minimum audible curve RC and the masking spectrum MS. The permissible noise level in this case is indicated by the hatched portion in FIG. Here, the 4 kHz level of the minimum audible curve is adjusted to the lowest level corresponding to, for example, 20 bits. In FIG. 10, SB is shown as a horizontal solid line in each block, and MS is shown as a horizontal dotted line in each block. However, in order to avoid complicating the illustration, in FIG. FIG.
At 0, the signal spectrum SS is indicated by a dashed line.

【0063】図7に戻り、減算器308の出力は許容雑
音補正回路310に供給される。許容雑音補正回路31
0は、例えば等ラウドネスカーブのデータ等に基づい
て、減算器308の出力における許容雑音レベルを補正
する。すなわち、許容雑音補正回路310は、上述した
マスキング、聴覚特性等の様々なパラメータに基いて、
各単位ブロックに対する割当ビットを算出する。許容雑
音補正回路310の出力は、出力端子311を介して、
ビット割当算出回路118の最終的な出力データとして
出力される。ここで、等ラウドネスカーブとは、人間の
聴覚特性に関する特性曲線であり、例えば1kHzの純
音と同じ大きさに聞こえる各周波数での音の音圧を求め
て曲線で結んだもので、ラウドネスの等感度曲線とも呼
ばれる。
Referring back to FIG. 7, the output of the subtracter 308 is supplied to the allowable noise correction circuit 310. Allowable noise correction circuit 31
A value of 0 corrects the allowable noise level at the output of the subtractor 308 based on, for example, data of an equal loudness curve. That is, the permissible noise correction circuit 310 uses the various parameters, such as the above-described masking and auditory characteristics,
The allocated bits for each unit block are calculated. The output of the allowable noise correction circuit 310 is output via an output terminal 311.
It is output as final output data of the bit allocation calculation circuit 118. Here, the equal loudness curve is a characteristic curve relating to human auditory characteristics. For example, the loudness curve is obtained by calculating the sound pressure of sound at each frequency that sounds as loud as the pure tone of 1 kHz, and connecting the curves with each other. Also called a sensitivity curve.

【0064】また、この等ラウドネスカーブは、図10
に示した最小可聴カーブRCと同じ曲線を描く。この等
ラウドネスカーブにおいては、例えば4kHz付近では
1kHzのところより音圧が8〜10dB下がっても1
kHzと同じ大きさに聞こえ、逆に、50Hz付近では
1kHzでの音圧よりも約15dB高くないと同じ大き
さに聞こえない。このため、最小可聴カーブRCのレベ
ルを越える雑音(許容ノイズレベル)が等ラウドネスカ
ーブに沿った周波数特性を持つようにすれば、その雑音
が人間に聞こえないようにすることができる。
The equal loudness curve is shown in FIG.
The same curve as the minimum audible curve RC shown in FIG. In this equal loudness curve, for example, around 4 kHz, even if the sound pressure falls by 8 to 10 dB from the place of 1 kHz, it is 1
It sounds the same size as kHz, and conversely, it does not sound the same at around 50 Hz unless it is about 15 dB higher than the sound pressure at 1 kHz. Therefore, if noise exceeding the level of the minimum audible curve RC (allowable noise level) has a frequency characteristic along the equal loudness curve, the noise can be inaudible to humans.

【0065】等ラウドネスカーブを考慮して許容ノイズ
レベルを補正することは、人間の聴覚特性に適合してい
ることがわかる。以上のように、ビット割当算出回路1
18では、メイン情報としての直交変換出力スペクトル
をサブ情報によって処理したデータと、サブ情報として
のブロックフローティングの状態を示すスケールファク
タおよび語調を示すワードレンクスが得られる。これら
の情報に基づいて、図5中の適応ビット符号化回路10
6、107、108が再量子化を行って、符号化フォー
マットに従う高能率符号化データを生成する。
It can be seen that the correction of the allowable noise level in consideration of the equal loudness curve is suitable for human auditory characteristics. As described above, the bit allocation calculation circuit 1
In step 18, data obtained by processing the orthogonal transform output spectrum with the sub-information as main information, and a scale factor indicating a block floating state and a word-lens indicating a word tone as the sub-information are obtained. Based on these pieces of information, the adaptive bit encoding circuit 10 shown in FIG.
6, 107 and 108 perform requantization to generate highly efficient encoded data according to the encoding format.

【0066】図5に戻り、正規化情報変更回路119に
ついて説明する。上述したように、エネルギー算出回路
302によって決定されるスケールファクタ情報を操作
することにより、例えば2dB毎のレベル調整を行うこ
とができる。正規化情報変更回路119は、スケールフ
ァクタ情報の変更に係る値を生成し、生成した値をそれ
ぞれ、演算器120、121、122に供給する。演算
器120は、121、122は、それぞれ、適応ビット
割当符号化回路106、107、108から供給される
符号化データ中のスケールファクタ情報に、正規化情報
変更回路119から供給される値を加算する。但し、正
規化情報変更回路119から出力される値が負の場合
は、演算器120、121、122は減算器として作用
するものとする。この際の加算結果については、フォー
マットで定められたスケールファクタの数値の範囲内に
収まるような制限を行う。
Returning to FIG. 5, the normalization information change circuit 119 will be described. As described above, by operating the scale factor information determined by the energy calculation circuit 302, it is possible to perform level adjustment for every 2 dB, for example. The normalization information change circuit 119 generates a value related to the change of the scale factor information, and supplies the generated values to the computing units 120, 121, and 122, respectively. The arithmetic unit 120 adds the value supplied from the normalization information change circuit 119 to the scale factor information in the encoded data supplied from the adaptive bit allocation encoding circuits 106, 107 and 108, respectively. I do. However, when the value output from the normalization information change circuit 119 is negative, the arithmetic units 120, 121, and 122 operate as subtractors. The addition result at this time is restricted so as to be within the range of the scale factor value defined in the format.

【0067】なお、スケールファクタ情報に加算すべき
値として、正規化情報変更回路119が全単位ブロック
に対して同一の値を出力する場合にはレベル調整処理が
行われるが、正規化情報変更回路119が単位ブロック
毎に異なる値を出力するようにすれば、例えばフィルタ
処理等を実現できる。フィルタ処理等を行う場合には、
正規化情報変更回路119は、スケールファクタ情報に
加算すべき値と、その値が加算されるべきスケールファ
クタ情報をに係る単位ブロックの番号との組を出力す
る。以上のような正規化情報調整処理は、後述する復号
化の場合に実現することも可能である。
When the normalization information change circuit 119 outputs the same value to all unit blocks as a value to be added to the scale factor information, level adjustment processing is performed. If the unit 119 outputs a different value for each unit block, for example, a filtering process or the like can be realized. When performing filter processing, etc.
The normalization information change circuit 119 outputs a set of a value to be added to the scale factor information and a unit block number related to the scale factor information to which the value is to be added. The above-described normalization information adjustment processing can also be realized in the case of decoding described later.

【0068】次に、高能率符号化データの符号化フォー
マットについて、図11を参照して説明する。左側に示
した数値0,1,2,‥‥,211はバイト数を表して
おり、この一例では212バイトを1フレームの単位と
している。先頭の0バイト目の位置には、図5中のブロ
ック決定回路109、110、111において決定され
た、各帯域のブロックサイズ情報を記録する。次の1バ
イト目の位置には、記録する単位ブロックの個数の情報
を記録する。例えば高域側になる程、ビット割当算出回
路118によってビット割当が0とされて記録が不必要
となる場合が多いため、このような状況に対応するよう
に単位ブロックの個数を設定することにより、聴感上の
影響が大きい中低域に多くのビットを配分するようにな
されている。それと共に、かかる1バイト目の位置には
ビット割当情報の2重書きを行なっている単位ブロック
の個数、及びスケールファクタ情報の2重書きを行なっ
ている単位ブロックの個数が記録される。
Next, the encoding format of the highly efficient encoded data will be described with reference to FIG. Numerical values 0, 1, 2,..., 211 shown on the left side represent the number of bytes. In this example, 212 bytes are used as a unit of one frame. Block size information of each band determined by the block determination circuits 109, 110, and 111 in FIG. Information on the number of unit blocks to be recorded is recorded at the next byte position. For example, in many cases, the higher the frequency side, the bit allocation is calculated by the bit allocation calculation circuit 118 to be 0, and recording is unnecessary. Therefore, by setting the number of unit blocks to correspond to such a situation, Many bits are allocated to the middle and low frequencies, which have a great effect on hearing. At the same time, in the position of the first byte, the number of unit blocks in which bit allocation information is double-written and the number of unit blocks in which scale factor information is double-written are recorded.

【0069】2重書きとは、エラー訂正用に、あるバイ
ト位置に記録されたデータと同一のデータを他の場所に
記録する方法である。2重書きされるデータの量を多く
する程、エラーに対する強度が向上するが、2重書きさ
れるデータの量を少なくする程、スペクトラムデータに
使用できるデータ容量が多くなる。この符号化フォーマ
ットの一例では、ビット割当情報、スケールファクタ情
報のそれぞれについて独立に2重書きを行なう単位ブロ
ックの個数を設定することにより、エラーに対する強度
と、スペクトラムデータを記録するために使用されるビ
ット数とを適切なものとするようにしている。なお、そ
れぞれの情報について、規定されたビット内でのコード
と単位ブロックとの個数の対応は、あらかじめフォーマ
ットとして定めている。
The double writing is a method of recording the same data as the data recorded at a certain byte position in another location for error correction. The greater the amount of double-written data, the higher the strength against errors. However, the smaller the amount of double-written data, the greater the data capacity available for spectrum data. In one example of this encoding format, the number of unit blocks to be double-written is set independently for each of the bit allocation information and the scale factor information, so that it is used to record the strength against an error and the spectrum data. The number of bits is made appropriate. Note that for each piece of information, the correspondence between the number of codes and unit blocks in the prescribed bits is predetermined as a format.

【0070】1バイト目の位置の8ビットにおける記録
内容の一例を図12に示す。ここでは、最初の3ビット
を実際に記録される単位ブロックの個数の情報とし、後
続の2ビットをビット割当情報の2重書きを行なってい
る単位ブロックの個数の情報とし、最後の3ビットをス
ケールファクタ情報の2重書きを行なっている単位ブロ
ックの個数の情報とする。
FIG. 12 shows an example of the recorded contents of 8 bits at the position of the first byte. Here, the first three bits are information on the number of unit blocks to be actually recorded, the subsequent two bits are information on the number of unit blocks in which bit allocation information is double-written, and the last three bits are information. This is information on the number of unit blocks for which double writing of scale factor information is performed.

【0071】図12において、2バイト目からの位置に
は、単位ブロックのビット割当情報が記録される。ビッ
ト割当情報の記録のために、単位ブロック1個当たり例
えば4ビットが使用される。これにより、0番目の単位
ブロックから順番に記録される単位ブロックの個数分の
ビット割当情報が記録されることになる。ビット割当情
報のデータの後に、各単位ブロックのスケールファクタ
情報が記録される。スケールファクタ情報の記録のため
に、単位ブロック1個当たり例えば6ビットが使用され
る。これにより、0番目の単位ブロックから順番に記録
される単位ブロックの個数分のスケールファクタ情報が
記録される。
In FIG. 12, bit allocation information of a unit block is recorded at a position from the second byte. For recording bit allocation information, for example, 4 bits are used per unit block. As a result, bit allocation information for the number of unit blocks recorded in order from the 0th unit block is recorded. After the data of the bit allocation information, the scale factor information of each unit block is recorded. For recording scale factor information, for example, 6 bits are used per unit block. As a result, scale factor information for the number of unit blocks recorded in order from the 0th unit block is recorded.

【0072】スケールファクタ情報の後に、単位ブロッ
ク内のスペクトラムデータが記録される。スペクトラム
データは、0番目の単位ブロックより順番に、実際に記
録させる単位ブロックの個数分記録される。各単位ブロ
ック毎に何本のスペクトラムデータが存在するかは、あ
らかじめフォーマットで定められているので、上述した
ビット割当情報によりデータの対応をとることが可能と
なる。なお、ビット割当が0の単位ブロックについては
記録を行なわない。
After the scale factor information, the spectrum data in the unit block is recorded. The spectrum data is recorded in order from the 0th unit block in the number of unit blocks to be actually recorded. The number of pieces of spectrum data that exist in each unit block is determined in advance by the format, so that it is possible to correspond to the data by the above-described bit allocation information. Note that recording is not performed on a unit block having a bit allocation of 0.

【0073】このスペクトラム情報の後に、上述したス
ケールファクタ情報の2重書き、およびビット割当情報
の2重書きを行なう。この2重書きの記録方法は、個数
の対応を図11に示した2重書きの情報に対応させるだ
けで、その他の点については上述のスケールファクタ情
報、およびビット割当情報の記録と同様である。最後の
バイトすなわち211バイト目、およびその1バイト前
の位置すなわち210バイト目には、それぞれ、0バイ
ト目と1バイト目の情報が2重書きされる。これら2バ
イト分の2重書きはフォーマットとして定められてお
り、スケールファクタ情報の2重書きやビット割当情報
の2重書きのような、2重書き記録の可変の設定はでき
ない。
After the spectrum information, the above-described double writing of the scale factor information and the double writing of the bit allocation information are performed. This double-write recording method is the same as the above-described recording of the scale factor information and the bit allocation information, except that the correspondence between the numbers corresponds to the double-write information shown in FIG. . In the last byte, that is, the 211th byte, and the position before the 1st byte, that is, the 210th byte, the information of the 0th byte and the information of the 1st byte are respectively double-written. The double writing for these two bytes is defined as a format, and variable setting of double writing recording such as double writing of scale factor information and double writing of bit allocation information cannot be performed.

【0074】次に、高能率符号化データを復号化する復
号化処理について説明する。例えば、オーディオ圧縮エ
ンコーダおよび伸張デコーダ14内に設けられる復号化
処理系の構成の一例を図13に示す。高能率符号化デー
タは、入力端子707を介して演算器710に供給され
る。また、符号化処理において使用されたブロックサイ
ズ情報、すなわち図5中の出力端子113、115、1
17の出力信号と等価のデータが入力端子708に供給
される。また、正規化情報変更回路709は、各単位ブ
ロックのスケールファクタ情報に加算または減算すべき
値を生成する。
Next, a decoding process for decoding highly efficient encoded data will be described. For example, FIG. 13 shows an example of a configuration of a decoding processing system provided in the audio compression encoder and the expansion decoder 14. The highly efficient encoded data is supplied to the arithmetic unit 710 via the input terminal 707. Also, the block size information used in the encoding process, that is, the output terminals 113, 115, 1 in FIG.
Data equivalent to the 17 output signal is supplied to the input terminal 708. Further, the normalization information change circuit 709 generates a value to be added or subtracted from the scale factor information of each unit block.

【0075】演算器710は、さらに、正規化情報変更
回路709から数値データを供給される。演算器710
は、供給される高能率符号化データ中のスケールファク
タ情報に対して、正規化情報変更回路709から供給さ
れる数値データを加算する。但し、正規化情報変更回路
709から供給される数値データが負の数の場合は、演
算器710は減算器として作用するものとする。演算器
710の出力は、適応ビット割当復号化回路706、お
よび出力端子711に供給される。
The arithmetic unit 710 is further supplied with numerical data from the normalization information change circuit 709. Arithmetic unit 710
Adds the numerical data supplied from the normalization information change circuit 709 to the scale factor information in the supplied high efficiency encoded data. However, when the numerical data supplied from the normalization information change circuit 709 is a negative number, the arithmetic unit 710 acts as a subtractor. The output of the arithmetic unit 710 is supplied to the adaptive bit allocation decoding circuit 706 and the output terminal 711.

【0076】適応ビット割当復号化回路706は、適応
ビット割当情報を参照してビット割当てを解除する処理
を、高域、中域、低域の各帯域について行う。高域、中
域、低域のそれぞれに対する適応ビット割当て復号化回
路706の出力は、逆直交変換回路703、704、7
05に供給される。逆直交変換回路703、704、7
05は、供給されるデータを逆直交変換処理する。これ
により、周波数軸上の信号が時間軸上の信号に変換され
る。逆直交変換回路703、704、705の出力であ
る、部分帯域の時間軸上信号は、帯域合成フィルタ70
1、702によって合成され、全帯域信号に復号化され
る。帯域合成フィルタ701、702としては、例えば
IQMF(Inverse Quadrature Mirror filter)等を使用
することができる。
The adaptive bit allocation decoding circuit 706 performs a process of releasing bit allocation with reference to the adaptive bit allocation information for each of the high band, the middle band, and the low band. Outputs of the adaptive bit allocation decoding circuit 706 for each of the high band, the middle band, and the low band are output from the inverse orthogonal transform circuits 703, 704, 7
05. Inverse orthogonal transform circuits 703, 704, 7
05 performs an inverse orthogonal transformation process on the supplied data. Thereby, the signal on the frequency axis is converted into a signal on the time axis. The signals on the time axis of the partial bands, which are the outputs of the inverse orthogonal transform circuits 703, 704, 705, are
1, 702 and decoded into a full band signal. As the band combining filters 701 and 702, for example, an IQMF (Inverse Quadrature Mirror filter) or the like can be used.

【0077】演算器710による加算または減算によっ
てスケールファクタ情報を操作することにより、再生デ
ータについて例えば2dB毎のレベル調整を行うことが
できる。例えば、正規化情報変更回路709から全て同
じ数値を出力し、その数値を全単位ブロックのスケール
ファクタ情報に一律に加算または減算する処理により、
全単位ブロックに対して2dBを単位とするレベル調整
を行うことが可能とされる。
By manipulating the scale factor information by addition or subtraction by the arithmetic unit 710, it is possible to adjust the level of the reproduced data, for example, every 2 dB. For example, by outputting the same numerical value from the normalization information changing circuit 709 and uniformly adding or subtracting the numerical value to the scale factor information of all unit blocks,
It is possible to perform level adjustment in units of 2 dB for all unit blocks.

【0078】また、例えば、正規化情報変更回路709
から単位ブロック毎に独立な数値を出力し、それらの数
値を各単位ブロックのスケールファクタ情報に加算また
は減算する処理によって単位ブロック毎のレベル調整を
行うことができ、その結果としてフィルタ機能を実現す
ることができる。より具体的には、正規化情報変更回路
709が単位ブロックの番号と、当該単位ブロックのス
ケールファクタ情報に加算または減算すべき値との組を
出力させる等の方法で、単位ブロックと当該単位ブロッ
クのスケールファクタ情報に加算または減算すべき値と
が対応付けられるようにする。なお、演算器710によ
る加算または減算の結果として生成されるスケールファ
クタ情報は、対応するスケールファクタ値が高能率符号
化データのフォーマットで定められた範囲に収まるよう
に制限される。
Also, for example, a normalization information change circuit 709
Output the independent numerical values for each unit block, and add or subtract the numerical values to or from the scale factor information of each unit block, so that the level can be adjusted for each unit block, and as a result, the filter function is realized. be able to. More specifically, the normalization information change circuit 709 outputs the unit block number and the unit block and the unit block by a method such as outputting a set of a value to be added to or subtracted from the scale factor information of the unit block. Is associated with the value to be added or subtracted from the scale factor information. Note that the scale factor information generated as a result of the addition or subtraction by the arithmetic unit 710 is limited so that the corresponding scale factor value falls within a range defined by the format of the high-efficiency encoded data.

【0079】上述の説明では、符号化回路、復号化回路
の双方においてスケールファクタ情報の変更処理を行う
ものとした。これに対して、復号化回路のみにおいてス
ケールファクタ情報の変更処理を行うようにした場合に
も、変更処理の結果として、レベル調整、フィルタ処理
等の機能を充分に得ることができる。
In the above description, both the encoding circuit and the decoding circuit perform the change processing of the scale factor information. On the other hand, even when the scale factor information change processing is performed only in the decoding circuit, functions such as level adjustment and filter processing can be sufficiently obtained as a result of the change processing.

【0080】この発明の一実施形態におけるミキシング
について説明するに先立ち、理解を容易とするために、
図14を参照して、高能率符号化データの処理に係る時
間単位について説明する。上述したように、1フレーム
は、例えば1024個のPCMサンプルからなるが、図
5中のMDCT回路103,104,105による処理
においては、通常、順次処理されていく各フレームにお
いてオーバーラップ部分が生じる。例えば、n番目から
n+1023番目までの1024個のPCMサンプルが
N番目のフレームで処理される場合に、N+1番目のフ
レームでは、n+512番目からn+1535番目まで
の1024個のPCMサンプルが処理され、N+2番目
のフレームでは、n+1024番目からn+2047番
目までの1024個のPCMサンプルが処理される。
Before describing the mixing in one embodiment of the present invention, in order to facilitate understanding,
With reference to FIG. 14, a description will be given of a time unit related to processing of highly efficient encoded data. As described above, one frame is made up of, for example, 1024 PCM samples. However, in the processing by the MDCT circuits 103, 104, and 105 in FIG. 5, an overlap portion usually occurs in each of the sequentially processed frames. . For example, if 1024 PCM samples from nth to n + 1023 are processed in the Nth frame, in the (N + 1) th frame, 1024 PCM samples from n + 512 to n + 1535 are processed and N + 2 In the frame of 1024, 1024 PCM samples from the (n + 1024) th to the (n + 2047) th are processed.

【0081】但し、最初のフレームでは、サンプル列開
始時点以前に512個の0データのPCMサンプルを想
定して、これらの512個の0データのPCMサンプル
を、最初のフレーム以前の仮想的なフレームとオーバー
ラップして処理するものとする。また、最後のフレーム
では、サンプル列終了時点以後に512個の0データの
PCMサンプルを想定して、それら512個の0データ
のPCMサンプルを、最後のフレーム以後の仮想的なフ
レームとオーバーラップして処理するものとする。この
ような処理においては、1フレーム当たりの実質的な処
理サンプル数は512である。
However, in the first frame, 512 PCM samples of 0 data are assumed before the start of the sample sequence, and these 512 PCM samples of 0 data are replaced with a virtual frame before the first frame. And the processing is overlapped. Also, in the last frame, 512 PCM samples of 0 data are assumed after the end of the sample sequence, and these 512 PCM samples of 0 data are overlapped with virtual frames after the last frame. Shall be processed. In such processing, the actual number of processed samples per frame is 512.

【0082】次に、所望の編集結果を得るために、高能
率符号化データを復号化することによって形成されるP
CMサンプルの一部分に演算処理を施す方法について説
明する。上述した正規化情報変更回路の動作により、フ
レームを最小単位とする処理が可能である。しかし、例
えば時間的によりきめ細かな処理を行うためには、オー
バーラップ部分を考慮する必要がある。
Next, in order to obtain a desired editing result, a P formed by decoding highly efficient encoded data is formed.
A method of performing arithmetic processing on a part of a CM sample will be described. By the operation of the above-described normalization information changing circuit, processing using a frame as a minimum unit is possible. However, for example, in order to perform more detailed processing in terms of time, it is necessary to consider an overlap portion.

【0083】例えば、図14においてN番目とN+1番
目のフレームについて正規化情報調整処理を行うことに
より、n+512番目〜n+1023番目までのPCM
サンプルについては所望の編集結果が得られる。これに
対して、n番目〜n+511番目までのPCMサンプル
と、n+1024番目〜n+1535番目のPCMサン
プルとについては、正規化情報の調整が施されていない
隣接フレーム(N−1番目およびN+2番目のフレー
ム)とのオーバーラップのために、所望の効果が得られ
ないことになる。
For example, by performing normalization information adjustment processing on the Nth and (N + 1) th frames in FIG. 14, the PCMs from the (n + 512) th to the (n + 1023) th are processed.
A desired editing result is obtained for the sample. On the other hand, for the n-th to n + 511-th PCM samples and the n + 1024-th to n + 1535-th PCM samples, the adjacent frames (N-1st and N + 2th frames) on which the adjustment of the normalization information is not performed are performed. ), The desired effect cannot be obtained.

【0084】このように、正規化情報調整処理による編
集処理は、復号化後のデータにおいて所望の編集結果が
得られる範囲に制限が生じる。さらに、レベル調整の最
小単位が例えば2dB単位に制限されている点、フィル
タ処理における周波数調整の最小幅が符号化フォーマッ
トで予め規定された単位ブロックの幅や個数に依存する
形で制限される。これらの制限に拘束されずに編集処理
を行うためには、高能率符号化データを一旦復号化して
PCMサンプルとし、このPCMサンプルに対して所望
の編集処理に対応する演算処理を施すようにすれば良い
と考えられる。
As described above, in the editing processing by the normalization information adjustment processing, the range in which a desired editing result can be obtained in the decoded data is limited. Further, the minimum unit of the level adjustment is limited to, for example, 2 dB units, and the minimum width of the frequency adjustment in the filter processing is limited in a manner depending on the width and the number of unit blocks defined in advance in the encoding format. In order to perform the editing process without being restricted by these restrictions, the high-efficiency coded data is once decoded into PCM samples, and arithmetic processing corresponding to the desired editing process is performed on the PCM samples. It is considered good.

【0085】図15は、高能率符号化データを一旦復号
化し、復号化したPCMサンプルに対して変更を施し、
その後、変更を施したデータを再度符号化することによ
って編集を行う処理に係る構成の一例を示すブロック図
である。端子801を介して、符号化データが復号化回
路802に供給される。復号化回路802は、供給され
る符号化データを部分的に復号化して、PCMサンプル
を生成する。ここで、復号化回路802によって復号化
される符号化データ中のデータ部分は、例えば操作パネ
ル等を介してなされるユーザ等による指令に従うものと
される。すなわち、復号化回路802によって復号化さ
れる符号化データ中のデータ部分は、ユーザ等が所望す
る部分とすることが可能である。復号化回路802によ
って生成されるPCMサンプルはメモリ803に供給さ
れる。メモリ803は、供給されるデータを一旦記憶
し、適切なタイミングでデータ変更回路804に供給す
る。
FIG. 15 shows a case where the high-efficiency coded data is once decoded, and the decoded PCM sample is changed.
FIG. 13 is a block diagram illustrating an example of a configuration related to a process of performing editing by re-encoding changed data, and thereafter. The encoded data is supplied to the decoding circuit 802 via the terminal 801. The decoding circuit 802 partially decodes the supplied encoded data to generate PCM samples. Here, the data portion in the encoded data decoded by the decoding circuit 802 is in accordance with, for example, an instruction from a user or the like made via an operation panel or the like. That is, the data portion in the encoded data decoded by the decoding circuit 802 can be a portion desired by a user or the like. The PCM samples generated by the decoding circuit 802 are supplied to the memory 803. The memory 803 temporarily stores the supplied data and supplies the data to the data change circuit 804 at an appropriate timing.

【0086】データ変更回路804は、供給されるデー
タに、種々の編集処理に対応する変更処理を施す。この
際には、リバーブ、エコー、フィルタ、コンプレッサ、
イコライジング等、様々な処理を施すことが可能とされ
ている。データ変更回路804の出力は遅延補整回路8
05に供給される。遅延補整回路805は、供給される
データに遅延補整処理を施す。遅延補整回路805の出
力は、メモリ806に供給される。メモリ809は、供
給されるデータを一旦記憶し、適切なタイミングで符号
化回路807に供給する。符号化回路807は、供給さ
れるデータに符号化処理を施す。符号化回路807によ
って生成される高能率符号化データは、出力端子808
を介して、例えば図2中のディスク1等の記録媒体に記
録を行う処理系に供給される。これにより、編集結果に
対応する高能率符号化データを記録してなる記録媒体を
作成することができる。
The data change circuit 804 performs change processing corresponding to various editing processes on the supplied data. In this case, reverb, echo, filter, compressor,
Various processes such as equalizing can be performed. The output of the data change circuit 804 is the delay compensation circuit 8
05. The delay compensation circuit 805 performs a delay compensation process on the supplied data. The output of the delay compensation circuit 805 is supplied to the memory 806. The memory 809 temporarily stores the supplied data and supplies the data to the encoding circuit 807 at an appropriate timing. The encoding circuit 807 performs an encoding process on the supplied data. High-efficiency encoded data generated by the encoding circuit 807 is output to an output terminal 808.
Is supplied to a processing system that performs recording on a recording medium such as the disk 1 in FIG. This makes it possible to create a recording medium on which high-efficiency encoded data corresponding to the edited result is recorded.

【0087】遅延補整回路805による処理について詳
細に説明する。遅延補整回路805は、符号化回路80
7から出力されるデータが端子801から入力する高能
率符号化データと同一の時間関係となることを担保する
ための位相調整処理を行う。かかる位相調整処理は、復
号化回路802および符号化回路807の動作時間等に
起因して生じる位相遅延に対する補償処理として必要と
されるものである。この際の遅延量は、帯域分割フィル
タ或いは帯域合成フィルタの構成(次数等)、これらの
フィルタへの入力タイミング、0データのPCMサンプ
ル数、MDCT処理のウインドウ処理を考慮したバッフ
ァリング等の種々の設定によって決定される。
The processing by the delay compensation circuit 805 will be described in detail. The delay compensation circuit 805 includes the encoding circuit 80
7, a phase adjustment process is performed to ensure that the data output from 7 has the same time relationship as the high-efficiency encoded data input from the terminal 801. Such a phase adjustment process is required as a compensation process for a phase delay caused by the operation time of the decoding circuit 802 and the encoding circuit 807 and the like. The amount of delay at this time is determined by various factors such as the configuration (order and the like) of the band division filter or the band synthesis filter, the input timing to these filters, the number of PCM samples of 0 data, and buffering in consideration of the window processing of MDCT processing. Determined by settings.

【0088】例えば、図5中の帯域分割フィルタ10
1、102、或いは図13中の帯域合成フィルタ70
2、701の次数が何れも48次であり、符号化時の最
初のフレームに仮想的な前フレームのオーバーラップを
想定した512個のPCMサンプルの0データを設定す
る場合には、符号化と復号化に起因して生じる遅延量
は、PCMサンプル653個分となる。遅延補整回路8
05は、復号化回路802の出力から、符号化回路80
7の出力の間であれば、何れの位置に設けても良い。遅
延補整回路805は、遅延量を補正するためのバッファ
メモリ等を有する構成としても良いが、メモリ803、
806に対して、遅延量を考慮したタイミングでのアク
セスがなされるように制御するタイミング制御回路等で
あっても良い。
For example, the band division filter 10 shown in FIG.
1, 102 or the band synthesis filter 70 in FIG.
When the order of 2, 701 is 48 order and 0 data of 512 PCM samples is set in the first frame at the time of encoding assuming a virtual overlap of the previous frame, the encoding and the The amount of delay caused by decoding is equivalent to 653 PCM samples. Delay compensation circuit 8
05 is an output from the decoding circuit 802,
7, any position may be provided. The delay compensation circuit 805 may have a configuration including a buffer memory or the like for correcting a delay amount.
A timing control circuit or the like for controlling access to the 806 so as to be performed at a timing in consideration of the delay amount may be used.

【0089】次に、図16を参照して、入力端子801
を介して供給される符号化データと、出力端子808を
介して出力される符号化データとの時間関係について説
明する。図16で、N−1番目、N番目,N+1番目,
N+2番目,N+3番目の各フレームは、入力端子80
1を介して入力する元の高能率符号化データ中のフレー
ムである。これらのフレームから復号化されるPCMサ
ンプルを時間方向に並んだ点の集合体として示す。復号
化されたPCMサンプルの時間関係は編集処理を行って
も変化しない。但し、符号化回路807によって形成さ
れる符号化データ内のフレームの時間関係を編集前と同
一とするためには、上述したように、653ポイント分
の遅延補整を行う必要がある。
Next, referring to FIG.
The time relationship between the encoded data supplied via the output terminal 808 and the encoded data output via the output terminal 808 will be described. In FIG. 16, N-1st, Nth, N + 1th,
The (N + 2) th and (N + 3) th frames are connected to the input terminal 80
1 is a frame in the original high-efficiency coded data input through No. 1. PCM samples decoded from these frames are shown as a set of points arranged in the time direction. The time relationship between the decoded PCM samples does not change even if the editing process is performed. However, in order to make the time relationship of frames in the encoded data formed by the encoding circuit 807 the same as before editing, it is necessary to perform delay compensation for 653 points as described above.

【0090】一方、M−1番目、M番目、M+1番目、
M+2番目の各フレームは、上述のPCMサンプルに、
編集に係る所望の処理と、遅延補整処理とが施され、さ
らに符号化処理が施されてなる高能率符号化データ中の
フレームである。最初のフレームであるM−1番目のフ
レームでは、前半の512個のPCMサンプルが0デー
タとされる。また、PCMサンプルの先頭から653サ
ンプル分遅延した時間位置がM番目のフレームの開始位
置に対応する時間位置とされる。さらに、M+1番目,
M+2番目,M+3番目‥‥の各フレームが順次符号化
される。ここで、M−1番目のフレームにN−1番目の
フレームが対応し、M番目のフレームにN番目のフレー
ムが対応し、M+1番目のフレームにN+1番目のフレ
ームが対応し、M+2番目のフレームにN+2番目のフ
レームが対応し、M+3番目のフレームにN+3番目の
フレームが対応する。
On the other hand, the (M-1) th, Mth, M + 1th,
Each of the (M + 2) th frames is the PCM sample described above,
This is a frame in high-efficiency encoded data that has been subjected to a desired process related to editing, a delay compensation process, and an encoding process. In the (M-1) -th frame which is the first frame, the first 512 PCM samples are set to 0 data. A time position delayed by 653 samples from the head of the PCM sample is set as a time position corresponding to the start position of the M-th frame. Further, the M + 1 th,
Each of the (M + 2) th and (M + 3) th frames is sequentially encoded. Here, the (M-1) th frame corresponds to the (N-1) th frame, the (M) th frame corresponds to the (N) th frame, the (M + 1) th frame corresponds to the (N + 1) th frame, and the (M + 2) th frame. Corresponds to the (N + 2) th frame, and the (M + 3) th frame corresponds to the (N + 3) th frame.

【0091】すなわち、M番目のフレームは、N−1番
目のフレームとN+1番目のフレームとの連続性を保
つ。また、図16で、M番目のフレームに相当するPC
Mサンプルを得るために復号化するフレームは、オーバ
ーラップを考慮すると、N−1番目〜N+2番目までの
フレームである。すなわち、所望のフレームを編集して
再び符号化するために、当該所望のフレームに対して時
間的に前の1フレームと、後の2フレームを処理対象と
する必要がある。
That is, the M-th frame maintains continuity between the (N-1) -th frame and the (N + 1) -th frame. In FIG. 16, the PC corresponding to the M-th frame
The frames to be decoded to obtain M samples are the (N-1) th to (N + 2) th frames in consideration of the overlap. That is, in order to edit and re-encode a desired frame, it is necessary to process one frame before and two frames after the desired frame in time.

【0092】但し、このようにして作成された高能率符
号化データを復号化して最終的にユーザーの利用に供す
るPCMサンプルを生成する場合においても、隣接フレ
ーム間のオーバーラップに留意する必要がある。例え
ば、上述した処理によれば、時間軸上の連続性が保たれ
ているので、N番目のフレームを、編集されたM番目の
フレームに置き換えることは可能である。但し、N−1
番目のフレームとN+1番目のフレームとのオーバーラ
ップ部分には編集処理が施されていないため、編集後の
M番目のフレームを単に復号化すると、かかるオーバー
ラップ部分の存在のために、所望の編集結果が復号化デ
ータに反映されないこととなる。
However, even when decoding the high-efficiency coded data created in this way and finally generating PCM samples to be used by the user, it is necessary to pay attention to the overlap between adjacent frames. . For example, according to the above-described processing, since the continuity on the time axis is maintained, it is possible to replace the Nth frame with the edited Mth frame. However, N-1
Since the editing process is not performed on the overlapped portion between the Nth frame and the N + 1th frame, simply decoding the Mth frame after editing will result in the desired editing due to the existence of the overlapped portion. The result will not be reflected in the decoded data.

【0093】すなわち、オーバーラップ部分に鑑みて、
編集するPCMサンプルに相当する部分の最低2フレー
ム分は編集を行う必要がある。例えば、図16におい
て、編集部分eについて所望の編集処理結果を実現させ
るためには、N番目のフレームを、編集されたM番目の
フレームに置き換えると共に、N+1番目のフレーム
を、編集されたM+1番目のフレームに置き換える必要
がある。この際に、元の高能率符号化データ(N−1番
目,N番目,N+1番目‥‥のフレームの系列)から、
M+1番目のフレームに相当する部分のPCMサンプル
を得るためには、N+1番目のフレーム〜N+3番目の
フレームを復号化する必要があることが図16からわか
る。
That is, in view of the overlap portion,
At least two frames corresponding to the PCM sample to be edited need to be edited. For example, in FIG. 16, in order to realize a desired edit processing result for the edit portion e, the N-th frame is replaced with the edited M-th frame, and the N + 1-th frame is replaced with the edited M + 1-th frame. Need to be replaced with a frame. At this time, from the original high-efficiency coded data (N-1st, Nth, N + 1st frame sequence),
FIG. 16 shows that it is necessary to decode the (N + 1) th frame to the (N + 3) th frame in order to obtain a PCM sample corresponding to the (M + 1) th frame.

【0094】以上の事情をまとめると、編集部分eにつ
いて所望の編集処理を行うためには、元の高能率符号化
データから、N−1番目のフレーム〜N+3番目のフレ
ームを抽出して復号化することによってPCMサンプル
を生成し、このPCMサンプルに所望の処理を施した後
に、再度符号化することによって、M番目およびM+1
番目のフレームを含む高能率符号化データを生成すれば
良いことになる。編集部分eが図16に示した時間間隔
より長い時間間隔である場合にも、上述したものと同様
の方法によって、フレーム抽出すべきと採用部分の時間
関係を正確に把握することにより、所望の編集処理を実
現することができる。また、ここでは直交変換における
ウインドウ形状による影響を考慮していないが、かかる
影響を考慮することで、より精緻な編集処理を行うこと
ができる。
In summary, in order to perform a desired editing process on the editing portion e, the (N-1) th frame to the (N + 3) th frame are extracted and decoded from the original high-efficiency coded data. To generate a PCM sample, subject the PCM sample to desired processing, and then re-encode to obtain the Mth and M + 1
What is necessary is just to generate highly efficient encoded data including the th frame. Even in the case where the edit portion e has a time interval longer than the time interval shown in FIG. Editing processing can be realized. Although the influence of the window shape in the orthogonal transformation is not considered here, more precise editing processing can be performed by considering such an influence.

【0095】次に、図17を参照して、高能率符号化さ
れた2個の楽曲(トラック)をミキシングする処理につ
いて説明する。ディスク1から再生された、楽曲aに係
る高能率符号化データの一部は、入力端子901aを介
して、帯域毎に復号化回路902aに供給される。ま
た、同様にディスク1から再生された、楽曲bに係る高
能率符号化データの一部は、入力端子901bを介し
て、帯域毎に復号化回路902bに供給される。楽曲b
に係る高能率符号化データとして、ディスク1以外の記
録媒体から再生された高能率符号化データを用いても良
い。
Next, with reference to FIG. 17, a description will be given of a process of mixing two music pieces (tracks) which have been highly efficiently coded. Part of the high-efficiency encoded data relating to the music piece a reproduced from the disk 1 is supplied to the decoding circuit 902a for each band via the input terminal 901a. In addition, part of the high-efficiency encoded data relating to music b, which is also reproduced from the disk 1, is supplied to the decoding circuit 902b for each band via the input terminal 901b. Song b
The highly efficient encoded data reproduced from a recording medium other than the disk 1 may be used as the highly efficient encoded data.

【0096】復号化回路902aおよび902bは、そ
れぞれ、供給されるデータを復号化して、PCMサンプ
ルを生成する。復号化回路902aおよび902bの出
力は、それぞれ、遅延補整回路903aおよび903b
に供給される。遅延補整回路903aおよび903b
は、供給されるデータに遅延補整処理を施す。遅延補整
回路903aおよび903bの出力は、メモリ904a
および904bに供給される。メモリ904aおよび9
04bは、供給されるデータを一旦記憶し、その後、適
切なタイミングでそれぞれ、乗算器904aおよび90
4bに供給する。
The decoding circuits 902a and 902b respectively decode the supplied data and generate PCM samples. Outputs of the decoding circuits 902a and 902b are delayed compensation circuits 903a and 903b, respectively.
Supplied to Delay compensation circuits 903a and 903b
Performs delay compensation processing on supplied data. Outputs of the delay compensation circuits 903a and 903b are stored in a memory 904a.
And 904b. Memory 904a and 9
04b temporarily stores the supplied data, and thereafter, at appropriate timing, multipliers 904a and 904, respectively.
4b.

【0097】一方、乗算係数発生回路906は、楽曲a
に係るPCMサンプルに乗算すべき第1の乗算係数値
と、楽曲bに係るPCMサンプルに乗算すべき第2の乗
算係数値を出力する。第1の乗算係数値は乗算器905
aに供給され、第2の乗算係数値は乗算器905bに供
給される。乗算器905aは、メモリ904aから供給
されるデータと第1の乗算係数値とを乗算し、乗算結果
を加算器907に供給する。乗算器905bは、メモリ
904bから供給されるデータと第2の乗算係数値とを
乗算し、乗算結果を加算器907に供給する。
On the other hand, the multiplication coefficient generation circuit 906 outputs the music a
And a second multiplication coefficient value to be multiplied with the PCM sample according to music piece b. The first multiplication coefficient value is a multiplier 905
a and the second multiplication coefficient value is supplied to a multiplier 905b. The multiplier 905a multiplies the data supplied from the memory 904a by the first multiplication coefficient value, and supplies the result of the multiplication to the adder 907. The multiplier 905b multiplies the data supplied from the memory 904b by the second multiplication coefficient value, and supplies the result of the multiplication to the adder 907.

【0098】加算器907は、乗算器905aの出力と
乗算器905bの出力とを加算する。加算器907は、
データの大きさの上限または下限を越えるような加算値
が得られる場合には、当該加算値に代わって、上限値ま
たは下限値を設定するリミッター処理を行うようにして
も良い。加算器907の出力は、符号化回路908およ
び出力端子910に供給される。符号化回路908は加
算器906の出力である重み付け加算されたPCMサン
プルに対して符号化処理を施す。これにより、ミキシン
グの結果として得られた楽曲に対応する高能率符号化デ
ータが生成される。生成された高能率符号化データは、
出力端子909を介して出力される。かかる高能率符号
化データは、楽曲a,bの何れに対応する高能率符号化
データとも連続性が保たれている。このため、かかる高
能率符号化データは、楽曲a,bの何れについても、そ
の対応部分と置き換えることが可能となる。
The adder 907 adds the output of the multiplier 905a and the output of the multiplier 905b. The adder 907 is
When an added value exceeding the upper or lower limit of the data size is obtained, a limiter process for setting an upper or lower limit may be performed instead of the added value. The output of the adder 907 is supplied to an encoding circuit 908 and an output terminal 910. The encoding circuit 908 performs an encoding process on the weighted and added PCM sample output from the adder 906. Thereby, highly efficient encoded data corresponding to the music obtained as a result of the mixing is generated. The generated high efficiency encoded data is
It is output via the output terminal 909. Such high-efficiency coded data maintains continuity with the high-efficiency coded data corresponding to any of the songs a and b. For this reason, such high-efficiency encoded data can be replaced with the corresponding parts for any of the music pieces a and b.

【0099】出力端子909の出力が記録されることに
より、編集結果に対応する記録がなされる。出力端子9
09の出力先は、入力端子901aの入力元であるディ
スク1に係る記録処理系であっても良いし、他の記録媒
体に係る記録処理系であっても良い。また、出力端子9
09の出力先は、入力端子901bの入力元であっても
良いし、他の記録媒体に係る記録処理系であっても良
い。この際の記録媒体としては、MD等の光磁気ディス
ク以外にも、磁気ディスク等のディスク状記録媒体、磁
気テープ、光テープ等のテープ状記録媒体、或いはIC
メモリ、メモリカード等を用いることができる。
By recording the output of the output terminal 909, recording corresponding to the edited result is performed. Output terminal 9
The output destination of 09 may be the recording processing system of the disk 1 which is the input source of the input terminal 901a, or may be the recording processing system of another recording medium. The output terminal 9
The output destination of 09 may be the input source of the input terminal 901b or a recording processing system related to another recording medium. As a recording medium at this time, in addition to a magneto-optical disk such as an MD, a disk-shaped recording medium such as a magnetic disk, a tape-shaped recording medium such as a magnetic tape or an optical tape, or an IC
A memory, a memory card, or the like can be used.

【0100】また、出力端子910から出力されるPC
Mサンプルが例えば図2中のD/Aコンバータ15に出
力されるように構成すれば、編集結果に対応する試行的
な音声発生が可能とされる。これにより、ユーザーが編
集結果を試聴して確認した上で、ミキシング等の所望の
編集処理を行うための操作を行うことができるような、
構成および処理手順を実現することができる。
Also, the PC output from the output terminal 910
If the configuration is such that the M samples are output to, for example, the D / A converter 15 in FIG. 2, trial sound generation corresponding to the edited result can be performed. This allows the user to listen to and confirm the editing result and then perform an operation for performing a desired editing process such as mixing.
The configuration and the processing procedure can be realized.

【0101】復号化回路902aおよび902bとして
それぞれ別個の適応ビット割当復号化回路を設けても良
いし、1個の復号化回路を時分割で動作させる等の処理
によって、復号化回路902aおよび902bとしての
機能を実現するようにしても良い。また、入力端子90
1aおよび901bとして別個の入力端子を設けても良
いし、1個の入力端子を介して楽曲a,bが時分割で供
給されるようにしても良い。また、メモリ903aおよ
び903bとして、それぞれ別個のメモリを設けても良
いし、同一のメモリを903aおよび903bとして動
作させるようなメモリマネジメントを行うようにしても
良い。乗算係数発生回路906は、例えばROMを用い
て構成し、乗算係数値として予め設定された値を記憶し
ておくようにすれば良い。ROMに設定される値は、例
えばユーザーによって入力された値を用いるようにすれ
ば良い。
As the decoding circuits 902a and 902b, separate adaptive bit allocation decoding circuits may be provided, respectively. May be realized. Also, the input terminal 90
Separate input terminals may be provided as 1a and 901b, or songs a and b may be supplied in a time-division manner via one input terminal. Further, separate memories may be provided as the memories 903a and 903b, or memory management may be performed such that the same memory operates as 903a and 903b. The multiplication coefficient generation circuit 906 may be configured using a ROM, for example, and may store a value set in advance as a multiplication coefficient value. As a value set in the ROM, for example, a value input by a user may be used.

【0102】乗算係数発生回路906が出力する乗算係
数値に応じて様々な形状のクロスフェードを実現するこ
とができる。例えば、楽曲aと楽曲bとを直線的にクロ
スフェードするようなミキシング結果を得たい場合に
は、楽曲aに対する乗算係数値およびと楽曲bに対する
乗算係数値を、それぞれkおよび(1−k)とすれば良
い。ここで、kは、0以上1以下の値である。また、直
線的なクロスフェード以外にも、例えばサインカーブ状
等の形状のクロスフェードを実現することができる。な
お、時分割で動作させる等の制御により、図17中の各
構成要素として、図5および図13中の同一機能の各構
成要素を使用することができる。
A crossfade of various shapes can be realized according to the multiplication coefficient value output from the multiplication coefficient generation circuit 906. For example, when it is desired to obtain a mixing result such that the music a and the music b are linearly cross-fade, the multiplication coefficient value for the music a and the multiplication coefficient value for the music b are k and (1-k), respectively. It is good. Here, k is a value of 0 or more and 1 or less. Further, in addition to a linear crossfade, a crossfade having a shape such as a sine curve can be realized. Note that, by controlling the operation in a time-division manner or the like, the components having the same functions in FIGS. 5 and 13 can be used as the components in FIG.

【0103】次に、図18を参照して、この発明の一実
施形態によって実現されるクロスフェード処理の一例に
ついて説明する。この一例では、図18Aに示すよう
な、MD等の記録媒体上に記録されている、高能率符号
化されたN番目およびN+1番目の楽曲の間で、図18
Bに示すような時間間隔Tの部分でクロスフェードする
ようになされる。Tは、例えばユーザーによって所望さ
れる時間間隔で、例えば2秒〜5秒程度と設定される。
設定されたTが1フレーム当たり11.6msecに相
当するフレームの数に換算され、換算されたフレーム数
に相当するデータが図17に示したミキシング回路90
0に入力される。
Next, with reference to FIG. 18, an example of the cross-fade processing realized by one embodiment of the present invention will be described. In this example, as shown in FIG. 18A, between the N-th and N + 1-th music pieces, which are recorded on a recording medium such as an MD and are encoded with high efficiency, FIG.
The cross-fade is performed at the time interval T as shown in FIG. T is set at a time interval desired by the user, for example, about 2 seconds to 5 seconds.
The set T is converted into the number of frames corresponding to 11.6 msec per frame, and the data corresponding to the converted number of frames is converted into the mixing circuit 90 shown in FIG.
Input to 0.

【0104】すなわち、図19に示すように、N番目の
楽曲の終端から、クロスフェードさせたい時間間隔に相
当するフレーム数のデータNqと、Nqより時間的に前
のデータNpとをパーツとして選択する。Npとして
は、例えば2フレーム分のデータが選択される。Nqお
よびNpに加えて、0データからなる2フレーム分のデ
ータNrが付加される。Nrの付加は、N+1番目の楽
曲についてもある程度多めのフレーム数のデータが選択
されることを考慮した処理である。
That is, as shown in FIG. 19, from the end of the Nth music, data Nq of the number of frames corresponding to the time interval to be cross-fade and data Np temporally earlier than Nq are selected as parts. I do. As Np, for example, data for two frames is selected. In addition to Nq and Np, data Nr for two frames consisting of 0 data is added. The addition of Nr is a process that takes into account that data of a somewhat larger number of frames is selected for the (N + 1) -th song.

【0105】次に、N+1番目の楽曲については、楽曲
の先頭位置から、クロスフェードさせたい時間間隔Tに
相当するフレーム数のデータN1qと、N1qより時間
的に後のデータN1rとをパーツとして選択する。N1
rとしては、例えば2フレーム分のデータが選択され
る。N1qおよびN1rに加えて、Npに相当するデー
タして、0データからなる2フレーム分のデータN1p
が付加される。このようにして、NpとN1p,Nqと
N1q,NrとN1rがそれぞれ、互いに対応した時間
間隔分となる。選択された各パーツが図17に示したミ
キシング回路900に入力される。すなわち、Np,N
q、Nrからなる高能率符号化データが入力端子901
aに入力され、N1p,N1q、N1rからなる高能率
符号化データが入力端子901bに入力される。
Next, for the (N + 1) th music, data N1q of the number of frames corresponding to the time interval T to be cross-fade and data N1r temporally later than N1q are selected as parts from the head of the music. I do. N1
As r, for example, data for two frames is selected. In addition to N1q and N1r, data corresponding to Np is used as data N1p for two frames of 0 data.
Is added. In this way, Np and N1p, Nq and N1q, and Nr and N1r are time intervals corresponding to each other. Each selected part is input to the mixing circuit 900 shown in FIG. That is, Np, N
q, Nr high-efficiency encoded data is input to an input terminal 901
a, and high-efficiency encoded data consisting of N1p, N1q, and N1r is input to an input terminal 901b.

【0106】ミキシング回路900では、入力するデー
タに基づいて図17を参照して上述したような処理が行
われる。この際の所望の乗算係数としては、クロスフェ
ードの場合、例えば図20に示すような、直線状に変化
する値を用いることができる。また、サインカーブ、ロ
グカーブ等の形状に変化する値を、乗算係数として用い
ることもできる。使用される乗算係数に応じて、様々な
ミキシング結果を得ることができる。また、上述したよ
うな、正規化情報調整回路を用いて、高能率符号化情報
について予めフェード形状を設定しておき、それを利用
して、乗算係数の和を常に1として加算するようにして
も良い。
In the mixing circuit 900, the processing described above with reference to FIG. 17 is performed based on the input data. At this time, as a desired multiplication coefficient, in the case of a cross fade, for example, a value that changes linearly as shown in FIG. 20 can be used. Also, a value that changes to a shape such as a sine curve or a log curve can be used as a multiplication coefficient. Various mixing results can be obtained depending on the multiplication factor used. Further, a fade shape is set in advance for the high-efficiency encoded information by using the normalization information adjusting circuit as described above, and the sum of the multiplication coefficients is always set to 1 by using the fade shape. Is also good.

【0107】また、出力端子911の出力に基づいて発
生させられる音声をユーザーが試聴することにより、上
述したようなパラメータの入力操作を行うことを可能と
するような、構成および処理手順を用いても良い。ま
た、クロスフェードを行わず、例えば2個の楽曲(トラ
ック)を任意の比率でミキシングする処理、2個の楽曲
の終端および開始部分が連続して演奏されるような新た
な1フレームを形成するような編集処理等を行うように
しても良い。
Further, by using a configuration and a processing procedure that allow the user to perform a parameter input operation as described above by listening to the sound generated based on the output of the output terminal 911. Is also good. Also, for example, a process of mixing two songs (tracks) at an arbitrary ratio without performing a crossfade, and forming a new one frame in which the end and start portions of the two songs are played continuously. Such editing processing may be performed.

【0108】ミキシングの結果に対応するデータ(図1
9中で斜線を付して示したデータ)が出力端子909か
ら出力される。この部分のデータは、N番目の楽曲の最
初の時間間隔Tに相当する部分に置き換えることがで
き、また、N+1番目の最初の時間間隔Tに相当する部
分に置き換えることができる。
Data corresponding to the result of mixing (FIG. 1)
9 are output from an output terminal 909. The data in this portion can be replaced with a portion corresponding to the first time interval T of the Nth music piece, and can be replaced with a portion corresponding to the (N + 1) th first time interval T.

【0109】ここで、例えばMDのように、一般の記録
データの領域とは異なるU−TOC等の領域においてト
ラック管理情報を記録するようになされた記録媒体の場
合には、N番目またはN+1番目の楽曲の時間間隔Tに
相当するフレームに対する上述したような置き換えに伴
って、トラック管理情報を書き換える処理が行われる。
以上のような処理により、ミキシング処理された高能率
符号化データの作成および記録が実行される。
Here, for example, in the case of a recording medium in which track management information is recorded in an area such as an MD which is different from a general recording data area such as a U-TOC, the Nth or (N + 1) th recording medium is used. With the above-described replacement of the frame corresponding to the time interval T of the song, the process of rewriting the track management information is performed.
With the above processing, the creation and recording of the high-efficiency encoded data that has been subjected to the mixing processing are executed.

【0110】上述したようなミキシングに係るユーザー
からの入力を受け付ける構成として、例えば図2を参照
して上述したような、MDレコーダ30に対して、記
録、再生、編集等の一般的な操作を入力するためのパー
ソナルコンピュータ40を用いることができる。すなわ
ち、例えばパーソナルコンピュータ40に付随するモニ
ターに、編集操作の一種としてミキシング等の編集処理
に関する入力画面を表示し、マウス等のポインティング
デバイス等を介して、いわゆるドラッグアンドドロップ
等の操作により、パラメータの入力を受け付けるように
すれば良い。
As a configuration for receiving input from a user relating to the above-described mixing, for example, general operations such as recording, reproduction, and editing are performed on the MD recorder 30 as described above with reference to FIG. A personal computer 40 for inputting can be used. That is, for example, an input screen related to editing processing such as mixing is displayed on a monitor attached to the personal computer 40 as a kind of editing operation, and parameters such as drag and drop are operated through a pointing device such as a mouse. What is necessary is just to accept an input.

【0111】この際に入力される入力パラメータとして
は、ミキシング等の編集処理の対象とされる楽曲(トラ
ック)の番号、編集処理に係る時間間隔T、および乗算
係数等が挙げられる。より具体的には、例えば、N番目
のトラックとN+1番目のトラックとを、一方または両
方がユーザーの操作に従ってスライドするように動くよ
うな2本の棒状の図形として表示し、その重なり部分と
して時間間隔Tが設定される等の入力表示画面を用いれ
ば良い。
The input parameters input at this time include the number of the music (track) to be subjected to editing processing such as mixing, the time interval T relating to the editing processing, a multiplication coefficient, and the like. More specifically, for example, the N-th track and the (N + 1) -th track are displayed as two rod-like figures in which one or both of them moves so as to slide according to a user's operation, and time is used as an overlapping portion thereof. An input display screen for setting the interval T may be used.

【0112】乗算係数の入力については、図20に示す
ような乗算係数の図を表示させることにより、ユーザー
がより精緻な指定を行えるようにしても良い。図20
は、横軸に時間をとり、縦軸に楽曲a,bに対する乗算
係数をとった図であり、時間的な乗算係数の推移の一例
を示している。この一例は、期間Tの間に楽曲aが直線
Caに沿ってフェードアウトされ、楽曲bが直線Cbに
沿ってフェードインされる場合に係るものである。
Regarding the input of the multiplication coefficient, a diagram of the multiplication coefficient as shown in FIG. 20 may be displayed so that the user can perform more precise designation. FIG.
Is a diagram in which the horizontal axis indicates time and the vertical axis indicates multiplication coefficients for the music pieces a and b, showing an example of a temporal change in the multiplication coefficient. This example relates to a case where the music piece a is faded out along the straight line Ca and the music piece b is faded in along the straight line Cb during the period T.

【0113】また、クロスフェード等の処理の結果とし
てのデータを、元の記録データと置き換えることによ
り、ユーザーにとって重要性の低いデータ部分を削除
し、記録媒体の記録可能容量を増加させることが可能で
ある。これにより、ユーザーにとっての利便性を向上さ
せることができる。また、記録可能容量、或いは編集処
理に伴う記録可能容量の増加分を、パーソナルコンピュ
ータ40に付随するモニター等における入力画面に動的
に表示させることにようにすれば、編集時の利便性をよ
り向上させることが可能となる。
Further, by replacing data as a result of processing such as cross-fade with original recording data, it is possible to delete a data portion that is not important to the user and increase the recordable capacity of the recording medium. It is. Thereby, the convenience for the user can be improved. Further, if the increase in the recordable capacity or the increase in the recordable capacity accompanying the editing process is dynamically displayed on an input screen of a monitor or the like attached to the personal computer 40, the convenience at the time of editing is further improved. It can be improved.

【0114】また、クロスフェード等の処理の結果とし
てのデータを、元の記録データと置き換えることによ
り、ユーザーにとって重要性の低いデータ部分を削除
し、記録媒体の記録可能容量が増加させることが可能で
ある。これにより、記録時の利便性を向上させることが
できる。また、記録可能容量、或いは編集処理に伴う記
録可能容量の増加分を、パーソナルコンピュータ40に
付随するモニター等における入力画面に表示させること
にようにすれば、記録時の利便性をより向上させること
が可能となる。
Further, by replacing data as a result of processing such as cross-fade with original recording data, it is possible to delete a data portion that is not important to the user and increase the recordable capacity of the recording medium. It is. Thereby, the convenience at the time of recording can be improved. Further, if the recordable capacity or the increase in the recordable capacity accompanying the editing process is displayed on an input screen of a monitor or the like attached to the personal computer 40, the convenience at the time of recording is further improved. Becomes possible.

【0115】また、装置本体の筐体に設置する等の形態
で、操作パネル、表示モニター等を設け、例えばジョグ
ダイアル等の入力機器によって、編集処理に係る入力を
行うようにしても良い。
Further, an operation panel, a display monitor, and the like may be provided in such a form as to be installed on the housing of the apparatus main body, and input relating to editing processing may be performed by an input device such as a jog dial.

【0116】上述したこの発明の一実施形態では、高能
率符号化された2個の楽曲(トラック)の間でミキシン
グを行うものであるが、同様の操作を順次行っていくこ
とにより、3個以上の楽曲(トラック)の間でミキシン
グ等の編集処理を行うことも可能である。
In the embodiment of the present invention described above, mixing is performed between two songs (tracks) that have been encoded with high efficiency. It is also possible to perform editing processing such as mixing between the above music pieces (tracks).

【0117】また、この発明の一実施形態は、高能率符
号化された2個の楽曲(トラック)の間でミキシングを
行うものであるが、高能率符号化された楽曲(トラッ
ク)と、PCMサンプルの形のオーディオデータとの間
でミキシング等の編集処理を行うことも可能である。具
体的には、例えば、図17に示した構成において、出力
端子901aを介して高能率符号化された楽曲を入力す
ると共に、メモリ904bにPCMサンプルの形のオー
ディオデータを入力する等の構成により、上述したよう
な処理が可能とされる。より一般的には、少なくとも一
個の高能率符号化データを含む複数個のデータの間で編
集処理を行う場合に、この発明を適用することが可能で
ある。
Further, in one embodiment of the present invention, mixing is performed between two music pieces (tracks) that have been encoded with high efficiency. It is also possible to perform editing processing such as mixing with audio data in the form of samples. More specifically, for example, in the configuration shown in FIG. 17, a highly efficient coded song is input via the output terminal 901a, and audio data in the form of PCM samples is input to the memory 904b. , The above-described processing is enabled. More generally, the present invention can be applied to a case where editing processing is performed between a plurality of data including at least one piece of high-efficiency encoded data.

【0118】上述したこの発明の一実施形態は、記録媒
体としてMDを使用する場合に用いられる圧縮符号化方
式であるATRAC(Adapytive Transuform Acoustic C
oding)方式を前提とするものである。これに対して、圧
縮符号化方式として、MPEG(Moving Picture Expert
Group) オーディオレイヤ1、MPEGオーディオレイ
ヤ2等のサブバンドコーディングを前提とする場合に
も、この発明を適用することができる。
The embodiment of the present invention described above employs ATRAC (Adapytive Transform Acoustic C) which is a compression encoding method used when MD is used as a recording medium.
oding) method. On the other hand, as a compression encoding method, MPEG (Moving Picture Expert
The present invention can also be applied to a case where sub-band coding such as audio layer 1 and MPEG audio layer 2 is assumed.

【0119】また、この発明は、上述したこの発明の一
実施形態等に限定されるものではなく、この発明の主旨
を逸脱しない範囲内で種々の変形、変更が可能である。
The present invention is not limited to the above-described embodiment and the like, and various modifications and changes can be made without departing from the gist of the present invention.

【0120】[0120]

【発明の効果】この発明によれば、例えば2個の高能率
符号化データの一部分を復号化してなるデータに対して
重み付け加算等の演算処理を施すことによって、ミキシ
ング等の編集処理を行うことが可能とされる。
According to the present invention, editing processing such as mixing can be performed by performing arithmetic processing such as weighted addition on data obtained by decoding a part of two highly efficient encoded data, for example. Is made possible.

【0121】このため、演算処理に係る部分を中心とす
る箇所が復号化されれば所望の編集が可能となるので、
編集したい例えば2個の楽曲(トラック)の全体を復号
化する必要を無くすことができる。従って、復号化、符
号化、および演算処理等に係るメモリ等の構成を縮小す
ることが可能となり、装置の小型軽量化、低コスト化等
に寄与する。
For this reason, if a portion centered on the portion related to the arithmetic processing is decoded, desired editing becomes possible.
For example, it is possible to eliminate the need to decode the entirety of, for example, two songs (tracks) to be edited. Therefore, it is possible to reduce the configuration of a memory and the like related to decoding, encoding, arithmetic processing, and the like, which contributes to a reduction in size, weight, and cost of the device.

【0122】また、復号化および符号化に係るデータ量
を減らすことができるので、処理時間を短縮することが
できる。また、編集処理に伴って例えば音質等のデータ
品質が劣化することを回避若しくはその程度を最小限と
することができる。
Further, since the amount of data related to decoding and encoding can be reduced, the processing time can be reduced. Further, it is possible to avoid or minimize the degree of deterioration of data quality such as sound quality accompanying the editing processing.

【図面の簡単な説明】[Brief description of the drawings]

【図1】この発明を適用することができる、MDレコー
ダを含むオーディオ信号処理装置の構成の一例を示すブ
ロック図である。
FIG. 1 is a block diagram illustrating an example of a configuration of an audio signal processing device including an MD recorder to which the present invention can be applied.

【図2】図1中のMDレコーダの構成の一例を示すブロ
ック図である。
FIG. 2 is a block diagram illustrating an example of a configuration of an MD recorder in FIG.

【図3】MDの媒体フォーマットについて説明するため
の略線図である。
FIG. 3 is a schematic diagram for explaining an MD medium format.

【図4】図1に示したオーディオ信号処理装置における
操作について説明するための略線図である。
FIG. 4 is a schematic diagram for explaining an operation in the audio signal processing device shown in FIG. 1;

【図5】高能率符号化データの生成に係る構成の一例を
示すブロック図である。
FIG. 5 is a block diagram illustrating an example of a configuration related to generation of highly efficient encoded data.

【図6】各帯域毎の直交変換ブロックサイズについて説
明するための略線図である。
FIG. 6 is a schematic diagram for explaining an orthogonal transform block size for each band.

【図7】図5中の一部の構成について詳細に示すブロッ
ク図である。
FIG. 7 is a block diagram showing a part of the configuration in FIG. 5 in detail.

【図8】臨界帯域、ブロックフローティング等を考慮し
て分割された帯域のスペクトルの一例を示す略線図であ
る。
FIG. 8 is a schematic diagram illustrating an example of a spectrum of a band divided in consideration of a critical band, block floating, and the like.

【図9】マスキングスペクトルの一例を示す略線図であ
る。
FIG. 9 is a schematic diagram illustrating an example of a masking spectrum.

【図10】最小可聴カーブ、マスキングスペクトルの合
成について説明するための略線図である。
FIG. 10 is a schematic diagram for explaining synthesis of a minimum audible curve and a masking spectrum.

【図11】この発明の一実施形態における符号化データ
フォーマットの一例を示す略線図である。
FIG. 11 is a schematic diagram illustrating an example of an encoded data format according to an embodiment of the present invention.

【図12】図11中の1バイト目のデータの詳細を示し
た略線図である。
FIG. 12 is a schematic diagram illustrating details of data of a first byte in FIG. 11;

【図13】ディジタル信号復号化処理に係る構成の一例
を示すブロック図である。
FIG. 13 is a block diagram illustrating an example of a configuration related to digital signal decoding processing.

【図14】符号化データ内の各フレームにおけるオーバ
ーラップについて説明するための略線図である。
FIG. 14 is a schematic diagram for explaining an overlap in each frame in encoded data.

【図15】編集処理について説明するためのブロック図
である。
FIG. 15 is a block diagram illustrating an editing process.

【図16】編集処理における各フレーム間の時間関係の
一例について説明するための略線図である。
FIG. 16 is a schematic diagram illustrating an example of a time relationship between frames in an editing process.

【図17】ミキシングに係る構成の一例を示すブロック
図である。
FIG. 17 is a block diagram illustrating an example of a configuration related to mixing.

【図18】編集位置について詳細に説明するための略線
図である。
FIG. 18 is a schematic diagram for describing an editing position in detail.

【図19】ミキシング処理について説明するための略線
図である。
FIG. 19 is a schematic diagram illustrating a mixing process.

【図20】乗算係数の一例を示す略線図である。FIG. 20 is a schematic diagram illustrating an example of a multiplication coefficient.

【符号の説明】[Explanation of symbols]

900・・・ミキシング回路、902a,902b・・
・適応ビット割当復号化回路、903a,903b・・
・遅延補整回路、906・・・乗算係数発生回路、90
5a,905b・・・乗算器、907・・・加算器、9
08・・・符号化回路
900 ... mixing circuit, 902a, 902b ...
.Adaptive bit assignment decoding circuits 903a and 903b.
.Delay compensation circuit, 906... Multiplication coefficient generation circuit, 90
5a, 905b: multiplier, 907: adder, 9
08 ... encoding circuit

───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 5D044 AB05 BC01 BC06 CC04 DE11 GK07 HL14 5J064 AA02 AA04 BA13 BA16 BB07 BC02 BC08 BC09 BC17 BC18 BD03 9A001 EE02 EE04 EE05 GG01 KK31 ──────────────────────────────────────────────────続 き Continued on the front page F term (reference) 5D044 AB05 BC01 BC06 CC04 DE11 GK07 HL14 5J064 AA02 AA04 BA13 BA16 BB07 BC02 BC08 BC09 BC17 BC18 BD03 9A001 EE02 EE04 EE05 GG01 KK31

Claims (17)

【特許請求の範囲】[Claims] 【請求項1】 入力ディジタル信号を複数の周波数成分
に分割することによって複数の信号成分を生成し、生成
した信号成分に基づいて時間および周波数に関連して特
定される複数個のブロック毎のビット配分量を決定する
と共に、決定されたビット配分量を含む情報圧縮パラメ
ータを参照して、当該信号成分を量子化することによっ
て生成された高能率符号化データに対して編集処理を施
すディジタル信号処理装置において、 高能率符号化データの一部を復号化し、復号化結果に対
して演算処理を施すと共に、演算処理結果を符号化して
なるデータの一部と上記高能率符号化データとの間の位
相関係を保持するように位相補正処理を施すことによっ
て生成されるデータを符号化することによって高能率符
号化データを生成することを特徴とするディジタル信号
処理装置。
1. A method for generating a plurality of signal components by dividing an input digital signal into a plurality of frequency components, and generating a plurality of bits for each of a plurality of blocks specified in relation to time and frequency based on the generated signal components. Digital signal processing for determining the allocation amount and referring to the information compression parameter including the determined bit allocation amount to perform an editing process on the highly efficient encoded data generated by quantizing the signal component. In the device, a part of the high-efficiency encoded data is decoded, an arithmetic process is performed on the decoded result, and a part between the part of the data obtained by encoding the operation result and the high-efficiency encoded data is decoded. Generating high-efficiency encoded data by encoding data generated by performing a phase correction process so as to maintain a phase relationship. Digital signal processor that.
【請求項2】 請求項1において、 上記高能率符号化データは、直交変換をさらに含む符号
化処理によって符号化されることを特徴とするディジタ
ル信号処理装置。
2. The digital signal processing device according to claim 1, wherein the high-efficiency encoded data is encoded by an encoding process further including orthogonal transform.
【請求項3】 請求項1において、 上記高能率符号化データの一部は、ユーザーによって指
定される期間に対応することを特徴とするディジタル信
号処理装置。
3. The digital signal processing device according to claim 1, wherein a part of the high efficiency encoded data corresponds to a period designated by a user.
【請求項4】 請求項1において、 上記演算処理は、上記復号化結果に乗算係数を乗算し、
乗算結果を加算する処理であることを特徴とするディジ
タル信号処理装置。
4. The method according to claim 1, wherein the arithmetic processing multiplies the decoding result by a multiplication coefficient.
A digital signal processing device, which is a process for adding a multiplication result.
【請求項5】 請求項4において、 上記乗算係数の時間変化は、ユーザーによって設定され
ることを特徴とするディジタル信号処理装置。
5. The digital signal processing device according to claim 4, wherein the time change of the multiplication coefficient is set by a user.
【請求項6】 請求項1において、 第1および第2の高能率符号化データについて一部分を
復号化し、復号化結果に乗算係数を乗算することによっ
て第1および第2の乗算結果を生成し、上記第1の乗算
結果と上記第2の乗算結果とを加算すると共に、位相補
正処理を行うことを特徴とするディジタル信号処理装
置。
6. The method according to claim 1, wherein the first and second high-efficiency encoded data are partially decoded, and the decoded results are multiplied by a multiplication coefficient to generate first and second multiplied results. A digital signal processing device for adding the first multiplication result and the second multiplication result and performing a phase correction process.
【請求項7】 請求項6において、 復号化を行う復号化手段を2個設ける構成、または1個
の上記復号化手段を時分割で動作させる構成により、上
記第1および第2の高能率符号化データの各々について
一部分を復号化することを特徴とするディジタル信号処
理装置。
7. The first and second high-efficiency codes according to claim 6, wherein two decoding means for decoding are provided or one decoding means is operated in a time-division manner. A digital signal processing device for decoding a part of each of the coded data.
【請求項8】 請求項6において、 位相補正を行う位相補正手段を2個設ける構成、または
1個の上記位相補正手段を時分割で動作させる構成によ
り、上記第1および第2の高能率符号化データの一部分
に対応する復号化結果を位相補正することを特徴とする
ディジタル信号処理装置。
8. The first and second high-efficiency codes according to claim 6, wherein two phase correction means for performing phase correction are provided or one phase correction means is operated in a time-division manner. A digital signal processing device for phase-correcting a decoding result corresponding to a part of encoded data.
【請求項9】 請求項6において、 上記第1および第2の高能率符号化データが同一の記録
媒体に記録されたものであることを特徴とするディジタ
ル信号処理装置。
9. The digital signal processing apparatus according to claim 6, wherein the first and second high-efficiency encoded data are recorded on the same recording medium.
【請求項10】 請求項1において、 第1の高能率符号化データについて一部分を復号化し、
復号化結果に乗算係数を乗算することによって第1の乗
算結果を生成すると共に位相補正処理を行い、ディジタ
ル信号に乗算係数を乗算することによって第2の乗算結
果を生成し、上記第1の乗算結果と上記第2の乗算結果
とを加算する処理を行うと共に位相補正処理を行うこと
を特徴とするディジタル信号処理装置。
10. The method according to claim 1, wherein a part of the first highly efficient encoded data is decoded,
A first multiplication result is generated by multiplying the decoding result by a multiplication coefficient, a phase correction process is performed, and a second multiplication result is generated by multiplying the digital signal by a multiplication coefficient. A digital signal processing apparatus for performing a process of adding a result and the second multiplication result and a phase correction process.
【請求項11】 入力ディジタル信号を複数の周波数成
分に分割することによって複数の信号成分を生成し、生
成した信号成分に基づいて時間および周波数に関連して
特定される複数個のブロック毎のビット配分量を決定す
ると共に、決定されたビット配分量を含む情報圧縮パラ
メータを参照して、当該信号成分を量子化することによ
って生成された高能率符号化データに対して編集処理を
施すディジタル信号処理方法において、 高能率符号化データの一部を復号化し、復号化結果に対
して演算処理を施すと共に、演算処理結果を符号化して
なるデータの一部と上記高能率符号化データとの間の位
相関係を保持するように位相補正処理を施すことによっ
て生成されるデータを符号化することによって高能率符
号化データを生成することを特徴とするディジタル信号
処理方法。
11. A plurality of signal components are generated by dividing an input digital signal into a plurality of frequency components, and bits for each of a plurality of blocks specified in relation to time and frequency based on the generated signal components. Digital signal processing for determining the allocation amount and referring to the information compression parameter including the determined bit allocation amount to perform an editing process on the highly efficient encoded data generated by quantizing the signal component. In the method, a part of the high-efficiency encoded data is decoded, an operation is performed on the decoded result, and a part between the part obtained by encoding the operation processing result and the high-efficiency encoded data is decoded. It is characterized by generating highly efficient encoded data by encoding data generated by performing a phase correction process so as to maintain a phase relationship. Digital signal processing method of.
【請求項12】 入力ディジタル信号を複数の周波数成
分に分割することによって複数の信号成分を生成し、生
成した信号成分に基づいて時間および周波数に関連して
特定される複数個のブロック毎のビット配分量を決定す
ると共に、決定されたビット配分量を含む情報圧縮パラ
メータを参照して、当該信号成分を量子化することによ
って生成された高能率符号化データに対して編集処理を
施し、編集処理結果を記録媒体に記録するディジタル信
号記録装置において、 高能率符号化データの一部を復号化し、復号化結果に対
して演算処理を施すと共に、演算処理結果を符号化して
なるデータの一部と上記高能率符号化データとの間の位
相関係を保持するように位相補正処理を施すことによっ
て生成されるデータを符号化することによって高能率符
号化データを生成し、生成した高能率符号化データを記
録することを特徴とするディジタル信号記録装置。
12. A plurality of signal components are generated by dividing an input digital signal into a plurality of frequency components, and bits for each of a plurality of blocks specified in relation to time and frequency based on the generated signal components. Determines the allocation amount, refers to the information compression parameter including the determined bit allocation amount, performs an editing process on the highly efficient encoded data generated by quantizing the signal component, and performs an editing process. In a digital signal recording device that records the result on a recording medium, a part of the highly efficient encoded data is decoded, arithmetic processing is performed on the decoded result, and a part of the data obtained by encoding the arithmetic processing result is used. By encoding data generated by performing a phase correction process so as to maintain the phase relationship between the highly efficient encoded data and the high efficiency encoded data, To generate encoded data, the digital signal recording apparatus and recording the generated high-efficiency encoded data.
【請求項13】 請求項11において、 上記記録媒体は、 ディスク状記録媒体であることを特徴とするディジタル
信号記録装置。
13. The digital signal recording device according to claim 11, wherein the recording medium is a disk-shaped recording medium.
【請求項14】 請求項11において、 上記記録媒体は、 テープ状記録媒体であることを特徴とするディジタル信
号記録装置。
14. The digital signal recording device according to claim 11, wherein the recording medium is a tape-shaped recording medium.
【請求項15】 請求項11において、 上記記録媒体は、 メモリカードであることを特徴とするディジタル信号記
録装置。
15. The digital signal recording device according to claim 11, wherein the recording medium is a memory card.
【請求項16】 入力ディジタル信号を複数の周波数成
分に分割することによって複数の信号成分を生成し、生
成した信号成分に基づいて時間および周波数に関連して
特定される複数個のブロック毎のビット配分量を決定す
ると共に、決定されたビット配分量を含む情報圧縮パラ
メータを参照して、当該信号成分を量子化することによ
って生成された高能率符号化データに対して編集処理を
施し、編集処理結果を記録するディジタル信号記録方法
において、 高能率符号化データの一部を復号化し、復号化結果に対
して演算処理を施すと共に、演算処理結果を符号化して
なるデータの一部と上記高能率符号化データとの間の位
相関係を保持するように位相補正処理を施すことによっ
て生成されるデータを符号化することによって高能率符
号化データを生成し、生成した高能率符号化データを記
録媒体に記録することを特徴とするディジタル信号記録
方法。
16. A plurality of signal components are generated by dividing an input digital signal into a plurality of frequency components, and bits for each of a plurality of blocks specified in relation to time and frequency based on the generated signal components. Determines the allocation amount, refers to the information compression parameter including the determined bit allocation amount, performs an editing process on the highly efficient encoded data generated by quantizing the signal component, and performs an editing process. In a digital signal recording method for recording a result, a part of highly efficient coded data is decoded, arithmetic processing is performed on the decoded result, and a part of the data obtained by encoding the result of the arithmetic processing is combined with the high efficiency encoded data. High-efficiency encoded data is encoded by encoding data generated by performing a phase correction process so as to maintain the phase relationship with encoded data. Digital signal recording method characterized by generating the data, and records the generated high-efficiency encoded data to the recording medium.
【請求項17】 入力ディジタル信号を複数の周波数成
分に分割することによって複数の信号成分を生成し、生
成した信号成分に基づいて時間および周波数に関連して
特定される複数個のブロック毎のビット配分量を決定す
ると共に、決定されたビット配分量を含む情報圧縮パラ
メータを参照して、当該信号成分を量子化することによ
って生成された高能率符号化データを編集処理してなる
編集処理結果が記録された記録媒体において、 高能率符号化データの一部を復号化し、復号化結果に対
して演算処理を施すと共に、演算処理結果を符号化して
なるデータの一部と上記高能率符号化データとの間の位
相関係を保持するように位相補正処理を施すことによっ
て生成されるデータを符号化してなる高能率符号化デー
タが記録されたことを特徴とする記録媒体。
17. A plurality of signal components generated by dividing an input digital signal into a plurality of frequency components, and a plurality of bits for each of a plurality of blocks specified in relation to time and frequency based on the generated signal components. An editing process result obtained by editing the high-efficiency coded data generated by quantizing the signal component with reference to the information compression parameter including the determined bit allocation amount while determining the allocation amount is obtained. In the recorded recording medium, a part of the high-efficiency encoded data is decoded, arithmetic processing is performed on the decoded result, and a part of data obtained by encoding the arithmetic processing result and the high-efficiency encoded data are encoded. Characterized in that high-efficiency encoded data obtained by encoding data generated by performing a phase correction process so as to maintain a phase relationship between the encoded data and the data is recorded. Recording medium.
JP32127799A 1999-11-11 1999-11-11 Method and device for digital signal processing, method and device for digital signal recording, and recording medium Pending JP2001142496A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP32127799A JP2001142496A (en) 1999-11-11 1999-11-11 Method and device for digital signal processing, method and device for digital signal recording, and recording medium

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32127799A JP2001142496A (en) 1999-11-11 1999-11-11 Method and device for digital signal processing, method and device for digital signal recording, and recording medium

Publications (1)

Publication Number Publication Date
JP2001142496A true JP2001142496A (en) 2001-05-25

Family

ID=18130783

Family Applications (1)

Application Number Title Priority Date Filing Date
JP32127799A Pending JP2001142496A (en) 1999-11-11 1999-11-11 Method and device for digital signal processing, method and device for digital signal recording, and recording medium

Country Status (1)

Country Link
JP (1) JP2001142496A (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004234036A (en) * 2002-12-26 2004-08-19 Omron Corp Information processor and information processing method and program
WO2005106850A1 (en) * 2004-04-28 2005-11-10 Matsushita Electric Industrial Co., Ltd. Hierarchy encoding apparatus and hierarchy encoding method
JP2008547142A (en) * 2005-06-15 2008-12-25 エルジー エレクトロニクス インコーポレーテッド Recording medium, audio data mixing apparatus, and mixing method
US7547839B2 (en) 2005-03-22 2009-06-16 Yamaha Corporation Performance data processing apparatus, performance data processing method, and computer readable medium containing program for implementing the method
WO2011021239A1 (en) * 2009-08-20 2011-02-24 トムソン ライセンシング Audio stream combining apparatus, method and program

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004234036A (en) * 2002-12-26 2004-08-19 Omron Corp Information processor and information processing method and program
WO2005106850A1 (en) * 2004-04-28 2005-11-10 Matsushita Electric Industrial Co., Ltd. Hierarchy encoding apparatus and hierarchy encoding method
JPWO2005106850A1 (en) * 2004-04-28 2007-12-13 松下電器産業株式会社 Hierarchical coding apparatus and hierarchical coding method
JP4679513B2 (en) * 2004-04-28 2011-04-27 パナソニック株式会社 Hierarchical coding apparatus and hierarchical coding method
US7949518B2 (en) 2004-04-28 2011-05-24 Panasonic Corporation Hierarchy encoding apparatus and hierarchy encoding method
US7547839B2 (en) 2005-03-22 2009-06-16 Yamaha Corporation Performance data processing apparatus, performance data processing method, and computer readable medium containing program for implementing the method
JP2008547142A (en) * 2005-06-15 2008-12-25 エルジー エレクトロニクス インコーポレーテッド Recording medium, audio data mixing apparatus, and mixing method
WO2011021239A1 (en) * 2009-08-20 2011-02-24 トムソン ライセンシング Audio stream combining apparatus, method and program
US9031850B2 (en) 2009-08-20 2015-05-12 Gvbb Holdings S.A.R.L. Audio stream combining apparatus, method and program
JP5785082B2 (en) * 2009-08-20 2015-09-24 ジーブイビービー ホールディングス エス.エイ.アール.エル. Apparatus, method, and program for synthesizing audio stream

Similar Documents

Publication Publication Date Title
JP3123286B2 (en) Digital signal processing device or method, and recording medium
JP3173218B2 (en) Compressed data recording method and apparatus, compressed data reproducing method, and recording medium
JP4639441B2 (en) Digital signal processing apparatus and processing method, and digital signal recording apparatus and recording method
JP3186307B2 (en) Compressed data recording apparatus and method
JP3531177B2 (en) Compressed data recording apparatus and method, compressed data reproducing method
US6407972B1 (en) Editing apparatus and editing method
US6735252B1 (en) Encoding apparatus, decoding apparatus, decoding method, recording apparatus, recording method, reproducing apparatus, reproducing method, and record medium
JPH07154265A (en) Method and device for information compression, method and device for information expansion, compressed information recorder/transmitter, compressed information reproducing device, compressed information receiver and recording medium
JP2001142496A (en) Method and device for digital signal processing, method and device for digital signal recording, and recording medium
JP4470304B2 (en) Compressed data recording apparatus, recording method, compressed data recording / reproducing apparatus, recording / reproducing method, and recording medium
JP2001142497A (en) Method and device for digital signal processing, method and device for digital signal recording, and recording medium
JP2001134274A (en) Device and method for processing digital signal, device and method for recording digital signal, and recording medium
JP3334374B2 (en) Digital signal compression method and apparatus
JP2002351500A (en) Method of encoding digital data
JP3175456B2 (en) Digital signal processor
JP4168584B2 (en) Editing apparatus and editing method
JP2001069089A (en) Digital signal recorder, digital signal recording method and recording medium
JP3186489B2 (en) Digital signal processing method and apparatus
JP3334375B2 (en) Digital signal compression method and apparatus
JP3064522B2 (en) Signal processing method and compressed data recording / reproducing device
JP2853725B2 (en) Signal processing device
JP3552239B2 (en) Compressed data recording apparatus and method, and compressed data reproducing method
JP4123632B2 (en) Information encoding method and apparatus, and program supply medium
JP3084815B2 (en) Data recording method and device
JPH06268610A (en) Digital signal processor