JP2000236591A - 交換モジュール、そのような交換モジュールを含む交換マトリクス、およびそのような交換マトリクスを含む非ブロックブロッキングモジュール型通信交換ネットワーク - Google Patents

交換モジュール、そのような交換モジュールを含む交換マトリクス、およびそのような交換マトリクスを含む非ブロックブロッキングモジュール型通信交換ネットワーク

Info

Publication number
JP2000236591A
JP2000236591A JP2000026248A JP2000026248A JP2000236591A JP 2000236591 A JP2000236591 A JP 2000236591A JP 2000026248 A JP2000026248 A JP 2000026248A JP 2000026248 A JP2000026248 A JP 2000026248A JP 2000236591 A JP2000236591 A JP 2000236591A
Authority
JP
Japan
Prior art keywords
stage
outputs
inputs
input
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000026248A
Other languages
English (en)
Inventor
Rubuetto Claude
クロード・ルブエツト
Michel Sotom
ミシエル・ソトム
Ollivier Francois-Xavier
フランソワ−グザビエ・オリビエ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alcatel CIT SA
Alcatel Lucent SAS
Original Assignee
Alcatel CIT SA
Alcatel SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alcatel CIT SA, Alcatel SA filed Critical Alcatel CIT SA
Publication of JP2000236591A publication Critical patent/JP2000236591A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/0001Selecting arrangements for multiplex systems using optical switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/15Interconnection of switching modules
    • H04L49/1515Non-blocking multistage, e.g. Clos
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/35Switches specially adapted for specific applications
    • H04L49/356Switches specially adapted for specific applications for storage area networks
    • H04L49/357Fibre channel switches

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】 【課題】 容量を大型化できるマトリクスと、設備が十
分でなくても作動可能な交換ネットワークを提供するこ
と。 【解決手段】 マトリクスは、それぞれが2p個の入
力と2pr個の出力を有するr個の交換モジュール(D
A1,DAr)を含む第1段と、それぞれが2pr個の
入力と2p個の出力を有するr個の交換モジュール
(DB1,DBr)を含む第2段とを含む。第1段の出
力は、2p個のリンク群ごとに相互に並行なリンクによ
り第2段の入力に接続される。それによって、交差ポイ
ントの数を減らし、サイズを小さくすることができる。
マトリクスが光通信技術により構成される場合、光ファ
イバの帯により、これらのリンクは構成される。特に、
光通信技術交換ネットワークに適している。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、光通信技術(ph
otonics)用に特に適合した非ブロッキング交換
ネットワーク(non−blocking switc
h network)を実現可能な交換モジュールに関
する。しかしながら、本発明は、電子技術による交換ネ
ットワークの実現にも使用できる。
【0002】
【従来の技術】実現するネットワークよりも小さいサイ
ズの非ブロッキング交換マトリクスからそれぞれが構成
される複数段により、n・m個の入力とn・m個の出力
を備えた非ブロッキング交換ネットワーク、すなわちn
・m個の入力とn・m個の出力を備えたマトリクスと同
等のネットワークを実現することは周知である。非ブロ
ッキングネットワークは、a個の入力とb個の出力を備
えたc個のマトリクスからなる第1段と、c個の入力と
c個の出力を備えたb個のマトリクスからなる第2段
と、b個の入力(b≧2a−1)とa個の出力を備えた
c個のマトリクスからなる第3段とを含む場合、Clo
sネットワークと呼ばれる。
【0003】たとえば、R.I.Mac Donald
他による文献「Multistage Optoele
ctronic Switch Networks」8
049j IEEE Proceedings−J O
ptoelectronics 141(1994年)
6月 No.3 Part−J StevenageH
erts.,GBは、n・r個の入力とn・r個の出力
とを備えたClosネットワークを記載しており、この
ネットワークは、次の3つの段、すなわちn個の入力と
2n−1個の出力を備えたr個のマトリクスからなる第
1段と、r個の入力とr個の出力を備えた2n−1個の
マトリクスからなる第2段と、2n−1個の入力とn個
の出力を備えたr個のマトリクスからなる第3段とを含
む。
【0004】第1段の各マトリクスの2n−1個の出力
は、第2段の2n−1個の各マトリクスの入力にそれぞ
れ接続される。第3段の各マトリクスの2n−1個の入
力は、第2段の2n−1個の各マトリクスの出力にそれ
ぞれ接続される。第2段を構成するマトリクスr×r
は、それ自体が、3段を含むClosネットワークであ
る。従って、これらのマトリクスr×rは、第1段と第
2段の間、および第2段と第3段の間の相互接続リンク
を含む。こうしたマトリクスを光通信技術で実現する場
合、これらのリンクは、非常に多数のポイントで交差し
合う光ファイバから構成される。交差する光ファイバが
占める空間が技術的な制限となり、128×128を超
えるサイズの光交換ネットワークを実現することが実際
には不可能になる。また公知のClosネットワーク
は、設備が十分でなく、すなわち、たとえ完全なネット
ワークの容量全体をすぐに必要とするわけではなくて
も、中央段の全てのマトリクスを設置せずに済ますこと
はできない。何故なら既知のネットワークは、中央段の
マトリクスが1個でもなければ作動不能であるからであ
る。
【0005】
【発明が解決しようとする課題】本発明の目的は、容量
を大型化できるマトリクスと、設備が十分でなくても作
動可能な交換ネットワークとを提案することにある。
【0006】
【課題を解決するための手段】本発明の第1の目的は、
2p個の入力と2p・r個の出力を備えた第1のタイ
プの交換モジュールにあり、前記2p個の入力がp個
ごとに入力群にまとめられ、前記2p・r個の出力がr
個ごとに出力群にまとめられ、各入力群が1個の出力群
に結合され、各入力群に対して、該入力群の任意の1つ
の入力と、該入力群に結合された出力群の任意の1つの
出力との間に、少なくとも1つの接続を設定するための
手段を含むことを特徴とする。
【0007】本発明の第2の目的は、2p・r個の入力
と2p個の出力を備えた第2のタイプの交換モジュー
ルにあり、前記2p・r個の入力がr個ごとに入力群に
まとめられ、前記2p個の出力がp個ごとに出力群に
まとめられ、各入力群が1個の出力群に結合され、各入
力群に対して、該入力群の任意の1つの入力と、該入力
群に結合された出力群の任意の1つの出力との間に、少
なくとも1つの接続を設定するための手段を含むことを
特徴とする。
【0008】本発明の第3の目的は、2r・p個の入
力と2r・p個の出力を備える交換マトリクスにあ
り、このマトリクスは、第1の段が、第1のタイプのr
個の交換モジュールを含み、第2の段が、第2のタイプ
のr個の交換モジュールを含み、第1の段の交換モジュ
ールの第2のスイッチのr個の出力が、第2の段の交換
モジュールの第1のスイッチの入力にそれぞれ接続さ
れ、このマトリクスの第1の段におけるランクkの交換
モジュールでのランクjの第2のスイッチのランクiの
出力が、このマトリクスの第2の段におけるランクiの
交換モジュールでのランクjのスイッチのランクkの入
力に接続されるようにすることを特徴とする。
【0009】このように特徴付けられたマトリクスは、
第1の段のr個のモジュールと、第2の段のr個のモジ
ュールとの間に、交差する相互接続を有するが、該相互
接続は、2p個のリンク群ごとに相互に並行である。従
って、2p個の並行の光ファイバのまとまり(ribb
on:帯)を使用することができる。かくして、交差の
数は、非常に少なくなる。まとめることによる占有空間
の節約により、特に256×256および512×51
2といった大型サイズのマトリクスを実現できる。
【0010】本発明の第4の目的は、n・m個の入力と
n・m個の出力を含む、非ブロッキングモジュール型交
換ネットワークにあり、このネットワークは、n個の入
力と4・n・p個の出力を含むm個のマトリクスの第1
の段と、本発明による2n個のマトリクスの第2の段で
あって、第1の段の各マトリクスの2p個の出力が、第
2の段の2n個の各マトリクスの交換モジュールの2p
個の入力にそれぞれ接続されている第2の段と、4・n
・p・個の入力とn個の出力を備えたm個のマトリクス
の第3の段であって、第3の段の各マトリクスの2p個
の入力が、第2の段の2n個の各マトリクスの交換モジ
ュールの2p個の出力にそれぞれ接続されている第3の
段とを含むことを特徴とする。
【0011】このように特徴付けられるネットワーク
は、たとえ設備が十分でなくても作動可能であるという
長所を有する。
【0012】本発明および他の特徴は、下記の説明およ
び添付図により、いっそう明らかになるだろう。
【0013】
【発明の実施の形態】図1に示されたネットワークは、
n・m個の入力とn・m個の出力を備えたネットワーク
である。数mはr・pであり、rとpは2個の整数であ
る。このネットワークは、各々がn個の入力および2n
個の出力を備えたm個の非ブロッキングマトリクスMD
1,1;...;MDr,pからなり、これらの入力が
ネットワークの入力を構成する第1の段と、各々がm個
の入力およびm個の出力を備えた2n個の非ブロッキン
グマトリクスME1,...,ME2nからなる第2の
段と、各々が2n個の入力とn個の出力を備えたm個の
非ブロッキングマトリクスMF1,1;...;MF
r,pとからなり、これらの出力がネットワークの出力
を構成する第3の段とを含む。
【0014】第2の段の各マトリクスME1,...,
ME2nのm個の入力は、第1の段の各マトリクスMD
1,1;...;MDr,pの出力にそれぞれ接続され
る。第2の段の各マトリクスME1,...,ME2n
のm個の出力は、第3の段の各マトリクスMF1,
1;...;MFr,pの入力にそれぞれ接続される。
【0015】第2の段の全てのマトリクスは、既知の同
じ構造を有する。たとえば、マトリクスME1は、各々
がp個の入力と2p個の出力を備えたr個の非ブロッキ
ングマトリクスSE1,...,SErからなる第1の
段と、各々がr個の入力とr個の出力を備えた2p個の
非ブロッキングマトリクスSF1,...,SF2pか
らなる第2の段と、各々が2p個の入力およびp個の出
力を備えたr個の非ブロッキングマトリクスSG
1,...,SGrからなる第3の段とを含む。
【0016】第1の段の各マトリクスSE1,...,
SErの2p個の出力は、第2の段の各マトリクスSF
1,...,SF2pの入力にそれぞれ接続される。第
2の段の各マトリクスSF1,...,SF2pのr個
の出力は、第3の段の各マトリクスSG1,...,S
Grのの入力にそれぞれ接続される。所定のマトリクス
から出るリンクが、互いに並行にはならず分かれていく
ので、各リンクは、他の光ファイバとは別個の光ファイ
バにより提供される。
【0017】これらの相互接続は、決して互いに並行に
ならないので、相互接続の数が非常に多くなることに留
意されたい。このため、マトリクスME1,...,M
E2nの容量と共に外形寸法が大型化し、こうした大型
化によって、1つのネットワークでこれらのマトリクス
の複数個を組み合わせて大容量のネットワークを実現す
る可能性が最終的に制限される。
【0018】図2は、n・m個の入力とn・m個の出力
を備え、本発明によるマトリクスを含む、非ブロッキン
グ交換ネットワークのブロック図である。数mはr・p
であり、rとpは2個の整数である。このネットワーク
は、それぞれn個の入力と4・n・p個の出力を有す
る、m個のブロッキングマトリクスMA1,
1;...;MAs,t(図示せず);...;MA
r,pの第1の段と、それぞれ2pr個の入力と2p
r個の出力を有し、本発明による構造を備えた2n個
のブロッキングマトリクスMB1,...,MBj(図
示せず),...,MB2nの第2の段と、それぞれ4
・n・p個の入力とn個の出力を有する、m個のブロッ
キングマトリクスMC1,1;...;MCi,v(図
示せず);...;MCr,pの第3の段を含む。
【0019】第1の段は、各入力モジュールに対して、
2n個のリンク群によって第2の段に接続される。たと
えば、モジュールMA1,1は、GR1,1;...;
GR1,2n群によって、モジュールMAr,pは、G
Rr,p,1;...;GRr,p,2nによって、第
2の段に接続される。第2の段は、上記のリンク群と対
称である別のリンク群により第3の段に接続される。
【0020】第2の段のマトリクスMB1,...,M
Bj(図示せず),...,MB2nは、全て同じ構造
である。たとえばマトリクスMB1は、それぞれが2p
個の入力と2p・r個の出力を備えたr個の交換モジ
ュールDA1,...,DArを含む第1の段と、それ
ぞれが2p・r個の入力と2p個の出力を備えたr個
の交換モジュールDB1,...,DBrとを含む第2
の段とを含む。
【0021】マトリクスMB1の第1の段のr個の交換
モジュールDA1,...,DAs(図示せ
ず),...,DArは、同じ構造である。たとえばモ
ジュールDA1は、それぞれがp個の入力と1個の出力
を備えた2p個の第1のスイッチSA1,...,SA
i(図示せず),...,SA2pと、それぞれが1個
の入力とr個の出力を備え、第1のスイッチSA
1,...,SA2pにそれぞれ結合された2p個の第
2のスイッチSB1,...,SBj(図示せ
ず),...,SB2pであって、第1のスイッチの出
力が、結合された第2のスイッチの入力に接続される、
2p個の第2のスイッチSB1,...,SBj(図示
せず),...,SB2pとを含む。
【0022】マトリクスMB1の第2の段のr個の交換
モジュールDB1,...,DBrは、全て同じ構造で
ある。たとえばモジュールDB1は、それぞれがr個の
入力と1個の出力を備えた2p個の第1のスイッチSC
1,...,SCj(図示せず),...,SC2p
と、それぞれが1個の入力とp個の出力を備えた2p個
の第2のスイッチであって、第1のスイッチの出力が、
第1のスイッチに結合された第2のスイッチの入力に接
続される2p個の第2のスイッチSD1,...,SD
u(図示せず),...,SD2pとを含む。
【0023】例を挙げると、マトリクスMB1の第1お
よび第2の段の間の相互接続は、次のようになる。
【0024】第1の段の各交換モジュールDA
1,...,DArの各スイッチSB1,...,SB
2pのr個の出力は、第2の段の各交換モジュールDB
1,...,DBrの1個の入力にそれぞれ接続され
る。たとえば特に、スイッチSB1のランク
1,...,i,...,rの出力と、交換モジュール
DB1,...,DBrの入力との相互接続について考
慮する。
【0025】スイッチSB1のランク1の出力は、交換
モジュールDB1において対応するスイッチSC1のラ
ンク1の入力に接続される。
【0026】スイッチSB1のランクiの出力は、交換
モジュールDBi(図示せず)において対応するスイッ
チSC1のランク1の入力に接続される。
【0027】スイッチSB1のランクrの出力は、交換
モジュールDBrにおいて対応するスイッチSC1のラ
ンク1の入力に接続される。
【0028】次に、同じ交換モジュールDA1のスイッ
チSB2pのランク1,...,i,...,rの出力
と、交換モジュールDB1,...,DBrの入力との
間の相互接続について考慮する。
【0029】スイッチSB2pのランク1の出力は、ス
イッチDB1のモジュールにおいてスイッチSC2pの
ランク1の入力に接続される。
【0030】スイッチSB2pのランクiの出力は、交
換モジュールDBi(図示せず)において対応するスイ
ッチSC2pのランク1の入力に接続される。
【0031】スイッチSB2pのランクrの出力は、交
換モジュールDBrにおいて対応するスイッチSC2p
のランク1の入力に接続される。
【0032】リンクは、2p個のリンク群ごとに互いに
並行である。これらのリンクは、各々が2p個の並行の
光ファイバを含む帯により構成される。たとえば、モジ
ュールDA1は、r個の帯R11,...,R1rによ
りモジュールDB1,...,DBrに接続される。交
差ポイント数の減少および光ファイバの帯の使用によ
り、相互接続を著しく小型化できるので、より大きい容
量のマトリクスを最終的に実現可能である。
【0033】一般に、マトリクスMBjにおいて(j=
1,...,2n)、交換モジュールDAk(図示せ
ず)のスイッチSBj(図示せず)のランクiの出力は
(i=1〜r;j=1〜2p;k=1〜r)、交換モジ
ュールDBi(図示せず)におけるスイッチSCj(図
示せず)のランクkの入力に接続される。
【0034】第1の段の各マトリクス、たとえばMA
1,1は、それぞれが1個の入力と2n個の出力を備
え、この入力がネットワークの入力を構成するn個のス
イッチSH1,...,SH2nの第1の段と、それぞ
れがn個の入力と1個の出力を備える、2n個のスイッ
チSG1,...,SG2nの第2の段と、それぞれが
1個の入力と2p個の出力を備える、2n個のスイッチ
Sl1,...,Slj(図示せず),...,Sl2
nの第3の段とを含む。
【0035】第1の段のスイッチSH1,...,SH
2nの2n個の各出力は、第2の段の各スイッチSG
1,...,SG2nの入力にそれぞれ接続される。第
2の段の各スイッチSG1,...,SG2nの出力
は、第3の段のスイッチSl1,...,Sl2nの入
力にそれぞれ接続される。
【0036】第1の段のマトリクスMA1,1のスイッ
チSl1の2p個の出力は、ネットワークの第2の段の
マトリクスMB1の交換モジュールDA1の2p個の入
力にそれぞれ接続される。より詳しくは、第1の段のマ
トリクスMA1,1のスイッチSl1の2p個の出力
は、交換モジュールDA1の各スイッチSA
1,...,SA2pのランク1の入力にそれぞれ接続
される。
【0037】第1の段のマトリクスMA1,1のスイッ
チSl2nの2p個の出力は、ネットワークの第2の段
のマトリクスMB2nにおける交換モジュールDA1に
対応する交換モジュールの2p個の入力にそれぞれ接続
される。より詳しくは、第1の段のマトリクスMA1,
1のスイッチSl2nの2p個の出力は、マトリクスM
B2nにおける交換モジュールDA1に対応する交換モ
ジュールにおいて、スイッチSA1,...,SA2p
に対応する各スイッチのランク1の入力にそれぞれ接続
される。
【0038】一般に、第1の段のマトリクスMAs,t
(図示せず)のスイッチSlj(図示せず)のランクi
の出力(i=1〜2p;j=1〜2n;t=1〜p;s
=1〜r)は、ネットワークの第2の段のマトリクスM
Bj(図示せず)におけるDAs(図示せず)に対応す
る交換モジュールにおいて、SAj(図示せず)と対応
するスイッチの2p個の入力のうちのランクtの入力に
接続される。
【0039】4・n・p個の入力とn個の出力を備えた
m個のブロッキングマトリクスMC1,1;...;M
Cr,pは、同じ構造である。たとえばMC1,1は、
それぞれが2p個の入力と1個の出力を備えた2n個の
スイッチSE1,...,SEj(図示せ
ず),...,SE2nの第1の段と、それぞれが1個
の入力とn個の出力を備えた2n個のスイッチSF
1,...,SF2nの第2の段と、それぞれが2n個
の入力と1個の出力を備えたn個のスイッチSG
1,...,SG2nの第3の段とを含み、これらの出
力が、ネットワークの出力を構成する。
【0040】第2の段の各スイッチSF1,...,S
F2nの入力は、第1の段のスイッチSE1,...,
SE2nの出力にそれぞれ接続される。第3の段のスイ
ッチSG1,...,SG2nの2n個の各入力は、第
2の段の各スイッチSF1,...,SF2nの出力に
それぞれ接続される。
【0041】第3の段の各マトリクスMC1,
1;...;MCi,v(図示せず);...;MC
r,pの2p個の入力は、マトリクスMB1の第2の段
の各交換モジュールDB1,...,DBi(図示せ
ず),...,DBrにおけるSD1,...,SDq
(図示せず),...,SD2pとそれぞれ同等のスイ
ッチの2p個の出力にそれぞれ接続される。より詳しく
は、ネットワークの第3の段のマトリクスMCi,v
(図示せず)のスイッチSEjのランクqの入力(q=
1〜2p、v=1〜p、i=1〜r、j=1〜2n)
は、ネットワークの第2の段のマトリクスMBj(図示
せず)の交換モジュールDBi(図示せず)のスイッチ
SDq(図示せず)のランクvの出力に接続される。
【0042】図3は、この同じネットワークで、2np
個の入力と2np個の出力だけを備える場合を示すブロ
ック図である。マトリクスMB1,...,MB2nの
代わりに簡単な光ファイバクロスコネクトフレームFM
B1,...,FMB2nを用い、また第1の段でm=
2p個のモジュールMA1,1;...;MA2,pだ
けを用い、第3の段でm=2p個のモジュールMC1,
1;...;MC2,pだけを用いることにより、前記
ネットワークは、設備が十分ではない。
【0043】第1の段は、2p個のリンクからなる4n
p個の群GR1,1;...;GR1,2
n;....;GR2,p,1;...;GR2,p,
2nにより第2の段に接続されている。第2の段は、2
p個のリンクからなる4np個の群により第3の段に接
続され、これらの群は、上記の群と対称をなす。かくし
て、2段を備えたClosネットワークが得られる。
【0044】マトリクスMB1,...,MB2nと光
ファイバクロスコネクトフレームFMB1,...,F
MB2nは、ネットワークをサポートするフレームにそ
れらを接続したり、該フレームからそれらを取り外した
りすることを容易にする光コネクタを備えている。従っ
て、本発明によるネットワークの容量は、nrp個の入
力とnrp個の出力を備えた最大容量まで、ネットワー
クの容量を増加するために、光ファイバクロスコネクト
フレームFMB1,...,FMB2nをマトリクスM
B1,...,MB2nに取りかえることにより、必要
に応じて経時的に増加することができる。
【0045】光ファイバクロスコネクトフレームFMB
1,...,FMB2nの各々は、4p個の光入力と
4p個の光出力を含む。各入力は、導波路により出力
にそれぞれ常時接続される。従って、この実施例では、
光ファイバから構成される4p個の導波路G
1,...,G4pがある。
【0046】入力および出力の数を2np個より少なく
することが必要な場合、MA1,1とMC1,1だけを
備えることによりn個の入力とn個の出力から始めて、
その後、2p個までモジュール数を増加し、2np個の
入力と2np個の出力までピッチnずつネットワーク容
量を増加できる。いずれの場合にも、光ファイバクロス
コネクトフレームFMB1,...,FMB2nを装備
する。
【0047】容量をさらに増加するために、光ファイバ
クロスコネクトフレームFMB1,...,FMB2n
に代えて、2n個のマトリクスMB1,...,MB2
nを用い、所望の入力および出力数に応じて、モジュー
ルDA1,...,DArおよびDB1,...,DB
rの装置を段階的に装備する。
【0048】たとえば、np個の入力とnp個の出力を
得るために、p個のモジュールMA1,1;...;M
A1,pと、各マトリクスMB1,...,MB2nに
おけるDA1−DB1の1列と、p個の出力モジュール
MC1,1;...;MC1,pとを用いる。
【0049】np+1〜2np個の入力および出力を得
るために、p+1〜2p個のモジュールMA1,
1;...;MA1,p+1(MA1,2pまで)と、
各マトリクスMB1,...,MB2nにおけるDA1
−DB1、DA2−DB2の2列と、p+1〜2p個の
出力モジュールMC1,1;...;MC1,p+1
(MC1,2pまで)とを用いる。
【0050】次に、np個の入力および出力を、それぞ
れ増加するために、各マトリクスMB1,...,MB
2nに、1列を付加する。
【0051】本発明によるネットワークは、第1の段M
A1,1;...;MAr,pを構成するために、n個
の入力と4n・p個の出力を備えたマトリクスであっ
て、2p個の出力からなる2n個の群の各々と、n個の
入力の任意の1個との間で、少なくとも1つの接続を設
定する、別のタイプのマトリクスによって構成すること
も可能である。
【0052】また、本発明によるネットワークは、第3
の段MC1,1;...;MCr,pを構成するため
に、4n・p個の入力とn個の出力を備えたマトリクス
であって、2p個の入力からなる2n個の群の各々と、
n個の出力の任意の1個との間で、少なくとも1つの接
続を設定する、別のタイプのマトリクスによって構成す
ることも可能である。
【図面の簡単な説明】
【図1】既知の構造を有するネットワークのブロック図
である。
【図2】本発明によるマトリクスを含むネットワーク例
のブロック図である。
【図3】設備が十分でない場合の、本発明によるマトリ
クスの代わりに簡単な光ファイバクロスコネクトフレー
ムを用いた同じネットワーク例のブロック図である。
【符号の説明】
DA1、DAr、DB1、DBr 交換モジュール SA1、SA2p、SC1、SC2p 第1のスイッチ SB1、SB2p、SD1、SD2p 第2のスイッチ MA1,1、MAs,t、MB1、MB2n ブロッキ
ングマトリクス MD1,1、MDr,p、ME1、ME2n、MF1,
1、MFr,p 非ブロッキングマトリクス SE1、SEn、SF1、SF2n、SG1、SGn
スイッチ FMB1、FMB2n 光ファイバクロスコネクトフレ
ーム
───────────────────────────────────────────────────── フロントページの続き (72)発明者 フランソワ−グザビエ・オリビエ フランス国、91630・ギベビル、リユ・ド ユ・シヤトー、8

Claims (11)

    【特許請求の範囲】
  1. 【請求項1】 2p個の入力と2p・r個の出力を備
    えた交換モジュール(DA1,...,DAr)であっ
    て、 前記2p個の入力がp個ごとに入力群にまとめられ、
    前記2p・r個の出力がr個ごとに出力群にまとめら
    れ、各入力群が1個の出力群に結合され、 各入力群に対して、該入力群の任意の1つの入力と、該
    入力群に結合された出力群の任意の1つの出力との間
    に、少なくとも1つの接続を設定するための手段(SA
    1,...,SA2p,SB1,...,SB2p)を
    含むことを特徴とする交換モジュール(DA
    1,...,DAr)。
  2. 【請求項2】 前記少なくとも1つの接続を設定するた
    めの手段が、入力群の任意の1つの入力と、該入力群に
    結合された出力群の任意の1つの出力との間に、 p個の入力と1個の出力を有し、該p個の入力が交換モ
    ジュールの入力を構成する、第1のスイッチ(SA
    1,...,SA2p)と、 1個の入力とr個の出力を有する第2のスイッチ(SB
    1,...,SB2p)とを含み、 前記第1のスイッチの出力が、前記第1のスイッチに結
    合された第2のスイッチの入力に接続され、 前記第2のスイッチの出力が、交換モジュールの出力を
    構成することを特徴とする請求項1に記載の交換モジュ
    ール(DA1,...,DAr)。
  3. 【請求項3】 2p・r個の入力と2p個の出力を備
    えた交換モジュール(DB1,...,DBr)であっ
    て、 前記2p・r個の入力がr個ごとに入力群にまとめら
    れ、前記2p個の出力がp個ごとに出力群にまとめら
    れ、各入力群が1個の出力群に結合され、 各入力群に対して、該入力群の任意の1つの入力と、該
    入力群に結合された出力群の任意の1つの出力との間
    に、少なくとも1つの接続を設定するための手段(SC
    1,...,SC2p、SD1,...,SD2p)を
    含むことを特徴とする交換モジュール(DB
    1,...,DBr)。
  4. 【請求項4】 前記少なくとも1つの接続を設定するた
    めの手段が、入力群の任意の1つの入力と、該入力群に
    結合された出力群の任意の1つの出力との間に、 r個の入力と1個の出力を有し、該r個の入力が交換モ
    ジュールの入力を構成する、第1のスイッチ(SC
    1,...,SC2p)と、 1個の入力とp個の出力を有する第2のスイッチ(SD
    1,...,SD2p)とを含み、 前記第1のスイッチの出力が、前記第1のスイッチに結
    合された第2のスイッチの入力に接続され、 前記第2のスイッチの出力が、交換モジュールの出力を
    構成することを特徴とする請求項3に記載の交換モジュ
    ール(DB1,...,DBr)。
  5. 【請求項5】 2r・p個の入力と2r・p個の出
    力を備えた交換マトリクス(MB1,...,MB2
    n)であって、 請求項1または2に記載のr個の交換モジュール(DA
    1,...,DAr)を含む第1の段と、 請求項3または4に記載のr個の交換モジュール(DB
    1,...,DBr)を含む第2の段とを含み、 交換マトリクス(MB1)の第1の段におけるランクk
    の交換モジュール(DA1,...,DAr)内のラン
    クjの第2のスイッチ(SB1,...,SB2p)の
    ランクiの出力が、交換マトリクス(MB1)の第2の
    段におけるランクiの交換モジュール(DB
    1,...,DBr)内のランクjの第1のスイッチ
    (SC1,...,SC2p)のランクkの入力に接続
    されるように、 第1の段の交換モジュール(DA1,...,DAr)
    の第2のスイッチ(SB1,...,SB2p)の各々
    のr個の出力が、第2の段の交換モジュール(DB
    1,...,DBr)の第1のスイッチ(SC
    1,...,SC2p)の各々の入力にそれぞれ接続さ
    れることを特徴とする交換マトリクス(MB
    1,...,MB2n)。
  6. 【請求項6】 交換マトリクス(MB1)の第1の段の
    各交換モジュール(DA1,...,DAr)の第2の
    スイッチ(SB1,...,SB2p)の各々のr個の
    出力が、2p個の並行の光ファイバをそれぞれが含む複
    数の帯(R11,...,Rrr)により、第2の段の
    交換モジュール(DB1,...,DBr)の第1のス
    イッチ(SC1,...,SC2p)の各々の入力にそ
    れぞれ接続されることを特徴とする、光コンポーネント
    用の、請求項5に記載の交換マトリクス(MB
    1,...,MB2n)。
  7. 【請求項7】 n・m個の入力とn・m個の出力を含
    む、非ブロッキングモジュール型交換ネットワークであ
    って、 各々がn個の入力と4・n・p個の出力を含むm個のマ
    トリクス(MA1,1;...;MAr,p)の第1の
    段と、 請求項5または6に記載の2n個の交換マトリクス(M
    B1,...,MB2n)の第2の段であって、第1の
    段の各マトリクスの(MA1,1;...;MAr,
    p)の2p個の出力が、ネットワークの第2の段の2n
    個の各交換マトリクス(MB1,...,MB2n)の
    第1の段の交換モジュール(DA1,...,DAr)
    の2p個の入力にそれぞれ接続されている第2の段と、 4・n・p個の入力とn個の出力を備えたm個のマトリ
    クス(MC1,1,...,MCr,p)の第3の段で
    あって、第3の段の各マトリクス(MC1,
    1,...,MCr,p)の2p個の入力が、ネットワ
    ークの第2の段の2n個の各交換マトリクス(MB
    1,...,MB2n)の第2の段の交換モジュール
    (DB1,...,DBr)の2p個の出力にそれぞれ
    接続されている第3の段とを含むことを特徴とする非ブ
    ロッキングモジュール型交換ネットワーク。
  8. 【請求項8】 請求項7に記載のネットワークの第2の
    段の交換マトリクス(MB1,...,MB2n)に取
    って代わるための光ファイバクロスコネクトフレーム
    (FMB1,...,FMB2n)であって、 4p個の導波路(G1,...,G4p)により、
    それぞれが常時接続されている4p個の光入力および
    4p個の光出力を含み、 前記光入力および前記光出力に、請求項7に記載のネッ
    トワークの第2の段の交換マトリクス(MB
    1,...,MB2n)の場所に光ファイバクロスコネ
    クトフレームの集合を接続すること、または該場所から
    光ファイバクロスコネクトフレームの集合を取り外すこ
    とを可能とする光コネクタが提供されていることを特徴
    とする光ファイバクロスコネクトフレーム(FMB
    1,...,FMB2n)。
  9. 【請求項9】 2n・p個の入力および2n・p個の出
    力を備えた非ブロッキングモジュール型交換ネットワー
    クであって、 各々がn個の入力および4・n・p個の出力を備えた2
    p個のマトリクス(MA1,1;...;MA2,p)
    の第1の段と、 請求項8に記載の2n個のフレームを備えた第2の段で
    あって、第1の段の各マトリクス(MA1,
    1;...;MAr,p)の2p個の出力が、ネットワ
    ークの第2の段の2n個の各フレーム(FMB
    1,...,FMB2n)の2p個の入力にそれぞれ接
    続される第2の段と、 4・n・p個の入力およびn個の出力を備えた2p個の
    マトリクス(MC1,1,...,MC2,p)の第3
    の段であって、第3の段の各マトリクス(MC1,
    1,...,MC2,p)の2p個の入力が、ネットワ
    ークの第2の段の2n個の各フレーム(FMB
    1,...,FMB2n)の2p個の出力にそれぞれ接
    続される第3の段とを含むことを特徴とする非ブロッキ
    ングモジュール型交換ネットワーク。
  10. 【請求項10】 ネットワークの第1の段のn個の入力
    および4.n.p個の出力を備えたm個の各マトリクス
    (MA1,1;...;MAr,p)が、 各々が1個の入力および2n個の出力を有するn個の第
    1の段のスイッチ(SH1,...,SHn)と、 各々がn個の入力および1個の出力を有する2n個の第
    2の段のスイッチ(SG1,...,SGn)と、 各々が1個の入力および2p個の出力を有する2n個の
    第3の段のスイッチ(Sl1,...,Sl2n)とを
    含み、 第1の段のスイッチ(SH1,...,SHn)の2n
    個の各出力が、第2の段のスイッチ(SG1,...,
    SGn)の各々の入力にそれぞれ接続されており、 第2の段の各スイッチ(SG1,...,SGn)の出
    力が、第3の段のスイッチ(Sl1,...,Sl2
    n)の入力にそれぞれ接続されていることを特徴とする
    請求項7または9に記載のネットワーク。
  11. 【請求項11】 ネットワークの第3の段の4.n.p
    個の入力およびn個の出力を備えたm個の各マトリクス
    (MC1,1;...;MC2,p)が、 各々が2p個の入力および1個の出力を有する2n個の
    第1の段のスイッチ(SE1,...,SEn)と、 各々が1個の入力およびn個の出力を有する2n個の第
    2の段のスイッチ(SF1,...,SF2n)と、 各々が2n個の入力および1個の出力を有するn個の第
    3の段のスイッチ(SG1,...,SGn)とを含
    み、 第2の段のスイッチ(SF1,...,SF2n)の各
    々の入力が、第1の段のスイッチ(SE1,...,S
    E2n)の出力にそれぞれ接続されており、 第3の段のスイッチ(SG1,...,SGn)の2n
    個の各入力が、第2の段のスイッチ(SF1,...,
    SF2n)の各々の出力にそれぞれ接続されていること
    を特徴とする請求項7または9に記載のネットワーク。
JP2000026248A 1999-02-04 2000-02-03 交換モジュール、そのような交換モジュールを含む交換マトリクス、およびそのような交換マトリクスを含む非ブロックブロッキングモジュール型通信交換ネットワーク Pending JP2000236591A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9901293A FR2789538B1 (fr) 1999-02-04 1999-02-04 Modules de commutation, matrice de commutation comportant de tels modules, et reseau de commutation modulaire non bloquant comportant une telle matrice
FR9901293 1999-02-04

Publications (1)

Publication Number Publication Date
JP2000236591A true JP2000236591A (ja) 2000-08-29

Family

ID=9541594

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000026248A Pending JP2000236591A (ja) 1999-02-04 2000-02-03 交換モジュール、そのような交換モジュールを含む交換マトリクス、およびそのような交換マトリクスを含む非ブロックブロッキングモジュール型通信交換ネットワーク

Country Status (5)

Country Link
US (1) US6370295B2 (ja)
EP (1) EP1026912A1 (ja)
JP (1) JP2000236591A (ja)
CA (1) CA2297298A1 (ja)
FR (1) FR2789538B1 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6456752B1 (en) * 2000-10-13 2002-09-24 Lucent Technologies, Inc. Large N×N optical switch using binary trees
US6643423B2 (en) * 2001-05-08 2003-11-04 Nortel Networks Limited System and method for bridge and roll in a photonic switch
CN100484258C (zh) 2001-08-31 2009-04-29 艾利森电话股份有限公司 可缩放的模块化的严格无阻塞的电光交叉连接核心
US6951941B2 (en) * 2003-02-06 2005-10-04 Com Dev Ltd. Bi-planar microwave switches and switch matrices
US20080247387A1 (en) * 2007-04-09 2008-10-09 Neilson David T Scalable hybrid switch fabric
US8270830B2 (en) * 2009-04-01 2012-09-18 Fusion-Io, Inc. Optical network for cluster computing
DE102013019643A1 (de) * 2013-11-22 2015-05-28 Siemens Aktiengesellschaft Zweistufiger Kreuzschienenverteiler und Verfahren zum Betrieb
CN104832537A (zh) * 2015-04-30 2015-08-12 王向东 一种永磁磁悬浮装置
CN113725568B (zh) * 2021-11-01 2022-01-04 成都广众科技有限公司 一种射频开关矩阵及通道交换关系计算方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4807280A (en) * 1987-09-18 1989-02-21 Pacific Bell Cross-connect switch
JP2745566B2 (ja) * 1988-10-03 1998-04-28 日本電気株式会社 3段スイッチの拡張方法
DE4217821A1 (de) * 1992-05-29 1993-12-02 Bosch Gmbh Robert Optisches Koppelnetzwerk
US5729642A (en) * 1995-10-02 1998-03-17 The Boeing Company N×N optical switch array using electro-optic and passive waveguide circuits on planar substrates
US5945922A (en) * 1996-09-06 1999-08-31 Lucent Technologies Inc. Widesense nonblocking switching networks
US6044185A (en) * 1997-08-21 2000-03-28 Macdonald; Robert I. Optical switch module

Also Published As

Publication number Publication date
US20020009255A1 (en) 2002-01-24
FR2789538B1 (fr) 2001-03-30
EP1026912A1 (fr) 2000-08-09
FR2789538A1 (fr) 2000-08-11
US6370295B2 (en) 2002-04-09
CA2297298A1 (fr) 2000-08-04

Similar Documents

Publication Publication Date Title
Lea Multi-log/sub 2/N networks and their applications in high-speed electronic and photonic switching systems
US5878177A (en) Layered switch architectures for high-capacity optical transport networks
US5729527A (en) Fault management in a multichannel transmission system
US7881568B2 (en) Signal interconnect incorporating multiple modular units
US5123011A (en) Modular multistage switch for a parallel computing system
JPH0923457A (ja) 非閉塞型交差接続交換装置
Jordan et al. Serial array time slot interchangers and optical implementations
US6456752B1 (en) Large N×N optical switch using binary trees
CN102740177B (zh) 一种无阻塞可拓展多级光开关阵列及其工作方法
US20030091271A1 (en) Non-blocking switching arrangements with minimum number of 2x2 elements
JP2000236591A (ja) 交換モジュール、そのような交換モジュールを含む交換マトリクス、およびそのような交換マトリクスを含む非ブロックブロッキングモジュール型通信交換ネットワーク
CN1356569A (zh) 采用波长路由器和空间切换器的n×n交联切换器
AU6068700A (en) Dense tree optical switch network
US4910730A (en) Batcher-banyan network
US20050141804A1 (en) Group switching method and apparatus for dense wavelength division multiplexing optical networks
Simmons et al. Optical crossconnects of reduced complexity for WDM networks with bidirectional symmetry
EP1180286B1 (en) Network interconnections
CN1482814A (zh) 全光波长路由交叉模块
US6724758B1 (en) Stage specific dilation in multi-stage interconnection networks
CN2653792Y (zh) 全光波长路由交叉模块
Lea Multi-log/sub 2/N self-routing networks and their applications in high speed electronic and photonic switching systems
Lu et al. A class of self-routing strictly nonblocking photonic switching networks
Lu et al. A novel design of self-routing strictly nonblocking switching networks
JPH02206939A (ja) 自己ルーチングスイッチ網
Yang et al. Group switching for DWDM optical networks