JP2000215108A - Semiconductor integrated circuit - Google Patents

Semiconductor integrated circuit

Info

Publication number
JP2000215108A
JP2000215108A JP11014458A JP1445899A JP2000215108A JP 2000215108 A JP2000215108 A JP 2000215108A JP 11014458 A JP11014458 A JP 11014458A JP 1445899 A JP1445899 A JP 1445899A JP 2000215108 A JP2000215108 A JP 2000215108A
Authority
JP
Japan
Prior art keywords
chip
memory chip
data
package
integrated circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11014458A
Other languages
Japanese (ja)
Inventor
Hisamichi Kasai
央倫 葛西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP11014458A priority Critical patent/JP2000215108A/en
Publication of JP2000215108A publication Critical patent/JP2000215108A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To provide a semiconductor integrated circuit which can provide a security function for a memory chip in the semiconductor integrated circuit having an MCP formed by mounting a memory chip and a CPU chip on one package. SOLUTION: In a semiconductor circuit(MCP) having the flash memory chip 6 and CPU chip 4 mounted on one package, a signature code read out of the flash memory chip 6 and a security resetting data inputted from an outside are compared by a comparison register 4f. Only when they match each other, a tri-state buffer 4g enables the flash memory chip 6 to be read.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】この発明は、半導体集積回路
のセキュリティに関し、特に不揮発性メモリチップとM
PU(マイクロプロセッサ)チップ等を同一のパッケー
ジに実装した半導体集積回路(MCP)のセキュリティ
に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to the security of a semiconductor integrated circuit, and more particularly, to a nonvolatile memory chip and a memory device.
The present invention relates to security of a semiconductor integrated circuit (MCP) in which a PU (microprocessor) chip or the like is mounted in the same package.

【0002】[0002]

【従来の技術】近年、基板及び実装技術の進歩により、
MCP(Multi Chip Package)やMCM(Multi Chip M
odule )と呼ばれる、複数のチップを1つのパッケージ
に実装(1パッケージ化)する技術が開発されている。
2. Description of the Related Art In recent years, with the progress of substrate and mounting technology,
MCP (Multi Chip Package) and MCM (Multi Chip M
A technique for mounting a plurality of chips in one package (single package) called an odule has been developed.

【0003】このMCPのメリットとしては、まず開発
の容易さを挙げることができる。既存のチップをわずか
な修正で様々なチップと1パッケージ化できることよ
り、製品開発を容易に行うことができる。また、プロセ
ス的にも有効であり、不揮発性メモリチップとMPUチ
ップ(あるいはCPU(Central Processing Unit )チ
ップ、MCU(Memory Control Unit )チップ)を1パ
ッケージ化したMCPのケースで考えると、メモリ−ロ
ジック混載技術が不要になるなど、様々なメリットが考
えられる。
One of the advantages of the MCP is that it is easy to develop. An existing chip can be packaged with various chips with a slight modification, thereby facilitating product development. It is also effective in terms of process. Considering the case of an MCP in which a nonvolatile memory chip and an MPU chip (or a CPU (Central Processing Unit) chip and an MCU (Memory Control Unit) chip) are packaged in one, a memory-logic Various advantages can be considered, such as the necessity of mixed loading technology.

【0004】[0004]

【発明が解決しようとする課題】ここでは、不揮発性メ
モリ(以下、NVメモリ)チップとCPUチップを1パ
ッケージ化したMCPを例に取り、その課題を説明す
る。
Here, an MCP in which a nonvolatile memory (hereinafter referred to as NV memory) chip and a CPU chip are packaged in one package will be described as an example.

【0005】例えば、NVメモリチップを他社開発汎用
品、CPUチップを既存自社開発品とする。この場合、
CPUチップに対してNVメモりチップのI/Fを付加
しMCP化すると、NVメモリチップの仕様が理解でき
るユーザが利用した場合、このNVメモりチップに対し
てのセキュリティ機能が働かなくなってしまう。
For example, an NV memory chip is a general-purpose product developed by another company, and a CPU chip is an existing company-developed product. in this case,
When the I / F of the NV memory chip is added to the CPU chip to form the MCP, when a user who can understand the specification of the NV memory chip uses the security function, the security function for the NV memory chip does not work. .

【0006】そこでこの発明は、前記課題に鑑みてなさ
れたものであり、メモリチップとCPUチップを1つの
パッケージに実装してMCPを形成した半導体集積回路
において、CPUチップのわずかな変更により、メモリ
チップに対してセキュリティ機能を設けることができる
半導体集積回路を提供することを目的とする。
In view of the above, the present invention has been made in view of the above-mentioned problems, and in a semiconductor integrated circuit in which a memory chip and a CPU chip are mounted in one package to form an MCP, the memory chip is slightly changed by changing the CPU chip. It is an object of the present invention to provide a semiconductor integrated circuit capable of providing a chip with a security function.

【0007】[0007]

【課題を解決するための手段】前記目的を達成するため
に、この発明に係る半導体集積回路は、不揮発性メモリ
チップとロジックICチップを1つのパッケージに実装
した半導体集積回路(MCP)において、前記不揮発性
メモリチップに予め記憶された参照用データと外部から
入力された照合用データを比較する比較手段と、前記比
較手段による比較結果に応じて、前記不揮発性メモリチ
ップに記憶されたデータの読み出しを許可あるいは禁止
する許可手段とを具備することを特徴とする。
In order to achieve the above object, a semiconductor integrated circuit according to the present invention is a semiconductor integrated circuit (MCP) in which a nonvolatile memory chip and a logic IC chip are mounted in one package. Comparing means for comparing reference data pre-stored in the nonvolatile memory chip with collation data input from the outside; and reading data stored in the nonvolatile memory chip in accordance with a comparison result by the comparing means And permission means for permitting or prohibiting the operation.

【0008】また、この発明に係る半導体集積回路は、
不揮発性メモリチップとロジックICチップを1つのパ
ッケージに実装した半導体集積回路(MCP)におい
て、前記不揮発性メモリチップに予め記憶された参照用
データと外部から入力された照合用データを比較する比
較手段と、前記比較手段による比較結果が一致したとき
前記不揮発性メモリチップに記憶されたデータの読み出
しを許可し、一致しないとき前記データの読み出しを禁
止する手段とを具備することを特徴とする。
Further, a semiconductor integrated circuit according to the present invention comprises:
In a semiconductor integrated circuit (MCP) in which a nonvolatile memory chip and a logic IC chip are mounted in one package, comparison means for comparing reference data previously stored in the nonvolatile memory chip with collation data input from the outside Means for permitting reading of data stored in the non-volatile memory chip when the comparison result by the comparing means matches, and prohibiting reading of the data when the result does not match.

【0009】また、この発明に係る半導体集積回路は、
パッケージに実装され、第1のデータを記憶する不揮発
性メモリチップと、外部から入力される第2のデータと
前記第1のデータとを比較する比較手段と、前記比較手
段による比較結果に応じて、前記不揮発性メモリチップ
に記憶されたデータの読み出しを許可あるいは禁止する
許可手段と、前記比較手段と前記許可手段を有し、前記
不揮発性メモリチップが実装されたパッケージと同一の
パッケージに実装されたロジックICチップとを具備す
ることを特徴とする。
Further, a semiconductor integrated circuit according to the present invention comprises:
A nonvolatile memory chip mounted on the package and storing the first data; a comparing means for comparing the first data with the second data input from the outside; And a permission unit for permitting or prohibiting the reading of data stored in the nonvolatile memory chip, the comparing unit and the permission unit, and are mounted on the same package as the package on which the nonvolatile memory chip is mounted. And a logic IC chip.

【0010】また、この発明に係る半導体集積回路は、
不揮発性メモリチップとロジックICチップを1つのパ
ッケージに実装した半導体集積回路(MCP)におい
て、前記不揮発性メモリチップに予め記憶されたシグネ
チャコードと外部から入力された照合用データを比較す
る比較手段と、前記比較手段による比較結果が一致した
とき前記不揮発性メモリチップに記憶されたデータの読
み出しを許可し、比較結果が一致しないとき前記不揮発
性メモリチップに記憶されたデータの読み出しを禁止す
る手段とを具備することを特徴とする。
Further, a semiconductor integrated circuit according to the present invention comprises:
In a semiconductor integrated circuit (MCP) in which a non-volatile memory chip and a logic IC chip are mounted in one package, a comparing means for comparing a signature code stored in the non-volatile memory chip in advance with collation data inputted from the outside; Means for permitting reading of data stored in the nonvolatile memory chip when the comparison result by the comparing means matches, and prohibiting reading of data stored in the nonvolatile memory chip when the comparison result does not match. It is characterized by having.

【0011】[0011]

【発明の実施の形態】以下、図面を参照してこの発明の
実施の形態の半導体集積回路について説明する。以下の
実施の形態では、CPUが形成されたCPUチップとフ
ラッシュメモリが形成されたフラッシュメモリチップ
を、1つのパッケージに実装してMCP(Multi Chip P
ackage)とした場合を例として説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A semiconductor integrated circuit according to an embodiment of the present invention will be described below with reference to the drawings. In the following embodiment, a CPU chip having a CPU formed thereon and a flash memory chip having a flash memory formed therein are mounted in a single package, and an MCP (Multi Chip P
ackage) will be described as an example.

【0012】図1は、この発明の実施の形態のMCPの
外観を示す概略図である。なお、この図では、パッケー
ジ上を被覆する前の状態を示している。
FIG. 1 is a schematic diagram showing the appearance of an MCP according to an embodiment of the present invention. This figure shows a state before covering the package.

【0013】図1に示すように、基板2上には、CPU
が形成されたCPUチップ4と、フラッシュメモリが形
成されたフラッシュメモリチップ6が実装されている。
As shown in FIG. 1, a CPU 2
And a flash memory chip 6 on which a flash memory is formed.

【0014】CPUチップ4上にはパッド8が配置さ
れ、フラッシュメモリチップ6上にはパッド10が配置
されている。基板2の周辺部には外部接続用のパッド1
2が配置され、CPUチップ4とフラッシュメモリチッ
プ6との間にはこれらを接続するために用いるパッド1
4が配置されている。そして、CPUチップ4上のパッ
ド8と外部接続用のパッド12との間、フラッシュメモ
リチップ6上のパッド10と外部接続用のパッド12と
の間、及びCPUチップ4とフラッシュメモリチップ6
間のパッド14間には、これらを電気的に接続するボン
ディングワイヤ16が形成されている。
Pads 8 are arranged on the CPU chip 4, and pads 10 are arranged on the flash memory chip 6. Pads 1 for external connection are provided on the periphery of the substrate 2.
2, a pad 1 used between the CPU chip 4 and the flash memory chip 6 to connect them.
4 are arranged. Then, between the pad 8 on the CPU chip 4 and the pad 12 for external connection, between the pad 10 on the flash memory chip 6 and the pad 12 for external connection, and between the CPU chip 4 and the flash memory chip 6
Bonding wires 16 are formed between the pads 14 to electrically connect them.

【0015】次に、この発明の実施の形態のMCPの構
成について説明する。
Next, the configuration of the MCP according to the embodiment of the present invention will be described.

【0016】図2は、この発明の実施の形態のMCPの
ブロックダイヤグラムを示す図である。なおここでは、
フラッシュメモリチップは、セキュリティ機能を持たな
い汎用品とする。
FIG. 2 is a diagram showing a block diagram of the MCP according to the embodiment of the present invention. Here,
The flash memory chip is a general-purpose product without security functions.

【0017】MCPには、CPUチップ4、フラッシュ
メモリチップ6、及び第1〜第4の外部端子が設けられ
ている。CPUチップ4内には、CPU4a、マルチプ
レクサ(以下MUX)4b〜4d、アドレスデコーダ4
e、コンペアレジスタ4f、トライステイトバッファ4
gが設けられている。第1外部端子からは“CE、W
E、OE”が入力され、第2外部端子からは“DAT
A”が入力される。第3外部端子からは“ADDRESS ”が
入力され、第4外部端子からは“MODE”が入力され
る。
The MCP is provided with a CPU chip 4, a flash memory chip 6, and first to fourth external terminals. In the CPU chip 4, a CPU 4a, multiplexers (hereinafter, MUX) 4b to 4d, an address decoder 4
e, compare register 4f, tristate buffer 4
g is provided. From the first external terminal, “CE, W
E, OE "is input, and" DAT
"A" is input, "ADDRESS" is input from the third external terminal, and "MODE" is input from the fourth external terminal.

【0018】まず、MCPでは、フラッシュメモリチッ
プ6内に形成されたフラッシュメモリに対して外部(ラ
イターなど)から書き込み、消去、読み出しなどが制御
できる必要がある。このため、フラッシュメモリに対し
て入力信号“CE、WE、OE、ADDRESS 、DATA”
を外部から入力できる経路と、CPUを介して“CE、
WE、OE、ADDRESS 、DATA”の入力を制御できる
経路を設ける。
First, in the MCP, it is necessary to be able to control writing, erasing, reading, and the like from the outside (a writer or the like) with respect to the flash memory formed in the flash memory chip 6. Therefore, the input signals “CE, WE, OE, ADDRESS, DATA” are supplied to the flash memory.
Can be input from outside, and “CE,
A path for controlling the input of WE, OE, ADDRESS, DATA ”is provided.

【0019】外部から“MODE”=“1”がMUX4
b〜4dのセレクト(S)端子に入力された場合、MU
X4b〜4dのA端子に入力された“CE、WE、O
E、ADDRESS 、DATA”がMUX4b〜4dの出力
(Z)端子からフラッシュメモリに供給される。
"MODE" = "1" is MUX4 from outside
When input to the select (S) terminals of b to 4d, the MU
"CE, WE, O" input to A terminal of X4b-4d
E, ADDRESS, DATA ”are supplied to the flash memory from the output (Z) terminals of the MUXs 4b to 4d.

【0020】また、“MODE”=“0”がMUX4b
〜4dのセレクト(S)端子に入力された(CPUモー
ド)場合、CPU4aからアドレスデコーダ4eを介し
てMUX4bのB端子に入力された“CE”が出力
(Z)端子からフラッシュメモリに供給される。同様
に、CPU4aからMUX4bのB端子に入力された
“WE(WR)、OE(RD)”が出力(Z)端子から
フラッシュメモリに供給され、CPU4aからMUX4
c、4dのB端子に入力された“DATA、ADDRESS ”
が出力(Z)端子からフラッシュメモリに供給される。
"MODE" = "0" indicates that the MUX 4b
In the case of input to the select (S) terminals of .about.4d (CPU mode), "CE" input from the CPU 4a to the B terminal of the MUX 4b via the address decoder 4e is supplied from the output (Z) terminal to the flash memory. . Similarly, “WE (WR), OE (RD)” input to the B terminal of the MUX 4 b from the CPU 4 a is supplied to the flash memory from the output (Z) terminal, and the CPU 4 a outputs the MUX 4 b.
"DATA, ADDRESS" input to B terminal of c, 4d
Is supplied to the flash memory from the output (Z) terminal.

【0021】次に、このMCPが有するセキュリティ機
能について説明する。
Next, the security function of the MCP will be described.

【0022】CPUチップ4内に設けられたコンペアレ
ジスタ4fにフラッシュメモリから第1のデータを入力
し、外部から第2のデータを入力する。コンペアレジス
タ4fは、第1のデータと第2のデータを比較して比較
結果に応じた出力信号をトライステイトバッファ4gに
出力する。トライステイトバッファ4gは、このコンペ
アレジスタ4fの出力信号が“1”か“0”かによりセ
キュリティ機能を働かせるか否かを切り換える。このセ
キュリティ機能の詳細は次のようになっている。
First data is input from a flash memory to a compare register 4f provided in the CPU chip 4, and second data is input from the outside. The compare register 4f compares the first data with the second data and outputs an output signal corresponding to the comparison result to the tristate buffer 4g. The tristate buffer 4g switches whether to activate the security function depending on whether the output signal of the compare register 4f is "1" or "0". The details of this security function are as follows.

【0023】まず、フラッシュメモリに予め記憶されて
いるシグネチャコードがフラッシュメモリの第1端子か
ら出力されて、コンペアレジスタ4fに入力される。ま
た、外部からは入力コードが、MUX4cを介してコン
ペアレジスタ4fに入力される。
First, a signature code previously stored in the flash memory is output from the first terminal of the flash memory and input to the compare register 4f. Further, an input code is input from the outside to the compare register 4f via the MUX 4c.

【0024】入力されたこれらのシグネチャコードと入
力コードは、コンペアレジスタ4fにより比較され、一
致した場合はコンペアレジスタ4fから“1”が出力さ
れる。コンペアレジスタ4fから出力された“1”がト
ライステイトバッファ4gに入力されると、外部へのデ
ータ出力が許可され、フラッシュメモリに記憶されてい
るデータがこのトライステイトバッファ4gを介して外
部に出力される。
The input signature code and the input code are compared by the compare register 4f, and if they match, "1" is output from the compare register 4f. When "1" output from the compare register 4f is input to the tri-state buffer 4g, data output to the outside is permitted, and data stored in the flash memory is output to the outside via the tri-state buffer 4g. Is done.

【0025】一方、シグネチャコードと入力コードが一
致しない場合は、コンペアレジスタ4fから“0”が出
力される。この“0”がトライステイトバッファ4gに
入力されると、外部へのデータ出力が禁止され、フラッ
シュメモリに記憶されているデータの出力はトライステ
イトバッファ4fにより遮断される。
On the other hand, if the signature code does not match the input code, "0" is output from the compare register 4f. When this "0" is input to the tristate buffer 4g, output of data to the outside is prohibited, and output of data stored in the flash memory is cut off by the tristate buffer 4f.

【0026】すなわち、フラッシュメモリに記憶されて
いるシグネチャコードと外部から入力される入力コード
がコンペアレジスタにより比較され、シグネチャコード
と入力コードが一致したときは外部へのデータ出力を有
効とし、シグネチャコードと入力コードが一致しないと
きは外部へのデータ出力を禁止する。以上により、外部
へのデータ出力を、正当なユーザに対しては許可し、不
当なユーザに対しては禁止するというセキュリティ機能
を実現する。
That is, the signature code stored in the flash memory and the input code input from the outside are compared by the compare register. When the signature code matches the input code, the data output to the outside is made valid, and the signature code is output. If the input code does not match, the external data output is prohibited. As described above, a security function is realized in which data output to the outside is permitted for a valid user and prohibited for an unauthorized user.

【0027】以上説明したようにこの実施の形態によれ
ば、CPUチップにわずかな修正を加えることにより、
すなわち、不揮発性メモリチップに予め記憶された参照
用データと外部から入力される照合用データ(セキュリ
ティ解除用データ)とを比較するコンペアレジスタと、
このコンペアレジスタの比較結果に応じてデータの出力
を許可状態に、あるいは禁止状態に切り換えるトライス
テイトバッファとを備えることにより、不揮発性メモリ
チップとCPUチップを1パッケージ化したMCPに対
してセキュリティ機能を設けることができ、不揮発性メ
モリチップからデータが不正に読み出されるのを防止す
ることができる。
As described above, according to this embodiment, by making a slight modification to the CPU chip,
That is, a compare register for comparing reference data stored in advance in the nonvolatile memory chip with collation data (security release data) input from the outside,
By providing a tri-state buffer for switching data output to an enabled state or an inhibited state according to the comparison result of the compare register, a security function is provided for the MCP in which the nonvolatile memory chip and the CPU chip are packaged in one package. This can prevent illegal reading of data from the nonvolatile memory chip.

【0028】[0028]

【発明の効果】以上述べたように本発明によれば、メモ
リチップとCPUチップを1つのパッケージに実装して
MCPを形成した半導体集積回路において、CPUチッ
プのわずかな変更により、メモリチップに対してセキュ
リティ機能を設けることができる半導体集積回路を提供
することが可能である。
As described above, according to the present invention, in a semiconductor integrated circuit in which a memory chip and a CPU chip are mounted in one package to form an MCP, a slight change in the CPU chip allows Thus, it is possible to provide a semiconductor integrated circuit which can provide a security function.

【図面の簡単な説明】[Brief description of the drawings]

【図1】この発明の実施の形態の半導体集積回路(MC
P)の外観を示す概略図である。
FIG. 1 shows a semiconductor integrated circuit (MC) according to an embodiment of the present invention.
It is the schematic which shows the external appearance of P).

【図2】この発明の実施の形態の半導体集積回路(MC
P)MCPのブロックダイヤグラムを示す図である。
FIG. 2 shows a semiconductor integrated circuit (MC) according to an embodiment of the present invention;
It is a figure which shows the block diagram of P) MCP.

【符号の説明】[Explanation of symbols]

2…基板 4…CPUチップ 6…フラッシュメモリチップ 8、10、12、14…パッド 16…ボンディングワイヤ 4a…CPU 4b〜4d…マルチプレクサ(以下MUX) 4e…アドレスデコーダ 4f…コンペアレジスタ 4g…トライステイトバッファ DESCRIPTION OF SYMBOLS 2 ... Substrate 4 ... CPU chip 6 ... Flash memory chip 8, 10, 12, 14 ... Pad 16 ... Bonding wire 4a ... CPU 4b-4d ... Multiplexer (hereinafter MUX) 4e ... Address decoder 4f ... Compare register 4g ... Tristate buffer

フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H01L 29/788 29/792 Continued on the front page (51) Int.Cl. 7 Identification symbol FI Theme coat II (Reference) H01L

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 不揮発性メモリチップとロジックICチ
ップを1つのパッケージに実装した半導体集積回路(M
CP)において、 前記不揮発性メモリチップに予め記憶された参照用デー
タと外部から入力された照合用データを比較する比較手
段と、 前記比較手段による比較結果に応じて、前記不揮発性メ
モリチップに記憶されたデータの読み出しを許可あるい
は禁止する許可手段と、 を具備することを特徴とする半導体集積回路。
1. A semiconductor integrated circuit (M) having a nonvolatile memory chip and a logic IC chip mounted in one package.
CP) comparing means for comparing reference data previously stored in the non-volatile memory chip with collation data input from the outside; and storing in the non-volatile memory chip according to a comparison result by the comparing means. And a permission unit for permitting or prohibiting the reading of the read data.
【請求項2】 パッケージに実装され、第1のデータを
記憶する不揮発性メモリチップと、 外部から入力される第2のデータと前記第1のデータと
を比較する比較手段と、 前記比較手段による比較結果に応じて、前記不揮発性メ
モリチップに記憶されたデータの読み出しを許可あるい
は禁止する許可手段と、 前記比較手段と前記許可手段を有し、前記不揮発性メモ
リチップが実装されたパッケージと同一のパッケージに
実装されたロジックICチップと、 を具備することを特徴とする半導体集積回路。
2. A non-volatile memory chip mounted on a package and storing first data, comparison means for comparing second data inputted from outside with the first data, and A permission unit for permitting or prohibiting reading of data stored in the nonvolatile memory chip according to the comparison result; and a comparison unit and the permission unit, the same as a package on which the nonvolatile memory chip is mounted. And a logic IC chip mounted on the package.
【請求項3】 前記ロジックICチップは、MPU(マ
イクロプロセッサ)、CPUあるいはMCU(メモリコ
ントロールユニット)であることを特徴とする請求項1
または2のいずれかに記載の半導体集積回路。
3. The logic IC chip according to claim 1, wherein the logic IC chip is an MPU (microprocessor), a CPU or an MCU (memory control unit).
Or the semiconductor integrated circuit according to any one of 2.
JP11014458A 1999-01-22 1999-01-22 Semiconductor integrated circuit Pending JP2000215108A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11014458A JP2000215108A (en) 1999-01-22 1999-01-22 Semiconductor integrated circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11014458A JP2000215108A (en) 1999-01-22 1999-01-22 Semiconductor integrated circuit

Publications (1)

Publication Number Publication Date
JP2000215108A true JP2000215108A (en) 2000-08-04

Family

ID=11861614

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11014458A Pending JP2000215108A (en) 1999-01-22 1999-01-22 Semiconductor integrated circuit

Country Status (1)

Country Link
JP (1) JP2000215108A (en)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002299556A (en) * 2001-04-02 2002-10-11 Fujitsu Ltd Semiconductor integrated circuit
JP2006277012A (en) * 2005-03-28 2006-10-12 Denso Corp Semiconductor integrated circuit
JP2007535050A (en) * 2004-04-29 2007-11-29 インターナショナル・ビジネス・マシーンズ・コーポレーション Method and apparatus for resisting hardware hacking through an internal register interface
JP2008293618A (en) * 2007-05-28 2008-12-04 Mega Chips Corp Semiconductor memory and information processing system
JP2011003235A (en) * 2009-06-18 2011-01-06 Toshiba Corp Nonvolatile semiconductor memory
US7895406B2 (en) 2006-12-18 2011-02-22 Spansion Llc Memory device and password storing method thereof
EP2492914A2 (en) * 2009-10-21 2012-08-29 Samsung Electronics Co., Ltd. Data storage medium having security function and output device thereof
JP2014164550A (en) * 2013-02-26 2014-09-08 Kyocera Document Solutions Inc Circuit board loaded with storage element and storage element rewriting system
JP2017045415A (en) * 2015-08-28 2017-03-02 株式会社東芝 Memory system

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002299556A (en) * 2001-04-02 2002-10-11 Fujitsu Ltd Semiconductor integrated circuit
US7363501B2 (en) 2001-04-02 2008-04-22 Fujitsu Limited Semiconductor integrated circuit with function to manage license information
JP2007535050A (en) * 2004-04-29 2007-11-29 インターナショナル・ビジネス・マシーンズ・コーポレーション Method and apparatus for resisting hardware hacking through an internal register interface
JP4771550B2 (en) * 2004-04-29 2011-09-14 インターナショナル・ビジネス・マシーンズ・コーポレーション Method and apparatus for resisting hardware hacking through an internal register interface
JP2006277012A (en) * 2005-03-28 2006-10-12 Denso Corp Semiconductor integrated circuit
US7895406B2 (en) 2006-12-18 2011-02-22 Spansion Llc Memory device and password storing method thereof
JP2008293618A (en) * 2007-05-28 2008-12-04 Mega Chips Corp Semiconductor memory and information processing system
JP2011003235A (en) * 2009-06-18 2011-01-06 Toshiba Corp Nonvolatile semiconductor memory
EP2492914A2 (en) * 2009-10-21 2012-08-29 Samsung Electronics Co., Ltd. Data storage medium having security function and output device thereof
CN102667941A (en) * 2009-10-21 2012-09-12 三星电子株式会社 Data storage medium having security function and output device thereof
EP2492914A4 (en) * 2009-10-21 2013-12-11 Samsung Electronics Co Ltd Data storage medium having security function and output device thereof
US9190103B2 (en) 2009-10-21 2015-11-17 Samsung Electronics Co., Ltd. Data storage medium having security function and output apparatus therefor
CN102667941B (en) * 2009-10-21 2016-02-17 三星电子株式会社 There is data storage medium and the output unit thereof of security function
JP2014164550A (en) * 2013-02-26 2014-09-08 Kyocera Document Solutions Inc Circuit board loaded with storage element and storage element rewriting system
JP2017045415A (en) * 2015-08-28 2017-03-02 株式会社東芝 Memory system
US10235070B2 (en) 2015-08-28 2019-03-19 Toshiba Memory Corporation Memory system having a semiconductor memory device with protected blocks

Similar Documents

Publication Publication Date Title
KR101104616B1 (en) Systems, methods and devices for arbitrating die stack position in a multi-die stack device
JP5290516B2 (en) Memory device, system having memory device, and method of operating embedded device
US6731562B2 (en) Power validation for memory devices on power up
US8136000B2 (en) Test mode for multi-chip integrated circuit packages
US20060156093A1 (en) Synchronous memory interface with test code input
TW201433921A (en) Nonvolatile memory system
JP2007041629A (en) Memory card and semiconductor device
US20030131186A1 (en) Method and arrangement for programming and verifying EEPROM pages and a corresponding computer software product and a corresponding computer-readable storage medium
US5754879A (en) Integrated circuit for external bus interface having programmable mode select by selectively bonding one of the bond pads to a reset terminal via a conductive wire
US8209460B2 (en) Dual memory chip package operable to access heterogeneous memory chips
JP2000215108A (en) Semiconductor integrated circuit
US7710138B2 (en) Semiconductor chip and semiconductor device including the same
US6938117B2 (en) Tri-stating output buffer during initialization of synchronous memory
JP2002043504A (en) Composite device
US7997500B2 (en) Device identification-code-information circuit and semiconductor integrated circuit having the device identification-code-information circuit
US7915926B2 (en) Semiconductor chip and semiconductor device including the same
US7099175B2 (en) Semiconductor memory integrated circuit
JP2000172821A (en) Semiconductor device, data storage medium, data recorder, data reading-out device, and manufacture of semiconductor device
JPH0855200A (en) Ic card
US5657444A (en) Microprocessor with secure programmable read only memory circuit
JPS58208999A (en) Memory device
JPH1126732A (en) Integrated circuit
KR0149227B1 (en) Smart card device and test method
JP2002042474A (en) Semiconductor integrated circuit device
JPH08137757A (en) Semiconductor integrated circuit device