HU180214B - Data transfer processor - Google Patents

Data transfer processor Download PDF

Info

Publication number
HU180214B
HU180214B HU79BU956A HUBU000956A HU180214B HU 180214 B HU180214 B HU 180214B HU 79BU956 A HU79BU956 A HU 79BU956A HU BU000956 A HUBU000956 A HU BU000956A HU 180214 B HU180214 B HU 180214B
Authority
HU
Hungary
Prior art keywords
data
unit
processing unit
microprocessor
disk
Prior art date
Application number
HU79BU956A
Other languages
Hungarian (hu)
Inventor
William J Senkewich
Original Assignee
Burroughs Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Burroughs Corp filed Critical Burroughs Corp
Publication of HU180214B publication Critical patent/HU180214B/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/124Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Human Computer Interaction (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

A data communications processing unit includes a terminal processor unit (TPU) which controls the transfer of data words between a plurality of data terminals. A magnetic disk 48 provides storage for data words and program information specifying the sequence of data transfer between the terminal processor unit and the data terminals. A microprocessor-based, disk controller, Fig. 7, responsive to control commands from the terminal processor unit, controls the transfer of data and program words between the terminal processor unit and the magnetic disk 48, in addition to controlling the operation of the disk drive unit 50 and providing data formatting and error checks. <IMAGE>

Description

A találmány tárgya adatfeldolgozó rendszerben, különösen, bankügyletek lebonyolítására alkalmas adatfeldolgozó rendszerben alkalmazható adatátviteli feldolgozó berendezés, amely egy központi számitógép és tőle általában távol elhelyezett számos adatvégberendezés közötti adatátvitelt irányítja.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to data transmission equipment for use in a data processing system, in particular a data processing system for banking, which controls data transmission between a central computer and a plurality of data terminals generally remote from it.

Az olyan on-line jellegű adatfeldolgozó rendszerek, mint például a bankügyletek lebonyolítására használt rendszerek, egyre bonyolultabbak lesznek. A bankügyleteket lebonyolító adatfeldolgozó rendszerekben a bankfiókok számos adatvégberendezést alkalmaznak, melyek az ügyfelek számláinak betétjét és kivétjét kezelik és melyek általában billentyűzetet és nyomtatót tartalmaznak. Az adatvégberendezések egy feldolgozóegységhez kapcsolódnak, amely a távol elhelyezett - általában a bankközpontban lévő - központi számítógéppel az adatforgalmat biztosítja.On-line data processing systems, such as those used for banking, will become increasingly complex. Banking data processing systems use a number of data terminals at branch offices that handle deposits and withdrawals from customer accounts, which typically include a keyboard and a printer. The data terminals are connected to a processing unit that provides data through a remote central computer, usually located in a bank center.

A bankműveletek esetében szokásos az a módszer, hogy valamennyi bankügyletet tárolják a nap végén elvégzendő számlaegyenleg készítés céljából. Ezen túlmenően a különböző számlák egyenlegeit is kiszámítják, és periodikusan, kötegelt formában’továbbítják az adatokat a központi számítógéphez, ahelyett hogy minden egyes bankügylet adatait külön-külön továbbítanák. Ezenkívül vezérlő program betöltésére is szükség van a feldolgozóegységnél a napi műveletek kezdetekor, annak érdekében, hogy előírják az adatvégberendezések és a feldolgozóegység, valamint a központi számítógép közötti adattovábbítás folyamatát. Ezeket a feladatokat olyan nem tőrlődő mágneses tárolóeszközzel lehet kezelni, mint például az úgynevezett floppy disk /hajlékony mágneslemez/ tároló, amely a'feldolgoz’óegységhez csatlakozik és annak vezérlése alatt áll*.For banking transactions, the usual method is to store all banking transactions for the purpose of making an account balance at the end of the day. In addition, balances on the various accounts are calculated and periodically transmitted in batch form to the central computer rather than being transmitted separately for each banking operation. In addition, a control program must be loaded at the processing unit at the start of daily operations in order to provide for the process of data transfer between the data terminals and the processing unit and the central computer. These tasks can be handled by a non-abrasive magnetic storage device, such as a so-called floppy disk, which is connected to and controlled by a 'processing unit' *.

A korábbi adatfeldolgozó rendszerben a mágneslemez és a hozzátartozó meghajtóegység teljes egészében a feldolgozóegység vezérlése alatt állt. Egy ilyen rendszernél a feldolgozóegység olyan tárolt programot tartalmaz, amely lehetővé teszi a feldolgozóegység számára, hogy vezérelje a meghajtóegység fejének helyzetét, a meghajtóegység működését, a feldolgozóegység és a mágneslemezes tároló közötti adatátvitel folyamatát, továbbá különféle adatformátum rendező és hibaellenőrző rutinokat végezzen a mágneslemezes tároló és a feldolgozóe^ység között átvitt adatokon. Mindazonáltal a feldolgozóegyseg alkalmazása a mágneslemez meghajtóegység működésének teljes vezérlésére, valamint a mágneslemezre, illetve az arról való adatátvitel teljes vezérlésére nem bizonyult hatásosnak a feldolgozóegységnek a napjainkban használt mágneslemez meghajtóegységekhez viszonyított, viszonylag kis sebessége következtében. Alkalmaztak már olyan mágneslemez vezérlőt is, amely maga biztosította a mágneslemez és a meghajtóegység, valamint a feldolgozóegység egymáshoz való illesztését, es amely huzalozott, illetve félvezetős logikai alkotóelemekből állt. Az ilyen vezérlő azonban igen nagy számú diszkrét elemet tartalmaz, amelyek jelentős helyigényűek, továbbá igen bonyolultak, és nem teszik lehetővé a vezérlő egyszerű módosítását.In the former data processing system, the disk and the associated drive unit were entirely controlled by the processing unit. In such a system, the processing unit includes a stored program that allows the processing unit to control the position of the drive unit, the operation of the drive unit, the data transfer process between the processing unit and the disk drive, and various data format sorting and error checking routines. data transmitted between processing units. However, the use of a processing unit to fully control the operation of the disk drive unit and to control the entire data transfer from and to the disk does not prove effective due to the relatively low speed of the processing unit compared to the magnetic disk drive units used today. A magnetic disk controller has already been used which itself secured the interface between the magnetic disk and the drive unit and the processing unit, which consisted of wired and semiconductor logic components. However, such a controller contains a very large number of discrete elements, which are significant in size, are very complicated and do not allow easy modifications of the controller.

A találmány megalkotásakor célunk volt, hogy olyan adatátviteli feldolgozó berendezést hozzunk létre, amely az adatátviteli rendszer flexibilitását és gyorsaságat fokozza.It was an object of the present invention to provide a data transmission processing device that enhances the flexibility and speed of the data transmission system.

A találmány tehát adatátviteli feldolgozó berendezés adatbemeneti egységet és adatkimeneti egységet tartalmazó adatvégberendezések bármelyike és egy központi számitógép között adatátviteli csatornán át történő információtovábbításra, amely adatátviteli feldolgozó berendezésnek memóriával ellátott feldolgozóegysége van. A találmányt az jellemzi, hogy a feldolgo-, zóegységnek első adattára, első programtára, programbetöltő tára es vizsgálórutin tára van; a feldolgozóegységhez meghajtóegységgel es mágneslemez vezérlővel ellátott mágneslemezes tároló van csatlakoztatva; a mágneslemez vezérlő második programtárában tárolt utasítások címzésére és dekódolására vezérlő regiszterekkel és aritmetikai-logikai egységgel ellátott első mikroprocesszort, a mágneslemezhez és a meghajtóegységhez csatlakoztatott első .soros illesztőáramkört és a feldolgozóegységhez csatlakoztatott első párhuzamos illesztőáramkört tartalmaz; továbbá a tároló mágneslemez vezérlője és a feldolgozóegység egy vagy több illesztőegységen keresztül az adatvégberendezésekhez van csatlakoztatva.Accordingly, the present invention relates to a data processing unit for transmitting information between any of a plurality of data terminals comprising a data input unit and a data output unit and a central computer via a data transmission channel, the data processing unit having a memory processing unit. The invention is characterized in that the processing unit has a first data store, a first program library, a program loading library and a test routine library; a magnetic disk storage unit having a drive unit and a disk drive controller connected to the processing unit; a first microprocessor having control registers and an arithmetic logic unit for addressing and decoding instructions stored in the second disk controller control library, a first serial interface circuit connected to the magnetic disk and the drive unit and a first parallel interface circuit connected to the processing unit; and the storage disk controller and the processing unit are connected to the data terminals via one or more interface units.

A találmány szerinti berendezés egy előnyös kiviteli alakjánál legalább az egyik illesztőegységnek első és második áramkörrészt tartalmazó második párhuzamos illesztőáramköre van.In a preferred embodiment of the apparatus according to the invention, the at least one interface unit has a second parallel interface circuit comprising first and second circuit sections.

Egy további előnyös kiviteli alaknál a mágneslemezre történő írást és olvasást lehetővé tevő első soros illesztőáramkör • az első mikroprocesszor párhuzamos szektorellenőrzését éa cimhelyesség-, valamint helyzetvizsgálatát biztositó'módon van az első párhuzamos illesztőáramkörhöz csatlakoztatva.In a further preferred embodiment, the first serial interface circuit for writing and reading to the magnetic disk is connected to the first parallel interface circuit for parallel sector verification and address correctness and position verification of the first microprocessor.

A találmány szerinti berendezés egy további alakjában legalább az egyik illesztőegység független adatátviteli egységként van kialakítva, amely második mikroprocesszort, a második mikroprocesszor számára harmadik programtárat és második adattárat, valamint második párhuzamos illesztőáramkört tartalmaz, amely második párhuzamos illesztőáramkör a feldolgozóegység adatbuszához és vezérlőbuszához van csatlakoztatva.In a further embodiment of the apparatus according to the invention, at least one interface unit is provided as an independent data transmission unit comprising a second microprocessor, a third library and second data store for the second microprocessor and a second parallel interface circuit connected to the data bus and control bus of the processing unit.

J é, ¥Yeah, ¥

-2180214-2180214

iík t-i'm t-

A találmány szerinti berendezésben célszerűen az adatvégberendezések billentyűzettel ellátott adatbeadó egységet, adatkijelző egységet és nyomtató egységet tartalmaznak.In the apparatus according to the invention, the data terminals preferably comprise a data entry unit, a data display unit and a printing unit with a keyboard.

A találmány szerinti adatátviteli feldolgozó berendezésben a mágneslemez vezérlő olyan, mikroprocesszorra épülő készülék, amely rendelkezik a mágneslemez meghajtóegység működési folyamatát, valamint a mágneslemez és a feldolgozóegység közötti adatátvitel folyamatát meghatározó program tárolására alkalmas programtárral. A mágneslemez vezérlő a feldolgozóegységtől érkező vezérlő jelekre adott válaszképpen függetlenül kezeli a feldolgozóegység és a mágneslemez közötti adattovábbítás folyamatát * továbbá különböző adatrendező és hibavizsgáló feladatokat lat el. így a feldolgozóegység felszabadul a mágneslemezes tárolóval való adatátvitel önálló kezelésének feladata alól,és csupán a mágneslemez meghajtóegység működését meghatározó vezérlő jeleket szolgáltat. Ezen túlmenően a mágneslemez vezérlő olyan időszakos adattárolást végez, ami hatékonyabb adatátvitelt tesz lehetővé a feldolgozóegység és a mágneslemez között.In the data processing apparatus of the present invention, the disk controller is a microprocessor-based device having a library for storing a program for determining the operation process of the disk drive unit and the process of transferring data between the disk and the processing unit. The magnetic disk controller manages the data transfer process between the processing unit and the magnetic disk in response to control signals from the processing unit, and performs various data sorting and error checking tasks. Thus, the processing unit is freed from the task of handling the data transmission with the magnetic disk storage and only provides control signals that determine the operation of the magnetic disk drive unit. In addition, the magnetic disk controller performs periodic data storage that allows for more efficient data transfer between the processing unit and the magnetic disk.

A találmány szerinti adatátviteli feldolgozó berendezés az ismerteknél kevésbé bonyolult felépítésű, es általa az adatátvitel folyamata egyszerűbben módosítható, mint a technika állása szerinti adatátviteli feldolgozó berendezéseknél.The data processing equipment according to the invention has a less complicated structure than before, and it is easier to modify the data transmission process than the data processing equipment according to the state of the art.

A találmányt a továbbiakban a rajzokon szemléltetett előnyös kiviteli alakok alapján ismertetjük, aholThe invention will now be described with reference to the preferred embodiments shown in the drawings, wherein:

1. ábra a találmány szerinti adatátviteli feldolgozó berendezéssel felépített adatfeldolgozó rendszer tömbvázlata, aFigure 1 is a block diagram of a data processing system constructed with a data processing device according to the invention,

2. ábra az 1. ábrán látható rendszerben lévő adatátviteli feldolgozó berendezés egy kiviteli alakjának tömbvázlata, aFigure 2 is a block diagram of an embodiment of the data processing equipment in the system of Figure 1,

JA., 3B. és 4'. ábra a 2. ábrán látható adatátviteli feldolgozó berendezés huzalozott illesztőegységének vázlatos kapcsolási rajza, azJA., 3B. and 4 '. Figure 2 is a schematic diagram of the wired interface of the data processing equipment of Figure 2,

5. ábra a 2. ábrán látható adatátviteli feldolgozó berendezés független adatátviteli egységének tömbvázlata, aFigure 5 is a block diagram of an independent data transfer unit of the data processing equipment of Figure 2,

6. ábra az 5. ábrán látható független adatátviteli egység párhuzamos illesztőáramkörének tömbvazlata, aFig. 6 is a block diagram of the parallel interface circuit of the independent data transmission unit of Fig. 5,

7. ábra a 2. ábrán látható adatátviteli feldolgozó berendezés mágneslemezes tárolójához való mágneslemez vezérlő tömbvázlata, aFig. 7 is a block diagram of a magnetic disk controller for the data storage processing unit of Fig. 2,

8A.. 8B., 80. és 8D. ábra a 7« ábrán látható mágneslemez vezérlő írás műveletéhez tartozó müveletsorozatót bemutató folyamatábra, és a8A to 8B, 80 and 8D. Fig. 7 is a flowchart illustrating a sequence of operations for the write operation of the magnetic disk controller of Fig. 7; and

9A.. 9B. és 90· ábra a 7· ábrán látható mágneslemez vezérlő olvasás műveletéhez tartozó müveletsorozatot bemutató folyama t ábra ‘.9A .. 9B. and Fig. 90 is a flow diagram illustrating a sequence of operations for the read operation of the magnetic disk controller of Fig. 7;

A leírásban valamennyi ábrán azonos hivatkozási számokat használunk az azonos alkatelemek jelölésére.Throughout the description, the same reference numerals are used throughout the description to refer to like components.

Az 1. ábrán bankügyletek lebonyolítására alkalmas adatfeldolgozó rendszer látható. Az adatfeldolgozó rendszer tartalmaz egy 10 adatátviteli feldolgozó berendezést, amelynek feladata számos 12, 14, 16, 18, 20 és 22 adatvégberendezés /terminál/ és egy 24 központi számítógép közötti adatátvitel irányítása. A 10 adatátviteli feldolgozó berendezés biztosítja továbbá az alkalmazói programok működését annak érdekében, hogy azok vezéreljék a 12, 14. 16, 18, 20 és 22 adatvégberendezéseket, ehhez feldolgoz óegyse gg’el és tároló kapacitással rendelkezik.Figure 1 illustrates a data processing system for conducting banking transactions. The data processing system includes a data transmission processing device 10 which controls the transmission of data between a plurality of data terminals 12, 14, 16, 18, 20 and 22 / terminal and a central computer 24. The data processing apparatus 10 further provides the operation of the application programs to control the data terminals 12, 14, 16, 18, 20 and 22, and has processing power and storage capacity.

A bankügyletek korszerű lebonyolítása esetén a 24 központiThe modernization of banking operations will result in 24 central offices

-3180214 számítógép a 10 adatátviteli feldolgozó berendezéstől távol is elhelyezhető, és rendszerint a banközpontban található, szemben a 10 adatátviteli feldolgozó berendezéssel, amely egy bankfiókban helyezkedik el. A 24 központi számítógép az adatokat kötegelt /batch/ üzemmódban dolgozza fel, és naprakészen tartja a számlák egyenlegét. A 24 központi számítógép 28 éa 30 csatolóegységeken keresztül 80 adatátviteli csatornán csatlakozik a 10 adatátviteli feldolgozó berendezéshez, amely 28 és 30 csatolóégységek szabványos adatátviteli illesztőegységek lehetnek, mint pl. az RS-232-C áramkört tartalmazó illesztőegység. Abban az esetben, ha a 24 központi számitógép a 10 adatátviteli feldolgozó berendezés közvetlen környezetében van elhelyezve, alkalmazható kéthuzalos, közvetlen kapcsolatu illesztőegység is.-3180214 computer may be located away from the data processing equipment 10 and is usually located in a banking center, as opposed to the data processing equipment 10 located in a bank branch. The central computer 24 processes the data in batch / batch mode and keeps the account balance up to date. The central computer 24 is connected to the data processing device 10 via data channels 80 and 30 via interface units 28 and 30, which may be standard data transmission interfaces, e.g. interface unit comprising the RS-232-C circuit. If the central computer 24 is located in the immediate vicinity of the data processing device 10, a dual-wire, direct-interface interface may also be used.

A 12, 14, 16, 18, 20 és 22 adatvégberendezések tetszőleges tipusu szokásos, bankügyletek lebonyolítására alkalmazott adatvégberendezések lehetnek, és rendszerint egy billentyűzetet és takarékkönyvek, közlemények nyomtatására alkalmas nyomtatókat, vagy egyéb, megjelenítő és olvasó eszközöket foglalhatnak magukba az ügyfél számlák betétjeinek és kivétjeinek kezelésére, valamint más bankügyletek lebonyolítására. A 12, 14 és 16 adatvégberendezések 81 vonalon, a 18, 20 és 22 adatvégberendezések pedig 86 és 84 csatolóegységeken át 82 adatátviteli csatornán csatlakoznak a 10 adatátviteli feldolgozó berendezéshez.The data terminals 12, 14, 16, 18, 20, and 22 may be any type of standard data terminal used for banking transactions and typically include a keyboard and printers for saving books, announcements, or other display and reading devices for depositing and debiting customer accounts. and other banking transactions. The data terminals 12, 14 and 16 are connected to the data processing equipment 10 via line 81 and the data terminals 18, 20 and 22 via data link channels 82 and 84 via data link channels 82 and 84, respectively.

A 2. ábrán a 10 adatátviteli feldolgozó berendezés részletes felépítése látható. A 10 adatátviteli feldolgozó berendezés tartalmaz egy 26 tárolót, egy 32 feldolgozóegységet, egy független 34 adatátviteli egységet és egy huzalozott 36 illesztőegységet.Figure 2 shows a detailed structure of the data processing apparatus 10. The data processing equipment 10 comprises a storage 26, a processing unit 32, an independent data transmission unit 34 and a wired interface unit 36.

A 26 tároló célszerűen olyan mágneses 48 adathordozót,például mágnesszalag kazettát vagy mágneslemezt tartalmaz, amely alkalmas az alkalmazói,programok, illetve adatok tárolására. A mágneses 48 adathordozón tárolt alkalmazói programok vezérlik a 10 adatátviteli feldolgozó berendezés, a 12, 14, 16, 18, 20 és 22 adatvégberendezések, valamint a 24 központi számítógép közötti adatátvitelt. Ily módon a napi bankügyletek lebonyolítása kezdetén a 26 tárolóból a 32 feldolgozó-egység vezérlése mellett betöltésre kerülnek az alkalmazói programok a 32 feldolgozóegységbe annak érdekében, hogy azok meghatározzák az adatátvitel folyamatát az adatfeldolgozó rendszer elemei kösöttj. A 26 tároló használható arra is* hogy a bank napi működése során elért bankügyleti adatokat tarolja annak érdekében, hogy a 10 adatátviteli feldolgozó berendezés az egyes különálló ügyleteket összegyűjtve egy köteg /batch/ formájában továbbítsa a 24 központi számítógéphez. Ez a szolgáltatás lehetővé teszi továbbá a 10 adatátviteli feldolgozó berendezés számára, hogy off-line üzemmódban működjön abban az esetben, ha a 24 központi számítógép váratlanul kiesik.The container 26 preferably includes a magnetic storage medium 48, such as a magnetic tape cassette or disk, which is capable of storing applications, programs, or data. Application programs stored on magnetic media 48 control the transmission of data between the data processing apparatus 10, the data terminals 12, 14, 16, 18, 20 and 22 and the central computer 24. Thus, at the beginning of the day-to-day banking operations, the application programs are loaded from the storage 26 under the control of the processing unit 32 to the processing unit 32 in order to determine the data transfer process by the elements of the data processing system. The repository 26 may also be used to store the banking data obtained during the day-to-day operation of the bank, so that the data processing device 10 transmits the individual transactions to the central computer 24 in the form of a batch. This feature further enables the data processing device 10 to operate in an off-line mode in the event that the central computer 24 is unexpectedly dropped.

A 32 feldolgozóegység tartalmaz egy megfelelő 38 proceszszort, mely aritmetikai logikai egységből és vezérlő regiszterből áll. A 32 feldolgozóegység tartalmaz továbbá egy 40 programtárat és egy 42 adattárat. A 40 programtár biztosítja a firmware kód számára szükséges tárolómezőt, amely tartalmazza a magasabb szintű alkalmazói nyelv fordítóprogramját. A találmány előnyös kiviteli alakjának megfelelően a 40 programtár 4K x l-bites felépítésű RAM chipekkel megvalósított 12K x 12-bites szavakat tároló. Az ugyancsak tárolt 13. bit az egyes 12-bites szavak paritására vonatkozó információt biztosítja. A adattár puffer kivitelű, éa a fordítóprogram, valamint a CRC táblázatok számára verem-memóriaként /schratch pad/ viselkedik, ahol a CRC táblázatok a mágnesszalag kazetta programbetöltés vezérlésére és az alkalmazói programokhoz szolgálnak. A 42 adattár 16K x 1-bites iró/olvasó tároló chipekkel megvalósított 64K x 8-bites, paritás 9. bittel kiegészített tároló. A 32 feldolgozóegység tartalmaz továbbá a 10 adatátviteli feldolgozó berendezés működésének ellenőrzésére szolgáló vizsgálórutinok tárolására alkalmas 44 vizsgálórutin tárat, valamint e$y.2Kx 12-bites ROM memória chipekkel megvalósított, a kezdeti betöltéseket biztosító /bootstrap/ 46 programbetöltő tárat az alkalmazói programoknak á 26 tárolóból a 32 feldolgozóegységbe való betöltésére használt utasítások tárolására. A 40 programtár, a 44 vizsgálórutin tár és a 46 programbetöltő tár a 33 processzor 37 adatbuszára, 39 cimbuszára es megfelelő 35 vezérlő vonalára van csatlakoztatva. A 42 adattár a 38 proceszszorhoz a 39 cimbusz, megfelelő 45 vezérlő vonal és 41 adatbusz utján van csatlakoztatva.The processing unit 32 includes a corresponding processor 38 consisting of an arithmetic logic unit and a control register. The processing unit 32 further comprises a library 40 and a storage 42. The library 40 provides a storage space for the firmware code that contains the compiler of the higher level application language. According to a preferred embodiment of the invention, the library 40 stores 12K x 12-bit words implemented with 4K x 1-bit RAM chips. The bit 13, also stored, provides information about the parity of each 12-bit word. The repository is buffered and acts as a stack memory for the compiler and CRC tables, where the CRC tables are used to control the loading of the magnetic tape cassette and to the application programs. The repository 42 is a 64K x 8-bit, parity 9-bit storage implemented with 16K x 1-bit read / write storage chips. The processing unit 32 further includes a test pool 44 for storing test routines for controlling the operation of the data processing unit 10, and a bootloader / bootstrap / 46 program loader for the application programs from the 26 storage provided with e $ y.2Kx 12-bit ROM memory chips. storing instructions for loading it into the processing unit 32. The program library 40, the test routine store 44 and the program loading store 46 are connected to the data bus 37, cube 39 and the corresponding control line 35 of the processor 33. The repository 42 is connected to the processor 38 via a cube 39, a corresponding control line 45 and a data bus 41.

A 38 processzor folyamatos lekérés-elágazás-végrehajtás ciklusban működik. A 40 programiárban lévő fordító-lekérő rutin két regisztert kezel a 42 adattárban lévő látszólagos /virtuális/ gépi regiszterek közül. Az első regiszter, amely a program cimregiszter, tárolja az aktuális látszólagos gépi utasítást. A lekérő rutin átmásolja a felhasználó utasítását a második regiszterbe, az utasítás-regiszterbe, majd megnöveli a programregiszter tartalmát az utasítás byte-hosszusagával, és igy elhelyezi a következő utasítást. Ennek az utasításnak a műveleti kódját ezután egy módosított elágazó mikroutasításban használjuk annak érdekében, hogy a vezérlest a fordítóprogram azon részére adjuk át, amely a szóbán forgó látszólagos gépi utasítás végrehajtását kezeli. A 42 adattárban lévő·látszólagos gépi regisztereket a végrehajtó rutinok kezelik. Az egyes utasítások végrehajtása után ismét a ciklus lekérő része lép be. Ez a folyamat folytatódik mindaddig, amíg vagy egy látszólagos gépi STOP utasítás végrehajtása nem következik, vagy egy hiba nem lép fel, melynél a rendszer megáll. Ily módon a 32 feldolgozóegység végrehajtja a tárolt'programját és annak válaszaként vezérlő jeleket állít elő a 12, 14, 16, 18, 20 és 22 adatvégberendezés és a független 34 adatátviteli egység közötti adatszóátvitel vezérlésére.Processor 38 operates in a continuous polling-branching execution cycle. The translator-retrieve routine in the program 40 manages two registers out of the apparent / virtual / machine registers in the repository 42. The first register, which is the program address register, stores the current apparent machine instruction. The retrieval routine copies the user's instruction to the second register, the instruction register, and then increments the contents of the program register by the byte length of the instruction, and then places the following instruction. The operation code for this instruction is then used in a modified branched micro instruction to pass the control to the part of the compiler that handles the execution of the verbatim machine instruction. Apparent machine registers · in the 42 repositories are managed by executing routines. After executing each instruction, the polling part of the cycle enters again. This process continues until either an apparent machine STOP instruction is executed or an error occurs at which the system stops. In this way, the processing unit 32 executes its stored program and, in response, generates control signals for controlling the data transmission between the data terminals 12, 14, 16, 18, 20 and 22 and the independent data transmission unit 34.

A 2. ábrán vázlatosan szemléltetett 26 tároló tartalmaz' egy megfelelő 48 adathordozót, például egy mágnesszalag kazettát, valamint egy 50 meghajtóegységet, amely a 48 adathordozó működésének vezérléséhez szükséges vezérlő jeleket biztosítja az 52 vezérlő és a 48 adathordozó közötti adatátvitel során. Az 52 vezérlő a 32 feldolgozóegység 41 adatbuszával való kapcsolatokat kezeli, és a 32 feldolgozóegységtől 43 vezérlőbuszon érkező vezérlő jelekre adott válaszképpen elindítja és vezérli az adatok átvitelét a 32 feldolgozóegység és a 48 adathordozó között. Mivel a megfelelő mágnesszalag kazetta meghajtó egységek és vezérlők működése és felépítése önmagában jól ismert, és nem képezi a jelen találmány tárgyát, úgy véljük, hogy ezek további tárgyalása nem szükséges a találmány megértéséhez.Figure 2 schematically illustrates a storage medium 26 comprising a suitable storage medium 48, such as a magnetic tape cassette, and a drive unit 50 providing control signals for controlling the operation of the storage medium 48 between the controller 52 and the storage medium 48. Controller 52 manages connections to data bus 41 of processing unit 32 and, in response to control signals from control unit 43 on processing bus 32, initiates and controls the transmission of data between processing unit 32 and media 48. Since the operation and construction of suitable magnetic tape cassette drive units and controls are well known per se and are not within the scope of the present invention, it is believed that further discussion of these is not necessary to understand the invention.

Az 1. és 2. ábrán látható, hogy a 12, 14 és 16 adatvégberendezésekből álló csoportot a 10 adatátviteli feldolgozó berendezéshez, illetve ezen belül a 32 feldolgozóegységhez a huzalozott 3θ illesztőegység kapcsolja. A huzalozott 38 illeaztő5 egység hardware logikát és a 32 feldolgozóegység, valamint a 12, 14 és 16 adatvégberendezések közötti párhuzamos adatátvitelhez és címzéshez szükséges meghajtókat tartalmaz.In Figures 1 and 2, it is shown that the group of data terminals 12, 14 and 16 is connected to the data processing unit 10, and within the processing unit 32, by the wired interface unit 3θ. The wired adapter 38 includes hardware logic and drivers for parallel data transmission and addressing between the processing unit 32 and the data terminals 12, 14 and 16.

A huzalozott 36 illesztőegység részletes kapcsolási rajza a 3Á.» 3B. és 4. ábrán látható. A 3A. és 3B. ábrán egyetlen kapcsolási rajz két része van elhelyezve, amely két rész egymáshoz az 59» 61, 63, 65» 67 és 69 vonalakkal kapcsolódik. A 36 illesztőegység tartalmaz egy olyan vezérlő 60 dekódeiifc,mely a 3A.* ábrán látható módon egy a tízből dekóder, és amelynek feladata a 32 feldolgozóegységből érkező vezérlő DIR, CONT és PORT 4/ jelek dekódolása. A 60 dekóder bemenetére érkező vezérlő jelektől függően öt vezérlő kimenete közül egyiken logikai nulla állapotú jel van. Mint az a 4. ábrán látható,’ a 32 feldolgozóegység 41 adatbuszának 100-107 vezetékei 62 billenőkörök utján a 12, 14 és 16 adatvégberendezések buszának B1-B8 adatvezetékeihez csatlakoznak. A 32 feldolgozóegység állítja elő továbbá a 12, 14 és 16 adatvégberendezesek címét, amelyek a 100-107 vezetékeken keresztül cimtároló 64 billenőkörökhöz továbbítódnak. Négy cimtároló 64 billenőkor szolgál arra a célra, hogy biztosítsa a 32 feldolgozóegység számára azt,hogy a 12, 14 és 16 adatvégberendezéseket tartalmazó csoportban meg tudjon címezni hét adatvégberendezést azáltal* hogy a cimvezetékeket egy adott adatvégberendezés bináris kódjára állítja be'· Egy 12, 14,.illetve 16 adatvégberendezés megcimzése érdekében a PORT 5/ jelet a 60 dekódertől érkező WRT/ jellel együtt alacsony szintűre állítjuk be és ezáltal a 01WRT5/ jel számára lehetővé tesszük, hogy az a 01 órajellel együtt változzék, amely 01ERT5/ jel a 4. ábrán látható cimtároló 64 1vllenőkoröket is vezérli, amely utóbbiak kimenetel a DEADOR/ jellel együtt - amely a 3B. ábrán látható vezérlő áramkörtől érkezika 66 kapuára inkor ök bemenetelt képezik. Amikor a DEADOR/ jel magas szintűre vált, a cim az AD1-AD4 cimvezetékeken keresztül a 12, 14 és 16 adatvégberendezéseket tartalmazó csoporthoz kerül. A DEADOR/ jel alacsony szintű logikai, állapota esetén a 12, 14 és 16 adatvégberendezések le vannak tiltva’.A detailed wiring diagram of the wired interface unit 36 is shown in Figures 3A to 3B. and Fig. 4. 3A. 3B and 3B. In Figures 1 to 4, two parts of a single wiring diagram are arranged which are connected to each other by lines 59, 61, 63, 65, 67 and 69. The interface unit 36 includes a control decoder 60 which, as shown in Fig. 3A *, is a decoder of ten, which is responsible for decoding the control DIR, CONT and PORT 4 / signals from the processing unit 32. Depending on the control signals to the input of the decoder 60, one of the five control outputs has a logic zero state. As shown in FIG. 4, the lines 100-107 of the data bus 41 of the processing unit 32 are connected via the tilt circuits 62 to the data lines B1-B8 of the buses 12, 14 and 16 of the data terminals. The processing unit 32 also generates the addresses of the data terminals 12, 14 and 16, which are transmitted to the address storage flip-flops 64 via the wires 100-107. Four address storage tilts 64 serve to provide processing unit 32 with the ability to address seven data terminals in a group of data terminals 12, 14 and 16 by * setting the address lines to the binary code of a given data terminator. for addressing 16 data terminals, the PORT 5 / signal with the WRT / signal from the decoder 60 is set to a low level, thereby allowing the 01WRT5 / signal to change with the 01 clock which 01ERT5 / signal in FIG. The visible address storage 64 also controls the latches 64 1 which output with the DEADOR / signal - which is shown in FIG. FIG. 6A is the input to the gate 66 from the control circuit shown in FIG. When the DEADOR / signal reaches a high level, the address is transferred to the group of data terminals 12, 14 and 16 via the address lines AD1-AD4. The DEADOR / signal is low-level logic, with data terminals 12, 14, and 16 disabled. '

A 12, 14, ill. 16 adatvégberendezés B1-B8 adatvezetékei a 32 feldolgozóegység 41 adatbuszának 100-107 vezetékeihez a<|atvezetőkénként egybemenetü 68 NÉS-kapu és kétbemenetü 70 NÍS-kapu segítségével a 3A. ábrán látható módon csatlakoznak. Ha adatot kell átvinni a 12, 14 ill. 16 adatvégberendezéstől a 32/eldolgozóegységhez, a 60 dekóder azáltal engedélyezi a 70 NES-kapukat, hogy kimenő READ/ vagy INTERR/ jelet alacsony logikai szintre állítja. Ez lehetővé teszi, hogy a B1-B8 adatvezetékeken lévő magas logikai szintű jel engedélyezze a 68 éa a 70 NÉS-kaput minden egyes adatvezeték esetében, és igy a jel a 100-107 vezetékekre továbbítódjék.12, 14, and 13, respectively. The data lines B1-B8 of the data terminal 16 to the lines 100-107 of the data bus 41 of the processing unit 32 are provided with a single-entry NES gate 68 and a dual-input NIS gate 70 as shown in FIG. They are connected as shown in FIG. If data is to be transferred, refer to 12, 14 or From data terminals 16 to processing unit 32, decoder 60 enables NES gates 70 by setting the outgoing READ / or INTERR / signal to a low logic level. This allows the high logic level signal on the data lines B1-B8 to enable the NES gates 68 and 70 for each data line, and thus transmit the signal to the lines 100-107.

A vezérlő RT jel /32 feldolgozóegység a 12, 14 és 16 adatvégberendezésekhez/ és a vezérlő TR jel /a 12, 14, ill. 16 adatvégberendezések a 32 feldolgozóegységhez/ egy adatátvitel ideje alatt agy van kapcsolva, ahogy az egyes karakterek átvitele megtörténik. Ezeket az RT és TR jeleket arra használjuk, hogy szinkronizáljuk a 12, 14, ill. 16 adatvégberendezések és a 32 feldolgozóegység közötti adatátvitelt, mivel a két egység órafrekvenciája eltér egymástól. Amikor a 12, 14, ill. 16 adabvégberendezésektől a 36 illesztőegységen keresztül adatot akarunk továbbítani a 32 feldolgozóegységhez, a TR jel /3B. ábra/ nulla logikai állapotba vált, ha a 12, 14, ill. 16 adatvégbe rendezések egyike elfogadta az adatvégberendezés címet, és ezzel jelzi a 32 feldolgozóegységnek, hogy adásra kész állapotban van. Ezután az első adatkaraktert a 12, 14, ill. 16 adatvégberendezéa a B1-B8 adatvezetékekre továbbítja. Ezután az RT jel /4. ábra/ magas logikai szintbe megy át, és ezzel jelzi a 12, 14 ill. 16 adatvégberendezés számára, hogy egy karakter vértele megtörtént, és a 32 feldolgozóegység azt olvasta. Ezt követően a TR jel magas logikai állapotú lesz annak érdekében, hogy-jelezze, hogy az adattovábbítás végbement. Majd az RT nel alacsony szintű lesz, amikor a TR jel magas szintre vált, és vár a következő továbbítandó adatkarakterre. Végül, amikor az RT jel alacsony szintűre vált, a TR jel szintén alacsony szintű lesz, és megtörténik a 12, 14, ill. 16 adatvégbérendezés segítségével a következő karakternek a B1-B8 adatvezetékekre való kapcsolása.The control RT signal / processing unit 32 for data terminals 12, 14 and 16 / and the control TR signal / 12, 14 and 16 respectively. The data terminating devices 16 are connected to the processing unit 32 / during the transmission of a data as each character is transmitted. These RT and TR signals are used to synchronize the 12, 14, and 12 signals, respectively. 16, because the clock rates of the two units are different from each other. When 12, 14, and 12, respectively. From the data terminals 16, data is transmitted to the processing unit 32 via the interface unit 36, the TR signal / 3B. / switches to logic zero if the 12, 14, or 12 logic states are set to zero. One of the end terminals 16 has accepted the data end address and thereby indicates to the processing unit 32 that it is ready to be transmitted. Then, the first data character is shown in Figs. Its 16 data terminals transmit to data lines B1-B8. Then the RT signal / 4. / goes to a high logic level and indicates the 12, 14 and 14 logic levels respectively. 16 data terminals that a character has been blooded and read by the processing unit 32. Thereafter, the TR signal will be in a high logic state to indicate that data transmission has occurred. Then RT will be low level when the TR signal turns high and waits for the next data character to be transmitted. Finally, when the RT signal becomes low, the TR signal will also be low, and 12, 14, and 12, respectively, will occur. 16 data terminals to connect the next character to data lines B1-B8.

Amikor a 32 feldolgozóegység adatot továbbit a 36 illésztőegységen keresztül egy 12, 14, ill. 16 adatvégberendezéshez a TR jel alacsony szintűre vált, ha egy adott 12, 14, ill. 16 adatvegberendezés elfogadta a címet, es ezzel jelzi a 32 feldolgozóegység számára, hogy a 12, 14, ill. 16 adatvégberendezés adatvitelre kész állapotban van. Az RT jel ezt követően magas szintű lesz, ezzel jelezve a 12, 14, ill. 16 adatvégberendezés számára, hogy a B1-B8 adatvezetékekre egy karakter került-. Ezt követően a TR jel magas logikai állapotba megy át annak érdekében, hogy jelezze a 32 feldolgozóegységnek; hogy a 12, 14, ill. 16 adatvégberendezés egy karaktert vett. Az RT jel ezután alacsony logikai szintre vált és a 32 feldolgozóegység hozza a következő karaktert. Végül a TR jel alacsony logikai szintre vált, ezzel jelezve, hogy a 12, 14, ill. 16 adatvégberendezés elfogadta a karaktert és a következő karakterre vár.When the processing unit 32 transmits data through the interface unit 36, a processor 12, 14, or 12, respectively, is transmitted. For 16 data terminals, the TR signal becomes low when a given 12, 14, or 12 signal is used. The data terminal 16 has accepted the address, thereby signaling to the processing unit 32 that the 12, 14, and 12 respectively. 16 data terminals are ready for data transfer. The RT signal will then be at a high level, signaling the 12, 14, and 12, respectively. 16 data terminals that one character has been added to the B1-B8 data lines - . The TR signal then goes to high logic state to signal to the processing unit 32; that 12, 14, or 16 data terminals received one character. The RT signal then switches to a low logic level and the processing unit 32 returns the next character. Finally, the TR signal switches to a low logic level, indicating that the 12, 14, and 12 signals are respectively. 16 data terminals have accepted the character and are waiting for the next character.

A 32 feldolgozóegység ellenőrzi egy adott 12, 14, ill. 16 adatvégberendezés által előállitott TR jel állapotát, mégpedig úgy. hogy megfelelő mikro-utasitásokat hajt végre, melyek a 3A« ábrán látható áramkör segítségével a TR jel logikai állapotának megfelelő RQ£T/ jelet állítják elő. Ily módon a 32 feldolgozóegység képes meghatározni azt, hogy a 12, 14, ill. 16 adatvégberendezés mikor kész a következő adatkarakter fogadására, így függetlenül a 41 adatbusz impulzusemelkedési ész- esési idejétől - ami a kábelhosszak függvényében változik - a 32 feldolgozóegység az RT jel képzését addig késlelteti, amíg a 12, 14, ill. 16 adatvégberendezéshez küldött karakter vétele meg nem történt, ami lehetővé teszi a rendszer nagy sebességű működését. ·The processing unit 32 monitors a given 12, 14, and 12, respectively. 16, and the state of the TR signal produced by the data terminal 16. to execute appropriate micro-instructions which, by means of the circuit shown in FIG. 3A, generate an RQ £ T / signal corresponding to the logical state of the TR signal. In this way, the processing unit 32 is able to determine whether the 12, 14, and 12, respectively. When the data terminal 16 is ready to receive the next data character, thus, regardless of the pulse gain detection time of the data bus 41, which varies with the cable lengths, the processing unit 32 delays the generation of the RT signal until 12, 14 and 12 respectively. 16 characters sent to data terminals have not been received, allowing the system to operate at high speed. ·

A 32 feldolgozóegység lefoglalhatja egy adott 12, 14, ill. 16 adatvégberendezés vezérlését, és meghatározott állapotba vagy üzemmódba utasíthatja, I/O mikro-atasitások végrehajtásával, amely mikroutasitások a 3A. és 3B. ábrán látható áramkörök utján a 12, 14', ill. 16 adatvégberendezéshez küldendő 100/ jelet állítják elő.The processing unit 32 may allocate a particular unit 12, 14, and 12 respectively. 16, and command a particular state or mode of operation by executing I / O microassays, the micro instructions of FIG. 3A. 3B and 3B. 12a, 14 'and 12b respectively. They produce 100 / signal to be sent to 16 data terminals.

A 10 adatátviteli feldolgozó berendezés tartalmazza továbbá a független 34 adatátviteli egységet, amint ez a 2. ábrán látható. A 34 adatátviteli egység biztosítja a 32 feldolgozóegység és a 24 központi számítógép között az első 80 adatátviteli csatornán, valamint a 32 feldolgozóegység és a 18. 20 és 22 adatvégberendezéseket tartalmazó csoport között a második 82 adatátviteli csatornán történő adatátvitelt. A 80 és 82 adatátviteli csatorna a 24 központi számítógéphez, illetve a .18, 20 és 22 adatvégberendezéseket tartalmazó csoporthoz csatlako zik önmagában ismert csatolóegységeken keresztül, mint amilyenek a 30 és 28 csatolóegységek, melyek a 80 adatátviteli csatornát a 24 központi számítógéphez kapcsolják, és a 84 és 86 csatolóegységek /1. ábra/, melyek a 82 adatátviteli csatornát a 18, 20 és 22 adatvégberendezéseket tartalmazó csoporthoz kapcsolják. Mint látható, a 18, 20 és 22 adatvégberendezések úgy vannak össze kapcsolva a 54 adatátviteli egységgel, hogy soros adatátvitelt tegyenek lehetővé. Ezenkívül alkalmazható egy kéthuzalos közvetlen összeköttetés is annak érdekében, hogy a 34 adatátviteli egységet a 24 központi számítógéphez, vagy a 18, 20 és 22 adatvegberendezéseket tartalmazó csoporthoz kapcsoljuk. A 34 adatátviteli egység kiírási műveleteket és feldolgozási, valamint vezérlési feladatokat hajt végre, továbbá a 32 feldolgozóegység és a 24 központi számitógép, valamint a 18. 20 és 22’ adatvégberendezések közötti adattovábbításokat irányítja annak érdekében, hogy a 32 feldolgozóegységet felszabadítsa az alkalmazói feladatok elvégzésére. A 34 adatátviteli egység vezérli a 30 és 84 csatólóégységeket, érzékeli a 30 és 84 csatolóegységből érkező jeleket, párhuzamos/soros és soros//párhuzamas adatátalakítást végez,.és átmenetileg tárolja az adatüzenetekét, A 10 adatátviteli feldolgozó-berendezésben az adatfeldolgozást a 32 feldolgozóegység végzi. Ezenkívül minden adatszó, valamint állapot ésvezérlő jel átvitelét a 32 feldolgozóegységből a 34 adatátviteli egységbe a 32 feldolgozóegység vezérli. 'The data processing apparatus 10 further includes an independent data transmission unit 34 as shown in FIG. The data transmission unit 34 provides data transmission between the processing unit 32 and the central computer 24 on the first data transmission channel 80 and between the processing unit 32 and the group of data terminals 18 20 and 22 on the second data transmission channel 82. The data channels 80 and 82 are connected to the central computer 24 and the group of data terminals .18, 20 and 22 via known interface units, such as 30 and 28, which connect the data channel 80 to the central computer 24 and the 84 and 86 coupling units / 1. 2A, which link the data transmission channel 82 to a group of data terminals 18, 20 and 22. As can be seen, the data terminals 18, 20 and 22 are coupled to the data transfer unit 54 to enable serial data transfer. In addition, a dual-wire direct connection may be used to connect the data transmission unit 34 to the central computer 24 or to a group of data terminal equipment 18, 20 and 22. The data transfer unit 34 performs print operations and processing and control tasks, and controls data transfers between the processing unit 32 and the central computer 24 and the data terminals 18 20 and 22 'in order to free the processing unit 32 to perform user tasks. The data communications unit 34 controls the csatólóégységeket 30 and 84, detected signals from the interface units 30 and 84, parallel / serial and serial // performed párhuzamas data transformation, .and temporarily store the data messages of the 10 data processors - the apparatus of the data processing performed by the processing unit 32 . In addition, the transmission of all data words and status and control signals from the processing unit 32 to the data transmission unit 34 is controlled by the processing unit 32. '

Az 5· ábrán a független 34 adatátviteli egység fő alkotórésze it tartalmazó tömbvázlat látható. A 34 adatátviteli egység tartalmaz egy 90 mikroprocesszort, mely különféle vezérlő regiszterekből, akkumulátorokból és flagekből, valamint egy aritmetikai logikai egységből áll. A 90 mikroprocesszor 96 cimbuszon megcímezi 92 programtárát, dekódolja a benne tárolt utasításokat és előállitja a megfelelő vezérlő jeleket. amelyek a 34 adatátviteli egységén belüli adatátvitel irányítására szolgálnak. A 90 mikroprocesszornak 98 adatbusza és 108 vezérlőbusza is van. ' - Fig. 5 is a block diagram showing the main components of the independent data transmission unit 34. The data transfer unit 34 comprises a microprocessor 90 consisting of various control registers, batteries and flags, and an arithmetic logic unit. The microprocessor 90 addresses the libraries 92 at 96 bits, decodes the instructions stored there and generates the appropriate control signals. which control the transmission of data within its 34 units. The microprocessor 90 also has 98 data buses and 108 control buses. ' -

A 92 programtár, amely a 90 mikroprocesszor programutasításait vagy firmware- jét tárolja, célszerűen 16K x 8-bites ROM/PROM memóriából van kialakítva. A csat0lóegységek vénaIáinak vezérlésére szolgáló programutasitások, az adatátviteli csatornákat kezelő utasítások,.a programbetöltés vezérléséré szolgáló utasítások, valamint a karbantartási vizsgálórutinok a 92 programtárban vannak tárolva. Egy 94 adattár szolgál a 32 feldolgozóegység és a 24 központi számítógép, vagy a 18, 20 és 22 adatvégberendezésékből álló csoport között átvitt adatüzenetek időszakos t ár olás ára.· Ezenkívül a'94 adattár a 90 mikroprocesszor .veremmemóriája is. A 94 adattár 9K x 9-bites szavakból kialakított írható/olvasható memória.The library 92, which stores program instructions or firmware for the microprocessor 90, is preferably constructed from 16K x 8-bit ROM / PROM memory. Program instructions for controlling the veins of the interface units, instructions for managing data channels, instructions for controlling program loading, and maintenance test routines are stored in the program library 92. A data store 94 serves as a periodic price for data messages transmitted between the processing unit 32 and the central computer 24, or a group of data terminals 18, 20, and 22. In addition, the '94 data store is a microprocessor 90 memory. The 94 repository is a write / read memory made up of 9K x 9-bit words.

A 34 adatátviteli egység tartalmaz továbbá egy olyan párhuzamos 100 illesztőáramkort, mely a 90 mikroprocesszort a 32 ... feldolgozóegység 41 adatbuszához és 43 vezérlobuszához kapcsolja. Amint az a 6. ábrán látható a párhuzamos 100 illesztőaramkör első 102 és második 104 áramkörrészből áll, melyek közül mindkettő rendelkezik első A és második B kapuval. A találmány szerinti mind a 102, mind pedig a 104 áramkörrész A kapuját arra használjuk, hogy a 90 mikroprocesszor 98 adatbuszáról 110 ütközőtárolón át egyirányú adatátvitelt biztosítsunk 111, illetve 109 ütközőtárolón keresztül a 41 adatbuszra, ezzel szemben B kapuja arra szolgál, hogy a 41 adatbuszról a 98 adatbuszThe data transfer unit 34 further includes a parallel interface current circuit 100 which links the microprocessor 90 to the data bus 41 and control bus 43 of the processing unit 32 .... As shown in FIG. 6, the parallel interface circuit 100 comprises first circuit sections 102 and second 104, each having first A and second B ports. The gate A of both circuitry 102 and 104 of the present invention is used to provide unidirectional data transfer from data bus 98 of microprocessor 90 via buffer 110 to buffer bus 41, whereas gate B serves to provide data bus 41 the 98 data bus

-8180214 ra irányuló egyenirányu adatátvitelt valósítsunk meg. Ezen túlmenően a 102 és 104 áramkörrészek olyan különféle állapotbiteket szolgáltatnak, melyeket 106 ütközőtárolón keresztül a 41 adatbuszra kapuzunk, és ezáltal lehetővé tesszük a 32 feldolgozóegység számára, hogy az lekérdezze és kiolvassa a 100 illesztő áramkör különféle vezérlő jeleinek állapotát.-8180214. In addition, the circuit sections 102 and 104 provide various status bits which are gated to the data bus 41 via the buffer 106, thereby allowing the processing unit 32 to query and read the status of the various control signals of the matching circuit 100.

A 34 adatátviteli egység, amint az 5. ábrán látható, tartalmaz továbbá egy 114 számláíó-időzitő áramkört. A 114 számláló-időzítő áramkör - ugyanúgy, mint a 34 adatátviteli egység többi alkateleme is - egyfázisú, 2,4576 MHz frekvenciájú 112 rendszeróráról működik, amelyet egy 14,7456 MHz frekvenciája kristályoszcillátorból vezérlünk. A 114 számláló-időzitő áramkör olyan programozható, négycsatornás eszköz, amely a 34 adatátviteli egyseg számára számláló és időzítési funkciókat lát el. Elsőrendű feladata a TIMEOUT 1 és TIMEOUT 2 jel előállítása a 113, ill. 115 kimeneten 116 soros illesztőáramkör számára szükséges alapvető időbeli növekmények biztosítására /léptetések/. amely jelek a 80 és 82 adatátviteli csatornán történő adatátvitel sebességét vezérlik.The data transfer unit 34, as shown in FIG. 5, further comprises a counting timing circuit 114. The counter-timing circuit 114, like the other components of the data transmission unit 34, operates from a single-phase system clock 112 of 2.4576 MHz, controlled by a crystal oscillator at a frequency of 14.7456 MHz. The counter-timing circuit 114 is a programmable quad-channel device that performs counting and timing functions for the data transmission unit 34. Its first task is to generate the TIMEOUT 1 and TIMEOUT 2 signals in the 113 and 1, respectively. 115 outputs to provide basic time increments for 116 serial interface circuits / increments /. which signals control the rate of data transmission over the data channels 80 and 82.

A 116’ soros illesztőáramkör olyan programozható, kétcsatornás eszköz, melynek feladata a 90 mikroprocesszor és a 24 központi számitógép, illetve a 18, 20 és 22 adatvégberendezéseket tartalmazó csoport között a 80, illetve 82 adatátviteli csatornán történő soros adatátvitelhez szükséges adatformátum rendezés. A 116 soros illesztőáramkör a 24 központi számítógépet a 80 adatátviteli csatornán keresztül csatolja a 90 mikroprocesszorhoz. A 116 soros illesztőáramkör soros/párhuzamos és párhuzamos/soros átalakítást végez, valamint kiszámítja a különböző hibakódokat mind adás-, mind vételirányú adatátvitel esetén. A 80 adatátviteli csatorna a 116 soros illesztőáramkörben szinkron, vagy aszinkron adatátvitelre egyaránt programozható. Ezeken túlmenően a 116 soros illesztőáramkör programozható adatátviteli sebességgel rendelkezik 600 - 9600 bit/sec-ig.The serial interface circuit 116 'is a programmable, dual-channel device for sorting the data format required for serial transmission of data between the microprocessor 90 and the central computer 24 and the group of data terminals 18, 20 and 22 on data channels 80 and 82, respectively. The serial interface circuit 116 connects the central computer 24 to the microprocessor 90 via the data transmission channel 80. The 116 serial interface circuit performs serial / parallel and parallel / serial conversion and calculates various error codes for both transmit and receive data transmission. The data channel 80 in the serial interface circuit 116 may be programmed for synchronous or asynchronous data transmission. In addition, the 116 serial interface circuit has a programmable data rate of 600 to 9600 bits / sec.

A 116 soros illesztőáramkör a 90 mikroprocesszort a 82 adatátviteli csatornán keresztül a 18, 20 és 22 adatvégberendezéseket tartalmazó adatvégberendezés csoporthoz is hozzákapcsolja. A találmány szerint a 82 adatátviteli csatorna a 116 soros illesztőáramkörben kizárólag soros adatátvitelre van programozva. Ezenkívül a 116 soros illesztőáramkör a 82 adatátviteli csatornán is programozható adatátviteli sebességet biztosit.Mivel a 80 és 82 adatátviteli csatornák közül mindkettő különböző adatátviteli sebességre programozható, és aszinkron* illetve szinkron üzemmódban működhet, a 116 soros illesztőaramkör lehetővé teszi, hogy a 90 mikroprocesszor és a 24 központi számítógép vagy a 18, 20 és 22 adatvégberendezéseket tartalmazó csoport között az adatátvitel egymástól 'teljesen függetlenül, különböző átviteli sebességgel mehessen végbe.The serial interface circuit 116 also links the microprocessor 90 through the data transmission channel 82 to the data terminal group comprising the data terminals 18, 20 and 22. According to the invention, the data transmission channel 82 in the serial interface circuit 116 is programmed for serial data transmission only. In addition, the serial interface 116 provides programmable data rates on the data channel 82. Because both of the data channels 80 and 82 are programmable at different data rates and operate in asynchronous or synchronous mode, the serial interface 116 allows the microprocessor 90 to The data transmission between the 24 central computers or the group of data terminals 18, 20 and 22 may be carried out completely independently at different transmission rates.

A 80 adatátviteli csatornát csatlakoztató 116 soros illesztő áramkör biztosítja - a 34 adatátviteli egység 90 mikroprocesszorán keresztül - az illesztést és a másodlagos csatornavezérlést a 32 feldolgozóegység és a 24 központi számitógép között. A rendszertároló állapotára jellemző és vezérlő jelek, valamint a 80 adatátviteli csatorna számára érkező adat a 32 feldolgozóegység és a 34 adatátviteli egység között a 32 feldolgozóegység vezérlése alatt jutnak át, mégpedig olvasás, irás, lekérdezés és vezérlés utasítások segítségével. A 34 adatátviteli egység 94 adattára adatkarakter adó és vevő first-in-first-out memóriákat tartalmaz annak érdekében, hogy lehetővé tegye a 24 központi számítógéphez ég a 18, 20, ill. 22 adatvégberendezéseket tartalmazó csoporthoz menő nagysebességű 80 és 82 adatátviteli csatorna kiszolgálását.The serial interface circuit 116 that connects the data transmission channel 80 provides, through microprocessor 90 of the data transmission unit 34, the interface and the secondary channel control between the processing unit 32 and the central computer 24. The system storage status and control signals, as well as the data arriving to the data transmission channel 80, are transmitted between the processing unit 32 and the transmission unit 34 under the control of the processing unit 32 by means of read, write, query and control instructions. The data store 94 of the data transmission unit 34 includes first-in-first-out data character transmitting and receiving memories in order to enable the central computer 24 to burn the 18, 20, and 18 memory. And serving high speed data channels 80 and 82 to a group of data terminating devices.

A 82 adatátviteli csatornát csatlakoztató 116 soros illesztőáramkör biztosítja az elsődleges illesztést és csatornavezérlést a 18, 20 ég 22 adatvégberendezéseket tartalmazó csoport ’és a 32 feldolgozóegység között. A 32 feldolgozóegység a vezérlő regiszter tartalmát, adó és vevő vezérlő utasításokat, valamint állapot- és adatüzeneteket továbbit a 34 adatátviteli egységhez a 82 adatátviteli csatorna vezérlése érdekében. A 34 adatátviteli egységben az átmeneti és fogadó soros tárolók a 94 adattárban vannak megvalósítva. A 32 feldolgozóegységhéz továbbított és az onnan kapott adatokat a 32 feldolgozóegység 38 processzora vezérli.The serial interface circuit 116 connecting the data channel 82 provides the primary interface and channel control between the group of data terminals 18, 20 and the processing unit 32. The processing unit 32 transmits the contents of the control register, transmitter and receiver control instructions, and status and data messages to the data transfer unit 34 for control of the data transmission channel 82. In the data transmission unit 34, the temporary and receiving serial storage units are implemented in the data storage 94. The data transmitted to and received from the processing unit 32 is controlled by the processor 38 of the processing unit 32.

Példaképpen a 90 mikroprocesszor, a párhuzamos 100 illesztőáramkör 102 és 104 áramkörrészei, a 114 számláló-időzitő áramkör és a 116 soros illesztőáramkör megvalósítható a kereskedelemben a· Zilog, Inc., Cupertino, California által forgalmazott egyedi chipekkel. mégpedig a 90 mikroprocesszor a Z-80-CHJ a 102 es 104 áramkörresz a Z-80-PI0, a 114 számláló-időzitő áramkör a Z-80-CTC, a 116 soros illesztőáramkört pedig a Z-80-SIO típusszámú chippel. Azokat a programrutinokat, melyek a 34 adatátviteli egység számára szükségesek a fentebb felsorolt funkciók ellátására, az ismert Z-80 utasitáskészlet segítségével valósíthatjuk meg, amint az a Z-80 típusszámú termekek leírásában- ismertetve-van.For example, microprocessor 90, parallel interface circuits 102 and 104, counter-timing circuit 114, and serial interface circuit 116 may be commercially available with custom chips sold by Zilog, Inc., Cupertino, California. the microprocessor 90 is the Z-80-CHJ, the circuit 102 and the 104 are the Z-80-PI0, the counter-timing circuit 114 is the Z-80-CTC, and the serial interface circuit 116 is the Z-80-SIO chip. The program routines necessary for the data transfer unit 34 to perform the functions listed above may be implemented using the known Z-80 instruction set as described in the Z-80 Product Description.

A 7. ábrán a 2. ábrán szemléltetett 26 tároló egy kiviteli alakjának tömbvázlata látható. Ebben a kiviteli alakban a 26 tároló 48 adathordozóként mágneslemezt tartalmaz, mint amilyen az úgynevezett floppy disk, 50 meghajtóegységként egy önmagában ismert mágneslemez meghajtóegységet és 52 vezérlőként egy 120 mágneslemez vezérlőt, A 48 adathordozóként alkalmazott mágneslemezt és a mágneslemez 50 meghajtóegységét a 7· ábrán 119 lemezegység jelöli. A találmány szerinti újszerű 120 mágneslemez vezérlő kezelhetőén kapcsolja a mágneslemezt az 50 meghajtóegységen keresztül a 32 feldolgozóegyseghez, amint az a 2. ábrán- látható, és lebonyolítja köztük az adatátvitelt annak érdekében, hogy a 32 feldolgozóegységet mentesítse az 5Q meghajtóegység meghajtás-vezérlesének feladatától, valamint a 48 adathordozóként alkalmazott mágneslemez és a 32 feldolgozóegység közti adatátviteltől.Figure 7 is a block diagram of an embodiment of the container 26 illustrated in Figure 2. In this embodiment, the storage 26 includes a disk 48 such as a so-called floppy disk, a drive unit 50 known per se as a drive unit 50, and a disk drive controller 120 as a controller 52, a disk drive assigned. The novel magnetic disk controller 120 of the present invention connects the magnetic disk via the drive unit 50 to the processing unit 32 as shown in FIG. 2, and provides data transfer between them to relieve the processing unit 32 of the drive controller drive 5Q. data transmission between the magnetic disk 48 used as the recording medium and the processing unit 32.

Amint az a 7· ábrán látható, a 120 mágneslemez vezérlő egy 122 mikroprocesszort tartalmaz, ez pedig egy aritmetikai logikai egységet és különféle vezérlő regisztereket, amelyek együttműködnek annak érdekében, hogy 128 cimbuszon megcímezzék és dekódolják a 124 programtárban tárolt utasításokat, és ezeknek megfelelően vezérlő jeleket állítsanak elő a 48 adathordozóként alkalmazott mágneslemez, az 50 meghajtóegység és a 32 feldolgozóegység közti adatfolyam vezérlésére. Ezenkívül a 122 mikroprocesszor adatformátum rendezést, valamint hibakód előállítást és ellenőrzést végez az adatoknak és a programinformációnak a 48 adathordozóként alkalmazott mágneslemezről való kiolvasása közben, valamint a 32 feldolgozóegységtől a mágneslemezre való adatirás közben. A 120 mágneslemez vezérlő 124 programtárában különféle firmware utasitásrutinok vannak tárolva, amelyek a 120 mágneslemez vezérlő működési folyamatát meg*As shown in FIG. 7, the disk disk controller 120 includes a microprocessor 122, which is an arithmetic logic unit and various control registers that cooperate to address and decode instructions stored in the library 124, and correspondingly control signals, at 128 cymbals. to provide a control for the data stream between the disk 48, the drive unit 50 and the processing unit 32, which is used as the data carrier. In addition, microprocessor 122 performs data format sorting and error code generation and validation while reading data and program information from the disk 48 as well as writing data from the processing unit 32 to the disk. Various firmware instruction routines are stored in the directory 124 of the disk drive controller 120, which governs the operation of the disk drive 120 *

határozzák. A találmány szerinti 124 programtár például 4K x 8-bites ROM memóriából van kialakítva, egy például 4K x 8-bites irható/olvasható memóriából álló 126 adattárat pedig a 32 feldolgozóegység éa a mágnealemez között átvitt teljes adatüzenetek tárolására használunk.determined. The library 124 of the present invention is formed, for example, from 4K x 8-bit ROM memory and a data store 126, such as 4K x 8-bit read / write memory, is used to store complete data messages transmitted between the processing unit 32 and the magnetic disk.

A 120 mágneslemez vezérlő tartalmaz továbbá egy 132 párhuzamos illesztőáramkört, amely párhuzamos formátumú 8-bites adatszavakat visz át a 32 feldolgozóegység 41 adatbusza és a 120 mágneslemez vezérlő 130 adatbusza között. A 132 párhuzamos illesztő áramkör olyan programozható, két kapuval rendelkező áramkör, amelyben az első kaput kétirányú adatátvitel lebonyolítására használjuk, a második kapu pedig az olyan különféle vezérlő bitekhez való hozzáférést biztosítja, melyek lehetővé teszik a 122 mikroprocesszor számára, hogy az lekérdezze az 50 meghajtóegység állapotát. A 32 feldolgozoegység 43 vezérlőbuszán a 32 feldolgozóegységtől érkező vezérlő jeleiket 136 dekóder dekódolja, ennek kimenetén olyan vezérlő jelek jelennek meg, amelyek 134 ütközőtároló működését vezérlik az alatt az idő alatt, amíg az adatok továbbítása a 132 párhuzamos illesztőáramkör -és a 41 adatbusz között megtörténik.The disk drive controller 120 further includes a parallel interface circuit 132 that transmits parallel format 8-bit data words between the data bus 41 of the processing unit 32 and the disk 130 of the disk drive controller 120. Parallel interface 132 is a programmable dual-gate circuit in which the first gate is used for bidirectional data transmission and the second gate provides access to various control bits that allow the microprocessor 122 to query the status of the drive unit 50. . On the control bus 43 of the processing unit 32, the control signals from the processing unit 32 are decoded by a decoder 136 which outputs control signals that control the operation of the buffer storage 134 during the time data is transmitted between the parallel interface circuit 132 and the data bus 41.

A 120 mágneslemez vezérlő rendelkezik egy 138 soros illesztő áramkörrel is. A 138 soros illesztő áramkör olyan programozható, kétcsatornás áramkör, amely biztosítja a 48 adathordozóként alkalmazott mágneslemez és a 130 adatbusz közötti adattovábbitás ideje alatt a szükséges soros/párhuzamos és párhuzamos/soros adatátalakítást.The magnetic disk controller 120 also has a 138 serial interface circuit. The serial interface circuit 138 is a programmable, dual-channel circuit that provides the necessary serial / parallel and parallel / serial data conversion during data transmission between the disk 48 and the data bus 130.

A 122 mikroprocesszor, a 132 párhuzamos illesztőáramkör és a 138 soros illesztőáramkör az említett Zilog, Inc. által forgalmazott olyan áramkörökkel realizálható, amelyeket a 34 adatátviteli egységgel kapcsolatban fentebb leírtunk. A 120 mágneslemez vezérlő a következőkben leírandó mágneslemez irás és olvasás műveletéhez szükséges programrutinok az említett Z-80 utasitáskészlet segítségével írhatók le.The microprocessor 122, the parallel interface circuit 132, and the serial interface circuit 138 may be implemented with the circuits provided by Zilog, Inc., described above with respect to the data transmission unit 34. The program routines required for the write and read operation of the disk disk controller 120 described below can be described using said Z-80 instruction set.

A 120 mágneslemez vezérlő tartalmaz továbbá különféle vezérlő logikákat, tárolókat, flip-flopokat és számlálókat, amelyek alkalmazásának célja, hogy biztosítsák a vezérlő.jelek továbbítását a 120 mágneslemez vezérlő és az 50 meghajtóegység között. Ezeknek az elemeknek a feladatát, továbbá a különféle vezérlő jeleket a 8A-8D. és a 9A-9C. ábrakon szemléltetett folyamatábrák alapján ismertetjük, amelyek a 120 mágneslemez Vezérlő működési folyamatát mutatják be a mágneslemezre való Írásműveiét és az arról való olvasás művelet során1.The disk drive controller 120 further includes various control logic, storage, flip-flops, and counters, the purpose of which is to provide transmission of the controller signals between the disk drive controller 120 and the drive unit 50. The function of these elements, as well as the various control signals, are illustrated in FIGS. 8A-8D. 9A-9C. 1 to 4 illustrate the operation of the disk controller 120 during operation of reading and writing to the disk 1 .

A 8A., 8B., 80. és 8D. ábrákon olyan folyamatábra látható, amely a 120 mágneslemez vezérlő működését Írja le a mágneslemezre történő irás művelet során. A 8A. és a 8B. ábrán lévő folyamatábra részek a 175 és 185 összekötő vonalakkal, a 81}. és 80. ábrán lévő részek a 175» 201 és 203 összekötő vonalakkal, és a 80. és 8D. ábrán lévő részek a 175 és 215 összekötő vona. lakkal kapcsolódnak egymáshoz. Kezdetképpen a 120 mágneslemez vezérlő 170 irás parancs vétel lépésben irás parancsot vesz a 32 feldolgozóegységtől. Ezután a 120 mágneslemez vezérlő a-32 feldolgozóegységtől olyan információt vesz a 172 byteszám közlés lépésben, amely a mágneslemezre Írandó adatbyte-ok számát adja meg. Ezekre a parancsokra válaszképpen a 122 mikroproceszszor a 174 irástiltásvizsgálat lépésben megvizsgálja az IRÁSTIIITÁS jelet, amelyet a 7. ábrán látható módon vezérlő. 150 kapuáramkorön keresztül továbbítunk a 130 adatbuszra, és amely jelzi, hogy az irástiltó papirfül el van-e távolitva a mágnes8A, 8B, 80 and 8D. FIGS. 4A to 5B are a flowchart describing the operation of the disk drive controller 120 during a write operation to a disk. 8A. 8B and 8B. FIG. 2B is a flowchart showing portions 175 and 185 of FIG. and Figs. 80 and 8D and 80D and 8D, respectively. The parts shown in Figs. with lacquer. Initially, the disk disk controller 120 receives the write command 170 from the processing unit 32 in a reception step 170. Thereafter, the disk disk controller 120 receives from the processing unit a-32 in the byte number communication step 172, which specifies the number of data bytes to be written to the disk. In response to these commands, microprocessor 122 examines the write-off signal 174 in the write-off test step 174, which it controls as shown in FIG. 150 gates are transmitted to the data bus 130 indicating whether the write-off tab is removed from the magnet

lemezről. A 122 mikroprocesszor a 176 hibajelindítás lépésben hibakódot továbbit a 32 feldolgozóegységhez, amennyiben az irástiltás érvényes, azaz a papirfül el van távolitva. ellenkező esetben olyan vezérlő utasítást továbbit a 32 feldolgozóegységhez a 176 adatlehívás lépésben, amely lekéri a vezérlő adatinformációt a 32 feldolgozóegységtől, amely rendszerint fiié nevet, kulcsadatokat, továbbá a mágneslemezre Írandó fiié azonosító számát tartalmazza. A 122 mikroprocesszor ezután a 180 fiié írás tiltásvizsgálat lépésben ellenőrzi, hogy az előirt file-ba történő beírás nincs-e letiltva. Ha igen, akkor a 122 mikroprocesszor a 176 hibajelinditás lépésben hibakódot továbbit a 32 feldolgozóegységhez. Ha az előirt file-ba történő beirás nincs letiltva, a 122 mikroprocesszor a 182 abszolút szektorszám kiszámítás lépésben kiszámítja azt az abszolút szetetorszámot, amelybe az adatot be kell írni a mágneslemezre. Ezek után a 122 mikroprocesszort a 126 adattárban tárolt táblázat segítségével a 184 szektorvizsgálat lépésben ellenőrzi, hogy a kiszámított szektor nem hibás szektorként van-e nyilvántartva. Ha a szektor hibás, azaz adattárolásra nem vehető igénybe, a 122 mikroprocesszor kiszámit egy másik szektorszámot és újra ellenőrzi a 126 adattár alapján, hogy a most meghatározott szektor nem alkalmatlan-e adatátvitelre. Ha a szektorszám érvényes, a 122 mikroprocesszor a 186 írási összehasonlítás lépésben.ellenőrzi, hogy a kiszámított szektorszám nem lép-e túl az elért fiié végét, és a 176 hibajelindítás lépésben hibakódot továbbit a 32 feldolgozóegységhez * amennyiben, a szektor túlnyúlik a fiié végén. Ha a szektorszam beleesik a file-ba, a lemezeimet, amely egy adott henger-címből és az 50 meghajtóegységhez tartozó fej kijelölésére szolgáló fejkiválaszto jelből áll, a 188 írási cimkiszámitás lépésben határozzuk meg. A 122 mikroprocesaszor a HENGERCIM, valamint a FEJKIVÁLASZTÁS jelet a 130 adatbuszon keresztül a 190 Írási hengercimbeirás lépésben - a 7. ábrán látható módon - a 140 tárolóba és ennélfogva-a 142 meghajtón keresztül az 50 meghajtóegységhez továbbítja. Majd a 122 mikroprocesszor a 192 írási helyzetkeresés lépesben előállít egy HEETZET KERESÉS jelet, amelyet a vezérlő 150 kapuáramkörön keresztül az 50 meghajtóegységhez továbbítunk, és amely jelzi az 50 meghajtóegységnek, hogy a fejet a HENGERCIM jel által megadott helyre mozdítsa el. és ez a FEJKIVÁIASZTÁS jel segítségével meghatározott, konkrét fej kijelölését eredményezi. Amíg az 50 meghajtóegységben a fej mozgása az adott henger felé lezaj- ... lik, a 122 mikroprocesszor a 194 adatformálás lépésben kialakítja a 126 adattárban lévő adat formátumát azáltal, hogy egy longitudinális redundancia cikluskódot állít elő az adatüzenet.· számára és ezt a kódot a mágneslemezen lévő címhez kapcsolja.drive. Microprocessor 122 transmits an error code to processor 32 in error start step 176 if the write-off is valid, i.e., the paper tab is removed. otherwise, it transmits a control instruction to the processing unit 32 in the data retrieval step 176 that requests the control data from the processing unit 32, which typically includes a filename, key information, and a file identification number to be written to the magnetic disk. Microprocessor 122 then checks, in the file write blocking test step 180, whether writing to the required file is disabled. If so, the microprocessor 122 transmits an error code to the processing unit 32 in the error initialization step 176. If writing to the required file is not disabled, microprocessor 122 calculates the absolute set number in which the data is to be written to the disk in step 182 of calculating the absolute sector number. Thereafter, the microprocessor 122 checks, by means of a table stored in the data repository 126, the sector check step 184 to verify that the calculated sector is not recorded as a defective sector. If the sector is defective, i.e., unavailable for data storage, the microprocessor 122 calculates another sector number and recheckes the data store 126 to determine if the sector currently defined is not suitable for data transmission. If the sector number is valid, the microprocessor 122 checks in the write comparison step 186 to verify that the calculated sector number does not exceed the end of the achieved file, and in error start step 176 transmits an error code to the processing unit 32 if the sector extends beyond the end of the file. If the sector number falls within the file, my disks, which consist of a specific cylinder address and a head select signal for designating the head for the drive unit 50, are determined in the write computation step 188. Microprocessor 122 transmits the CYLINDERIM and HEAD SELECTION signal via the data bus 130 to the storage unit 140 and thus through the drive 142 to the drive unit 50 as shown in FIG. Microprocessor 122 then generates, in the write position search step 192, a HEAD SEARCH signal which is transmitted through control gate circuit 150 to drive unit 50 and which indicates to drive unit 50 to move the head to a location specified by the HENGERCIM signal. and this results in the selection of a specific head determined by the HEAD SELECTION sign. As the head moves in the drive unit 50 toward that cylinder, microprocessor 122, in the data shaping step 194, formats the data in the repository 126 by generating a longitudinal redundancy cycle code for the data message. to the address on the magnetic disk.

Ezután a 196 időzités/inditás lépés szerinti time-out hurkot alkalmazzuk, mely a fej számára egy meghatározott, például 0,5 sec-os időtartamot biztosit annak érdekében, hogy a fej elérhesse a mágneslemezen előirt hengert. A time-out hurok időtartama alatt a 122 mikroprocesszor a 198 müködésvizsgálat lépésben a FILE MŰKÖDÉS jelet vizsgálja, amely az 50 meghajtóegységtől érkező vezérlő jel annak jelzésére, hogy a mágneslemez bele van-e helyezve az 50 meghajtóegységbe, továbbá annak jelzésére, hogy az 50 meghajtóegység felgyorsult-e a megfelelő sebességre. A NEM MEGENGEDETT CIM jelet, amely az 50 meghajtóegységtől érkezik, a 132 párhuzamos illesztőáramkör bemenetére juttatjuk - mint ez a 7· ábrán látható - ahol ezt a 122 mikroprocesszor lekérdezheti. Hogyha az előirt hengereim a 200 írásiNext, a time-out loop of the timing / start step 196 is applied, which provides the head with a specific time, such as 0.5 sec, to allow the head to reach the roll required on the magnetic disk. During the time-out loop, microprocessor 122 examines, in operation test step 198, the FILE OPERATION signal, which is a control signal from the drive unit 50 to indicate whether the disk is inserted in the drive unit 50 and to indicate that the drive unit 50 is in use. accelerated to the right speed. The UNABLE CIM signal from the drive unit 50 is applied to the input of the parallel interface circuit 132, as shown in FIG. 7, where it can be interrogated by the microprocessor 122. If my advanced rolls are 200 writing

cimvizsgálat lépésben megengedettnek bizonyul, a 122 mikroprocesszor a 202 Írási helyzetvizsgálat lépésben ismét lekérdezi a 132 párhuzamos illesztőáramkört annak meghatározása érdekében, hogy a HELTZET BEÁLLÍTVA jel, mely azt jelöli, hogy a fej a megfelelő helyen van-e, megérkezett-e az 50 meghajtóegységtől. Hogyha a fej nem érte el az előirt hengert, a 122 mikroprocesszor a 204 időzitésvizsgálat lépésben ismét ellenőrzést végez annak meghatározására, hogy a fej számára végső helyzetének elérésére megengedett időtartam eltelt-e. Ha a megengedett időtartam még nem telt el* a 122 mikroprocesszgr visszatér a 198 müködésvizsgálat lépeshez és a FIIÉ MŰKÖDÉS, NEM MEGENGEDETT CÍM és HEUZET BEÁLLÍTVA jeleket egy hurokban újra ellenőrzi mindaddig* amíg vagy a fej eléri a végleges helyzetét, vagy az előirt időtartam eltelik, amely utóbbi esetben egy hibakódot állítunk elő a 176 hibajelindítás lépésben.microprocessor 122, in the write position check step 202, interrogates the parallel interface circuit 132 to determine whether the POSITION SETTING signal, indicating that the head is in the correct position, has been received from the drive unit 50. If the head does not reach the desired roller, microprocessor 122, in the timing check step 204, checks again to determine if the time allowed for the head to reach its final position has elapsed. If the allowed time has not passed * the 122 microprocessor returns to step 198 and the FILE FUNCTION, UNLOCKED ADDRESS and INPUT SETUP signals are re-checked in a loop * until either the head reaches its final position or the time required which in the latter case generates an error code in error start step 176.

Amennyiben a fej az előirt helyzetben van még mielőtt az előirt időtartam végződnék, a 204 időzitésvizsgálat lépés után a 122 mikroprocesszor a 206 regiszterbeállitás lépésben a 7. ábrán látható módon beállítja a 138 soros illesztoáramkör vezérlő regiszterét egy írási művelet elvégzéséhez. A 206 regiszterbeállitás lépésben arra vonatkozó vezérlő információt továbbítunk a 138 soros illesztőáramkörhöz, hogy az éppen végzett művelet írási művelet, valamint olyan jelzést, hogy az átviendő adatszavak 8-bit hosszúságúak. A 208 kiolvasás lépésben ezután a 122 mikroprocesszor kiolvassa a 132 párhuzamos illesztőáramkör egyik csatornájának regiszterét annak érdekében, hogy a 210 szektorszámvizsgálat lépesben meghatározza, hogy a 7· ábrán látható 152 számláló kimenő jele, mely a mágneslemez azon szektorának kijelölésére szolgál, mely éppen a fej alatt helyezkedik el, egyenlő-e az éppen Írandó szektor számának 1-gyel csökkentett értékével. Ha a fej nem érte el az Írandó szektor előtti szektort* a 122 mikroprocesszor folyamatosan ujraolvassa a 208 kiolvasás lépéssel a 132 párhuzamos illesztőáramkör említett csatornáját mindaddig, amig a fej el nem éri az írási műveletre kijelölt szektort megelőző szektort. Ha a 152 számláló kimenő jele egyezik a kijelölt szektor számának l-gyöl csökkentett értékével, akkor a 122 mikroprocesszor a 212 irásengedélyezés lépésben a 144 tárolón keresztül, a 7»ábrán látható módon a 145 vonalon vezérlő jelet továbbit a 148 flip-flophoz. A 148 flip-flop OK órajel bemenetére a SZEKTOR jel,jut, amely a mágneslemez egyes szektorainak kezdetén generálódó impulzus. A 148 flip-flop ezáltal felkészül a következő SZEKTOR jel impulzusának vételére, amely az 50 meghajtóegységtől érkezik az írási műveletre kijelölt szektor elején, ekkor a 148 flip-flop előállít egy engedélyező IRÁSENG. jelet, amely impulzusjelet az 50 meghajtóegységhez továbbítja annak érdekében, hogy engedélyezze az 50 meghajtóegységben lévő Írás·logikát , és aktiválja a 138 soros illesztőáramkört a mágneslemezre való adatátvitelhez. A 122 mikroprocesszor ezután a 214 adattovábbítás lépéssel a 126 adattárból egy blokknyi adatot visz át a 138 soros illesztőáramkör, amint ezt a 7. ábrán látható. A 138 soros illesztőáramkör a 126 adattárból érkező párhuzamos · adatszavakat soros formátumúvá alakítja át* és IRÁSADAT jelként bitenként az 50 meghajtóegységhez továbbítja, amelyben az adatokat a mágneslemezen kijelölt szektorba Írjuk be. Az adatátvitel végeztével a 122 mikroprocesszor letiltja az IRÁSENG. jelet a 216 irásengedélyezés megszüntetés lépéssel, és a. 218 visszaolvasás lépésben visszaolvassa a mágneslemezről és a 126If the head is in the predetermined position before the predetermined duration ends, after the timing test step 204, the microprocessor 122 in the register setup step 206 adjusts the serial interface controller control register 138 to perform a write operation. In register setup step 206, control information is transmitted to the serial interface circuit 138 that the operation being performed is a write operation and an indication that the data words to be transmitted are 8-bit long. At reading step 208, microprocessor 122 then reads a register of one of the channels in the parallel interface circuit 132 to determine in step 210 that the counter output signal 152 of FIG. 7 is used to designate the sector of the disk just below the head. is equal to the number of the sector to be written reduced by 1. If the head has not reached the pre-write sector *, the microprocessor 122 continuously reads through step 208 the aforementioned channel of the parallel interface circuit 132 until the head reaches the sector preceding the write operation. If the output signal of the counter 152 is equal to the 1-wave reduced value of the designated sector number, then the microprocessor 122 transmits a control signal to the flip flop 148 through the storage 144 in the write enable step 212 as shown in FIG. The clock input of the flip-flop OK clock signal 148 receives the SECTOR signal, which is a pulse generated at the beginning of each sector of the disk. The flip-flop 148 is thus prepared to receive a pulse of the next SECTOR signal from the drive unit 50 at the beginning of the sector designated for the write operation, whereupon the flip-flop 148 generates an enabling DIR. a signal which transmits a pulse signal to the drive unit 50 to enable the write logic in the drive unit 50 and to activate the 138-serial interface for transmitting data to the disk. The microprocessor 122 then transmits a block of data from the storage 126 to the serial adapter 138 as shown in FIG. The serial interface circuit 138 converts the parallel data words from the repository 126 to serial format * and transmits it as WRITING data bitwise to the drive unit 50, in which the data is written to the designated sector on the disk. At the end of the data transfer, microprocessor 122 disables the WRITING. a signal with the write authorization step 216, and. In step 218, it reads back from the disk and step 126 reads it from the disk

-13180214 adattárban tárolja azt az adatot, amelyet éppen most irtunk. A 122 mikroproceaazor a 220 összehasonlítás lépésben ezután őszszehasonlitja az irt és olvasott adatokat annak érdekében.hogy ellenőrizze, hogy az adatbeirás a mágneslemezen helyesen történt-e meg. Ha adatátviteli hiba jelentkezik, a 122 mikroprocesszor a 221 léptetés lépésben eggyel csökkenti egy belső ismétlő számláló tartalmát. A 122 mikroprocesszor a nem ábrázolt belső ismétlő számláló kimenetét a 223 számlálóvizagálat lépésben ellenőrzi, éa ha az nullával egyenlő, hibakódot továbbit a 32 feldolgozóegységhez. Ha az ismétlő számláló kimenő jele nem egyenlő nullával, a 122 mikroprocesszor visszatér a 192 Írási helyzetkereség lépéshez, és újra megkísérli a teljes írási műveletet, méghozzá meghatározott számu alkalommal mindaddig, amíg vagy helyes adatátvitel nem megy'végbe, vagy az ismétlő számláló tartalma nullára nem csökken. Ha az irt ég olvasott adat megegyezik, a 122 mikroprocesszor azzal zárja az írás műveletet, hogy a 32 feldolgozóegys éghez a 222 írás vége lépésben egy irásbefejező jelet továbbit.-13180214 stores the data you just deleted. The microprocessor 122 then compares the read and read data in the comparison step 220 to verify that the data entry on the disk is correct. If a data transmission error occurs, microprocessor 122 reduces the content of an internal repeater counter by one step at step 221. Microprocessor 122 checks the output of the internal repeater counter (not shown) in step 223 of the counter count and transmits an error code equal to zero to the processing unit 32. If the output signal of the repeater is not equal to zero, microprocessor 122 returns to Writing Position Finder 192 and retries the entire write operation at a specified number of times until either correct data transmission is complete or the content of the repeater is zero. decrease. If the read data is the same, the microprocessor 122 closes the write operation by transmitting a write completion signal to the processing unit 32 at the end of the write end 222.

Olvasás művelet·esetén a folyamatábrát a 9A., 9B. és 90. ábrák mutatják. A 9A. és 9B. ábrákon lévő folyamatábra részek a 249, 259 és 265 összekötő vonalakkal, a 9B. és 90. ábrákon lévő részek pedig a 249 és 273 összekötő vonalakkal kapcsolódnak egymáshoz. A 122 mikroprocesszor kezdetképpen 240 olvasás parancs vétel lépésben olvasás utasítást és 242 vezérlőjel vétel lépésben vezérlő jeleket vesz, amelyek filenévből, azonositó számból és adatkulcsból állnak, a 32 feldolgozóegységtől. A 122 mikroprocesszor ezt követően a 244 abszolút szektorszám kiszámítás lépésben kiszámítja azt az abszolút szektorszámot, amelyben a mágneslemezről olvasandó információ elhelyezkedik. A 122 mikroprocesszor ezután a 246 összehasonlítás lépésben megvizsgálja, hogy azabszolut szektorszám a már hozzáfért fiié végén túl esik-e. és ha igen, a 32 feldolgozóegységhez a 248 hibajeladás, lépesben hibajelet továbbit. Ha az előállított szektorszám beleesik a kijelölt file-ba, a. 122 mikroprocesszor a 250 olvasási cimkiszámitás lépésben kiszámítja a lemezeimet, és a HENGERCIM és FEJKIVÁLASZTÁS jelet a 7. ábrán látható 140 tárolóba és 142 meghajtóba Írja be a 252 olvasási hengercimbeirás lépésben. Majd a 122 mikroprocesszor a 254 olvasási helyzetkeresés lépésben előállítja a HELYZETKERESES jelet és a 7· ábrán látható 150 kapuáramkörön keresztül az 5θ meghajtóegységhez továbbítja, ami azt eredményezi, hogy a kiválasztott fe'j megindul a 140 tárolóban tárolt, előirt hengereim felé.In the case of a read operation, the flow chart is illustrated in Figures 9A, 9B. and Figs. 9A. 9B and 9B. 9B is a flowchart showing portions 249, 259 and 265 of the flowchart of FIG. and portions 249 and 273 are interconnected. Initially, microprocessor 122 receives read instructions 240 and read control signals 242, comprising a filename, an identifier number and a data key, from the processing unit 32. Microprocessor 122 then computes, in the absolute sector number calculation step 244, the absolute sector number in which the information to be read from the magnetic disk is located. Microprocessor 122 then checks, at step 246, whether the number of azabsolute sectors is past the end of the already accessed file. and, if so, error message 248 is transmitted to the processing unit 32, in step increments. If the generated sector number falls within the selected file, a. The microprocessor 122 calculates my disks in the read label computation step 250 and enters the CYLINDER AND HEAD SELECTION signal into the storage 140 and drive 142 of Figure 7 in step 252 of the read roll imaging step. Microprocessor 122 then generates, in read position 254, a POSITION SEARCH signal and transmits it via gate circuit 150 to FIG. 7 to drive unit 5θ, which causes the selected head to start toward my preset rollers stored in storage 140.

Ezután a 122 mikroprocesszor a 256 időzítésindításmérő lépésben tlme-out hurkot kezd. Először a 150 kapuáramkörön át az 50 meghajtóegységtől vett FILE MŰKÖDÉS jel vizsgálata következik a 258 filemükódés vizsgálat lépésben, mégpedig annak érdekében, hogy meghatározzuk, hogy a mágneslemez be van-e * helyezve az 50 meghajtóegységbe, és hogy az 50 meghajtóegység felgyorsult-e a megfelelő sebességre. Ezután a 122 mikroprocesszor a 260 olvasási cimvizsgálat lépésben lekérdezi a 7· ábrán látható 132 párhuzamos illesztőáramkör említett csatornáját, hogy meghatározza, hogy vajon az 50 meghajtóegységhez továbbított hengereim nem lépi-e túl a mágneslemezen lévő legnagyobb lehetséges címet. Amennyiben vagy a fiié nem megengedett, vagy nem megengedett cim. állt elő, a 122 mikroprocesszor a 248 hibajeladás, lépésben hibajelet küld a 32 feldolgozóegységhez. Ezután a 26*2 olvasási helyzetvizsgálat lépésben a 122 mikroprocesszor ismét lekérdezi a 132 párhuzamos illesztjőáramkör emli tett csatornáját annak érdekében, hogy meghatározza az 5θ meghajtóegységtől érkező HELYZET BEÁLLÍTVA jel segítségével, hogy a fej elérte-e már a mágneslemezen az előirt hengert. Ha a fej nem érte el a megfelelő helyzetet, a 122 mikroprocesszor a 264 időzitésvizsgálat lépésben meghatározza, hogy a fej mozgására megengedett maximális időtartam, ami például 0,5 sec, eltelt-e. Ha a maximális megengedett idő nem telt el, a 122 mikroproceszszor visszatér a 258 filemüködés vizsgálat lépéshez és mindaddig a soronkövetkező lépéseket folytatja le, amig a maximális megengedhető időtartam el nem telik, amikor is a 248 hibajeladás lépéssel hibajelet továbbit a 32 feldolgozóegységhez, vagy pedig addig, amig a fej el nem éri a megfelelő helyzetet.The microprocessor 122 then initiates a tme-out loop in the timer starter step 256. First, the FILE OPERATION signal received from the drive unit 50 through the gate circuit 150 is followed by the film working test step 258 to determine whether the disk is * inserted in the drive unit 50 and whether the drive unit 50 is accelerated. speed. Microprocessor 122 then interrogates said channel of the parallel interface circuit 132 of FIG. 7 in read address 260 to determine whether the rolls transmitted to drive unit 50 exceed the maximum possible address on the disk. If either the branch is not allowed or the title is not allowed. microprocessor 122 sends error message 248 to the processing unit 32 in step. Subsequently, in the read position check step 26 * 2, the microprocessor 122 interrogates the said channel of the parallel interface circuit 132 to determine by means of the POSITION SETTED from the drive unit 5θ whether the head has reached the desired roll on the magnetic disk. If the head has not reached the correct position, microprocessor 122 determines in step 264 of the timing test whether the maximum amount of time allowed for head movement, for example 0.5 seconds, has elapsed. If the maximum allowable time has not elapsed, the microprocessor 122 returns to filing test step 258 and proceeds to the next steps until the maximum allowable time elapses when the error message is sent to the processor 32 by the error message step 248. until the head reaches the right position.

Ha a fej elérte az előirt helyzetet, a 122 mikroproceszszor a 266 regiszterbeállitás lépésben beállítja a 7. ábrán látható 138 soros illesztőáramkör vezérlő regiszterét egy olvasás művelethez, mégpedig azáltal, hogy a 138 soros illesztőáramkörhöz olyan vezérlő információt továbbit, amely az órajel, sebességére jellemző, valamint közli, hogy az olvasandó szavakOnce the head has reached the predetermined position, microprocessor 122, in register setup step 266, adjusts the control interface register of the serial interface 138 shown in FIG. 7 for a read operation by transmitting control information specific to the clock interface to the serial interface 138, and states that they are words to read

8-bit hosszúságúak. Ezután a 122 mikroprocesszor a 268 kiolvasási lépésben kiolvassa a 132 párhuzamos illesztőáramkör egyik csatornáját, hogy a 270 szektorszámvizsgálat lépésben meghatározza, vajon a 7. ábrán bemutatott 152 számláló kimenő jele megegyezik-e az olvasási műveletre kijelölt szektorral. A 122 mikroprocesszor ezután folyamatosan folytatja a 132 párhuzamos illesztőáramkör kiolvasását mindaddig, amig a 152 számláló kimenő jele egyenlő nem lesz a kivánt szektorral. Ha ez az eset bekövetkezik, a 272 késleltetés lépésben időzítési periódus kezdődik, hogy az 50 meghajtóegység az adott szektorban lévő kezdeti adatbiteket ne olvassa. Ennek az időzítésnek végén a 274 olvasásengedélyezés lépésben a 122 mikroprocesszor előállítja az OLVASÁSÉIG. jelet, amelyet a 144 tárolóba, és a 7· ábrán láthatóan a 146 meghajtón keresztül az 50 meghajtóegységhez továbbit, hogy engedélyezze az 50 meghajtóegység olvasó logikáját. Ezt követően a 138 soros illesztőáramkör a 276 adattovábbítás lépésben venni kezdi a mágneslemeztől érkező OLVASÁSADAT jelet, és továbbítja azt a 122 mikroprocesszorhoz, amely ezután ezt a 126 adattárban tárolja. Az adatátvitel befejeztével a 122 mikroprocesszor a 278 olvasás vége lépésben letiltja az OLVASÁSENG. jelet, majd a 280 összehasonlítás lépésben meghatározza, hogy a mágneslemeztől továbbított olvasási cim megegyezik-e a korábban kiszámított mágneslemezeimmel, és ha a címek egyeznek, a 122 mikroprocesszor a 282 kódvizsgalat lépésben levizsgálja a longitudinális redundancia kódot, amely a mágneslemezről éppen most olvasott adathoz tartozik, annak érdekében, hogy meghatározza, hogy az előirt szektorban tárolt adat vétele és 126 adattárban való tárolása helyesen ment-e végbe. Abban az esetben, ha adathiba lépett fel, a 284 léptetés lépésben az ismétlő számláló tartalmát eggyel csökkentjük. Ezután a 286 számlálóvizsgálat lépésben az ismétlő számláló kimenő jelét megvizsgáljuk, hogy elérte-e már a nullát, mert ha igen, akkor a 248 hibajeladás lépésben hibajelet továbbítunk a 32 feldolgozóegységhez. Ha az ismétlő számláló tartalma még nem csökkent le nullára, a 122 mikroprocesszor visszatér a 254 olvasási helyzetkeresés lépéshez és mindaddig újra próbálja az olvasás műveletet, amig az adatátvitel a mágneslemeztől a 126 adattárba helyesen meg nem történik, vagy amig az ismétlő számláló tartalma le nem csökken nullára. Ha egy kifogástalan olvasás művelet történt, a 122 mikroprocesszor a 288 adat15 rendezés lépésben kialakítja a 126 adattárban tárolt adat formátumát, mégpedig azáltal, hogy kivonja a longitudinális redundancia kod biteket, cimbiteket és szinkronbiteket a mágneslemeztől vett adatból, és az adatot a 7. ábrán látható módon a 132 párhuzamos illesztőáramkörön keresztül a-290 adatátvitel lépésben a 32 feldolgozóegységhez továbbítja.They are 8-bit long. Then, in step 268, microprocessor 122 reads one of the channels of the parallel interface circuit 132 to determine in step 270 whether the output signal of counter 152 shown in FIG. 7 matches the sector assigned to the read operation. The microprocessor 122 then continues to read the parallel interface circuit 132 until the output signal of the counter 152 is equal to the desired sector. If this is the case, in the delay step 272, a timing period begins so that the drive unit 50 does not read the initial data bits in the sector. At the end of this timing, the microprocessor 122 generates it in READ 274 in read enable step 274. a signal which is transmitted to the storage 144 and through the drive 146 to the drive unit 50 as shown in FIG. 7 to enable the drive logic 50 to read the logic. The serial adapter 138 then begins to receive the READ DATA signal from the magnetic disk in the data transmission step 276 and transmits it to the microprocessor 122, which then stores it in the data store 126. Upon completion of data transmission, microprocessor 122 disables READING at end of read 278. then determines in step 280 whether the read address transmitted from the magnetic disk is the same as my previously calculated magnetic disk, and if the addresses match, microprocessor 122 in step 282 examines the longitudinal redundancy code that is currently read from the magnetic disk. , to determine whether the data stored in the required sector was received and stored in the 126 repositories correctly. In the event of a data error, in step 284 the content of the repeater counter is reduced by one. Next, in counter counting step 286, the output signal of the repeat counter is checked to see if it has reached zero, because if so, error signal 248 is transmitted to the processing unit 32. If the content of the repeater has not dropped to zero, microprocessor 122 returns to read position 254 and retries the read operation until the data from the disk to the repository 126 is correctly transferred or until the content of the repeater is reduced. zero. When a proper read operation is performed, microprocessor 122, in the sorting step 288, generates the format of the data stored in the repository 126 by subtracting the longitudinal redundancy cod bits, zimbits, and sync bits from the data retrieved from the magnetic disk, and Thus, in step-290, data is transmitted to the processing unit 32 via the parallel interface circuit 132.

A fentiekben leirt uj tipusu 120 mágneslemez vezérlő a 32 feldolgozóegység irányításával a mágneslemez és a 32 feldolgozóeg^seg közötti adattovábbítást kezeli. Ily módon a 32 feldől· gozoegységet mentesíti az 50 meghajtóegység vezérlési feladatától, valamint a különféle címek és a mágneslemezről való olvasás és arra való írás esetén használt hibaellenőrző bitek kí számításának és előállításának feladatától. Ezen túlmenően a 120 mágneslemez vezérlő biztosítja a 32 feldolgozóegység és a mágneslemez között átvitt adatszavak időszakos tárolását, és Öbből adódóan adat a 32 feldolgozóegység viszonylag lassú adat· átviteli lehetőségeinek ellenére sem vész el.The new type of disk disk controller 120 described above manages the data transmission between the disk and the processing unit 32 by controlling the processing unit 32. In this way, the tilt unit 32 is relieved of the control task of the drive unit 50, as well as the task of calculating and generating the various addresses and error checking bits used when reading and writing to the disk. In addition, the disk disk controller 120 provides periodic storage of data words transmitted between the processing unit 32 and the magnetic disk, and, consequently, data is not lost despite the relatively slow data transmission capabilities of the processing unit 32.

A találmány tehát bankügyletek lebonyolítására alkalmas adatfeldolgozó rendszerekben alkalmazható 10 adatátviteli feldolgozó berendezés, amely tartalmaz egy olyan 32 feldolgozóegységet, mely a hozzá huzalozott 36 illesztőegységgel kapcsolódó 12. 14 és 16 adatvégberendezések első csoportjának vezérlését latja el. A 32 feldolgozóegység és a 12, 14 es 16 adatvégberendezések közötti adatátvitel folyamatát vezérlő alkalmazói programokat a 32 feldolgozóegységbe egy 48 adathordozóval, előnyösen mágnesszalag kazettáról vagy mágneslemezről töltjük be a 32 feldolgozóegység vezérlése alatt. A 10 adatátviteli feldolgozó berendezés tartalmaz továbbá egy függetlenül 34 adatátviteli egységet a 32 feldolgozóegyseg és a 24 köz ponti számítógép, illetve 18, 20 és 22 adatvégberendezések második csoportja közötti adatátviteli kezelésére. A független 34 adatátviteli egység olyanA 90 mikroprocesszorra épülő eszköz j mely rendelkezik a 24 központi számítógép és a 32 feldolgozoegység közötti első 80 adatátviteli csatornát, valamint a 32 feldolgozóegység és a 18, 20 és 22 adatvégberendezések közötti második 82 adatátviteli csatornát csatlakoztató 116 soros illesztőárarakörrel. Egy párhuzamos 100 illesztőáramkör a független·34 adatátviteli egységet a 32 feldolgozóegységhez kapcsolja. A 32 feldolgozóegység adattovábbítást kezdeményez a független 34 adatátviteli egységnél, amely azután függetlenül kezeli a 24 központi számítógépen és a 18, 20 és 22 adatvégberendezések második csoportjával történő átviteli és illesztő funkciókat, ami lehetővé teszi a 32 feldolgozóegység számára, hogy folytassa az alkalmazói programok feldolgozását. Ily módon csökken a 32 feldolgozóegységnek az adatvégberendezések tranzakcióira vonatkozó válaszideje, továbbá a 34 adatátviteli egység második 82 adatátviteli csatornája segítségével a 32 feldolgozóegységhez többféle 18, 20, ill. 22 adatvégberendezés csatlakoztatható, miáltal bővülnek az adatfeldolgozó rendszer szolgáltatásai.Accordingly, the present invention relates to data processing equipment 10 for use in data processing systems for banking transactions, comprising a processing unit 32 that controls a first set of data terminals 12, 14 and 16 associated with the wired interface unit 36. The application programs controlling the process of data transmission between the processing unit 32 and the data terminals 12, 14 and 16 are loaded into the processing unit 32 by means of a recording medium 48, preferably a magnetic tape cassette or disk, under the control of the processing unit 32. The data processing apparatus 10 further comprises an independent data transfer unit 34 for managing the data transmission between the processing unit 32 and the central computer 24 and the second group of data terminals 18, 20 and 22. The independent data communications unit 34 as the built 90 microprocessor devices j which has the first 80 data transmission channel between the computer 24 and 32 feldolgozoegység and second data communication channel 82 between the processing unit 32 and the 18, 20 and 22, data terminal equipment connection 116 serial illesztőárarakörrel. A parallel interface 100 connects the independent data transmission unit 34 to the processing unit 32. The processing unit 32 initiates data transmission to the independent data transmission unit 34, which then independently handles the transmission and interface functions on the central computer 24 and the second set of data terminals 18, 20 and 22, allowing the processing unit 32 to continue processing the application programs. In this way, the processing time of the processing unit 32 for data terminal equipment transactions is reduced, and the processing unit 32 has a second data transmission channel 82 for the processing unit 32 in a variety of 18, 20, 22 data terminals can be connected, thereby expanding the capabilities of the data processing system.

Claims (5)

Szabadalmi igénypontokPatent claims 1. Adatátviteli feldolgozó berendezés adatbemeneti egységet és adatkimeneti egységet tartalmazó adatvégberendezések bármelyike és egy központi számitógép között adatátviteli csatornán át történő információtovábbításra, amely adatátviteli feldolgozó berendezésnek memóriával ellátott feldolgozóegysége van, azzal jellemezve, hogy a feldolgozóegységnek /32/ első adattára /42/, első programtára /40/, programbetöltő tára /46/ és vizsgálórutin tára /44/ van; a feldolgozóegységhez /32/ meghajtóegységgé 1 /50/ és mágneslemez vezérlővel /120/ ellátott mágneslemezes tároló /26/ van csatlakoztatva; a mágneslemez vezérlő /120/ második programtárában /124/ tárolt utasítások címzésére és dekódolására vezérlő regiszterekkel és aritmetikai-logikai egységgel ellátott első mikroprocesszort /122/, a mágneslemezhez és a meghajtóegységhez /50/ csatlakoztatott első sörös illesztőáramkört /138/ és a feldolgozóegységhez /32/ csatlakoztatott első párhuzamos illesztőáramkört /132/ tartalmaz; továbbá a tároló /26/ mágneslemez vezérlője /120/-és a feldolgozóegység /32/ egy vagy több illesztőegységen /36/ keresztül az adatvégberendezésekhez /12, 14, 16, 18, 20, 22/ van csatlakoztatva.A data processing device for transmitting information between data terminals comprising a data input unit and a data output unit and a central computer via a data transmission channel, the data processing unit having a memory processing unit, characterized in that the processing unit / 32 / first data store / 42 / / 40 /, program load repository / 46 / and test routine repository / 44 /; connected to the processing unit / 32 / drive unit / 1/50 / and a magnetic disk storage / 26 / having a disk drive controller / 120 /; a first microprocessor with 122 registers and an arithmetic logic unit for addressing and decoding instructions stored in the second disk library / 124 / of the magnetic disk controller / 120 /, the first beer interface circuit connected to the disk and the drive unit / 138 / and the processing unit / comprising a connected first parallel interface circuit 132; and the storage / 26 / magnetic disk controller / 120 / and the processing unit / 32 / are connected to the data terminals / 12, 14, 16, 18, 20, 22 / through one or more interface units / 36 /. 2. Az 1. igénypont szerinti berendezés kiviteli alakja, azzal jellemezve, hogy legalább az egyik illesztőegységnek első és második áramkörrészt /102, 104/ tartalmazó második párhuzamos illesztőáramköre /100/ van.An embodiment of the apparatus of claim 1, wherein the at least one interface unit comprises a second parallel interface circuit 100 comprising first and second circuit sections (102, 104). 3. Az 1. igénypont szerinti berendezés kiviteli alakja, azzal jellemezve, hogy a mágneslemezre történő írást és olvasást lehetővé tevő első soros illesztőáramkör /138/ az első mikroprocesszor /122/ párhuzamos szektorellenőrzését és cimhelyesség-, valamint helyzetvizsgálatát biztositó módon'van az első párhuzamos illesztőáramkörhöz /132/ csatlakoztatva.An embodiment of the apparatus of claim 1, wherein the first serial interface circuitry for enabling the read / write on the magnetic disk / 138 / the first microprocessor / 122 / to provide parallel sector verification and address accuracy and positioning is provided in a first parallel manner. connected to interface circuit / 132 /. 4. Az 1. igénypont szerinti berendezés kiviteli alakja, azzal jellemezve, hogy legalább az egyik illesztőegység független adatátviteli egységként /34/ van kialakítva, amely második mikroprocesszort /90/, a második mikroprocesszor /90/ számára harmadik prgramtárat /92/ és második adattárat /94/, valamint második párhuzamos illesztőáramkört /100/ tartalmaz, amely második párhuzamos illesztőáramkör /100/ a feldolgozóegység /32/ adatbuszához /41/ és vezérlőbuszához /43/ van csatlakoztatva.An embodiment of the apparatus of claim 1, wherein at least one interface unit is configured as an independent data transmission unit / 34 /, which has a third microprocessor / 90 /, a third microprocessor / 90 / third program library / 92 / and a second data store. / 94 / and a second parallel interface circuit (100) connected to the second parallel interface circuit (100) to the data bus / 41 / and the control bus / 43 / to the processing unit / 32 /. 5· Az 1-4. igénypontok bármelyike szerinti berendezés kiviteli alakja, azzal jellemezve, hogy az adatvégberendezesek /12, 14, 16, 18, 20, 22/ billentyűzettel ellátott adatbeadó egységet, adatkijelző egységet és nyomtató egységet tartalmaznak;5 · Refer to Figures 1-4. An embodiment of the apparatus according to any one of claims 1 to 3, characterized in that the data terminating devices comprise a data input unit, a data display unit and a printing unit with a keyboard / 12, 14, 16, 18, 20, 22 /;
HU79BU956A 1978-12-13 1979-12-06 Data transfer processor HU180214B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US96928878A 1978-12-13 1978-12-13

Publications (1)

Publication Number Publication Date
HU180214B true HU180214B (en) 1983-02-28

Family

ID=25515388

Family Applications (1)

Application Number Title Priority Date Filing Date
HU79BU956A HU180214B (en) 1978-12-13 1979-12-06 Data transfer processor

Country Status (2)

Country Link
GB (1) GB2038050B (en)
HU (1) HU180214B (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3029136C2 (en) * 1980-07-31 1982-06-03 Computer Gesellschaft Konstanz Mbh, 7750 Konstanz Control circuit for peripheral devices that can be connected to a data processing system
US4490784A (en) * 1982-04-21 1984-12-25 Ives David C High-speed data transfer unit for digital data processing system
CA1220853A (en) * 1983-05-16 1987-04-21 Edward Gershenson Disk drive control apparatus with hierarchical control

Also Published As

Publication number Publication date
GB2038050A (en) 1980-07-16
GB2038050B (en) 1983-05-11

Similar Documents

Publication Publication Date Title
US4860244A (en) Buffer system for input/output portion of digital data processing system
US5388219A (en) Efficient channel and control unit for host computer
US4025905A (en) System for on-line processing of banking transactions
US4275440A (en) I/O Interrupt sequencing for real time and burst mode devices
US4156932A (en) Programmable communications controller
US4185323A (en) Dynamic memory system which includes apparatus for performing refresh operations in parallel with normal memory operations
US6173353B1 (en) Method and apparatus for dual bus memory transactions
US4028663A (en) Digital computer arrangement for high speed memory access
US7234004B2 (en) Method, apparatus and program product for low latency I/O adapter queuing in a computer system
US20040093454A1 (en) USB endpoint controller flexible memory management
CN102197384A (en) Method and system for improving serial port memory communication latency and reliability
US4495564A (en) Multi sub-channel adapter with single status/address register
GB1256277A (en) Data processing apparatus
US5101477A (en) System for high speed transfer of data frames between a channel and an input/output device with request and backup request count registers
US3967246A (en) Digital computer arrangement for communicating data via data buses
US5687393A (en) System for controlling responses to requests over a data bus between a plurality of master controllers and a slave storage controller by inserting control characters
US4365296A (en) System for controlling the duration of the time interval between blocks of data in a computer-to-computer communication system
CA1281415C (en) Electronic cash register system
EP0055623B1 (en) Direct memory-access mode for a high-speed memory system
HU180214B (en) Data transfer processor
US4027290A (en) Peripherals interrupt control unit
JPH0221619B2 (en)
HU180213B (en) Data transfer processor
JPS603227B2 (en) Common bus control device
US5603057A (en) System for initiating data transfer between input/output devices having separate address spaces in accordance with initializing information in two address packages