HU176734B - Arrangement to obtain bit rate in case of storage om moving magnetic storage medium - Google Patents

Arrangement to obtain bit rate in case of storage om moving magnetic storage medium Download PDF

Info

Publication number
HU176734B
HU176734B HUZE000452A HU176734B HU 176734 B HU176734 B HU 176734B HU ZE000452 A HUZE000452 A HU ZE000452A HU 176734 B HU176734 B HU 176734B
Authority
HU
Hungary
Prior art keywords
input
zero
circuit
signal
output
Prior art date
Application number
Other languages
Hungarian (hu)
Inventor
Karl-Heinz Schmelovsky
Dieter Weisse
Ulrich Engelmann
Original Assignee
Zentronik Veb K
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zentronik Veb K filed Critical Zentronik Veb K
Publication of HU176734B publication Critical patent/HU176734B/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

A circuit which is used to recover the bit rhythm when recording in a moving magnetic medium. It is an extension to OA 7603667 concerning the demodulation of split phase signals in series on a magnetic tape. The signals are produced by scanning the symbol of the reproduction signal in the presence of a bit rhythm with a suitable phase position. A transmission stage is incorporated in the circuit which is controlled by the output signal of a preceding two-stage counter and the zero pulse. The control is such that the transmission stage is brought into a predetermined state if the counter overruns during the period of the zero pulse. This condition is maintained during the zero pulse and analogue voltages derived in accordance with a predetermined table. A control voltage is generated which is linear within a given period depending on the phase shift between the reproduction signal and the bit rhythm.

Description

A találmány tárgya kapcsolási elrendezés bitütem nyerésére mozgatott mágneses közegeken történő tárolásnál, amely közeget például mágnesszalag, mágneses lemez és hasonló adathordozó képezi, és a kapcsolási elrendezést sorosan rögzített hasított fázisú jelek demodulálásánál használjuk fel. A demoduláció révén az NRZ-jelet visszanyerjük (az NRZ-jel a mágneses feljegyzéshez használt zérus alapállapot nélküli jel).BACKGROUND OF THE INVENTION The present invention relates to a switching arrangement for obtaining a bit stroke for storage on a moving magnetic medium, such as a magnetic tape, magnetic disk, and the like, used for demodulating serially recorded split phase signals. By demodulation, the NRZ signal is recovered (the NRZ signal is a zero ground signal used for magnetic recording).

Ismert már eljárás mágnesszalagra sorosan feljegyzett hasított fázisú jelek demodulálására és kapcsolási elrendezés az eljárás foganatosítására. Ennek a módszernek lényeges részét képezi a bitütem nyerése, amelyet olyan feszültség vezéreit oszcillátor segítségével végeznek el, amely a bitütem frekvenciájának 2n-szeres frekvenciáján rezeg. Digitális lekérdező áramkör felhasználásával fűrészfog alakú vezérlő jelleggörbék adódnak. Mivel ezek a vezérlő jelleggörbék lehetőség szerint kis lépésekben követik egymást és végükön meredek visszafutással rendelkeznek, a 2n értéket viszonylag nagyra kell választani, kedvező esetben 2rt — 16. Mivel a lejátszott jel minden nullátmeneténél nullimpulzusok keletkeznek, amelyek időtartama a bithossznak a 2n részét képezi, nagy bitsebességeknél nagyon rövid nullimpulzusok adódnak a fűrészfog alakú jel mintavételéhez. Egy további hátrány abban jelentkezik, hogy a feszültségvezérelt oszcillátor vezérlési jelleggörbéje L-sorozat esetében kétszer olyan meredek, mint O-sorozatnál. Ezáltal olyan nullimpulzusok keletkeznek, amelyek jóval a névleges tartományon kívül fekszenek és a vezérlőfeszültség jelentős részét is kitehetik. Az ilyen nullimpulzusok akkor nyerésére mozgatott mágneses történő tárolásnál lépnek fel, amikor az információcsoportok jellemzésére meghatározott különleges jelöléseket alkalmaznak, amelyek struktúrája az információhoz alkalmazott kódétól eltér, vagy amikor véletlenszerűen zavaró impulzusok 5 jelennek meg. Ezenkívül a 2n=16 esethez szükséges négyfokozatú digitál-analóg átalakító megvalósításához nagyon szűk türésü ellenállásokra van szükség. Ilyen megoldásként ismert a 124 408 sz. NDK szabadalom.A method for demodulating a serially recorded split phase signal on a magnetic tape and a circuit arrangement for carrying out the method is known. An essential part of this method is the acquisition of a bit stroke, which is performed by means of a voltage controlled oscillator which vibrates at a frequency of 2 n times the bit rate. Using a digital interrogation circuit generates saw-tooth-shaped control characteristics. Because these control curves follow each other in small increments and have a steep back-end at their ends, the 2 n value should be relatively large, preferably 2 rt to 16. Since each zero pass of the signal being played produces zero pulses lasting about 2 n of the bit length at high bit rates, very short zero pulses are generated to sample the sawtooth-shaped signal. A further disadvantage is that the voltage-controlled oscillator control characteristic is twice as steep in the L-series as in the O-series. This results in zero pulses that are well outside the rated range and can carry a significant proportion of the control voltage. Such zero pulses occur when magnetic storage is moved, when specific notations are used to characterize groups of information, whose structure is different from the code used for the information, or when randomly interfering pulses 5 appear. In addition, the implementation of the 4-step digital-to-analog converter for 2 n = 16 cases requires very narrow tolerances. Such a solution is known from U.S. Patent No. 124,408. GDR patent.

Célunk a találmánnyal olyan lekérdező áramkör létrc10 hozása, amely a feljegyzett digitális jelek demodulációjánál képes a hibaarány csökkentésére.SUMMARY OF THE INVENTION It is an object of the present invention to provide a ladder circuit 10 capable of reducing the error rate in demodulation of recorded digital signals.

A találmány feladata olyan digitális lekérdező áramkör létrehozása, amely a hozzákapcsolt feszültségvezérelt oszcillátor részére képes azonos mcrcdckscgű vezér5 lési jelleggörbéket biztosítani.It is an object of the present invention to provide a digital interrogation circuit capable of providing control voltages of the same voltage to a controlled voltage oscillator.

A kitűzött feladatot a találmány szerint oly módon oldjuk meg, hogy a digitális lekérdező áramkör cgv kétfokozatú számlálóból, egy bistabil multivibrátorból és !0 egy logikai áramkörből áll, ahol a bitütem négyszeres frekvenciája egy bemeneti vonalon keresztül a kétfokozatú számlálóhoz kapcsolódik, ennek második negált kimenete a bistabil multivibrátor árabemenetével és a logikai áramkör egyik bemenetével van összekötve. A logikai áramkör második bemenete a kétfokozatú számláló első kimenetével és a logikai áramkör harmadik bemenete azzal a bemeneti vonallal van Összekötve, amelyhez a nullimpulzusok csatlakoznak.SUMMARY OF THE INVENTION According to the present invention, the digital interrogator circuit cgv consists of a two-stage counter, a bistable multivibrator and a logic circuit, wherein a quadruple bit rate is connected via an input line to its second negative output. is connected to a bistable multivibrator flow input and to a logic circuit input. The second input of the logic circuit is connected to the first output of the two-stage counter and the third input of the logic circuit is connected to the input line to which the zero pulses are connected.

A nullimpulzusok a bistabil multivibrátor visszaállító bemenetén jelennek meg, és a bistabil multivibrátor ne176734The zero pulses appear on the bistable multivibrator reset input and the bistable multivibrator ne176734

176734 3 gált kimenete a logikai áramkör negyedik bemenetével van összekötve. A logikai áramkör kimenete egy kimeneti vonalhoz csatlakozik, amelyen az oszcillátor számára a vezérlőfeszültség megjelenik.176734 3 gate outputs are connected to the fourth input of the logic circuit. The output of the logic circuit is connected to an output line, which displays the control voltage for the oscillator.

A lejátszott jel minden nullátmeneténél nullimpulzust hozunk létre. A nullimpulzus időtartama alatt a bistabil multivibrátort az egyik állapotába visszük és ott is tartjuk, amennyiben ezen nullimpulzus időtartam alatt a számláló túlcsordult.A zero pulse is generated at each zero transition of the signal being played. During the zero-pulse duration, the bistable multivibrator is moved to one of its states and kept there if the counter overflows during this zero-pulse duration.

A logikai áramkörrel együtt, amely a nullimpulzus, a két számlálófokozat és a bistabil multivibrátor logikai állapotaihoz az alábbi 1. táblázat szerint analóg jeleket rendel hozzá, olyan vezérlöfeszültséget hozunk létre, amely a +π/2 tartományon belül a lejátszási jel és a bitütem között fennálló fáziseltolástól függően lineáris lefutású és azonos meredeksége van a O vagy L-sorozatok esetében. Ebben az esetben 2π egyetlen bit fáziseltolását jelenti.Together with the logic circuitry, which assigns analog signals to the logic states of the zero pulse, the two counter stages, and the bistable multivibrator as shown in Table 1 below, a control voltage is generated that is within the + π / 2 range between the playback signal and bit rate. depending on the phase shift, it is linear and has the same slope for the O or L series. In this case, 2π represents the phase shift of a single bit.

Ez a digitális lekérdező áramkör egy kapcsolási elrendezésben helyezkedik el, amely alkalmas bitütem nyerésére és a hasított fázisú jelek rögzítés utáni demodulálására. A kapcsolás mögé kapcsolt feszültség vezérelt oszcillátor a bitütem 2n-szeres frekvenciáján rezeg. Ezen digitális lekérdező áramkör alkalmazása lehetővé teszi a 2 =4 választását, és a kapcsolásban jelenlevő nullimpulzus időtartamának a bithosszúság negyedére való növelését. A digitális lekérdező áramkörben a feszültségvezérelt oszcillátor kimeneti jelét először egy számlálóhoz csatlakoztatjuk, amely a n=2 számlálófokozatokat tartalmazza, és a számlálóhoz bistabil multivibrátor csatlakozik, amely a következő funkciókat látja el: ha N nullimpulzus nincs jelen (N=O), akkor a bistabil multivibrátor kimenete O-állapotban marad; ha nullimpulzus megjelenik (N=L) és ennek időtartama alatt a számláló túlcsordul, azaz mindkét számlálófokozat ezen idő alatt L-állapotból O-áilapotba megy át, akkor a bistabil multivibrátor kimenete L-állapotba kerül, és ebben az állapotban marad a nullimpulzus tartamára.This digital interrogator circuit is located in a circuit arrangement suitable for gaining bit rate and demodulating the split phase signals after recording. The voltage-controlled oscillator behind the switch oscillates at 2 n times the bit rate. The application of this digital interrogation circuit allows the selection of 2 = 4 and increases the duration of the null pulse in the switch to a quarter of the bit length. In the digital interrogation circuit, the output signal of the voltage-controlled oscillator is first connected to a counter which contains counters an = 2 and a bistable multivibrator is connected to the counter which performs the following functions: if N zero pulses are not present (N = O) its output remains in O-state; if a zero pulse appears (N = L) and the counter overflows during this time, i.e., both counter stages change from an L state to an O state during this time, the output of the bistable multivibrator goes to the L state and remains in that state for the duration of the zero pulse.

A nullimpulzusok, a két számlálófokozat kimenetei és a bistabil multivibrátor kimenete egy logikai áramkörhöz csatlakoznak. Ez a logikai áramkör a nullimpulzus, a két számlálófokozat és a bistabil multivibrátor állapota, illetve logikai állapota szerint az 1. táblázattal összhangban <JA kimeneti feszültséget, és UM, Uo vagy UL analógfeszültségeket hoz létre. Itt N a nullimpulzus logikai állapotát, A, az első számlálófokozat állapotát, A2 a második számlálófokozat állapotát és Ü a bistabil multivibrátor állapotát jelöli. UM a kimeneti feszültség középértékét jelenti, amely minden esetben jelen van, amikor N=O. UL jelenti az középértékböl és a vezérlőfeszültség maximális A(J eltéréséből vett összeget, és képezi az előző két mennyiség különbségét, ugyanakkor X logikai változó, és ennek állapota nem befolyásolja az eredményt.The zero pulses, the outputs of the two counter stages and the output of the bistable multivibrator are connected to a logic circuit. This logic circuit, according to Table 1, generates the output voltage and the analog voltages U M , U o, or U L according to the status of the zero pulse, the two counter stages, and the bistable multivibrator, respectively. Here, N represents the logic state of the zero pulse, A, the state of the first counter stage, A 2 the state of the second counter stage, and Ü the state of the bistable multivibrator. U M is the mean value of the output voltage, which is always present when N = O. U L represents the sum of the mean value and the maximum deviation A (J) of the control voltage and is the difference between the two quantities, but X is a logical variable and its state does not affect the result.

A logikai áramkör kimeneti feszültségének az időbeni középértéke képezi a feszültségvezérelt oszcillátor vezérlőfeszültségét. A lejátszott jel és a bitütem között a ±π/2 értékek közötti fáziseltolásnál a feszültség lineáris menetű és azonos meredeksége van az O- vagy L-sorozatokra.The mean time value of the output voltage of the logic circuit is the control voltage of the voltage controlled oscillator. At phase shift between ± π / 2 values between the signal being played and the bit rate, the voltage is linear and has the same slope for the O or L series.

1. táblázatTable 1

N N Ai Ai a2 a 2 ü ü Ua ua o She X X X X X X Um um L L o She o She o She Uo UO L L L L o She o She Uo ul=um+auU o u l = u m + au L L O SHE L L o She Um uo=um-áuUm u o = u m -áu L L L L L L O SHE UL U L L L X X X X L L UL U L

A találmány különleges előnye abban van, hogy még nagy bitsebességek mellett is műszakilag jól realizálható nullimpulzushosszak hozhatók létre. Ezenkívül exakt lineáris vezérlési jelleggörbéje van, amelynek meredeksége megegyezik O- vagy L-sorozatoknál.A particular advantage of the invention is that even at high bit rates, technically feasible zero pulse lengths can be created. In addition, it has an exact linear control curve with the same slope for the O or L series.

A találmányt a továbbiakban egy kiviteli példa kapcsán, a rajz alapján ismertetjük részletesebben.The invention will now be described in more detail with reference to an embodiment, based on the drawing.

A rajzon az l.ábra NRZ-jel, kétfázisú jel és irány ütemjel diagramja, a 2. ábra kapcsolási elrendezés egy rögzített hasított fázisú jel bitütemének nyerésére és demodulálására, a 3a ábra kétfokozatú számláló hozzácsatlakoztatott bistabil multivibrátorral a 3b ábra jeleinek előállítására, a 3b ábra a vezérlőfeszültség előállításához tartozó logikai áramkör kapcsolási rajza, a 4. ábra a logikai áramkör kimeneti feszültségének képzését szemlélteti L-sorozat jelenlétében és a limitált lejátszási jel és a bitütem között különböző fáziseltolódások esetében, az 5. ábra a logikai áramkör kimeneti feszültségének képzését szemlélteti O-sorozat jelenlétében és a limitált lejátszási jel és a bitütem között különböző fáziseltolódások esetében, a 6. ábra a vezérlőfeszültség lefutása a lejátszási jel és a bitütem között mérhető fáziseltolódás függvényében O- vagy L-sorozat jelenlétében, és a 7. ábra kapcsolási elrendezések tömbvázlata.FIG. 1 is a diagram of a NRZ signal, a biphasic signal and a directional signal, FIG. Figure 4 illustrates the logic circuit for generating the control voltage, Figure 4 illustrates the logic circuit output voltage generation in the presence of an L-series and various phase shifts between the limited play signal and the bit rate, Figure 5 illustrates the logic circuit output voltage generation. in the presence of a series and at different phase offsets between the limited play signal and the bit stroke, FIG. 7 is a block diagram of a circuit arrangement.

Az 1. ábrán egy NRZ-jelet és két hasított fázisú jelet tüntettünk fel. Az II NRZ-jelnél az egymást követő azonos fajta jeleknél (L-bitek vagy O-bitek) nincsenek átmenetek. A hasított fázisú jelekben bitenként legalább egy átmenet van és ezért inkább alkalmasak mozgó mágneses közegeken való rögzítésre. A kétfázisú 12 jel minden bit-határnál átmenettel rendelkezik, és L-bitnél járulékos átmenete van a bit közepén. Az 13 irány ütemjel mindig a bit közepén rendelkezik meghatározott irányú átmenettel. Az egymást követő azonos típusú jelek esetében ezáltal a bithatároknál járulékos átmenetek keletkeznek.Figure 1 shows one NRZ signal and two split phase signals. The NRZ signal II has no transitions of consecutive signals of the same kind (L-bits or O-bits). The split-phase signals have at least one transition per bit and are therefore more suitable for recording on moving magnetic media. The biphasic signal 12 has a transition at each bit boundary, and the L-bit has an additional transition in the middle of the bit. The directional stroke signal 13 always has a defined directional transition in the middle of the bit. In the case of successive signals of the same type, additional transitions are created at the bit boundaries.

A 2. ábrán kapcsolási elrendezést tüntetünk fel bitütem nyerésére, és rögzített hasított fázisú jel (kétfázisú jel) demodulálására. A kapcsolási elrendezés az alábbi elemek soros kapcsolásából áll: 4 amplitúdó határoló, 5 nullátmenet detektor, 6 impulzushosszabbító tag, digitális 7 lekérdező áramkör, 9 feszültségvezérelt oszcillátor, a 7 lekérdező áramkörrel és a 9 feszültségvezérelt oszcillátorral párhuzamosan kapcsolt 8 szűrő, 10 fáziskésleltető tag és 11 előjelösszehasonlító. A rögzített hasított fázisú jelből előállított W lejátszási jelből amplitúdóhatárolt WS lejátszási jelet hozunk létre. Ennek a jelnek az átmenetei alatt, amelyek a W lejátszási jel nullátmeneteinek felelnek meg, az 5 nullátmenet detek2 torban keskeny impulzusok keletkeznek. A 6 impulzushosszabbító tag ezekből az impulzusokból előállítja az N nullimpulzusokat, amelyek szélessége 1/4 bit. A digitális 7 lekérdező áramkör az UA kimeneti feszültségből a 8 szűrőn keresztül előállítja a 9 feszültségvezérelt oszcillátor vezérlőfeszültségét, és a BT bitütemet a 9 feszültségvezérelt oszcillátorból nyerjük. A 10 fáziskésleltető tag arról gondoskodik, hogy a bitütemfázisa a kívánt módon legyen összhangban a W lejátszási jellel. All elöjelösszehasonlító segítségével az amplitúdó határolt WS lejátszási jelből visszanyerjük az információt az II NRZ-jel formájában.Figure 2 illustrates a circuit arrangement for obtaining a bit stroke and demodulating a fixed split phase signal (biphasic signal). The switching arrangement consists of a series of switching of the following elements: 4 amplitude limiter, 5 zero-detector, 6 pulse extension member, digital interrogator 7, voltage-controlled oscillator, parallel-coupled filter 11 and interleaver 10 connected to interrogator 7 and voltage-controlled oscillator előjelösszehasonlító. An amplitude bounded WS play signal is generated from the W play signal W produced from the fixed split phase signal. During the transitions of this signal, which correspond to the zero transitions of the play signal W, narrow impulses are generated in the zero transition detector 5. The pulse extension member 6 generates N zero pulses of 1/4 bit width from these pulses. The digital interrogation circuit 7 generates the voltage of the voltage-controlled oscillator 9 from the output voltage UA through the filter 8, and the BT bit is obtained from the voltage-controlled oscillator 9. The phase delay member 10 ensures that the bit rate phase is in the desired manner consistent with the play signal W. With the help of the All Signal Comparator, information is obtained from the amplitude constrained WS playback signal in the form of the NRZ signal II.

A 3a ábra egy kétfokozatú számlálót és egy hozzákapcsolt bistabil multivibrátort szemléltet. A kétfokozatú számláló bemenetén a bitütem négyszeres frekvenciájú 4f jele mérhető. Ezt a frekvenciát kell leosztani. A kétfokozatú számlálónak A), A1( A2 és Á2 kimenetei vannak. A hozzákapcsolt bistabil multivibrátor T ütembemenete a negált A2 kimenettel van összekötve. AD bemenetén állandóan egy logikai L jel van jelen. Az R visszaállító bemeneten mindig az N nullimpulzusok vannak. A multivibrátornak Ü és Ü kimenetei vannak. Ha az R visszaállító bemeneten logikai O jel van, akkor az Ü kimenet O-állapotba kerül, míg ha ezen bemenet értéke L, akkor ez a kimenet az L-állapotba kerülhet. Az L-állapot felvétele csak akkor történik, ha a multivibrátor T ütembemenetén állapotváltozás történik, és az R visszaállító bemeneten a N nullimpulzusok már megjelentek.Figure 3a illustrates a two-stage counter and a connected bistable multivibrator. At the input of the two-stage counter, a quadruple frequency 4f signal can be measured. This frequency must be divided. The two-stage counter has outputs A), A 1 ( A 2, and A 2 ). The connected bistable multivibrator has a T input connected to the negated output A 2. There is always a logic L input at the AD input. The multivibrator has outputs Ü and Ü If the reset input R has a logic O signal, then the output Ü will go to the O state, and if this input is set to L, this output may go to the L state. only occurs when there is a change in the T pulse of the multivibrator and the zero pulses N have already appeared on the reset input R.

A 3b ábrán logikai áramkört tüntettünk fel a vezérlőfeszültség előállítására, amelynek bemenetel a 3a ábrán vázolt kapcsolás megfelelő U, A2 és Aj kimeneteivel vannak összekötve, a negyedik bemeneten pedig az N nullimpulzusok vannak jelen. A kapcsolás öt OC inverterből áll, amelyből kettő nyitott kollektoros kialakítású. Ezen fokozatok kimenetei két azonos nagyságú Rj és R2 ellenálláshoz csatlakoznak, ahol az R, ellenállás másik vége a tápfeszültséghez csatlakozik. Nullimpulzusok nélkül az UA kimeneti feszültség állandóan UA = UM értékű. Nullimpulzusok jelenléte esetén az UA kimeneti feszültség a számláló állapotaitól függően Uo, UM vagy UL (az 1. táblázat szerint).Fig. 3b shows a logic circuit for generating the control voltage, the input of which is connected to the corresponding outputs U, A 2 and Aj of the circuit shown in Fig. 3a, and the zero pulses N are present at the fourth input. The circuit consists of five OC inverters, two of which are of open collector design. The outputs of these stages are connected to two resistors R 1 and R 2 of equal size, where the other end of the resistor R 1 is connected to the supply voltage. Without Nullimpulzusok U output voltage constant U = M U value. In the presence of the counter depending Nullimpulzusok állapotaitól U output voltage (according to Table 1), U p, U M or U L.

A működés szemléltetése céljából a 4. ábrán a logikai áramkör UA kimeneti feszültségének a képzését szemléltetjük egy L-sorozat jelenlétekor, amikor az amplitúdóhatárolt WS lejátszási jel és a BT bitütem között különböző φ fáziseltolódások vannak, ahol a bitütemnek To időtartama van. A fáziseltolódás itt a BT bitütemre vonatkozik (az ábra legfelső sora), ahol az amplitúdóhatárolt WS lejátszási jel pozitív fáziseltolódása ezen jel balra való eltolódásának felel meg.For the purpose of operation illustrate in Figure 4 illustrates the formation of the logic circuit U of the output voltage of an L-series presence when there are different φ phase shifts between amplitúdóhatárolt WS replay signal and BT bitütem where bitütemnek is T o duration. The phase shift here refers to the BT bit rate (top row of the figure) where the positive phase shift of the amplitude bounded play signal WS corresponds to the shift of this signal to the left.

Az 5. ábrán az UA kimeneti feszültség alakulását szemléltetjük O-sorozat esetében. Mindkét ábrán a szaggatott görbék annak a kimeneti feszültségnek a lefutását szemléltetik, amely akkor keletkezne, ha bistabil multi vibrátort nem alkalmaznánk.Figure 5 illustrates the evolution of the output voltage UA for an O-series. In both figures, the dashed curves illustrate the course of the output voltage that would occur if a bistable multi-vibrator was not used.

A 6. ábrán a vezérlöfeszültség lefutását szemléltetjük a lejátszási jel és a bitütem közötti fáziseltolódás függvényében, ahol egyetlen bitre átlagolást végeztünk. Annak figyelembevételével, hogy az itt alkalmazott hasított 5 fázisú jeleknél a fázishiba megengedett tartománya ±π/2 között van, a bemutatott lefutást ideálisnak tekinthetjük, mert a megengedett tartományban O-sorozat jelenlétekor (felső ábra rész) vagy L-sorozatnál (alsó ábra rész) azonos meredekségű pontosan lineáris vezérlési jelleggörbét kapunk. O-sorozat esetében ezenkívül az ezen tartományon kívül eső vezérlőfeszültség limitálása miatt a zavarójelek, továbbá a különleges jelzéseknél és amplitúdóingadozásoknál a lejátszási jel nemkívánt nullátmenetei az eddigi megoldásokhoz képest csak lényegesen kisebb hatást tudnak kifejteni. Az így nyert vezérlőfeszültséget a 9 feszültségvezérelt oszcillátor vezérlésére használjuk fel, ahol a közbekapcsolt egyszerű 8 szűrő az egy bitperiódusra vonatkozó simítást és a kívánt dinamikus tulajdonságok elérését biztosítja.Figure 6 illustrates the control voltage over time as a function of phase shift between the playback signal and the bit rate, where one bit is averaged. Given that the allowable range of phase error for the split 5-phase signals used herein is within ± π / 2, the described run can be considered ideal because, in the allowable range, in the presence of an O-series (upper part) or L-series (lower part) an exactly linear control curve with the same slope is obtained. In addition, due to the limitation of the control voltage outside this range, the O-series can only have a significantly smaller effect on the interference signals and the unwanted zero transitions of the playback signal in special signals and amplitude fluctuations. The resulting control voltage is used to control the voltage-controlled oscillator 9, where the simple filter 8 is applied to smooth out one bit period and achieve the desired dynamic properties.

A 7. ábrán a kapcsolási elrendezés tömbvázlatát tüntettük fel, amely egy kétfokozatú 1 számlálóból, 2 bistabil multivibrátorból és egy 3 logikai áramkörből áll, amelyek funkcióját már elmagyaráztuk. Az SÍ bemeneti vonalon a bitütem négyszeres frekvenciájú 4f jele, az S2 bemeneti vonalon pedig az N nullimpulzus van jelen. Az S3 kimeneti vonalon a 3 logikai áramkör UA kimeneti feszültsége áll rendelkezésre további feldolgozás céljából.Fig. 7 is a block diagram of a circuit arrangement consisting of a two-stage counter 1, a bistable multivibrator 2 and a logic circuit 3, the function of which has already been explained. The input line S1 has a quadruple frequency signal 4f and the input line S2 has a zero pulse N. The output voltage U of the logic circuit 3 on the output line S3 is available for further processing.

Claims (1)

Szabadalmi igénypontA patent claim Kapcsolási elrendezés bitütem nyerésére mozgatott mágneses tároló közegeken történő tárolásnál, amely egymással sorosan kapcsolt amplitúdóhatárolóból; nullátmenet detektorból, impulzushosszabbító tagból, digitális lekérdező áramkörből, feszültségvezérelt oszcillátorból, a lekérdező áramkörrel és a feszültségvezérelt oszcillátorral párhuzamosan kapcsolt szűrőből, fáziskésleltető tagból és előjelösszehasonlítóból áll azzal jellemezve, hogy a bitütem (BT) négyszeres frekvenciájának megfelelő jel vonala bemeneti vonalon (SÍ) keresztül kétfokozatú számlálóhoz (1) csatlakozik, amelynek második negált kimenete bistabil multivibrátor (2) ütembemenetével és egy logikai áramkör (3) bemenetével van összekötve, a logikai áramkör (3) második bemenete a kétfokozatú számláló (1) első kimenetével, és a logikai áramkör (3) harmadik bemenete nullimpulzusok bemeneti vonalával (S2) van összekötve, ahol a nullimpulzusok vonala a bistabil multivibrátor (2) visszaállító bemenetére csatlakozik, a bistabil multivibrátor (2) negált kimenete a logikai áramkör (3) negyedik bemenetével van összekapcsolva, és a logikai áramkör (3) kimenete a kimeneti vonallal (S3) van összekötve, amely a feszültségvezérelt oszcillátor (9) vezérlőfeszültség bemenetéhez csatlakozik.A switching arrangement for obtaining a bit stroke when stored on a moving magnetic storage medium, which is in series connected to one another by an amplitude limiter; consists of zero transition detector, pulse extension member, digital interrogator circuit, voltage controlled oscillator, filter connected in parallel with the interrogator circuit and voltage controlled oscillator, phase delay member, and signal comparator, which has the following frequency (n) connected to a counter (1) having a second negative output connected to a bistable multivibrator (2) stroke input and a logic circuit (3) input, a second logic circuit (3) input to a first output of a two-stage counter (1), and a logic circuit (3). ) is connected to a zero pulse input line (S2), where the line of zero pulses is connected to the reset input of the bistable multivibrator (2), the negative output of the bistable multivibrator (2) is the fourth b The output of the logic circuit (3) is connected to the output line (S3) which is connected to the control voltage input of the voltage controlled oscillator (9).
HUZE000452 1976-03-12 1976-11-15 Arrangement to obtain bit rate in case of storage om moving magnetic storage medium HU176734B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DD19182776A DD139075A4 (en) 1976-03-12 1976-03-12 CIRCUIT ARRANGEMENT FOR DEMODULATING SPLIT PHASE SIGNALS SERALLY RECORDED ON MOVING MAGNETIC STORAGE MEDIA

Publications (1)

Publication Number Publication Date
HU176734B true HU176734B (en) 1981-04-28

Family

ID=5503905

Family Applications (1)

Application Number Title Priority Date Filing Date
HUZE000452 HU176734B (en) 1976-03-12 1976-11-15 Arrangement to obtain bit rate in case of storage om moving magnetic storage medium

Country Status (7)

Country Link
CS (1) CS213613B1 (en)
DD (1) DD139075A4 (en)
DE (1) DE2652049A1 (en)
FR (1) FR2344184A2 (en)
HU (1) HU176734B (en)
NL (1) NL7613468A (en)
SU (1) SU832583A1 (en)

Also Published As

Publication number Publication date
CS213613B1 (en) 1982-04-09
DE2652049A1 (en) 1978-03-23
NL7613468A (en) 1977-09-14
SU832583A1 (en) 1981-05-23
FR2344184A2 (en) 1977-10-07
DD139075A4 (en) 1979-12-12
FR2344184B2 (en) 1980-01-11

Similar Documents

Publication Publication Date Title
US5802123A (en) Clock signal reproduction circuit and data reproduction circuit
US3986125A (en) Phase detector having a 360 linear range for periodic and aperiodic input pulse streams
US5295128A (en) Clock controller employing a discrete time control loop method for clocking data in an asynchronous channel
CA1053373A (en) Differential pulse coded system using shift register companding
JPH07101847B2 (en) Digital Phase Locked Loop Device
US6362766B1 (en) Variable pulse PWM DAC method and apparatus
US3879672A (en) Digital automatic gain control circuit
US5410310A (en) Method and apparatus for extending the resolution of a sigma-delta type analog to digital converter
JP2004208298A (en) System and method for correcting gain error caused by transition density change in clock reproducing system
KR0141126B1 (en) Cord converting controller and method in the digital recording/reproducing apparatus
EP0491840A4 (en) Signal digitizing method and system
JP3434627B2 (en) Clock generation circuit
HU176734B (en) Arrangement to obtain bit rate in case of storage om moving magnetic storage medium
US5202846A (en) Prime number spur reduction for digital synthesis
JPH0118513B2 (en)
US5602547A (en) Data conversion apparatus and encoding apparatus
JPS588179B2 (en) Digital jitter generator
French et al. Signaling with special run-length constraints for a digital recording channel
JP3849271B2 (en) Input circuit of 1-bit D / A converter
JPH10200396A (en) Phase locked loop circuit and signal recovery circuit using it
JP3140298B2 (en) Charge pump type D / A converter
JPH03263917A (en) Phase modulator
JP2836316B2 (en) Tone signal detection circuit
SU995264A1 (en) Digital phase discriminator
JPS60151876A (en) Information reproducer