HK1014792B - Single chip page printer controller - Google Patents

Single chip page printer controller Download PDF

Info

Publication number
HK1014792B
HK1014792B HK98116153.2A HK98116153A HK1014792B HK 1014792 B HK1014792 B HK 1014792B HK 98116153 A HK98116153 A HK 98116153A HK 1014792 B HK1014792 B HK 1014792B
Authority
HK
Hong Kong
Prior art keywords
printer
data
memory
processor
controller
Prior art date
Application number
HK98116153.2A
Other languages
German (de)
English (en)
Chinese (zh)
Other versions
HK1014792A1 (en
Inventor
J. Lentz Derek
Wang Johannes
Deosaran Trevor
M. Young Linley
Trong Nguyen Le
Matsubayashi Makoto
Lau Te-Li
Yap Kian-Chin
Original Assignee
Samsung Electronics Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co., Ltd. filed Critical Samsung Electronics Co., Ltd.
Priority claimed from PCT/JP1992/000867 external-priority patent/WO1993001565A1/fr
Publication of HK1014792A1 publication Critical patent/HK1014792A1/en
Publication of HK1014792B publication Critical patent/HK1014792B/en

Links

Claims (7)

  1. Contrôleur à puce unique pour imprimante page par page, comprenant :
    - un processeur vidéo d'imprimante (PVP) commandant la transmission de données d'imprimante à un port vidéo,
    - un processeur d'instructions (IPU) comprenant des unités fonctionnelles graphiques modifiant des données de pixels en faveur du processeur vidéo d'imprimante,
    - une unité de commande de mémoire (MCU) pour interconnecter ledit processeur vidéo d'imprimante et une mémoire externe, et
    - un contrôleur d'entrée-sortie (E/S), couplé audit processeur vidéo d'imprimante, à ladite unité de commande de mémoire et à un bus d'entrée-sortie, pour optimiser la largeur de bande de la mémoire et permettre un accès prioritaire à la mémoire;
    - ledit processeur d'instructions servant d'interface à un ordinateur hôte par l'intermédiaire dudit bus d'entrée-sortie, et
    - ledit processeur vidéo d'imprimante servant d'interface audit processeur d'instructions et à la mémoire externe par l'intermédiaire de ladite unité de commande de mémoire et commandant l'imprimante par l'intermédiaire dudit port vidéo.
  2. Contrôleur pour imprimante page par page selon la revendication 1, comprenant en outre une mémoire cache de données et d'instructions (24).
  3. Contrôleur pour imprimante page par page selon la revendication 1, dans lequel un circuit de modification de pixels (fig. 3), un circuit de rotation orthogonale (fig. 4) et un miroir bit/octet (fig. 5) sont interconnectés dans ledit processeur d'instructions en tant qu'unités fonctionnelles internes, ledit processeur d'instructions comportant une pluralité de fichiers de registres (A, B) et des moyens de multiplexage interconnectant ladite pluralité de fichiers de registres et lesdites unités fonctionnelles (fig. 6A).
  4. Contrôleur pour imprimante page par page selon la revendication 1, dans lequel ledit processeur vidéo d'imprimante fonctionne en coopération avec ledit processeur d'instructions pour générer des signaux de synchronisation, effectuer des extractions et une sérialisation de données de balayage, un contact d'imprimante et une synchronisation d'imprimante.
  5. Contrôleur pour imprimante page par page selon la revendication 1, dans lequel ledit processeur vidéo d'imprimante comporte un fichier de registres (30) interconnecté avec ledit bus d'entrée-sortie et ladite unité de commande de mémoire, un additionneur (34) pour effectuer des opérations arithmétiques avec ledit fichier de registres et des constantes destiné à être utilisé pour générer des adresses et des commandes, et un numéroteur vidéo pour recevoir des données parallèles provenant de la mémoire externe et sérialiser lesdites données pour les transférer à une imprimante par l'intermédiaire dudit port vidéo.
  6. Contrôleur pour imprimante page par page selon la revendication 5, dans lequel ledit processeur vidéo d'imprimante comporte en outre des moyens pour un accès direct à la mémoire, de sorte que des données vidéo sont reçues directement depuis ladite unité de commande de mémoire.
  7. Contrôleur pour imprimante page par page selon la revendication 1, dans lequel ledit processeur d'instructions est un processeur superscalaire comportant un circuit de modification de pixels, un circuit de rotation orthogonale et un circuit miroir bit/octet intégrés dedans et fonctionnant en tant qu'unités fonctionnelles intégrées dans ledit processeur superscalaire, plus d'une instruction étant exécutée par cycle.
HK98116153.2A 1991-07-08 1992-07-07 Single chip page printer controller HK1014792B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US72692991A 1991-07-08 1991-07-08
US726,929 1991-07-08
PCT/JP1992/000867 WO1993001565A1 (fr) 1991-07-08 1992-07-07 Controleur a puce unique pour imprimante page-par-page

Publications (2)

Publication Number Publication Date
HK1014792A1 HK1014792A1 (en) 1999-09-30
HK1014792B true HK1014792B (en) 2000-07-14

Family

ID=

Similar Documents

Publication Publication Date Title
EP0547242B1 (fr) Controleur a puce unique pour imprimante page-par-page
US4992956A (en) Apparatus for assembling data for supply to a scanning output device
US4849910A (en) Method for generating line segments
US4905166A (en) Method of generating line parts
EP0602915B1 (fr) Architecture à flux unique d'instructions et à flux multiples de données (SIMD) pour connexion au bus d'un processeur maítre
US5282269A (en) Raster image memory
JP2004503859A (ja) メモリコントローラハブ
US4891768A (en) Raster image processor
US5511152A (en) Memory subsystem for bitmap printer data controller
CA1264199A (fr) Systeme frontal
JPS62219052A (ja) 互換性を与えるための方法および仮想制御器
US5175821A (en) Printer interface with memory bus arbitration
US5276781A (en) Laser printer controller flexible frame buffer architecture which allows hardware assisted memory erase
US6373493B1 (en) Hardware graphics accelerator having access to multiple types of memory including cached memory
EP0217447B1 (fr) Mémoire d'image tramée
HK1014792B (en) Single chip page printer controller
JP2000135822A (ja) コンピュ―タシステム
JP2000135837A (ja) プリンタコントロ―ラ及びデ―タ処理装置
JP2000135841A (ja) プリンタコントロ―ラ
JP3310287B2 (ja) プリンタ・プロセッサ