FR2979721A1 - Procede d'enregistrement de signaux d'entree - Google Patents

Procede d'enregistrement de signaux d'entree Download PDF

Info

Publication number
FR2979721A1
FR2979721A1 FR1258063A FR1258063A FR2979721A1 FR 2979721 A1 FR2979721 A1 FR 2979721A1 FR 1258063 A FR1258063 A FR 1258063A FR 1258063 A FR1258063 A FR 1258063A FR 2979721 A1 FR2979721 A1 FR 2979721A1
Authority
FR
France
Prior art keywords
unit
input signals
clock
microcontroller
inputs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
FR1258063A
Other languages
English (en)
Inventor
Andreas Merker
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Robert Bosch GmbH
Original Assignee
Robert Bosch GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Robert Bosch GmbH filed Critical Robert Bosch GmbH
Priority to FR1262187A priority Critical patent/FR2989184A1/fr
Publication of FR2979721A1 publication Critical patent/FR2979721A1/fr
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Abstract

Procédé pour introduire des signaux d'entrée par des entrées (44, 46) dans un microcontrôleur (10) selon lequel les signaux d'entrée sont enregistrés par au moins un composant qui permet la sélection de l'une des entrées (44, 46), ce composant étant commandé par une unité de commande (32) d'une unité d'horloge (12) et les signaux d'entrée enregistrés sont traités dans l'unité d'horloge (12).

Description

Domaine de l'invention La présente invention se rapporte à un procédé d'enregistrement de signaux d'entrée dans un microcontrôleur ainsi qu'une unité d'horloge pour un microcontrôleur, notamment pour la mise en oeuvre de ce procédé. L'invention concerne également un micro- contrôleur comportant une unité d'horloge. Etat de la technique Dans les véhicules automobiles, les données fournies par les différents capteurs sont transmises à des appareils de commande assurant la commande et la régulation de l'exécution de fonction. Les données sont enregistrées par le microcontrôleur de l'appareil de commande. Pour des raisons d'encombrement et de coût, les données d'entrée et de sortie des microcontrôleurs sont en nombre limité de sorte qu'il est nécessaire d'occuper plusieurs fois les entrées et les sor- ts ties, c'est-à-dire de les occuper avec plusieurs capteurs. Pour cela, on a par exemple des multiplexeurs qui transmettent plusieurs entrées de plusieurs capteurs à un nombre plus réduit d'entrées du microcontrôleur. Dans les microcontrôleurs connus, il faut que l'unité cen- 20 traie de calcul (unité CPU) du microcontrôleur commande le ou les mul- tiplexeurs externes pour enregistrer les données ou signaux souhaités. Il en résulte que cette unité CPU est fortement sollicitée. Les données enregistrées sont régulièrement déposées dans la mémoire vive RAM du microcontrôleur. En outre, il est nécessaire que l'unité centrale CPU 25 traite les données enregistrées. Les informations des capteurs sont transmises sous forme analogique ou numérique. Dans le cas d'une transmission numérique, dans la plupart des cas, on transmet par une modulation de largeur d'impulsion (modulation PWM) des informations telles que par 30 exemple la température, la pression ou autre. Lorsque les signaux PWM sont appliqués directement à un microcontrôleur pour être traités, il faut pour chaque signal une unité d'exploitation PWM et un branchement.
But de l'invention La présente invention a pour but de simplifier les unités d'exploitation et de réduire le nombre de broches d'un microcontrôleur. Exposé et avantages de l'invention A cet effet, l'invention a pour objet un procédé pour in- troduire des signaux d'entrée par des entrées dans un microcontrôleur selon lequel les signaux d'entrée sont enregistrés par au moins un composant qui permet la sélection de l'une des entrées, ce composant étant commandé par une unité de commande d'une unité d'horloge et les si- lo gnaux d'entrée enregistrés sont traités dans l'unité d'horloge. L'invention a également pour objet une unité d'horloge pour un microcontrôleur comportant une unité de commande pour commander au moins un composant dont les entrées sont réunies et au moins une unité d'exploitation pour exploiter les signaux enregistrés. 15 Enfin, l'invention a pour objet un microcontrôleur avec une unité centrale CPU, une mémoire vive RAM et une unité d'horloge telle que définie ci-dessus. L'invention permet ainsi de regrouper plusieurs signaux, en général des signaux à modulation PWM par l'intermédiaire d'un 20 composant supplémentaire régulièrement un multiplexeur. Pour éviter tout besoin de moyens supplémentaires en programmes dans l'appareil de commande, la commande complète et l'exploitation sont faites dans un module d'horloge, y compris la surveillance du signal, le traitement et le cas échéant, l'exploitation des signaux enregistrés. Le composant 25 est en mesure de recevoir des signaux par plusieurs entrées, de sélec- tionner l'une des entrées et de transmettre le signal correspondant. Cela permet de décharger l'unité CPU du microcontrôleur, ce qui est compatible à la fois avec le fonctionnement du microcontrôleur et l'ensemble de l'appareil de commande. Il est prévu pour cela 30 que les signaux enregistrés soient tout d'abord traités dans l'unité d'horloge. Ensuite, le ou les composants est(sont) commandé(s) par le ou les signal(aux) regroupé(s) par l'unité d'horloge. Ainsi, au moins il est prévu une unité de commande dans l'unité d'horloge. Le traitement des signaux dans l'unité d'horloge peut consister à mesurer, exploiter, in- 35 terpréter et aussi surveiller les signaux.
Dessins La présente invention sera décrite ci-après de manière plus détaillée à l'aide d'exemples de réalisation représentés et décrits dans les dessins annexés dans lesquels : la figure 1 est une représentation schématique d'une réalisation du module d'horloge selon l'invention, la figure 2 montre un ordinogramme simplifié d'exécution du procédé. Description de modes de réalisation de l'invention La figure 1 montre un mode de réalisation d'un microcon- trôleur portant globalement la référence 10. Le microcontrôleur 10 comporte une unité d'horloge ou module d'horloge 12, une unité centrale CPU 14, une mémoire RAM 16 pour l'unité centrale CPU 14 et un bloc 18 pour l'accès direct en mémoire (encore appelé accès DMA).
L'unité d'horloge 12 comporte une première unité d'exploitation 20, une seconde unité d'exploitation 22, une unité de liaison 24, une sortie 26 de l'unité d'horloge 12, une unité de gestion 28, une mémoire propre 30 généralement une mémoire vive RAM de l'unité de gestion 28 et une unité de commande 32. L'unité de liaison 24 relie les unités d'exploitation 20, 22, l'unité de gestion 28 et l'unité de com- mande 32. La figure montre également un premier multiplexeur 40 et un second multiplexeur 42 qui assurent chaque fois un multiplexage N/1. Chacun des multiplexeurs 40, 42 dispose de n entrée 44, 46 par laquelle arrivent ou sortent les signaux d'entrée à modulation PWM. Chaque multiplexeur 40 et 42 comporte une sortie 48, 50 et une entrée de commande 52, 54. Le premier multiplexeur 40 a une première unité d'exploitation 20 et le second multiplexeur 42 a une seconde unité d'exploitation 22. Les multiplexeurs 40, 42 assurent un multiplexage n/ 1, par exemple 4/1, 8/1 ou 16/1. Il s'agit de composants classiques qui existent sous de multiples variantes. La figure montre comment les signaux d'entrée à modula- tion PWM qui arrivent par les entrées 44 et 46 sont regroupés par les multiplexeurs 40 et 40 n/ 1. Il est également possible d'avoir un fonc- tionnement de composants multiplexeurs en parallèle. La commande des multiplexeurs 40 et 42 n'est nécessaire qu'une seule fois, ce qui se fait par l'unité de commande 32. Il est à remarquer que pour chaque multiplexeur 40, 42, il y a une unité d'exploitation PWM 20, 22. Dans le mode de réalisation présenté, il est prévu une unité d'exploitation PWM 20, 22 pour (n) en- trées de signal PWM. La commande des multiplexeurs 40, 42 et ainsi la sélection de l'entrée 44 ou 46, c'est-à-dire laquelle des (n) entrées 44, 46 assure l'enregistrement, se font par l'unité de commande 32. L'entrée PWM 44 ou 46 sélectionnée est reliée à l'unité d'exploitation 20 ou 22.
Les unités d'exploitation 20 et 22 extraient les informa- tions, ici à intervalle régulier, des unités d'exploitation 20, 22 pour avoir une unité de mesure des grandeurs des signaux d'entrée. Les informations extraites sont alors enregistrées par exemple directement dans la mémoire RAM 16 de l'unité CPU ou dans une mémoire propre 30 de l'unité de gestion 28. Ainsi, les données ou les informations peuvent être enregistrées de façon intermédiaire dans une propre mémoire 30 de l'unité de commande 28. Les opérations sont commandées par l'unité de com- mande 28 dans l'unité d'horloge 12 et pour cela, l'unité de commande 28 exécute un procédé de déroulement. L'unité de gestion 28 enregistre les données PWM dans sa mémoire propre 30. Si des données doivent être préparées pour l'unité CPU 14, à l'aide par exemple d'un déclencheur, on peut déclencher l'unité de gestion 28, et produire un transfert DMA (bloc 18) des données vers la mémoire RAM 16 de l'unité CPU 14.
La sortie 26 de l'unité d'horloge 12 est prévue à cet effet. Cette sortie 26 de l'unité d'horloge 12 constitue l'interface entre l'unité d'horloge 12 et le « reste » du microcontrôleur 10. L'unité de gestion 28 doit être initialisée une seule fois au début et ensuite, elle fonctionne d'une manière totalement indépen- dante. Pour cela, l'unité centrale CPU 14 dépose le programme de dé- roulement dans l'unité de gestion 28 ou dans sa propre mémoire 30 ou dans une mémoire de l'unité de gestion 28 prévue à cet effet. En principe, on peut également enregistrer le programme de déroulement de manière fixe ou définitive, par exemple dans une mémoire morte de l'unité de gestion 28. Le programme de déroulement dans l'unité de ges- tion 28 fixe les entrées 44 ou 46 qui reçoivent l'enregistrement à un certain instant. Le déroulement chronologique peut être prévu de manière fixe ou être défini à la demande. Cela signifie que la sélection des entrées peut également se faire en fonction de conditions marginales exté- rieures et/ou en fonction de grandeurs enregistrées préalablement. Il est à remarquer que le nombre des entrées 44, 46 peut être mis à l'échelle. On peut en outre tenir compte des opérations de commutation entre les différentes entrées, la durée de l'opération de commutation étant prédéfinie de manière fixe ou pouvant se définir de manière intel- ligente. Le traitement des signaux évoqué ci-dessus et qui peut consister à mesurer, exploiter, interpréter et surveiller peut être fait exclusivement par l'unité d'exploitation 20, 22. En variante, cela peut être assuré au moins partiellement par l'unité de gestion 28. Il est important que le traitement requis des signaux, au moins partiel, se fasse dans l'unité d'horloge 12. De cette manière, l'unité centrale CPU 14 du micro-contrôleur 10 sera déchargée. On peut également prévoir de continuer à traiter les signaux de l'unité d'horloge 12 par l'unité centrale CPU 14. La figure 2 montre un ordinogramme de l'exécution pos- Bible du procédé tel que décrit pour enregistrer des signaux. Dans ce cas, on effectue une mesure de signal PWM. Les références de la figure 1 sont utilisées pour expliciter la relation entre les figures. Dans une première étape 60, on sélectionne une entrée pour commander un multiplexeur 40, 42 et celle-ci est appliquée ainsi à l'unité d'exploitation 20, 22 de l'unité d'horloge 12. Dans une seconde étape 62, on termine la mesure et on recueille les données de l'unité de gestion 28 pour les enregistrer dans la mémoire propre 30 de l'unité de gestion 28. Dans l'étape 64 suivante, l'unité de gestion 28 commute l'unité de commande 32 sur l'entrée suivante pour recevoir ainsi le si- gnal suivant, par exemple un signal PWM. Dans l'étape 66 suivante qui est prévue en option, l'unité de gestion 28 déclenche le bloc DMA 18 pour recueillir des données. Dans le temps intermédiaire, l'unité d'exploitation 20 transforme le nouveau signal et indique à l'unité de gestion 28 si l'exploitation est terminée. L'unité de gestion 28 doit rejeter les deux résultats de voyage car ces résultats risquent d'être faussés par la commutation du multiplexeur 40, 42. Dans une étape 68 suivante, on enregistre la troisième transformation de l'unité de commande de nouveau dans une mémoire propre 30. Puis on passe à l'étape 64. Il faut remarquer que l'ensemble du déroulement des opérations ne nécessite aucune assistance de l'unité centrale CPU 14. La surveillance et le contrôle de plausibilité des signaux sont faits direc- terrent par l'unité de gestion 28. Si un signal n'est plus appliqué, ce qui se produit par exemple pour les courts-circuits ou les lignes ouvertes, on peut le compenser avec la fonction de décompte de temps. Le procédé tel que décrit peut être appliqué en principe par tous les appareils de commande équipés de microcontrôleurs et qui utilisent une horloge. Le procédé permet de fournir les données CPU sans qu'il soit nécessaire de les activer.20 NOMENCLATURE 10 Microcontrôleur 12 Module d'horloge / horloge 14 Unité centrale CPU 16 Mémoire vive RAM 18 Bloc d'accès direct en mémoire (DMA) 20 Première unité d'exploitation 22 Seconde unité d'exploitation 24 Unité de liaison 26 Sortie de l'unité d'horloge 12 28 Unité de gestion 30 Mémoire propre 32 Unité de commande 40 Premier multiplexeur 42 Second multiplexeur 44, 46 Entrées 48 Sortie 52, 54 Entrées de commande 58 Sortie 60-68 Etapes du programme appliquant le procédé25

Claims (1)

  1. REVENDICATIONS1°) Procédé pour introduire des signaux d'entrée par des entrées (44, 46) dans un microcontrôleur (10) selon lequel les signaux d'entrée sont enregistrés par au moins un composant qui permet la sélection de l'une des entrées (44, 46), ce composant étant commandé par une unité de commande (32) d'une unité d'horloge (12) et les signaux d'entrée enregistrés sont traités dans l'unité d'horloge (12). 2°) Procédé selon la revendication 1, caractérisé en ce que le composant utilise un multiplexeur (40, 42). 3°) Procédé selon la revendication 1, caractérisé en ce que son exécution se fait selon un programme commandé par une unité de gestion (28) dans l'unité d'horloge (12) pour assurer l'exécution. 4°) Procédé selon la revendication 1, caractérisé en ce que l'exploitation des signaux enregistrés se fait dans au moins une unité d'exploitation (20, 22). 5°) Procédé selon la revendication 1, caractérisé en ce que les données enregistrées dans l'unité d'horloge (12) sont stockées de façon intermédiaire.30
FR1258063A 2011-09-01 2012-08-29 Procede d'enregistrement de signaux d'entree Pending FR2979721A1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR1262187A FR2989184A1 (fr) 2011-09-01 2012-12-18 Procede d'enregistrement de signaux d'entree

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE201110081989 DE102011081989A1 (de) 2011-09-01 2011-09-01 Verfahren zum Einlesen von Eingangssignalen

Publications (1)

Publication Number Publication Date
FR2979721A1 true FR2979721A1 (fr) 2013-03-08

Family

ID=47710475

Family Applications (2)

Application Number Title Priority Date Filing Date
FR1258063A Pending FR2979721A1 (fr) 2011-09-01 2012-08-29 Procede d'enregistrement de signaux d'entree
FR1262187A Pending FR2989184A1 (fr) 2011-09-01 2012-12-18 Procede d'enregistrement de signaux d'entree

Family Applications After (1)

Application Number Title Priority Date Filing Date
FR1262187A Pending FR2989184A1 (fr) 2011-09-01 2012-12-18 Procede d'enregistrement de signaux d'entree

Country Status (3)

Country Link
CN (1) CN102968159B (fr)
DE (1) DE102011081989A1 (fr)
FR (2) FR2979721A1 (fr)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5005142A (en) * 1987-01-30 1991-04-02 Westinghouse Electric Corp. Smart sensor system for diagnostic monitoring
US5043911A (en) * 1989-12-22 1991-08-27 Sundstrand Corporation Multiplexing A/D converter for a generator control unit
US6856173B1 (en) * 2003-09-05 2005-02-15 Freescale Semiconductor, Inc. Multiplexing of digital signals at multiple supply voltages in an integrated circuit

Also Published As

Publication number Publication date
CN102968159A (zh) 2013-03-13
DE102011081989A1 (de) 2013-03-07
CN102968159B (zh) 2018-08-03
FR2989184A1 (fr) 2013-10-11

Similar Documents

Publication Publication Date Title
FR3006532A1 (fr) Procede pour realiser une interface generique et microcontroleur comportant une telle interface
FR2771193A1 (fr) Appareil de commande d'un systeme et procede de mise en oeuvre d'un tel appareil de commande
FR3005923B1 (fr) Procede pour assister un conducteur et appareil de commande pour sa mise en oeuvre
WO2009001218A2 (fr) Carte électronique apte á exécuter une commande provenant d'un système de simulation et une commande provenant d'un module de diagnostic et procédé de simulation associé
EP0903264B1 (fr) Système d'affichage d'informations pour véhicule automobile
WO2007085756A2 (fr) Dispositif et procede de surveillance d'une grandeur environnementale en temps reel
FR2979721A1 (fr) Procede d'enregistrement de signaux d'entree
EP0718778A1 (fr) Procédure de transmission de données par bus
FR2841013A1 (fr) Procede et systeme de gestion des evenements
FR2858076A1 (fr) Procede et dispositif de synchronisation d'unites de trainement de donnees reliees par un reseau
FR2631470A1 (fr) Unite de controle d'un circuit integre de traitement de donnees
EP0849739B1 (fr) Dispositif et procédé de lecture incrémentale d'une mémoire
EP1998183B1 (fr) Système d`aide au diagnostic pour véhicule automobile
FR2756069A1 (fr) Appareil de commande, notamment pour une utilisation dans un vehicule automobile
EP2852518B1 (fr) Analyse du comportement d'un système de freinage de véhicule a pédale découplée
FR2990667A1 (fr) Procede de gestion d'une installation electronique d'un vehicule automobile et installation electronique ainsi mise en oeuvre
EP0640910B1 (fr) Procédé de commande d'un circuit du type premier entré - premier sorti et dispositif pour sa mise en oeuvre
EP2693339B1 (fr) Procédé de surveillance de l'exécution coordonnée de taches séquencées par une carte électronique comportant au moins deux processeurs synchronisés sur deux horloges différentes
EP2693338B1 (fr) Procédé de surveillance de l'exécution coordonnée de taches séquencées par une carte électronique comportant au moins deux processeurs synchronisés sur une même horloge
EP2784680B1 (fr) Procédé d'exécution d'un logiciel sécuritaire et d'un logiciel non sécuritaire entrelacés
EP0104573B1 (fr) Dispositif de chronométrage pour courses sportives comportant l'identification d'évènements décentralisés
FR2966263A1 (fr) Procede de controle d'un circuit integre, circuit integre et calculateur comportant un circuit integre
FR2956227A1 (fr) Procede et dispositif de surveillance de l'aptitude au fonctionnement de plusieurs unites de traitement d'un microcontroleur
CA2228703A1 (fr) Systeme d'organisation et procede de sequencement des circuits d'un microprocesseur
Budaker et al. Engineering Platform for Sensor and Actuator Concepts During Cockpit Development

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 4