FR2958430A1 - Circuit electronique analogique de traitement d'un signal lumineux, systeme et procede de traitement correspondants - Google Patents

Circuit electronique analogique de traitement d'un signal lumineux, systeme et procede de traitement correspondants Download PDF

Info

Publication number
FR2958430A1
FR2958430A1 FR1052535A FR1052535A FR2958430A1 FR 2958430 A1 FR2958430 A1 FR 2958430A1 FR 1052535 A FR1052535 A FR 1052535A FR 1052535 A FR1052535 A FR 1052535A FR 2958430 A1 FR2958430 A1 FR 2958430A1
Authority
FR
France
Prior art keywords
signal
amplifier
electronic circuit
integrated
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
FR1052535A
Other languages
English (en)
Inventor
Jean-Michel Tualle
Antoine Dupret
Marius Vasiliu
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Centre National de la Recherche Scientifique CNRS
Universite Paris Sud Paris 11
Universite Sorbonne Paris Nord Paris 13
Original Assignee
Centre National de la Recherche Scientifique CNRS
Universite Paris Sud Paris 11
Universite Sorbonne Paris Nord Paris 13
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Centre National de la Recherche Scientifique CNRS, Universite Paris Sud Paris 11, Universite Sorbonne Paris Nord Paris 13 filed Critical Centre National de la Recherche Scientifique CNRS
Priority to FR1052535A priority Critical patent/FR2958430A1/fr
Priority to US13/520,324 priority patent/US9087223B2/en
Priority to PCT/FR2011/050746 priority patent/WO2011121258A1/fr
Priority to EP11719328.4A priority patent/EP2553623B1/fr
Publication of FR2958430A1 publication Critical patent/FR2958430A1/fr
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06GANALOGUE COMPUTERS
    • G06G7/00Devices in which the computing operation is performed by varying electric or magnetic quantities
    • G06G7/12Arrangements for performing computing operations, e.g. operational amplifiers
    • G06G7/19Arrangements for performing computing operations, e.g. operational amplifiers for forming integrals of products, e.g. Fourier integrals, Laplace integrals, correlation integrals; for analysis or synthesis of functions using orthogonal functions
    • G06G7/1928Arrangements for performing computing operations, e.g. operational amplifiers for forming integrals of products, e.g. Fourier integrals, Laplace integrals, correlation integrals; for analysis or synthesis of functions using orthogonal functions for forming correlation integrals; for forming convolution integrals

Landscapes

  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Amplifiers (AREA)

Abstract

Ce circuit électronique analogique (2) de traitement d'un signal lumineux (4), du type comprenant : - un photodétecteur (6) adapté pour produire un signal électrique (8) à partir du signal lumineux (4) ; - un multiplieur (12) adapté pour multiplier le signal électrique (8) par un signal de référence (14) pour obtenir un signal multiplié (16) ; et - un intégrateur (18) adapté pour intégrer le signal multiplié (16) sur au moins un intervalle de temps, pour obtenir au moins un signal intégré, est caractérisé en ce qu'il comprend en outre : - une mémoire analogique (24) adaptée pour mémoriser le signal intégré ; et - une unité de calcul adaptée pour estimer une corrélation temporelle du signal lumineux (4) à partir du signal intégré mémorisé.

Description

Circuit électronique analogique de traitement d'un signal lumineux, système et procédé de traitement correspondants La présente invention concerne un circuit électronique analogique de traitement d'un signal lumineux, du type comprenant : - un photodétecteur adapté pour produire un signal électrique à partir du signal lumineux ; - un multiplieur adapté pour multiplier le signal électrique par un signal de référence pour obtenir un signal multiplié ; et - un intégrateur adapté pour intégrer le signal multiplié sur au moins un intervalle de temps, pour obtenir au moins un signal intégré, Elle concerne également un système et un procédé de traitement d'un signal lumineux ainsi qu'une structure électronique de démodulation d'un signal électrique correspondants. L'invention s'applique particulièrement au domaine de l'imagerie optique et acousto-optique.
La demande de brevet WO 01/88507 Al au nom de la Demanderesse divulgue un dispositif d'analyse d'un échantillon diffusant par mesure résolue en temps de la lumière diffuse dans cet échantillon comprenant un circuit du type précité. Le dispositif décrit dans cette demande de brevet utilise une modulation de faisceaux lumineux et permet de mesurer des fonctions de corrélation temporelle de la lumière diffuse pour un temps de transit déterminé notamment dans de nombreuses applications pour le diagnostic médical. Cependant, le dispositif divulgué dans la demande de brevet précitée, bien qu'ayant permis d'obtenir des résultats prometteurs, ne permet pas d'effectuer des expérimentations in vivo dans le domaine du diagnostic médical.
Pour cela, il est nécessaire d'améliorer le rapport signal sur bruit de ce dispositif. Le rapport signal sur bruit est d'autant plus important que le nombre de mesures réalisées par le dispositif est grand. Pour disposer d'un grand nombre de mesures, il est nécessaire d'utiliser un temps d'acquisition important, ou bien de réaliser simultanément un grand nombre de mesures sur un même intervalle de temps, en reproduisant un grand nombre de fois ce dispositif de mesure. Il est donc nécessaire de miniaturiser l'ensemble du dispositif afin d'augmenter le nombre de mesures sur une surface de détection donnée. Le but de l'invention est de résoudre ce problème.
Plus particulièrement, l'invention vise à proposer une solution technologique pour intégrer l'ensemble du dispositif de mesure divulgué dans la demande précitée dans un circuit intégré de petite taille. A cet effet l'invention a pour objet un circuit électronique analogique de traitement d'un signal lumineux, du type comprenant : - un photodétecteur adapté pour produire un signal électrique à partir du signal lumineux ; - un multiplieur adapté pour multiplier le signal électrique par un signal de référence pour obtenir un signal multiplié ; et - un intégrateur adapté pour intégrer le signal multiplié sur au moins un intervalle de temps, pour obtenir au moins un signal intégré, le circuit électronique étant caractérisé en ce qu'il comprend en outre : - une mémoire analogique adaptée pour mémoriser le signal intégré; et - une unité de calcul adaptée pour estimer une corrélation temporelle du signal lumineux à partir du signal intégré mémorisé. Selon d'autres aspects de l'invention, le circuit électronique analogique de traitement d'un signal lumineux comprend l'une ou plusieurs des caractéristiques suivantes prise(s) isolément ou suivant toutes les combinaisons techniquement possibles : - la mémoire comprend une pluralité de registres de données adaptés pour mémoriser au moins le signal intégré et un registre de référence adapté pour mémoriser une tension de référence, - l'unité de calcul comprend un multiplieur à entrée différentielle, - il comprend un amplificateur du signal électrique produit par le photodétecteur, - le photodétecteur comporte une photodiode, - le photodétecteur comporte un filtre passe-haut, et - il est intégré dans un pixel de dimension inférieure ou égale à 42*44 µm. L'invention a également pour objet une structure électronique de démodulation d'un signal électrique, caractérisée en ce qu'elle comprend : - un amplificateur inverseur de tension recevant en entrée le signal électrique ; - un intégrateur dont le point de fonctionnement en entrée correspond au point de fonctionnement en entrée de l'amplificateur inverseur de tension, et - un premier et un deuxième dispositifs résistifs identiques dont les conductances sont commandées en tension, le premier dispositif résistif raccordant la sortie et l'entrée de l'amplificateur de tension et le deuxième dispositif résistif raccordant la sortie de l'amplificateur inverseur de tension et l'entrée de l'intégrateur.
Suivant un mode particulier de réalisation, le circuit électronique précité est caractérisé en ce que l'ensemble du multiplieur et de l'intégrateur comprend une structure électronique de démodulation selon l'invention. L'invention a également pour objet un système de traitement d'un signal lumineux, caractérisé en ce qu'il comprend une pluralité de circuits électroniques selon l'invention raccordés entre eux dans un circuit intégré et des moyens de sommation des corrélations temporelles obtenues en sortie de tous les circuits électroniques du système. Selon un mode particulier de réalisation, le système de traitement d'un signal lumineux est caractérisé en ce qu'il comprend des moyens de déconnexion sélective de chacun des circuits électroniques du système. L'invention a encore pour objet un procédé de traitement d'un signal lumineux comprenant : - une étape de production d'un signal électrique à partir du signal lumineux ; - une étape de multiplication du signal électrique par un signal de référence pour obtenir un signal multiplié ; et - une étape d'intégration du signal multiplié sur au moins un intervalle de temps, pour obtenir au moins un signal intégré, le procédé étant caractérisé en ce qu'il comprend en outre : - une étape de mémorisation du signal intégré dans une mémoire analogique ; et - une étape d'estimation d'une corrélation temporelle du signal lumineux à partir du signal intégré mémorisé. Selon un mode particulier de réalisation de l'invention, le procédé de traitement d'un signal lumineux est caractérisé en ce que le signal de référence est un signal de signe constant.
Ainsi, l'invention permet de miniaturiser le dispositif décrit dans la demande de brevet WO 01/88507 Al en l'intégrant dans un espace de l'ordre de 42 x 44 µm représentant un pixel de détection. L'invention permet alors d'intégrer un grand nombre de ces pixels sur un circuit intégré et d'utiliser simultanément un grand nombre de dispositifs de mesure, de sorte à augmenter de manière significative le rapport signal sur bruit, ce qui permet d'utiliser le dispositif dans des applications de diagnostic médical afin de pouvoir obtenir un signal sur des tissus biologiques et dans l'imagerie acousto-optique en permettant de réaliser des mesures de contraste optique tout en bénéficiant de la très bonne résolution spatiale des techniques d'imagerie acoustique à ultrasons. On va maintenant décrire des modes de réalisation de l'invention de façon plus précise, mais non limitative en regard des dessins annexés sur lesquels : - la figure 1 est un schéma synoptique illustrant la structure d'un circuit de traitement d'un signal lumineux selon l'invention, - la figure 2 est un schéma synoptique illustrant un exemple de réalisation d'un filtre passe-haut selon l'invention, - la figure 3 est un schéma synoptique illustrant une variante de la structure de la figure 2, - la figure 4 est un schéma synoptique illustrant un premier mode de réalisation d'un photodétecteur selon l'invention, - la figure 5 est un schéma synoptique illustrant un deuxième mode de réalisation d'un photodétecteur selon l'invention, - la figure 6 est un schéma synoptique illustrant un troisième mode de réalisation d'un photodétecteur selon l'invention, - la figure 7 est un schéma synoptique illustrant un quatrième mode de réalisation d'un photodétecteur selon l'invention, - la figure 8 est un schéma synoptique illustrant un cinquième mode de réalisation d'un photodétecteur selon l'invention, - la figure 9 est un schéma synoptique illustrant un mode de réalisation d'une structure d'amplification selon l'invention, - la figure 10 est un schéma synoptique illustrant un exemple de réalisation d'un amplificateur inverseur de la structure de la figure 9, - la figure 11 est un schéma synoptique illustrant une structure de démodulation comprenant un multiplieur et un intégrateur selon l'invention, - la figure 12 est un schéma synoptique illustrant un premier mode de réalisation des dispositifs résistifs de la structure de la figure 11, - la figure 13 est un schéma synoptique illustrant un deuxième mode de réalisation des dispositifs résistifs de la structure de la figure 11, - la figure 14 est un schéma synoptique illustrant un troisième mode de réalisation des dispositifs résistifs de la structure de la figure 11, - les figures 15 et 16 sont des schémas synoptiques illustrant la structure de moyens pour générer les tensions de commande la figure 11, - la figure 17 est un schéma synoptique illustrant la structure d'un registre de référence selon l'invention, - la figure 18 est un schéma synoptique illustrant la structure d'un registre de données selon l'invention, - la figure 19 est un schéma synoptique illustrant le multiplieur à entrée différentielle, - la figure 20 est un schéma synoptique illustrant la structure d'un système de traitement d'un signal lumineux selon l'invention, - la figure 21 est un schéma synoptique illustrant la structure d'un inverseur de courant selon l'invention, - la figure 22 est un schéma synoptique illustrant un exemple de réalisation de la structure de la figure 21, - la figure 23 est un schéma synoptique illustrant la structure des moyens de lecture en sortie du système selon l'invention, et - la figure 24 est un schéma synoptique illustrant un exemple d'architecture d'un système de traitement de signal lumineux selon l'invention. La figure 1 illustre la structure d'un circuit électronique analogique 2 de traitement d'un signal lumineux 4 selon l'invention. Le circuit 2 comprend un photodétecteur 6 adapté pour produire un signal électrique 8 à partir du signal lumineux 4.
Selon un mode de réalisation particulier de l'invention, le circuit 2 comporte un amplificateur 10 pour amplifier le signal électrique 8. Le circuit 2 comprend en outre un multiplieur 12 adapté pour multiplier le signal électrique 8, éventuellement amplifié par l'amplificateur 10, par un signal de référence f(t) 14 de signe constant pour obtenir un signal multiplié 16.
Le multiplieur 12 est raccordé à un intégrateur 18 adapté pour intégrer le signal multiplié 16 sur au moins un intervalle de temps pour obtenir au moins un signal intégré. Sur la figure 1, deux signaux intégrés 20 et 22 sont représentés en sortie de l'intégrateur 18. Le signal 20 est une tension de référence obtenue par un choix particulier de l'intervalle de temps d'intégration et du signal de référence 14.
Le signal 22 est stocké dans une mémoire 24 comprenant une pluralité de registres de données Reg_1 26, Reg_2 28, ..., Reg_N 30 et un registre de référence RegRef 32 adapté pour mémoriser la tension de référence 20. A titre d'exemple, le signal intégré 22 est stocké dans le registre de données Reg_2 28. La mémoire analogique 24 permet un accès aléatoire en écriture et deux accès aléatoires en lecture de façon à pouvoir lire simultanément les contenus de deux registres de données différents ou identiques. Un multiplieur à entrée différentielle 34 est adapté pour multiplier les contenus de deux registres différents ou identiques de la mémoire 24, par exemple les contenus des registres 28 et 30.
Le résultat 36 de la multiplication effectuée par le multiplieur à entrée différentielle 34 représente la corrélation temporelle des mesures enregistrées sur deux intervalles de temps d'intégration différents ou identiques ce qui permet d'estimer la corrélation temporelle du signal lumineux 4. Le contenu du registre de référence RegRef 32 détermine la valeur de référence de l'entrée différentielle du multiplieur à entrée différentielle 34, le résultat de la multiplication étant dans ce cas : Résultat = Co + K (Reg_i û RegRef) x (Reg] û RegRef), Co et K étant deux constantes dépendant de la structure du multiplieur à entrée différentielle 34 et Co pouvant être nulle. Selon un mode de réalisation de l'invention, le photodétecteur 6 est une simple photodiode.
Selon un autre mode de réalisation préféré de l'invention, le photodétecteur 6 comprend une photodiode associée à un filtre passe-haut permettant de filtrer les composantes basses fréquences du signal détecté, notamment la composante continue, pour ne transmettre que les composantes hautes fréquences qui contiennent l'information pertinente et permettre ainsi une plus grande dynamique.
La figure 2 présente un exemple de réalisation d'un tel filtre passe-haut associé à une photodiode 40. Ce filtre passe-haut comprend une source de courant commandée en tension 42 qui sert à compenser les basses fréquences du photo-courant généré par la photodiode 40. Le filtre passe-haut comprend en outre, de manière optionnelle, un amplificateur inverseur de tension 44 de bande passante ajustable, dont l'entrée est raccordée au noeud N commun à la photodiode 40 et à la source de courant commandée en tension 42. Le filtre passe-haut comprend également un condensateur 46 inséré entre le noeud N et la sortie vers le multiplieur 12. Le filtrage passe-haut est essentiellement réalisé par le condensateur 46, la bande passante de ce filtre étant approximativement égale à G/(2rrRdC), G étant le gain en valeur absolue de l'amplificateur 44, Rd la transimpédance dynamique de la source de courant commandée en tension 42 et C la capacité du condensateur 46. Le condensateur 46 permet également d'isoler le point de fonctionnement de l'amplificateur 44, qui est aussi la tension de polarisation de la photodiode 40, du point de fonctionnement du multiplieur 12. Grâce à ce montage, il est par ailleurs possible de diminuer la fréquence de coupure du filtre passe-haut, en diminuant la bande passante de l'amplificateur 44 qui est ajustable. Il pourra être avantageux de choisir la capacité C du condensateur 46 plus grande que la capacité d'entrée du multiplieur 12, afin de ne pas diminuer le signal utile de manière excessive.
L'ensemble constitué par la photodiode 40 et le condensateur 46 pourra avantageusement être intégré sur un circuit en technologie MOS en utilisant une varicap 48, dont un schéma équivalent est donné sur la figure 3. Un tel ensemble est mis en oeuvre par exemple avec une technologie CMOS.
La figure 4 présente un premier exemple de réalisation du photodétecteur 6 comprenant la varicap 48 (constituée par la photodiode 40 et le condensateur 46) et un transistor 50 (de type NMOS par exemple) constituant la source de courant commandée en tension 42. Le transistor 50 fonctionne en mode saturé, et se comporte comme une source de courant commandée par le potentiel du noeud N. Dans ce montage, la fréquence de coupure du filtre passe-haut ne dépend que du courant de polarisation de la photodiode 40, c'est à dire du flux lumineux incident, et ne peut pas être ajustée par un autre moyen. De plus, cette fréquence de coupure n'est pas très élevée. La figure 5 illustre un deuxième exemple de réalisation du photodétecteur 6 comprenant en plus de la varicap 48 et du transistor 50 constituant la source de courant commandée en tension, un amplificateur différentiel 52, constitué des transistors M1.3 à M1.7, qui est une réalisation possible pour l'amplificateur 44. Le régime de fonctionnement de cet amplificateur différentiel 52 est déterminé par un potentiel VPOL, qui détermine la polarisation de la photodiode 40, ainsi que par un potentiel vIPOL_AOFILTR, qui fixe le courant dans l'amplificateur différentiel 52. Il est ainsi possible de limiter la bande passante de cet amplificateur différentiel 52 en intervenant sur ce dernier potentiel. Plus vIPOL_AOFILTR est élevé, plus la bande passante de l'amplificateur 44 est élevée, et plus la fréquence de coupure du filtre passe-haut est élevée.
Un transistor M1.2 54 peut être avantageusement inséré entre la grille du transistor 50 et la sortie de l'amplificateur 44. Fonctionnant en régime linéaire, le transistor 54 se comporte comme un dispositif résistif dont la conductance est ajustée par la tension VCONTR. Avec la capacité de grille du transistor 50, cette résistance effectue un filtrage passe-haut supplémentaire, et peut être utilisée notamment pour limiter certains phénomènes de surtension. La figure 6 illustre un troisième exemple de réalisation du photodétecteur 6 comprenant outre la varicap 48, et le transistor 50 constituant la source de courant commandée en tension 42, un amplificateur inverseur 56, constitué selon cet exemple de réalisation de deux transistors 58 et 60. Le régime de fonctionnement de cet amplificateur 56 est déterminé par les deux potentiels VM1.1 et VP1.1, qui fixent le potentiel de polarisation de la photodiode 40 au noeud N, ainsi que le courant qui traverse l'amplificateur inverseur 56. Il est ainsi possible de limiter la bande passante de cet amplificateur 56 en intervenant sur ce courant. Plus il est faible, plus la bande passante de l'amplificateur 56 est faible, et plus la fréquence de coupure du filtre passe-haut est basse.
Comme dans l'exemple de réalisation de la figure 5, un transistor 54 peut être avantageusement inséré entre la grille du transistor 50 et la sortie de l'amplificateur inverseur 56 fonctionnant en régime linéaire. Le transistor 54 se comporte comme un dispositif résistif dont la conductance est ajustée par la tension VCONTR. Avec la capacité de grille du transistor 54, cette résistance effectue un filtrage supplémentaire, et peut être utilisée notamment pour limiter certains phénomènes de surtension. Les figures 7 et 8 présentent des variantes pour le photodétecteur 6. La figure 7 illustre une variante proche de celle de la figure 4, mais dans laquelle le transistor 50 fonctionne plutôt en régime linéaire, se comportant comme un dispositif résistif dont la conductance est commandée par la tension VCOM. Cette solution est cependant moins avantageuse car elle est très bruitée. Dans la figure 8, le signal est constitué de la tension de contrôle de la source de courant 42, qui est ensuite convertie en un courant par le transistor 50, qui fonctionne en régime linéaire et se comporte comme un dispositif résisistif dont la conductance est contrôlée par la tension VCOM. Une capacité 60, qui pourra avantageusement être une varicap, permet de réaliser la fonction de filtrage passe-haut. Cette dernière solution permet de disposer facilement d'une transimpédance élevée, mais dont la valeur dépend du flux lumineux incident et ne peut être ajustée par un autre moyen. La figure 9 illustre un exemple de réalisation de l'amplificateur 10 qui est facultativement inséré dans le circuit selon l'invention.
L'amplificateur 10 comprend un transistor M2.1 62, placé entre la sortie et l'entrée d'un amplificateur inverseur 64, contrôlé par une tension VCOMa. Le transistor 62 permet de convertir un courant entrant 11 en une tension, qui sera ensuite reconvertie en un courant 12 par un transistor M2.2 66 placé à la sortie de l'amplificateur, de façon analogue au schéma de la figure 8. Une capacité 68 est également avantageusement placée en série avec le transistor M2.2 66, de façon à réaliser une fonction de filtrage passe-haut supplémentaire, et d'isoler le point de fonctionnement de l'amplificateur inverseur 64 du reste du circuit. L'amplificateur inverseur 64 est par exemple constitué de deux transistors, d'une manière analogue à l'exemple de la figure 6 pour l'amplificateur 56.
La figure 10 illustre une variante de réalisation de l'amplificateur inverseur 64 permettant de disposer d'une grande valeur pour le produit Gain x Bande Passante. Selon la variante de réalisation de la figure 10, l'amplificateur inverseur 64 est constitué des transistors M2.3 à M2.8. Les transistors M2.3 et M2.4 forment un premier amplificateur inverseur 70, sur le modèle de l'exemple de la figure 6. Ce premier étage d'amplification 70 est polarisé entre les potentiels VM2.1 et VP2.1. Les transistors M2.5 et M2.6 forment un deuxième amplificateur inverseur 72 de faible gain, polarisé entre les potentiels VM2.2 et VP2.2, tandis que les transistors M2.7 et M2.8 forment un troisième amplificateur inverseur 74 analogue au premier, polarisé entre les potentiels VM2.3 et VP2.3. Ces trois amplificateurs 70, 72 et 74 sont montés en série. Il est important que l'un des trois amplificateurs 70, 72 et 74 soit de faible gain, car la succession de trois amplificateurs identiques mène à une rétroaction instable. Sur l'exemple de la figure 10, c'est le deuxième amplificateur 72 qui est avantageusement choisi de faible gain. Cependant il est possible de choisir un autre ordre de succession pour ces amplificateurs. Il est avantageux de bien polariser le premier amplificateur 70, qui est responsable de l'essentiel du bruit électronique, afin de limiter ledit bruit électronique. La différence VP2.1-VM2.1 est donc fixée élevée, tout en s'assurant de conserver à ce niveau une consommation énergétique raisonnable. Par ailleurs, il est avantageux d'utiliser des lignes d'alimentation différentes pour les différents amplificateurs 70, 72 et 74 du montage, de façon à éviter des couplages parasites entre les différents amplificateurs. La figure 11 illustre la structure du multiplieur 12 et de l'intégrateur 18. Cet étage de démodulation constitué du multiplieur 12 et de l'intégrateur 18 comprend deux dispositifs résistifs identiques 80 et 82 dont les conductances sont commandées en tension, un premier amplificateur inverseur de tension 84, un deuxième amplificateur inverseur de tension 86 dont le point de fonctionnement en entrée est approximativement identique à celui de l'amplificateur 84. Ces deux amplificateurs inverseurs 84 et 86 sont constitués, à titre d'exemple, de deux transistors chacun, d'une manière analogue à l'exemple de la figure 6 pour l'amplificateur 56. Toutefois, une structure plus performante, comme par exemple celle de la figure 10, pourra également être utilisée notamment lorsque l'amplificateur 10 n'est pas inclus dans le circuit selon l'invention. Pour assurer que les points de fonctionnement en entrée des deux amplificateurs 84 et 86 sont identiques, il est possible d'utiliser deux structures identiques polarisées de la même façon. Toutefois, il peut être avantageux d'utiliser une structure plus performante pour l'amplificateur 84, telle que celle de la figure 10, et d'utiliser une structure à deux transistors pour l'amplificateur 86. Dans ce cas, il suffit que l'amplificateur 86 soit identique au premier étage de l'amplificateur 84 et soit polarisé de la même façon.
L'entrée de l'amplificateur 84 est connectée au noeud N1 commun à la sortie du photodétecteur 6 et à l'une des bornes du dispositif résistif 80.
Bien entendu, dans le cas d'un circuit comportant l'amplificateur 10, l'entrée de l'amplificateur 84 est connectée au noeud commun à la sortie de l'amplificateur 10 et à l'une des bornes du dispositif résistif 80. La sortie de l'amplificateur 84 est connectée à l'autre borne du dispositif résistif 80 et au dispositif résistif 82, l'autre borne du dispositif résistif 82 étant connectée à l'entrée de l'amplificateur 86. La tension (ou les tensions) de commande VCOM1 du dispositif résistif 80 est fixée, fixant ainsi la valeur de la conductance de ce dispositif résistif 80. La tension de sortie de l'amplificateur 84 s'ajuste automatiquement par la rétroaction de façon à ce que le courant qui traverse le dispositif résistif 80 compense les composantes haute fréquence du photocourant en provenance du photodétecteur 6. Par construction, le point de fonctionnement de l'amplificateur 84 c'est-à-dire la tension à son entrée, devra être approximativement identique à celui de l'amplificateur 86, c'est-à-dire à la tension à son entrée. Dans ce cas, si en ajustant la (ou les) tension(s) de commande VCOM2 du dispositif résistif 82 de façon à ce que sa conductance soit le produit de celle du dispositif résistif 80 par un nombre f, alors le courant traversant le dispositif résistif 82 sera approximativement égal au produit du courant traversant le dispositif résistif 80 par f. La seule contrainte est que le nombre f est positif. En faisant varier de façon adéquate la (ou les) tension(s) de commande VCOM2, il est ainsi possible d'accéder au produit du photocourant par une fonction arbitraire positive f(t). Le fait que la fonction f(t) soit positive n'est pas une limitation ; il suffit de choisir : f (t) = Ref (t) + fo (t) fo(t) étant une fonction positive permettant de garantir la positivité de f(t). Il convient de choisir fo(t) de telle sorte qu'elle ne contienne que des basses fréquences, et que la contribution du produit de fo(t) par les composantes haute fréquence du photocourant soit négligeable après l'intégrateur 18 agissant comme un filtre pour les hautes fréquences. L'intégrateur 18 est une structure classique, constituée de l'amplificateur 86 et d'une capacité 88 placée entre l'entrée et la sortie de l'amplificateur 86. Le courant traversant la résistance 82 est simplement intégré dans la capacité 88. Un transistor 90, également placé entre l'entrée et la sortie de l'amplificateur 86, permet la remise à zéro de l'intégrateur 18. La sortie de l'intégrateur 18, qui est aussi la sortie de l'amplificateur 86, est reliée à la mémoire 24 de la figure 1.
Les figures 12, 13 et 14 illustrent différentes possibilités pour les dispositifs résistifs 80 et 82. Chacune de ces résistances 80, 82 peut consister soit en un transistor NMOS 92 commandé par une tension VCOM_N (figure 12), ou bien en un transistor PMOS 94 commandé par une tension VCOM_P (figure 13), ou bien en ces deux transistors 92 et 94 en parallèle (figure 14). Ces transistors se comporteront comme des résistances lorsqu'ils fonctionnent en régime linéaire. Or, la structure selon l'invention, constituée de deux structures identiques, permet un bon fonctionnement même si l'on sort de ce régime linéaire. En ce sens, la structure de la figure 14, qui ne présente pas de saturation, peut avantageusement être utilisée pour augmenter la dynamique de détection du système. De plus, en régime de faible inversion, la résistance d'un transistor en régime linéaire dépend de façon exponentielle de sa tension de grille, une tension ajoutée à la tension de commande correspondant à un facteur multiplicatif pour cette résistance et une erreur d'offset correspondant à un simple facteur multiplicatif. Les figures 15 et 16 présentent des moyens selon l'invention pour générer les signaux de commande des résistances 80 et 82. La figure 15 présente un moyen pour générer le signal VCOM_N de commande du transistor NMOS 92 de la figure 12 (le même signal pouvant commander le transistor NMOS 92 de la figure 14). Ce circuit de mise en oeuvre est constitué d'un transistor 96 identique au transistor NMOS 92 constituant le dispositif résistif 82 ou éventuellement beaucoup plus large (un transistor n fois plus large correspondant à une juxtaposition de n transistors identiques) et d'un amplificateur opérationnel 98 ainsi qu'une résistance 100, La borne non-inverseuse de l'amplificateur opérationnel 98 est fixée à un potentiel VON. Le drain du transistor NMOS 96 est relié à un potentiel fixe VN, tandis que sa source est reliée à l'entrée inverseuse de l'amplificateur opérationnel 98 et à l'une des bornes de la résistance 100. L'autre borne de la résistance 100 est reliée à une source de tension programmable 102. La sortie de l'amplificateur opérationnel 98 est reliée à la grille du transistor NMOS 96, et définit le potentiel VCOM_N. Le signal VCOM_N ainsi défini fixe la résistance du transistor NMOS 96 de façon à ce que, sous la différence de potentiel fixe VN-VON, le courant traversant cette dernière soit identique au courant traversant la résistance 100, qui est lui-même déterminé par la source de tension programmable 102. Si la tension VON est identique au point de fonctionnement en entrée de l'amplificateur 86, alors le transistor NMOS 92 constituant le dispositif résistif 82 aura la même résistance (ou une résistance multipliée par un facteur n si le transistor de la figure 15 est n fois plus large que celui qui constitue le dispositif résistif 82). Sinon, en régime de faible inversion, une erreur d'offset correspond à un simple facteur multiplicatif. Enfin, en régime de faible inversion, le transistor NMOS 96 ne doit pas nécessairement fonctionner en régime linéaire, et il est possible de prendre VN égale à +avdd.
De même, la figure 16 présente un moyen pour générer le signal VCOM_P de commande du transistor PMOS 94 de la figure 13 (le même signal pouvant commander le transistor PMOS 94 de la figure 14). Ce circuit de mise en oeuvre est constitué d'un transistor 104 identique au transistor PMOS 94 constituant le dispositif résistif 82 ou éventuellement beaucoup plus large (un transistor n fois plus large correspondant à une juxtaposition de n transistors identiques) et d'un amplificateur opérationnel 106 ainsi que d'une résistance 108. La borne non-inverseuse de l'amplificateur opérationnel 106 est fixée à un potentiel VOP. Le drain du transistor PMOS 104 est relié à un potentiel fixe VP, tandis que la source est reliée à l'entrée inverseuse de l'amplificateur opérationnel 106 et à l'une des bornes de la résistance 108. L'autre borne de la résistance 108 est reliée à une source de tension programmable 110. La sortie de l'amplificateur opérationnel 106 est reliée à la grille du transistor PMOS 104, et définit le potentiel VCOM_P. Le signal VCOM_P ainsi défini fixe la résistance du transistor PMOS 104 de façon à ce que, sous la différence de potentiel fixe VOP-VP, le courant traversant cette dernière soit identique au courant traversant la résistance 108, qui est lui-même déterminé par la source de tension programmable 110. Si la tension VOP est identique au point de fonctionnement en entrée de l'amplificateur 86, alors le transistor PMOS 94 constituant le dispositif résistif 82 aura la même résistance (ou une résistance multipliée par un facteur n si le transistor de la figure 16 est n fois plus large que celui qui constitue le dispositif résistif 82). Sinon, en régime de faible inversion, une erreur d'offset correspond à un simple facteur multiplicatif. Enfin, en régime de faible inversion, le transistor PMOS 104 ne doit pas nécessairement fonctionner en régime linéaire, il est possible de prendre VP égale à 0. La figure 17 illustre un mode de réalisation du registre de référence 32 de la mémoire analogique 24. Ce registre de référence 32 est rafraîchi régulièrement en enregistrant, à titre d'exemple, un résultat de mesure prise avec un signal de référence 14 f(t)=fo(t) du niveau du multiplieur 12. Selon le mode de réalisation de la figure 17, le registre de référence 32 comprend essentiellement un montage suiveur, constitué de transistors M3.1 et M3.2. Un transistor M3.3 est également prévu pour fonctionner en mode interrupteur. Selon le signal de commande WVREF, la tension à mémoriser peut ainsi être enregistrée sur la grille du transistor M3.1 lorsque M3.3 est fermé, puis mémorisée lorsque M3.3 est ouvert. La sortie VREF du suiveur est, à un offset près, une copie de la tension de grille mémorisée. Elle est directement connectée aux entrées différentielles du multiplieur à entrée différentielle 34.
Les registres de données Reg_1 26, Reg_2 28..., Reg_N 30 ont un accès aléatoire en écriture, et un double accès aléatoire en lecture. Leur mise en oeuvre, dont un exemple est montré sur la figure 18, est identique à celle du registre RegRef 32, à ceci près que l'opération d'enregistrement est contrôlée par un signal D1(i) 110, et que la sortie est isolée des entrées Vx et Vy du multiplieur à entrée différentielle 34 par deux transistors M4.4 et M4.5, contrôlés par deux signaux D2(i) 112 et D3(i) 114. Il est ainsi possible, en utilisant D2(i) 112 et D3(i) 114, d'effectuer la multiplication de n'importe quelle paire de registres de la mémoire 24. Selon une variante, pour simplifier le câblage de la mémoire 24 et limiter les bus de commande, il peut être avantageux de relier la sélection de la lecture et de l'écriture selon par exemple : D1(i) = (WVALUE) ET D2(i) ; dans ce cas, la désignation du registre en écriture est identique à celle de l'une des voies de lecture, et l'écriture est alors conditionnée à un signal de contrôle WVALUE. De même, toujours pour limiter la taille des bus de commande, on pourra avantageusement écrire D2(i) = A2(i) ET B2(i), ainsi que D3(i) = A3(i) ET B3(i). Chacune de ces opérations ET peut être réalisée avec un simple transistor fonctionnant en mode interrupteur, à condition de veiller à réinitialiser les potentiels du drain et de la source dudit transistor avant d'ouvrir l'interrupteur équivalent. Le multiplieur à entrée différentielle 34 est un multiplieur à quatre quadrants à entrée différentielle, comme décrit dans la référence [Gunhee Han and Edgar Sânchez- Sinencio, CMOS Transconductance Multipliers: A Tutorial, IEEE Trans. on circ. and syst., vol. 45 n ° 12, p1550 (1998) ], mis en oeuvre selon le circuit de la figure 19. Le fait d'utiliser une entrée différentielle et d'utiliser un registre RegRef 32 permet de s'affranchir de tous les problèmes d'offset, qui peuvent notamment être liés à un écart entre les polarisations des amplificateurs 84 et 86 ou à un transfert de charges lors de l'ouverture d'un transistor fonctionnant en mode interrupteur ou au fonctionnement du montage suiveur constituant les registres de la mémoire 24. Le point de fonctionnement du multiplieur à entrée différentielle 34 est fixé par un choix adéquat de celui de l'intégrateur 18, c'est-à-dire par un choix adéquat du point de fonctionnement en entrée de l'amplificateur 86 qui peut lui-même dépendre du choix des tensions d'alimentation de cet amplificateur. Il est à noter que dans l'exemple de mise en oeuvre de la figure 19, la tension de référence est directement utilisée en entrée du multiplieur à entrée différentielle 34, ce qui n'est pas le cas dans le document [Gunhee Han and Edgar Sànchez-Sinencio]. La sortie du multiplieur à entrée différentielle 34 est constituée de deux courants IP et IM, dont la différence IP-IM constitue le résultat de la multiplication. Il est à noter que les potentiels UP et UM en sortie du multiplieur 34 doivent, lorsque le multiplieur 34 est en cours de fonctionnement, être identiques et fixées à une valeur VO précise. La sortie du multiplieur à entrée différentielle 34 peut être avantageusement isolée du reste du système, comprenant une pluralité de circuits analogiques selon l'invention, par deux interrupteurs M5.1 et M5.2 fonctionnant en mode interrupteur, et contrôlés par une mémoire binaire 120 associée au circuit de la figure 1 et adressables individuellement. Lorsque ces interrupteurs sont ouverts, le multiplieur à entrée différentielle 34 ne fonctionne plus et le circuit de la figure 1 est tout simplement déconnecté du reste du système selon l'invention.
La suite de la description concerne plus particulièrement le système de traitement d'un signal lumineux comprenant une pluralité de circuits électroniques analogiques, selon le montage de la figure 1, raccordés entre eux dans un circuit intégré monolithique. Chacun de ces circuits individuels, intégré sur un pixel, est appelé cellule de base dans la suite de la description.
Les résultats des différentes cellules de bases peuvent être simplement additionnés en connectant entre elles les sorties P et M de chaque cellule 2, et en utilisant la loi des noeuds. Il est ainsi possible d'obtenir la somme SIP des courants IP d'un groupe de cellules de base, la somme SIM des courants IM du même groupe de cellules, la différence SIP-SIM étant la somme des résultats de chaque cellule de ce groupe. Cette différence peut être effectuée de façon externe au circuit, ou de façon interne, en utilisant un inverseur de courant 130. L'inverseur 130 selon l'invention peut être utilisé soit sur un pixel, soit sur un groupe de pixels, soit sur la totalité des pixels. La figure 20 montre un exemple de mise en oeuvre dudit inverseur 130 sur une colonne de cellules de base. L'inverseur 130 change le signe du courant SIM, qui est ensuite ajouté au courant SIP par la loi des noeuds. L'inverseur 130 doit garantir que les sorties M des cellules de base qui lui sont connectées sont bien polarisées à VO. La figure 21 montre un schéma de principe de cet inverseur 130, qui fonctionne selon le principe du miroir de courant. Il comprend deux sources identiques de courant 132 et 134 commandées en tension, dont l'une 132 permet de compenser le courant dont le signe doit être inversé, et dont l'autre 134 fournit le courant de signe inversé et un amplificateur différentiel 136, dont la borne non inverseuse est connectée à VO et dont la borne inverseuse est connectée à la voie amenant le courant dont le signe doit être inversé, et dont la sortie commande les sources de courant 132 et 134. La figure 22 montre un exemple de réalisation dudit inverseur 130, des transistors M6.3 à M6.7 constituant l'amplificateur différentiel 136, et des transistors M6.1 et M6.2 constituant les sources de courant 132 et 134.
Le résultat final est un courant, proportionnel à la somme des résultats en provenance de toutes les cellules de base qui sont connectées au système. Ce courant peut être lu par exemple par le montage en trans-impédance de la figure 23, la seule contrainte étant de veiller à ce que cette voie de sortie soit bien polarisée au potentiel VO.
La figure 24 montre une architecture possible d'un circuit constitué d'une matrice de cellules de base, ainsi que des bus analogique et numérique dont les ressources (y compris les courants SIM et SIP, qui sont inclus dans le bus analogique) sont mutualisées entre les cellules situées de part et d'autre desdits bus, en appliquant éventuellement une symétrie aux cellules.
Ainsi, l'invention présente l'avantage d'offrir un circuit analogique de traitement d'un signal lumineux très faible, tout en présentant un rapport signal à bruit satisfaisant grâce à l'intégration de ce circuit sur un très faible espace de dimension inférieure ou égale à 42 x 44 µm. Il est ainsi possible d'avoir un grand nombre de pixels de sorte à maximiser le rapport signal sur bruit.
Il est ainsi possible, par ce traitement massivement parallèle, de traiter un grand nombre d'images par seconde (1000 à 100.000) sans utiliser d'électronique spécialement rapide. L'originalité du circuit selon l'invention réside essentiellement dans le fait d'utiliser une mémoire analogique. Or, l'utilisation d'une telle mémoire analogique présente une difficulté concernant l'élimination d'offsets sur la quantité mémorisée. Cette difficulté est résolue dans le circuit selon l'invention, grâce à l'utilisation du registre de référence 32 et du multiplieur à entrée différentielle 34. De plus, l'utilisation du multiplieur 12 dans le circuit selon l'invention présente de nombreux avantages par rapport à la modulation de faisceaux lumineux notamment un principe simple, une intensité lumineuse maximale, des bruits parasites basse fréquence éliminés. La solution technologique choisie est simple, originale, et peut être intégrée dans un circuit de très petite taille. Le registre de référence 32 permet d'éliminer la composante liée à la fonction fo(t), ainsi que tous les offsets liés à ce dispositif.

Claims (13)

  1. REVENDICATIONS1.- Circuit électronique analogique (2) de traitement d'un signal lumineux (4), du type comprenant : - un photodétecteur (6) adapté pour produire un signal électrique (8) à partir du signal lumineux (4) ; - un multiplieur (12) adapté pour multiplier le signal électrique (8) par un signal de référence (14) pour obtenir un signal multiplié (16) ; et - un intégrateur (18) adapté pour intégrer le signal multiplié (16) sur au moins un intervalle de temps, pour obtenir au moins un signal intégré (22), le circuit électronique (2) étant caractérisé en ce qu'il comprend en outre : - une mémoire analogique (24) adaptée pour mémoriser le signal intégré (22); et - une unité de calcul adaptée pour estimer une corrélation temporelle du signal lumineux (4) à partir du signal intégré (22) mémorisé.
  2. 2.- Circuit électronique (2) selon la revendication 1, caractérisé en ce que la mémoire (24) comprend une pluralité de registres de données (26, 28, 30) adaptés pour mémoriser au moins le signal intégré et un registre de référence (32) adapté pour mémoriser une tension de référence (20).
  3. 3.- Circuit électronique (2) selon la revendication 1 ou 2, caractérisé en ce que l'unité de calcul comprend un multiplieur à entrée différentielle (34).
  4. 4.- Circuit électronique (2) selon l'une quelconque des revendications précédentes, caractérisé en ce qu'il comprend un amplificateur (10) du signal électrique (8) produit par le photodétecteur (6).
  5. 5.- Circuit électronique (2) selon l'une quelconque des revendications précédentes, caractérisé en ce que le photodétecteur (6) comporte une photodiode (40).
  6. 6.- Circuit électronique (2) selon l'une quelconque des revendications précédentes, caractérisé en ce que le photodétecteur (6) comporte un filtre passe-haut.
  7. 7.- Circuit électronique (2) selon l'une quelconque des revendications précédentes, caractérisé en ce qu'il est intégré dans un pixel de dimension inférieure ou égale à 42*44 µm.
  8. 8.- Structure électronique de démodulation d'un signal électrique (8), caractérisée en ce qu'elle comprend : - un amplificateur inverseur de tension (84) recevant en entrée le signal électrique (8) ; - un intégrateur (18) dont le point de fonctionnement en entrée correspond au point de fonctionnement en entrée de l'amplificateur inverseur de tension (84), et- un premier (80) et un deuxième (82) dispositifs résistifs identiques dont les conductances sont commandées en tension, le premier dispositif résistif (80) raccordant la sortie et l'entrée de l'amplificateur de tension (84) et le deuxième dispositif résistif (82) raccordant la sortie de l'amplificateur inverseur de tension (84) et l'entrée de l'intégrateur (18).
  9. 9. Circuit électronique (2) selon l'une quelconque des revendications 1 à 7, caractérisé en ce que l'ensemble du multiplieur (12) et de l'intégrateur (18) comprend une structure électronique de démodulation selon la revendication 8.
  10. 10.- Système de traitement d'un signal lumineux, caractérisé en ce qu'il comprend une pluralité de circuits électroniques (2) selon l'une quelconque des revendications 1 à 7 ou 9 raccordés entre eux dans un circuit intégré et des moyens de sommation des corrélations temporelles obtenues en sortie de tous les circuits électroniques (2) du système.
  11. 11.- Système de traitement selon la revendication 10, caractérisé en ce qu'il comprend des moyens de déconnexion sélective de chacun des circuits électroniques (2) du système.
  12. 12.- Procédé de traitement d'un signal lumineux (4) comprenant : - une étape de production d'un signal électrique (8) à partir du signal lumineux (4) ; - une étape de multiplication du signal électrique (8) par un signal de référence (14) pour obtenir un signal multiplié (16) ; et - une étape d'intégration du signal multiplié (16) sur au moins un intervalle de temps, pour obtenir au moins un signal intégré (22), le procédé étant caractérisé en ce qu'il comprend en outre : - une étape de mémorisation du signal intégré (22) dans une mémoire analogique (24); et - une étape d'estimation d'une corrélation temporelle du signal lumineux (4) à partir du signal intégré (22) mémorisé.
  13. 13. Procédé de traitement selon la revendication 12, caractérisé en ce que le signal de référence (14) est un signal de signe constant.
FR1052535A 2010-04-02 2010-04-02 Circuit electronique analogique de traitement d'un signal lumineux, systeme et procede de traitement correspondants Withdrawn FR2958430A1 (fr)

Priority Applications (4)

Application Number Priority Date Filing Date Title
FR1052535A FR2958430A1 (fr) 2010-04-02 2010-04-02 Circuit electronique analogique de traitement d'un signal lumineux, systeme et procede de traitement correspondants
US13/520,324 US9087223B2 (en) 2010-04-02 2011-04-01 Analog electronic circuit for processing a light signal, and corresponding processing system and method
PCT/FR2011/050746 WO2011121258A1 (fr) 2010-04-02 2011-04-01 Circuit électronique analogique de traitement d'un signal lumineux, système et procédé de traitement correspondants
EP11719328.4A EP2553623B1 (fr) 2010-04-02 2011-04-01 Circuit électronique analogique de traitement d'un signal lumineux, système et procédé de traitement correspondants

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR1052535A FR2958430A1 (fr) 2010-04-02 2010-04-02 Circuit electronique analogique de traitement d'un signal lumineux, systeme et procede de traitement correspondants

Publications (1)

Publication Number Publication Date
FR2958430A1 true FR2958430A1 (fr) 2011-10-07

Family

ID=43661832

Family Applications (1)

Application Number Title Priority Date Filing Date
FR1052535A Withdrawn FR2958430A1 (fr) 2010-04-02 2010-04-02 Circuit electronique analogique de traitement d'un signal lumineux, systeme et procede de traitement correspondants

Country Status (4)

Country Link
US (1) US9087223B2 (fr)
EP (1) EP2553623B1 (fr)
FR (1) FR2958430A1 (fr)
WO (1) WO2011121258A1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014001406A1 (fr) 2012-06-28 2014-01-03 Universite Paris 13 Procede d'analyse d'un echantillon diffusant par mesure resolue en temps et dispositif associe

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200019210A (ko) 2017-06-20 2020-02-21 버터플라이 네트워크, 인크. 초음파 디바이스를 위한 단일-종단 트랜스-임피던스 증폭기(tia)
CA3065214A1 (fr) 2017-06-20 2018-12-27 Butterfly Network, Inc. Conversion de signal analogique-numerique dans un dispositif a ultrasons
WO2018236778A1 (fr) * 2017-06-20 2018-12-27 Butterfly Network, Inc. Amplificateur transimpédance (tia) à étages multiples pour un dispositif à ultrasons
JP2020524014A (ja) 2017-06-20 2020-08-13 バタフライ ネットワーク,インコーポレイテッド 超音波用途のための時間利得補償が内蔵された増幅器

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6307622B1 (en) * 1999-02-17 2001-10-23 Infineon Technologies North America Corp. Correlation based optical ranging and proximity detector
FR2809180B1 (fr) 2000-05-18 2002-08-30 Univ Paris 13 Procede d'analyse d'un echantillon diffusant par mesure resolue en temps
US6906793B2 (en) * 2000-12-11 2005-06-14 Canesta, Inc. Methods and devices for charge management for three-dimensional sensing

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
G. HAN, E. SANCHEZ-SINENCIO: "CMOS transconductance multipliers: A tutorial", IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II: EXPRESS BRIEFS, IEEE SERVICE CENTER, NEW YORK, NY, US, vol. 45, no. 12, December 1998 (1998-12-01), pages 1550 - 1563, XP011012949 *
J.-M. TUALLE, A. DUPRET, M.VASILIU: "Ultra-compact sensor for diffuse correlation spectroscopy", ELECTRONICS LETTERS, vol. 46, no. 12, 10 June 2010 (2010-06-10), pages 819 - 820, XP006035661 *
R. DOMINGUEZ-CASTRO, S.ESPEJO, A. RODRIGUEZ-VAZQUEZ, R. A. CARMONA, P. FOLDESY, A. ZARANDY, P. SZOLGAY, T. SZIRANYI, T. ROSKA: "A 0.8-um CMOS two-dimensional programmable mixed-signal focal-plane array processor with on-chip binary imaging and instructions storage", IEEE JOURNAL OF SOLID-STATE CIRCUITS, vol. 32, no. 7, July 1997 (1997-07-01), pages 1013 - 1025, XP000729361 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014001406A1 (fr) 2012-06-28 2014-01-03 Universite Paris 13 Procede d'analyse d'un echantillon diffusant par mesure resolue en temps et dispositif associe
FR2992728A1 (fr) * 2012-06-28 2014-01-03 Univ Paris 13 Procede d'analyse d'un echantillon diffusant par mesure resolue en temps et dispositif associe

Also Published As

Publication number Publication date
US20130056622A1 (en) 2013-03-07
EP2553623B1 (fr) 2019-01-09
US9087223B2 (en) 2015-07-21
WO2011121258A1 (fr) 2011-10-06
EP2553623A1 (fr) 2013-02-06

Similar Documents

Publication Publication Date Title
EP2553623B1 (fr) Circuit électronique analogique de traitement d'un signal lumineux, système et procédé de traitement correspondants
EP1265291A1 (fr) Capteur d'image CMOS et procédé permettant d'opérer un capteur d'image CMOS avec une dynamique accrue
FR2606954A1 (fr) Amplificateur de puissance operationnel cmos entierement differentiel
EP3047301B1 (fr) Capteur d'image terahertz
CA2760468A1 (fr) Systeme et procede de detection de rayonnement infrarouge
FR2987210A1 (fr) Procede de correction de la derive d'un detecteur de rayonnement infrarouge comportant une matrice de bolometres resistifs d'imagerie et dispositif mettant en oeuvre un tel procede
EP3140906A1 (fr) Dispositif haute dynamique pour l'integration d'un courant electrique
EP2622845B1 (fr) Dispositif d'imagerie à chute ohmique nulle dans un conducteur de donnée
EP3084377B1 (fr) Circuit de mesure pour detecteur bolometrique
FR2819941A1 (fr) Element photoelectrique a tres grande dynamique de fonctionnement
FR3078596A1 (fr) Dispositif haute dynamique pour l'integration d'un courant electrique
EP0749234B1 (fr) Capteur d'image à semi-conducteur à transformation intégrée d'histogramme de pixels
FR3035724A1 (fr) Capteur comprenant des pixels a detection capacitive
WO2021043456A1 (fr) Capteur infrarouge a capture instantanee
FR2966304A1 (fr) Etage de sortie classe ab
FR3100886A1 (fr) Capteur infrarouge et procede de commande associe
EP0938732B1 (fr) Cellule electronique analogique, notamment destinee a etre implantee dans un circuit integre, et circuit integre comportant de telles cellules
WO2014001406A1 (fr) Procede d'analyse d'un echantillon diffusant par mesure resolue en temps et dispositif associe
WO2020049460A1 (fr) Dispositif imageur à grande vitesse d'acquisition et à gamme dynamique étendue
FR3120761A1 (fr) Dispositif de conversion numerique – analogique a fort rapport signal/bruit
FR2822327A1 (fr) Procede et dispositif de prise d'image electronique en plusieurs zones
EP3114442A1 (fr) Circuit de detection d'un rayonnement lumineux
WO2018099741A1 (fr) Circuit amplificateur de charges a gain de conversion eleve
WO1995025329A1 (fr) Echantillonneur-bloqueur differentiel rapide
FR2941305A1 (fr) Structure d'amplification et chaine de detection et de mesure comportant une telle structure.

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 7

ST Notification of lapse

Effective date: 20171229