FR2911451A1 - Incident signal e.g. radio frequency signal, processing e.g. filtering, method, involves configuring elementary circuit in analog to digital conversion states, and in reference states in which group of capacitors forms capacitive charge - Google Patents

Incident signal e.g. radio frequency signal, processing e.g. filtering, method, involves configuring elementary circuit in analog to digital conversion states, and in reference states in which group of capacitors forms capacitive charge Download PDF

Info

Publication number
FR2911451A1
FR2911451A1 FR0752720A FR0752720A FR2911451A1 FR 2911451 A1 FR2911451 A1 FR 2911451A1 FR 0752720 A FR0752720 A FR 0752720A FR 0752720 A FR0752720 A FR 0752720A FR 2911451 A1 FR2911451 A1 FR 2911451A1
Authority
FR
France
Prior art keywords
elementary
signal
filtering
circuit
capacitors
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
FR0752720A
Other languages
French (fr)
Inventor
Loic Joet
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SA
Original Assignee
STMicroelectronics SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics SA filed Critical STMicroelectronics SA
Priority to FR0752720A priority Critical patent/FR2911451A1/en
Priority to FR0850115A priority patent/FR2911454B1/en
Priority to US12/015,039 priority patent/US7652613B2/en
Publication of FR2911451A1 publication Critical patent/FR2911451A1/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing
    • H03M1/1009Calibration
    • H03M1/1014Calibration at one point of the transfer characteristic, i.e. by adjusting a single reference value, e.g. bias or gain error
    • H03M1/1023Offset correction
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/0617Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
    • H03M1/0626Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by filtering
    • H03M1/0629Anti-aliasing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/0617Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
    • H03M1/0675Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy
    • H03M1/0678Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components
    • H03M1/068Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components the original and additional components or elements being complementary to each other, e.g. CMOS
    • H03M1/0682Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components the original and additional components or elements being complementary to each other, e.g. CMOS using a differential network structure, i.e. symmetrical with respect to ground
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/1205Multiplexed conversion systems
    • H03M1/121Interleaved, i.e. using multiple converters or converter parts for one channel
    • H03M1/1215Interleaved, i.e. using multiple converters or converter parts for one channel using time-division multiplexing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/38Analogue value compared with reference values sequentially only, e.g. successive approximation type
    • H03M1/46Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter

Abstract

The method involves configuring each elementary circuit (CI1) in a filtering state in which a group of switched elementary capacitors is connected to an input capacitive unit (MCEI), where the circuit is configured by successive approximations connected between input and one of outputs (SI1-SI3) of analog/digital conversion and filtering circuit (CFCANI). The circuit is configured in analog/digital conversion states, and in reference states in which the group of capacitors forms a reference capacitive charge, where the output delivers a sample of bits of output digital signal. An independent claim is also included for a device for processing an incident signal, comprising an analog to digital conversion and filtering circuit.

Description

Procédé et dispositif de traitement d'un signal incident, en particulierMethod and device for processing an incident signal, in particular

de filtrage et de conversion analogique/numérique La présente invention concerne le traitement d'un signal analogique, et plus particulièrement le filtrage et la conversion analogique/numérique d'un tel signal. L'invention s'applique avantageusement mais non limitativement au traitement des signaux, en particulier radiofréquences, subissant un filtrage et une conversion en signal numérique. C'est le cas par exemple pour des signaux de télévision numérique terrestre, ou plus généralement pour des signaux véhiculés dans les systèmes de transmission à multiplexage fréquentiel. Un signal analogique incident, par exemple comportant des informations situées dans une plage fréquentielle désirée (canal désiré par exemple) et des composantes fréquentielles situées en-dehors de ladite plage fréquentielle désirée (canaux adjacents au canal désiré), subit généralement une ou plusieurs transpositions de fréquences afin de le ramener en bande de base. Le signal incident descendu en bande de base est alors destiné, après filtrage, à être converti sous forme numérique pour subir ensuite des traitements spécifiques, comme par exemple des traitements de décodage de canal comportant notamment une démodulation et des traitements de décodage de source. Le filtrage et la conversion analogique/numérique sont généralement réalisés par des éléments externes, c'est-à-dire par des éléments non intégrés. Il n'est donc pas possible de réaliser la partie analogique et la partie numérique d'un dispositif de traitement d'un signal radiofréquence sur un seul circuit intégré. De plus, les éléments externes de la partie analogique du traitement du signal ne peuvent pas suivre la même évolution, notamment en terme de taille, que la partie numérique réalisée en technologie CMOS. Il est ainsi proposé, par exemple, un dispositif et un procédé permettant le filtrage et la conversion analogique/numérique d'un signal tout en limitant la présence d'éléments non intégrés.  The present invention relates to the processing of an analog signal, and more particularly to the filtering and the analog / digital conversion of such a signal. The invention applies advantageously but not exclusively to the processing of signals, in particular radiofrequencies, undergoing filtering and conversion to a digital signal. This is the case, for example, for terrestrial digital television signals, or more generally for signals conveyed in frequency-division multiplex transmission systems. An incident analogue signal, for example having information located in a desired frequency range (desired channel for example) and frequency components located outside said desired frequency range (channels adjacent to the desired channel), generally undergoes one or more transpositions of frequencies to bring it back to baseband. The incident signal down in baseband is then intended, after filtering, to be converted into digital form to then undergo specific processing, such as for example channel decoding processing including demodulation and source decoding processing. The filtering and the analog / digital conversion are generally performed by external elements, that is to say by non-integrated elements. It is therefore not possible to make the analog part and the digital part of a device for processing a radio frequency signal on a single integrated circuit. In addition, the external elements of the analog part of the signal processing can not follow the same evolution, especially in terms of size, as the digital part made in CMOS technology. It is thus proposed, for example, a device and a method for filtering and analog / digital conversion of a signal while limiting the presence of non-integrated elements.

Selon un aspect, il est proposé un procédé de traitement d'un signal incident dans lequel on élabore un signal intermédiaire tiré du signal incident. Puis, on délivre le signal intermédiaire à un circuit de filtrage et de conversion analogique/numérique (CFCANI) comprenant au moins une entrée en courant pour recevoir le signal intermédiaire, plusieurs sorties (SI1, SI2, SI3), des moyens capacitifs d'entrée (MCEI) connectés à l'entrée, plusieurs circuits élémentaires (CIl, Cl2, CI3) configurables de conversion par approximations successives connectés chacun entre l'entrée et une des sorties (SI1, SI2, SI3) et comprenant chacun un groupe de condensateurs élémentaires commutés. Puis, on configure successivement et cycliquement chaque circuit élémentaire (CIl, Cl2, CI3) : - dans un état de filtrage dans lequel on relie le groupe de condensateurs élémentaires commutés aux moyens capacitifs d'entrée, puis -dans plusieurs états distincts de conversion analogique/numérique, puis -dans un état de référence dans lequel le groupe de condensateurs élémentaires commutés présente une charge capacitive de référence, lesdites sorties délivrant chacune successivement un échantillon de plusieurs bits d'un signal numérique de sortie correspondant au signal intermédiaire filtré.  In one aspect, there is provided a method of processing an incident signal in which an intermediate signal is derived from the incident signal. Then, the intermediate signal is delivered to a filter and analog-to-digital conversion circuit (CFCANI) comprising at least one current input for receiving the intermediate signal, several outputs (SI1, SI2, SI3), capacitive input means (MCEI) connected to the input, a plurality of successive successive approximation conversion circuits (CI1, C1, CI3) each connected between the input and one of the outputs (SI1, SI2, SI3) and each comprising a group of elementary capacitors switched. Then, each elementary circuit (CI1, Cl2, CI3) is successively and cyclically configured: in a filtering state in which the group of switched elementary capacitors is connected to the capacitive input means, then in several distinct states of analog conversion / numerically, then in a reference state in which the group of switched elementary capacitors has a reference capacitive load, said outputs each successively delivering a sample of several bits of a digital output signal corresponding to the filtered intermediate signal.

Le procédé met en oeuvre des moyens de filtrage capacitifs ainsi qu'un convertisseur à approximations successives en utilisant la technique de capacités commutées. Ainsi, il devient possible d'une part d'intégrer les moyens de filtrage et de conversion avec le reste du dispositif de traitement du signal. D'autre part, les moyens de filtrage et le convertisseur sont réalisés à partir de condensateurs et d'interrupteurs dont la taille et la réalisation au sein d'un circuit intégré évoluent en même temps que la technologie utilisée. La partie analogique peut alors être améliorée en même temps que la partie numérique.  The method uses capacitive filtering means as well as a successive approximation converter using the switched capacitance technique. Thus, it becomes possible on the one hand to integrate the filtering and conversion means with the rest of the signal processing device. On the other hand, the filtering means and the converter are made from capacitors and switches whose size and realization within an integrated circuit evolve at the same time as the technology used. The analog part can then be improved at the same time as the digital part.

On offre ici l'avantage de mêler au sein d'un même circuit les étapes de filtrage et de conversion analogique/numérique, ce qui permet de réduire le coût de conception et le bruit de la chaîne de traitement. On a encore pour avantage d'utiliser la technique des capacités commutées passives, aussi bien pour le filtrage que pour la conversion analogique/numérique ce qui permet en particulier d'adopter une fréquence d'échantillonnage élevée. Le circuit de filtrage et de conversion analogique/numérique (CFCANI) comprend avantageusement au moins N+2 sorties (SI1, SI2, SI3) délivrant chacune, à une fréquence de délivrance fd, un échantillon de N bits du signal numérique de sortie, et N+2 circuits élémentaires (CIl, Cl2, CI3) connectés chacun entre l'entrée et une des N+2 sorties (SI1, SI2, SI3) et comprenant chacun au moins un groupe de N+l condensateurs élémentaires commutés montés en parallèle (CE11, CE12, CE13, CE14, CE21, CE22, CE23, CE24, CE31, CE32, CE33, CE34) ainsi qu'un comparateur (COMP1, COMP2, COMP3) connecté à la sortie correspondante (SI1, SI2, SI3). Selon ce mode de mise en oeuvre, on configure alors successivement et cycliquement chaque circuit élémentaire (CIl, Cl2, CI3), à une fréquence de commande Fs égale au moins au produit du nombre de circuits élémentaires par la fréquence de délivrance fd, et avec un décalage temporel de 1/Fs entre deux circuits élémentaires consécutifs, et : - le groupe des N+l condensateurs élémentaires est relié aux moyens capacitifs d'entrée dans l'état de filtrage, - les N+l condensateurs sont connectés entre le comparateur (COMP1, COMP2, COMP3) et une première ou une deuxième tension de référence (Vhigh, Vi0) sélectivement afin d'obtenir, successivement à la fréquence Fs, les N bits d'un échantillon du signal numérique de sortie à la sortie correspondante (SI1, SI2, SI3) dans N états distincts de conversion analogique-numérique, et - le groupe des N+l condensateurs élémentaires présente une charge capacitive de référence dans l'état de référence.  Here, the advantage of mixing the filtering and analog / digital conversion steps within one and the same circuit reduces the cost of design and the noise of the processing chain. It is also advantageous to use the technique of passive switched capacitors, both for filtering and for analog / digital conversion, which makes it possible in particular to adopt a high sampling frequency. The filtering and analog-to-digital conversion circuit (CFCANI) advantageously comprises at least N + 2 outputs (SI1, SI2, SI3) each delivering, at a delivery frequency fd, a sample of N bits of the digital output signal, and N + 2 elementary circuits (CI1, Cl2, CI3) each connected between the input and one of the N + 2 outputs (SI1, SI2, SI3) and each comprising at least one group of N + 1 switched elementary capacitors connected in parallel ( CE11, CE12, CE13, CE14, CE21, CE22, CE23, CE24, CE31, CE32, CE33, CE34) as well as a comparator (COMP1, COMP2, COMP3) connected to the corresponding output (SI1, SI2, SI3). According to this mode of implementation, each elementary circuit (CI1, Cl2, CI3) is then successively and cyclically configured at a control frequency Fs equal to at least the product of the number of elementary circuits by the delivery frequency fd, and with a time shift of 1 / Fs between two consecutive elementary circuits, and: the group of N + 1 elementary capacitors is connected to the capacitive input means in the filtering state, the N + 1 capacitors are connected between the comparator (COMP1, COMP2, COMP3) and a first or a second reference voltage (Vhigh, Vi0) selectively to obtain, successively at the frequency Fs, the N bits of a sample of the digital output signal at the corresponding output ( SI1, SI2, SI3) in N distinct analog-to-digital conversion states, and - the group of N + 1 elementary capacitors has a reference capacitive load in the reference state.

Le rapport de la valeur de la capacité des moyens capacitifs d'entrée sur la somme des capacités des N+l condensateurs élémentaires est avantageusement supérieur à un seuil choisi en fonction de la largeur de bande du signal analogique. La valeur de ce seuil permet d'ajuster les paramètres du filtrage, et notamment la fréquence de coupure fcpr, en fonction des caractéristiques du signal. L'homme du métier saura ajuster la valeur de ce seuil selon l'application et des performances désirées. A titre indicatif, avec un seuil relativement élevé et pour un filtrage relativement raide avec un seul condensateur de filtrage CIIR, la fréquence de coupure fcpr du filtrage passe-bas est donnée par la relation :  The ratio of the value of the capacitance of the capacitive input means to the sum of the capacitances of the N + 1 elementary capacitors is advantageously greater than a threshold chosen as a function of the bandwidth of the analog signal. The value of this threshold makes it possible to adjust the parameters of the filtering, and in particular the cut-off frequency fcpr, according to the characteristics of the signal. Those skilled in the art will be able to adjust the value of this threshold according to the application and the desired performances. As an indication, with a relatively high threshold and for a relatively stiff filtering with a single filter capacitor CIIR, the cutoff frequency fcpr of the low-pass filtering is given by the relation:

C ~1 CIIR 2 où C est égal à la somme des capacités des N+l condensateurs élémentaires et Fs est la fréquence d'échantillonnage.  C ~ 1 CIIR 2 where C is equal to the sum of the capacitances of the N + 1 elementary capacitors and Fs is the sampling frequency.

Ainsi, avec une fréquence d'échantillonnage Fs égale à 600MHz et pour obtenir une fréquence de coupure fcpr de l'ordre de 2,4 MHz, on choisira un seuil égal à 40. De même, pour un signal de largeur de bande de 10MHz et pour une fréquence d'échantillonnage Fs de 600MHz, on choisira un seuil égal à 19 de manière à obtenir une fréquence de coupure fcpr égale à 5MHz. La bande utile est répartie entre -5MHz et +5MHz et le bord de la bande est atténué de 3dB. Les moyens capacitifs d'entrée peuvent comprendre un seul condensateur de filtrage et, dans l'état de filtrage de chaque circuit élémentaire, le groupe des N+l condensateurs élémentaires dudit circuit élémentaire est relié au condensateur de filtrage. Le condensateur de filtrage permet de réaliser un filtrage du signal grâce à une capacité importante, dite capacité mémoire , par rapport aux capacités élémentaires des circuits élémentaires. De plus, Fs le condensateur de filtrage n'est pas remis à zéro mais reste connecté au signal intermédiaire en continue. Lorsque le signal intermédiaire, qui est un signal en courant, évolue, le condensateur de filtrage permet de moyenner sa valeur sur le temps et d'effectuer ainsi le filtrage. Plus particulièrement, le condensateur de filtrage moyenne les échantillons qui sont convertis par les circuits élémentaires. On obtient ainsi un filtrage passe-bas sur le signal. Le nombre de circuits élémentaires dépend du nombre d'étapes de traitement nécessaires au filtrage et à la conversion du signal intermédiaire par le dispositif. Ainsi, pour une conversion d'un signal analogique en signal numérique de N bits, le procédé comporte selon un mode de mise en oeuvre : - une étape de filtrage au cours de laquelle le signal est également chargé dans les condensateurs élémentaires, - N étapes de conversion pour obtenir les N bits et - une étape de remise à zéro ( réinitialisation ) des condensateurs élémentaires au cours de laquelle ces derniers sont ramenés dans un état de référence. Si on augmente le nombre d'étapes, le nombre de circuits élémentaires doit également augmenter de manière à pouvoir constamment traiter le signal intermédiaire. Selon un mode de mise en oeuvre, les moyens capacitifs d'entrée peuvent comprendre en outre au moins un condensateur de filtrage supplémentaire, le circuit de filtrage et de conversion analogique/numérique comprenant alors un nombre de sorties supplémentaires et de circuits élémentaires supplémentaires égal au nombre de condensateurs de filtrage supplémentaires ; l'état de filtrage de chaque circuit élémentaire comprend alors différents sous-états de filtrage dans lesquels le groupe de N+l condensateurs élémentaires est respectivement relié aux différents condensateurs de filtrage. On place alors successivement ledit circuit élémentaire dans chacun des sous-états de filtrage. Un deuxième condensateur de filtrage permet d'effectuer une moyenne supplémentaire sur les valeurs déjà moyennée par le premier condensateur de filtrage. On effectue ainsi un deuxième filtrage passe-bas. On peut donc obtenir un filtre d'ordre plus ou moins élevé selon le nombre de condensateurs de filtrage. De plus, les condensateurs de filtrage supplémentaires ajoutent des étapes dans le traitement du signal. Ainsi, pour chaque condensateur de filtrage supplémentaire, on ajoute un circuit élémentaire dans le dispositif. Après l'état de référence, on peut configurer le circuit élémentaire dans un état de calibration dans lequel on relie le comparateur du circuit élémentaire à deux tensions égales de manière à déterminer et corriger son décalage. L'état de calibration a pour but de limiter le décalage (en anglais : offset) qui peut apparaître au niveau du comparateur et introduire du bruit dans le signal converti. Cet état ajoute une étape dans le traitement du signal et un circuit élémentaire est ajouté. L'entrée en courant pour recevoir le signal intermédiaire peut être une entrée différentielle et chaque circuit élémentaire comprend alors un deuxième groupe de N+l condensateurs élémentaires commutés montés en parallèle.  Thus, with a sampling frequency Fs equal to 600 MHz and to obtain a cut-off frequency fcpr of the order of 2.4 MHz, a threshold equal to 40 will be chosen. Similarly, for a signal of bandwidth of 10 MHz and for a sampling frequency Fs of 600 MHz, a threshold equal to 19 will be chosen so as to obtain a cut-off frequency fcpr equal to 5 MHz. The useful band is distributed between -5MHz and + 5MHz and the edge of the band is attenuated by 3dB. The capacitive input means may comprise a single filtering capacitor and, in the filtering state of each elementary circuit, the group of N + 1 elementary capacitors of said elementary circuit is connected to the filtering capacitor. The filter capacitor makes it possible to filter the signal thanks to a large capacity, called memory capacity, compared to the elementary capacitances of the elementary circuits. In addition, Fs the filter capacitor is not reset but remains connected to the intermediate signal continuously. When the intermediate signal, which is a current signal, evolves, the filtering capacitor makes it possible to average its value over time and thus to perform the filtering. More particularly, the average filter capacitor samples that are converted by the elementary circuits. This provides low-pass filtering on the signal. The number of elementary circuits depends on the number of processing steps required for filtering and conversion of the intermediate signal by the device. Thus, for a conversion of an analog signal into an N-bit digital signal, the method comprises according to an embodiment: a filtering step during which the signal is also loaded into the elementary capacitors; for converting the N bits and - a step of resetting (resetting) the elementary capacitors during which they are brought back into a reference state. If we increase the number of steps, the number of elementary circuits must also increase so as to be able to constantly process the intermediate signal. According to one embodiment, the capacitive input means may furthermore comprise at least one additional filtering capacitor, the filtering and analog / digital conversion circuit then comprising a number of additional outputs and additional elementary circuits equal to number of additional filter capacitors; the filtering state of each elementary circuit then comprises different filter sub-states in which the group of N + 1 elementary capacitors is respectively connected to the different filtering capacitors. Then, said elementary circuit is successively placed in each of the sub-states of filtering. A second filtering capacitor makes it possible to carry out an additional average on the values already averaged by the first filtering capacitor. This is followed by a second low-pass filtering. We can therefore obtain a higher or lower order filter according to the number of filter capacitors. In addition, the additional filter capacitors add steps in the signal processing. Thus, for each additional filter capacitor, an elementary circuit is added to the device. After the reference state, it is possible to configure the elementary circuit in a calibration state in which the comparator of the elementary circuit is connected to two equal voltages so as to determine and correct its offset. The purpose of the calibration state is to limit the offset (in English: offset) that may appear at the comparator and introduce noise into the converted signal. This state adds a step in the signal processing and an elementary circuit is added. The current input for receiving the intermediate signal may be a differential input and each elementary circuit then comprises a second group of N + 1 switched elementary capacitors connected in parallel.

Bien que le procédé selon cet aspect soit compatible avec tout type de procédé de transposition de fréquence précédant le filtrage et la conversion analogique/numérique, cet aspect se combine avantageusement avec le procédé de transposition de fréquence décrit dans la demande de brevet intitulée Procédé et dispositif de traitement d'un signal incident, en particulier, de transposition de fréquence déposée au nom de la Demanderesse le même jour que la présente demande de brevet. En d'autres termes, dans une application particulière, on délivre le signal incident à un étage transconducteur et on relie une sortie en courant de l'étage transconducteur au condensateur de filtrage de façon à délivrer au condensateur de filtrage un signal en courant et son opposé respectivement au cours des deux demi périodes de chaque période d'un signal périodique et obtenir ainsi, au niveau du condensateur de filtrage, un signal transposé en fréquence en tant que signal intermédiaire. Lors de l'occurrence de chaque demi période du signal périodique, la tension de ladite sortie en courant, vue dudit condensateur de filtrage, est initialisée à une valeur égale à celle de la tension dudit condensateur de filtrage.  Although the method according to this aspect is compatible with any type of frequency conversion method preceding the filtering and the analog / digital conversion, this aspect advantageously combines with the frequency translation method described in the patent application entitled Method and device processing of an incident signal, in particular, frequency transposition filed in the name of the Applicant on the same day as the present patent application. In other words, in a particular application, the incident signal is delivered to a transconductor stage and a current output of the transconductor stage is connected to the filtering capacitor so as to deliver to the filtering capacitor a current signal and its respectively opposite during the two half periods of each period of a periodic signal and thus obtain, at the filter capacitor, a signal transposed into frequency as an intermediate signal. At the occurrence of each half period of the periodic signal, the voltage of said current output, seen from said filter capacitor, is initialized to a value equal to that of the voltage of said filter capacitor.

Le signal considéré ici est un signal en courant. Lors de la transposition en fréquence, le dispositif de transposition de fréquence délivre au condensateur de filtrage, le signal en courant et son opposé durant chaque demi période du signal de transposition. Le dispositif initialise d'abord la tension de la sortie en courant, c'est-à-dire qu'on égalise la tension de la sortie en courant et la tension du condensateur. I1 n'y a pas alors de mouvement de charges (courant parasite) dû à une différence de tension lorsque la sortie en courant initialisée et le condensateur de filtrage sont reliés, c'est-à-dire lors de l'occurrence d'une demi période du signal périodique. Le gain n'est alors pas dégradé. L'étage transconducteur peut comprendre deux sorties en courant délivrant respectivement deux signaux en courant de signe opposé. Dans un tel mode de mise en oeuvre, on relie, à chaque première demi période du signal périodique, la première sortie en courant au condensateur de filtrage et, à chaque deuxième demi période du signal périodique, la deuxième sortie en courant au condensateur de filtrage. De plus, l'initialisation de la tension de la première sortie en courant comprend la fixation, au moins à la fin, et de préférence pendant la totalité, de chaque deuxième demi période du signal périodique, de la tension de ladite première sortie en courant à la valeur de la tension du condensateur de filtrage, et l'initialisation de la tension de la deuxième sortie en courant comprend la fixation, au moins à la fin, et de préférence pendant la totalité, de chaque première demi période du signal périodique, de la tension de ladite deuxième sortie en courant à la valeur de la tension du condensateur de filtrage. Durant la première demi période, la tension du condensateur de filtrage évolue en même temps que celle de la première sortie en courant, en fonction du signal, alors que la tension de la deuxième sortie en courant évolue de manière indépendante en fonction des charges qui en sortent. Ainsi, une différence entre la tension du condensateur de filtrage et la tension de la deuxième sortie en courant apparaît durant la première demi période c'est-à-dire durant la demi période au cours de laquelle la deuxième sortie en courant n'est pas reliée au condensateur de filtrage. Afin d'éviter, lors de l'occurrence de la deuxième demi période, les courants parasites dus à cette différence de tension, on initialise la tension de la deuxième sortie en courant avant de relier cette deuxième sortie en courant au condensateur de filtrage. Cette initialisation consiste ici à imposer la tension du condensateur de filtrage à la deuxième sortie en courant. De cette façon, la différence de tension est nulle, les charges sortant de la deuxième sortie en courant sont absorbées et les courants parasites sont évités. En d'autres termes, préférentiellement, lors de chaque demi période du signal périodique, une sortie en courant de l'étage transconducteur est reliée au condensateur de filtrage tandis qu'on impose la tension du condensateur de filtrage à l'autre sortie en courant de l'étage transconducteur. Préférentiellement, on fixe la tension d'une des sorties en courant à la valeur de la tension du condensateur de filtrage par l'intermédiaire d'un étage amplificateur monté en suiveur entre le condensateur de filtrage et les sorties en courant. L'étage amplificateur monté en suiveur permet d'imposer la tension d'entrée à la sortie, sans modifier la tension d'entrée. Dans le cas présent, la tension d'entrée de l'étage amplificateur est la tension du condensateur de filtrage et la tension de sortie de l'étage amplificateur est la tension de la sortie en courant de l'étage transconducteur qui n'est pas reliée au condensateur de filtrage par le dispositif de transposition. Ainsi, l'étage amplificateur permet d'imposer la tension du condensateur de filtrage à la sortie en courant qui sera reliée audit condensateur lors de la prochaine demi période, sans modifier la tension du condensateur de filtrage, c'est-à-dire en limitant la dégradation du signal. De cette façon, lorsque la sortie en courant est reliée au condensateur de filtrage lors de l'occurrence de la demi période suivante du signal périodique, la tension de la sortie en courant et la tension du condensateur de filtrage sont égales. Selon un autre mode de mise en oeuvre, l'étage transconducteur comprend une seule sortie en courant délivrant un signal en courant, dans lequel : - chaque première demi période du signal périodique comprend une première partie durant laquelle on relie ladite sortie en courant au condensateur de filtrage, et - chaque deuxième demi période du signal périodique comprend une première partie durant laquelle on relie ladite sortie en courant au condensateur de filtrage de façon opposée à celle effectuée durant la première partie de la première demi période du signal périodique, et dans lequel l'initialisation de la tension de la sortie en courant comprend : - la fixation de la tension de la sortie en courant à la valeur opposée de la tension du condensateur de filtrage au moins à la fin de la deuxième partie de chaque première demi période du signal périodique, et - la fixation de la tension de la sortie en courant à la valeur de la tension du condensateur de filtrage au moins à la fin de la deuxième partie de chaque deuxième demi période du signal périodique. Dans ce mode de mise en oeuvre, on inverse la connexion entre l'étage de transposition et le condensateur de filtrage à chaque demi période du signal périodique. Or, la sortie de l'étage transconducteur peut présenter une capacité parasite qui est également inversée à chaque demi période. Ainsi, lors de l'occurrence de chaque demi période, le condensateur de filtrage est relié à la capacité parasite dont la tension est inversée par rapport à celle du condensateur de filtrage. Pour éviter alors un courant parasite et donc une dégradation du signal, on impose la tension opposée du condensateur de filtrage à la sortie en courant, avant l'inversion par l'étage de transposition de fréquence. De cette façon, lors de l'occurrence de la demi période suivante, la tension de la sortie en courant vue du condensateur de filtrage est égale à la tension dudit condensateur.  The signal considered here is a current signal. During frequency translation, the frequency translation device supplies the filter capacitor with the current signal and its opposite during each half-period of the transposition signal. The device first initializes the voltage of the current output, i.e., equalizes the voltage of the current output and the voltage of the capacitor. There is no load movement (parasitic current) due to a voltage difference when the initialised current output and the filtering capacitor are connected, ie when a current occurs. half period of the periodic signal. The gain is not degraded. The transconductor stage may comprise two current outputs respectively delivering two current signals of opposite sign. In such an embodiment, at each first half-period of the periodic signal, the first current output is connected to the filtering capacitor and, at each second half period of the periodic signal, the second current output to the filtering capacitor. . In addition, the initialization of the voltage of the first current output comprises fixing, at least at the end, and preferably during the whole, of each second half period of the periodic signal, the voltage of said first current output. to the value of the voltage of the filter capacitor, and the initialization of the voltage of the second current output comprises fixing, at least at the end, and preferably during the whole, of each first half period of the periodic signal, from the voltage of said second current output to the value of the voltage of the filter capacitor. During the first half-period, the voltage of the filter capacitor changes at the same time as that of the first current output, as a function of the signal, whereas the voltage of the second current output changes independently as a function of the charges which out. Thus, a difference between the voltage of the filter capacitor and the voltage of the second current output appears during the first half-period, that is to say during the half-period during which the second current output is not connected to the filter capacitor. In order to avoid, during the occurrence of the second half-period, the parasitic currents due to this difference in voltage, the voltage of the second current output is initialized before connecting this second current output to the filtering capacitor. This initialization consists here in imposing the voltage of the filtering capacitor at the second current output. In this way, the voltage difference is zero, the charges leaving the second current output are absorbed and parasitic currents are avoided. In other words, preferably, during each half period of the periodic signal, a current output of the transconductor stage is connected to the filter capacitor while the voltage of the filter capacitor is imposed on the other current output. from the transconductor stage. Preferably, the voltage of one of the current outputs is set to the value of the voltage of the filtering capacitor via an amplifier stage mounted as a follower between the filtering capacitor and the current outputs. The amplifier stage mounted follower makes it possible to impose the input voltage at the output, without modifying the input voltage. In the present case, the input voltage of the amplifier stage is the voltage of the filter capacitor and the output voltage of the amplifier stage is the voltage of the current output of the transconductor stage which is not connected to the filter capacitor by the transposition device. Thus, the amplifier stage makes it possible to impose the voltage of the filtering capacitor at the current output which will be connected to said capacitor during the next half-period, without modifying the voltage of the filtering capacitor, that is to say in limiting the degradation of the signal. In this way, when the current output is connected to the filter capacitor at the occurrence of the next half period of the periodic signal, the voltage of the current output and the voltage of the filter capacitor are equal. According to another embodiment, the transconductor stage comprises a single current output delivering a current signal, in which: - each first half period of the periodic signal comprises a first part during which said current output is connected to the capacitor filtering, and - each second half period of the periodic signal comprises a first portion during which said current output is connected to the filter capacitor in the opposite way to that performed during the first part of the first half period of the periodic signal, and in which the initialization of the voltage of the current output comprises: - fixing the voltage of the current output at the opposite value of the voltage of the filtering capacitor at least at the end of the second part of each first half-period of the periodic signal, and - the fixing of the voltage of the current output to the value of the voltage of the filtra capacitor at least at the end of the second part of each second half period of the periodic signal. In this embodiment, the connection between the transposition stage and the filtering capacitor is reversed at each half-period of the periodic signal. However, the output of the transconductor stage may have a parasitic capacitance which is also reversed at each half period. Thus, during the occurrence of each half period, the filter capacitor is connected to the parasitic capacitance whose voltage is inverted with respect to that of the filter capacitor. To then avoid a parasitic current and therefore a degradation of the signal, it imposes the opposite voltage of the filter capacitor at the current output, before the inversion by the frequency transposition stage. In this way, during the occurrence of the next half period, the voltage of the current output seen from the filter capacitor is equal to the voltage of said capacitor.

La fixation de la tension de la sortie en courant à la valeur correspondante est effectuée par exemple durant toute la deuxième partie de la demi période correspondante du signal périodique. Là encore, préférentiellement, on fixe la tension de la sortie en courant à la valeur de la tension du condensateur de filtrage ou l'opposée de cette valeur par l'intermédiaire d'un étage amplificateur monté en suiveur entre le condensateur de filtrage et la sortie en courant. Quel que soit le mode de mise en oeuvre, la ou les sorties en courant de l'étage transconducteur sont avantageusement mais non nécessairement différentielles. Dans une autre application particulière, le signal incident est un signal radiofréquence et l'étage transconducteur appartient à un étage amplificateur faible bruit.  Fixing the voltage of the current output to the corresponding value is performed for example throughout the second part of the corresponding half-period of the periodic signal. Here again, preferably, the voltage of the current output is fixed at the value of the voltage of the filter capacitor or the opposite of this value by means of an amplifier stage mounted in a follower between the filter capacitor and the filter capacitor. current output. Whatever the mode of implementation, the current output (s) of the transconductor stage are advantageously but not necessarily differential. In another particular application, the incident signal is a radio frequency signal and the transconductor stage belongs to a low noise amplifier stage.

Bien que les aspects précédents soient compatibles avec tout traitement numérique ultérieur du signal converti, ils se combinent avantageusement avec le procédé de filtrage décrit dans la demande de brevet intitulée Procédé et dispositif de filtrage et de conversion analogique/numérique d'un signal analogique déposée au nom de la Demanderesse le même jour que la présente demande de brevet. En d'autres termes, dans une application particulière, le circuit de filtrage et de conversion analogique/numérique est apte à filtrer les composantes fréquentielles du signal intermédiaire situées en-dehors d'une plage fréquentielle désirée ; le procédé comprend alors avantageusement en outre : - une remise en forme du signal numérique de sortie dans une forme sensiblement identique, au moins dans ladite plage fréquentielle désirée, à la forme du signal intermédiaire et - un filtrage numérique final du signal numérique de sortie remis en forme, de façon à filtrer les composantes fréquentielles situées en dehors de ladite plage fréquentielle désirée. La plage fréquentielle désirée est par exemple la largeur de bande du signal utile ou la largeur du canal fréquentiel désiré. Le circuit de filtrage et de conversion analogique/numérique réalise un filtrage analogique ayant pour but de filtrer par exemple les résidus de canaux adjacents. De cette façon, le filtrage analogique permet d'une part de limiter la dynamique du convertisseur analogique/numérique, et d'autre part d'adapter la fréquence d'échantillonnage du convertisseur analogique/numérique à la largeur de bande du signal utile intermédiaire filtré. La conversion analogique/numérique se trouve ainsi améliorée par rapport au signal utile à convertir. Cependant, dans la mesure où le filtrage analogique est réalisé notamment avec des condensateurs dits condensateurs mémoires tels que le condensateur de filtrage, l'ordre du filtrage analogique est bas, par exemple inférieur ou égal à 2, et ne permet pas d'obtenir pour certaines applications une bonne coupure des adjacents . Le filtrage analogique entraîne également une déformation, dans la plage fréquentielle désirée, du signal intermédiaire. Cette déformation a pour conséquence une perte d'informations ou une dégradation du signal utile. L'étape de remise en forme permet notamment de corriger la déformation du signal provoquée par le filtrage analogique. On peut ainsi, malgré un filtrage analogique d'ordre bas, par exemple d'ordre 1, d'une part limiter la dynamique du convertisseur analogique/numérique, et d'autre part limiter la dégradation du signal utile. L'étape de remise en forme permet de récupérer, au moins sur la plage fréquentielle désirée, un signal identique ou quasi-identique au signal intermédiaire.  Although the foregoing aspects are compatible with any subsequent digital processing of the converted signal, they advantageously combine with the filtering method described in the patent application entitled Method and device for filtering and converting an analog signal from an analog signal deposited at the same time. Applicant's name on the same day as this patent application. In other words, in a particular application, the filtering and analog / digital conversion circuit is able to filter the frequency components of the intermediate signal located outside a desired frequency range; the method then advantageously further comprises: - a reshaping of the digital output signal in a substantially identical form, at least in said desired frequency range, to the form of the intermediate signal and - a final digital filtering of the digital output signal delivered shaped, so as to filter the frequency components located outside said desired frequency range. The desired frequency range is for example the bandwidth of the wanted signal or the width of the desired frequency channel. The filtering circuit and analog / digital conversion performs an analog filtering for the purpose of filtering for example the residues of adjacent channels. In this way, the analog filtering makes it possible on the one hand to limit the dynamics of the analog / digital converter, and on the other hand to adapt the sampling frequency of the analog / digital converter to the bandwidth of the filtered intermediate useful signal. . The analog / digital conversion is thus improved with respect to the useful signal to be converted. However, insofar as the analog filtering is carried out in particular with so-called memory capacitors such as the filtering capacitor, the order of the analog filtering is low, for example less than or equal to 2, and does not make it possible to obtain some applications a good cut of adjacent. The analog filtering also causes a deformation, in the desired frequency range, of the intermediate signal. This deformation results in a loss of information or a degradation of the useful signal. The fitness step notably makes it possible to correct the distortion of the signal caused by the analog filtering. Thus, despite low-order analog filtering, for example order 1, on the one hand to limit the dynamics of the analog / digital converter, and on the other hand to limit the degradation of the useful signal. The fitness step makes it possible to recover, at least over the desired frequency range, a signal that is identical or almost identical to the intermediate signal.

Le filtrage numérique final permet alors de filtrer les fréquences situées en-dehors de la plage fréquentielle désirée. Ce filtrage final est effectué numériquement et peut donc présenter une fonction de transfert élaborée et adaptée au spectre du signal à filtrer, sans être encombrant ni coûteux pour autant. I1 permet aussi de filtrer efficacement les adjacents sans déformation de la bande utile du signal numérique remis en forme. On reporte ainsi l'étape de filtrage du signal utile intermédiaire durant la partie de traitement numérique. I1 est en effet plus facile et moins coûteux de réaliser une fonction de transfert élaborée avec un filtre numérique qu'avec un filtre analogique. De plus, grâce notamment au condensateur de filtrage, on limite la dynamique du convertisseur analogique/numérique lors de la conversion du signal, tout en évitant la perte d'information ou la dégradation du signal utile.  The final digital filtering then makes it possible to filter the frequencies situated outside the desired frequency range. This final filtering is performed numerically and can therefore have a transfer function elaborated and adapted to the spectrum of the signal to be filtered, without being bulky nor expensive. I1 also makes it possible to effectively filter the adjacent ones without deformation of the useful band of the digital signal reformatted. The filtering step of the intermediate useful signal is thus postponed during the digital processing part. It is indeed easier and less expensive to perform a transfer function developed with a digital filter than with an analog filter. Moreover, thanks in particular to the filtering capacitor, it limits the dynamics of the analog / digital converter during the conversion of the signal, while avoiding the loss of information or the degradation of the useful signal.

Selon un mode de mise en oeuvre, la remise en forme est effectuée au sein d'un filtre numérique de remise en forme ayant une fréquence de travail égale à la fréquence de commande Fs et présentant une fonction de transfert inverse de la fonction de transfert du filtrage analogique effectué par le circuit de filtrage et de conversion analogique/numérique au moins dans ladite plage fréquentielle désirée. On obtient donc, à la sortie du filtre de remise en forme, dans la plage fréquentielle, un signal identique à celui qu'on aurait obtenu en absence de filtrage analogique. La fonction de transfert du filtre numérique de remise en forme peut être calculée à partir de la fonction de transfert du filtrage analogique. La conversion d'une fonction de transfert analogique en fonction de transfert numérique est classique pour l'homme du métier. Ce calcul est de plus simplifié par le fait que la fréquence de travail du filtre numérique est égale à la fréquence de commande Fs du circuit élémentaire (i.e. du convertisseur analogique/numérique), c'est-à-dire est égale à la fréquence d'échantillonnage. Selon un autre mode de mise en oeuvre, la remise en forme est effectuée au sein d'un filtre numérique de remise en forme ayant une fréquence de travail différente, de préférence inférieure à la fréquence de commande Fs, et présentant une fonction de transfert dont les coefficients résultent d'une approximation de l'inverse de la fonction de transfert du filtrage analogique effectué par le circuit de filtrage et de conversion analogique/numérique, au moins dans ladite plage fréquentielle désirée.  According to one embodiment, the reshaping is performed within a digital fitness filter having a working frequency equal to the control frequency Fs and having a reverse transfer function of the transfer function of the analog filtering performed by the filtering circuit and analog / digital conversion at least in said desired frequency range. Thus, at the output of the fitness filter, in the frequency range, we obtain a signal identical to that which would have been obtained in the absence of analog filtering. The transfer function of the digital fitness filter can be calculated from the transfer function of the analog filtering. Converting an analog transfer function to a digital transfer function is conventional for those skilled in the art. This calculation is further simplified by the fact that the working frequency of the digital filter is equal to the control frequency Fs of the elementary circuit (ie of the analog / digital converter), that is to say is equal to the frequency of 'sampling. According to another embodiment, the reshaping is performed within a digital fitness filter having a different working frequency, preferably less than the control frequency Fs, and having a transfer function of which the coefficients result from an approximation of the inverse of the transfer function of the analog filtering performed by the filtering and analog / digital conversion circuit, at least in said desired frequency range.

Ce mode de mise en oeuvre concerne plus particulièrement le cas où le convertisseur analogique/numérique sur-échantillonne le signal intermédiaire filtré. Le sur-échantillonnage permet d'obtenir un signal numérique plus fidèle au signal intermédiaire filtré. Cependant, il n'est pas nécessaire d'utiliser la même fréquence de sur- échantillonnage pour le traitement numérique. Ainsi, il est fréquent d'utiliser une fréquence de travail plus petite que la fréquence d'échantillonnage. Dans ce cas, le calcul de l'équivalent numérique de la fonction de transfert inverse du filtrage analogique se fait de manière différente et peut en particulier être calculé plus facilement par approximation dans la plage fréquentielle désirée. Plus précisément, la détermination des coefficients comporte avantageusement une sélection de fréquences de référence choisies dans ladite plage fréquentielle désirée et, pour chacune de ces fréquences de référence, une minimisation de l'écart entre la valeur correspondante de la fonction de transfert inverse du filtrage analogique et la valeur correspondante de la fonction de transfert du filtre de remise en forme. En d'autres termes, la fonction de transfert du filtre de remise en forme est calculée dans cet exemple en considérant un nombre fini de fréquences choisies dans la plage fréquentielle désirée et pour lesquelles on minimise l'écart entre la valeur réelle de la fonction de transfert de filtre de remise en forme et la valeur souhaitée égale à l'inverse de la fonction de transfert du filtrage analogique.  This embodiment is more particularly concerned with the case where the analog / digital converter upsamples the filtered intermediate signal. Over-sampling makes it possible to obtain a digital signal that is more faithful to the filtered intermediate signal. However, it is not necessary to use the same oversampling frequency for digital processing. Thus, it is common to use a working frequency smaller than the sampling frequency. In this case, the calculation of the digital equivalent of the inverse transfer function of the analog filtering is different and can in particular be calculated more easily by approximation in the desired frequency range. More precisely, the determination of the coefficients advantageously comprises a selection of selected reference frequencies in said desired frequency range and, for each of these reference frequencies, a minimization of the difference between the corresponding value of the inverse transfer function of the analog filtering. and the corresponding value of the transfer function of the fitness filter. In other words, the transfer function of the fitness filter is calculated in this example by considering a finite number of frequencies selected in the desired frequency range and for which the difference between the actual value of the function of the transfer of fitness filter and the desired value equal to the inverse of the transfer function of the analog filtering.

Préférentiellement, les fréquences de références sont choisies de manière uniforme dans la plage fréquentielle désirée. Le choix uniforme des fréquences de référence permet d'obtenir une approximation correcte de la fonction de transfert inverse du filtrage analogique par la fonction de transfert du filtre de remise en forme sur toute la largeur de la plage fréquentielle désirée. La fonction de transfert du filtre de remise en forme est par exemple du type à réponse impulsionnelle finie. La fonction de transfert peut alors s'écrire sous une forme polynomiale dont seuls les coefficients sont à déterminer. En particulier, des méthodes de minimisation d'écart permettent de déterminer les coefficients pour ce type de filtre. Préférentiellement, on effectue la remise en forme et le filtrage numérique final au sein d'un même filtre dont la fonction de transfert, au moins dans la plage fréquentielle désirée, est égale au produit de la fonction de transfert du filtre de remise en forme par la fonction de transfert du filtre numérique final. Ce mode de mise en oeuvre peut être appliqué que la fréquence de travail du filtre soit égale ou différente de la fréquence de commande Fs. Ce mode de mise en oeuvre permet d'effectuer l'étape de remise en forme et l'étape de filtrage numérique final en même temps. Cela permet d'éviter l'obtention d'un signal numérique avec un grand nombre de bits entre le filtre de remise en forme et le filtrage numérique final, en raison de la remise en forme du signal même en- dehors de la plage fréquentielle désirée. I1 suffit pour cela de multiplier les deux fonctions de transfert pour n'en obtenirqu'une. Le signal obtenu à la sortie du filtre reste le même mais la réalisation du dispositif s'en trouve simplifiée. Selon un autre aspect, il est proposé un dispositif de traitement d'un signal incident, comprenant un circuit de filtrage et de conversion analogique/numérique (CFCANI) d'un signal intermédiaire tiré du signal incident, comprenant : -au moins une entrée en courant pour recevoir le signal intermédiaire ; -plusieurs sorties (SIl, SI2, SI3) ; - des moyens capacitifs d'entrée (MCEI) connectés à l'entrée ; - plusieurs circuits élémentaires (CIl, Cl2, CI3) configurables de conversion par approximations successives connectés chacun entre l'entrée et une des sorties (SIl, SI2, SI3) et comprenant chacun un groupe de condensateurs élémentaires commutés ; chaque circuit élémentaire (CIl, Cl2, CI3) possédant un état de filtrage dans lequel le groupe de condensateurs élémentaires est relié aux moyens capacitifs d'entrée, plusieurs états distincts de conversion analogique/numérique, et un état de référence dans lequel le groupe de condensateurs élémentaires commutés présente une charge capacitive de référence, lesdites sorties étant aptes à délivrer chacune successivement un échantillon de plusieurs bits d'un signal numérique de sortie correspondant au signal intermédiaire filtré.  Preferably, the reference frequencies are chosen uniformly in the desired frequency range. The uniform choice of reference frequencies makes it possible to obtain a correct approximation of the inverse transfer function of the analog filtering by the transfer function of the fitness filter over the entire width of the desired frequency range. The transfer function of the fitness filter is for example of the finite impulse response type. The transfer function can then be written in a polynomial form whose only coefficients are to be determined. In particular, deviation minimization methods make it possible to determine the coefficients for this type of filter. Preferably, the reshaping and the final digital filtering are carried out within the same filter whose transfer function, at least in the desired frequency range, is equal to the product of the transfer function of the fitness filter by the transfer function of the final digital filter. This mode of implementation can be applied if the working frequency of the filter is equal to or different from the control frequency Fs. This implementation mode makes it possible to perform the fitness step and the final digital filtering step at the same time. This makes it possible to avoid obtaining a digital signal with a large number of bits between the fitness filter and the final digital filtering, because of the reshaping of the signal even outside the desired frequency range. . To do this, it suffices to multiply the two transfer functions to obtain only one. The signal obtained at the output of the filter remains the same but the realization of the device is simplified. In another aspect, there is provided a device for processing an incident signal, comprising a filter and analog-to-digital conversion circuit (CFCANI) of an intermediate signal derived from the incident signal, comprising: at least one input into current to receive the intermediate signal; -several outputs (SIl, SI2, SI3); capacitive input means (MCEI) connected to the input; a plurality of configurable successive approximation circuits (CI1, C1, CI3) each connected between the input and one of the outputs (SI1, SI2, SI3) and each comprising a group of switched elementary capacitors; each elementary circuit (CI1, Cl2, CI3) having a filter state in which the group of elementary capacitors is connected to the capacitive input means, a plurality of distinct analog / digital conversion states, and a reference state in which the group of capacitors switched elementary capacitors has a reference capacitive load, said outputs being adapted to successively output a sample of several bits of a digital output signal corresponding to the filtered intermediate signal.

Le dispositif comprend en outre de préférence des moyens de commande aptes à placer successivement et cycliquement, chaque circuit élémentaire dans l'état de filtrage, puis dans les états successifs de conversion analogique/numérique, puis dans l'état de référence. De préférence, les sorties (SIl, SI2, SI3) sont aptes à délivrer chacune, à une fréquence de délivrance fd, un échantillon de plusieurs bits du signal numérique de sortie, et les moyens de commande sont aptes à placer, à une fréquence de commande Fs égale au moins au produit du nombre de circuits élémentaires par la fréquence de délivrance fd et avec un décalage temporel de 1/Fs entre deux circuits élémentaires consécutifs, successivement chaque circuit élémentaire (CIl, Cl2, CI3) dans l'état de filtrage, puis dans les états de conversion analogique/numérique afin d'obtenir, successivement à la fréquence Fs, les bits d'un échantillon du signal numérique de sortie à la sortie correspondante (SIl, SI2, SI3), puis dans l'état de référence. De préférence, le circuit de filtrage et de conversion analogique/numérique (CFCANI) comprend : - au moins N+2 sorties (SIl, SI2, SI3) aptes à délivrer chacune, à la fréquence de délivrance fd, un échantillon de N bits du signal numérique de sortie, - au moins N+2 circuits élémentaires connectés chacun entre l'entrée et une des N+2 sorties (SIl, SI2, SI3) et comprenant chacun au moins un groupe de N+l condensateurs élémentaires (CE11, CE12, CE13, CE14, CE21, CE22, CE23, CE24, CE31, CE32, CE33, CE34) commutés montés en parallèle et de N+l interrupteurs configurables (Ill, I12, I13, I14, I21, I22, I23, I24, I31, I32, I33, I34) ainsi qu'un comparateur (COMP1, COMP2, CMOP3) connecté à la sortie correspondante (SIl, SI2, SI3), le groupe de N+l condensateurs élémentaires de chaque circuit élémentaire : - étant relié aux moyens capacitifs d'entrée dans l'état de filtrage dudit circuit élémentaire, -étant connectés entre le comparateur et une première ou une deuxième tension de référence (Vhigh, Vi0) sélectivement dans les N états distincts de conversion analogique/numérique dudit circuit élémentaire, et -présentant une charge capacitive de référence dans l'état de référence dudit circuit élémentaire. Le rapport de la valeur de la capacité des moyens capacitifs d'entrée sur la somme des capacités des N+l condensateurs élémentaires est de préférence supérieur à un seuil choisi en fonction de la largeur de bande du signal analogique. Les valeurs des N+l condensateurs élémentaires de chaque circuit élémentaire sont par exemple C/2, C/4,..., C/2N, C/2N. Les moyens capacitifs d'entrée comprennent un condensateur de filtrage et, pour chaque circuit élémentaire, les interrupteurs des N condensateurs élémentaires de valeurs C/2, C/4,..., C/2N-', C/2N possèdent trois états de commutation et l'interrupteur du (N+l)1ème condensateur de valeur C/2N possède deux états de commutation. Les moyens de commandes sont aptes à configurer les interrupteurs d'un circuit élémentaire dans le même état de commutation durant l'état de filtrage du circuit élémentaire, et dans les autres états de commutation durant les N états distincts de conversion analogique/numérique et l'état de référence. Préférentiellement, les moyens capacitifs d'entrée comprennent en outre au moins un condensateur de filtrage supplémentaire. Le dispositif comprend un nombre de sorties supplémentaires et de circuits élémentaires supplémentaires égal au nombre de condensateurs de filtrage supplémentaires, et pour chaque circuit élémentaire, chaque interrupteur possède en outre un nombre supplémentaire d'états de commutation égal au nombre de condensateurs de filtrage supplémentaires. L'état de filtrage de chaque circuit élémentaire comprend différents sous-états de filtrage dans lesquels le groupe des N+l condensateurs élémentaires est respectivement relié aux différents condensateurs de filtrage et les moyens de commandes sont aptes à configurer les interrupteurs du circuit élémentaire de façon à successivement le placer dans chacun des sous-états de filtrage. Dans l'état de référence d'un circuit élémentaire, l'interrupteur du condensateur élémentaire de valeur C/2 dudit circuit élémentaire est configuré de façon à connecter ledit condensateur élémentaire de valeur C/2 à une des deux tensions de référence et les interrupteurs des N autres condensateurs élémentaires sont configurés de façon à connecter lesdits N condensateurs élémentaires à l'autre des deux tensions de référence.  The device preferably further comprises control means capable of successively and cyclically placing each elementary circuit in the filtering state, then in the successive states of analog / digital conversion, and then in the reference state. Preferably, the outputs (SI1, SI2, SI3) are capable of delivering each, at a delivery frequency fd, a sample of several bits of the digital output signal, and the control means are able to place, at a frequency of control Fs equal at least to the product of the number of elementary circuits by the delivery frequency fd and with a time shift of 1 / Fs between two consecutive elementary circuits, successively each elementary circuit (CI1, Cl2, CI3) in the filtering state , then in the analog / digital conversion states in order to obtain, successively at the frequency Fs, the bits of a sample of the digital output signal at the corresponding output (SI1, SI2, SI3), then in the state of reference. Preferably, the filtering and analog / digital conversion circuit (CFCANI) comprises: at least N + 2 outputs (SI1, SI2, SI3) each capable of delivering, at the delivery frequency fd, an N-bit sample of digital output signal, - at least N + 2 elementary circuits each connected between the input and one of the N + 2 outputs (SI1, SI2, SI3) and each comprising at least one group of N + 1 elementary capacitors (CE11, CE12 , CE13, CE14, CE21, CE22, CE23, CE24, CE31, CE32, CE33, CE34) connected in parallel and N + 1 configurable switches (Ill, I12, I13, I14, I21, I22, I23, I24, I31 , I32, I33, I34) and a comparator (COMP1, COMP2, CMOP3) connected to the corresponding output (SI1, SI2, SI3), the group of N + 1 elementary capacitors of each elementary circuit: - being connected to the means capacitive input to the filter state of said elementary circuit, being connected between the comparator and a first or a the second reference voltage (Vhigh, Vi0) selectively in the N distinct states of analog / digital conversion of said elementary circuit, and -presentant a reference capacitive load in the reference state of said elementary circuit. The ratio of the value of the capacitance of the capacitive input means to the sum of the capacitances of the N + 1 elementary capacitors is preferably greater than a threshold chosen as a function of the bandwidth of the analog signal. The values of the N + 1 elementary capacitors of each elementary circuit are for example C / 2, C / 4,..., C / 2N, C / 2N. The capacitive input means comprise a filtering capacitor and, for each elementary circuit, the switches of the N elementary capacitors of values C / 2, C / 4,..., C / 2N-, C / 2N have three states. switching and the switch of the (N + 1) 1st capacitor C / 2N value has two switching states. The control means are able to configure the switches of an elementary circuit in the same switching state during the filtering state of the elementary circuit, and in the other switching states during the N distinct states of analog / digital conversion and the reference state. Preferably, the capacitive input means further comprise at least one additional filtering capacitor. The device comprises a number of additional outputs and additional elementary circuits equal to the number of additional filter capacitors, and for each elementary circuit, each switch further has an additional number of switching states equal to the number of additional filter capacitors. The filtering state of each elementary circuit comprises different filter sub-states in which the group of N + 1 elementary capacitors is respectively connected to the different filtering capacitors and the control means are able to configure the switches of the elementary circuit so as to to successively place it in each of the sub-states of filtering. In the reference state of an elementary circuit, the switch of the elementary capacitor of value C / 2 of said elementary circuit is configured to connect said elementary capacitor of value C / 2 to one of the two reference voltages and the switches other N elementary capacitors are configured to connect said N elementary capacitors to each other of the two reference voltages.

Préférentiellement, le circuit de filtrage et de conversion analogique/numérique comprend une sortie supplémentaire et un circuit élémentaire supplémentaire et chaque circuit élémentaire possède en outre un état de calibration dans lequel le comparateur est relié à deux tensions égales de manière à déterminer et corriger son décalage. Les moyens de commandes sont en outre aptes à configurer les interrupteurs de chaque circuit élémentaire de façon à le placer dans son état de calibration après son état de référence. Le dispositif peut également présenter une architecture différentielle dans laquelle chaque circuit élémentaire comprend un deuxième groupe de N+l condensateurs élémentaires commutés montés en parallèle et de N+l interrupteurs configurables. Dans une application particulière, il est proposé un dispositif de traitement d'un signal incident comprenant : - un étage transconducteur comprenant une entrée pour recevoir le signal incident, - des moyens de transposition de fréquence connectés entre l'étage transconducteur et le condensateur de filtrage comportant : - des moyens de génération aptes à délivrer un signal périodique, - un jeu de commutateurs configurable en réponse à un signal de commande, - des moyens de commande aptes à délivrer le signal de commande à partir du signal périodique pour configurer le jeu de commutateurs de façon à relier une sortie en courant de l'étage transconducteur au condensateur de filtrage et délivrer au condensateur de filtrage un signal en courant et son opposé respectivement au cours des deux demi périodes de chaque période du signal périodique et obtenir ainsi, au niveau du condensateur de filtrage, un signal transposé en fréquence en tant que signal intermédiaire. Le dispositif comprend en outre des moyens d'initialisation aptes à initialiser, lors de l'occurrence de chaque demi période du signal périodique, la tension de la sortie en courant, vue dudit condensateur de filtrage, à une valeur égale à celle de la tension dudit condensateur de filtrage. Selon un mode de réalisation du dispositif, l'étage transconducteur comprend deux sorties en courant aptes à délivrer respectivement deux signaux en courant de signe opposé. Le jeu de commutateurs possède un premier état dans lequel il relie la première sortie en courant au condensateur de filtrage et un deuxième état dans lequel il relie la deuxième sortie en courant au condensateur de filtrage. Les moyens de commande sont aptes à délivrer le signal de commande de façon à configurer ledit jeu de commutateurs dans le premier état durant chaque première demi période du signal périodique et dans le deuxième état durant chaque deuxième demi période du signal périodique. De plus, les moyens d'initialisation sont aptes à : - fixer la tension de la première sortie en courant à la valeur de la tension du condensateur de filtrage au moins à la fin de chaque deuxième demi période du signal périodique, - fixer la tension de la deuxième sortie en courant à la valeur de la tension du condensateur de filtrage au moins à la fin de chaque première demi période du signal périodique. Préférentiellement, les moyens d'initialisation comprennent un jeu supplémentaire de commutateurs configurable en réponse à un signal de commande supplémentaire ainsi que des moyens supplémentaires de commande aptes à délivrer le signal de commande supplémentaire à partir du signal périodique. Le jeu supplémentaire de commutateurs possède un premier état dans lequel il relie le condensateur de filtrage à la deuxième sortie en courant et un deuxième état dans lequel il relie le condensateur de filtrage à la première sortie en courant. Les moyens supplémentaires de commande sont aptes à délivrer le signal de commande supplémentaire de façon à configurer ledit jeu supplémentaire de commutateurs dans le premier état au moins à la fin de chaque première demi période du signal périodique et dans le deuxième état au moins à la fin de chaque deuxième demi période du signal périodique. Les moyens supplémentaires de commande sont par exemple aptes à délivrer le signal de commande supplémentaire de façon à configurer ledit jeu supplémentaire de commutateurs dans respectivement le premier état et le deuxième état durant respectivement toute la première demi période et toute la deuxième demi période du signal périodique.  Preferably, the filtering and analog / digital conversion circuit comprises an additional output and an additional elementary circuit and each elementary circuit also has a calibration state in which the comparator is connected to two equal voltages in order to determine and correct its offset. . The control means are furthermore capable of configuring the switches of each elementary circuit so as to place it in its calibration state after its reference state. The device may also have a differential architecture in which each elementary circuit comprises a second group of N + 1 switched elementary capacitors connected in parallel and N + 1 configurable switches. In a particular application, there is provided a device for processing an incident signal comprising: a transconductor stage comprising an input for receiving the incident signal; frequency translation means connected between the transconductor stage and the filtering capacitor comprising: generation means capable of delivering a periodic signal; a set of switches configurable in response to a control signal; control means able to deliver the control signal from the periodic signal to configure the set of switches so as to connect a current output of the transconductor stage to the filter capacitor and deliver to the filter capacitor a current signal and its opposite respectively during the two half periods of each period of the periodic signal and thus obtain, at the of the filtering capacitor, a signal transposed into frequency as an intermediate signal re. The device further comprises initialization means able to initialize, at the occurrence of each half period of the periodic signal, the voltage of the current output, seen from said filtering capacitor, to a value equal to that of the voltage said filter capacitor. According to one embodiment of the device, the transconductor stage comprises two current outputs capable of respectively delivering two signals of opposite sign current. The set of switches has a first state in which it connects the first current output to the filter capacitor and a second state in which it connects the second current output to the filter capacitor. The control means are adapted to deliver the control signal so as to configure said set of switches in the first state during each first half period of the periodic signal and in the second state during each second half period of the periodic signal. In addition, the initialization means are capable of: setting the voltage of the first current output to the value of the voltage of the filtering capacitor at least at the end of each second half-period of the periodic signal; from the second current output to the value of the voltage of the filter capacitor at least at the end of each first half period of the periodic signal. Preferably, the initialization means comprise an additional set of switches configurable in response to an additional control signal as well as additional control means capable of delivering the additional control signal from the periodic signal. The additional set of switches has a first state in which it connects the filter capacitor to the second current output and a second state in which it connects the filter capacitor to the first current output. The additional control means are capable of delivering the additional control signal so as to configure said additional set of switches in the first state at least at the end of each first half period of the periodic signal and in the second state at least at the end. each second half period of the periodic signal. The additional control means are, for example, capable of delivering the additional control signal so as to configure the said additional set of switches in the first state and the second state respectively during the entire first half period and the second half period of the periodic signal, respectively. .

Selon un autre mode de réalisation, l'étage transconducteur comprend une seule sortie en courant apte à délivrer le signal en courant. Le jeu de commutateurs configurable possède un premier état dans lequel il relie la sortie en courant au condensateur de filtrage, un deuxième état dans lequel il relie, de façon opposée à celle effectuée dans le premier état, la sortie en courant au condensateur de filtrage et un troisième état dans lequel il déconnecte électriquement la sortie en courant du condensateur de filtrage. Les moyens de commande sont aptes à délivrer le signal de commande de façon à configurer ledit jeu de commutateurs dans le premier état durant la première partie de chaque première demi période du signal périodique, dans le deuxième état durant la première partie de chaque deuxième demi période du signal périodique et dans le troisième état durant la deuxième partie de chaque première demi période et deuxième demi période du signal périodique. Les moyens d'initialisation sont aptes à -fixer la tension de la sortie en courant à la valeur opposée de la tension du condensateur de filtrage au moins à la fin de la deuxième partie de chaque première demi période du signal périodique, - fixer la tension de la sortie en courant à la valeur de la tension du condensateur de filtrage au moins à la fin de la deuxième partie de chaque deuxième demi période du signal périodique. Préférentiellement, les moyens d'initialisation comprennent un jeu supplémentaire de commutateurs configurable en réponse à un signal de commande supplémentaire ainsi que des moyens supplémentaires de commande aptes à délivrer le signal de commande supplémentaire à partir du signal périodique. Le jeu supplémentaire de commutateurs possède un premier état dans lequel il relie le condensateur de filtrage à la sortie en courant, un deuxième état dans lequel il relie, de façon opposée à celle effectuée dans le premier état, le condensateur de filtrage à la sortie en courant et un troisième état dans lequel il déconnecte électriquement le condensateur de filtrage de la sortie en courant. Les moyens supplémentaires de commande sont aptes à délivrer le signal de commande supplémentaire de façon à configurer ledit jeu supplémentaire de commutateurs dans le premier état au moins à la fin de la deuxième partie de chaque première demi période du signal périodique, dans le deuxième état au moins à la fin de la deuxième partie de chaque deuxième demi période du signal périodique et dans le troisième état durant la première partie de chaque première et deuxième demi période du signal périodique. Les moyens supplémentaires de commande sont par exemple aptes à délivrer le signal de commande supplémentaire de façon à configurer ledit jeu supplémentaire de commutateurs dans respectivement le premier état et le deuxième état durant toute la deuxième partie de respectivement la première demi période et la deuxième demi période du signal périodique. Préférentiellement, les moyens d'initialisation comprennent en outre un étage amplificateur monté en suiveur entre le condensateur de filtrage et la ou les sorties en courant par l'intermédiaire du jeu supplémentaire de commutateurs. Préférentiellement, le dispositif présente une architecture différentielle.  According to another embodiment, the transconductor stage comprises a single current output able to deliver the current signal. The set of configurable switches has a first state in which it connects the current output to the filter capacitor, a second state in which it connects, in a manner opposite to that performed in the first state, the current output to the filtering capacitor and a third state in which it electrically disconnects the current output of the filter capacitor. The control means are able to deliver the control signal so as to configure said set of switches in the first state during the first part of each first half period of the periodic signal, in the second state during the first part of each second half period. of the periodic signal and in the third state during the second part of each first half period and second half period of the periodic signal. The initialization means are able to set the voltage of the current output to the opposite value of the voltage of the filter capacitor at least at the end of the second part of each first half period of the periodic signal. from the current output to the value of the voltage of the filter capacitor at least at the end of the second part of each second half period of the periodic signal. Preferably, the initialization means comprise an additional set of switches configurable in response to an additional control signal as well as additional control means capable of delivering the additional control signal from the periodic signal. The additional set of switches has a first state in which it connects the filter capacitor to the current output, a second state in which it connects, in a manner opposite to that performed in the first state, the filter capacitor at the output. current and a third state in which it electrically disconnects the filter capacitor from the current output. The additional control means are able to deliver the additional control signal so as to configure said additional set of switches in the first state at least at the end of the second part of each first half period of the periodic signal, in the second state in the second state. less at the end of the second part of each second half period of the periodic signal and in the third state during the first part of each first and second half period of the periodic signal. The additional control means are, for example, capable of delivering the additional control signal so as to configure the said additional set of switches in the first state and the second state respectively during the second part of the first half period and the second half period respectively. of the periodic signal. Preferably, the initialization means furthermore comprise an amplifier stage mounted as a follower between the filtering capacitor and the current output (s) via the additional set of switches. Preferably, the device has a differential architecture.

Dans une autre application particulière, il est proposé un dispositif dans lequel le circuit de filtrage et de conversion analogique/numérique est apte à filtrer le signal intermédiaire de façon à filtrer les composantes fréquentielles situées en dehors d'une plage fréquentielle désirée. Le dispositif comprend en outre des moyens de remise en forme aptes à remettre en forme le signal numérique de sortie dans une forme sensiblement identique à la forme initiale du signal intermédiaire, au moins dans la plage fréquentielle désirée, et des moyens additionnels de filtrage aptes à effectuer un filtrage numérique final du signal numérique remis en forme de façon à filtrer les composantes fréquentielles situées en-dehors de ladite plage fréquentielle désirée. Selon un mode de réalisation, les moyens de remise en forme comportent un filtre numérique de remise en forme ayant une fréquence de travail égale à la fréquence de commande Fs et présentant une fonction de transfert inverse de la fonction de transfert du filtrage analogique effectué par le circuit de filtrage et de conversion analogique/numérique au moins dans ladite plage fréquentielle désirée. Selon un autre mode de réalisation, les moyens de remise en forme comportent un filtre numérique de remise en forme ayant une fréquence de travail différente et de préférence inférieure à la fréquence de commande Fs et présentant une fonction de transfert dont les coefficients résultent d'une approximation de l'inverse de la fonction de transfert du filtrage analogique effectué par le circuit de filtrage et de conversion analogique/numérique au moins dans la plage fréquentielle désirée. Les coefficients sont par exemple déterminés de sorte que pour chaque fréquence prise dans un groupe de fréquences de référence choisies dans ladite plage fréquentielle, l'écart entre la valeur correspondante de la fonction de transfert inverse du filtrage analogique et la valeur correspondante de la fonction de transfert du filtre de remise en forme est minimal. Le filtre de remise en forme est par exemple du type à réponse impulsionnelle finie.  In another particular application, there is provided a device in which the filtering circuit and analog / digital conversion is able to filter the intermediate signal so as to filter the frequency components located outside a desired frequency range. The device further comprises reshaping means capable of reshaping the digital output signal in a form substantially identical to the initial shape of the intermediate signal, at least in the desired frequency range, and additional filtering means suitable for performing a final digital filtering of the digital signal reformatted so as to filter the frequency components located outside said desired frequency range. According to one embodiment, the reshaping means comprise a digital fitness filter having a working frequency equal to the control frequency Fs and having a reverse transfer function of the transfer function of the analog filtering effected by the filter circuit and converting analog / digital at least in said desired frequency range. According to another embodiment, the reshaping means comprise a digital fitness filter having a different working frequency and preferably less than the control frequency Fs and having a transfer function whose coefficients result from a approximation of the inverse of the transfer function of the analog filtering performed by the filtering circuit and of the analog / digital conversion at least in the desired frequency range. The coefficients are for example determined so that for each frequency taken in a reference frequency group selected in said frequency range, the difference between the corresponding value of the inverse transfer function of the analog filtering and the corresponding value of the function of Transfer of the fitness filter is minimal. The fitness filter is for example of the finite impulse response type.

Préférentiellement, les moyens de remise en forme et les moyens additionnels de filtrage numérique comportent un même filtre dont la fonction de transfert est égale au produit de la fonction de transfert du filtre de remise en forme par la fonction de transfert du filtre numérique final. Le dispositif peut être réalisé sous la forme d'un circuit intégré. Selon un autre aspect, il est proposé un récepteur de signal radio-fréquence comprenant un dispositif de traitement d'un signal radiofréquence tel que défini précédemment. D'autres avantages et caractéristiques apparaîtront à l'examen de la description détaillée de modes de mise en oeuvre et de réalisation, nullement limitatifs, et des dessins annexés sur lesquels : - la figure 1 est un schéma synoptique de la structure interne d'un mode de réalisation d'un dispositif ; - la figure 2 représente un mode de réalisation d'un circuit de filtrage et de conversion analogique/numérique ; - les figures 3 à 9 représentent différents états de configuration du circuit de filtrage et de conversion analogique/numérique de la figure 2 ; et - les figures 10 à 24 illustrent schématiquement d'autres modes de réalisation et de mise en oeuvre. Sur la figure 1, la référence REC désigne un récepteur d'un signal radio-fréquence par exemple un téléphone mobile cellulaire. Le récepteur REC comprend une antenne ANT captant le signal incident, un étage ETA de traitement analogique du signal et un étage ETN de traitement numérique du signal. L'étage ETA de traitement analogique et l'étage ETN de traitement numérique sont séparés par un circuit de filtrage et de conversion analogique/numérique CFCANI et CFCANQ.  Preferably, the reshaping means and the additional digital filtering means comprise a same filter whose transfer function is equal to the product of the transfer function of the fitness filter by the transfer function of the final digital filter. The device can be realized in the form of an integrated circuit. In another aspect, there is provided a radio frequency signal receiver comprising a device for processing a radio frequency signal as defined above. Other advantages and characteristics will appear on examining the detailed description of embodiments and embodiments, in no way limiting, and the accompanying drawings, in which: FIG. 1 is a block diagram of the internal structure of a embodiment of a device; FIG. 2 represents an embodiment of a filtering and analog / digital conversion circuit; FIGS. 3 to 9 represent different configuration states of the filtering and analog / digital conversion circuit of FIG. 2; and - Figures 10 to 24 schematically illustrate other embodiments and implementation. In FIG. 1, the reference REC denotes a receiver of a radio frequency signal, for example a cellular mobile telephone. The REC receiver comprises an ANT antenna picking up the incident signal, an ETA analog signal processing stage and a digital signal processing stage ETN. The ETA analogue processing stage and the digital processing ETN stage are separated by a CFCANI and CFCANQ filtering and conversion circuit.

On considère que le signal incident capté par l'antenne ANT comprend, par exemple, plusieurs canaux fréquentiels présentant chacun une fréquence centrale propre à chaque canal et une largeur identique qu'on appellera plage fréquentielle .  It is considered that the incident signal picked up by the antenna ANT comprises, for example, several frequency channels each having a central frequency specific to each channel and an identical width which will be called frequency range.

L'étage ETA de traitement analogique comporte en tête un étage amplificateur faible bruit LNAI, LNAQ connecté à l'antenne ANT. Cet étage amplificateur LNAI, LNAQ est suivi d'un étage de transposition de fréquence MTRI, MTRQ. Chaque étage de transposition de fréquence MTRI, MTRQ reçoit le signal issu de l'étage amplificateur LNAI, LNAQ et délivre ici un signal transposé en bande de base, qu'on appellera signal intermédiaire, à partir d'un signal de transposition. Les signaux de transposition sont mutuellement déphasés de 90 entre les deux étages de transposition MTRI, MTRQ. Le signal de transposition a une fréquence égale à la fréquence centrale du canal désiré. En conséquence, le signal intermédiaire se retrouve avec une fréquence centrale égale ou environ égale à la fréquence nulle. En d'autres termes, on obtient en sortie des deux étage de transposition MTRI et MTRQ, sur les deux voies de traitement I et Q, deux signaux analogiques en quadrature, en bande de base, c'est-à-dire présentant le signal utile centré autour de la fréquence nulle. Dans la suite du texte, on ne décrira maintenant que l'une des deux voies de traitement, par exemple la voix I, étant bien entendu que la voie Q présente une structure analogue. A la sortie du mélangeur MTRI, est disposé le circuit de filtrage et de conversion analogique/numérique CFCANI. Le circuit CFCANI permet d'une part de filtrer les canaux adjacents au signal utile, c'est-à-dire les canaux situés au-delà de la plage fréquentielle du canal désiré et centré sur la fréquence nulle, et d'autre part de convertir le signal intermédiaire filtré en signal numérique de sortie. Le signal numérique de sortie est alors traité dans un étage numérique ETN de structure classique et connue en soi et comportant notamment un bloc BTDS de traitement et de démodulation du signal. Le bloc BTDS reçoit également un signal de la voie Q et peut alors effectuer les traitements classiques de décodage de canal, notamment la démodulation, et de source. Le bloc BTDS peut être réalisé de façon logicielle au sein d'un processeur.  The analog processing stage ETA comprises a LNAI low noise amplifier stage LNAQ connected to the antenna ANT. This LNAI amplifier stage, LNAQ is followed by a frequency transposition stage MTRI, MTRQ. Each frequency transposition stage MTRI, MTRQ receives the signal from the amplifier stage LNAI, LNAQ and here delivers a baseband transposed signal, which will be called an intermediate signal, from a transposition signal. The transposition signals are mutually out of phase by 90 between the two transposition stages MTRI, MTRQ. The transposition signal has a frequency equal to the center frequency of the desired channel. As a result, the intermediate signal is found with a center frequency equal to or approximately equal to the zero frequency. In other words, at the output of the two transposition stage MTRI and MTRQ, on the two processing channels I and Q, two analog signals in quadrature, in baseband, that is to say presenting the signal, are obtained. useful centered around zero frequency. In the rest of the text, we will now describe only one of the two processing channels, for example the voice I, it being understood that the channel Q has a similar structure. At the output of the MTRI mixer, the CFCANI filter and analog / digital conversion circuit is arranged. The CFCANI circuit makes it possible, on the one hand, to filter the channels adjacent to the wanted signal, that is to say the channels located beyond the frequency range of the desired channel and centered on the zero frequency, and on the other hand to convert the filtered intermediate signal into an output digital signal. The digital output signal is then processed in a digital stage ETN of conventional structure and known per se and including a BTDS block for processing and demodulation of the signal. The BTDS block also receives a signal from the Q channel and can then perform the standard channel decoding, including demodulation, and source processing. The BTDS block can be realized in a software way within a processor.

La figure 2 représente un mode de réalisation du circuit de filtrage et de conversion analogique numérique CFCANI, en architecture différentielle. I1 va de soi que ce mode de réalisation n'est pas limité à une architecture différentielle, et l'homme du métier saura aisément adapter la description qui suit à une architecture non différentielle. Dans ce mode de réalisation, le circuit CFCANI comprend des moyens capacitifs d'entrée MCEI comportant deux condensateurs de filtrage CIIRi et CJJR2. Les condensateurs de filtrage CIIRi et CJJR2 sont des condensateurs dits condensateurs mémoires dont la capacité est élevée et n'est pas remise à zéro. I1 comprend également des circuits élémentaires permettant, d'une part, de filtrer le signal intermédiaire avec les moyens capacitifs d'entrée MCEI et, d'autre part, de convertir par approximations successives le signal intermédiaire filtré de manière à délivrer des échantillons de N bits d'un signal numérique de sortie. Compte tenu du nombre (2) de condensateurs de filtrage et du fait que le circuit CFCANI possède en outre un état de calibration, du reste optionnel, (comme on le verra plus en détails ci-après), le circuit CFCANI comporte N+4 circuits élémentaires.  FIG. 2 represents an embodiment of the filtering circuit and digital analog conversion CFCANI, in differential architecture. It goes without saying that this embodiment is not limited to a differential architecture, and the person skilled in the art will easily adapt the description which follows to a non-differential architecture. In this embodiment, the CFCANI circuit comprises capacitive MCEI input means comprising two filter capacitors CIIRi and CJJR2. The filter capacitors CIIRi and CJJR2 are so-called capacitor capacitors whose capacitance is high and is not reset. It also comprises elementary circuits making it possible, on the one hand, to filter the intermediate signal with the MCEI input capacitive means and, on the other hand, to successively convert the filtered intermediate signal so as to deliver N samples. bits of a digital output signal. Considering the number (2) of filter capacitors and the fact that the CFCANI circuit also has a calibration state, optional (as will be seen in more detail below), the CFCANI circuit has N + 4 elementary circuits.

Dans l'exemple décrit ici, N est pris égal à 3. Le circuit CFCANI comprend ainsi 7 circuits élémentaires dont quatre n'ont pas été représentés par soucis de simplification. Les circuits élémentaires CIl, Cl2, CI3 comprennent chacun un comparateur COMP1, COMP2, COMP3 présentant chacun une borne positive et une borne négative.  In the example described here, N is equal to 3. The CFCANI circuit thus comprises 7 elementary circuits, four of which have not been represented for the sake of simplification. The elementary circuits CI1, Cl2, CI3 each comprise a comparator COMP1, COMP2, COMP3 each having a positive terminal and a negative terminal.

Les circuits élémentaires CIl, Cl2, CI3 comprennent également une sortie SI1, SI2, SI3 délivrant chacune, à la fréquence fd, des échantillons de 3 bits du signal numérique de sortie. I1 est également prévu deux tensions de référence Vhigh et VioW. Les tensions Vhigh et VioW sont choisies de préférence de manière à ce que leur moyenne (Vhigh+VioW)/2 soit la tension de travail autour de laquelle on souhaite que les moyens capacitifs d'entrée MCEI fonctionnent et de manière à ce que leur différence (Vhigh-Vlow) corresponde à peu près à l'amplitude de variation du signal intermédiaire.  The elementary circuits CI1, C1, CI3 also include an output SI1, SI2, SI3 each delivering, at the frequency fd, 3-bit samples of the digital output signal. Two Vhigh and VioW reference voltages are also provided. The Vhigh and VioW voltages are preferably chosen so that their average (Vhigh + VioW) / 2 is the working voltage around which it is desired that the MCEI capacitive input means operate and that their difference (Vhigh-Vlow) corresponds approximately to the amplitude of variation of the intermediate signal.

Le circuit élémentaire CIl comprend deux groupes de 4 interrupteurs Ill, I12, I13, I14, Ill', I12', I13', I14' et de 4 condensateurs élémentaires CE11, CE12, CE13, CE14, CEll', CE12', CE13', CE14' de valeur respective C/2, C/4, C/8, C/8, C/2, C/4, C/8, C/8. Un premier groupe de condensateurs élémentaires comprend les condensateurs élémentaires CE11, CE12, CE13, CE14 et les interrupteurs Ill, I12, I13, I14. Chaque condensateur élémentaire CE11, CE12, CE13, CE14 comprend une première borne qui est reliée à la borne positive du comparateur COMP1, et une deuxième borne qui est reliée respectivement à un interrupteur Ill, I12, I13, I14. Un deuxième groupe de condensateurs élémentaires comprend les condensateurs élémentaires CEll', CE12', CE13', CE14' et les interrupteurs Ill', I12', I13', I14'. Chaque condensateur élémentaire CE11', CE12', CE13', CE14' comprend une première borne qui est reliée à la borne négative du comparateur COMP1, et une deuxième borne qui est reliée respectivement à un interrupteur Ill', I12', I13', I14'. Les interrupteurs Ill, I12, I13, Ill', I12', I13' comprennent quatre états de commutation et les interrupteurs I14 et I14' comprennent trois états de commutation. Le circuit CIl comprend également un interrupteur supplémentaire Il5 reliant les entrées du comparateur COMP1 à une tension de masse VM. Le circuit élémentaire Cl2 comprend deux groupes de 4 interrupteurs I21, I22, I23, I24, I21', I22', I23', I24' et de 4 condensateurs élémentaires CE21, CE22, CE23, CE24, CE21', CE22', CE23', CE24' de valeur respective C/2, C/4, C/8, C/8, C/2, C/4, C/8, C/8. Un premier groupe de condensateurs élémentaires comprend les condensateurs élémentaires CE21, CE22, CE23, CE24 et les interrupteurs I21, I22, I23, I24. Chaque condensateur élémentaire CE21, CE22, CE23, CE24 comprend une première borne qui est reliée à la borne positive du comparateur COMP2, et une deuxième borne qui est reliée respectivement à un interrupteur I21, I22, I23, I24. Un deuxième groupe de condensateurs élémentaires comprend les condensateurs élémentaires CE21', CE22', CE23', CE24' et les interrupteurs I21', I22', I23', I24'. Chaque condensateur élémentaire CE21', CE22', CE23', CE24' comprend une première borne qui est reliée à la borne négative du comparateur COMP2, et une deuxième borne qui est reliée respectivement à un interrupteur I21', I22', I23', I24'. Les interrupteurs I21, I22, I23, I21', I22', I23' comprennent quatre états de commutation et les interrupteurs I24 et I24' comprennent trois états de commutation. Le circuit Cl2 comprend également un interrupteur supplémentaire I25 reliant les entrées du comparateur COMP2 à une tension de masse VM. Le circuit élémentaire CI3 comprend deux groupes de 4 interrupteurs I31, I32, I33, I34, I31', I32', I33', I34' et de 4 condensateurs élémentaires CE31, CE32, CE33, CE34, CE31', CE32', CE33', CE34' de valeur respective C/2, C/4, C/8, C/8, C/2, C/4, C/8, C/8. Un premier groupe de condensateurs élémentaires comprend les condensateurs élémentaires CE31, CE32, CE33, CE34 et les interrupteurs I31, I32, I33, I34. Chaque condensateur élémentaire CE31, CE32, CE33, CE34 comprend une première borne qui est reliée à la borne positive du comparateur COMP3, et une deuxième borne qui est reliée respectivement à un interrupteur I31, I32, I33, I34. Un deuxième groupe de condensateurs élémentaires comprend les condensateurs élémentaires CE31', CE32', CE33', CE34' et les interrupteurs I31', I32', I33', I34'. Chaque condensateur élémentaire CE31', CE32', CE33', CE34' comprend une première borne qui est reliée à la borne négative du comparateur COMP3, et une deuxième borne qui est reliée respectivement à un interrupteur I31', I32', I33', I34'. Les interrupteurs I31, I32, I33, I31', I32', I33' comprennent quatre états de commutation et les interrupteurs I34 et I34' comprennent trois états de commutation. Le circuit CI3 comprend également un interrupteur supplémentaire I35 reliant les entrées du comparateur COMP3 à une tension de masse VM.  The elementary circuit CI1 comprises two groups of 4 switches Ill, I12, I13, I14, Ill ', I12', I13 ', I14' and of 4 elementary capacitors CE11, CE12, CE13, CE14, CE11 ', CE12', CE13 ' , CE14 'of respective values C / 2, C / 4, C / 8, C / 8, C / 2, C / 4, C / 8, C / 8. A first group of elementary capacitors comprises the elementary capacitors CE11, CE12, CE13, CE14 and the switches Ill, I12, I13, I14. Each elementary capacitor CE11, CE12, CE13, CE14 comprises a first terminal which is connected to the positive terminal of the comparator COMP1, and a second terminal which is respectively connected to a switch Ill, I12, I13, I14. A second group of elementary capacitors comprises the elementary capacitors CE11 ', CE12', CE13 ', CE14' and the switches Ill ', I12', I13 ', I14'. Each elementary capacitor CE11 ', CE12', CE13 ', CE14' comprises a first terminal which is connected to the negative terminal of the comparator COMP1, and a second terminal which is respectively connected to a switch Ill ', I12', I13 ', I14 . The switches Ill, I12, I13, Ill ', I12', I13 'comprise four switching states and the switches I14 and I14' comprise three switching states. The circuit CI1 also comprises an additional switch Il5 connecting the inputs of the comparator COMP1 to a ground voltage VM. The elementary circuit Cl2 comprises two groups of 4 switches I21, I22, I23, I24, I21 ', I22', I23 ', I24' and four elementary capacitors CE21, CE22, CE23, CE24, CE21 ', CE22', CE23 '. , CE24 'of respective values C / 2, C / 4, C / 8, C / 8, C / 2, C / 4, C / 8, C / 8. A first group of elementary capacitors comprises the elementary capacitors CE21, CE22, CE23, CE24 and the switches I21, I22, I23, I24. Each elementary capacitor CE21, CE22, CE23, CE24 comprises a first terminal which is connected to the positive terminal of the comparator COMP2, and a second terminal which is respectively connected to a switch I21, I22, I23, I24. A second group of elementary capacitors comprises the elementary capacitors CE21 ', CE22', CE23 ', CE24' and the switches I21 ', I22', I23 ', I24'. Each elementary capacitor CE21 ', CE22', CE23 ', CE24' comprises a first terminal which is connected to the negative terminal of the comparator COMP2, and a second terminal which is respectively connected to a switch I21 ', I22', I23 ', I24 . The switches I21, I22, I23, I21 ', I22', I23 'comprise four switching states and the switches I24 and I24' comprise three switching states. The circuit Cl2 also comprises an additional switch I25 connecting the inputs of the comparator COMP2 to a ground voltage VM. The elementary circuit CI3 comprises two groups of 4 switches I31, I32, I33, I34, I31 ', I32', I33 ', I34' and of 4 elementary capacitors CE31, CE32, CE33, CE34, CE31 ', CE32', CE33 ' , CE34 'of respective values C / 2, C / 4, C / 8, C / 8, C / 2, C / 4, C / 8, C / 8. A first group of elementary capacitors comprises the elementary capacitors CE31, CE32, CE33, CE34 and the switches I31, I32, I33, I34. Each elementary capacitor CE31, CE32, CE33, CE34 comprises a first terminal which is connected to the positive terminal of the comparator COMP3, and a second terminal which is respectively connected to a switch I31, I32, I33, I34. A second group of elementary capacitors comprises the elementary capacitors CE31 ', CE32', CE33 ', CE34' and the switches I31 ', I32', I33 ', I34'. Each elementary capacitor CE31 ', CE32', CE33 ', CE34' comprises a first terminal which is connected to the negative terminal of the comparator COMP3, and a second terminal which is respectively connected to a switch I31 ', I32', I33 ', I34 . The switches I31, I32, I33, I31 ', I32', I33 'comprise four switching states and the switches I34 and I34' comprise three switching states. The circuit CI3 also comprises an additional switch I35 connecting the inputs of the comparator COMP3 to a ground voltage VM.

On considère qu'avant le premier état de configuration de chaque circuit élémentaire, celui-ci est dans son mode commun, c'est-à-dire que le potentiel des bornes du comparateur est égal à VM, et que le potentiel de la deuxième borne de chaque condensateur élémentaire est égal à (Vh,gh+Vlow)/2.  Before the first configuration state of each elementary circuit, it is considered that it is in its common mode, that is to say that the potential of the comparator terminals is equal to VM, and that the potential of the second The terminal of each elementary capacitor is equal to (Vh, gh + Vlow) / 2.

La figure 3 représente le premier état de configuration du circuit élémentaire CIl qui marque le début d'un cycle de filtrage et de conversion d'un échantillon du signal intermédiaire. Dans ce premier état de configuration, les interrupteurs Ill, I12, I13, I14 du premier groupe de condensateurs élémentaires sont configurés dans un même premier état de commutation dans lequel ils relient la deuxième borne de chaque condensateur élémentaire CE11, CE12, CE13, CE14 à l'entrée en courant du circuit CFCANI ainsi qu'au condensateur de filtrage CIIR1 relié à l'entrée en courant. La configuration du deuxième groupe de condensateurs élémentaires est similaire à celle du premier groupe. De plus, l'interrupteur I15 relie les deux bornes du comparateur COMP1, et donc la première borne de chaque condensateur élémentaire du premier et du deuxième groupe de condensateurs élémentaires, à la tension de masse VM. Le circuit élémentaire CIl est placé alors dans son premier sous-état de filtrage au cours duquel le signal intermédiaire est intégré et échantillonné dans le premier et le deuxième groupe de condensateurs élémentaires durant une durée 1/Fs. La fréquence de commande Fs du circuit CFCANI définit donc la fréquence d'échantillonnage.  FIG. 3 represents the first configuration state of the elementary circuit CI1 which marks the beginning of a filtering and conversion cycle of a sample of the intermediate signal. In this first configuration state, the switches Ill, I12, I13, I14 of the first group of elementary capacitors are configured in the same first switching state in which they connect the second terminal of each elementary capacitor CE11, CE12, CE13, CE14 to the current input of the CFCANI circuit and the filter capacitor CIIR1 connected to the current input. The configuration of the second group of elementary capacitors is similar to that of the first group. In addition, the switch I15 connects the two terminals of the comparator COMP1, and therefore the first terminal of each elementary capacitor of the first and second group of elementary capacitors, to the ground voltage VM. The elementary circuit CI1 is then placed in its first filter sub-state in which the intermediate signal is integrated and sampled in the first and the second group of elementary capacitors for a duration 1 / Fs. The control frequency Fs of the CFCANI circuit therefore defines the sampling frequency.

Ce premier sous-état de filtrage réalise d'une part un filtrage anti-repliement (en anglais : anti-alias) grâce à l'intégration du signal dans les condensateurs élémentaires durant une durée 1/Fs. D'autre part, ce premier sous-état de filtrage réalise également un filtrage à réponse impulsionnelle infinie IIR (en anglais : infinite impulse response) grâceau condensateur de filtrage CIIR1 qui moyenne le signal intermédiaire. Le condensateur de filtrage CIIR1 permet de moyenner le signal intermédiaire sur une durée supérieure à 1/Fs car le condensateur n'est pas remis à zéro. On obtient alors un filtrage passe-bas de fonction de transfert : Cü (C+CHR1 ûCzzxi z ) C La figure 4 représente le deuxième sous-état de filtrage du circuit élémentaire CIl. Dans ce deuxième sous-état de filtrage, les interrupteurs Ill, I12, I13, I14 du premier groupe de condensateurs élémentaires sont configurés dans un même deuxième état de commutation dans lequel ils relient la deuxième borne de chaque condensateur élémentaire CE11, CE12, CE13, CE14 au condensateur de filtrage supplémentaire CIIR2. La configuration du deuxième groupe de condensateurs élémentaires est similaire à celle du premier groupe. De plus, l'interrupteur I15 relie toujours les deux bornes du comparateur COMP1, et donc la première borne de chaque condensateur élémentaire du premier et du deuxième groupe de condensateurs élémentaires, à la tension de masse VM. Ce deuxième sous-état de filtrage réalise un deuxième ordre de filtrage à réponse impulsionnelle infinie IIR grâce au condensateur de filtrage supplémentaire CIIR2 qui moyenne le signal auparavant moyenné par le condensateur de filtrage CIIR1. On obtient alors un filtrage passe-bas total de fonction de transfert : C2 (C+Czzxi -CHR1.z ).(C+CHR2 -CHR2.z ) Durant les deux sous-états de filtrage du circuit élémentaire CIl, le potentiel des premières bornes des condensateurs élémentaires reste égal à VM, tandis que le potentiel des deuxièmes bornes des condensateurs élémentaires varient autour de (Vh,gh+Vlow)/2 en fonction du signal intermédiaire filtré. Ainsi, si le signal intermédiaire filtré est positif, alors le potentiel des deuxièmes bornes du premier groupe de condensateurs élémentaires devient supérieur à (Vh,gh+V1ow)/2, par exemple ((Vhigh+Vlow)/2)+dV, tandis que le potentiel des deuxièmes bornes du deuxième groupe de condensateurs élémentaires devient inférieur à (Vhigh+Vlow)/2, par exemple ((Vhigh+Vlow)/2)-dV. Dans le même temps, le deuxième circuit élémentaire Cl2 est placé dans son premier sous-état de filtrage afin de traiter l'échantillon de signal intermédiaire arrivant durant le deuxième sous-état de filtrage du circuit élémentaire CI1. La figure 5 représente le premier état de conversion analogique/numérique du circuit élémentaire CIl. Dans ce premier état de conversion, l'interrupteur I15 est ouvert ; pour le premier groupe de condensateurs élémentaires, l'interrupteur Il relie la deuxième borne du condensateur élémentaire CE11 (de capacité C/2) à la tension de référence Vhigh et les interrupteurs I2, I3 et I4 relient la deuxième borne des condensateurs élémentaires CE12, CE13 et CE14 (de capacité : C/4+C/8+C/8=C/2) à la tension de référence VIoW ; pour le deuxième groupe de condensateurs élémentaires, l'interrupteur Il' relie la deuxième borne du condensateur élémentaire CE11' (de capacité C/2) à la tension de référence VIoW et les interrupteurs I2', I3' et I4' relient la deuxième borne des condensateurs élémentaires CE12', CE13' et CE14' (de capacité : C/4+C/8+C/8=C/2) à la tension de référence Vhigh. De cette façon, chaque groupe de condensateurs élémentaires se comporte comme si les deuxièmes bornes des condensateurs élémentaires avaient toutes été reliées à une tension égale à (Vh,gh+Vlow)/2.  This first sub-state filtering performs on the one hand anti-aliasing filtering (in English: anti-alias) through the integration of the signal in the elementary capacitors for a duration 1 / Fs. On the other hand, this first filter sub-state also performs an infinite impulse response filter IIR (in English: infinite impulse response) filter filter capacitor CIIR1 which averages the intermediate signal. The filter capacitor CIIR1 makes it possible to average the intermediate signal over a duration greater than 1 / Fs because the capacitor is not reset. A transfer function low pass filtering is then obtained: Cü (C + CHR1 ûCzzxi z) C FIG. 4 represents the second filter sub-state of the elementary circuit CI1. In this second sub-state of filtering, the switches Ill, I12, I13, I14 of the first group of elementary capacitors are configured in the same second switching state in which they connect the second terminal of each elementary capacitor CE11, CE12, CE13, CE14 to the additional filter capacitor CIIR2. The configuration of the second group of elementary capacitors is similar to that of the first group. In addition, the switch I15 always connects the two terminals of the comparator COMP1, and therefore the first terminal of each elementary capacitor of the first and second group of elementary capacitors, to the ground voltage VM. This second filter sub-state performs a second infinite impulse response filtering command IIR with the additional filtering capacitor CIIR2 which averages the signal previously averaged by the filtering capacitor CIIR1. We then obtain a total low-pass transfer function filtering: C2 (C + Czzxi -CHR1.z). (C + CHR2 -CHR2.z) During the two filtering sub-states of the elementary circuit CI1, the potential of The first terminals of the elementary capacitors remain equal to VM, while the potential of the second terminals of the elementary capacitors vary around (Vh, gh + Vlow) / 2 as a function of the filtered intermediate signal. Thus, if the filtered intermediate signal is positive, then the potential of the second terminals of the first group of elementary capacitors becomes greater than (Vh, gh + V1ow) / 2, for example ((Vhigh + Vlow) / 2) + dV, while that the potential of the second terminals of the second group of elementary capacitors becomes less than (Vhigh + Vlow) / 2, for example ((Vhigh + Vlow) / 2) -dV. At the same time, the second elementary circuit C1 2 is placed in its first filter sub-state in order to process the intermediate signal sample arriving during the second filter sub-state of the elementary circuit CI1. FIG. 5 represents the first state of analog / digital conversion of the elementary circuit CI1. In this first conversion state, the switch I15 is open; for the first group of elementary capacitors, the switch 11 connects the second terminal of the elementary capacitor CE11 (capacitance C / 2) to the reference voltage Vhigh and the switches I2, I3 and I4 connect the second terminal of the elementary capacitors CE12, CE13 and CE14 (of capacity: C / 4 + C / 8 + C / 8 = C / 2) at the reference voltage VIoW; for the second group of elementary capacitors, the switch Il 'connects the second terminal of the elementary capacitor CE11' (capacitance C / 2) to the reference voltage VIoW and the switches I2 ', I3' and I4 'connect the second terminal elementary capacitors CE12 ', CE13' and CE14 '(capacitance: C / 4 + C / 8 + C / 8 = C / 2) at the reference voltage Vhigh. In this way, each group of elementary capacitors behaves as if the second terminals of the elementary capacitors had all been connected to a voltage equal to (Vh, gh + Vlow) / 2.

Les variations de potentiel autour de (Vh,gh+Vlow)/2 qui sont apparues au niveau des deuxièmes bornes des condensateurs élémentaires pendant les sous-états de filtrage deviennent alors des variations de potentiel, de signe opposé, autour de VM au niveau des premières bornes des condensateurs élémentaires, c'est-à-dire aux niveau des bornes du comparateur COMP1. Ainsi, si le signal intermédiaire filtré est positif, alors le potentiel de la borne positive (respectivement négative) du comparateur COMP1 devient égale à VMûdV (respectivement VM+dV), et la sortie SI1 du comparateur COMP1 est négative.  The potential variations around (Vh, gh + Vlow) / 2 that appeared at the second terminals of the elementary capacitors during the filter sub-states then become potential variations, of opposite sign, around VM at the level of the second terminals of the elementary capacitors during the filter sub-states. first terminals of the elementary capacitors, that is to say at the terminals of the comparator COMP1. Thus, if the filtered intermediate signal is positive, then the potential of the positive (respectively negative) terminal of the comparator COMP1 becomes equal to VMûdV (respectively VM + dV), and the output SI1 of the comparator COMP1 is negative.

On obtient alors le bit de poids fort de l'opposé du signal numérisé, à la sortie SI1 du comparateur COMP1. Si par exemple la sortie SI1 du comparateur COMP1 est positive, alors le bit de poids fort est 1. Si la sortie SI1 est négative, le bit de poids fort est 0. On considère, pour la suite de la description, que le bit de poids fort à la sortie SI1 est : 1. Dans le même temps, le deuxième circuit élémentaire Cl2 est placé dans son deuxième sous-état de filtrage et le troisième circuit élémentaire CI3 est placé dans son premier sous-état de filtrage afin de traiter l'échantillon de signal intermédiaire arrivant durant le deuxième sous-état de filtrage du circuit élémentaire Cl2 et le premier état de conversion du circuit élémentaire CIl. La figure 6 représente le deuxième état de conversion analogique/numérique du circuit élémentaire CIl. Dans ce deuxième état de conversion, les interrupteurs du circuit élémentaire CIl restent dans le même état de commutation que lors du premier état de conversion, sauf les interrupteurs I12 et I12' et éventuellement Ill et Ill' en fonction de la valeur du bit de poids fort.  The most significant bit of the opposite of the digitized signal is then obtained at the output SI1 of the comparator COMP1. If, for example, the output SI1 of the comparator COMP1 is positive, then the most significant bit is 1. If the output SI1 is negative, the most significant bit is 0. It is considered, for the rest of the description, that the bit of most significant at the output SI1 is: 1. At the same time, the second elementary circuit Cl2 is placed in its second sub-state of filtering and the third elementary circuit CI3 is placed in its first sub-state of filtering in order to process the intermediate signal sample arriving during the second filter sub-state of the elementary circuit Cl2 and the first conversion state of the elementary circuit CI1. FIG. 6 represents the second state of analog / digital conversion of the elementary circuit CI1. In this second conversion state, the switches of the elementary circuit CI1 remain in the same switching state as during the first conversion state, except for the switches I12 and I12 'and possibly III and III' as a function of the value of the weight bit. strong.

En effet, lorsque la deuxième borne d'un condensateur élémentaire de valeur C/2N du premier groupe (respectivement deuxième groupe) de condensateurs élémentaires est reliée à la tension de référence Vhigh (respectivement VioW), la tension (Vhigh-VIoW)/2N est soustraite (respectivement additionnée) au niveau de la tension de la borne positive (respectivement négative) du comparateur COMP1. La valeur du bit alors obtenu indique si on recentre la dynamique du convertisseur autour de zéro pour déterminer le bit suivant (cas où le bit obtenu est 0), ou bien si on soustrait une tension supplémentaire pour déterminer le bit suivant (cas où le bit obtenu est 1).  Indeed, when the second terminal of an elementary capacitor of value C / 2N of the first group (respectively second group) of elementary capacitors is connected to the reference voltage Vhigh (respectively VioW), the voltage (Vhigh-VIoW) / 2N is subtracted (respectively added) at the level of the voltage of the positive (respectively negative) terminal of the comparator COMP1. The value of the bit then obtained indicates whether the converter dynamics is centered around zero to determine the next bit (in which case the bit obtained is 0), or else subtracting an additional voltage to determine the next bit (in which case the bit obtained is 1).

Donc, si le bit de poids fort est égal à 0, il faut additionner (respectivement soustraire) (VhighùVIoW)/4 à la borne positive (respectivement négative) du comparateur COMP1 pour recentrer la dynamique du convertisseur. Cela est réalisé en reliant la deuxième borne du condensateur CE11 à la tension de référence VI,, et la deuxième borne du condensateur de capacité inférieure, en l'occurrence le condensateur élémentaire CE12 de valeur C/4, à la tension de référence Vhigh. Le circuit se trouve alors dans une configuration permettant de déterminer le bit suivant.  Thus, if the most significant bit is equal to 0, it is necessary to add (respectively subtract) (Vhigh-ViOo) / 4 to the positive (respectively negative) terminal of the comparator COMP1 in order to refocus the dynamics of the converter. This is done by connecting the second terminal of the capacitor CE11 to the reference voltage VI ,, and the second terminal of the capacitor of lower capacitance, in this case the elementary capacitor CE12 of value C / 4, to the reference voltage Vhigh. The circuit is then in a configuration for determining the next bit.

Dans le cas présent, le bit de poids fort est égal à 1, donc les interrupteurs Ill et Ill' ne changent pas d'état de commutation et l'interrupteur' I12 (respectivement I12') relie la deuxième borne du condensateur élémentaire CE12 (respectivement CE12') à la tension de référence Vhigh (respectivement VI,), de manière à soustraire (respectivement additionner) la tension (Vhigh-VIoW)/4 au niveau de la borne positive (respectivement négative) du comparateur COMP1. On obtient alors le deuxième bit du signal à numériser, à la sortie SI1 du comparateur COMP1. Si la sortie SI1 du comparateur COMP1 est positive, alors le deuxième bit est 1. Si la sortie est négative, alors le deuxième bit est 0. On considère, pour la suite de la description, que le deuxième bit à la sortie SI1 est : 0. Dans le même temps, le deuxième circuit élémentaire Cl2 est placé dans son premier état de conversion, le troisième circuit élémentaire CI3 est placé dans son deuxième sous-état de filtrage et le quatrième circuit élémentaire est placé dans son premier sous-état de filtrage. La figure 7 représente le troisième état de conversion analogique/numérique du circuit élémentaire CIl. Dans ce troisième état de conversion, les interrupteurs du circuit élémentaire CIl restent dans le même état de commutation que lors du deuxième état de conversion, sauf les interrupteurs I13 et I13' et éventuellement I12 et I12' en fonction du deuxième bit. Lorsque le deuxième bit est égal à 1, les interrupteurs I12 et I12' ne changent pas d'état de commutation. Dans le cas présent, le deuxième bit est 0, donc on recentre la dynamique du convertisseur autour de zéro en additionnant (respectivement en soustrayant) une tension (VhighûVIoW)/8 à la borne positive (respectivement négative) du comparateur COMP1. Cela est réalisé en changeant l'état de commutation des interrupteurs I12 et I12' de manière à relier la deuxième borne du condensateur CE12 (respectivement CE12') à la tension de référence VIoW (respectivement Vhigh), et en changeant l'état de commutation des interrupteurs I13 et I13' de manière à relier la deuxième borne du condensateur CE13 (respectivement CE13') à la tension de référence Vhigh (respectivement Vi0 ). On obtient alors le troisième bit du signal à numériser, à la sortie SI1 du comparateur COMP1. Si la sortie SI1 du comparateur COMP1 est positive, alors le troisième bit est 1. Si la sortie est négative, alors le troisième bit est 0. On considère, pour la suite de la description, que le troisième bit à la sortie SI1 est : 1. Dans le même temps, le deuxième circuit élémentaire Cl2 est placé dans son deuxième état de conversion, le troisième circuit élémentaire CI3 est placé dans son premier état de conversion, le quatrième circuit élémentaire est placé dans son deuxième sous-état de filtrage et le cinquième circuit élémentaire est placé dans son premier sous-état de filtrage. La figure 8 représente l'état de référence du circuit élémentaire CIl. En effet, les trois bits de l'échantillon de signal numérique de sortie ont été déterminés par le circuit élémentaire CIl. Le circuit CIl est alors réinitialisé (remis dans un état de référence) de manière à pouvoir traiter l'échantillon de signal suivant. Dans cet état de référence, l'interrupteur I15 relie chaque borne du comparateur COMP1 à la tension de masse VM. De plus les interrupteurs Il, I4', I3' et I2' relient la deuxième borne des condensateurs élémentaires CE 11, CE14', CE13' et CE12' à la tension de référence Vh,gh et les interrupteurs I2, I3, I4 et Il' relient la deuxième borne des condensateurs élémentaires CE12, CE13, CE14 et CEll' à la tension de référence Vi0 de manière à ce que chaque groupe de condensateurs élémentaires se comporte comme si les deuxièmes bornes des condensateurs élémentaires avaient toutes été reliées à une tension égale à (Vh,gh+Vlow)/2. L'état de référence permet de placer le circuit élémentaire CIl dans un mode commun. Dans le même temps, le deuxième circuit élémentaire Cl2 est placé dans son troisième état de conversion, le troisième circuit élémentaire CI3 est placé dans son deuxième état de conversion, le quatrième circuit élémentaire est placé dans son premier état de conversion, le cinquième circuit élémentaire est placé dans son deuxième sous-état de filtrage et le sixième circuit élémentaire est placé dans son premier sous-état de filtrage. La figure 9 représente un état de calibration du circuit élémentaire CIl. Dans cet état de calibration, les interrupteurs sont dans le même état de commutation que dans l'état de référence sauf l'interrupteur I15 qui ne relie plus chaque borne du comparateur COMP1 à la tension de masse VM. L'état de référence permet de déterminer le décalage du comparateur COMP1 en lui faisant comparer la tension milieu du premier et du deuxième groupe de condensateurs élémentaires qui sont identiques et égales à VM, car le circuit élémentaire CIl était placé dans l'état de référence juste avant. Ainsi, le signe de la sortie SI1 du comparateur COMP1 permet de connaître le signe de son décalage et ainsi de le corriger.  In the present case, the most significant bit is equal to 1, therefore the switches Ill and Ill 'do not change the switching state and the switch' I12 (respectively I12 ') connects the second terminal of the elementary capacitor CE12 ( respectively CE12 ') to the reference voltage Vhigh (respectively VI), so as to subtract (respectively add) the voltage (Vhigh-VIoW) / 4 at the positive (respectively negative) of the comparator COMP1. The second bit of the signal to be digitized is then obtained at the output SI1 of the comparator COMP1. If the output SI1 of the comparator COMP1 is positive, then the second bit is 1. If the output is negative, then the second bit is 0. It is considered, for the rest of the description, that the second bit at the output SI1 is: 0. At the same time, the second elementary circuit C1 2 is placed in its first conversion state, the third elementary circuit CI3 is placed in its second sub-state of filtering and the fourth elementary circuit is placed in its first sub-state of filtering. FIG. 7 represents the third state of analog / digital conversion of the elementary circuit CI1. In this third conversion state, the switches of the elementary circuit CI1 remain in the same switching state as during the second conversion state, except for the switches I13 and I13 'and possibly I12 and I12' as a function of the second bit. When the second bit is equal to 1, the switches I12 and I12 'do not change the switching state. In the present case, the second bit is 0, so the dynamics of the converter is centered around zero by adding (respectively subtracting) a voltage (VhighûVIoW) / 8 to the positive (respectively negative) terminal of the comparator COMP1. This is done by changing the switching state of the switches I12 and I12 'so as to connect the second terminal of the capacitor CE12 (respectively CE12') to the reference voltage VIoW (respectively Vhigh), and by changing the switching state switches I13 and I13 'so as to connect the second terminal of the capacitor CE13 (respectively CE13') to the reference voltage Vhigh (respectively Vi0). The third bit of the signal to be digitized is then obtained at the output SI1 of the comparator COMP1. If the output SI1 of the comparator COMP1 is positive, then the third bit is 1. If the output is negative, then the third bit is 0. It is considered, for the rest of the description, that the third bit at the output SI1 is: 1. At the same time, the second elementary circuit Cl2 is placed in its second conversion state, the third elementary circuit CI3 is placed in its first conversion state, the fourth elementary circuit is placed in its second sub-state of filtering and the fifth elementary circuit is placed in its first filter sub-state. FIG. 8 represents the reference state of the elementary circuit CI1. Indeed, the three bits of the output digital signal sample were determined by the elementary circuit CI1. The circuit CI1 is then reset (reset to a reference state) so that the next signal sample can be processed. In this reference state, the switch I15 connects each terminal of the comparator COMP1 to the ground voltage VM. In addition, the switches Il, I4 ', I3' and I2 'connect the second terminal of the elementary capacitors CE 11, CE14', CE13 'and CE12' to the reference voltage Vh, gh and the switches I2, I3, I4 and II. connect the second terminal of the elementary capacitors CE12, CE13, CE14 and CE11 'to the reference voltage Vi0 so that each group of elementary capacitors behaves as if the second terminals of the elementary capacitors have all been connected to an equal voltage at (Vh, gh + Vlow) / 2. The reference state makes it possible to place the elementary circuit CI1 in a common mode. At the same time, the second elementary circuit Cl2 is placed in its third conversion state, the third elementary circuit CI3 is placed in its second conversion state, the fourth elementary circuit is placed in its first conversion state, the fifth elementary circuit. is placed in its second filter sub-state and the sixth elementary circuit is placed in its first filter sub-state. FIG. 9 represents a calibration state of the elementary circuit CI1. In this calibration state, the switches are in the same switching state as in the reference state except the switch I15 which no longer connects each terminal of the comparator COMP1 to the ground voltage VM. The reference state makes it possible to determine the offset of the comparator COMP1 by making it compare the middle voltage of the first and second group of elementary capacitors which are identical and equal to VM, since the elementary circuit CI1 was placed in the reference state. just before. Thus, the sign of the output SI1 of the comparator COMP1 makes it possible to know the sign of its offset and thus to correct it.

Dans le même temps, le deuxième circuit élémentaire Cl2 est placé dans son état de référence, le troisième circuit élémentaire CI3 est placé dans son troisième état de conversion, le quatrième circuit élémentaire est placé dans son deuxième état de conversion, le cinquième circuit élémentaire est placé dans son premier état de conversion, le sixième circuit élémentaire est placé dans son deuxième sous-état de filtrage et le septième circuit élémentaire est placé dans son premier sous-état de filtrage. Lors de l'étape suivante, le premier circuit élémentaire CIl est replacé dans le premier sous-état de filtrage et ainsi de suite. Ainsi, tous les échantillons de signal intermédiaire ont pu être traités par le circuit CFCANI. On se réfère maintenant plus particulièrement aux figures 10 à 19 pour illustrer un autre mode de réalisation qui permet, en combinaison avec celui illustré sur les figures 1 à 9, d'améliorer encore les performances de la chaîne de réception, notamment en ce qui concerne les moyens de transposition de fréquence MTRI, MTRQ. La figure 10 représente ainsi un premier mode de réalisation de l'étage de transposition de fréquence MTRI, en architecture différentielle. I1 va de soi que ce premier mode de réalisation n'est pas limité à une architecture différentielle, et l'homme du métier saura aisément adapter la description qui suit à une architecture non différentielle. Dans ce premier mode de réalisation, l'étage amplificateur LNAI comprend deux étages transconducteurs de sortie LNAI1 et LNAI2 à architecture différentielle. L'étage transconducteur LNAI1 présente par exemple une transconductance égale à Gm, et l'étage LNAI2 présente par exemple une transconductance égale à ùGm. On obtient ainsi respectivement aux deux sorties différentielles en courant de l'étage amplificateur LNAI deux signaux en courant de signe opposé. Les signaux en courant de signe opposé sont alors transmis d'abord à l'étage de transposition de fréquence MTRI, puis au condensateur de filtrage CIIR1.  At the same time, the second elementary circuit Cl2 is placed in its reference state, the third elementary circuit CI3 is placed in its third conversion state, the fourth elementary circuit is placed in its second conversion state, the fifth elementary circuit is placed in its first conversion state, the sixth elementary circuit is placed in its second filter sub-state and the seventh elementary circuit is placed in its first filter sub-state. In the next step, the first elementary circuit CI1 is relocated to the first sub-state of filtering and so on. Thus, all the intermediate signal samples could be processed by the CFCANI circuit. Reference will now be made more particularly to FIGS. 10 to 19 to illustrate another embodiment which, in combination with that illustrated in FIGS. 1 to 9, further improves the performance of the reception chain, in particular with regard to the frequency transposition means MTRI, MTRQ. FIG. 10 thus represents a first embodiment of the frequency transposition stage MTRI, in differential architecture. It goes without saying that this first embodiment is not limited to a differential architecture, and the person skilled in the art will easily adapt the description which follows to a non-differential architecture. In this first embodiment, the LNAI amplifier stage comprises two differential transconductance stages LNAI1 and LNAI2 with differential architecture. The transconductor stage LNAI1 has for example a transconductance equal to Gm, and the stage LNAI2 has for example a transconductance equal to ùGm. The two current differential outputs of the LNAI amplifier stage are thus provided with two signals of opposite sign current. The signals of opposite sign current are then transmitted first to the frequency transposition stage MTRI, then to the filter capacitor CIIR1.

L'étage de transposition MTRI comprend un générateur de signal GEN et des moyens de commande MC 1. Le générateur GEN délivre un signal périodique SP (figure 13) aux moyens de commande MC1 qui délivrent à partir dudit signal périodique SP un signal de commande SC1.  The transposition stage MTRI comprises a signal generator GEN and control means MC 1. The generator GEN delivers a periodic signal SP (FIG. 13) to the control means MC1 which deliver from said periodic signal SP a command signal SC1 .

Le signal de commande SC1 permet de commander un jeu de commutateurs configurable. Le jeu de commutateurs relie d'une part la sortie différentielle de l'amplificateur LNAI1 aux deux bornes du condensateur de filtrage CIIR1 par l'intermédiaire de deux transistors Tl, T2, et d'autre part la sortie différentielle de l'amplificateur LNAI2 aux deux bornes du condensateur de filtrage CIIR1 par l'intermédiaire de deux transistors T3, T4. Les transistors Tl, T2, T3, T4, par exemple des transistors MOS, sont utilisés comme interrupteurs et sont commandés respectivement par leur tension de grille G1, G2, G3, G4. Le signal de commande SC1 est élaboré à partir du signal périodique SP de façon à relier alternativement, au rythme des demi périodes du signal SP, la sortie de l'amplificateur LNAI1 et la sortie de l'amplificateur LNAI2 au condensateur de filtrage CIIR1. Le signal SC1 désigne ici, à des fins de simplification, globalement le signal de commande des transistors Tl à T4, étant précisé bien entendu que ce signal SC1 se compose en fait de quatre signaux élémentaires commandant respectivement les grilles des transistors. Les moyens MC1 sont par exemple réalisés à partir de portes logiques.  The control signal SC1 makes it possible to control a set of configurable switches. The set of switches connects on the one hand the differential output of the amplifier LNAI1 to the two terminals of the filter capacitor CIIR1 through two transistors T1, T2, and on the other hand the differential output of the amplifier LNAI2 to two terminals of the filter capacitor CIIR1 via two transistors T3, T4. The transistors T1, T2, T3, T4, for example MOS transistors, are used as switches and are respectively controlled by their gate voltage G1, G2, G3, G4. The control signal SC1 is produced from the periodic signal SP so as to alternately connect, at the rhythm of the half-periods of the signal SP, the output of the amplifier LNAI1 and the output of the amplifier LNAI2 to the filtering capacitor CIIR1. The signal SC1 here designates, for purposes of simplification, generally the control signal of the transistors T1 to T4, it being specified of course that this signal SC1 actually consists of four elementary signals respectively controlling the gates of the transistors. The means MC1 are for example made from logic gates.

Le générateur GEN délivre également le signal périodique SP à des moyens supplémentaire de commande MC2 qui délivrent à partir dudit signal périodique SP un signal de commande supplémentaire SC2. Les moyens MC2 sont également réalisés à partir de portes logiques.  The generator GEN also delivers the periodic signal SP to additional control means MC2 which deliver from said periodic signal SP an additional control signal SC2. The MC2 means are also made from logic gates.

Le signal de commande supplémentaire SC2 permet de commander un jeu supplémentaire de commutateurs. Le jeu supplémentaire de commutateurs relie les deux bornes du condensateur CIIR1 à la sortie différentielle de l'amplificateur LNAI1 par l'intermédiaire de deux transistors T5, T6 et d'un bloc amplificateur suiveur à architecture différentielle comportant deux amplificateurs montés en suiveurs S1, S2. Le jeu supplémentaire de commutateurs relie également les deux bornes du condensateur de filtrage CIIR1 à la sortie différentielle de l'amplificateur LNAI2 par l'intermédiaire de deux transistors T7, T8 et des deux amplificateurs S1, S2. Les transistors T5, T6, T7, T8 sont utilisés comme interrupteurs et sont commandés respectivement par leur tension de grille G5, G6, G7, G8 à partir de quatre signaux logiques formant globalement le signal de commande SC2. Le bloc amplificateur S1, S2 est monté en suiveurs et est donc capable d'imposer à sa sortie, son potentiel d'entrée. Le signal de commande SC2, qui commande les grilles G5, G6, G7, G8, permet donc d'imposer la tension U du condensateur CIIR1 à la sortie de l'amplificateur LNAI1 ou de l'amplificateur LNAI2, c'est-à-dire d'imposer la valeur de la tension U comme valeur de la tension V1 ou V2. La figure 11 représente le premier état de configuration de l'étage de transposition MTRI. Dans ce premier état, les moyens de commande MC1 bloquent les transistors T3 et T4 via les tensions de grille G3, G4, tandis que les transistors Tl et T2 sont rendus passants.  The additional control signal SC2 makes it possible to control an additional set of switches. The additional set of switches connects the two terminals of the capacitor CIIR1 to the differential output of the amplifier LNAI1 via two transistors T5, T6 and a differential architecture follower amplifier block comprising two amplifiers mounted as followers S1, S2. . The additional set of switches also connects the two terminals of the filter capacitor CIIR1 to the differential output of the amplifier LNAI2 via two transistors T7, T8 and the two amplifiers S1, S2. The transistors T5, T6, T7, T8 are used as switches and are respectively controlled by their gate voltage G5, G6, G7, G8 from four logic signals forming generally the control signal SC2. The amplifier block S1, S2 is mounted as followers and is therefore able to impose at its output, its input potential. The control signal SC2, which controls the gates G5, G6, G7, G8, thus makes it possible to impose the voltage U of the capacitor CIIR1 at the output of the amplifier LNAI1 or of the amplifier LNAI2, that is to say say to impose the value of the voltage U as a value of the voltage V1 or V2. Fig. 11 shows the first configuration state of the MTRI transposition stage. In this first state, the control means MC1 blocks the transistors T3 and T4 via the gate voltages G3, G4, while the transistors T1 and T2 are turned on.

Ainsi, dans le premier état, le condensateur CIIR1 est relié à la sortie différentielle de l'amplificateur LNAI1 qui délivre un courant proportionnel au signal incident, et la tension U du condensateur CIIR1 est égale à la tension V1.  Thus, in the first state, the capacitor CIIR1 is connected to the differential output of the amplifier LNAI1 which delivers a current proportional to the incident signal, and the voltage U of the capacitor CIIR1 is equal to the voltage V1.

De plus, toujours pour le premier état, les moyens supplémentaires de commande MC2 bloquent les transistors T5 et T6, tandis que les transistors T7 et T8 sont rendus passants. Ainsi, les amplificateurs montés en suiveur S1, S2 peuvent imposer la valeur de la tension U comme valeur de la tension V2 de la sortie différentielle de l'amplificateur LNAI2. La figure 12 représente le deuxième état de configuration de l'étage de transposition MTRI. Dans ce deuxième état, les moyens de commande MC1 bloquent les transistors Tl et T2 via les tensions de grille G1, G2, tandis que les transistors T3 et T4 sont rendus passants.  In addition, still for the first state, the additional control means MC2 block the transistors T5 and T6, while the transistors T7 and T8 are turned on. Thus, the amplifiers mounted as follower S1, S2 can impose the value of the voltage U as a value of the voltage V2 of the differential output of the amplifier LNAI2. Figure 12 shows the second configuration state of the MTRI transposition stage. In this second state, the control means MC1 blocks the transistors T1 and T2 via the gate voltages G1, G2, while the transistors T3 and T4 are turned on.

Ainsi, dans le deuxième état, le condensateur CIIR1 est relié à la sortie différentielle de l'amplificateur LNAI2 qui délivre un courant proportionnel au signal incident et de signe opposé, et la tension U du condensateur CIIR1 est égale à la tension V2. De plus, toujours pour le deuxième état, les moyens supplémentaires de commande MC2 bloquent les transistors T7 et T8, tandis que les transistors T5 et T6 sont rendus passants. Ainsi, les amplificateurs montés en suiveur S1, S2 peuvent imposer la valeur de la tension U comme valeur de la tension V1 de la sortie différentielle de l'amplificateur LNAI1.  Thus, in the second state, the capacitor CIIR1 is connected to the differential output of the amplifier LNAI2 which delivers a current proportional to the incident signal and of opposite sign, and the voltage U of the capacitor CIIR1 is equal to the voltage V2. In addition, still for the second state, the additional control means MC2 block the transistors T7 and T8, while the transistors T5 and T6 are turned on. Thus, the amplifiers mounted as follower S1, S2 can impose the value of the voltage U as a value of the voltage V1 of the differential output of the amplifier LNAI1.

La figure 13 représente un exemple de signal périodique SP délivré par le générateur GEN aux moyens de commandes MC1 et aux moyens supplémentaires de commande MC2. Le signal périodique SP présente une période Tc qui correspond à la fréquence de transposition, en l'occurrence la fréquence centrale du canal à traiter. Durant la première demi période du signal périodique SP, les moyens de commande MC1 et les moyens supplémentaires de commande MC2 vont configurer l'étage de transposition MTRI dans le premier état, tandis que durant la deuxième demi période du signal périodique SP, les moyens de commande MC1 et les moyens supplémentaires de commandes MC2 vont configurer l'étage de transposition MTRI dans le deuxième état. Ainsi, le condensateur CIIR1 reçoit un signal en courant dont le signe est inversé toutes les demi périodes du signal périodique. Le signal aux bornes du condensateur CIIR1, qui est le signal intermédiaire, est donc un signal transposé en fréquence. De plus, afin d'éviter des courants parasites à chaque changement d'état de l'étage de transposition de fréquence MTRI, on impose la valeur de la tension U du condensateur CIIR1 comme valeur de la tension de la sortie différentielle de l'amplificateur LNAI1 ou LNAI2 qui n'est pas reliée au condensateur CIIR1. La figure 14 représente un deuxième mode de réalisation de l'étage de transposition de fréquence MTRI', en architecture différentielle. I1 va de soi que ce deuxième mode de réalisation n'est pas limité à une architecture différentielle, et l'homme du métier saura aisément adapter la description qui suit à une architecture non-différentielle. Dans ce deuxième mode de réalisation, l'étage amplificateur LNAI comprend un seul étage transconducteur présentant par exemple une transconductance égale à Gm et par conséquent une seule sortie différentielle en courant. Le signal en courant est transmis d'abord à l'étage de transposition de fréquence MTRI', puis au condensateur de filtrage CIIR1.  FIG. 13 represents an example of periodic signal SP delivered by generator GEN to control means MC1 and to additional control means MC2. The periodic signal SP has a period Tc corresponding to the transposition frequency, in this case the center frequency of the channel to be processed. During the first half period of the periodic signal SP, the control means MC1 and the additional control means MC2 will configure the MTRI transposition stage in the first state, while during the second half period of the periodic signal SP, the means of MC1 command and the additional MC2 control means will configure the MTRI transposition stage in the second state. Thus, the capacitor CIIR1 receives a current signal whose sign is inverted every half period of the periodic signal. The signal across the capacitor CIIR1, which is the intermediate signal, is therefore a signal transposed into frequency. In addition, in order to avoid parasitic currents at each change of state of the frequency transposition stage MTRI, the value of the voltage U of the capacitor CIIR1 is imposed as the value of the voltage of the differential output of the amplifier LNAI1 or LNAI2 which is not connected to the capacitor CIIR1. FIG. 14 represents a second embodiment of the frequency transposition stage MTRI ', in differential architecture. It goes without saying that this second embodiment is not limited to a differential architecture, and the person skilled in the art will easily adapt the description which follows to a non-differential architecture. In this second embodiment, the LNAI amplifier stage comprises a single transconductor stage having for example a transconductance equal to Gm and therefore a single differential current output. The current signal is transmitted first to the frequency transposition stage MTRI 'and then to the filter capacitor CIIR1.

L'étage de transposition MTRI' comprend un générateur de signal GEN' et des moyens de commande MC1'. Le générateur GEN' délivre un signal périodique SP' (figure 19) aux moyens de commande MC1' qui délivrent à partir dudit signal périodique SP' un signal de commande SC1'.  The transposition stage MTRI 'comprises a signal generator GEN' and control means MC1 '. The generator GEN 'delivers a periodic signal SP' (FIG. 19) to the control means MC1 'which deliver from said periodic signal SP' a control signal SC1 '.

Le signal de commande SC1' permet de commander un jeu de commutateurs configurable. Le jeu de commutateurs relie la sortie différentielle de l'amplificateur LNAI, aux deux bornes du condensateur de sortie CIIR1, soit directement par l'intermédiaire de deux transistors Tl', T2', soit de manière inversée par l'intermédiaire de deux transistors T3' et T4'. Les transistors Tl', T2', T3', T4' sont utilisés comme interrupteurs et sont commandés par leur tension de grille, à partir de quatre signaux logiques formant globalement le signal SC1'.  The control signal SC1 'makes it possible to control a set of configurable switches. The set of switches connects the differential output of the amplifier LNAI, to the two terminals of the output capacitor CIIR1, either directly via two transistors T1 ', T2', or inverted via two transistors T3. 'and T4'. The transistors T1 ', T2', T3 ', T4' are used as switches and are controlled by their gate voltage, from four logic signals forming generally the signal SC1 '.

Le générateur GEN' délivre également le signal périodique SP' à des moyens supplémentaire de commande MC2' qui délivrent à partir dudit signal périodique SP' un signal de commande supplémentaire SC2'. Le signal de commande supplémentaire SC2' permet de commander un jeu supplémentaire de commutateurs configurable. Le jeu supplémentaire de commutateurs relie les bornes du condensateur CIIR1 à la sortie différentielle de l'amplificateur LNAI par l'intermédiaire de transistors T5', T6', T7', T8', et de deux amplificateurs montés en suiveurs S1, S2. Les transistors T5', T6', T7', T8' sont utilisés comme interrupteurs et sont commandés par leur tension de grille, à partir de quatre signaux logiques formant globalement le signal SC2'. Dans le cas présent, le bloc amplificateur différentiel suiveur S1, S2 permet d'imposer la tension U du condensateur CIIR1 ou son opposée à la sortie de l'amplificateur LNAI, c'est-à-dire d'imposer la valeur de la tension U ou son opposée (-U) comme valeur de la tension V. La figure 15 représente le premier état de configuration de l'étage de transposition MTRI'. Dans ce premier état, les moyens de commande MC1' bloquent les transistors T3' et T4', tandis que les transistors Tl' et T2' sont rendus passants. Ainsi, dans le premier état, le condensateur CIIR1 est relié directement la sortie différentielle de l'amplificateur LNAI et reçoit un courant proportionnel au signal incident. La valeur de la tension V de la sortie différentielle de l'amplificateur LNAI est la même que la valeur de la tension U du condensateur CIIR1. De plus, toujours pour le premier état, les moyens supplémentaires de commande MC2' bloquent les transistors T5', T6', T7', T8'.  The generator GEN 'also delivers the periodic signal SP' to additional control means MC2 'which deliver from said periodic signal SP' an additional control signal SC2 '. The additional control signal SC2 'makes it possible to control an additional set of configurable switches. The additional set of switches connects the terminals of the capacitor CIIR1 to the differential output of the amplifier LNAI through transistors T5 ', T6', T7 ', T8', and two amplifiers mounted as followers S1, S2. The transistors T5 ', T6', T7 ', T8' are used as switches and are controlled by their gate voltage, from four logic signals forming generally the signal SC2 '. In the present case, the follower differential amplifier block S1, S2 makes it possible to impose the voltage U of the capacitor CIIR1 or its opposite to the output of the amplifier LNAI, that is to say to impose the value of the voltage U or its opposite (-U) as a value of the voltage V. FIG. 15 represents the first configuration state of the transposition stage MTRI '. In this first state, the control means MC1 'block the transistors T3' and T4 ', while the transistors T1' and T2 'are turned on. Thus, in the first state, the capacitor CIIR1 is directly connected to the differential output of the amplifier LNAI and receives a current proportional to the incident signal. The value of the voltage V of the differential output of the amplifier LNAI is the same as the value of the voltage U of the capacitor CIIR1. In addition, still for the first state, the additional control means MC2 'block the transistors T5', T6 ', T7', T8 '.

La figure 16 représente le deuxième état de configuration de l'étage de transposition MTRI'. Dans ce deuxième état, les moyens de commande MC1' bloquent les transistors Tl', T2', T3', T4' de sorte que le condensateur CIIR1 n'est pas électriquement relié à la sortie différentielle de l'amplificateur LNAI. Par contre, les moyens supplémentaires de commande MC2' rendent passants les transistors T5' et T6', tandis que les transistors T7' et T8' sont bloqués. Ainsi, les amplificateurs montés en suiveur S1, S2 peuvent imposer l'opposée de la valeur de la tension U, comme valeur de la tension V de la sortie différentielle de l'amplificateur LNAI, avant l'inversion des connexions entre l'amplificateur LNAI et le condensateur CIIR1. La figure 17 représente le troisième état de configuration de l'étage de transposition MTRI'. Dans ce troisième état, les moyens de commande MC1' bloquent les transistors Tl' et T2', tandis que les transistors T3' et T4' sont rendus passants. Ainsi, dans le troisième état, le condensateur CIIR1 est relié de manière inversée à la sortie différentielle de l'amplificateur LNAI et reçoit un courant proportionnel au signal incident mais de signe opposé. La valeur de la tension V de sortie de l'amplificateur LNAI est égale mais de signe opposé à la tension U du condensateur CIIR1. De plus, pour le troisième état comme pour le premier état, les moyens supplémentaires de commande MC2' bloquent les transistors T5', T6', T7', T8'. La figure 18 représente le quatrième état de configuration de l'étage de transposition MTRI'. Dans ce quatrième état, les moyens de commande MC1' bloquent les transistors Tl', T2', T3', T4' de sorte que le condensateur CIIR1 n'est pas relié à la sortie différentielle de l'amplificateur LNAI. Par contre, les moyens supplémentaires de commande MC2' rendent passants les transistors T7' et T8', tandis que les transistors T5' et T6' sont bloqués. Ainsi, les amplificateurs montés en suiveur S1, S2 peuvent imposer la valeur de la tension U comme valeur de la tension V de la sortie différentielle de l'amplificateur LNAI, avant l'inversion des connexions entre l'amplificateur LNAI et le condensateur CIIR1.  Figure 16 shows the second configuration state of the transposition stage MTRI '. In this second state, the control means MC1 'block the transistors T1', T2 ', T3', T4 'so that the capacitor CIIR1 is not electrically connected to the differential output of the amplifier LNAI. On the other hand, the additional control means MC2 'pass transistors T5' and T6 'while transistors T7' and T8 'are off. Thus, the amplifiers mounted as follower S1, S2 can impose the opposite of the value of the voltage U, as a value of the voltage V of the differential output of the amplifier LNAI, before the inversion of the connections between the LNAI amplifier. and the capacitor CIIR1. Fig. 17 shows the third configuration state of the MTRI transposition stage. In this third state, the control means MC1 'block the transistors T1' and T2 ', while the transistors T3' and T4 'are turned on. Thus, in the third state, the capacitor CIIR1 is connected in reverse to the differential output of the amplifier LNAI and receives a current proportional to the incident signal but of opposite sign. The value of the output voltage V of the amplifier LNAI is equal but of opposite sign to the voltage U of the capacitor CIIR1. In addition, for the third state as for the first state, the additional control means MC2 'block the transistors T5', T6 ', T7', T8 '. Fig. 18 shows the fourth configuration state of the MTRI transposition stage. In this fourth state, the control means MC1 'blocks the transistors T1', T2 ', T3', T4 'so that the capacitor CIIR1 is not connected to the differential output of the amplifier LNAI. On the other hand, the additional control means MC2 'pass transistors T7' and T8 ', while transistors T5' and T6 'are blocked. Thus, the amplifiers mounted as follower S1, S2 can impose the value of the voltage U as a value of the voltage V of the differential output of the amplifier LNAI, before the inversion of the connections between the amplifier LNAI and the capacitor CIIR1.

La figure 19 représente un exemple de signal périodique SP' délivré par le générateur GEN' aux moyens de commandes MC1' et aux moyens supplémentaires de commande MC2'. Le signal périodique SP' présente une période Tc qui correspond à la fréquence de transposition, en l'occurrence la fréquence centrale du canal à traiter. Durant la première demi période du signal périodique SP', les moyens de commande MC1' et les moyens supplémentaires de commande MC2' vont configurer l'étage de transposition MTRI' dans le premier état et le deuxième état, tandis que durant la deuxième demi période du signal périodique SP', les moyens de commande MC1' et les moyens supplémentaires de commandes MC2' vont configurer l'étage de transposition MTRI' dans le troisième état et le quatrième état. Durant une première partie Pl de la première demi période, le signal SP' configure, par l'intermédiaire des moyens de commande MC1 et des moyens supplémentaires de commandes MC2, l'étage de transposition dans le premier état. Durant ce premier état, l'étage amplificateur LNAI délivre au condensateur CIIR1 un signal en courant proportionnel et non inversé du signal incident. La tension V de sortie de l'amplificateur LNAI est de même valeur que la tension U du condensateur CIIR1. Puis durant la deuxième partie P2 de la première demi période, le signal périodique SP' configure l'étage de transposition dans le deuxième état jusqu'à la fin de la première demi période. Dans le deuxième état, la sortie différentielle de l'étage amplificateur LNAI n'est plus reliée au condensateur CIIR1, mais la valeur opposée de la tension U dudit condensateur CIIR1 est imposée comme valeur de la tension V de la sortie différentielle de l'amplificateur LNAI. On a donc une valeur de tension V égale à (ùU).  FIG. 19 represents an example of a periodic signal SP 'delivered by the generator GEN' to the control means MC1 'and to the additional control means MC2'. The periodic signal SP 'has a period Tc corresponding to the transposition frequency, in this case the central frequency of the channel to be processed. During the first half period of the periodic signal SP ', the control means MC1' and the additional control means MC2 'will configure the transposition stage MTRI' in the first state and the second state, while during the second half period of the periodic signal SP ', the control means MC1' and the additional control means MC2 'will configure the transposition stage MTRI' in the third state and the fourth state. During a first part P1 of the first half-period, the signal SP 'configures, via the control means MC1 and additional control means MC2, the transposition stage in the first state. During this first state, the amplifier stage LNAI delivers to the capacitor CIIR1 a signal in proportional and non-inverted current of the incident signal. The output voltage V of the amplifier LNAI is of the same value as the voltage U of the capacitor CIIR1. Then during the second part P2 of the first half-period, the periodic signal SP 'configures the transposition stage in the second state until the end of the first half-period. In the second state, the differential output of the amplifier stage LNAI is no longer connected to the capacitor CIIR1, but the opposite value of the voltage U of said capacitor CIIR1 is imposed as a value of the voltage V of the differential output of the amplifier LNAI. We therefore have a voltage value V equal to (ùU).

Durant une première partie Pl de la deuxième demi période du signal périodique SP', l'étage de transposition est configuré dans le troisième état dans lequel les sorties différentielles de l'étage amplificateur LNAI sont reliées au condensateur CIIR1 de manière inversée. Au début de la deuxième demi période, la tension U du condensateur est donc égale à l'opposée (-V) de la tension de la sortie différentielle de l'amplificateur LNAI vue dudit condensateur. Durant ce troisième état, l'étage amplificateur LNAI délivre au condensateur CIIR1 un signal en courant proportionnel et inversé du signal incident.  During a first part P1 of the second half period of the periodic signal SP ', the transposition stage is configured in the third state in which the differential outputs of the amplifier stage LNAI are connected to the capacitor CIIR1 inversely. At the beginning of the second half-period, the voltage U of the capacitor is therefore equal to the opposite (-V) of the voltage of the differential output of the amplifier LNAI seen from said capacitor. During this third state, the amplifier stage LNAI delivers to the capacitor CIIR1 a proportional and inverse current signal of the incident signal.

La tension V de sortie de l'amplificateur LNAI est de même valeur que l'opposée (-U) de la tension du condensateur CIIR1. Puis durant la deuxième partie P2 de la deuxième demi période, le signal périodique SP' configure l'étage de transposition dans le quatrième état jusqu'à la finde la deuxième demi période. Dans le quatrième état, la sortie différentielle de l'étage amplificateur LNAI n'est plus reliée au condensateur CIIR1, mais la valeur de la tension U dudit condensateur CIIR1 est imposée comme valeur de la tension V de la sortie différentielle de l'amplificateur LNAI. On a donc une valeur de tension V égale à la tension U du condensateur CIIR1.  The output voltage V of the amplifier LNAI is of the same value as the opposite (-U) of the voltage of the capacitor CIIR1. Then during the second part P2 of the second half-period, the periodic signal SP 'configures the transposition stage in the fourth state until the end of the second half-period. In the fourth state, the differential output of the amplifier stage LNAI is no longer connected to the capacitor CIIR1, but the value of the voltage U of said capacitor CIIR1 is imposed as a value of the voltage V of the differential output of the amplifier LNAI . There is therefore a voltage value V equal to the voltage U of the capacitor CIIR1.

Ainsi, le condensateur CIIR1 reçoit, durant une partie Pl de chaque demi période, un signal en courant dont le signe est inversé toutes les demi périodes du signal périodique. Le signal aux bornes du condensateur CIIR1 est donc un signal transposé en fréquence qui constitue le signal intermédiaire. De plus, afin d'éviter des courants parasites à chaque demi période du signal périodique SP', on impose la valeur de la tension U ou son opposée (-U) comme valeur de la tension V de la sortie différentielle de l'amplificateur LNAI durant une partie P2 de la deuxième partie de chaque demi période. Enfin, la première partie Pl de la première demi période et la première partie Pl de la deuxième demi période pourront être choisies de manière à présenter une durée égale ou différente. I1 en va de même pour la deuxième partie P2 de chacune des demi périodes. De plus, la durée relative de la première partie Pl et de la deuxième partie P2 d'une même demi période sera adaptée selon les cas, de manière à permettre un fonctionnement optimum de ce premier mode de réalisation. On se réfère maintenant plus particulièrement aux figures 20 et suivantes pour illustrer un autre mode de réalisation qui permet, en combinaison avec celui illustré sur les figures 1 à 9 ou avec celui illustré sur les figures 10 à 19, d'améliorer encore les performances de la chaîne de réception. Dans cet exemple, le filtrage effectué par le circuit CFCANI est un filtrage analogique d'ordre bas. Dans le cas particulier d'un filtrage passe-bas d'ordre 1 et de fréquence de coupure fo, cela signifie qu'un signal à une fréquence égale à 10.fo sera atténué de 20 décibels. Si on souhaite avoir une atténuation plus importante à la fréquence 10.fo, soit on choisit un filtrage d'ordre plus élevé (un filtrage d'ordre 2 donnera une atténuation de 40 décibels à 10.fo), soit on choisit une fréquence de coupure f'o plus petite que fo (car l'atténuation augmente entre 10.f'o et 10.fo). L'ordre du filtrage étant fixé par le nombre de condensateurs de filtrage des moyens capacitifs d'entrée MCEI, un filtrage efficace des canaux adjacents se fait en choisissant une fréquence de coupure située dans la plage fréquentielle désirée, c'est-à-dire dans le canal désiré. Cela a cependant comme conséquence de filtrer également le signal utile. Ainsi, pour les fréquences de la plage fréquentielle désirée qui sont plus grandes que la fréquence de coupure, l'atténuation est d'au moins 3 décibels (cela correspond à l'atténuation de la fréquence de coupure). Le filtrage du circuit CFCANI déforme donc une partie du signal. En contrepartie, les canaux adjacents sont filtrés malgré l'ordre bas du filtrage. Ainsi, la conversion analogique/numérique du signal intermédiaire filtré nécessitera une dynamique moins élevée, c'est-à-dire un nombre de bits plus petit.  Thus, the capacitor CIIR1 receives, during a portion P1 of each half period, a current signal whose sign is inverted every half period of the periodic signal. The signal at the terminals of the capacitor CIIR1 is therefore a signal transposed into a frequency which constitutes the intermediate signal. Moreover, in order to avoid parasitic currents at each half-period of the periodic signal SP ', the value of the voltage U or its opposite (-U) is imposed as the value of the voltage V of the differential output of the LNAI amplifier. during a P2 game of the second half of each half-period. Finally, the first part P1 of the first half-period and the first part P1 of the second half-period may be chosen so as to have an equal or different duration. It is the same for the second part P2 of each of the half periods. In addition, the relative duration of the first part P1 and the second part P2 of the same half-period will be adapted according to the case, so as to allow optimum operation of this first embodiment. Reference will now be made more particularly to FIGS. 20 and following to illustrate another embodiment which, in combination with that illustrated in FIGS. 1 to 9 or with that illustrated in FIGS. 10 to 19, further improves the performance of FIG. the reception chain. In this example, the filtering performed by the CFCANI circuit is a low order analog filtering. In the particular case of a low-pass filtering of order 1 and of cutoff frequency fo, this means that a signal at a frequency equal to 10.fo will be attenuated by 20 decibels. If one wishes to have a greater attenuation at the frequency 10.fo, or one chooses a filtering of higher order (a filtering of order 2 will give a attenuation of 40 decibels with 10.fo), one chooses a frequency of cut f'o smaller than fo (because the attenuation increases between 10.f'o and 10.fo). Since the order of the filtering is fixed by the number of capacitors for filtering capacitive input means MCEI, efficient filtering of the adjacent channels is done by choosing a cut-off frequency situated in the desired frequency range, that is to say in the desired channel. However, this has the effect of also filtering the useful signal. Thus, for the frequencies of the desired frequency range that are larger than the cutoff frequency, the attenuation is at least 3 decibels (this corresponds to the attenuation of the cutoff frequency). The filtering of the CFCANI circuit therefore distorts part of the signal. In return, the adjacent channels are filtered despite the low order of the filtering. Thus, the analog / digital conversion of the filtered intermediate signal will require a lower dynamic, i.e. a smaller number of bits.

Idéalement, l'échantillonnage permet de conserver l'intégralité de l'information lorsque la fréquence d'échantillonnage Fs est égale à au moins deux fois la fréquence la plus élevée du signal à échantillonner. Grâce à la fréquence de coupure du filtrage effectué par le circuit CFCANI choisie volontairement basse, la fréquence d'échantillonnage Fs pourra également être choisie basse. De plus, comme le filtrage analogique a été important, la quantité d'informations du signal intermédiaire filtré, y compris en dehors du signal utile, est réduite. Le signal intermédiaire filtré peut alors être numérisé avec un nombre plus petit de bits.  Ideally, sampling preserves all information when the sampling frequency Fs is at least twice the highest frequency of the signal to be sampled. Thanks to the cut-off frequency of the filtering performed by the voluntarily low chosen circuit CFCANI, the sampling frequency Fs can also be chosen low. In addition, since the analog filtering has been important, the amount of information of the filtered intermediate signal, including outside the useful signal, is reduced. The filtered intermediate signal can then be digitized with a smaller number of bits.

On va décrire maintenant plus en détail la structure interne de l'étage ETN de traitement numérique utilisé dans ce mode de réalisation. L'étage ETN comprend un filtre de remise en forme FRFI. Le filtre FRFI est un filtre numérique, par exemple un filtre à réponse impulsionnelle finie dont la fonction de transfert est choisie égale ou sensiblement égale à l'inverse de la fonction de transfert du filtrage effectué par le circuit CFCANI sur au moins la plage fréquentielle désirée, c'est-à-dire dans le canal du signal désiré.  We will now describe in more detail the internal structure of the digital processing stage ETN used in this embodiment. The ETN stage includes a FRFI fitness filter. The filter FRFI is a digital filter, for example a finite impulse response filter whose transfer function is chosen equal to or substantially equal to the inverse of the filter transfer function performed by the CFCANI circuit over at least the desired frequency range. that is, in the desired signal channel.

Ce filtre FRFI permet de reconstruire le signal incident aussi bien à l'intérieur qu'en-dehors de la plage fréquentielle désirée. On retrouve donc en sortie du filtre FRFI un signal proche du signal intermédiaire sortant du mélangeur MTRI. On effectue alors à nouveau un filtrage numérique, par exemple passe-bas ou passe-bande, afin de filtrer à nouveau les canaux adjacents remis en forme par le filtre FRFI. L'étage ETN de traitement numérique comprend ainsi un filtre FPBNI numérique permettant de filtrer les canaux adjacents. Cependant, le filtre numérique FPBNI peut maintenant présenter un ordre élevé, puisqu'il est plus facile, moins encombrant et moins coûteux de réaliser un filtre numérique d'ordre élevé qu'un filtre analogique d'ordre élevé. I1 est donc possible de réaliser un filtre FPBNI capable de filtrer les canaux adjacents en déformant peu ou pas le signal utile.  This FRFI filter makes it possible to reconstruct the incident signal both inside and outside the desired frequency range. Thus, at the output of the FRFI filter, there is a signal close to the intermediate signal coming out of the mixer MTRI. Digital filtering is then performed again, for example low-pass or bandpass, in order to filter the adjacent channels reshaped by the FRFI filter again. The digital processing stage ETN thus comprises a digital FPBNI filter making it possible to filter the adjacent channels. However, the FPBNI digital filter can now have a high order, since it is easier, less cumbersome and less expensive to make a high order digital filter than a high order analog filter. It is therefore possible to produce an FPBNI filter capable of filtering the adjacent channels by little or no deformation of the useful signal.

Ainsi, grâce au dispositif tel que décrit, il est possible de réaliser le filtrage du signal utile avec un filtre numérique sans avoir besoin pour autant d'un convertisseur analogique-numérique présentant une dynamique élevée. Le filtre FRFI et le filtre FPBNI peuvent être réalisés au sein d'un même filtre numérique FNI. I1 suffit pour cela de multiplier les fonctions de transfert respectives des deux filtres FRFI et FPBNI et de réaliser numériquement le filtre FNI qui en résulte. La réalisation d'un seul et même filtre réalisant à la fois la remise en forme du signal et le filtrage passe-bas d'ordre élevé, permet de simplifier la réalisation du dispositif et d'améliorer le signal utile obtenu. Le signal final obtenu sur la voie I est alors envoyé au bloc BTDS.  Thus, thanks to the device as described, it is possible to filter the useful signal with a digital filter without the need for an analog-digital converter having a high dynamic. The FRFI filter and the FPBNI filter can be made within the same FNI digital filter. To this end, it suffices to multiply the respective transfer functions of the two filters FRFI and FPBNI and to digitally produce the resulting INF filter. The realization of a single filter performing both the signal shaping and high-order low-pass filtering makes it possible to simplify the production of the device and to improve the useful signal obtained. The final signal obtained on channel I is then sent to the BTDS block.

La figure 21 représente un diagramme sur lequel sont mentionnées les différentes étapes d'une mise en oeuvre du procédé correspondant à l'architecture de la figure 20. Ainsi, il est prévu une première étape 1 durant laquelle on effectue un filtrage analogique et une conversion analogique/numérique du signal intermédiaire. Le filtrage analogique est ici volontairement bas, c'est-à-dire qu'on filtre également au moins une partie du signal utile, afin de limiter la largeur fréquentielle du signal intermédiaire filtré. Le signal numérique de sortie nécessite ainsi un nombre de bits moins important. Dans une deuxième étape 2, on remet en forme le signal numérique de sortie afin de compenser la déformation du signal utile intermédiaire filtré. Cette remise en forme peut être effectuée notamment en utilisant un filtre dont la fonction de transfert est égale à l'inverse de celle du filtrage analogique du circuit CFCANI. Une fois le signal numérique de sortie remis en forme, on filtre à nouveau les canaux adjacents car ils ont également été remis en forme durant la deuxième étape 2. Ainsi, la troisième étape 3 comprend un filtrage numérique du signal numérique de sortie remis en forme afin de ne garder que le signal utile. En particulier, le filtrage numérique final peut être effectué avec un ordre beaucoup plus élevé que le filtrage analogique, ce qui permet le filtrage des canaux adjacents sans la déformation du signal utile. On va maintenant décrire plus en détail la deuxième étape 2. On considère dans un premier mode de mise en oeuvre que le filtre FRFI de remise en forme est cadencé à une fréquence de travail égale à la fréquence d'échantillonnage Fs du convertisseur analogique/numérique. Le filtre FRFI présente alors une fonction de transfert égale à l'inverse de la fonction de transfert du filtrage analogique effectué par le circuit CFCANI. Par exemple, en reprenant l'expression G de la fonction de transfert du filtrage analogique effectué par le circuit CFCANI et en l'écrivant sous la forme équivalente F en numérique, on a C2 (C+Czzxi ùCzzx1•e-2inf/Fs).(C+CHR2 ùCzzxz•e zinfiFs) Le filtre FRFI est alors choisi de façon à présenter une fonction de transfert H égale à : (C+CHR1 ùCzzxi•e-2inf/Fsv.(C+CIIR2 ùCzzx2•e-2inf/Fs) H=F i = C2 L'homme du métier saura aisément réaliser cette fonction de transfert H en numérique.  FIG. 21 represents a diagram on which the various steps of an implementation of the method corresponding to the architecture of FIG. 20 are mentioned. Thus, there is provided a first step 1 during which an analog filtering and a conversion are performed. analog / digital intermediate signal. Analogue filtering is deliberately low here, that is to say that at least a part of the useful signal is also filtered in order to limit the frequency width of the filtered intermediate signal. The digital output signal thus requires a smaller number of bits. In a second step 2, the digital output signal is reshaped in order to compensate for the deformation of the filtered intermediate useful signal. This reshaping can be carried out in particular by using a filter whose transfer function is equal to the inverse of that of the analog filtering of the CFCANI circuit. Once the output digital signal has been reformatted, the adjacent channels are filtered again because they have also been reshaped during the second step 2. Thus, the third step 3 comprises a digital filtering of the digital output signal reformatted in order to keep only the useful signal. In particular, the final digital filtering can be performed with a much higher order than the analog filtering, which allows the filtering of the adjacent channels without the deformation of the wanted signal. We will now describe in more detail the second step 2. It is considered in a first embodiment that the FRFI fitness filter is clocked at a working frequency equal to the sampling frequency Fs of the analog / digital converter. . The FRFI filter then has a transfer function equal to the inverse of the transfer function of the analog filtering performed by the CFCANI circuit. For example, by taking the expression G from the transfer function of the analog filtering performed by the CFCANI circuit and writing it in the equivalent form F in digital, we have C2 (C + Czzxi ùCzzx1 • e-2inf / Fs). The FRFI filter is then chosen to have a transfer function H equal to: (C + CHR1 ùCzzxi • e-2inf / Fsv. (C + CIIR2 ùCzzx2) e-2inf / Fs) H = F i = C2 Those skilled in the art will easily perform this transfer function H in digital.

15 On considère dans un autre mode de mise en oeuvre le cas où le filtre FRFI est cadencé à une fréquence de travail Fs/Ndi, différente de celle d'échantillonnage Fs du convertisseur analogique/numérique. La fonction H ne peut plus être déterminée comme précédemment et la fonction de transfert du filtre FRFI de remise en forme est alors une  In another embodiment, the case in which the filter FRFI is clocked at a working frequency Fs / Ndi, different from that of sampling Fs of the analog / digital converter, is considered in another embodiment. The H function can no longer be determined as before and the transfer function of the FRFI fitness filter is then a

20 approximation Happrox de l'inverse H de la fonction de transfert du filtrage analogique effectué par le circuit CFCANI. Cette approximation Happrox est la plus proche de la fonction H dans la bande du signal que l'on souhaite remettre en forme.  Happrox approximation of the inverse H of the transfer function of the analog filtering performed by the CFCANI circuit. This Happrox approximation is the closest to the H function in the signal band that we want to reformat.

La figure 22 représente un diagramme de détermination d'une  Fig. 22 shows a determination diagram of a

25 fonction de transfert approximative de la fonction H. On considère le cas dans lequel le filtre FRFI est un filtre à réponse impulsionnelle finie d'ordre Nfir. La fonction de transfert Happrox du filtre FRFI s'écrit alors sous la forme : f 2f 2 1.'Ndii•'F ,2 E+ TN{ ivF Hap,prax 0[1~ ~t s ...}ë?14fir 30 La détermination de la fonction de transfert approximée Happrox  The function of approximate transfer of the function H. Consider the case in which the filter FRFI is a finite impulse response filter of order Nfir. The Happrox transfer function of the FRFI filter is written as: f 2f 2 1.'Ndii • 'F, 2E + TN {ivF Hap, prax 0 [1 ~ ~ ts ...} ë? 14fir 30 The determination of the Happrox approximated transfer function

comporte la détermination des coefficients [ao ;ai ;... ;aNfir-1] F= 5 10 L i IMir- 1 '.f Ndiv F minimisant l'écart entre la fonction de transfert H et la fonction Happrox sur la largeur de bande du signal utile. Dans une première étape 10, on choisit donc la forme de la fonction de transfert Happrox et plus particulièrement l'ordre de la fonction de transfert Happrox qui fournit le nombre de coefficients [ao ;ai ;... ;aNfir_i] à déterminer. Dans une deuxième étape 20, on choisit un nombre fini de fréquences de référence f2, ..., fNfrq pour lesquelles on va minimiser l'écart entre les deux fonctions de transfert H et HapproX. Le choix de ces fréquences et leur nombre vont déterminer directement la précision de l'approximation, ainsi que la complexité du calcul de HapproX. Ainsi, on choisit préférablement des fréquences de référence uniformément réparties dans la plage fréquentielle désirée. On construit alors un vecteur Fref dont les coordonnés sont les fréquences de référence déterminées précédemment, puis, dans une troisième étape 30, on calcule le vecteur Href dont les coordonnées sont les valeurs de la fonction de transfert H pour chacune des fréquences de référence. On a donc : I Fre{ = f et : Href""H1. Fref'I fi H(f1) H(f2) Nfrq. H(f_Nfrq) Enfin, dans une quatrième et dernière étape 40, on calcule les coefficients [ao ;ai ;... ;aNfir_1] de manière matricielle, de façon à 30 minimiser l'écart entre la fonction de transfert souhaitée H et la fonction approximée Happrox. Le calcul utilise une première matrice E définie par : fir-1 f Nfir - 1 wl E=exp 2in f Nfrq t'Nfrq f Nfir---1 f Nfrq à partir de laquelle on calcule les coefficients de Happrox avec la 10 formule suivante : ref 15 Les figures 23 et 24 illustrent de manière graphique un exemple d'approximation d'une fonction de transfert H par un filtre FIR 20 d'ordre 3 (Nf,r=3), cadencé à une fréquence 6 fois plus petite (Nd,v=6) et de fonction de transfert Happrox. La figure 23 représente le module des deux fonctions de transfert et la figure 24 représente le déphasage. On constate que sur la plage fréquentielle PFD [-10MHz ; 10MHz] représentant un canal fréquentiel, les courbes ont des valeurs 25 similaires. On reporte ainsi la difficulté de conception de filtres et du convertisseur analogique-numérique vers la partie numérique, quelle que soit la fréquence de travail des filtres numériques et la fréquence d'échantillonnage Fs du convertisseur. 30  comprises determining the coefficients [ao; ai; ...; aNfir-1] F = 5 10 L i IMir-1 '.f Ndiv F minimizing the difference between the transfer function H and the Happrox function over the width of band of the useful signal. In a first step 10, therefore, the form of the Happrox transfer function is chosen, and more particularly the order of the Happrox transfer function which provides the number of coefficients [ao; ai; ...; aNfir_i] to be determined. In a second step 20, a finite number of reference frequencies f2,..., FNfrq are chosen for which the difference between the two transfer functions H and HapproX will be minimized. The choice of these frequencies and their number will directly determine the precision of the approximation, as well as the complexity of the calculation of HapproX. Thus, reference frequencies are preferably uniformly distributed over the desired frequency range. A vector Fref is then constructed whose coordinates are the reference frequencies determined previously, then, in a third step 30, the vector Href is calculated whose coordinates are the values of the transfer function H for each of the reference frequencies. So we have: I Fre {= f and: Href "" H1. Fref'I fi H (f1) H (f2) Nfrq. H (f_Nfrq) Finally, in a fourth and last step 40, the coefficients [ao; ai; ...; aNfir_1] are computed in a matrix manner, so as to minimize the difference between the desired transfer function H and the Happrox approximated function. The calculation uses a first matrix E defined by: fir-1 f Nfir - 1 wl E = exp 2in f Nfrq t'Nfrq f Nfir --- 1 f Nfrq from which the Happrox coefficients are calculated with the following formula FIGS. 23 and 24 graphically illustrate an example of an approximation of a transfer function H by a FIR filter of order 3 (Nf, r = 3), clocked at a frequency 6 times smaller ( Nd, v = 6) and Happrox transfer function. FIG. 23 represents the module of the two transfer functions and FIG. 24 represents the phase shift. It can be seen that over the frequency range PFD [-10MHz; 10MHz] representing a frequency channel, the curves have similar values. The difficulty of designing filters and the analog-to-digital converter to the digital part is thus postponed, whatever the working frequency of the digital filters and the sampling frequency Fs of the converter. 30

Claims (24)

REVENDICATIONS 1. Procédé de traitement d'un signal incident dans lequel on élabore un signal intermédiaire tiré du signal incident, on délivre le signal intermédiaire à un circuit de filtrage et de conversion analogique/numérique (CFCANI) comprenant au moins une entrée en courant pour recevoir le signal intermédiaire, plusieurs sorties (SIl, SI2, SI3), des moyens capacitifs d'entrée (MCEI) connectés à l'entrée, plusieurs circuits élémentaires (CIl, Cl2, CI3) configurables de conversion par approximations successives connectés chacun entre l'entrée et une des sorties (SIl, SI2, SI3) et comprenant chacun un groupe de condensateurs élémentaires commutés, procédé dans lequel on configure successivement et cycliquement chaque circuit élémentaire (CIl, Cl2, CI3) : - dans un état de filtrage dans lequel on relie le groupe de 15 condensateurs élémentaires commutés aux moyens capacitifs d'entrée, puis - dans plusieurs états distincts de conversion analogique/numérique, puis - dans un état de référence dans lequel le groupe de condensateurs 20 élémentaires commutés présente une charge capacitive de référence, lesdites sorties délivrant chacune successivement un échantillon de plusieurs bits d'un signal numérique de sortie correspondant au signal intermédiaire filtré. 25  1. A method of processing an incident signal in which an intermediate signal is produced from the incident signal, the intermediate signal is delivered to a filtering and analog-to-digital conversion circuit (CFCANI) comprising at least one current input for receiving the intermediate signal, several outputs (SI1, SI2, SI3), input capacitive means (MCEI) connected to the input, a plurality of configurable successive conversion circuits (CI1, Cl2, CI3) each connected between the input input and one of the outputs (SI1, SI2, SI3) and each comprising a group of switched elementary capacitors, a process in which each elementary circuit (CI1, Cl2, CI3) is successively and cyclically configured: - in a filtering state in which one connects the group of switched elementary capacitors to the capacitive input means, then - in several distinct states of analog / digital conversion, then - in a reference state in which the group of switched elementary capacitors 20 has a reference capacitive load, said outputs each successively delivering a sample of several bits of a digital output signal corresponding to the filtered intermediate signal. 25 2. Procédé selon la revendication 1 dans lequel le circuit de filtrage et de conversion analogique/numérique (CFCANI) comprend au moins N+2 sorties (SIl, SI2, SI3) délivrant chacune, à une fréquence de délivrance fd, un échantillon de N bits du signal numérique de sortie, et N+2 circuits élémentaires (CIl, Cl2, CI3) connectés chacun entre 30 l'entrée et une des N+2 sorties (SIl, SI2, SI3) et comprenant chacun au moins un groupe de N+l condensateurs élémentaires commutés montés en parallèle (CE11, CE12, CE13, CE14, CE21, CE22, CE23, CE24, CE31,CE32, CE33, CE34) ainsi qu'un comparateur (COMP1, COMP2, COMP3) connecté à la sortie correspondante (SI1, SI2, SI3), procédé dans lequel on configure successivement et cycliquement chaque circuit élémentaire (CIl, Cl2, CI3), à une fréquence de commande Fs égale au moins au produit du nombre de circuits élémentaires par la fréquence de délivrance fd, et avec un décalage temporel de 1/Fs entre deux circuits élémentaires consécutifs, et dans lequel : - le groupe des N+l condensateurs élémentaires est relié aux moyens capacitifs d'entrée dans l'état de filtrage, - les N+l condensateurs sont connectés entre le comparateur (COMP1, COMP2, COMP3) et une première ou une deuxième tension de référence (Vhigh, Vi0) sélectivement afin d'obtenir, successivement à la fréquence Fs, les N bits d'un échantillon du signal numérique de sortie à la sortie correspondante (SI1, SI2, SI3) dans N états distincts de conversion analogique-numérique, et - le groupe des N+l condensateurs élémentaires présente une charge capacitive de référence dans l'état de référence.  2. Method according to claim 1, in which the filtering and analog / digital conversion circuit (CFCANI) comprises at least N + 2 outputs (SI1, SI2, SI3) each delivering, at a delivery frequency fd, a sample of N bits of the digital output signal, and N + 2 elementary circuits (CI1, Cl2, CI3) each connected between the input and one of the N + 2 outputs (SI1, SI2, SI3) and each comprising at least one group of N + 1 switched elementary capacitors connected in parallel (CE11, CE12, CE13, CE14, CE21, CE22, CE23, CE24, CE31, CE32, CE33, CE34) as well as a comparator (COMP1, COMP2, COMP3) connected to the corresponding output (SI1, SI2, SI3), a method in which each elementary circuit (CI1, Cl2, CI3) is successively and cyclically configured at a control frequency Fs equal to at least the product of the number of elementary circuits by the delivery frequency fd, and with a time offset of 1 / Fs between two elemental circuits consecutive ires, and wherein: - the group of N + 1 elementary capacitors is connected to the capacitive input means in the filtering state, - the N + 1 capacitors are connected between the comparator (COMP1, COMP2, COMP3) and a first or a second reference voltage (Vhigh, Vi0) selectively in order to obtain, successively at the frequency Fs, the N bits of a sample of the digital output signal at the corresponding output (SI1, SI2, SI3) in N separate analog-to-digital conversion states, and - the group of N + 1 elementary capacitors has a reference capacitive load in the reference state. 3. Procédé selon la revendication 2 dans lequel le rapport de la valeur de la capacité des moyens capacitifs d'entrée (MCEI) sur la somme des capacités des N+l condensateurs élémentaires est supérieur à un seuil choisi en fonction de la largeur de bande du signal analogique.  3. The method as claimed in claim 2, in which the ratio of the capacitance value of the capacitive input means (MCEI) to the sum of the capacitances of the N + 1 elementary capacitors is greater than a threshold chosen as a function of the bandwidth. analog signal. 4. Procédé selon la revendication 2 ou 3 dans lequel les moyens capacitifs d'entrée (MCEI) comprennent un condensateur de filtrage (CIIR1) et dans lequel, dans l'état de filtrage de chaque circuit élémentaire (CIl, Cl2, CI3), le groupe des N+l condensateurs élémentaires dudit circuit élémentaire est relié au condensateur de filtrage (CIIRI).  4. Method according to claim 2 or 3 wherein the capacitive input means (MCEI) comprise a filter capacitor (CIIR1) and wherein, in the filtering state of each elementary circuit (CI1, Cl2, CI3), the group of N + 1 elementary capacitors of said elementary circuit is connected to the filtering capacitor (CIIRI). 5. Procédé selon l'une des revendications 2 à 4 dans lequel : - les moyens capacitifs d'entrée (MCEI) comprennent en outre au 30 moins un condensateur de filtrage supplémentaire (CIIR2), - le circuit de filtrage et de conversion analogique/numérique (CFCANI) comprend un nombre de sorties supplémentaires et de circuits élémentaires supplémentaires égal au nombre de condensateurs de filtrage supplémentaires, et- l'état de filtrage de chaque circuit élémentaire (CIl, Cl2, CI3) comprend différents sous-états de filtrage dans lesquels le groupe de N+l condensateurs élémentaires est respectivement relié aux différents condensateurs de filtrage (CIIR1, CIIR2) dans lequel on place successivement ledit circuit élémentaire (CIl, Cl2, CI3) dans chacun des sous-états de filtrage.  5. Method according to one of claims 2 to 4 wherein: - the capacitive input means (MCEI) further comprise at least one additional filter capacitor (CIIR2), - the filter circuit and analog conversion / digital (CFCANI) comprises a number of additional outputs and additional elementary circuits equal to the number of additional filtering capacitors, and- the filtering state of each elementary circuit (CI1, Cl2, CI3) comprises different filter sub-states in wherein the group of N + 1 elementary capacitors is respectively connected to the different filter capacitors (CIIR1, CIIR2) in which said elementary circuit (CI1, Cl2, CI3) is successively placed in each of the filter sub-states. 6. Procédé selon l'une des revendications 2 à 5 dans lequel, après l'état de référence, on configure le circuit élémentaire (CIl, Cl2, CI3) dans un état de calibration dans lequel on relie le comparateur (COMP1, COMP2, COMP3) du circuit élémentaire (CIl, Cl2, CI3) à deux tensions égales de manière à déterminer et corriger son décalage.  6. Method according to one of claims 2 to 5 wherein, after the reference state, the elementary circuit (CI1, C1, C13) is configured in a calibration state in which the comparator (COMP1, COMP2, COMP3) of the elementary circuit (CI1, Cl2, CI3) at two equal voltages so as to determine and correct its offset. 7. Procédé selon l'une des revendications 2 à 6 dans lequel l'entrée en courant pour recevoir le signal intermédiaire est une entrée différentielle et dans lequel chaque circuit élémentaire (CIl, Cl2, CI3) comprend un deuxième groupe de N+l condensateurs élémentaires commutés montés en parallèle (CEll', CE12', CE13', CE14', CE21', CE22', CE23', CE24', CE31', CE32', CE33', CE34').  7. Method according to one of claims 2 to 6 wherein the current input for receiving the intermediate signal is a differential input and wherein each elementary circuit (CI1, Cl2, CI3) comprises a second group of N + 1 capacitors switched elementary elements connected in parallel (CE11 ', CE12', CE13 ', CE14', CE21 ', CE22', CE23 ', CE24', CE31 ', CE32', CE33 ', CE34'). 8. Procédé selon l'une des revendications 2 à 7 en combinaison avec la revendication 4, dans lequel on délivre le signal incident à un étage transconducteur (LNAI), on relie une sortie en courant de l'étage transconducteur (LNAI) au condensateur de filtrage (CIIR1) de façon à délivrer au condensateur de filtrage (CIIR1) un signal en courant et son opposé respectivement au cours des deux demi périodes de chaque période d'un signal périodique (SP, SP') et obtenir ainsi, au niveau du condensateur de filtrage (CIIR1), un signal transposé en fréquence en tant que signal intermédiaire, et dans lequel, lors de l'occurrence de chaque demi période du signal périodique (SP, SP'), la tension de ladite sortie en courant, vue dudit condensateur de filtrage (CIIR1), est initialisée à une valeur égale à celle de la tension (U) dudit condensateur de filtrage (CIIR1).  8. Method according to one of claims 2 to 7 in combination with claim 4, wherein the incident signal is delivered to a transconductor stage (LNAI), a current output of the transconductor stage (LNAI) is connected to the capacitor. filter (CIIR1) so as to deliver to the filtering capacitor (CIIR1) a current signal and its opposite respectively during the two half periods of each period of a periodic signal (SP, SP ') and thus obtain, at the level of filter capacitor (CIIR1), a signal transposed into frequency as an intermediate signal, and in which, at the occurrence of each half period of the periodic signal (SP, SP '), the voltage of said current output, view of said filter capacitor (CIIR1), is initialized to a value equal to that of the voltage (U) of said filter capacitor (CIIR1). 9. Procédé selon l'une des revendications 2 à 8 en combinaison avec la revendication 4 dans lequel le circuit de filtrage et de conversion analogique/numérique (CFCANI) est apte à filtrer les composantesfréquentielles du signal intermédiaire situées en dehors d'une plage fréquentielle désirée, et le procédé comprend en outre - une remise en forme (2) du signal numérique de sortie dans une forme sensiblement identique, au moins dans ladite plage fréquentielle désirée, 5 à la forme du signal intermédiaire et - un filtrage numérique final (3) du signal numérique de sortie remis en forme de façon à filtrer les composantes fréquentielles situées en dehors de ladite plage fréquentielle désirée.  9. Method according to one of claims 2 to 8 in combination with claim 4 wherein the filtering circuit and analog / digital conversion (CFCANI) is able to filter the frequency components of the intermediate signal located outside a frequency range desired, and the method further comprises - reshaping (2) the digital output signal in a substantially identical form, at least in said desired frequency range, to the form of the intermediate signal and - a final digital filtering (3 ) of the output digital signal reshaped so as to filter the frequency components located outside said desired frequency range. 10. Dispositif de traitement d'un signal incident, comprenant un 10 circuit de filtrage et de conversion analogique/numérique (CFCANI) d'un signal intermédiaire tiré du signal incident, comprenant : - au moins une entrée en courant pour recevoir le signal intermédiaire ; - plusieurs sorties (SIl, SI2, SI3) ; 15 - des moyens capacitifs d'entrée (MCEI) connectés à l'entrée ; - plusieurs circuits élémentaires (CIl, Cl2, CI3) configurables de conversion par approximations successives connectés chacun entre l'entrée et une des sorties (SIl, SI2, SI3) et comprenant chacun un groupe de condensateurs élémentaires commutés ; chaque circuit 20 élémentaire (CIl, Cl2, CI3) possédant un état de filtrage dans lequel le groupe de condensateurs élémentaires est relié aux moyens capacitifs d'entrée, plusieurs états distincts de conversion analogique/numérique, et un état de référence dans lequel le groupe de condensateurs élémentaires commutés présente une charge capacitive de référence, 25 lesdites sorties étant aptes à délivrer chacune successivement un échantillon de plusieurs bits d'un signal numérique de sortie correspondant au signal intermédiaire filtré.  An incident signal processing apparatus comprising a filter and analog-to-digital conversion circuit (CFCANI) of an intermediate signal derived from the incident signal, comprising: - at least one current input for receiving the intermediate signal ; - several outputs (SI1, SI2, SI3); Capacitive input means (MCEI) connected to the input; a plurality of configurable successive approximation circuits (CI1, C1, CI3) each connected between the input and one of the outputs (SI1, SI2, SI3) and each comprising a group of switched elementary capacitors; each elementary circuit (CI1, Cl2, CI3) having a filter state in which the group of elementary capacitors is connected to the capacitive input means, a plurality of distinct analog / digital conversion states, and a reference state in which the group switched elementary capacitors has a reference capacitive load, said outputs being adapted to successively output a sample of several bits of a digital output signal corresponding to the filtered intermediate signal. 11. Dispositif selon la revendication 10 comprenant en outre des moyens de commande aptes à placer successivement et cycliquement, 30 chaque circuit élémentaire dans l'état de filtrage, puis dans les états successifs de conversion analogique/numérique, puis dans l'état de référence.  11. Device according to claim 10 further comprising control means capable of successively and cyclically placing each elementary circuit in the filtering state, then in the successive states of analog / digital conversion, then in the reference state. . 12. Dispositif selon la revendication 11 dans lequel les sorties (SIl, SI2, SI3) sont aptes à délivrer chacune, à une fréquence dedélivrance fd, un échantillon de plusieurs bits du signal numérique de sortie, et dans lequel les moyens de commande sont aptes à placer, à une fréquence de commande Fs égale au moins au produit du nombre de circuits élémentaires par la fréquence de délivrance fd et avec un décalage temporel de 1/Fs entre deux circuits élémentaires consécutifs, successivement chaque circuit élémentaire (CIl, Cl2, CI3) dans l'état de filtrage, puis dans les états de conversion analogique/numérique afin d'obtenir, successivement à la fréquence Fs, les bits d'un échantillon du signal numérique de sortie à la sortie correspondante (SI1, SI2, SI3), puis dans l'état de référence.  12. Device according to claim 11 wherein the outputs (SI1, SI2, SI3) are each capable of delivering, at a delivery frequency fd, a sample of several bits of the digital output signal, and wherein the control means are capable of placing, at a control frequency Fs equal to at least the product of the number of elementary circuits by the delivery frequency fd and with a time shift of 1 / Fs between two consecutive elementary circuits, successively each elementary circuit (CI1, Cl2, CI3 ) in the filtering state, then in the analog / digital conversion states in order to obtain, successively at the frequency Fs, the bits of a sample of the digital output signal at the corresponding output (SI1, SI2, SI3) , then in the reference state. 13. Dispositif selon la revendication 12 dans lequel le circuit de filtrage et de conversion analogique/numérique (CFCANI) comprend : - au moins N+2 sorties (SI1, SI2, SI3) aptes à délivrer chacune, à la fréquence de délivrance fd, un échantillon de N bits du signal numérique de sortie, - au moins N+2 circuits élémentaires connectés chacun entre l'entrée et une des N+2 sorties (SI1, SI2, SI3) et comprenant chacun au moins un groupe de N+l condensateurs élémentaires (CE11, CE12, CE13, CE14, CE21, CE22, CE23, CE24, CE31, CE32, CE33, CE34) commutés montés en parallèle et de N+l interrupteurs configurables (Ill, I12, I13, I14, I21, I22, I23, I24, I31, I32, I33, I34) ainsi qu'un comparateur (COMP1, COMP2, CMOP3) connecté à la sortie correspondante (SI1, SI2, SI3), le groupe de N+l condensateurs élémentaires de chaque circuit élémentaire : - étant relié aux moyens capacitifs d'entrée dans l'état de filtrage dudit circuit élémentaire, - étant connectés entre le comparateur et une première ou une deuxième tension de référence (Vhigh, Vi0) sélectivement dans les N états distincts de conversion analogique/numérique dudit circuit élémentaire, et - présentant une charge capacitive de référence dans l'état de référence dudit circuit élémentaire.  13. Device according to claim 12 wherein the filtering circuit and analog / digital conversion (CFCANI) comprises: - at least N + 2 outputs (SI1, SI2, SI3) each capable of delivering at the fd delivery frequency, a sample of N bits of the digital output signal, - at least N + 2 elementary circuits each connected between the input and one of the N + 2 outputs (SI1, SI2, SI3) and each comprising at least one group of N + 1 switched capacitors (CE11, CE12, CE13, CE14, CE21, CE22, CE23, CE24, CE31, CE32, CE33, CE34) connected in parallel and N + 1 configurable switches (Ill, I12, I13, I14, I21, I22 , I23, I24, I31, I32, I33, I34) as well as a comparator (COMP1, COMP2, CMOP3) connected to the corresponding output (SI1, SI2, SI3), the group of N + 1 elementary capacitors of each elementary circuit : - being connected to the capacitive input means in the filtering state of said elementary circuit, - being connected between the comparator and a first or a second reference voltage (Vhigh, Vi0) selectively in the N distinct states of analog / digital conversion of said elementary circuit, and - having a reference capacitive load in the reference state of said elementary circuit. 14. Dispositif selon la revendication 13 dans lequel le rapport de la valeur de la capacité des moyens capacitifs d'entrée sur la somme descapacités des N+l condensateurs élémentaires est supérieur à un seuil choisi en fonction de la largeur de bande du signal analogique.  14. Device according to claim 13 wherein the ratio of the value of the capacitance of the input capacitive means to the capacitance sum of the N + 1 elementary capacitors is greater than a threshold chosen as a function of the bandwidth of the analog signal. 15. Dispositif selon la revendication 13 ou 14 dans lequel les valeurs des N+l condensateurs élémentaires de chaque circuit élémentaire sont C/2, C/4,..., C/2N, C/2N.  15. Device according to claim 13 or 14 wherein the values of the N + 1 elementary capacitors of each elementary circuit are C / 2, C / 4, ..., C / 2N, C / 2N. 16. Dispositif selon la revendication 15 dans lequel les moyens capacitifs d'entrée (MCEI) comprennent un condensateur de filtrage (CIIRI) et dans lequel, pour chaque circuit élémentaire (CIl, Cl2, CI3), les interrupteurs (Ill, I12, I13, I21, I22, I23, I31, I32, I33) des N condensateurs élémentaires de valeurs C/2, C/4,..., C/2N-', C/2N possèdent trois états de commutation et l'interrupteur (I14, I24, I34) du (N+1)1ème condensateur de valeur C/2N possède deux états de commutation ; les moyens de commandes étant aptes à configurer les interrupteurs d'un circuit élémentaire dans le même état de commutation durant l'état de filtrage, dans les autres états de commutation durant les N états distincts de conversion analogique/numérique et dans l'état de référence.  16. Device according to claim 15 wherein the capacitive input means (MCEI) comprise a filter capacitor (CIIRI) and wherein, for each elementary circuit (CI1, Cl2, CI3), the switches (Ill, I12, I13 , I21, I22, I23, I31, I32, I33) of the N elementary capacitors of values C / 2, C / 4, ..., C / 2N- ', C / 2N have three switching states and the switch ( I14, I24, I34) of the (N + 1) 1st C / 2N value capacitor has two switching states; the control means being able to configure the switches of an elementary circuit in the same switching state during the filtering state, in the other switching states during the N distinct states of analog / digital conversion and in the state of reference. 17. Dispositif selon la revendication 16 dans lequel : - les moyens capacitifs d'entrée (MCEI) comprennent en outre au 20 moins un condensateur de filtrage supplémentaire (CIIR2), - le dispositif comprend un nombre de sorties supplémentaires et de circuits élémentaires supplémentaires égal au nombre de condensateurs de filtrage supplémentaires, et - pour chaque circuit élémentaire (CIl, Cl2, CI3), chaque 25 interrupteur possède en outre un nombre supplémentaire d'états de commutation égal au nombre de condensateurs de filtrage supplémentaires ; l'état de filtrage de chaque circuit élémentaire comprenant différents sous-états de filtrage dans lesquels le groupe des N+l condensateurs élémentaires est respectivement relié aux différents 30 condensateurs de filtrage (CIIR1, CJJR2); - les moyens de commandes étant aptes à configurer les interrupteurs d'un circuit élémentaire de façon à successivement le placer dans chacun des sous-états de filtrage.  17. The device according to claim 16, wherein: the capacitive input means (MCEI) furthermore comprise at least one additional filtering capacitor (CIIR2); the device comprises a number of additional outputs and additional elementary circuits equal to to the number of additional filter capacitors, and for each elementary circuit (CI1, Cl2, CI3), each switch further has a further number of switching states equal to the number of additional filter capacitors; the filtering state of each elementary circuit comprising different filter sub-states in which the group of N + 1 elementary capacitors is respectively connected to the different filtering capacitors (CIIR1, CJJR2); the control means being able to configure the switches of an elementary circuit so as to successively place it in each of the sub-states of filtering. 18. Dispositif selon l'une des revendications 13 à 17 dans lequel, dans l'état de référence d'un circuit élémentaire (CIl, Cl2, CI3), l'interrupteur (Ill , I21, I31) du condensateur élémentaire (CE 1 1, CE21, CE31) de valeur C/2 dudit circuit élémentaire est configuré de façon à connecter ledit condensateur élémentaire de valeur C/2 à une des deux tensions de référence (Vhigh) et les interrupteurs (I12, I13, I14, I22, I23, I24, I32, I33, I34) des N autres condensateurs élémentaires (CE12, CE13, CE14, CE22, CE23, CE24, CE32, CE33, CE34) sont configurés de façon à connecter lesdits N condensateurs élémentaires à l'autre des deux tensions de référence (Vi0 ).  18. Device according to one of claims 13 to 17 wherein, in the reference state of an elementary circuit (CI1, Cl2, CI3), the switch (III, I21, I31) of the elementary capacitor (CE 1 1, CE21, CE31) of C / 2 value of said elementary circuit is configured to connect said capacitor elementary value C / 2 to one of two reference voltages (Vhigh) and the switches (I12, I13, I14, I22, I23, I24, I32, I33, I34) of the N other elementary capacitors (CE12, CE13, CE14, CE22, CE23, CE24, CE32, CE33, CE34) are configured to connect said N elementary capacitors to each other. reference voltages (Vi0). 19. Dispositif selon l'une des revendications 13 à 18 dans lequel le circuit de filtrage et de conversion analogique/numérique (CFCANI) comprend une sortie supplémentaire et un circuit élémentaire supplémentaire et dans lequel chaque circuit élémentaire (CIl, Cl2, CI3) possède en outre un état de calibration dans lequel le comparateur (COMP1, COMP2, COMP3) est relié à deux tensions égales de manière à déterminer et corriger son décalage ; les moyens de commandes étant en outre aptes à configurer les interrupteurs de chaque circuit élémentaire de façon à le placer dans son état de calibration après son état de référence.  19. Device according to one of claims 13 to 18 wherein the filtering circuit and analog / digital conversion (CFCANI) comprises an additional output and an additional elementary circuit and wherein each elementary circuit (CI1, Cl2, CI3) has in addition, a calibration state in which the comparator (COMP1, COMP2, COMP3) is connected to two equal voltages so as to determine and correct its offset; the control means being further adapted to configure the switches of each elementary circuit so as to place it in its calibration state after its reference state. 20. Dispositif selon l'une des revendications 13 à 19 présentant une architecture différentielle dans laquelle chaque circuit élémentaire (CIl, Cl2, CI3) comprend un deuxième groupe de N+l condensateurs élémentaires (CEll', CE12', CE13', CE14', CE21', CE22', CE23', CE24', CE31', CE32', CE33', CE34') commutés montés en parallèle et de N+l interrupteurs configurables (Ill', I12', I13', I14', I21', I22', I23', I24', I31', I32', I33', I34').  20. Device according to one of claims 13 to 19 having a differential architecture wherein each elementary circuit (CI1, Cl2, CI3) comprises a second group of N + 1 elementary capacitors (CE11 ', CE12', CE13 ', CE14'). , CE21 ', CE22', CE23 ', CE24', CE31 ', CE32', CE33 ', CE34') connected in parallel and N + 1 configurable switches (Ill ', I12', I13 ', I14', I21 ', I22', I23 ', I24', I31 ', I32', I33 ', I34'). 21. Dispositif selon l'une des revendications 10 à 20 en combinaison avec 16 comprenant en outre : - un étage transconducteur (LNAI) comprenant une entrée pour recevoir le signal incident, - des moyens de transposition de fréquence (MTRI) connectés entre l'étage transconducteur (LNAI) et le condensateur de filtrage (CIIRi), comportant :- des moyens de génération (GEN, GEN') aptes à délivrer un signal périodique (SP, SP'), - un jeu de commutateurs configurable (Tl, T2, T3, T4, Tl', T2', T3', T4') en réponse à un signal de commande (SC1, SCl'), - des moyens de commande (MC1, MC1') aptes à délivrer le signal de commande (SC1, SC1') à partir du signal périodique (SP, SP') pour configurer le jeu de commutateurs (Tl, T2, T3, T4, Tl', T2', T3', T4') de façon à relier une sortie en courant de l'étage transconducteur (LNAI) au condensateur de filtrage (CIIR1) et délivrer au condensateur de filtrage (CIIR1) un signal en courant et son opposé respectivement au cours des deux demi périodes de chaque période du signal périodique (SP, SP') et obtenir ainsi, au niveau du condensateur de filtrage (CIIR1), un signal transposé en fréquence en tant que signal intermédiaire, le dispositif comprenant en outre des moyens d'initialisation aptes à initialiser, lors de l'occurrence de chaque demi période du signal périodique (SP, SP'), la tension de la sortie en courant, vue dudit condensateur de filtrage (CIIR1), à une valeur égale à celle de la tension (U) dudit condensateur de filtrage (CIIR1).  21. Device according to one of claims 10 to 20 in combination with 16 further comprising: - a transconductor stage (LNAI) comprising an input for receiving the incident signal, - frequency transposition means (MTRI) connected between the transconductor stage (LNAI) and the filtering capacitor (CIIRi), comprising: - generation means (GEN, GEN ') capable of delivering a periodic signal (SP, SP'), - a set of configurable switches (T1, T2 , T3, T4, T1 ', T2', T3 ', T4') in response to a control signal (SC1, SC1 '), - control means (MC1, MC1') adapted to output the control signal ( SC1, SC1 ') from the periodic signal (SP, SP') for configuring the set of switches (T1, T2, T3, T4, T1 ', T2', T3 ', T4') so as to connect an output to current from the transconductor stage (LNAI) to the filter capacitor (CIIR1) and deliver to the filtering capacitor (CIIR1) a current signal and its opposite respectively during the two half periods of each period of the periodic signal (SP, SP ') and thus obtain, at the level of the filtering capacitor (CIIR1), a signal transposed in frequency as an intermediate signal, the device further comprising suitable initialization means to initialize, at the occurrence of each half period of the periodic signal (SP, SP '), the voltage of the current output, seen from said filtering capacitor (CIIR1), to a value equal to that of the voltage (U ) of said filter capacitor (CIIR1). 22. Dispositif selon l'une des revendications 10 à 21 en combinaison avec 16 dans lequel le circuit de filtrage et de conversion analogique/numérique (CFCANI) est apte à filtrer le signal intermédiaire de façon à filtrer les composantes fréquentielles situées en dehors d'une plage fréquentielle désirée, le dispositif comprenant en outre : - des moyens de remise en forme (FRFI) aptes à remettre en forme le signal numérique de sortie dans une forme sensiblement identique à la forme initiale du signal intermédiaire, au moins dans la plage fréquentielle désirée, et - des moyens additionnels de filtrage (FPBNI) aptes à effectuer un filtrage numérique final du signal numérique remis en forme de façon à filtrer les composantes fréquentielles situées en-dehors de ladite plage fréquentielle désirée.  22. Device according to one of claims 10 to 21 in combination with 16 wherein the filtering circuit and analog / digital conversion (CFCANI) is able to filter the intermediate signal so as to filter the frequency components located outside of a desired frequency range, the device further comprising: - fitness means (FRFI) capable of reshaping the digital output signal in a form substantially identical to the initial form of the intermediate signal, at least in the frequency range desired, and - additional filtering means (FPBNI) capable of performing a final digital filtering of the digital signal reformatted so as to filter the frequency components located outside said desired frequency range. 23. Dispositif selon l'une des revendications 10 à 22, réalisé sous la forme d'un circuit intégré.  23. Device according to one of claims 10 to 22, made in the form of an integrated circuit. 24. Récepteur de signal radio-fréquence (REC) comprenant un dispositif de traitement d'un signal radiofréquence selon l'une des revendications 10 à 23.  24. A radio frequency signal receiver (REC) comprising a device for processing a radio frequency signal according to one of claims 10 to 23.
FR0752720A 2007-01-17 2007-01-17 Incident signal e.g. radio frequency signal, processing e.g. filtering, method, involves configuring elementary circuit in analog to digital conversion states, and in reference states in which group of capacitors forms capacitive charge Pending FR2911451A1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
FR0752720A FR2911451A1 (en) 2007-01-17 2007-01-17 Incident signal e.g. radio frequency signal, processing e.g. filtering, method, involves configuring elementary circuit in analog to digital conversion states, and in reference states in which group of capacitors forms capacitive charge
FR0850115A FR2911454B1 (en) 2007-01-17 2008-01-09 METHOD AND DEVICE FOR PROCESSING AN INCIDENTAL SIGNAL, IN PARTICULAR FILTERING AND ANALOGUE / DIGITAL CONVERSION
US12/015,039 US7652613B2 (en) 2007-01-17 2008-01-16 Method and device for processing an incident signal, in particular for filtering and analog/digital conversion

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR0752720A FR2911451A1 (en) 2007-01-17 2007-01-17 Incident signal e.g. radio frequency signal, processing e.g. filtering, method, involves configuring elementary circuit in analog to digital conversion states, and in reference states in which group of capacitors forms capacitive charge

Publications (1)

Publication Number Publication Date
FR2911451A1 true FR2911451A1 (en) 2008-07-18

Family

ID=38474421

Family Applications (1)

Application Number Title Priority Date Filing Date
FR0752720A Pending FR2911451A1 (en) 2007-01-17 2007-01-17 Incident signal e.g. radio frequency signal, processing e.g. filtering, method, involves configuring elementary circuit in analog to digital conversion states, and in reference states in which group of capacitors forms capacitive charge

Country Status (1)

Country Link
FR (1) FR2911451A1 (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1992004777A1 (en) * 1990-08-30 1992-03-19 Harris Corporation Two stage a/d converter utilizing dual multiplexed converters with a common successive approximation control
US6538594B1 (en) * 2001-07-30 2003-03-25 Cirrus Logic, Inc. Methods and circuits for compensating for finite common mode rejection in switched capacitor circuits

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1992004777A1 (en) * 1990-08-30 1992-03-19 Harris Corporation Two stage a/d converter utilizing dual multiplexed converters with a common successive approximation control
US6538594B1 (en) * 2001-07-30 2003-03-25 Cirrus Logic, Inc. Methods and circuits for compensating for finite common mode rejection in switched capacitor circuits

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JIREN YUAN ET AL: "A 10-BIT 5-MS/S SUCCESSIVE APPROXIMATION ADC CELL USED IN A 70/MS/SADC ARRAY IN 1.2-MUM CMOS", IEEE JOURNAL OF SOLID-STATE CIRCUITS, IEEE SERVICE CENTER, PISCATAWAY, NJ, US, vol. 29, no. 8, 1 August 1994 (1994-08-01), pages 866 - 872, XP000460908, ISSN: 0018-9200 *

Similar Documents

Publication Publication Date Title
EP1646147A1 (en) Analog filter for time discrete signals based on passive components
FR2896109A1 (en) Analog-to-digital conversion device, has filter with coefficients adjusted using least mean square algorithm, receiving digital and error signals, and delivering filtered digital signal corrected from errors of error signal
EP1727283A1 (en) Method und device for sampling rate convertion
FR2911454A1 (en) Incident radiofrequency signal e.g. digital terrestrial TV signal, processing method for e.g. cellular mobile telephone, involves delivering sample of bits of output digital signal corresponding to intermediate signal in outputs of device
FR2996387A1 (en) CAPACITIVE COUPLING SIGMA DELTA RF MODULATOR, ANALOGUE-DIGITAL CONVERTER AND APPARATUS COMPRISING SUCH A MODULATOR
FR2903546A1 (en) METHOD AND DEVICE FOR REDUCING THE CONTINUOUS COMPONENT OF A BASEBAND TRANSPOSE SIGNAL, PARTICULARLY IN A DIRECT-CONVERSION TYPE RECEIVER
EP0606799A1 (en) Analog-digital converter with distributed sampler and holder
EP2514099B1 (en) Device and method for receiving rf signals based on heterodyne architecture using complex if sub-sampling
FR2551279A1 (en) SINUSOIDAL WAVE GENERATOR, OF WHICH FREQUENCY IS SUBJECT TO A BINARY SIGNAL, PARTICULARLY FOR MODEM
FR2471093A1 (en) CIRCUIT AND METHOD FOR GAIN CONTROL FOR DIGITAL SIGNAL OF THE TYPE USED IN TELEPHONE DIGITAL SWITCHING SYSTEMS AND LINE JETER EQUIPPED WITH SUCH CIRCUIT
FR2911451A1 (en) Incident signal e.g. radio frequency signal, processing e.g. filtering, method, involves configuring elementary circuit in analog to digital conversion states, and in reference states in which group of capacitors forms capacitive charge
FR2582461A1 (en) DECIMATION FILTER
FR2911453A1 (en) Radio frequency signal e.g. digital terrestrial TV signal, processing method for receiver, involves initializing voltage of current output to value equal to that of voltage of storage capacitor, during occurrence of each part of half period
FR2911452A1 (en) Radio frequency signal e.g. digital terrestrial TV signal, processing method for receiver, involves initializing voltage of current output to value equal to that of voltage of storage capacitor, during occurrence of period of half period
EP0970562B1 (en) Fractional delay digital filter
EP0620641B1 (en) Signal processing device using a plurality of different filters, in particular for coding of audiofrequency voice signals
FR2911449A1 (en) SAMPLE FILTER WITH FINITE IMPULSE RESPONSE
FR2911462A1 (en) METHOD AND DEVICE FOR FILTERING AND ANALOG / DIGITAL CONVERSION OF ANALOG SIGNAL.
FR2485304A1 (en) AUDIO FREQUENCY PROCESSING DEVICE OF SUBSCRIBER LINE
EP2091149A1 (en) Method and device for downconverting the sampling frequency of a digital signal.
EP1806842B1 (en) Transconductance filter circuit, in particular for a mobile phone
EP1156586B1 (en) Pipelined analogue-to-digital converter with noise-shaping
FR2934098A1 (en) SIGNAL PROCESSING DEVICE AND METHOD USING MULTIPLE PARALLEL PATHWAYS.
FR2911461A1 (en) Incident analog signal filtering and converting method for radiofrequency signal receiver, involves performing digital filtering of reshaped signal for filtering frequency components outside desired frequency range
WO2000028662A1 (en) Digital filter with parallel architecture and spread-spectrum signal receiver using same