FR2784255A1 - Dispositif et procede de communication et systemes les utilisant - Google Patents
Dispositif et procede de communication et systemes les utilisant Download PDFInfo
- Publication number
- FR2784255A1 FR2784255A1 FR9811863A FR9811863A FR2784255A1 FR 2784255 A1 FR2784255 A1 FR 2784255A1 FR 9811863 A FR9811863 A FR 9811863A FR 9811863 A FR9811863 A FR 9811863A FR 2784255 A1 FR2784255 A1 FR 2784255A1
- Authority
- FR
- France
- Prior art keywords
- header
- network
- external
- internal
- packet
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/30—Peripheral units, e.g. input or output ports
- H04L49/3081—ATM peripheral units, e.g. policing, insertion or extraction
- H04L49/309—Header conversion, routing tables or routing tags
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/46—Interconnection of networks
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/0428—Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
- H04Q11/0478—Provisions for broadband connections
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5614—User Network Interface
- H04L2012/5618—Bridges, gateways [GW] or interworking units [IWU]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
Le dispositif objet de la présente invention s'applique à la communication entre :- un réseau dit externe (110) mettant en oeuvre, pour chaque paquet, un en-tête dit externe, et- un réseau dit interne (101) dans lequel chaque commutateur rencontré par un paquet retire une partie d'un en-tête dit " interne " dudit paquet.Il comporte :- un moyen de traitement effectuant la détermination d'en-tête interne pour chaque paquet provenant du réseau externe et de nouvel en-tête externe, chacun dépendant de l'en-tête externe initial, le paquet interne comportant ainsi l'en-tête interne ajouté et le nouvel en-tête externe; et- un moyen de mémorisation intermédiaire adapté à recevoir les données provenant de l'un des réseaux, à son débit et à les fournir à destination de l'autre desdits réseaux, à son débit.
Description
La présente invention concerne un dispositif et un procédé de
communication et des systèmes les utilisant. Elle se situe dans le cadre des Desk Area Network (réseau local domestique ou de bureau dans lequel les distances se comptent en mètres ou en dizaines de mètres) et elle s'applique en particulier aux réseaux de communication, en particulier aux réseaux locaux, aux systèmes
informatiques et aux applications distribuées temps réel.
Dans un Desk Area Network se situant dans le cadre de l'invention, un accès à un réseau de type WAN (Wide Area Network pour réseau local de grande dimension, dans lequel les distances se comptent en centaines, voire en milliers de
kilomètres), est partagé entre plusieurs noeuds du réseau.
Par exemple: - les noeuds du réseau DAN communiquent entre eux à travers un réseau de type IEEE 1355 (appelé aussi par la suite Ds-Link avec "DS" pour codage "Data-Strobe"), et - l'accès de type WAN accède à un réseau ATM ("Asynchronous
Transfert Mode" pour mode de transfert asynchrone).
L'invention vise, en particulier, à ce que chaque noeud du réseau transmette et traite des informations reçues par les autres noeuds. Chaque noeud est capable d'émettre ou de recevoir des informations du réseau WAN, de telle manière que tous les noeuds soient interchangeables vis-à-vis de l'accès au réseau WAN. L'invention a aussi pour but de permettre une interchangeabilité de tous
les noeuds à l'intérieur d'un réseau de type Desk Area Network.
L'invention a encore pour but de permettre la connexion de l'un quelconque des noeuds à un réseau de type WAN, accès partagé par tous les
autres noeuds.
L'invention a aussi pour but de permettre le transfert de données d'un réseau physique (exemple ATM) vers un autre réseau physique (exemple IEEE
1355).
L'invention a aussi pour but de permettre le transfert de données d'un réseau physique vers un bus de type PCI ("peripheral component Interconnect"
pour composant d'interconnexion de périphériques) et vice-versa.
A cet effet, la présente invention vise un dispositif de communication entre: - un réseau à commutation de paquet dit externe mettant en oeuvre un premier protocole de communication et, pour chaque paquet, un en-tête dit extemrne, et - un réseau dit interne, à commutation de paquet mettant en oeuvre un deuxième protocole de communication selon lequel chaque commutateur rencontré par un paquet sur le réseau interne retire une partie d'un en-tête dit "interne" dudit paquet, le débit de données des réseaux externe et interne étant différents, dispositif caractérisé en ce qu'il comporte: - un moyen de traitement d'en-tête comportant: un moyen de détermination d'en-tête interne adapté, pour chaque paquet qui parvient audit dispositif par l'intermédiaire du réseau externe et qui comporte un en-tête externe dit "initial", à déterminer un en-tête interne dépendant
de l'en-tête extemrne, et à déterminer un nouvel en-tête externe dépendant de l'en-
tête externe initial,
un moyen de remplacement d'en-tête externe adapté à remplacer l'en-
tête externe initial par le nouvel en-tête extemrne, et un moyen d'ajout d'en-tête adapté à ajouter l'en-tête interne, à chaque paquet qui parvient audit dispositif par l'intermédiaire du réseau externe, le paquet interne comportant ainsi l'en-tête interne ajouté et le nouvel en- tête externe; et - un moyen de mémorisation intermédiaire adapté à recevoir les données provenant de l'un des réseaux, au débit du protocole associé audit réseau et à les fournir à destination de l'autre desdits réseaux, au débit du protocole associé audit réseau. Grâce à ces dispositions, le message est véhiculé avec l'en-tête nécessaire sur le réseau interne et l'en-tête nécessaire à la transmission sur le
réseau extemrne est "encapsulé" dans le message transmis sur le réseau interne.
En outre le débit de données de chaque réseau est ainsi respecté.
En outre, aucune intervention d'un moyen de traitement n'est nécessaire pour la mise en oeuvre de ce dispositif de commutation, et ce dispositif peut fonctionner en temps réel sans conserver de message en mémoire, ce qui optimise
à la fois le débit de ce dispositif et son temps de réaction.
De plus, si le dispositif est relié à plusieurs systèmes de transmission possédant différents protocoles de communication, chacun de ces protocoles peut bénéficier de la présente invention de telle manière que sur le réseau interne
peuvent être transmis, simultanément, des messages qui, en dehors de leur en-
tête, proviennent ou sont destinés à se conformer à différents protocoles.
Selon des caractéristiques particulières, le moyen de traitement d'en-
tête comporte une table de correspondance adaptée à recevoir, en entrée, au moins une partie de l'en-tête externe initial et à foumrnir, en sortie, au moins une
partie de l'en-tête interne.
Grâce à ces dispositions, le moyen de traitement est très rapide puisqu'il
n'y a aucune intervention d'un,composant mettant en jeu un programme.
Selon des caractéristiques particulières, le moyen de mémorisation intermédiaire comporte, au moins, une mémoire de type "premier entré, premier sorti". Grâce à ces dispositions, l'adaptation des débits des deux réseaux est
d'une mise en oeuvre très simple et son fonctionnement est rapide.
Selon des caractéristiques particulières, le dispositif tel que succinctement exposé ci-dessus est adapté à mettre en oeuvre le protocole ATM ("Asynchronous Transfer Mode" pour mode de transfert asynchrone)
comme premier protocole.
Grâce à ces dispositions, les débits de données transférées sont très élevés. Selon des caractéristiques particulières, le dispositif tel que succinctement exposé ci-dessus est adapté à mettre en oeuvre le protocole IEEE 1355, comme deuxième protocole. Grâce à ces dispositions, plusieurs communications peuvent avoir lieu simultanément, les contraintes techniques liées à la mise en oeuvre d'un bus sont
évitées et le coût des équipements reliés au deuxième réseau est faible.
Selon des caractéristiques particulières, le dispositif tel que succinctement exposé ci-dessus comporte: - un moyen de traitement d'entête comportant: un moyen de détermination d'en-tête extemrne adapté, pour chaque paquet qui parvient audit dispositif par l'intermédiaire du réseau interne et qui comporte un en-tête externe dit "initial", à déterminer un nouvel en-tête externe dépendant de l'en-tête externe initial, et
un moyen de remplacement d'en-tête externe adapté à remplacer l'en-
tête externe initial par le nouvel en-tête extemrne, le paquet externe comportant ainsi le nouvel en-tête externe; et - un moyen de mémorisation intermédiaire adapté à recevoir les données provenant du réseau interne, au débit du deuxième protocole et à les fournir à
destination du réseau extemrne, au débit du premier protocole.
Grâce à ces dispositions, d'une part, I'adaptation de débit est effectuée dans les deux directions de communication entre les réseaux interne et extemrne, et d'autre part, et la correspondcance des en-têtes externes est effectuée aussi bien pour les paquets destinés au réseau interne que pour les paquets destinés au
réseau externe.
Selon un deuxième aspect, la présente invention vise un procédé de communication entre: - un réseau à commutation de paquet dit externe mettant en oeuvre un premier protocole de communication et, pour chaque paquet, un en-tête dit extemrne, et - un réseau dit interne, à commutation de paquet mettant en oeuvre un deuxième protocole de communication selon lequel chaque commutateur rencontré par un paquet sur le réseau interne retire une partie d'un en-tête dit "interne" dudit paquet, procédé caractérisé en ce qu'il comporte: - une étape de traitement d'en-tête comportant: une opération de détermination d'en- tête interne, au cours de laquelle, pour chaque paquet qui parvient audit dispositif par l'intermédiaire du réseau externe et qui comporte un en-tête externe dit "initial", on détermine un en-tête interne dépendant de l'en-tête extemrne, et on détermine un nouvel en-tête externe dépendant de l'en-tête externe initial, une opération de remplacement d'en-tête externe au cours de laquelle on remplace l'en- tête externe initial par le nouvel en-tête externe, et une opération d'ajout d'en-tête au cours de laquelle on ajoute l'en-tête interne, à chaque paquet qui parvient audit dispositif par l'intermédiaire du réseau extemrne, le paquet interne comportant ainsi l'en-tête interne ajouté et le nouvel en-tête externe; et - une étape de mémorisation intermédiaire au cours de laquelle: 20. on mémorise les données provenant de l'un des réseaux, au débit du protocole associé audit réseau et on fournit lesdites données à destination de l'autre desdits
réseaux, au débit du protocole associé audit réseau.
L'invention vise aussi un réseau, un ordinateur, une caméra, un télécopieur, un copieur, une Imprimante et un scanner, caractérisés en ce qu'ils
comportent un dispositif tel que succinctement exposé ci-dessus.
L'invention vise aussi: - un moyen de stockage d'informations lisible par un ordinateur ou un microprocesseur conservant des instructions d'un programme informatique caractérisé en ce qu'il permet la mise en oeuvre du procédé de l'invention telle que succinctement exposée ci- dessus, et - un moyen de stockage d'informations amovible, partiellement ou totalement, et lisible par un ordinateur ou un microprocesseur conservant des instructions d'un programme informatique caractérisé en ce qu'il permet la mise
en oeuvre du procédé de l'invention telle que succinctement exposée cidessus.
Les caractéristiques préférentielles ou particulières, et les avantages de ce procédé, de ce réseau, de cet ordinateur, de cette caméra, de ce télécopieur, de ce copieur, de cette imprimante, et de ce scanner et de ces moyens de stockage d'information étant identiques à ceux du dispositif tel que
succinctement exposé ci-dessus, ces avantages ne sont pas rappelés ici.
D'autres avantages, buts et caractéristiques de la présente invention
ressortiront de la description qui suit, faite en regard des dessins annexés, dans
lesquels: la figure 1 représente, schématiquement, un ensemble de noeuds de communication formant un réseau "interne" DAN ("Desk Area Network" pour réseau de petite étendue), l'un desdits noeuds étant relié à un réseau "exteme" WAN (" Wide Area Network " pour réseau de grande étendue); - la figure 2 représente, schématiquement, l'un des noeuds illustrés en figure 1 et qui ne sont pas reliés au réseau exteme; - la figure 3 représente, schématiquement, le noeud illustré en figure 1 et relié au réseau exteme; - la figure 4 est un schéma fonctionnel d'un composant d'interfaçage incorporé aux noeuds illustrés en figures 2 et 3; - la figure 5 représente des premiers chemins de données, correspondant à un mode de fonctionnement dit " deuxième " du composant d'interfaçage illustré en figure 4; - la figure 6 représente des seconds chemins de données, correspondants à un mode de fonctionnement dit " premier" du composant d'interfaçage illustré en figure 4; - la figure 7 représente, schématiquement, un circuit électronique des noeuds de communication illustrés en figure 1, ledit circuit électronique étant destiné à effectuer une commutation dynamique de bus; - t = T"ri - la figure 8 représente, schématiquement, un organigramme de gestion dynamique de port d'entrée/sortie illustré en figure 7; - la figure 9 représente, schématiquement, un organigramme de fonctionnement d'un circuit électronique du noeud illustré en figure 3, pour la réception de données en provenance du réseau extemrne; - la figure 10 représente, schématiquement, un circuit électronique incorporé dans les noeuds du réseau illustrés en figure 1; - la figure 11 représente, schématiquement, un circuit électronique incorporé dans les noeuds du réseau illustrés en figure 1; et - la figure 12 représente, schématiquement des paquets de données en
cours de transfert dans l'un des noeuds illustrés en figure 1.
Pour un réseau domestique interne DAN 101 représenté en figure 1, des échanges de données peuvent se faire à l'intérieur du DAN entre différents noeuds 102, 103, 104, 105 et 106 mais aussi avec un réseau local externe WAN 110, par l'intermédiaire du noeud 102. Ces échanges sont faits par l'intermédiaire de
liens internes 107.
Le noeud 102 possède, en effet, la particularité d'être simultanément
relié au réseau interne 101 DAN et au réseau externe 110 WAN.
Dans le mode de réalisation décrit et représenté, le réseau interne 101 est de type défini par la norme IEEE 1355 et le réseau externe WAN 110 est de
type défini par la norme ATM.
Comme illustré en figures 2 et 3, chaque noeud du réseau interne 101 possède les trois composants principaux suivants: - un moyen de traitement 209, - un composant d'interfaçàge 210, et
- un circuit d'interfaçage 211.
Le composant d'interfaçage 210 présente trois interfaces: - une interface vers le réseau externe 110 ATM (figure 3), et - une interface UTOPIA (pour "Universal Test and Operations Physical Interface for ATM" signifiant interface physique de tests et d'opérations universelle
pour ATM), vers le circuit d'interfaçage 211.
Le moyen de traitement 209 (constitué d'un microprocesseur) est relié au composant d'interfaçage 210 par l'intermédiaire d'un bus 215 de type PCI. Le composant d'interfaçage 210 est relié au circuit d'interfaçage 211 par les bus 212,
213 et 214 constituant l'interface UTOPIA.
Le bus 214 permet de connecter les signaux de contrôle du composant d'interfaçage 210 aux signaux de contrôle du circuit d'interfaçage 211. Certains de ces signaux de contrôle sont émis par le composant d'interfaçage 210 et reçus par le circuit d'interfaçage 211, d'autres sont émis par le circuit d'interfaçage 211 et
reçus par le composant d'interfaçage 210, ceci conformément à la norme UTOPIA.
Le composant d'interfaçage 210 est, dans le mode de réalisation décrit et représenté, constitué d'un composant LASAR (marque déposée) de PMC- Sierra (marque déposée), composant réalisant à la fois la couche physique, la couche
ATM et la couche AAL 5. Ses deux bus de données 212 et 213 sont donc bi-
directionnels. Ce composant d'interfaçage 210 ne peut utiliser toutes les interfaces simultanément, c'est-à-dire que tous les chemins de données ne sont pas possibles simultanément. Dans le premier mode de fonctionnement du composant d'interface LASAR 210, une communication est établie avec le réseau externe: - le bus 213 transmet les données du circuit d'interfaçage 211 vers le composant d'interfaçage 210, et - le bus 212 transmet les données du composant d'interfaçage 210 vers
le circuit d'interfaçage 211.
En revanche, dans le deuxième mode de fonctionnement du composant d'interface LASAR, mode dans lequel aucune communication n'est établie avec le réseau externe: - le bus 212 transmet les données du circuit d'interfaçage 211 vers le composant d'interfaçage 210, et - le bus 213 transmet les données du composant d'interfaçage 210 vers
le circuit d'interfaçage 211.
On rappelle ici que le modèle en couches de l'ATM présente trois couches: - la couche dite "AAL" (pour "ATM Adaptation Layer ", couche d'adaptation d'ATM), - la couche dite "ATM" et
- la couche dite "physique".
L'interface UTOPIA est définie, par la norme ATM, comme intervenant entre la couche physique et la couche ATM du modèle ATM. Cette norme ATM/UTOPIA définit entre les deux couches deux bus monodirectionnels (Tx) et (Rx) et des signaux de contrôle. La norme prévoit que le bus Tx transfère les données de la couche ATM vers la couche physique et que le bus Rx transmette
les données de la couche physique vers la couche ATM.
Dans le noeud 102 (figure 3), le composant d'interfaçage 210 reçoit et émet des données sur le réseau ATM WAN 110, par l'intermédiaire du support physique 208, ce support physique pouvant être une paire torsadée ou de la fibre optique. Comme indiqué en figure 5, deux broches Txphybp 501 et Rxphybp 502 du composant d'interfaçage 210, permettent de configurer ce composant dans un mode ou dans un autre selon que l'on utilise, ou non, l'interface extérieure vers le réseau extemrne 110. La figure 5 représente les chemins de données possibles dans le composant d'interfaçage 210 lorsqu'il est configuré pour fonctionner sans utiliser son interface vers le réseau extemrne 110 ATM, lorsque les deux broches Txphybp
501 et Rxphybp 502 sont connectées au signal continu +5 Volts.
Le composant d'interfaçage 210 est configuré comme indiqué dans la figure 5 lorsqu'il se trouve dans l'un des noeuds du réseau interne 101 qui ne sont
pas reliés au réseau extemrne 110: les noeuds 103, 104, 105 et 106.
La figure 6 représente les chemins de données possibles dans le composant d'interfaçage 210 lorsqu'il est configuré pour fonctionner en utilisant son interface vers le réseau externe 110 ATM, lorsque les deux broches Txphybp 501
et Rxphybp 502 sont connectées à la masse 601.
Le composant d'interfaçage 210 peut être configuré comme dans la figure 6 lorsqu'il se trouve dans un noeud relié au réseau externe 110, comme c'est le cas pour le noeud 102. La configuration se fait en modifiant la valeur du signal connecté aux deux broches Txphybp 501 et Rxphybp 502, entre un signal de tension positive 503 (figure 5) ou la masse électrique 601 (figure 6), comme illustré
en figure 8 (opérations 804 et 808).
Lorsque des données arrivent sur le noeud 102, provenant du réseau externe 110, ces données sont soit destinées au noeud 102, soit à l'un des autres noeuds du réseau interne 101. Le composant d'interfaçage 210 analyse l'en-tête du message ATM reçu et, en fonction du résultat de cette analyse, détermine si les
données sont destinées ou non au noeud 102.
Si ces données sont destinées au noeud 102, elles transitent alors directement vers le bus PCI 215. Si ces données sont destinées à un autre noeud du réseau interne 101, elles sont transférées vers le réseau interne 101, sur un lien 107 (figure 1), à travers l'interface UTOPIA et le circuit d'interfaçage 211 convertit ces données au format approprié (ici le format DS-Link, voir figures 11 et 12) afin de respecter le protocole utilisé sur le réseau interne 101. Les données sont transmises du composant d'interfac,çage 210 au circuit d'interfaçage 111 par I'intermédiaire du bus 212 Rx (dans ce cas, le composant d'interfaçage 210
représente la couche physique).
Lorsque ces données arrivent sur l'autre noeud du réseau interne 101, elles sont reçues à travers un lien 107 par le circuit d'interfaçage 211 et transmises à travers l'interface UTOPIA au bus PCI 215 (voir figure 2). Le circuit d'interfaçage 211 représente, dans ce cas, le niveau physique et, en conséquence, les données sont donc reçues par le composant d'interfaçage 210, sur son bus 213 Rx (il représente alors la couche ATM). Les données sont transmises par le composant
d'interfaçage 210 au moyen de traitement 209 par l'intermédiaire du bus 215.
En figure 7, on observe, entre le composant d'interfaçage 210, commandé par un contrôleur logique 1110, et le circuit d'interfaçage 211, trois circuits 1121, 1122 et 1123, de type 74FCT16245, bien connus de l'homme du métier. Pour ces trois composants, lorsque leur broche de configuration "die' est connectée à la masse: - les données passent du bus B (relié au composant d'interfaçage 210 pour le composant 1122 et au circuit d'interfaçage 211 pour le composant 1121) vers le bus A (relié au circuit d'interfaçage 211 pour le composant 1122 et au
_ _ --rv-
composant d'interfaçage 210 pour le composant 1121) lorsque le signal "en" est activé à l'état "bas", et - lorsque le signal "en" est activé à l'état "haut", le bus relié au port "A"
est en haute impédance.
Les circuits 1120 et 1130 sont des mémoires de type "premier entré, premier sorti" (mémoire connue sous le nom de FIFO pour "first in, first out", en
anglais), par exemple de type IDT72831, IDT étant une marque déposée.
Le contrôleur logique 1110 est un circuit programmable de type connu sous le nom de "EPLD" ("Erasable Programmable Logical Device" pour dispositif
logique programmable effaçable).
En figure 8, on observe qu'à la suite d'une opération d'initialisation 801, au cours d'une opération 802, les broches enl et en2 des composants 1121 à 1123
sont mises à la tension positive + 5 Volts, vcc, par le contrôleur logique 1110.
Puis, au cours d'un test 803, on détermine s'il y a une connexion au réseau externe WAN ATM 110, ou non, en déterminant si au moins une application logicielle mise en oeuvre par le processeur 209 a besoin d'une connexion avec le
réseau extemrne, ou non.
Dans une variante non représentée, c'est un événement externe qui provoque la commutation simultanée du mode de fonctionnement du composant
d'interfacçage 210 LASAR et celle du commutateur DS-Link.
Dans une autre variante non représentée, c'est cycliquement que les commutations simultanées sont déclenchées, soit par un dispositif indépendant du
microprocesseur 209, soit à son initiative.
Lorsque le résultatldu test 803 est positif, au cours d'une opération 804, le contrôleur 1110 positionne les signaux Rxphybp et Txphybp à la valeur logique
"0" (voir le composant d'interfaçage 210, tel que représenté en figure 7).
Puis, au cours d'une opération 805, le contrôleur logique 1110 relie les broches enl des composants 1121 à 1123 à la tension positive vcc et les broches
en2 des composants 1121 à 1123 à la masse.
Ensuite, au cours d'une opération 806, le transfert des données entre le réseau externe 110 et le réseau interne 101 est effectué par l'intermédiaire de
l'interface UTOPIA.
Puis, au cours d'un test 807, on détermine s'il y a une connexion au
réseau externe WAN ATM 110, ou non.
Lorsque le résultat du test 807 est positif, l'opération 806 est poursuivie.
Lorsque le résultat du test 807 est négatif, l'opération 802 est réitérée.
Lorsque le résultat du test 803 est négatif, au cours d'une opération 804, le contrôleur 1110 positionne les signaux Rxphybp et Txphybp à la valeur logique
"1" (voir le composant d'interfaçage 210, tel que représenté en figure 7).
Puis, au cours d'une opération 809, les broches enl des composants 1121 à 1123 sont mises à la masse et les broches en2 des composants 1121 à
1123 sont mises à la tension positive vcc (+5 Volts).
Ensuite, au cours d'une opération 810, le transfert des données entre le réseau interne 101 et le bus PCI 215 est effectué par l'intermédiaire de l'interface
UTOPIA.
Puis, au cours d'un test 811, on détermine s'il y a une connexion au
réseau externe WAN ATM 110, ou non.
Lorsque le résultat du test 811 est négatif, l'opération 810 est poursuivie.
Lorsque le résultat du test 811 est positif, l'opération 802 est réitérée.
En figure 9, on a illustré le cas o des données provenant du réseau externe 110, par l'intermédiaire du composant d'interfaçage 210, sont d'abord
traitées par le microprocesseur 209 puis sont transmises au réseau interne 101.
En figure 9, on observe une opération 901 au cours de laquelle une cellule ATM est reçue sur l'interface physique, reliée au réseau externe 110, du composant d'interfaçage 210 Ensuite, au cours d'un test 903, des identificateurs de voies Vp et Vc qui sont représentées dans l'en - tête de la cellule reçue sont comparées aux voies logiques placées en mémoire du LASAR 210 au moment de l'initialisation de ce composant et le composant 210 détermine si la cellule considérée est destinée au
moyen de traitement 209, ou non.
Lorsque le résultat du test 903 est positif, au cours d'une opération 904, le composant 210 active des signaux pour transférer les cellules vers la mémoire du processeur 209. Puis, au cours d'une opération 905, le moyen de traitement 209 traite les cellules mises dans sa mémoire. Ensuite, au cours d'un test 906, le moyen de traitement 209 détermine si le traitement des cellules en mémoire est achevé, ou
non. Lorsque le résultat du test 906 est négatif, l'opération 905 est poursuivie.
Lorsque le résultat du test 906 est positif, au cours d'une opération 907, le moyen de traitement 209 active les signaux PCI pour transférer les données vers I'adaptateur PCI (voir figure 10). Ensuite, au cours d'une opération 908, le moyen de traitement 209 transfère des données vers l'adaptateur DS-Link relié à
l'adaptateur PCI (voir figure 10).
Puis, au cours d'une opération 909, on transfère des données vers le commutateur DS-Link 1011 (voir figures 10 et 11). Les données sortent alors sur le réseau interne 101, au cours d'une opération 910. Ensuite, I'opération 904 est réitérée. Lorsque le résultat du test 903 est négatif, au cours d'une opération 920, le contrôleur logique 1110 active des signaux sur UTOPIA et le moyen de traitement 209 transfère des données. Parallèlement, le contrôleur logique 1110 active les différents signaux des composants ATC, FIFOs et adaptateur DS-Link 1002 (voir figure 10) pour le transfert des données vers le commutateur DS- Link 1011. Ensuite, le commutateur DS-Link 1011 effectue le routage automatique des données sur le réseau interne 101 (voir figure 10). Puis, le commutateur DS-Link
1011 effectue la transmission des données sur le réseau interne 101.
Ensuite, au cours d'un test 921, on détermine si la mémoire FIFO 1120
est dans l'incapacité de recevoir intégralement la cellule ATM suivante, ou non.
Lorsque le résultat du test 921 est négatif, il est réitéré, c'est-à- dire que le transfère de données en entrée et en sortie de la mémoire FIFO 1120 se poursuit. Lorsque le résultat du test 921 est positif, au cours d'une opération 922, le contrôleur logique 1110 active différents signaux des composants ATC, FIFOs et adaptateur DS-Link
1002 (voir figure 10) pour arrêter le transfert des données vers le commutateur DS-
Link 1011.
Puis, au cours d'un test 923, on détermine si la mémoire FIFO 1120 est vide, ou non. Lorsque le résultat du test 923 est négatif, il est réitéré. Lorsque le
résultat du test 923 est positif, l'opération 920 est réitérée.
En figure 10, on observe qu'un noeud comporte le processeur hôte 209, associé à une mémoire 1010, le composant d'interfaçage 210 (relié, dans le cas du noeud 102 au réseau externe 110 et non relié à ce réseau externe 110 pour les autres noeuds du réseau interne 101), un commutateur de réseau interne 1011 conforme à la norme IEEE-1355 (basé sur le composant C-104 de la marque
déposée SGS-THOMSON).
Le contrôleur programmable 1110 est relié à un adaptateur de réseau externe ATM à un réseau interne DS-Link 1003, lui-même relié, d'une part, au composant d'interfaçage LASAR 210 et, d'autre part, à un adaptateur DS-Link 1002
(composant de référence commerciale C-101 de la marque déposée SGS-
THOMSON).
Le composant programmable 1110 est, par ailleurs, relié à un composant d'adaptation de bus PCI 1015, lui-même relié, d'une part, au bus PCI 215et, d'autre part, à un adaptateur DS-Link 1001 (composant de référence
commerciale C-101 de la marque déposée SGS-THOMSON).
En figure 11, on observe, en sus des composants illustrés en figure 7, que le circuit de conversion 211 comporte successivement, dans le sens de transfert de données depuis le réseau externe vers le réseau interne, un composant ATC 1119 (voir son fonctionnement illustré en figure 12), un composant 1117 (identique aux composants 1121 à 1123), une mémoire de type " premier entré, premier sorti" 1115 et un composant 1111 de type 74373 relié au composant
1002.
En sens inverse, le circuit de conversion 211 comporte, depuis le composant 1001, un composant 1113 (identique aux composants 1121 à 1123), une mémoire de type " premier entré, premier sorti " 1114, un composant ATC 1116 (voir son fonctionnement illustré en figure 12) et un composant 1118 relié à la
mémoire FIFO 1130.
En figure 12, on observe, à gauche le format d'un paquet ATM 1201, à l'entrée du composant ATC 1119 (figure 11). Ce paquet 1201 comporte 48 octets de données utilisateurs 1202 aussi appelées "charge utile" et 5 octets d'entête 1203. Ces 5 octets, référencés 1204 à 1208 comportent notamment les informations suivantes: - numéro d'identificateur du chemin virtuel (Vp pour " Virtual Pass Identifier "), - numéro d'identificateur du canal virtuel (Vc pour " Virtual Channel Identifier "), - données de contrôle de flux GFC ("Generic Flow Control" pour "contrôle de flux générique"), - données de contrôle d'erreur d'en-tête HEC ("Header Error Control"), code de détection d'erreur sur l'en-tête, - données de type de charge utile PT ("Payload Type") qui définit la nature de la charge utile, - données de priorité de cellule CLP ("Cell Loss Priority" pour priorité de perte de cellule) qui permet de définir les cellules qui seront susceptibles d'être
jetées en priorité en cas de saturation du réseau interne 101.
Le composant ATC 1119 se comporte, logiquement, comme une table de correspondance (ou "LUT" pour'Look-Up Table") possédant 1024 entrées et fournissant en sortie cinq octets 1210 à 1214: - un nouveau numéro d'identification de chemin virtuel Vp 1210, - un nouveau numéro d'identification de canal virtuel Vc 1211,
- trois octets de routage 1212,1213 et 1214.
Les deux premiers octets sont incorporés dans la cellule ATM encapsulée. Les trois derniers octets servent à faire le routage des paquets dans le réseau DS-Link. Ce sont des octets qui sont successivement supprimés lorsque le
paquet traverse un commutateur DS-Link.
Le champ HEC1 1208, qui provient d'un résultat de calcul basé sur la valeur des différents champs de l'en-tête ATM, est remplacé par un champ HEC2
1238, en fonction des nouvelles valeurs des champs de l'en-tête ATM encapsulé.
A droite de la fig0re 12, on observe un paquet 1220 transmis sur le réseau interne 101 et contenant la charge utile 1202, un nouvel en-tête ATM 1209, qui, dans le mode de réalisation décrit et représenté, est identique à l'en-tête 1203,
et l'en-tête DS-Link 1221 constitué des trois octets 1222, 1223 et 1224.
Le composant ATC 1116 qui se trouve sur le chemin des cellules provenant du réseau interne et destinées au réseau externe, se comporte, logiquement, comme une table de correspondance (ou "LUT' pour "Look-Up Table") possédant 1024 entrées et fournissant en sortie trois octets: - un nouveau numéro d'identification de chemin virtuel Vp, et
- un nouveau numéro d'identification de canal virtuel Vc.
On observe ici que le commutateur de réseau interne DS-Link possède, en fait, au moins trois ports susceptibles d'être reliés, chacun, à un lien du réseau interne de telle manière que celui-ci puisse être maillé. Ainsi, l'ajout de commutateur
dans le réseau interne ajoute de la bande passante globale au réseau interne.
Claims (20)
1. Dispositif de communication entre: - un réseau à commutation de paquet dit " externe " (110) mettant en oeuvre un premier protocole de communication et, pour chaque paquet (1201), un en-tête dit externe (1203), et - un réseau dit interne (101), à commutation de paquet mettant en oeuvre un deuxième protocole de communication selon lequel chaque commutateur (1011) rencontré par un paquet 1220) sur le réseau interne retire une partie d'un en-tête dit "intemrne" (1221 à 1223) dudit paquet, dispositif caractérisé en ce qu'il comporte: - un moyen de traitement d'en-tête (209,1003, 211, 1119) comportant: un moyen de détermination d'en-tête interne adapté, pour chaque paquet qui parvient audit dispositif par l'intermédiaire du réseau externe et qui comporte un en-tête externe dit "initial", à déterminer un en-tête interne dépendant
de l'en-tête extemrne, et à déterminer un nouvel en-tête externe dépendant de l'en-
tête externe initial,
un moyen de remplacement d'en-tête externe adapté à remplacer l'en-
tête externe initial par le nouvel en-tête externe, et 20. un moyen d'ajout d'en-tête adapté à ajouter l'en-tête intemrne, à chaque paquet qui parvient audit dispositif par l'intermédiaire du réseau externe, le paquet interne comportant ainsi l'en-tête interne ajouté et le nouvel en- tête extemrne; et
I _
- un moyen de mémorisation intermédiaire (1120) adapté à recevoir les données provenant de l'un des réseauà, au débit du protocole associé audit réseau et à les fournir à destination de l'autre desdits réseaux, au débit du protocole associé audit réseau.
2. Dispositif de communication selon la revendication 1, caractérisé en
ce que chaque en-tête externe (1203) décrit des voies logiques.
3. Dispositif de communication selon la revendication 2, caractérisé en
ce que chaque en-tête interne (1221 à 1223) est fonction desdites voies logiques.
4. Dispositif de communication selon l'une quelconque des
revendications 1 à 3, caractérisé en ce que le moyen de traitement (209, 1003, 211,
1119) d'en-tête comporte une table de correspondance adaptée à recevoir, en entrée, au moins une partie de l'en-tête externe initial et à foumrnir, en sortie, au
moins une partie de l'en-tête interne.
5. Dispositif de communication selon l'une quelconque des
revendications 1 à 4, caractérisé en ce que le moyen de mémorisation intermédiaire
(1120) comporte, au moins, une mémoire de type "premier entré, premier sorti".
6. Dispositif de communication selon l'une quelconque des
revendications 1 à 5, caractérisé en ce qu'il est adapté à mettre en oeuvre le
protocole ATM ("Asynchronous Transfer Mode" pour mode de transfert
asynchrone) comme premier protocole.
7. Dispositif de communication selon l'une quelconque des
revendications 1 à 6, caractérisé en ce qu'il est adapté à mettre en oeuvre le
protocole IEEE 1355, comme deuxième protocole.
8. Dispositif de communication selon l'une quelconque des
revendications 1 à 7, caractérisé en ce qu'il comporte:
- un composant d'interfaçage (210) entre: le réseau externe (110), un port d'entrée/sortie (212 à 214) mettant en oeuvre un troisième protocole de communication différent du premier protocole, et un bus (215) fonctionnant avec un quatrième protocole de communication différent des premier et troisième protocoles de communication, le moyen de traitement d'en-tête (209, 1003, 211, 1119) et le moyen de mémorisation (1120) étant reliés audit port d'entrée/sortie (212 à 214) dudit
composant d'interfaçage.
9. Dispositif selon l'une quelconque des revendications 1 à 8,
caractérisé en ce qu'il comporte un commutateur (1011) de réseau interne (101), commutateur adapté, d'une part, à faire véhiculer des messages entre différents liens (107) du réseau interne et, d'autre part, à véhiculer des messages entre un lien du réseau interne et le réseau externe, par l'intermédiaire du moyen de traitement d'en-tête (209, 1003, 211, 1119) et du
composant d'interfaçage (210).
10. Dispositif selon les revendications 8 et 9, caractérisé en ce que ledit
composant d'interfaçage (210) et ledit commutateur de réseau (101) sont reliés entre eux, d'une part, par l'intermédiaire dudit bus (215) et, d'autre part, par
l'intermédiaire dudit port d'entrée/sortie (212 à 214).
11. Dispositif de communication selon l'une quelconque des
revendications 8 ou 10, caractérisé en ce qu'il comporte un moyen de
traitement (209) relié audit bus (215).
12. Dispositif de communication selon l'une quelconque des
revendications 1 à 11, caractérisé en ce qu'il comporte:
- un moyen de traitement d'en-tête (209, 1003, 211,1116) comportant: 25. un moyen de détermination d'en-tête externe adapté, pour chaque paquet qui parvient audit dispositif par l'intermédiaire du réseau interne et qui comporte un en-tête extemrne dit "initial", à déterminer un nouvel en-tête externme dépendant de l'en-tête externe initial, et
un moyen de remplacement d'en-tête externe adapté à remplacer l'en-
tête externe initial par le nouvel en-tête exteme, le paquet extemrne comportant ainsi le nouvel en-tête externe; et - un moyen de mémorisation intermédiaire adapté à recevoir les données provenant du réseau interne, au débit du deuxième protocole et à les fournir à
destination du réseau extemrne, au débit du premier protocole.
13. Procédé de communication entre: - un réseau à commutation de paquet dit externe (110) mettant en oeuvre un premier protocole de communication et, pour chaque paquet (1201), un en-tête dit externe (1203), et - un réseau dit interne (101), à commutation de paquet mettant en ceuvre un deuxième protocole de communication selon lequel chaque commutateur (1011) rencontré par un paquet (1220) sur le réseau interne retire une partie d'un en-tête dit "interne" (1221 à 1223) dudit paquet, procédé caractérisé en ce qu'il comporte: - une étape de traitement d'en-tête comportant: 15. une opération de détermination d'en- tête interne, au cours de laquelle, pour chaque paquet qui parvient audit dispositif par l'intermédiaire du réseau externe et qui comporte un en-tête externe dit "initial", on détermine un en-tête interne dépendant de l'en-tête extemrne, et on détermine un nouvel en-tête externe dépendant de l'en-tête externe initial, 20. une opération de remplacement d'en-tête externe au cours de laquelle on remplace l'en- tête externe initial par le nouvel en-tête externe, et une opération d'ajout d'en-tête au cours de laquelle on ajoute l'en-tête interne, à chaque paquet qui parvient audit dispositif par l'intermédiaire du réseau externe, le paquet interne comportant ainsi l'en- tête interne ajouté et le nouvel en-tête extemrne; et - une étape de mémorisation intermédiaire au cours de laquelle: on mémorise les données provenant de l'un des réseaux, au débit du protocole associé audit réseau et 30. on fournit lesdites données à destination de l'autre desdits
réseaux, au débit du protocole associé audit réseau.
14. Réseau, caractérisé en ce qu'il comporte un dispositif selon l'une
quelconque des revendications 1 à 12.
15. Ordinateur, caractérisé en ce qu'il comporte un dispositif selon
I'une quelconque des revendications 1 a 12.
16. Copieur, caractérisé en ce qu'il comporte un dispositif selon l'une
quelconque des revendications 1 a 12.
17. Télécopieur, caractérisé en ce qu'il comporte un dispositif selon
l'une quelconque des revendications 1 a 12.
18. Imprimante, caractérisée en ce qu'elle comporte un dispositif
selon l'une quelconque des revendications 1 a 12.
19. Scanner, caractérisé en ce qu'il comporte un dispositif selon l'une
quelconque des revendications 1 a 12.
20. Caméra, caractérisée en ce qu'elle comporte un dispositif selon
I'une quelconque des revendications 1 a 12.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9811863A FR2784255B1 (fr) | 1998-09-23 | 1998-09-23 | Dispositif et procede de communication et systemes les utilisant |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9811863A FR2784255B1 (fr) | 1998-09-23 | 1998-09-23 | Dispositif et procede de communication et systemes les utilisant |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2784255A1 true FR2784255A1 (fr) | 2000-04-07 |
FR2784255B1 FR2784255B1 (fr) | 2002-05-03 |
Family
ID=9530740
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR9811863A Expired - Fee Related FR2784255B1 (fr) | 1998-09-23 | 1998-09-23 | Dispositif et procede de communication et systemes les utilisant |
Country Status (1)
Country | Link |
---|---|
FR (1) | FR2784255B1 (fr) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1995020282A1 (fr) * | 1994-01-21 | 1995-07-27 | Newbridge Networks Corporation | Interconnecteur transparent de reseaux locaux par un reseau de mode de transfert asynchrone |
-
1998
- 1998-09-23 FR FR9811863A patent/FR2784255B1/fr not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1995020282A1 (fr) * | 1994-01-21 | 1995-07-27 | Newbridge Networks Corporation | Interconnecteur transparent de reseaux locaux par un reseau de mode de transfert asynchrone |
Non-Patent Citations (5)
Title |
---|
BARNABY C ET AL: "A GENERIC ARCHITECTURE FOR PRIVATE ATM SYSTEMS", PROCEEDINGS OF THE INTERNATIONAL SWITCHING SYMPOSIUM, YOKOHAMA, OCT. 25 - 30, 1992, vol. 2, no. SYMP. 14, 25 October 1992 (1992-10-25), INSTITUTE OF ELECTRONICS;INFORMATION AND COMMUNICATION ENGINEERS, pages 241 - 245, XP000337726 * |
BUS ARCHITECTURE STANDARDS COMMITTEE: "IEEE STANDARD FOR HETEROGENEOUS INTERCONNECT (HIC) (LOW-COST,LOW-LATENCY SCALABLE SERIAL INTERCONNECT FOR PARALLEL SYSTEM CONSTRUCTION)", IEEE STD 1355-1995, 21 September 1995 (1995-09-21), retrieved from internet: <URL: http://iel.ihs.com:80/cgi-bin/iel_cgi > 24 May 1999, XP002104147 * |
C.P.H.WALKER: "hardware implications of virtual channels, particularly for the bus interface", TRANSPUTER APPLICATIONS AND SYSTEMS '94, 5 September 1994 (1994-09-05), amsterdam,NL, pages 223 - 234, XP002104015 * |
FIRTH M A ET AL: "Deadlock-free interval labelling", MICROPROCESSORS AND MICROSYSTEMS, vol. 21, no. 7-8, 30 March 1998 (1998-03-30), pages 441-454, XP004123977 * |
KATEVENIS M ET AL: "ATLAS I: a single-chip, gigabit ATM switch with HIC/HS links and multi-lane back-pressure", MICROPROCESSORS AND MICROSYSTEMS, vol. 21, no. 7-8, 30 March 1998 (1998-03-30), pages 481-490, XP004123981 * |
Also Published As
Publication number | Publication date |
---|---|
FR2784255B1 (fr) | 2002-05-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA2698324C (fr) | Dispositif de commutation de trames | |
EP2320603B1 (fr) | Système de communication dans un aéronef | |
EP1309131A1 (fr) | Procédé de mise en oeuvre d'un réseau de communication redondant de type Ethernet full-duplex commuté | |
EP2793431B1 (fr) | Méthode distribuée d'acquisition de données dans un réseau afdx | |
EP1309130A1 (fr) | Reseau de communication de type ethernet full duplex commute et procede de mise en oeuvre de celui-ci | |
EP3389224B1 (fr) | Procede de generation et de controle de trafic de test, port d'entree ou de sortie de commutateur et commutateur associes | |
FR3010854A1 (fr) | Equipement avionique reconfigurable et methode de reconfiguration d'un tel equipement. | |
EP2436155A1 (fr) | Procédé de gestion de chemins entre un noeud source et un noeud destinataire au niveau de la couche de liaison, noeud source et table correspondants | |
EP1545065A1 (fr) | Réseau de communication redondant de type Ethernet full-duplex commuté et procédé de gestion de la redondance d'un tel réseau notamment dans le domaine avionique | |
EP0987917A1 (fr) | "Procédé de transmission de données organisées en cellules, cellule, système de communication et d'unité terminale de réseau correspondante" | |
FR2824434A1 (fr) | Procede de diffusion d'un paquet de donnees au sein d'un reseau commute, base sur un calcul optimise de l'arbre de recouvrement | |
EP0667699A1 (fr) | Procédé de traitement de données issues d'une couche d'adaptation à la transmission selon un mode de transfert asynchrone de type ATM | |
EP0956682B1 (fr) | Dispositif de routage generique de messages transmis dans des formats et selon des protocoles differents | |
US6925058B2 (en) | Credit management for data flow between two networks | |
EP3618362A1 (fr) | Réseau de communication embarqué d'un véhicule, équipement abonné d'un tel réseau de communication et procédé correspondant | |
EP3122005B1 (fr) | Système de routage permettant le filtrage de données pour l'intégration et le test d'équipements opérationnels | |
FR2784255A1 (fr) | Dispositif et procede de communication et systemes les utilisant | |
FR2783659A1 (fr) | Dispositif et procede de communication et systemes les utilisant | |
FR2785125A1 (fr) | Dispositif et procede de communication et systemes les utilisant | |
EP0899917A1 (fr) | Dispositif et procédé de commutation de cellules ATM à groupes de connections, et fonctions terminales d'entrée et de sortie correspondantes | |
EP2399406A1 (fr) | Procede de commutation de noeud d'acces | |
EP3146683A1 (fr) | Commutateur de trames numeriques | |
WO2023111064A1 (fr) | Reseau de communication avionique | |
Zobrist | Local area networks | |
EP0737021A2 (fr) | Procédé et dispositif de communication entre une pluralité de terminaux, compatible avec la norme ARINC 629 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |
Effective date: 20140530 |