FR2575014A1 - Recepteur de signaux admettant un derangement - Google Patents

Recepteur de signaux admettant un derangement Download PDF

Info

Publication number
FR2575014A1
FR2575014A1 FR8518632A FR8518632A FR2575014A1 FR 2575014 A1 FR2575014 A1 FR 2575014A1 FR 8518632 A FR8518632 A FR 8518632A FR 8518632 A FR8518632 A FR 8518632A FR 2575014 A1 FR2575014 A1 FR 2575014A1
Authority
FR
France
Prior art keywords
output
input
voltage levels
signal
output signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8518632A
Other languages
English (en)
Other versions
FR2575014B1 (fr
Inventor
Richard A Comroe
Adelore F Petrie
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Motorola Solutions Inc
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola Inc filed Critical Motorola Inc
Publication of FR2575014A1 publication Critical patent/FR2575014A1/fr
Application granted granted Critical
Publication of FR2575014B1 publication Critical patent/FR2575014B1/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/24Testing correct operation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/08Modifications for reducing interference; Modifications for reducing effects due to line faults ; Receiver end arrangements for detecting or overcoming line faults

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Dc Digital Transmission (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

L'INVENTION CONCERNE UN RECEPTEUR DE SIGNAUX ADMETTANT UN DERANGEMENT, QUI EST DESTINE A ETRE UTILISE AVEC DES SYSTEMES DE TRANSMISSION DE NIVEAUX DE TENSION DIFFERENTIELS. LE RECEPTEUR 10 POSSEDE UNE UNITE D'ENTREE 11 RECEVANT DEUX NIVEAUX DE TENSION ET PRODUISANT DES SIGNAUX DE SORTIE CORRESPONDANTS, UNE PREMIERE UNITE LOGIQUE 12 RECEVANT LE SIGNAL DE SORTIE DE L'UNITE D'ENTREE ET PRODUISANT UN SIGNAL DE SORTIE QUI EST SELECTIVEMENT VARIABLE LORSQUE LES DEUX NIVEAUX DE TENSION SONT VALABLES ET NON VARIABLE LORSQUE LES DEUX NIVEAUX DE TENSION NE SONT PAS VALABLES PAR SUITE DE L'EXISTENCE D'UN ETAT DE DERANGEMENT DANS LE SYSTEME DE TRANSMISSION, ET UNE DEUXIEME UNITE LOGIQUE 13 QUI RECOIT LE SIGNAL DE SORTIE DE LA PREMIERE UNITE LOGIQUE 12 ET DE L'UNITE D'ENTREE 11 AFIN DE DELIVRER CORRECTEMENT UN SIGNAL NUMERIQUE DECODE 17 DANS LA MESURE OU LE SYSTEME DE TRANSMISSION NE POSSEDE PAS PLUS D'UN ETAT DE DERANGEMENT. UN MOYEN 27 DE SIGNALISATION DE DERANGEMENT EST AUSSI PREVU.

Description

La présente invention concerne de façon générale des récepteurs de
communications et, plus spécialement, des
récepteurs de signaux qui sont employés avec des lignes de trans-
mission à paire torsadée.
De nombreux systèmes électroniquement contrôlés et commandés, comme on peut en trouver dans une automobile, sont constitués par des systèmes ayant une architecture répartie. Plus particulièrement, ces systèmes comprennent une collection de modules, et ces modules fonctionnent typiquement de manière quelque peu mutuellement indépendante, même s'il faut maintenir entre les modules une certaine quantité de communication. Au lieu d'une ligne de communication spécialisée entre les modules deux à deux à l'intérieur d'un système particulier, celle-ci est typiquement
remplacée par une unique liaison à accès multiples.
En utilisant une unique liaison série bidirection-
nettlle à accès multiples, on peut minimiser le nombre requis de conducteurs, ainsi que le coût global. Par la même occasion, il faut toutefois prévoir certains dispositifs de sauvegarde pour
minimiser les erreurs ou les pannes rendant impossible une tâche.
Sur la figure 1, est présenté un système de trans-
mission de tension différentielle selon la technique antérieure, comme il en est utilisé avec des lignes de transmission à paire
torsadée. Ce système comporte une première résistance (R1) connec-
tée entre une source positive à 5 volts et le collecteur d'un transistor (Q1) connecté à la terre par son émetteur. Une deuxième résistance (Q2) est connectée entre la terre et le collecteur d'un autre transistor (Q2) dont l'émetteur est connecté à la source positive de 5 volts. Les bases des deux transistors (Q1 et Q2) sont connectées à un circuit de déclenchement approprié, comme
cela est bien connu dans la technique.
Un comparateur constitue Le mécanisme récepteur de la technique antérieure tel qu'indiqué, et, en substance, il soustrait La tension V2 qui apparaît sur le collecteur du deuxième transistor (Q2) vis-à-vis de la tension V1 qui apparaît sur le
collecteur du premier transistor (Q1). Si l'on utilise des dispo-
sitifs CMOS et si l'on prévoit une tension d'alimentation de +5 volts,
257-5014
alors des signaux analogiques dépassant 2,5 volts seront acceptés comme des niveaux "1" logiques,mais les signaux se trouvant en deçà de ce seuil seront interprétés comme étant des niveaux '"0" logiques. En relation avec la figure 2, on peut voir que, lorsque les deux transistors (Q1 et Q2) sont non conducteurs,
V1 dépasse le seuil de 2,5 volts et V2 vient en deçà du seuil.
En résultat, la différence entre les deux est indiquée sur le graphe. Comme on peut le voir, un niveau haut logique relatif peut facilement être distingué d'un niveau bas logique relatif
par le comparateur lorsque aucun état de dérangement ne s'est pro-
duit. De cette manière, des données numériquement codées trans-
mises en série peuvent ensuite être transmises via le système de
transmission entre les divers modules.
Cette configuration selon la technique antérieure offre un bon facteur de différence, ou réjection en mode commun, pour les interférences. Malheureusement, cette structure ne toLère
pas certains états de dérangement dans le système de transmission.
Ces états de dérangement peuvent être spécifiquement définis et être classés de la manière suivante: (1) le premier transistor est constamment conducteur; (2) le deuxième transistor est constamment conducteur; (3) le premier transistor ne devient jamais conducteur; (4) le deuxième transistor ne devient jamais conducteur; (5) la ligne de transmission associée au premier transistor est en circuit ouvert; (6) la ligne de transmission associée au deuxième transistor est en circuit ouvert; (7) la première ligne de transmission est en court-circuit sur la source de tension positive; (8) la première ligne de transmission est en courtcircuit sur la terre; (9) la deuxième ligne de transmission est en courtcircuit sur la source de tension positive; ou (10) la deuxième ligne de transmission est en court-circuit sur
la terre.
Si l'un quelconque des états de dérangement ci-dessus définis se produit, le récepteur selon la technique antérieure
n'est pas en mesure de décoder convenablement les signaux entrants.
Pour tenir compte de ce problème dans une certaine mesure, La - technique antérieure a suggéré que l'on pouvait utiliser des liaisons redondantes, des dispositifs d'excitation redondants et même des récepteurs redondants. L'existence de semblables parties redondantes augmente le coût du système et, finalement, ne-fait que retarder une défaillance inévitable et complètement
inattendue du système.
Il existe donc un besoin pour un récepteur qui admet un dérangement en ce qu'il peut recevoir et convenablement décoder des signaux de niveaux de tension différentiels même si
le système de transmission a souffert d'un état de dérangement.
Les besoins ci-dessus sont sensiblement satisfaits par l'intermédiaire d'un récepteur de signaux qui admet un état de dérangement. Ce récepteur comporte une unité d'entrée, une première unité logique et une deuxième unité logique. L'unité d'entrée reçoit deux signaux de niveaux de tension différentiels constituant la donnée transmise et produit au moins un signal de sortie en liaison avec ces signaux d'entrée. La première unité logique reçoit ce signal de sortie et produit un signal de sortie
qui produira un signal de sortie sélectivement variable en fonc-
tion des signaux d'entrée-Lorsque les signaux de niveaux de tension différentiels d'entrée initiaux sont valables. Lorsque ces signaux ne sont pas valables, le premier moyen Logique délivre un signal non variable. Enfin, la deuxième unité logique reçoit le signal de sortie de la première unité logique et décode correctement
le signal numérique visé, dans la mesure o le système de trans-
mission ne possède pas plus d'un état de dérangement tel que ci-dessus défini. S'il n'y a pas plus d'un étatde dérangement, alors un décodage correct a lieu. S'il y a plus d'un état de
dérangement, on ne peut alors assurer un résultat précis.
Dans le contexte de cette description, on dit que
les signaux de niveaux de tension différentiels sont "valables" lorsqu'il n'existe aucun état de dérangement dans le système de
transmission. Inversement, ces signaux de niveaux de tension dif-
férentiels sont "non valables" lorsqu'il existe dans le système
de transmission un état de dérangement.
Dans un mode de réalisation, L'unité d'entrée peut être constituée de deux portes NON-ET. Chaque porte NON-ET possède une entrée de non- inversion et une entrée d'inversion. La première unité logique peut être constituée d'une bascule dont la borne de positionnement est connectée à la sortie de l'une des portes NON-ET et dont La borne de repositionnement est connectée à la sortie de
la porte NON-ET restante.
La deuxième unité logique peut être constituée de quatre portes NON-ET et d'un inverseur. Les sorties des deux portes
NON-ETde l'unité d'entrée sont connectées aux entrées de La pre-
mière porte NON-ET de la deuxième unité logique. La sortie de cette porte NON-ET est connectée à l'entrée de l'inverseur ainsi qu'à une entrée d'une deuxième porte NON-ET. L'entrée restante de la deuxième porte NON- ET est connectée à La sortie Q de La
bascule. La sortie non-Q de la bascule est connectée à une troi-
sième porte NON-ET, dont l'entrée restante est connectée à la sortie de l'inverseur. Inversement, les sorties de La deuxième et de la troisième porte NON-ET sont connectées aux deux entrées de la quatrième porte NONET, et l'on peut obtenir le signal de
sortie décodé sur la sortie de cette quatrième porte NON-ET.
Pendant le fonctionnement normaL, et si L'on suppose qu'il n'existe aucun état de dérangement, la bascule de la première unité logique se positionne et se repositionne en fonction d'un diagramme de réponse sélectivement variable sous commande des signaux d'entrée venant de l'unité d'entrée, Lesquels signaux sont directement liés aux signaux de niveaux de tension
différentiels entrants. Le signal de sortie sélectivement va-
riable de la bascule peut être utilisé pour fournir un signal
correctement décodé.
Dans le cas o il existe un unique état de déran-
gement dans le système de transmission, la bascule sera placée dans un mode de défaillance de sorte qu'elLe n'altèrera pas son signal de sortie immédiatement précédent. De plus, Les diverses
2 575014
portes ci-dessus indiquées en relation avec la deuxième unité logique interprètent le signal déformé entrant et, en relation avec le signal de sortie du mode de défaillance de la bascule,
fournissent un signal de sortie correctement décodé.
Aussi longtemps qu'il n'existe-aucun état de déran- gement, la bascule interprétera correctement le signal entrant et fournira un signal de sortie correctement décodé, lequel signal de sortie correct ne sera pas compromis par la deuxième unité logique. S'il existe un unique état de dérangement, le signal de sortie de la bascule sera maintenu dans un état non variable et
le reste du circuit de la deuxième unité logique servira à pro-
duire un signal de sortie décodé correct en relation avec le signal de sortie de la bascule. S'il se produit plus d'un état de dérangement, alors il n'est pas possible d'assurer la précision
du signal décodé.
Dans un mode de réalisation amélioré, un circuit
d'excitation et une diode électroluminescente peuvent être connec-
tés à la sortie de l'inverseur de la deuxième unité logique afin de fournir une indication visuelle de l'existence d'un état de dérangement. Grâce à cela, il est possible d'alerter un opérateur en lui faisant savoir qu'une défaillance partielle du système s'est produite, même si le système continue dans son ensemble à fonctionner à moins que et jusqu'à ce que se produise un deuxième
état de dérangement.
Il faut noter que le récepteur admettant un déran-
gement qui est présentement décrit ne produit aucune réjection de mode commun pour les interférences. Ainsi, dans une application particulière donnée, il peut être souhaitable d'utiliser à la fois le procédé de décodage par comparateur selon La technique antérieure en même temps que le récepteur admettant un état de dérangement selon l'invention. Les signaux de sortie peuvent
ensuite être comparés ou utilisés d'une autre manière pour amé-
liorer la précision du processus de décodage.
La description suivante, conçue à titre d'illustra-
tion de L'invention, vise à donner une meilleure compréhension de ses caractéristiques et avantages; elle s'appuie sur les dessins annexés, parmi lesquels: la figure 1 est une vue simplifiée d'un système de transmission et d'un récepteur seton la technique antérieure; La figure 2 montre un graphe pour diverses Lectures de tension normale et anormales dans un système de transmission; La figure 3 montre un schéma de principe de L'in- vention; et
la figure 4 montre un circuit simplifié seton l'in-
vention.
On se reporte maintenant aux dessins et, en parti-
culier, à la figure 3. Les constituants généraux d'un récepteur de signaux admettant un état de dérangement peuvent être vus comme
cela est décrit sous forme de schéma de principe sous la désigna-
tion générale du numéro de référence (10). Le récepteur (10) comporte généralement une unité d'entrée (11), une première unité logique (12), et une deuxième unité logique (13). L'unité d'entrée (11) possède deux entrées servant à recevoir des signaux de niveaux
de tension différentiels (V1 et V2) de La part de lignes de trans-
mission (14 et 16) telles que décrites sur La figure 1. La deuxième unité logique (13) possède une sortie (17) servant à produire un signal de sortie décodé en relation avec les signaux de niveaux
de tension différentiels.
On va maintenant décrire, de manière plus détaillée, Les uns après les autres, chacun des constituants généralement
décrits ci-dessus.
On se reporte à la figure 4. L'unité d'entrée (11) peut être constituée de deux portes NON-ET (18 et 19). Chaque porte NON-ET (18 et 19) possède une entrée de non-inversion et une entrée d'inversion. L'entrée de noninversion de la première porte NON-ET (18) et L'entrée d'inversion de la deuxième porte NON-ET (19) sont connectées à la ligne (14) de transmission de V1. L'entrée d'inversion de la première porte NON-ET (18) et L'entrée de non-inversion de la deuxième porte NON-ET (19) sont
connectées à la Ligne (16) de transmission de V2.
La première unité logique (12) peut être constituée d'une bascule (21) dont l'entrée non-S est connectée à la sortie de la première porte NON-ET (18) et dont l'entrée non-R est connectée
257 5014
à la sortie de la deuxième porte NON-ET (19). Les deux sorties de la bascule (21) sont connectées à La deuxième unité logique-(13)
comme décrit en détail ci-dessous.
La deuxième unité logique (13) comporte quatre portes
NON-ET (22, 23, 24 et 26) à deux entrées et un inverseur (27).
Une entrée de la première porte NON-ET (22) est connectée à la sortie de la première porte NON-ET (18) de l'unité d'entrée (11), et l'entrée restante de cette même porte NON-ET (22) est connectée
à la sortie de la deuxième porte NON-ET (19) de l'unité d'entrée (11).
La sortie de cette porte NON-ET (19) est connectée à la fois à l'entrée de l'inverseur (27) et à une entrée de la deuxième porte
NON-ET (23) de La deuxième unité logique (13).
L'entrée restante de la deuxième porte NON-ET (23) est connectée à la sortie Q de la bascule (21Y de la première unité logique (12). La sortie non-Q de cette bascule (21) est connectée à une entrée de la troisième porte NON-ET (24). L'entrée restante de cette troisième porte NON-ET (24) est connectée à La
sortie de l'inverseur (27).
Les sorties des deuxième et troisième portes NON-ET (23 et 24) sont connectées aux deux entrées de la quatrième porte NON-ET (26), dont la sortie (17) est connectée à la sortie de la deuxième
unité logique (13).
Enfin, la sortie de l'inverseur (27) peut également être connectée, via un circuit d'excitation (28) approprié, à une
diode électroluminescente (29), ou un autre dispositif de signa-
lisation. Le circuit d'excitation (28) peut être constitué par tout circuit d'excitation approprié et bien connu, si bien qu'il
n'en sera pas donné d'autres détails.
Le but du système de transmission est la transmission de signaux numériques à un ou plusieurs récepteurs qui sont en mesure de décoder les signaux émis et de produire un signal de sortie formé de niveaux logiques "1" et "0'!. Dans ce mode de réalisation particulier, on peut supposer que des dispositifs CMOS ont été employés et qu'une tension d'alimentation de + 5 volts a été employée. Ceci étant le cas, tout signal reçu par l'unité d'entrée (11) qui dépasse 2,5 voLts sera interprété comme un signal de niveau haut, et tout signalt inférieur à cette valeur
de seuil sera interprété comme un signal de niveau bas.
On va maintenant décrire te fonctionnement du dispo-
sitif pour le décodage de signaux valables (c'est-à-dire de signaux venant d'un système de transmission qui ne possède pas d'état de dérangement). Selon la technique antérieure, lorsque Les deux
transistors (Q1 et Q2) et des unités d'excitation sont non con-
ducteurs, un niveau logique haut doit apparaître comme signal de sortie décodé du comparateur. Ainsi que le montre la figure 2, lorsque les deux transistors (Q1 et Q2) sont non conducteurs et qu'il n'existe aucun dérangement, V1 dépasse 2,5 volts et V2 est inférieur à 2,5 volts. Par conséquent, il apparaît un niveau logique "1" sur l'entrée de noninversion de la première porte NON-ET (18) et sur l'entrée d'inversion de la deuxième porte NON-ET (19) de l'unité d'entrée (11), et un niveau logique "0" apparaît sur l'entrée d'inversion de la première porte NON-ET (18)
et sur l'entrée de non-inversion de la deuxième porte NON-ET (19).
Avec ces signaux d'entrée relatifs, le signal de sortie de la première porte NON-ET (18) sera à un niveau logique bas et le signal de sortie de la deuxième porte NON-ET (19) sera à un niveau logique haut. Par conséquent, un niveau logique bas sera présenté sur l'entrée non-S de la bascute (21) et un niveau logique haut sera présenté sur l'entrée non-R. De la même façon, un niveau logique haut et un niveau logique bas seront présentés sur Les deux entrées respectives de la première porte NON-ET (22) dans la deuxième unité logique (13), si bien qu'un niveau logique
haut apparaîtra sur la sortie de cette-porte NON-ET (22).
Avec un niveau logique bas sur l'entrée non-S et un niveau Logique haut sur l'entrée non-R de La bascule (21), it apparaît un niveau logique haut sur sa borne de sortie Q et un niveau logique bas-sur sa borne de sortie non-Q. Le signal de sortie de L'inverseur (27) sera un niveau logique bas. Ainsi, les signaux d'entrée de la deuxième porte NON-ET (23) seront
tous deux des niveaux logiques hauts et les signaux d'entrée pré-
sentés à la troisième porte NON-ET (24) seront tous deux des niveaux logiques bas. En résultat, le signal de sortie de la deuxième porte NONET (23) sera un niveau logique bas et le signal de sortie de la troisième porte NON-ET (24) sera un niveau logique haut. Avec de tets signaux d'entrée appliqués à la quatrième porte NON-ET (26), le signal de sortie décodé sera un signal logique haut, comme cela est souhaité. Le récepteur (10) peut donc décoder de manière convenable ce signal de niveaux de tension
différentiels particulier venant du système de transmission.
Lorsque les deux transistors (Q1 et Q2) du système de transmission sont conducteurs, il apparaît un niveau logique bas comme signal de sortie décodé du comparateur dans le système de la technique antérieure. En relation avec la figure 2, on peut voir que, lorsque les deux transistors (Q1 et Q2) sont conducteurs,
V1 est nul et V2 vaut 5 volts. Ainsi, les signaux d'entrée appli-
qués aux deux portes NON-ET (18 et 19) de l'unité d'entrée (11) seront les opposés de ceux ci-dessus présentés. De la mème façon, les signaux de sortie des deux portes NON-ET (18 et 19) seront les opposés de ceux cidessus décrits, si bien que le signal de sortie de la première porte NONET (18) sera un niveau logique haut et que celui de la deuxième porte NONET (19) sera un niveau
logique bas.
Ceci étant le cas, l'entrée non-S de la bascule (21) aura un niveau logique haut et l'entrée non-R aura un niveau logique bas. Bien que les signaux d'entrée de la première porte NON-ET (22) de la deuxième unité logique (13) soient les opposés de ceux ci-dessus décrits, il se trouve encore un niveau logique bas et un niveau logique haut à ses entrées, de sorte que le signal de sortie sera un niveau logique haut et que le signal de sortie de l'inverseur (27) sera de nouveau un niveau logique
bas.
Avec Les signaux d'entrée ci-dessus indiqués, la sortie Q de la bascute (21) aura un niveau logique bas et la sortie non-Q aura un niveau Logique haut. Ainsi, les deux entrées de la deuxième porte NON-ET (29 de la deuxième unité logique (13) auront un niveau Logique haut et un niveau logique bas, et les entrées de La troisième porte NON-ET (24) auront un niveau haut et un niveau logique bas. En résultat, les deux portes-NON-ET (23 et 24) auront un signal de sortie haut, et ces signaux de sortie placeront un niveau logique bas sur la sortie de la quatrième
porte NON-ET (26).
Ce niveau Logique bas constitue naturellement le signal de sortie voulu et, par conséquent, on peut voir que le récepteur (10) décode de manière convenable un niveau logique
bas ou un niveau logique haut voulus venant d'un système de trans-
mission ne possédant aucun état de dérangement.
On va maintenant décrire le fonctionnement du récep-
teur (10) lorsqu'un état de dérangement unique altère les capacités
de transmission du système de transmission.
Comme ci-dessus mentionné, Q1 et Q2 sont ordinaire-
ment rendus tous deux non conducteurs de façon qu'il soit obtenu un niveau logique haut comme signal de sortie décodé. Dans des
conditions normales, lorsque Q1 et Q2 sont tous deux non conduc-
teurs, V1 présente un niveau logique haut et V2 présente un niveau logique bas pour l'unité d'entrée (11). Toutefois, lorsque Q1 est en court-circuit sur la terre, c'est-à-dire l'un des états de dérangement énumérés, V1 s'annule et V2 s'annule aussi, si bien que les deux signaux d'entrée des deux portes NON-ET (18 et 19) de l'unité d'entrée (11) ont un niveau logique bas. Ces signaux d'entrée produisent un niveau logique haut sur les deux portes NON-ET (18 et 19), le résultat étant qu'un niveau logique haut est présenté à la fois à l'entrée non-S et à l'entrée non-R de la bascule (21) et aux deux entrées de la première porte NON-ET (22)
de la deuxième unité logique (13).
Lorsqu'une bascule possède de semblables signaux d'entrée, les états du signal de sortie ne varient pas par rapport auxderniers états de sortie valables, si bien que, dans ce cas, un niveau logique bas apparaît sur la sortie Q et un niveau
logique haut apparaît sur la sortie non-Q. La sortie de la pre-
mière porte NON-ET 2) de La deuxième unité logique (13) a alors un niveau bas, et l'inverseur (27) délivre un signal de niveau logique haut. En résultat, la deuxième porte NON-ET (23) de la deuxième unité logique (13) présente des niveaux-logiques bas sur ses deux entrées et la troisième porte NON-ET (24) présente des niveaux logiques hauts sur ses deux entrées. Par conséquent, le signal de sortie de La deuxième porte NON-ET (23) aura un niveau logique haut et le signal de sortie de La troisième porte NON-ET (24) aura un niveau logique bas, ce qui place un niveau logique haut sur la sortie de la quatrième porte NON-ET (26), celui-ci étant
naturellement le signal de sortie décodé voulu.
De plus, comme ci-dessus mentionné, lorsque l'on désire un niveau logique bas, les deux transistors doivent être rendus conducteurs. Relativement à la figure 2, on peut voir que, lorsque Q1 a été mis en court-circuit sur la terre, que V1 s'annule et que V2 passe à + 5 volts, si bien que le signal d'entrée de V est interprété comme un niveau logique bas et le signal d'entrée de V2 est interprété comme un niveau logique haut. Toutefois, cet état du signal d'entrée coïncide avec le signal d'entrée logique correct permettant d'obtenir un niveau logique bas comme signal de sortie décodé et, par conséquent, le récepteur (10) le décode comme cidessus décrit lorsqu'un niveau logique bas a été présenté sur L'entrée de V1 et qu'un niveau logique haut agété présenté
sur l'entrée de V2. -
Le récepteur (10) décode correctement, de manière semblable, tous les autres états de dérangement énumérés, de sorte que, quel que soit le cas, que le système de transmission ne possède qu'un seul état de dérangement ou pas de dérangement
du tout, un signal de sortie correctement décodé peut être obtenu.
En substance, l'unité d'entrée (11) interprète les
signaux analogiques entrants et Les décode correctement en équi-
valents numériques, et traite en outre ces signaux logiques par l'intermédiaire de portes logiques. La bascule (21) de la première unité logique (12) fournit un signal de sortie sélectivement variable lorsque les deux niveaux de tension d'entrée constituent des signaux d'entrée valables. Lorsque les deux niveaux de tension ne sont pas valables, c'està-dire lorsque Le signal de niveaux
différentiels de tension est constitué par un signal qui n'existe-
rait pas dans un système fonctionnant correctement, le signal de sortie de la bascule devient 4nvariable et la deuxième unité logique (13) assure qu'un signal correctement décodé apparaît
malgré l'existence de L'état de dérangement.
Le récepteur (10) ne décodera pas correctement, de manière assurée, un signal venant d'un système de transmission qui possède plus d'un état de dérangement. Ainsi, il peut être approprié de prévoir un signal de commande indiquant qu'il existe un état de dérangement. Le circuit d'excitation (28) et la diode
électroluminescente (29) ont été prévus pour servir dans ce but.
On notera que, lorsque seuls des signaux d'entrée valables sont
présents dans l'unité d'entrée (11), un niveau logique bas cons-
titue le signal de sortie résultant de l'inverseur (27). Toute-
fois, lorsque des signaux non valables sont présents, un niveau
logique haut constitue le signal de sortie résultant, et ce chan-
gement d'état peut être utilisé pour déclencher le circuit d'exci-
tation (28) et allumer la diode électroluminescente (29) afin
d'alerter un opérateur et lui faire savoir que, même si le récep-
teur (10) continue à décoder correctement les signaux entrants, il existe un état de dérangement et que l'apparition d'un deuxième
état de dérangement conduirait à des données potentielLement com-
promises.
Bien entendu, l'homme de l'art sera en mesure
d'imaginer, à partir du récepteur dont La description vient
d'être donnée à titre simplement illustratif et nullement limi-
tatif, diverses variantes et modifications ne sortant pas du
cadre de l'invention.

Claims (10)

REVENDICATIONS
1. Récepteur de signaux qui admet un dérangement, destiné à être utilisé avec des systèmes de transmission de niveaux de tension différentiels à partir desquels au moins deux niveaux de tension (V1, V2) peuvent être sensiblement simulta- nément détectés pour permettre que lesdits deux niveaux de tension soient décodés en signaux numériques, ledit récepteur (10) étant caractérisé par: (a) un moyen d'entrée (11) servant à recevoir lesdits deux niveaux de tension et à produire au moins un signal de sortie lié auxdits deux niveaux de tension; (b) un premier moyen logique (12) servant à recevoir
ledit signal de sortie de la part dudit moyen d'entrée et à pro-
duire un signal de sortie, ledit signal de sortie étant sélecti-
vement variable lorsque lesdits deux niveaux de tension sont va-
lables et non variable lorsque lesdits deux niveaux de tension ne sont pas valables; et (c) un deuxième moyen logique (13) servant à recevoir ledit signal de sortie dudit premier moyen logique et à délivrer correctement ledit signal numérique décodé, dans la mesure o ledit système de transmission ne comporte pas plus d'un état de dérangement.
2. Récepteur selon la revendication 1, o ledit deuxième moyen logique (13) comporte une première unité de porte (22) dont au moins une entrée est connectée à la sortie dudit moyen d'entrée et une deuxième unité de porte (23) dont au moins une entrée est connectée à une sortie de ladite première unité de porte (22) et
à la sortie dudit premier moyen logique (12).
3. Récepteur selon la revendication 2, o ledit moyen d'entrée (11) comporte un premier et un deuxième moyen de porte (18, 19) servant à recevoir lesdits deux niveaux de tension (V1, V2) et à produire chacun un signal de sortie lié auxdits deux niveaux de tension.
4. Récepteur selon la revendication 1, o ledit signal de sortie non variable dudit premier moyen logique (12) est égal à un dernier signal de sortie sélectivement variable comme dernier signal de sortie dudit premier moyen logique lorsque Lesdits deux
niveaux de tension sont des derniers signaux valables.
5. Récepteur selon la revendication 4, o ledit premier moyen logique comprend une bascule (21).
6. Récepteur selon la revendication 4, o ledit moyen d'entrée (11) comporte un premier et un deuxième moyen de porte (18,
19) servant à recevoir lesdits deux niveaux de tension et à pro-
duire chacun un signal de sortie lié auxdits deux niveaux de tension.
7. Récepteur selon la revendication 6, o ledit deuxième moyen Logique (13) comporte un troisième moyen de porte (27) dont au moins une entrée est connectée à la sortie dudit moyen d'entrée (11), ledit troisième moyen de porte possédant un signal de sortie qui est constant lorsque lesdits deux niveaux de tension sont valables et qui est une constante différente lorsque lesdits deux
niveaux de tension ne sont pas valables.
8. Récepteur selon la revendication 1, o ledit deuxième
moyen logique (13) comporte un moyen (27) détecteur de dérange-
ment qui sert à détecter l'existence d'au moins un état de déran-
gement dans ledit système de transmission.
9. Récepteur selon la revendication 8, comportant en outre un moyen de signalisation (28, 29) qui répond audit moyen
détecteur de dérangement en produisant un signal d'état de déran-
gement.
10. Récepteur selon la revendication 9, comportant en outre un moyen de signalisation visible (29) qui répond audit signal d'état de dérangement en produisant un signal visible lorsque ledit système de transmission possède au moins un état de dérangement.
FR858518632A 1984-12-18 1985-12-16 Recepteur de signaux admettant un derangement Expired FR2575014B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/682,867 US4642807A (en) 1984-12-18 1984-12-18 Fault tolerant receiver

Publications (2)

Publication Number Publication Date
FR2575014A1 true FR2575014A1 (fr) 1986-06-20
FR2575014B1 FR2575014B1 (fr) 1989-09-29

Family

ID=24741516

Family Applications (1)

Application Number Title Priority Date Filing Date
FR858518632A Expired FR2575014B1 (fr) 1984-12-18 1985-12-16 Recepteur de signaux admettant un derangement

Country Status (3)

Country Link
US (1) US4642807A (fr)
DE (1) DE3618087A1 (fr)
FR (1) FR2575014B1 (fr)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2627036A1 (fr) * 1988-02-10 1989-08-11 Peugeot Interface de raccordement d'une partie de reception d'informations d'une station dans un systeme de transmission d'informations en differentiel, par deux fils de transmission, notamment dans un vehicule automobile
EP0621702A2 (fr) * 1993-04-22 1994-10-26 Siemens Aktiengesellschaft Circuit de surveillance de l'état de fonctionnement d'une ligne de signeaux d'une liaison de transmission de signeaux différentiels

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1258130A (fr) * 1985-07-11 1989-08-01 Nec Corporation Systeme de transmission de signaux cmi
JPS63299555A (ja) * 1987-05-29 1988-12-07 Toshiba Corp 無線電話装置
US5239586A (en) * 1987-05-29 1993-08-24 Kabushiki Kaisha Toshiba Voice recognition system used in telephone apparatus
FR2648598B1 (fr) * 1989-06-19 1991-09-27 Peugeot Dispositif de reception d'informations transitant sur deux lignes de transmission d'informations, a couplage capacitif, notamment pour vehicule automobile
GB9125884D0 (en) * 1991-12-05 1992-02-05 Jones Simon R Digital circuits
US5598420A (en) * 1993-10-08 1997-01-28 Abb Power T&D Company, Inc. Apparatus and method for generating a power signal for a power system from signals genenrated by a communication device
US6407899B1 (en) * 2000-03-07 2002-06-18 International Business Machines Corporation Fault detection in a redundant power converter

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1299684B (de) * 1968-05-25 1969-07-24 Philips Patentverwaltung Anordnung zur stoerungsunempfindlichen UEbertragung von binaeren Signalen
DE1937568A1 (de) * 1969-07-24 1971-02-11 Licentia Gmbh Leitungsempfaenger fuer eine zweikanalige antivalente Signale fuehrende UEbertragungsstrecke
US3646453A (en) * 1969-12-08 1972-02-29 Itt Error detector circuit
US3961203A (en) * 1975-01-09 1976-06-01 Honeywell Inc. Signal correlator
US4059731A (en) * 1977-02-01 1977-11-22 Bell Telephone Laboratories, Incorporated Signaling storage in digital channel banks
JPS542777A (en) * 1977-06-08 1979-01-10 Mitsubishi Electric Corp Multichannel pulse detector
DD131704B1 (de) * 1977-06-17 1980-02-13 Johann Peissig Schaltungsanordnung zum erkennen von stoerungen
US4247937A (en) * 1977-11-24 1981-01-27 Plessey Handel Und Investments Ag Synthesis arrangements for use in digital data transmission systems
FR2448262A1 (fr) * 1979-01-30 1980-08-29 Lyonnaise Transmiss Optiques Procede de transmission serie d'informations binaires et dispositifs pour sa mise en oeuvre
US4380080A (en) * 1980-12-30 1983-04-12 Sperry Corporation Tri-level differential line receiver

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
IBM TECHNICAL DISCLOSURE BULLETIN, vol. 27, no. 5, octobre 1984, pages 3097-3098, New York, US; L. BALLIET et al.: "Fault-tolerant transmission line noise/fault detector" *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2627036A1 (fr) * 1988-02-10 1989-08-11 Peugeot Interface de raccordement d'une partie de reception d'informations d'une station dans un systeme de transmission d'informations en differentiel, par deux fils de transmission, notamment dans un vehicule automobile
EP0329514A1 (fr) * 1988-02-10 1989-08-23 Automobiles Peugeot Interface de raccordement pour un système de transmission d'informations, notamment dans un véhicule automobile
EP0621702A2 (fr) * 1993-04-22 1994-10-26 Siemens Aktiengesellschaft Circuit de surveillance de l'état de fonctionnement d'une ligne de signeaux d'une liaison de transmission de signeaux différentiels
EP0621702A3 (fr) * 1993-04-22 1995-08-09 Siemens Ag Circuit de surveillance de l'état de fonctionnement d'une ligne de signeaux d'une liaison de transmission de signeaux différentiels.

Also Published As

Publication number Publication date
DE3618087A1 (de) 1987-12-03
DE3618087C2 (fr) 1988-05-05
US4642807A (en) 1987-02-10
FR2575014B1 (fr) 1989-09-29

Similar Documents

Publication Publication Date Title
FR2511566A1 (fr) Recepteur optique a seuils pour systeme de transmission numerique a debit variable
FR2748171A1 (fr) Procede de generation d'un signal d'horloge pour une utilisation dans un recepteur de donnees, generateur d'horloge, recepteur de donnees et systeme d'acces telecommande pour vehicules
FR2575014A1 (fr) Recepteur de signaux admettant un derangement
EP0621521A2 (fr) Système de sécurité à microprocesseur, applicable notamment au domaine des transports ferroviaires
CA2740251A1 (fr) Dispositif de reconstitution de l'horloge d'un signal nrz, et systeme de transmission associe
EP0165108A1 (fr) Convertisseur temps-numérique ultra-rapide
EP0504063B1 (fr) Emetteur-récepteur pour la transmission bidirectionelle simultanée de données en bande de base
FR2511824A1 (fr) Systeme emetteur-recepteur de transmission numerique par voie optique et a debit variable
EP0680170A1 (fr) Circuit de transmission d'un signal code en ligne sur une ligne téléphonique comprenant un synchroniseur de fréquence
BE897171A (fr) Dispositif d'asservissement en frequence d'une horloge sur un signal exterieur de frequence moyenne tres precise mais comportant une gigue importante,
FR2625390A1 (fr) Appareil de communication a multiplexage a fibre optique
EP1215821B1 (fr) Circuit pour garantir une fréquence minimale de transitions sur une liaison série
FR2462715A1 (fr) Systeme de localisation de defaut pour circuit de transmission bidirectionnelle simultanee a repeteurs
FR2483104A1 (fr) Dispositif indicateur de zone d'alarme
EP0065181A2 (fr) Système d'identification électronique
EP0370862A1 (fr) Procédé et système de transmission d'un signal
FR2680294A1 (fr) Dispositif de transmission d'informations en differentiel entre au moins deux organes d'un vehicule automobile.
CA1236552A (fr) Procede de telesignalisation pour une liaison de transmission numerique et dispositif pour sa mise en oeuvre
EP0115994A1 (fr) Interface pour relier un système informatique à un dispositif actionneur
FR2579038A1 (fr) Perfectionnement aux systemes de reception de messages transmis par modulation en position d'impulsions (ppm)
FR2746946A1 (fr) Systeme de communication bidirectionnelle simultanee entre deux organes electriques ou electroniques d'un vehicule automobile, et organe equipe des moyens correspondants
EP0350361B1 (fr) Dispositif d'évaluation de la marge de tolérance d'un signal vidéo numérique
EP0666660A1 (fr) Système de transmission de données transmises par une liaison comprenant des équipements intermédiaires avec une indication de la qualité des informations reçues
FR2594575A1 (fr) Dispositif d'autogarde pour lignes de surveillance
EP0246168A1 (fr) Dispositif intercalaire de connexion indépendante à un ensemble informatique d'unités de mémoire auxiliaire

Legal Events

Date Code Title Description
ST Notification of lapse