FR2541540A2 - Circuit de sonnerie pour poste telephonique, realisable en circuit integre - Google Patents

Circuit de sonnerie pour poste telephonique, realisable en circuit integre Download PDF

Info

Publication number
FR2541540A2
FR2541540A2 FR8302643A FR8302643A FR2541540A2 FR 2541540 A2 FR2541540 A2 FR 2541540A2 FR 8302643 A FR8302643 A FR 8302643A FR 8302643 A FR8302643 A FR 8302643A FR 2541540 A2 FR2541540 A2 FR 2541540A2
Authority
FR
France
Prior art keywords
signal
circuit
ringing
gate
ring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
FR8302643A
Other languages
English (en)
Inventor
Joel Serge Gerard Colardelle
Pierre Girard
Claude Paul Henri Lerouge
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Laboratoire Central de Telecommunications SA
Original Assignee
Laboratoire Central de Telecommunications SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from FR8214205A external-priority patent/FR2532133A1/fr
Application filed by Laboratoire Central de Telecommunications SA filed Critical Laboratoire Central de Telecommunications SA
Priority to FR8302643A priority Critical patent/FR2541540A2/fr
Publication of FR2541540A2 publication Critical patent/FR2541540A2/fr
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M19/00Current supply arrangements for telephone systems
    • H04M19/02Current supply arrangements for telephone systems providing ringing current or supervisory tones, e.g. dialling tone or busy tone
    • H04M19/04Current supply arrangements for telephone systems providing ringing current or supervisory tones, e.g. dialling tone or busy tone the ringing-current being generated at the substations

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Measurement Of Current Or Voltage (AREA)

Abstract

L'INVENTION CONCERNE UN CIRCUIT DE SONNERIE POUR POSTE TELEPHONIQUE, REALISABLE EN CIRCUIT INTEGRE. CE CIRCUIT PREVOIT, POUR EVITER DES DECLENCHEMENTS INTEMPESTIFS, DES CIRCUITS D'ENTREE ET D'ALIMENTATION 300 COMPRENANT UN CIRCUIT DE DETECTION DE TENSION SUFFISANTE A DEUX SEUILS, 302 A 308, R, 3R POUR FOURNIR UN SIGNAL D'AUTORISATION DE FONCTIONNEMENT AUX CIRCUITS 100 ET 200, LORSQUE LA TENSION REDRESSEE PAR LE PONT 301 DEVIENT SUFFISANTE ET UN SIGNAL D'AUTORISATION RETARDEE DU TRANSFERT DU SIGNAL RING, AINSI QU'UNE BASCULE A SEUIL DISSYMETRIQUE 312, 313 POUR TRANSMETTRE LE SIGNAL DE SONNERIE RECU A L'ENTREE DE SIGNAL F. IL EST PREVU EN OUTRE UN CIRCUIT D'INHIBITION 100 POUR INTERDIRE LA PRISE EN COMPTE DE TRANSITIONS PENDANT UN TEMPS T APRES UNE PREMIERE TRANSITION PRISE EN COMPTE. L'INVENTION S'APPLIQUE AUX CIRCUITS DE SONNERIE ELECTRONIQUES POUR POSTES D'ABONNES.

Description

La présente invention se rapporte à un circuit de sonnerie pour poste télephonique, realisable en circuit integré, destine a fournir à un haut-parleur un signal à frequence audible a une fréquence choisie, lorsque le signal de sonnerie est présent sur la ligne telé- phonique aboutissant audit poste, ledit circuit de sonnerie etant alimente par ledit signal de sonnerie convenablement redressé.
Dans les postes telephoniques d'abonnés, doit être prévue une sonnerie sensible aux signaux d'appel provenant du central auquel ils sont raccordés. Ces signaux d'appel ou signaux de sonnerie ont des caractéristiques bien déterminées de fréquence et d'amplitude permettant de les détecter et d'actionner une sonnerie dans le poste d'abonné. Ces caractéristiques varient cependant avec les pays. En France, pour les centraux électromécaniques les signaux de sonnerie sont constitués par un signal alternatif à cinquante hertz de niveau assez élevé (de l'ordre de quatre-vingts volts) pouvant actionner directement une sonnerie électromécanique classique.
Dans la demande de brevet principal n0 82 14205, on a proposé un circuit de sonnerie électronique perfectionne qui permet de recta nattre avec certitude la présence d'un signal de sonnerie dans la boucle d'abonné, tout en pouvant s'adapter tries facilement a des caracteristiques de fréquence différentes de ce signal et qui est alimenté uni- quement par le signal de sonnerie et ne consomme aucun courant en son absence.
Ce circuit de sonnerie comprenait - un circuit d'horloge fournissant divers signaux d'horloge à partir
des signaux d'un oscillateur stable ; - un compteur associé à un décodeur, ledit compteur comptant les
impulsions d'un sigl d'horloge reçu du circuit d'horloge et pouvant
astre réinitialié par un premier signal de commande et ledit décodeur
fournissant à partir du contenu du compteur un signal initial,
correspondant à l'apparition du code initial dans le compteur, et
différents signaux de temps correspondant respectivement a l'écou-
liement de différentes périodes de temps a partir du signal initial; - un générateur de sonnerie fournissant, à partir d'uni signal d'horloge
délivré par le circuit d'horloge, ledit signal à fréquence audible
lorsqu'il reçoit un second signal de commande ; et - un ensemble de détection de signal de sonnerie comprenant un circuit
de détection de transitions de même sens dans le signal de sonnerie
reçu, circuit qui fournit le premier signal de commande et un
troisieme signal de commande lors de l'apparition de chaque transition
ayant ledit sens, et un circuit de mesure du temps écoulé entre deux
transitions successives détectées par le circuit de détection de
transitions pour déterminer si le signal de sonnerie est présent et
fournir alors ledit second signal de commande pendant tout le temps
de sa présente.
Un tel circuit de sonnerie présente bien les avantages mentionnés plus haut. Cependant, il existe toujours sur une ligne télé- phonique des signaux parasites dont l'amplitude peut être suffisante pour simuler des transitions du signal de sonnerie surtout pendant la période d'apparition de ce signal de sonnerie.D'autre part, dans le cas d'un pont redresseur avec un condensateur a l'entrée, le signal de sonnerie prélevé aux bornes du pont pour être envoyé au circuit de détection de transitions est entaché d'oscillations parasites a fréquence plus élevée et de grande amplitude qui, en particulier autour des passages par zéro du. signal de sonnerie, peuvent être la cause de phénomènes de "rebondissement" entraînant l'apparition d'une série de transitions la où il ne devrait y en avoir qu'une seule de sens bien déterminé. Il existe ainsi des risques de reconnaissance erronée de transitions pouvant masquer l'existence d'un signal de sonnerie correct.
La présente demande de certificat d'addition a donc'pour objet des perfectionnements au circuit de sonnerie selon la demande de brevet principal, de manière à réduire au maximum les risques de fonctionnement erroné mentionnés ci-dessus
Selon l'invention, ceci est obtenu par le fait que le circuit de sonnerie comprend en outre des circuits d'entrée et d'alimentation fournissant,d'une part,un signal d'autorisation de fonctionnement 9 l'ensemble de détection de signal de sonnerie, signal d'autorisation dont l'absence maintient ledit ensemble en position d'attente, d'autre part, un signal d'entrée dérivé du signal de sonnerie de la ligne téléphonique à l'ensemble de détection de signal de sonnerie et enfin un signal d'autorisation de transfert du second signal de commande vers le générateur de sonnerie, lesdits circuits d'entrée et d'alimentation comportant - un pont de redressement intégré recevant le signal de sonnerie à
travers un condensateur et une résistance; - un circuit de détection de tension suffisante a deux seuils, relié
aux bornes de sortie de tension redressée dudit pont et fournissant
ledit signal d'autorisation de fonctionnement audit ensemble et ledit signal d'autorisation de transfert du second signal de commande , et - une bascule a verrouillage dont les entrées sont reliées aux bornes
d'entrée dudit pont de redressement et dont la sortie fournit le
signal d'entrée audit ensemble de détection de signal de sonnerie.
Selon une autre caractéristique de l'invention, il est prévu un circuit d'inhibition qui fournit un signal d'inhibition interdisant la prise en compte de transitions survenant pendant une période de temps prédéterminée apresvla constatation d'une transition par le circuit de détection de transitions de même sens.
L'invention sera mieux comprise et d'autres caractéristiques apparaitront 9 l'aide de la description ci-apres et des dessins joints où - la figure 1 représente le schéma d'un circuit de sonnerie connu selon
la demande de brevet principal; - la figure 2 est le schéma du circuit de sonnerie perfectionné selon
l'invention; - la figure 3 montre des diagrammes de signaux expliquant le fonction
nement des circuits d'entrée du circuit de sonnerie selon l'invention; - la figure 4 est le schéma détaillé d'une partie de ces circuits
d'entrée ; et - la figure 5 représente des diagrammes de signaux explicatifs du
fonctionnement du circuit dtinhibition selon l'invention.
On va d'abord rappeler brièvement la structure et le fonctionnement du circuit de sonnerie selon la demande de brevet principal avant d'indiquer les perfectionnements et modifications apportés selon la présente invention.
Le circuit de sonnerie selon la demande de brevet principal représenté sur la figure I peut être réalisé entierement en circuit intégré MOS. Il comprend, d'une part, un certain nombre de circuits classiques qui sont représentés seulement par des blocs sans entrer dans le détail connu de leur constitution et, d'autre part, des circuits représentés plus en détail.
Le circuit de sonnerie comprend un circuit d'horloge H recevant les signaux d'un oscillateur stable CEN, par exemple à quatre cent cinquante-cinq kilohertz, et fournissant par division convenable un premier signal d'horloge h à 6,4 kHz et deux autres signaux T1 et T2 de même fréquence mais décalés dans le temps ainsi qu'un deuxième signal d'horloge h' à une fréquence plus élevée (trente-deux kilohertz par exemple). Ce signal h' est envoyé a un générateur de sonnerie SON, constitué essentiellement par un diviseur programmable dont la valeur du diviseur peut être réglée manuellement par l'utilisateur à l'aide d'une commande CF de façon à obtenir sur le haut-parleur HP la fréquence audible préférée.Le générateur de sonnerie SON fournit un signal au haut-parleur HP lorsqu'il y est autorisé par un signal de commande RING.
Le signal d'horloge h est envoyé a l'entrée d'un compteur cyclique COM qui est remis à l'état initial par un signal de commande START. Ce compteur est couplé a un décodeur DEC fournissant un signal initial CO correspondant à l'apparition du code initial dans le compteur COM et plusieurs signaux de temps Cl, C2, C3, correspondant à l'apparition de certains codes dans le compteur, obtenus après des durées de comptage prédéterminées à partir du code initial.
Les signaux de commande RING et START sont obtenus à partir d'un ensemble de détection de signal de sonnerie comportant un circuit 100 de détection des transitions de même sens dans le signal de sonnerie reçu de fréquence fE et un circuit 200 de mesure du temps écoulé entre deux transitions successives détectées par le circuit 100.
Le circuit de sonnerie comprend en outre un circuit de détection de tension suffisante DTS qui reçoit comme tension d'alimentation +VDD, la tension obtenue par redressement (par exemple par un pont de diode non représenté précédé d'une résistance et d'une capacité pour l'isoler de la tension continue présente sur la ligne d'abonné) de la tension alternative de sonnerie lorsque le signal de sonnerie est présent sur la ligne. Il est clair que, lors de l'établissement du signal de sonnerie, la tension redressée va croître progressivement, en raison notamment des capacités, de zéro jusqu'à la valeur normale d'alimentation.Pour éviter un fonctionnement anormal du circuit de sonnerie et un déclenchement intempestif éventuel de la sonnerie en raison d'une trop faible tension d'alimentation des divers composants, le circuit DTS est prévu pour ne fournir un signal d'autorisation aux circuits 100 et 200 que lorsque la tension +VDD a dépassé une valeur de seuil prédéterminée. Le signal d'autorisation est constitué par un niveau bas fourni dès que la tension d'alimentation +VDD dépasse une valeur donnée sensiblement égale à +3 VT, où VT est la tension de seuil des transistors MOS utilisés.
Le circuit 1QO de détection de transitions de même sens reçoit les signaux de sonnerie de fréquence f E et autres signaux alternatifs présents sur la ligne d'abonné sur un inverseur 106 qui les transforme en signaux carrés. Ces signaux carrés d'entrée sont appliqués a entrée D d'une premiere bascule 10 de type D dont l'entrée d'horloge reçoit le signal d'horloge h. L'état de la bascule 10 est recopié, sur l'impulsion d'horloge suivante, par une deuxieme bascule 11 dont l'entrée D est reliée soit à la sortie non inversée de la bascule 10, soit d son entrée par un circuit logique formé des portes NON-ET 107, 108, 109 et de l'inverseur 110 et commandé par le signal d'autorisation du circuit détecteur de tension suffisante DTS.Deux bascules à verrouillage ("latch" dans la littérature anglo-saxonne) C et D servent -a la mémorisation du sens dans lequel a lieu la première transition détectée dans le signal d'entrée a fréquence f. La détection des transitions et la commande des bascules C et D s'effectuent a laide de deux partes NON-OU 101 et 102 comparant l'état des bascules 10 et II.
La porte NON-OU 101, dont la sortie commande la bascule d > verrouillage C, a une entrée reliée à la sortie inversée Q de la bascule 18 et une entrée reliée z la sortie non inverse Q de la bascule 11. ta porte NON-OU I02, dont la sortie commande la bascule à verrouillage D, a une entrée reliée aI la sortie non inversée Q de la bascule 10 et une entrée reliée à la-sortie inversée Q de la bascule 11. Chacune des deux portes NON-OU a une troisitme entrée de verrouillage reliée à la sortie Q de la bascule a verrouillage qu'elle ne commande pas.
Une troisième porte NON-OU 103 a ses entrées reliées aux sorties des deux portes NON-OU 101 et 102 et fournit un signal de transition détectée vers deux portes NON-OU 111 et 112 qui le mettent an coincidence respectivement avec les signaux d'horloge décalés Tî et
T2 pour fournir successivement un signal de commande READ puis un signal de commande START. Un circuit de remise à zéro des bascules a verrouillage C et D est constitué par un inverseur 105, connecté a la sortie de la porte NON OU 103, et une porte NON-OU 104.
Le circuit 200 de mesure du temps comprend une première bascule à verrouillage A de fonction qui, selon son état, met l'ensemble de détection an position d'attente ou de mesure. La position d'attente est caractérisée par un niveau logique O sur la sortie Q de la bascule A qui ast forcée dans cet état si le signal d'autorisation du circuit DTS est absent (niveau haut) ou si le décodeur DEC lui fournit le signal de temps C3 correspondant a la fin du comptage (comptage maximum) du compteur COM. La bascule à verrouillage A passe dans l'état I (position de mesure) sous la commande du signal de commande START coincidant avec l'apparition du signal initial CO, ceci par l'intermédiaire d'une porte NON-ET 212 et d'un inverseur 221.
Le circuit 200 comprend ensuite une bascule de verrouillage E de mesure qui détermine lorsque sa sortie Q est l'état o, un créneau de validité pour l'apparition d'une transition de même sens que la premiere transition détectée par le circuit 100. Cette bascule E est mise a l'état O par le signal de temps Ci et remise d l'état 1 soit par le signal initial CO, soit par le signal de temps C9.
Dans certains cas, on peut prévoir dtinhiber l'action du signal C2 a l'aide d'un signal INHC2 par l'intermédiaire de la porte NON-ET 210 et de l'inverseur 211. Une troisieme bascule a verrouillage B de lecture est reliée a la bascule E et a la bascule A par un circuit logique composé des portes NON-ET 213, 215, des inverseurs 214, 216, 217 et de la porte NON-OU 218. Ce circuit logique est commandé par le signal de commande READ et autorise la recopie par la bascule B de l'état de la bascule E lorsque la bascule A est en position de mesure ou positionne la bascule B dans l'état correspondant à une mesure non valide, quand la bascule A est en position d'attente.
Une porte NON-OU 219 fournit le signal de commande RING et a ses deux entrées reliées respectivement a la sortie Q de la bascule A et la sortie Q de la bascule B. Enfin, la sortie Q de la bascule A est aussi reliée a une entrée de la porte NON-OU 104 du circuit 100.
Le fonctionnement de ces circuits est expliqué en détail dans la demande de brevet principal. On rappellera seulement que chaque transition dans le signal d'entrée se traduit par l'existence d'un désaccord dans l'état des bascules 10 et il pendant une période d'horloge et que ce désaccord est constaté par le circuit 100 de détection de transitions de même sens et donne lieu à l'émission d'un signal READ suivi d'un signal START si,et seulement si,la transition détectée a le même sens que la première transition å avoir été détectée depuis l'apparition d'un signal de sonnerie, ou supposé tel, sur l'entrée de signal i Le circuit 200 de mesure du temps, en réponse aux signaux READ et START, fournit et maintient un signal de commande RING si les transitions de même sens détectées par le circuit 100 se produisent bien aux instants attendus.
Comme on l'a expliqué dans le préambule, un tel circuit estcependant sensible a des signaux parasites et les perfectionnements selon la présente invention ont pour but d'y remédier.
Sur la figure 2, est représente le schéma du circuit de sonnerie de la figure 1 modifié selon la présente invention. On y retrouve les circuits 100 et 200 ainsi que tous les blocs GEN, H, COM,
DEC, SON et HP qui n'ont pas été représentés à nouveau. Par contre, le circuit DTS de la figure 1 a été remplacé par des circuits d'entrée et d'alimentation 300 qui fournissent, comme pour le circuit DTS, le signal d'autorisation de fonctionnement aux circuits 100 et 200 et qui fournissent en outre le signal d'entrée f E et un signal d'autorisation de transfert du signal de commande RING a une porte à coincidence formée de la porte NON-ET 401 et de l'inverseur 402.
Par ailleurs, le circuit 100 de détection de transitions de même sens est légèrement modifié en ce que le signal de transition détectée n'est plus transmls aux portes 111 et 112 directement partir de la sortie de la porte NON-OU 103, mais à partir de la sortie de l'inverseur 105 qui suit la porte 103 et par l'intermédiaire d'une porte NON-ET supplémentaire 120 recevant un signal d'inhibition d'un circuit d'inhibition 1001 que l'on décrira plus en détail ultérieu- rement.
Les circuits entrée et d'alimentation 300 comprennent un pont de redressement intégré 301 dont les bornes d'entrée 320 et 321 sont reliées aux entrées du signal de sonnerie E par l'intermédiaire d'un condensateur 310 et d'une résistance 311. Ce pont intégré peut être de tout type connu, par exemple celui décrit dans la demande de brevet européen n0 81109760.9 (n de publication 0052 860) déposée le 19 novembre 1981 aux noms de ITT Industries Inc. et de Deutsche ITT
Indus tries Gambe. Les bornes de sortie de tension redressée sont connectées a un circuit de détection de tension suffisante a deux seuils. Ce circuit comporte un transistor MOS 302 en série avec deux résistances R entre lesdites bornes.La tension aux bornes de la premiere résistance R est envoyée h un circuit de test 303 qui ne fait pas partie de l'invention et ne sera donc pas décrit davantage. La tension entre le point commun au transistor 302 et aux résistances R et la masse est appliquée a > 1.1 entrée d'une série de trois inverseurs 304, 305 et 306, la sortie du troisième inverseur 306 fournissant le signal dtautorisation de fonctionnement aux circuits 100 et 200 et étant reliée à une entrée d'une porte NON-OU 307. L'autre entrée de la porte NON
OU 307 est reliée à l'entrée de l'inverseur 304 par une résistance R et un inverseur 308 et la sortie de cette porte est reliée à l'entrée de l'inverseur 308 par une résistance plus élevée 3R.L'ensemble forme un circuit à deux seuils, la sortie de la porte NON-OU 307 fournissant un signal d'autorisation de transfert du signal de commande RING à la porte NON-ET 401.
Le fonctionnement de ce circuit de détection de tension suffisante à deux seuils est le suivant. Lorsqu'un signal alternatif de sonnerie apparalt sur la ligne téléphonique, la tension aux bornes du pont 301 commence à croître. Dès que le seuil VT du transistor 302 est atteint, une tension croissante apparaît aux bornes des deux résistances R et à l'entrée de l'inverseur 304. Tant que cette tension est inférieure au seuil de basculement des inverseurs, la sortie de la porte NON-OU 307 est au niveau logique o et cette tension est appliquée en parallèle sur l'entrée de l'inverseur 304 et sur les résistances R et 3R en série.Lorsque la tension aux bornes du pont 301 atteint un premier seuil correspondant à une tension à l'entrée de l'inverseur 304 égale à sa tension de basculement, les sorties des trois inverseurs changent de niveau logique et on obtient en sortie de l'inverseur 306 un niveau logique o qui constitue le signal d'autorisation de fonctionnement des circuits 100 et 200. Cependant, la sortie de la porte NON
OU 307 n'est pas modifiée car la tension à l'entrée de l'inverseur 308, réduite par le pont diviseur de tension R, 3R, n'atteint pas la tension de basculement des inverseurs et l'inverseur 308 fournit donc un niveau logique 1 à la porte NON-OU.
A mesure que la tension redressée par le pont 301 augmente au-delà du premier seuil, la tension appliquée à l'inverseur 308 augmente. Lorsque la tension redressée atteint un second seuil correspondant à une tension à l'entrée de l'inverseur 308 égale à sa tension de basculement, la sortie de l'inverseur 308 passe au niveau logique 0 et par conséquent la sortie de la porte NON-OU 307 passe au niveau logique 1. Ceci a pour effet d'augmenter encore la tension à l'entrée de l'inverseur 308 et donc de confirmer le changement d'état. La sortie de la porte NON-OU 307 constitue le signal d'autorisation de transfert du signal de commande RING et est appliquée, en même temps que ce signal RING produit par le circuit 200, à la porte NON-ET 401.A la sortie de l'inverseur 402, on obtient un signal de commande RING' qui sert à la commande du générateur de sonnerie SON (figure 1). Un tel arrangement permet de se prémunir contre un déclenchement intempestif de la sonnerie lors de la mise sous tension du circuit de sonnerie en n'autorisant le signal RING' que lorsque l'on est sur que la tension suffisante est établie et que les circuits 500 et 200 se sont posi tionnés en état de fonctionnement. De plus, cet arrangement presente une hystérésis de sorte qu'il continue a autoriser le transfert du signal RING mema lorsque la tension d'alimentation chute en dessous de la valeur du second seuil, par exemple en raison de l'augmentation brutale de consommation lors du déclenchement du générateur SON.
Les circuits d'entrée et d'alimentation 300 comprennent d'autre part une bascule à verrouillage 312, 313 dont les entrées sont reliées aux bornes dtentree 320, 321 du pont redresser 301. Cette bascule est toutefois d'un type particulier car elle doit présenter un seuil dissymétrique. Pour comprendre l'utilité dune telle caractéristique on va se reporter aux diagrammes de la figure 3. Le signal repre- santé en a) est le signal sinusoïdal d'entrée E (signal de sonnerie). Le niveau Vs est le niveau de tension redressée du pont 301. A titre d'exemple, l'amplitude du signal de sonnerie est de l'ordre de soixantedix volts et la tension Vs de l'ordre de dix-sept volts.Comme on l'a représenté, du fait de la présence du condensateur 310, des oscillations de grande amplitude et de fréquence plus élevée écrêtées sont Superposées au signal redresser. Si le signal d'entrée du pont redresseur 301 est appliqué directement à un inverseur (106 du circuit 100 de la figure 1), ces oscillations ont pour effet, si leur amplitude estsuffisante, de faire "rebondiri' l'inverseur lors du passage par zéro du signal d'entrée, c'est-a-dire de faire changer de niveau plusieurs fois de suite la sortie de l'inverseur au lieu d'obtenir une seule transition bien définie.Il en résulte pour le circuit 100 de détection de transitions, la possibilité dextre déclenché par plusieurs transitions de même sens successives rapprochées, ce qui sera considéré comme une absence de signal de sonnerie par le circuit 200. Pour mieux comprendre ce phénomene, on a représenté en b) de la figure 3 les tensions présentes sur les bornes 320 (en trait plein) et 321 (en tirets) du pont 301 lors d'une transition. Pendant une durée #, la tension oscille avant de s'établir sa nouvelle valeur.Si la tension, par exemple sur la borne 320, est appliquée a un inverseur ayant une tension de seuil syméw trique VTl9 on obtient en sortie le signal représenté en c), d'où détection de fausses transitions.
Pour atténuer cet inconvénient ou meme le supprimer dans certains cas, on peut selon une caractéristique de l'invention prévoir une bascule verrouillage à seuil dissyr.trique VT2. On peut arriver ainsi, si le seuil est bien choisi, a éliminer tout rebondissement.
Cependant, lorsque l'amplitude des oscillations parasites est trop grande, on peut encore avoir plusieurs basculements successifs. C'est ce qui a été représenté sur le diagramme d) de la figure 3 pour une bascule 312, 313 dont les entrées sont reliées aux bornes 320, 321 du pont 301.
Le schéma dlune telle bascule a verrouillage a seuil dissymétrique a été représente sur la figure 4. Sur cette figure, est représenté le pont redresseur intégré 301 avec ses plots d'entrée 320, 321 et ses plots de sortie de tension redressée. Ce pont comporte les diodes D1, D2 et les transistors a effet de champ Ti et T2. La bascule représentée est dérivée du schéma classique d'une bascule à verrouillage à deux portes NON-OU 312 et 313. Cependant, un des deux transistors MOS de type p, qui se trouvent normalement en série entre la borne positive de l'alimentation et la sortie de la porte NON-OU, a été supprimé.
Chaque partie de la bascule comprend donc un transistor MOS de type p 331, 334 en série avec un premier transistor MOS de type n 332, 335 et un second transistor MOS de type n 333, 336 connecté en paral le le sur le premier. Les grilles du transistor de type p et du premier transistor de type n sont reliées ensemble et a la sortie de l'autre partie (point commun entre le transistor de type p et les transistors de type n). Les grilles des seconds transistors de type n 333, 336 sont connectées respectivement aux plots d'entrée 320, 321.
Le fonctionnement de la bascule est le suivant en supposant que la tension sur le plot 320 passe du niveau bas au niveau haut et inversement pour le plot 321. La sortie de la porte 312 est initialement au niveau 1, le transistor 331 conduisant et les transistors 332 et 333 étant bloqués, tandis qu'inversement, dans la porte 313, le transistor 334 est bloqué et les transistors 335 et 336 conduisent, maintenant un niveau o sur les grilles des transistors 331 et 332. Du fait que la grille du transistor 331 est a la masse, celui-ci est très fortement conducteur et a une faible résistance. Lorsque la tension sur le plot 320 passe au niveau haut, le transistor de type n 333 va devenir conducteur. Mais pour que la tension a ses bornes tombe il une valeur inférieure à la moitié de la tension d'alimentation, ce qui correspond au basculement de la bascule, il faudrait lui appliquer une tension de grille qui serait proche de la valeur de la tension d'alimentation, Si les deux transistors 331 et 333 étaient de même géométrie. On aurait une tension de seuil VT2 dissymétrique tres élevée et même trop élevée. Pour corriger cela, selon l'invention, on prévoit pour les transistors de type n 333 et 336 un rapport w/Z plus élevé que celui des autres transistors de types n et p, w et Z étant la largeur et la longueur du canal du transistor, ceci de façon que la tension de basculement soit atteinte pour une tension de seuil VT2 convenable.A titre d'exemple, on prendra un rapport w/Z égal a 2 pour les transistors 331, 332, 334 et 335 et égal à 5 pour les transistors 333 et 336.
Comme on l'a vu précédemment en relation avec la figure 3, ces dispositions ne sont pas toujours suffisantes pour éliminer tout risque d'erreur dû aux rebondissements qui peuvent se produire pendant la durée T. Pour remédier a cela, on a prévu un circuit d'inhibition 100' qui inhibe la détection de transitions pendant une durée au moins égale a T apres toute constatation d'une transition.
Un tel circuit d'inhibition 100' est représenté schémati- quement sur la figure 2. Il comprend un compteur formé des bascules 131 a 135, une porte à comcidence formée des portes NON-ET 140 et 141 pour appliquer a l'entrée du compteur les impulsions d'horloge h, une bascule de blocage 136, dont Ta sortie non inversée fournit un signal d'autorisation a la porte 140 et dont la sortie inversée fournit le signal d'inhibition la porte NON-ET supplémentaire 120, et un circuit logique formé de la porte OU-exclusif 139 et des portes NON-ET 137 et 138 pour commander le basculement de la bascule 136. Toutes les bascules changent d'état sur le front descendant de leurs signaux d'entrée.La porte OUexclusif 139 reçoit les signaux Q10 et Qll des sorties non inversées des bascules de type D 10 et 11 du circuit 100 et fournit un signal de niveau 1 lorsqu'il y a désaccord entre les --états des deux bascules, c' est-a-dire chaque fois qu'il y a une transition constatée. La porte NON-ET 137 reçoit les signaux d'horloge h, le signal de la porte 139 et le signal d'inhibition fourni par la bascule 136. Enfin, la porte NON-ET 138 reçoit le signal de sortie de la porte 137 et la sortie inversée de la bascule 135 du dernier étage du compteur.
Le fonctionnement sera expliqué en se référant également aux diagrammes de signaux de la figure 5 qui sont identifiés par le numéro de référence de l'élément dont ils représentent la sortie. En supposant que le circuit d'inhibition est au repos, le compteur étant en position 00000, la première transition se produisant dans le signal d'entrée fE (marquée par une fleche sur la figure 5) va provoquer un désaccord entre les sorties des bascules de type D 10 et 11 du circuit 100 pendant la période d'horloge suivante (signaux Q10, Qîl sur la figure 5). Ceci provoque la fourniture d'un signal de niveau 1 par la porte OU-exclusif 139.Par suite, comme la bascule 136 est dans l'état o (prise en compte des transitions autorisée par la porte 120), la porte NON-ET 137 va fournir, pendant le passage au niveau 1 du signal d'horloge h, une impulsion au niveau 0 qui déclenche l'émission d'une impulsion par la porte NON-ET 138 et le passage a l1état I de la bascule 136 sur le front descendant de cette impulsion, c'est-a-dire apres l'émission éventuelle d'un signal READ et d'un signal START par le circuit 100.A partir de cet instant et tant que la bascule 136 reste à l'état 1, la porte NON-ET supplémentaire interdit le passage de signaux de transition détectée vers les portes NON-OU 111 et 112 et la porte NON-ET 137 est inhibée, interdisant toute nouvelle prise en compte d'un signal de la porte OU-exclusif 139. Par ailleurs, la sortie non inversée de la bascule 136 autorise l'application des signaux d'horloge a l'entrée du compteur (signaux 141 sur la figure 5).
Le comptage s'effectue jusqu'au compte maximum 11111 du compteur. A ce moment la, lors de l'apparition de l'impulsion horloge numérotée 32 sur la figure 5, toutes les bascules 131 a 135 du compteur reviennent a l'état o et le signal inversé de la bascule 135 (signal 135) provoque le retour au niveau o de la sortie de la porte 138 et donc le basculement de la bascule 136 qui revient a son état initial. A partir de la, le circuit 100 est de nouveau autorisé a prendre en compte les transitions.Comme on l'a représenté sur la figure 5, les rebondissements éventuels transmis à l'entrée de signal f du circuit 100n'ont plus aucun effet
E néfaste car, s'ils sont effectivement constatés par le désaccord des bascules 10 et 11 et s'ils provoquent l'apparition d'impulsions supplémentaires sur la sortie de la porte 139 (impulsions correspondant aux impulsions d'horloge 5 et il sur la figure 5), celles-ci n'ont aucun effet, étant bloquees par la porte NON-ET 137 en raison de l'état de la bascule 136.
Il est à noter que le circuit d'inhibition100' agit aussi bien pour les transitions d'un sens que de l'autre, c'est-à-dire pour tous les passages par zéro du signal de sonnerie.
A titre d'exemple, en supposant que la valeur minimum de la fréquence du signal de sonnerie est 16,5 Hz, on peut constater que la durée T (figure 3) est toujours inférieure à cinq millisecondes. Avec un compteur à cinq étages et une fréquence d'horloge de 6,4 kHz, le temps d'inhibition déterminé par le circuit 100' est bien de trentedeux périodes d'horloge (figure 5), soit
Figure img00130001
Bien entendu, l'exemple de réalisation décrit n'est nullement limitatif de l'invention

Claims (6)

REVENDICATIONS
1. Circuit de sonnerie pour poste téléphonique, réalisable en circuit intégré, destiné à fournir à un haut-parleur un signal à fréquence audible à une fréquence choisie, lorsque le signal de sonnerie est présent sur la ligne téléphonique aboutissant audit poste, ledit circuit de sonnerie étant alimente par ledit signal de sonnerie convenablement redressé et comprenant - un circuit d'horloge (H) fournissant divers signaux d'horloge (h, TI,
T2, h') à partir des signaux d'un oscillateur stable (GEN);; - un compteur (CON) associé à un décodeur (DEC), ledit compteur comptant
les impulsions d'un signal d'horloge (h) reçu du circuit d'horloge (H)
et pouvant etre réinitialisé par un premier signal de commande (START)
et ledit decodeur fournissant à partir du contenu du compteur un
signal initial (CO), correspondant à l'apparition du code initial dans
le compteur, et différents signaux de temps (Cl, C2, C3) correspondant
respectivement à l'écoulement de différentes périodes de temps à
partir du signal initial; - un générateur de sonnerie (SON) fournissant, à partir d'un signal
d'horloge (h') délivré par le circuit d'horloge (H), ledit signal à
fréquence audible lorsqu'il reçoit un second signal de commande (RING);;
et - un ensemble de détection de signal de sonnerie (100, 200) comprenant
un circuit (100) de détection de transitions de même sens dans le
signal de sonnerie reçu, circuit qui fournit le premier signal de
commande (START) et un troisieme signal de commande (READ) lors de
l'apparition de chaque transition ayant ledit sens, et un
circuit (200) de mesure du temps écoulé entre deux transitions
successives, détectées par le circuit (100) de détection de tran
sitions, pour déterminer si le signal de sonnerie est présent et
fournir alors ledit second signal de commande (RING) pendant tout le
temps de sa présence; selon la revendication 1 de la demande de brevet principal, ledit circuit de sonnerie étant caractérisé en ce qu'il comprend en outre des circuits d'entrée et d'alimentation (300) fournissant, d'une part, un signal d'autorisation de fonctionnement à l'ensemble de détection de signal de sonnerie (100, 200), signal d'autorisation dont l'absence maintient ledit ensemble en position d'attente, d'autre part, un signal d'entrée (fE) dérivé du signal de sonnerie de la ligne téléphonique à l'ensemble de détection de signal de sonnerie (100, 200) et enfin un signal d'autorisation de transfert du second signal de commande (RING) vers le générateur de sonnerie (SON), lesdits circuits d'entrée et d'alimentation (300) comportant - un pont de redressement intégré (301) recevant le signal de
sonnerie (E) à travers un condensateur (310) et une résistance (311);; - un circuit de détection de tension suffisante (302, R, 304 à 308, 3R)
à deux seuils, relié aux bornes de sortie de tension redressée dudit
pont (301) et fournissant ledit signal d'autorisation de fonction
nement audit ensemble (100, 200) et ledit signal d'autorisation de
transfert du second signal de commande (RING) ; et - une bascule à verrouillage (312, 313) dont les entrées sont reliées
aux bornes d'entrée (320, 321) dudit pont de redressement (3O1) et
dont la sortie fournit le signal d'entrée (fE) audit ensemble de
détection de signal de sonnerie (100, 2005.
2. Circuit de sonnerie selon la revendication 1, caractérisé en ce que ladite bascule à verrouillage (312, 313) est une bascule à seuil non symétrique (VT2) comportant deux portes (312, 313) dont les sorties respectives sont reliées à une entrée de l'autre porte, en ce que chaque porte comporte un transistor MOS de type p (331, 334) connecté en série, entre les bornes de sortie de tension redressée -du pont (301), avec un premier transistor MOS de type n (332, 335) de même géométrie, les grilles de ces deux transistors en série étant reliées pour constituer l'entrée de la porte reliée à la sortie de l'autre porte et le point de liaison entre les deux transistors constituant la sortie, et un second transistor MOS de type n (333, 336) connecté en parallèle sur le premier transistor MOS de type n, la grille de ce second transister constituant l'entrée de la porte connectée à la borne d'entrée correspondante (320, 321) dudit pont (301), et en ce que le rapport w/ pour ce second transistor de type n est choisi supérieur au rapport w/Z du premier transistor de type n d'une valeur telle qu'on obtienne la valeur de seuil (VT2) désirée, w et Z étant respectivement la largeur et la longueur du canal du transistor MOS considéré.
3. Circuit de sonnerie selon l'une des revendications 1 ou 2, caractérisé en ce que le circuit de détection de tension suffisante à deux seuils comprend - un transistor MOS (302) en série avec des résistances (R) entre les
bornes de sortie de tension redressée du pont (301) et un ou trois
inverseurs en série (304 à 306) connectés au point commun entre le
transistor (302) et les résistances (R) et fournissant ledit signal
d'autorisation de fonctionnement à l'ensemble de détection de signal
de sonnerie (100, 200) lorsque la tension fournie par le pont atteint
un premier seuil bas ; et - une porte NON-OU (307) dont une entrée reçoit ledit signal d'autori
sation de fonctionnement et dont l'autre entrée est reliée par
l'intermédiaire d'une première résistance (R) et d'un inverseur (308)
au point commun entre le transistor MOS (302) et les résistances (R),
la sortie de la porte NON-OU étant reliée au point commun entre la
première résistance (R) et I'inversur (308) par l'intermédiaire d'une
seconde résistance (3R) plus élevée que la première et fournissant
ledit signal d'autorisation de transfert du second signal de
commande (RING) lorsque la tension fournie par le pont atteint un
second seuil haut.
4. Circuit de sonnerie selon l'une quelconque des revendications 1 à 3, dans lequel ledit circuit (100) de détection de transitions de même sens comprend - une première bascule (10) de type D dont l'entrée (D) reçoit ledit
signal de sonnerie de la ligne téléphonique et une deuxième
bascule (11) de type D recopiant l'état de la premiere bascule (10)
lors de l'impulsion de signal d'horloge (h) suivante; deux bascules à verrouillage (C, D) de mémorisation du sens dans
lequel a eu lieu la première transition détectée;; - un premier circuit logique (101, 102, 103) pour commander l'état
desdites bascules à verrouillage (C, D) à partir de la comparaison de
l'état desdites bascules (10, 11) de type D et pour fournir un signal
de transition détectée lorsqu'a lieu une transition de sens voulu,
l'état desdites bascules à verrouillage étant retransmis audit premier
circuit logique pour interdire toute commande ultérieure de bascu
lement par une transition de l'autre sens, après qu'unie première
transition a fait basculer une des bascules à verrouillage (C, D) ; et - deux portes à coïncidence (111, 112), recevant ledit- signal de tran
sition détectée et des signaux d'horloge (tel, T2) convenablement
décalés, pour fournir successivement- le troisième signal de
commande (READ) puis le premier signal de commande (START) lorsqu'une
transition de sens voulu est détectée;; ledit circuit de sonnerie étant caractérisé en ce que les deux portes à coincidence (111, 1123 reçoivent ledit signal de transition détectée par l'intermédiaire d'un inverseur (105) et d'une porte NON-ET (120) supplémentaire et en ce qu'il est prévu un circuit d'inhibition (100') four naissant un signal d'inhibition à la seconde entrée de la porte NON-ET supplémentaire (120) pour interdire la prise en compte des transitions survenant pendant une période de temps prédéterminée après la cons ta- tation d'une transition par les bascules de type D (10, 11) dudit circuit (100) de détection de transitions de meme sens.
5. Circuit de sonnerie selon la revendication 4, caractérisé en ce que ledit circuit d'inhibition comprend un compteur (131 à 135), une porte à coincidence (140, 141) permettant d'appliquer des signaux d'horloge (h) au compteur, une bascule de blocage (136), dont une sortie fournit le signal d'inhibition pour la porte NON-ET supplémentaire (120) et dont l'autre sortie fournit simultanément à la porte à eolneidence (140, 141) un signal d'autorisation pour l'application des signaux d'horloge au compteur, et un circuit logique (137, 138, 139) pour commander le basculement de la bascule de blocage (136), lorsque le compteur est à son état initial et qu'un désaccord est constaté entre les états des deux bascules de type D (10, 11) du circuit (100) de détection de transitions, et pour commander son retour à l'état initial lorsque le compteur a terminé son comptage.
6. Circuit de sonnerie selon la revendication 5, caractérisé en ce que ledit circuit logique du circuit d'inhibition (100') comprend une porte OU-exclusif < 139) recevant les sorties des deux bascules de type D < 10, 11), une premiere porte NON-ET (137) recevant les signaux d'horloge (h), la sortie de la porte OU-exclusif (139) et le signal d'inhibition de la bascule de blocage (136), et une seconde porte NON
ET (138), recevant la sortie de la première porte NON-ET (137) et le complément de l'état du dernier étage (135) du compteur et dont la sortie commande le basculement de la bascule de blocage (136).
FR8302643A 1982-08-17 1983-02-18 Circuit de sonnerie pour poste telephonique, realisable en circuit integre Pending FR2541540A2 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR8302643A FR2541540A2 (fr) 1982-08-17 1983-02-18 Circuit de sonnerie pour poste telephonique, realisable en circuit integre

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR8214205A FR2532133A1 (fr) 1982-08-17 1982-08-17 Circuit de sonnerie pour poste telephonique, realisable en circuit integre
FR8302643A FR2541540A2 (fr) 1982-08-17 1983-02-18 Circuit de sonnerie pour poste telephonique, realisable en circuit integre

Publications (1)

Publication Number Publication Date
FR2541540A2 true FR2541540A2 (fr) 1984-08-24

Family

ID=26223052

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8302643A Pending FR2541540A2 (fr) 1982-08-17 1983-02-18 Circuit de sonnerie pour poste telephonique, realisable en circuit integre

Country Status (1)

Country Link
FR (1) FR2541540A2 (fr)

Similar Documents

Publication Publication Date Title
FR2679368A1 (fr) Memoire tampon de sortie de donnees d&#39;un dispositif de memoire a semiconducteurs.
EP0680170B1 (fr) Circuit de transmission d&#39;un signal code en ligne sur une ligne téléphonique comprenant un synchroniseur de fréquence
WO1998002840A1 (fr) Demodulateur d&#39;un signal recu dans une bobine par induction electromagnetique
EP0100514B1 (fr) Dispositif de détection de boucle en phase sonnerie
EP0060790A1 (fr) Perfectionnements aux disjoncteurs sensibles aux courants de fuite
EP0029627B1 (fr) Dispositif de détection du bouclage d&#39;une ligne d&#39;abonné pendant la sonnerie
FR2541540A2 (fr) Circuit de sonnerie pour poste telephonique, realisable en circuit integre
FR2754957A1 (fr) Procede de decodage d&#39;un signal numerique ainsi qu&#39;un systeme de bus et une unite peripherique pour sa mise en oeuvre
EP0162755B1 (fr) Circuit de commande d&#39;un solenoide bistable
FR2796777A1 (fr) Commande d&#39;un transistor mos de puissance
EP0249929B1 (fr) Dispositif de stabilisation du rythme d&#39;apparition d&#39;impulsions
BE897545A (fr) Circuit de sonnerie pour poste telephonique realisable en circuit integre
EP0134867B1 (fr) Circuit de sonnerie pour poste téléphonique réalisable en circuit intégré
FR2575014A1 (fr) Recepteur de signaux admettant un derangement
EP0121750B1 (fr) Circuit de récupération du rythme d&#39;une transmission synchrone de données utilisant une combinaison des codes biphase L et biphase modifié
EP0150524A1 (fr) Dispositif pour effectuer une ouverture de boucle d&#39;une durée calibrée à partir d&#39;un poste téléphonique
EP0115994A1 (fr) Interface pour relier un système informatique à un dispositif actionneur
EP1594298B1 (fr) Procédé de test pour équipement de ligne d&#39;abonné muni d&#39;un circuit hybride et appareil correspondant
WO1997040578A1 (fr) Relais statique avec detection d&#39;etat
FR2681161A1 (fr) Dispositif de commande et de protection de sorties, notamment pour automate programmable.
EP0542856A1 (fr) Memoire integree pourvue de moyens de test ameliores.
FR2702894A1 (fr) Circuit d&#39;un interrupteur bifilaire.
EP0519805A1 (fr) Détection de la tension entre phases dans un régulateur d&#39;alternateur
EP1629598B1 (fr) Etage de sortie statique de securite
FR2830692A1 (fr) Declencheur electronique comportant un dispositif de test des capteurs de courant