FR2490055A1 - Reseau de commutation pour canaux pcm pour systemes de telecommunications - Google Patents

Reseau de commutation pour canaux pcm pour systemes de telecommunications Download PDF

Info

Publication number
FR2490055A1
FR2490055A1 FR8116565A FR8116565A FR2490055A1 FR 2490055 A1 FR2490055 A1 FR 2490055A1 FR 8116565 A FR8116565 A FR 8116565A FR 8116565 A FR8116565 A FR 8116565A FR 2490055 A1 FR2490055 A1 FR 2490055A1
Authority
FR
France
Prior art keywords
input
registers
output
multiplexer
pcm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
FR8116565A
Other languages
English (en)
Inventor
Anes Sbuelz
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Italtel SpA
Original Assignee
Italtel SpA
Italtel Societa Italiana Telecomunicazioni SpA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Italtel SpA, Italtel Societa Italiana Telecomunicazioni SpA filed Critical Italtel SpA
Publication of FR2490055A1 publication Critical patent/FR2490055A1/fr
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/06Time-space-time switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/062Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Hardware Design (AREA)
  • Signal Processing (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

L'INVENTION EST RELATIVE A UN RESEAU DE COMMUTATION N N, REALISE AU MOYEN DE N MULTIPLEXEURS M A N ENTREES ET A UNE SORTIE, QUI PERMET DE DISTRIBUER LES CANAUX DES N SYSTEMES PCM D'ENTREE, SYNCHRONISES ENTRE EUX, ENTRE N SYSTEMES PCM DE SORTIE, EUX AUSSI SYNCHRONISES ENTRE EUX. CHAQUE SYSTEME PCM D'ENTREE EST CONNECTE AUX ENTREES HOMOLOGUES DE TOUS LES MULTIPLEXEURS M, DONT LES SORTIES SONT CONNECTEES AVEC ORDRE AUX SYSTEMES PCM DE SORTIE. POUR AMELIORER LE FONCTIONNEMENT DU RESEAU POUR DES VITESSES ELEVEES DE COMMUTATION, LA PRESENTE INVENTION PREVOIT LA PRESENCE DE: N PREMIERS REGISTRES R, DONT CHACUN EST CONNECTE A LA SORTIE D'UN SYSTEME PCM ENTRE UI; N DEUXIEMES REGISTRES R DONT CHACUN EST PLACE A L'ENTREE D'UN MULTIPLEXEUR M ET CHACUNE DES N CELLULES CONNECTEES A UNE ENTREE DU MULTIPLEXEUR M; N TROISIEMES REGISTRES R, DONT CHACUN EST PLACE ENTRE LA SORTIE D'UN MULTIPLEXEUR M ET L'ENTREE D'UN SYSTEME PCM SORTANT; OU LES PREMIERS R, LES DEUXIEMES R ET LES TROISIEMES REGISTRES R SONT TOUS CONTROLES PAR LA MEME SEQUENCE D'IMPULSIONS DE SYNCHRONISATION.

Description

L'invention consiste en un réseau de commutation pour canaux PCM, c'est-à-
dire en une disposition de circuit qui permet de décomposer les canaux faisant partie de n systèmes PCM entrants et de les regrouper de façon à constituer les trames de n systèmes PCM sortants. Parmi les systèmes modernes de télécomunications ceux qui sont basés sur des techniques numériques, qui joignent à la qualité de pouvoir bénéficier de technologies consolidées et d'appareillages fiables et expérimentés comme les PCM l'avantage
de pouvoir envoyer indifféremment sur le même moyen de transmis-
sion des signaux téléphoniques, des données, des images, etc.,
prennent actuellement de plus en plus d'importance.
Cette adoption de techniques numériques qui est de plus en plus répandue dans tous les secteurs des télécommunications a amené nécessairement à étudier, à réaliser et à perfectionner de plus en plus des organes de commutation dans lesquels chaque canal PCM qui arrive.à ces organes d'un des systèmes PCM
entrants aboutissant à ces derniers peut être transmis à n'im-
porte lequel des autres systèmes PCM sortants.
Bien qu'elle puisse être utilisée utilement pour n'impor-
te lequel desdits organes de commutation, l'invention a été étudiée d'une façon spécifique pour améliorer les performances du stade de commutation spatiale d'un réseau de commutation spatial et temporel pour signaux PCM, comme celui qui a été décrit dans le brevet italien n0 1.037.256, et c'est avec référence à ce réseau qu'elle sera illustrée dans la présente
description.
Dans ce réseau de commutation les octets de bits consti-
tuant chaque canal PCM entrant subissent une commutation spatia-
le qui les transfère de l'un à l'autre des systèmes PCM aboutis-
sant au réseau de commutation et une commutation temporelle qui les transfère de la phase du système PCM entrant à celle du
système PCM sortant.
Dans une forme préférée de réalisation la commutation temporelle se produit en deux temps successifs en passant par une phase de travail intermédiaire dans laquelle se produit la commutation spatiale: donc sont présents un premier stade de commutation temporelle constitué par n unités d'entrée, un réseau n x n pour la commutation spatiale et un deuxième stade
de commutation temporelle constitué par n unités de sortie. Cha-
que unité d'entrée et de sortie est connectée à m PCM, ou n x m est le nombre total de systèmes PCM aboutissant au réseau de commutation. Les unités d'entrée et de sortie sont synchrones
entre elles, étant pilotées par les mêmes signaux de synchroni-
sation. On connaît dans la technique plusieurs formes possibles de réalisation du réseau n.x n: on se réfère ici à celle qui prévoit la présence de n multiplexeurs, dont chacun a sa propre 2È sortie connectée à l'une des unités de sortie, aux entrées de
laquelle sont connectées avec ordre les n unités d'entrée; cha-
que multiplexeur est piloté par une mémoire à recirculation dans laquelle, au début d'une connections il est écrit (d'une manière connue en soi et non décrite ici parce qu'elle est de toute façon étrangère à la présente invention) quelle unité.d'entrée il faut connecter dans chaque intervalle temporel à l'unité associée. Pour le fonctionnement correct du réseau de commutation il est nécessaire que les séquences de bits présents à l'entrée du stade de commutation spatiale soient parfaitement alignées
entre elles et avec la synchronisation qui fait avancer la mé-
moire à recirculation: lorsque croît la vitesse de transmission, l'importance des écarts admissibles se réduit progressivement,
jusqu'au moment o même les différences dans les temps de propa-
gation des signaux dues à la longueur différente de connections
deviennent importantes.
Ce fait concerne principalement la connection unité d'entrée-multiplexeur, dans laquelle chaque bit atteint en séquence (et donc dans des temps différents) les entrées des n multiplexeurs; même les connexions multiplexeurs-organes de sortie se ressentent du fait que leur longueur n'est pas uniforme, étant donné qu'il n'est physiquement pas possible de
placer tous les organes de sortie à la même distance des multi-
plexeurs respectifs.
Une étude soignée et quelquefois complexe sur la manière
de-disposerdans les cadres les unités d'entrée, les multiple-
xeurs et les unités de sortie, éventuellement en les regroupant en soussystèmes, peut réduire l'inconvénient (qui se traduit par une limitation dans la vitesse maximale de transmission)
mais elle ne peut pas l'éliminer.
- La disposition de circuit suivant la présente invention
est apte à améliorer le fonctionnement d'un., stade de commuta-
tion spatiale du type décrit ci-dessus en le rendant indifférent à la diversité des temps de propagation et elle est caractérisée par le fait qu'elle comprend - n premiers registres dont chacun est connecté à la sortie de l'une des unités d'entrée;
- n deuxièmes registres à n cellules dont chacun est pla-
cé à l'entrée d'un des multiplexeurs et a les sorties de ses n cellules connectées avec ordre aux entrées correspondantes du
multiplexeur; -
- n troisièmes registres, dont chacun est connecté à l'entrée de l'une des unités de sortie; et par le fait que les premiers, les deuxièmes et les troisièmes registres sont pilotés par une même séquence d'impulsions ayant une période non inférieure au temps maximal de. propagation du
signal de l'un quelconque des premiers registres à l'un quel-
conque des deuxièmes registres.
Une forme de réalisation de l'invention sera maintenant décrite, à titre d'exemple non limitatif, avec référence aux figures ci-jointes dans lesquelles
- la figure 1 représente schématiquement un stade de com-
mutation suivant l'invention;
- la figure 2 représente deux diagrammes temporels rela-
tifs à la figure 1.
Dans la figure 1 on a indiqué sommairement un réseau de
commutation spatiale et temporelle pour signaux PCM comprenant, suivant une disposition connue, n unités d'entrée UI (UIl...., UIk,....,UIn), n multiplexeurs M (Mi,... Mn) dont chacun est contrôlé par une mémoire cyclique MC (MC1,..., MCn), et n unités de sortie UU (UU1,..., UUn), dont chacune est connectée à la sortie d'un multiplexeur M. Le réseau de commutation de type cOnnu a été modifié suivant l'invention en plaçant: à la sortie de chaque unité d'entrée UI un premier registre R1 (Ri, l... R1,K...R,n) - à l'entrée de chaque multiplexeur M un deuxième registre R2 (R2,1...R2,n) dont l'entree de chacune de ses n cellules est connectée avec ordre à la sortie des premiers registres et dont la sortie est connectée à une entrée du multiplexeur M;
- à la sortie de chaque multiplexeur M un troisième regis-
tre R3 (R3, 3.R3 n) connecté à une unité de sortie UU.
Les premiers, les deuxièmes et les troisièmes registres sont pilotés par un signal de synchronisation t qui pilote aussi
les mémoires cycliques MC.
Les unités d'entrée UI sont synchronisées entre elles d'une manière connue de telle sorte qu'au même instant à la sortie de toutes les unités d'entrée se présente un bit, faisant partie des octets qui constituent les canaux des systèmes PCM
aboutissant à chaque unité d'entrée UI et qui ont subi une pre-
mière commutation temporelle grâce à l'unité d'entrée UI même.
Les bits présents à la sortie des unités d'entrée UI sont charges à chaque coup de l'horloge t, ayant une fréquence égale à celle de bits, dans les premiers registres R1, et, au coup d'horloge successif, dans les deuxièmes registres R2 qui les
transfèrent au multiplexeur M. Les bits à l'entrée du multi-
plexeur sont donc parfaitement synchrones entre eux, quelle que
soit l'unité d'entrée UI dont ils proviennent et sans se ressen-
tir des différences dans les temps de propagation: la seule
limitation à laquelle doit être soumise une disposition de cir-
cuit suivant l'invention consiste dans le fait que le temps de propagation d'un bit du premier au deuxième registre doit être en tout cas inférieur ou tout au plus égal a la période de
l'horloge t.
Même les multiplexeurs M sont synchronisés, au moyen de leurs mémoires cycliques MC, par l'horloge t qui, comme cela est indiqué dans la figure 2, est autorisée à atteindre la mémoire même, modifiant l'adresse présente à sa sortie et donc la connexion entrée-sortie réalisée par le multiplexeur associé, par un signal T, ayant la période TO égale à la durée d'un octet, cette durée étant telle qu'elle permette sûrement le passage d'une seule impulsion de l'horloge t, qui localise le
bit initial de chaque octet.
Dans une forme préférée de réalisation, le signal T a une
durée égale à une période de l'horloge t.
Les bits présents à la sortie du multiplexeur sont chargés dans les troisièmes registres en même temps (indépendemment de la longueur, de la connexion multiplexeur-troisième registre) par l'horloge t: ils se présentent donc parfaitement synchrones à l'entrée des unités de sortie UU o ils subissent la deuxième
commutation temporelle.
Sans sortir des limites de l'invention il est possible pour le technicien d'apporter à la disposition qui est décrite ici des variantes qui, vu ses connaissances et son expérience, sont évidentes, comme, par exemple, de remplacer les premiers et/ou les troisièmes registres par des mémoires élastiques pour compenser les' effets d'imperfections éventuelles dans le
synchronisme des unités d'entrée et/ou de sortie.

Claims (2)

  1. REVENDICATIONS
    I. Réseau de commutation pour canaux PCM comprenant n multiplexeurs (M) à n entrées et une sortie,-n mémoires cycliques (MC) dont chacune est apte à piloter le multiplexeur auquel elle est connectée, n unités (UI) d'entrée des systèmes PCM dont chacune est connectée aux entrées homologues de tous les multiplexeurs (M), n unités de sortie (UU) dont chacune est connectée à la sortie d'un multiplexeur (M), caractérisé par le-fait qu'il comprend: - n premiers registres (R1) dont chacun est connecté à la ser-t-ie d'une des unités d'entrée (UI); - n deuxièmes registres (R2) - n cellules, dont chacun est placé à l'entrée d'un des multiplexeurs (M), et a les sorties
    de ses n cellules connectées avec ordre aux entrées correspon-
    dantes du multiplexeur (M); - n troisièmes registres (R3), dont chacun est connecté à l'entrée de l'une des unités de sortie (UU); et par le fait que les premiers, les deuxièmes et les troisièmes registres sont pilotés par une même séquence d'impulsions (t), ayant une période non inférieure au temps maximal de propagation du signal de l'un quelconque des premiers registres (R1) à
    l'un quelconque des deuxièmes registres (R2).
  2. 2. Réseau de commutation suivant la revendication 1.
    caractérisé par le fait que l'avance des mémoires cycliques (MC)
    est obtenue par le produit logique de ladite séquence d'impul-
    sions (t) et d'un signal (T) dont la période (TO) est égale à la durée d'un octet et dont la durée est égale à la période de ladite séquence, ledit signal (T) définissant le bit-initial
    de chaque octet.
FR8116565A 1980-09-09 1981-08-31 Reseau de commutation pour canaux pcm pour systemes de telecommunications Withdrawn FR2490055A1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
IT24541/80A IT1149253B (it) 1980-09-09 1980-09-09 Rete di commutazione per canali pcm

Publications (1)

Publication Number Publication Date
FR2490055A1 true FR2490055A1 (fr) 1982-03-12

Family

ID=11213914

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8116565A Withdrawn FR2490055A1 (fr) 1980-09-09 1981-08-31 Reseau de commutation pour canaux pcm pour systemes de telecommunications

Country Status (6)

Country Link
JP (1) JPS5779794A (fr)
BR (1) BR8105669A (fr)
DE (1) DE3135757A1 (fr)
FR (1) FR2490055A1 (fr)
GB (1) GB2085265A (fr)
IT (1) IT1149253B (fr)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1987001006A1 (fr) * 1985-07-31 1987-02-12 Italtel Società Italiana Telecomunicazioni S.P.A. Agencement de circuit permettant l'alignement, les uns par rapport aux autres, de groupes mic entrant en un point de branchement de communication
EP0553988A2 (fr) * 1992-01-31 1993-08-04 AT&T Corp. Commutateur temporel expandable

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2352583B (en) * 1999-07-28 2003-12-10 Intellprop Ltd Telecommunication circuit switches

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2128283A1 (fr) * 1971-03-03 1972-10-20 Kabel Metallwerke Ghh
US3961138A (en) * 1974-12-18 1976-06-01 North Electric Company Asynchronous bit-serial data receiver
FR2308258A1 (fr) * 1975-04-14 1976-11-12 Sits Soc It Telecom Siemens Reseau de trafic pour systemes de telecommunications a division de temps
US4064360A (en) * 1976-07-06 1977-12-20 The United States Of America As Represented By The Secretary Of The Navy High speed digital switch
EP0006134A1 (fr) * 1978-06-14 1980-01-09 Siemens Aktiengesellschaft Système de commutation à commande indirecte avec joncteurs à division temporelle, en particulier système de commutation téléphonique
DE2836695A1 (de) * 1978-08-22 1980-03-06 Siemens Ag Digitalsignal-vermittlungssystem

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1904591B2 (de) * 1969-01-30 1972-10-12 Siemens AG, 1000 Berlin u. 8000 München Schaltungsanordnung zum ausgleich von laufzeitaenderungen bei der uebertragung von zeitmultiplex-nachrichtensignalen, insbesondere fuer fernmelde-pcm-vermittlungsanlagen
BE789402A (fr) * 1971-10-01 1973-01-15 Western Electric Co Systeme de commutation a repartition temporelle
FR2265240B1 (fr) * 1974-03-22 1977-09-30 Constr Telephoniques

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2128283A1 (fr) * 1971-03-03 1972-10-20 Kabel Metallwerke Ghh
US3961138A (en) * 1974-12-18 1976-06-01 North Electric Company Asynchronous bit-serial data receiver
FR2308258A1 (fr) * 1975-04-14 1976-11-12 Sits Soc It Telecom Siemens Reseau de trafic pour systemes de telecommunications a division de temps
US4064360A (en) * 1976-07-06 1977-12-20 The United States Of America As Represented By The Secretary Of The Navy High speed digital switch
EP0006134A1 (fr) * 1978-06-14 1980-01-09 Siemens Aktiengesellschaft Système de commutation à commande indirecte avec joncteurs à division temporelle, en particulier système de commutation téléphonique
DE2836695A1 (de) * 1978-08-22 1980-03-06 Siemens Ag Digitalsignal-vermittlungssystem

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1987001006A1 (fr) * 1985-07-31 1987-02-12 Italtel Società Italiana Telecomunicazioni S.P.A. Agencement de circuit permettant l'alignement, les uns par rapport aux autres, de groupes mic entrant en un point de branchement de communication
EP0553988A2 (fr) * 1992-01-31 1993-08-04 AT&T Corp. Commutateur temporel expandable
EP0553988A3 (en) * 1992-01-31 1995-01-25 American Telephone & Telegraph Expandable time slot interchanger

Also Published As

Publication number Publication date
IT1149253B (it) 1986-12-03
DE3135757A1 (de) 1982-05-13
BR8105669A (pt) 1982-05-18
GB2085265A (en) 1982-04-21
JPS5779794A (en) 1982-05-19
IT8024541A0 (it) 1980-09-09

Similar Documents

Publication Publication Date Title
EP0003706B1 (fr) Système de transmission numérique multipoint à division du temps
FR2472897A1 (fr) Dispositif de transmission d'information de commande dans un systeme de commutation
FR2472896A1 (fr) Systeme de commutation de telecommunications
EP0305363A1 (fr) Multiplexage a niveaux multiples.
FR2472895A1 (fr) Dispositif de verification de continuite pour un systeme de commutation telephonique
FR2547686A1 (fr) Circuit de test a bouclage de systeme de commutation
EP0160826B1 (fr) Réseau de connexion spatial pour signaux numériques à haut débit
EP0383660A1 (fr) Réservation de débits dans un réseau de paquets asynchrones
FR2548506A1 (fr) Systeme de controle de peripheriques pour systeme de commutation de signaux numeriques
CA2038092A1 (fr) Installation terminale d'abonne pour reseau asynchrone
FR2467524A1 (fr) Procede de commutation de signaux multiplexes temporellement et transmis par une onde porteuse, en particulier une onde lumineuse, et dispositif de mise en oeuvre
EP0112425B1 (fr) Réseau de connexion temps-espace-temps utilisant une liaison en boucle fermée
FR2727818A1 (fr) Procede d'acheminement de cellules dans un reseau de commutation a multiplexage temporel asynchrone, reseau, commutateur d'entree et application correspondants
FR2490055A1 (fr) Reseau de commutation pour canaux pcm pour systemes de telecommunications
FR2583601A1 (fr) Circuit indicateur d'etats de ligne
FR2939992A1 (fr) Procede d'equilibrage de la latence dans un arbre de communication, dispositif, produit programme d'ordinateur et moyen de stockage correspondants
EP0254920B1 (fr) Système de rattachement d'abonnés téléphoniques organisé autour d'un autocommutateur temporel numérique
EP0317463B1 (fr) Circuit de mise en conférence d'une pluralité de participants dans des systèmes de télécommunications
CA1202106A (fr) Dispositif de traitement de signalisation voie par voie pour autocommutateur temporel
CA1215483A (fr) Dispositif de transfert et de traitement de voies de donnees ou de signalisation d'un ensemble de lignes multiplex
FR2635246A1 (fr) Systeme telephonique numerique
FR2701794A1 (fr) Centre satellite à technologie mixte photonique-électronique pour raccorder des lignes d'abonné optiques à un réseau de télécommunication à mode de transfert asynchrone.
EP0229738B1 (fr) Procédé et dispositif de régénération de l'intégrité du débit binaire dans un réseau plésiochrone
FR2562746A1 (fr) Autocommutateur a matrice de commutation video
FR2477819A1 (fr) Systeme de commutation numerique pour concentrateur ou autocommutateur telephonique local

Legal Events

Date Code Title Description
ST Notification of lapse