FR2474690A1 - Temp. sensor data acquisition controller - switches power to matching amplifier and converter during acquisition period and has addressing system for data accumulation - Google Patents

Temp. sensor data acquisition controller - switches power to matching amplifier and converter during acquisition period and has addressing system for data accumulation Download PDF

Info

Publication number
FR2474690A1
FR2474690A1 FR8001796A FR8001796A FR2474690A1 FR 2474690 A1 FR2474690 A1 FR 2474690A1 FR 8001796 A FR8001796 A FR 8001796A FR 8001796 A FR8001796 A FR 8001796A FR 2474690 A1 FR2474690 A1 FR 2474690A1
Authority
FR
France
Prior art keywords
output
memories
input
monostable
pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8001796A
Other languages
French (fr)
Other versions
FR2474690B1 (en
Inventor
Rene Max Lansard
Christian Georges Poupot
Serge Jacques Laffont
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LANSARD RENE
Original Assignee
LANSARD RENE
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LANSARD RENE filed Critical LANSARD RENE
Priority to FR8001796A priority Critical patent/FR2474690A1/en
Publication of FR2474690A1 publication Critical patent/FR2474690A1/en
Application granted granted Critical
Publication of FR2474690B1 publication Critical patent/FR2474690B1/fr
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01KMEASURING TEMPERATURE; MEASURING QUANTITY OF HEAT; THERMALLY-SENSITIVE ELEMENTS NOT OTHERWISE PROVIDED FOR
    • G01K1/00Details of thermometers not specially adapted for particular types of thermometer
    • G01K1/02Means for indicating or recording specially adapted for thermometers
    • G01K1/022Means for indicating or recording specially adapted for thermometers for recording

Abstract

Data acquisition is performed by conversion to digital form for storage and subsequent measurement at any chosen rate. The output from a sensor is applied via a matching amplifier to an A/D converter whose output is stored in a memory system. The measuring steps are controlled from a crystal oscillator and frequency divider which operate a switching circuit. A counter divider provides addressing information on a bus system to increment the memories. While a memory address is present the matching amplifier and converter are powered to allow acquisition of the sensor output. A monostable operates a relay circuit to cut off the power to terminate the acquisition cycle.

Description

La présente invention concerne un appareil autonome d'acquisition d'une donnée physique telle que la température. The present invention relates to an autonomous device for acquiring physical data such as temperature.

Les systèmes classiques d'acquisition de données connus en milieu industriel comprennent en général un capteur ou transducteur donnant de la donnée a mesurer une image électrique, un convertisseur analogique digital qui permet la mise sous forme numérique de l'information analogique et des mémoires qui permettent le stockage des valeurs numériques. Seuls, ces éléments fondamentaux ne suffisent pas.En effet, il est nécessaire de leur associer des amplificateurs d'adaptation qui permettent d'ajuster le niveau des tensions avant la conversion, des circuits multiplexeurs assurant la synthèse en un seul signal des informations issues d'un ensemble de capteurs, des circuits éventuels d'échantillonnage destinés a faciliter la conversion, des circuits d'adressage et des lignes de transmission de données numériques associées aux mémoires ainsi que des systèmes périphériques de visualisation ou d'enregistrement. Ces ensembles périphériques connus sont en général composés d'un grand nombre de dispositifs couplés par câble et nécessitent donc une alimentation de forte puissance. De plus, ils sont en général très lourds et volumineux. Leur utilisation est donc limitée a une acquisition permanencte de données dans un système fixe. The conventional data acquisition systems known in an industrial environment generally include a sensor or transducer giving data to measure an electrical image, an analog digital converter which allows analog information to be put into digital form and memories which allow storage of numeric values. These fundamental elements alone are not enough. In fact, it is necessary to associate them with adaptation amplifiers which make it possible to adjust the level of the voltages before the conversion, multiplexer circuits ensuring the synthesis in a single signal of the information originating from a set of sensors, possible sampling circuits intended to facilitate conversion, addressing circuits and transmission lines of digital data associated with the memories as well as peripheral display or recording systems. These known peripheral assemblies are generally composed of a large number of devices coupled by cable and therefore require a high power supply. In addition, they are generally very heavy and bulky. Their use is therefore limited to a permanent acquisition of data in a fixed system.

La présente invention a pour but de remédier aux inconvénients des systemes classiques d'acquisition de données physiques. The object of the present invention is to remedy the drawbacks of conventional systems for acquiring physical data.

En effet, l'appareil d'acquisition d'une donnée physique selon la présente invention, grâce à son mode de fonctionnement et à sa structure à base de circuits électroniques intégrés, permet d'obtenir un appareil qui présente une autonomie de fonctionnement très longue et qui est en outre léger et peu encombrant dont très bien adapté pour effectuer des mesures d'une donnees physique en un endroit quelconque.Indeed, the device for acquiring physical data according to the present invention, thanks to its operating mode and its structure based on integrated electronic circuits, makes it possible to obtain a device which has a very long operating autonomy. and which is furthermore light and compact, of which very well suited for carrying out measurements of physical data at any location.

L'appareil autonome d'acquisition d'une donnée physique selon la présente invention permet de stocker les valeurs de ladite donnée mesurées selon un rythme choisi et de les restituer ultérieurement par exemple à l'ensemble de visualisation ou de traitement extérieur tel qu'une table traçante, Cet appareil comprend une chaîne de mesures comprenant un capteur adapté à la donnée physique à mesurer, un convertisseur analogique digital transformant la donnée analogique fournie par un amplificateur d'adaptation qui adapte le signal fourni par ledit capteur lors de chaque mesure en une valeur numérique et un ensemble de mémoires dans lequel sont stockées les valeurs numériques correspondant chacune à une valeur de ladite donnée, une source électrique et un circuit électronique capable de commander ladite chaîne de mesures afin de stocker et de restituer les valeurs mesurées comprenant notamment un cadenceur de mesures déterminant ledit rythme choisi et un système d'adressage permettant l'incrémentation des mémoires. The autonomous device for acquiring physical data according to the present invention makes it possible to store the values of said data measured at a chosen rate and to restore them subsequently, for example to the display or external processing assembly such as a plotter, This device comprises a measurement chain comprising a sensor adapted to the physical data to be measured, an analog digital converter transforming the analog data supplied by an adaptation amplifier which adapts the signal supplied by said sensor during each measurement digital value and a set of memories in which are stored the digital values each corresponding to a value of said data, an electrical source and an electronic circuit capable of controlling said measurement chain in order to store and restore the measured values comprising in particular a timer of measures determining said chosen rhythm and an addressing system allowing the inc reformation of memories.

Selon la présente invention, ledit circuit électronique est adapté pour que ladite source d'énergie électrique n'alimenteledit capteur, ledit amplificateur d'adaptation et ledit convertisseur analogique digital que pendant le temps nécessaire à chaque valeur de ladite donnée mesurée, ledit circuit électronique et l'ensemble de mémoires étant alimentés par ladite source d'énergie électrique en permanence. According to the present invention, said electronic circuit is adapted so that said electrical energy source supplies said sensor, said adaptation amplifier and said digital analog converter only for the time necessary for each value of said measured data, said electronic circuit and the set of memories being supplied by said source of electrical energy permanently.

Selon la présente invention, l'appareil comprend de préférence un monostable dont l'entrée est relié audit cadenceur de mesures et dont la sortie est reliée à un relais électronique qui élabore à sa sortie une impulsion d'une durée permettant l'acquisition dans l'ensemble de mémoires de la valeur mesurée et qui permet par enclenchement dudit relais électronique pendant cette durée d'alimenter le capteur, l'amplificateur d'adaptation et le convertisseur analogique digital. According to the present invention, the apparatus preferably comprises a monostable whose input is connected to said measurement timer and whose output is connected to an electronic relay which generates at its output a pulse of duration allowing the acquisition in the 'set of memories of the measured value and which allows by switching on said electronic relay during this period to supply the sensor, the adaptation amplifier and the digital analog converter.

Selon la présente invention, l'appareil comprend de préférence un compteur-diviseur recevant l'impulsion de sortie d'une porte OU dont une entrée est reliée à la sortie dudit cadenceur de mesures et l'autre à une connexion de branchement extérieur qui peut être reliée à une horloge extérieure pour fournir des impulsions permettant la lecture du contenu des mémoires, ledit compteur-diviseur fournissant les adresses pour l'incrémentation des memoires et fournissant l'impulsion de commande dudit monostable qui élabore sur le front montant de cette impulsion d'entrée une impulsion sur sa sortie non inverseuse qui commande ledit relais électronique. According to the present invention, the apparatus preferably comprises a counter-divider receiving the output pulse from an OR gate, one input of which is connected to the output of said measurement timer and the other to an external connection connection which can be connected to an external clock to provide pulses allowing the reading of the contents of the memories, said counter-divider providing the addresses for the incrementation of the memories and providing the control pulse of said monostable which develops on the rising edge of this pulse d 'input a pulse on its non-inverting output which controls said electronic relay.

Selon la présente invention, l'appareil comprend de préférence un second monostable dont l'entrée est reliée à ladite sortie non inverseuse dudit monostable mentionné en premier et qui élabore sur le front montant de l'impulsion provenant du premier monostable, avec un retard de déclenchement, une impulsion sur sa sortie inverseuse qui valide l'ensemble de mémoires et par là provoque le chargement de l'adresse fournie par le compteur-diviseur, qui valide après inversion, le début de conversion du convertisseur analogique digital et qui valide le chargement de la valeur transformée par le convertisseur analogique digital dans la mémoire adressée.  According to the present invention, the apparatus preferably comprises a second monostable whose input is connected to said non-inverting output of said monostable mentioned first and which develops on the rising edge of the pulse coming from the first monostable, with a delay of trigger, a pulse on its inverting output which validates the set of memories and thereby causes the loading of the address provided by the counter-divider, which validates after inversion, the start of conversion of the analog digital converter and which validates the loading of the value transformed by the digital analog converter in the addressed memory.

Selon la présente invention, l'appareil comprend de préférence un troisième monostable dont l'entrée est reliée à la sortie inverseuse dudit second monostable et dont la sortie est reliée à l'en- trée de début de conversion du convertisseur analogique digital, ce troisième monostable élaborant à sa sortie une impulsion d'une durée qui permet la conversion d'une valeur analogique et qui est plus courte que la durée de l'impulsion sortant dudit second monostable. According to the present invention, the apparatus preferably comprises a third monostable whose input is connected to the inverting output of said second monostable and whose output is connected to the start of conversion conversion input of the analog digital converter, this third monostable developing at its output a pulse of duration which allows the conversion of an analog value and which is shorter than the duration of the pulse leaving said second monostable.

Selon la présente invention, l'appareil comprend de préférence une seconde porte OU dont une entrée est reliée à la sortie non inverseuse dudit premier monostable et son autre entrée à une connexion de branchement extérieur de lecture-écriture qui est à un niveau bas en acquisition de valeurs dans l'ensemble de mémoires et à un niveau haut en lecture du contenu des mémoires et sa sortie est reliée audit relais électronique. According to the present invention, the apparatus preferably comprises a second OR gate, one input of which is connected to the non-inverting output of said first monostable and its other input to an external connection connection for read-write which is at a low level in acquisition. of values in the set of memories and at a high level in reading the content of the memories and its output is connected to said electronic relay.

Selon la présente invention, l'appareil comprend de préférence une troisième porte OU dont une entrée est reliée à ladite connexion de lecture-écriture et une quatrième porte OU dont une entrée est reliée à la sortie de ladite troisième porte OU et l'autre à ladite sortie inverseuse dudit second monostable et sa sortie à l'entrée de
l'ensemble de mémoires qui permet l'écriture dans les mémoires ou la lecture du contenu des mémoires, la sortie de ladite troisième porte OU étant reliée également au cadenceur de mesures et l'autre entrée de ladite troisième porte OU étant reliée à la sortie du compteur-diviseur qui élabore un signal à un niveau haut lorsque toutes les mémoires ont été adressées de telle sorte que le cadenceur de mesures peut être bloqué par l'intermédiaire de ladite troisième porte OU et l'ensemble de mémoires peut être bloqué par l'intermédiaire de ladite troisième porte
OU et de ladite quatrième porte OU.
According to the present invention, the apparatus preferably comprises a third OR gate, one input of which is connected to said read-write connection and a fourth OR gate, one input of which is connected to the output of said third OR gate and the other to said inverting output of said second monostable and its output at the input of
the set of memories which allows the writing in the memories or the reading of the contents of the memories, the output of said third OR gate being also connected to the clock of measurements and the other input of said third OR gate being connected to the output of the counter-divider which produces a signal at a high level when all the memories have been addressed so that the measurement clock can be blocked by means of said third OR gate and the set of memories can be blocked by l of said third door
OR and from said fourth OR gate.

Selon la présente invention, l'appareil comprend de préférence une première porte NON-ET dont une entrée est reliée à la sortie de ladite troisième porte OU et l'autre à la sortie du compteur diviseur reliée au premier monostable, une seconde porte NON-ET dont une entrée est reliée à la sortie de ladite première porte NON-ET et
l'autre à ladite sortie inverseuse du second monostable et une troi
sième porte NON-ET dont les entrées sont reliées à la sortie de ladite deuxième porte NON-ET et la sortie à l'entrée de validation de l'en-
semble de mémoires.
According to the present invention, the apparatus preferably comprises a first NAND gate, one input of which is connected to the output of said third OR gate and the other to the output of the divider counter connected to the first monostable, a second NAND gate AND whose input is connected to the output of said first NAND gate and
the other at said inverting output of the second monostable and a third
ninth NAND gate whose inputs are connected to the output of said second NAND gate and the output to the input for validation of the
seems to be remembered.

Selon la présente invention, la sortie de ladite première porte NON-ET est reliée de préférence à l'entrée des monostables qui permet l'effacement de leur impulsion de sortie pour les rendre inactifs lors de la lecture du contenu des mémoires. According to the present invention, the output of said first NAND gate is preferably connected to the input of the monostables which allows the erasure of their output pulse to make them inactive when reading the contents of the memories.

Selon la présente invention, ladite connexion de lecture écriture est de préférence reliée au caden;eur de mesures pour son blocage et au convertisseur analogique digital pour le mettre à haute im pédance lors de la lecture du contenu des mémoires
Selon la présente invention, l'appareil comprend de préférence une connexion de branchement extérieur reliée à l'entrée de blocage et de remise à zéro du compteur-diviseur.
According to the present invention, said read / write connection is preferably connected to the padlock; measures for its blocking and to the analog digital converter to put it at high speed when reading the contents of the memories.
According to the present invention, the apparatus preferably comprises an external connection connection connected to the blocking and reset input of the counter-divider.

Selon la présente invention, ledit cadenseur de mesures comprend de préférence un oscillateur stabilisé par quartz produisant à sa sortie un signal dont la fréquence est égale à la fréquence du quartz divisée par une puissance de deux et un diviseur de fréquence dont l'en- trée est reliée à la sortie dudit oscillateur et dont l'impulsion de sortie a une fréquence égale à la fréquence du signal de sortie dudit oscillateur divisée par une puissance de deux, la fréquence de l'impulsion de sortie dudit diviseur de fréquence pouvant être choisie en fonction de la cadence de mesures désirée. According to the present invention, said measuring cadence preferably comprises a quartz stabilized oscillator producing at its output a signal whose frequency is equal to the frequency of the quartz divided by a power of two and a frequency divider whose input is connected to the output of said oscillator and the output pulse of which has a frequency equal to the frequency of the output signal of said oscillator divided by a power of two, the frequency of the output pulse of said frequency divider being able to be chosen by depending on the desired measurement rate.

Selon la présente invention, ladite source d'énergie électrique comprend de préférence deux batteries dont l'une fournit en permanence la charge positive pour l'alimentation dudit circuit électronique et de l'ensemble de mémoires, ces batteries fournissant l'une la charge positive et l'autre la charge négative par deblocage de transistors dû à l'impulsion fournie par ledit premier monostable ou Ia connexion de lecture-écriture et un circuit de charge des batteries relié à des connexions de branchement extérieur. According to the present invention, said electrical energy source preferably comprises two batteries, one of which permanently supplies the positive charge for the supply of said electronic circuit and of the set of memories, these batteries one providing the positive charge and the other the negative charge by unblocking of transistors due to the pulse supplied by said first monostable or Ia read-write connection and a battery charging circuit connected to external connection connections.

Selon la présente invention, ledit amplificateur d'adaptation comprend de préférence des moyens permettant le réglage de la gamme de mesures. According to the present invention, said adaptation amplifier preferably comprises means allowing the adjustment of the range of measurements.

Selon la présente invention, l'appareil se présente de préférence sous la forme d'unboîtier, ledit capteur pouvant être installé à l'intérieur de ce boîtier ou pouvant être à l'extérieur et branché sur une connexion de branchement extérieur reliée audit amplificateur d'adaptation. According to the present invention, the device is preferably in the form of a box, said sensor being able to be installed inside this box or being able to be outside and connected to an external connection connection connected to said amplifier. 'adaptation.

La présente invention sera mieux comprise à l'étude d'un appareil autonome d'acquisition d'une donnée physique telle que la température décrit à titre d'exemple non limitatif et illustré par le dessin sur lequel
- la figure 1 montre le schéma de l'alimentation en energie électrique des différentes parties de l'appareil
la figure 2 montre le schéma électronique général de l'appareil
- et la figure 3 représente un schéma plus détaillé des circuits permettant l'alimentation des différents composants de l'appareil.
The present invention will be better understood from the study of an autonomous device for acquiring physical data such as the temperature described by way of nonlimiting example and illustrated by the drawing in which
- Figure 1 shows the diagram of the electrical energy supply of the different parts of the device
Figure 2 shows the general electronic diagram of the device
- And Figure 3 shows a more detailed diagram of the circuits for supplying the various components of the device.

En référence à la figure 1, l'appareil autonome d'acquisition de températures comprend un capteur I dont le courant qui le traverse varie en fonction de la température, un amplificateur d'adaptation 2 qui reçoit le courant qui traverse le capteur 1 et qui l'adapte à sa sortie en une valeur analogique, valeur analogique qui est transformée par un convertisseur analogique digital 3 en une valeur numérique qui peut être stockée dans une mémoire d'un ensemble de mémoires 4. With reference to FIG. 1, the autonomous temperature acquisition device comprises a sensor I, the current of which passes through it varies as a function of temperature, an adaptation amplifier 2 which receives the current which passes through the sensor 1 and which adapts it at its output to an analog value, analog value which is transformed by a digital analog converter 3 into a digital value which can be stored in a memory of a set of memories 4.

L'appareil comprend également un circuit électronique 5 capable de commander la chaîne composée du capteur 1, de l'amplificateur d'adaptation 2, du convertisseur analogique 3 et de l'ensemble de mémoires 4 afin de stocker dans l'ensemble de mémoires les valeurs de la température mesurée selon un rythme choisi imposé par un cadenceur de mesures8 quecomprend ce circuit électronique 5 et de les restituer à un ensemble de visualisation ou de traitement extérieur, ce circuit électronique 5 comprenant un système d'adressage permettant l'incrémentation des mémoires. The apparatus also includes an electronic circuit 5 capable of controlling the chain composed of the sensor 1, the adaptation amplifier 2, the analog converter 3 and the set of memories 4 in order to store in the set of memories the values of the temperature measured according to a chosen rhythm imposed by a clock of measurements8 which includes this electronic circuit 5 and to restore them to a display or external processing unit, this electronic circuit 5 comprising an addressing system allowing the incrementation of the memories .

L'amplificateur d'adaptation comprend des moyens qui permettent de régler la gamme de mesure, par un réglage du zéro de la mesure et par son amplitude. Ces moyens peuvent être fournis par des potentiomètres. The adaptation amplifier comprises means which make it possible to adjust the measurement range, by adjusting the measurement zero and by its amplitude. These means can be provided by potentiometers.

Pour son fonctionnement de manière autonome, l'appareil comprend une source d'énergie électrique incorporée 6. A cause des circuits électroniques utilisés, la source d'énergie électrique 6 alimente en permanence l'ensemble de mémoires 4 et le circuit électronique 5. For its autonomous operation, the device comprises an incorporated electrical energy source 6. Because of the electronic circuits used, the electrical energy source 6 permanently supplies the set of memories 4 and the electronic circuit 5.

On a prévu un circuit électronique qui est adpaté pour que la source d'énergie électrique 6 n'alimente le capteur 1, l'amplificateur d'adaptation 2 et le convertisseur analogique digital 3 que pendant le temps nécessaire à l'acquisition de chaque valeur de la température dans l'ensemble de mémoires. Compte tenu du fait que le capteur 1, l'amplificateur d'adaptation 2 et le convertisseur analogique digital 3 sont beaucoup plus consommateurs d'énergie électrique que l'ensemble de mémoires 4 et les circuits composants le circuit électronique 5, cette alimentation sélective permet une autonomie de longue durée de l'appareil et donc permet d'acquérir un très grand nombre de valeurs de la température sur une période de temps importante. An electronic circuit is provided which is adapted so that the electrical energy source 6 supplies the sensor 1, the adaptation amplifier 2 and the digital analog converter 3 only for the time necessary for the acquisition of each value. of the temperature in the memory set. Given that the sensor 1, the adaptation amplifier 2 and the digital analog converter 3 consume much more electrical energy than the set of memories 4 and the circuits making up the electronic circuit 5, this selective supply allows long-term autonomy of the device and therefore makes it possible to acquire a very large number of temperature values over a significant period of time.

Sur la figure 1, on a représenté les lignes d'alimentation en énergie électrique en pointillés. In Figure 1, there is shown the electric power supply lines in dotted lines.

En référence à la figure 2, on va maintenant décrire la structure et le fonctionnement du circuit électronique 5 qui permet à la fois l'alimentation sélective mentionnée en référence à la figure 1 et la commande de la chaîne de mesures composée du capteur 1, de l'amplificateur d'adaptation 2, du convertisseur analogique digital 3 et de l'ensemble de mémoirées 4, afin de stocker dans l'ensemble de mémoires 4 la valeur de la température mesurée transformée en une valeur numérique et de restituer cette valeur numérique sur le bus de données 7 qui aboutit à une connexion de branchement extérieur sur laquelle peuvent être recueuillies lesdites valeurs numériques correspondant chacune à une valeur de la température. With reference to FIG. 2, a description will now be given of the structure and operation of the electronic circuit 5 which allows both the selective supply mentioned with reference to FIG. 1 and the control of the measurement chain composed of the sensor 1, of the adaptation amplifier 2, the digital analog converter 3 and the set of memories 4, in order to store in the set of memories 4 the value of the measured temperature transformed into a digital value and to restore this digital value to the data bus 7 which leads to an external connection connection on which said digital values can each be received, each corresponding to a temperature value.

Le circuit électronique 5 comprend un cadenceur de mesures 8. Ce cadenceur de mesures 8 comprend un oscillateur 9 stabilisé par quartz qui produit à sa sortie un signal dont la fréquence est égale à la fréquence du quartz divisée par une puissance de deux et un diviseur de fréquence 10 dont l'impulsion de sortie a une fréquence égale à la fréquence du signal de sortie de l'oscillateur 9 divisée par une puissance de deux. La division opérée par le diviseur de fréquence 10 peut être choisie. L'oscillateur 10 comprend à cet effet un commutateur 11 à neuf positions correspondant chacune à une cadence de mesures, cette cadence de mesures étant choisie de préférence en fonction de l'évolution de la température à mesurer. The electronic circuit 5 includes a measurement timer 8. This measurement timer 8 includes an oscillator 9 stabilized by quartz which produces at its output a signal whose frequency is equal to the frequency of the quartz divided by a power of two and a divider of frequency 10 whose output pulse has a frequency equal to the frequency of the output signal from oscillator 9 divided by a power of two. The division operated by the frequency divider 10 can be chosen. The oscillator 10 for this purpose comprises a switch 11 with nine positions each corresponding to a measurement rate, this measurement rate being preferably chosen as a function of the development of the temperature to be measured.

Le circuit électronique 5 comprend un compteur-diviseur 12 qui est commandé par le signal de sortie d'une porte OU 13 dont l'une des entrées est reliée audit commutateur 11 et l'autre à une connexion de branchement extérieur 14 sur laquelle peut être branchée une horloge extérieure dans le but de lire le contenu des mémoires de l'ensemble de mémoires 4 à un rythme accéléré. Le compteur-diviseur 12 est capable de fournir sur un bus des adresses 15 dont les extrémités ont été uniquement représentées les adresses pour l'incrémentation des mémoires de l'ensemble de mémoires 4. The electronic circuit 5 comprises a counter-divider 12 which is controlled by the output signal from an OR gate 13, one of the inputs of which is connected to said switch 11 and the other to an external connection connection 14 on which can be connected an external clock in order to read the contents of the memories of the set of memories 4 at an accelerated rate. The counter-divider 12 is capable of supplying addresses on a bus 15 the ends of which have only been shown the addresses for incrementing the memories of the set of memories 4.

Le compteur-diviseur 12 est relié aux entrées d'un premier monostable 16 par l'intermédiaire d'une cellule de retard 17 composée d'une résistance et d'un condensateur de telle sorte qu'il - élabore une impulsion sur le front montant de l'impulsion provenant du compteur-diviseur 12. La duree de l'impulsion de sortie du monostable est déterminée par une cellule 18. Le choix de la résistance et du condensateur composant la cellule 18 est tel que l'impulsion de sortie du monostable 16 a une durée au moins égale à la durée nécessaire à l'acquisition en mémoire d'une valeur de la température. The counter-divider 12 is connected to the inputs of a first monostable 16 by means of a delay cell 17 composed of a resistor and a capacitor so that it - generates a pulse on the rising edge of the pulse from the counter-divider 12. The duration of the output pulse from the monostable is determined by a cell 18. The choice of the resistor and the capacitor composing the cell 18 is such that the output pulse from the monostable 16 has a duration at least equal to the duration necessary for the acquisition in memory of a temperature value.

Une porte OU 19 a une de ses entrées reliée à la sortie non inverseuse du monostable 16 et l'autre reliée à une connexion de branchement extérieur 20 dite de lecture-écriture et à sa sortie reliée à un relais électronique 21 par une ligne 22. An OR gate 19 has one of its inputs connected to the non-inverting output of the monostable 16 and the other connected to an external connection connection 20 called read-write and to its output connected to an electronic relay 21 by a line 22.

Une porte OU 23 a une de ses entrées reliée à la sortie du compteur-diviseur 12 qui élabore une impulsion lorsque toutes les mémoires de l'ensemble de mémoires 4 ont été adressées et son autre entrée est reliée à la connexion de branchement extérieur 20. An OR gate 23 has one of its inputs connected to the output of the counter-divider 12 which generates a pulse when all the memories of the set of memories 4 have been addressed and its other input is connected to the external connection connection 20.

La sortie de la porte 23 est également reliée à l'entrée de blocage de l'oscillateur 9. The output of door 23 is also connected to the blocking input of oscillator 9.

Un secondmonostable 24 semblable au monostable 16 a ses entrées reliées à la sortie non inverseuse du monostable 16 de manière à élaborer une impulsion sur le front montant de l'impulsion provenant de la sortie non inverseuse du monostable 16 par l'intermédiaire d'une cellule de retard 25. La durée de l'impulsion de sortie du second monostable 24 est déterminée par la cellule 26 de telle sorte que l'impulsion de sortie du monos table 24 soit suffisante pour la conversion d'une valeur par le convertisseur analogique digital 3 et son stockage dans une mémoire de l'ensemble de mémoires 4. La sortie inverseuse du monostable 24 est reliée à l'entrée d'un monostable inverseur 27 dont la sortie est reliée à l'entrée de début de conversion du convertisseur analogique digital 3.Ce monostable 27 est tel qu'il crée à sa sortie une impulsion, sur le front descendant de l'impulsion provenant du monostable 24, impulsion juste suffisante pour provoquer la conversion de la valeur analogique d'entrée une seule fois. A second monostable 24 similar to monostable 16 has its inputs connected to the non-inverting output of monostable 16 so as to generate a pulse on the rising edge of the pulse coming from the non-inverting output of monostable 16 by means of a cell. delay 25. The duration of the output pulse from the second monostable 24 is determined by cell 26 so that the output pulse from monos table 24 is sufficient for the conversion of a value by the analog digital converter 3 and its storage in a memory of the set of memories 4. The inverting output of the monostable 24 is connected to the input of a monostable inverter 27 the output of which is connected to the input at the start of conversion of the digital analog converter 3 This monostable 27 is such that it creates a pulse at its output, on the falling edge of the pulse from the monostable 24, a pulse just sufficient to cause the conversion of the analog input value u only once.

Une porte NON-ET 28 a une de ses entrées reliée à la sortie inverseuse du monostable 24 et son autre entrée reliée à la sortie d'une porte NON-ET 29 dont l'une de ses entrées est reliée à la sortie du compteur-diviseur 12 reliée au monostable 16 et dont l'autre entrée est reliée à la sortie de la porte 23. A NAND gate 28 has one of its inputs connected to the inverting output of the monostable 24 and its other input connected to the output of a NAND gate 29, one of its inputs of which is connected to the output of the counter. divider 12 connected to the monostable 16 and the other input of which is connected to the output of door 23.

La sortie de la porte 28 est reliée aux deux entrées d'une porte NON-ET 30 dont la sbrtie est reliée à l'entrée de validation de l'ensemble de mémoires 4. The output of the gate 28 is connected to the two inputs of a NAND gate 30 whose sbrtie is connected to the validation input of the set of memories 4.

Une porte OU 31 a une de ses entrées reliée à la sortie inverseuse du monos table 24 et son autre entrée reliée à la sortie de la porte OU 23 et a sa sortie reliée à l'entrée provoquant le chargement dans une mémoire de la valeur numérique disponible à la sortie du convertisseur analogique digital 3. An OR gate 31 has one of its inputs connected to the inverting output of the monos table 24 and its other input connected to the output of the OR gate 23 and to its output connected to the input causing the digital value to be loaded into a memory available at the output of the digital analog converter 3.

La sortie de la porte NON-ET 29 est en outre reliée à l'une et à l'autre des entrées des monostables 16 et 24, entrées qui permettent l'effacement du signal de sortie apparaissant à la sortie des monostables 16 et 24. The output of the NAND gate 29 is also connected to one and the other of the inputs of the monostables 16 and 24, inputs which allow the erasing of the output signal appearing at the output of the monostables 16 and 24.

La connexion de branchement extérieur de lecture-écriture 20 est également reliée à l'entrée de blocage du diviseur de fréquence 10 et à l'entrée du convertisseur analogique digital 3 qui permet de transformer ce convertisseur analogique digital 3 en un circuit ouvert. The external read-write connection connection 20 is also connected to the blocking input of the frequency divider 10 and to the input of the digital analog converter 3 which makes it possible to transform this digital analog converter 3 into an open circuit.

Il est en outre prévu une connexion de branchement extérieur 32 qui est reliée à une entrée de blocage et de remise à zéro du compteur-diviseur 12. An external connection connection 32 is further provided which is connected to a blocking and reset input of the counter-divider 12.

Le signal sortant de la porte 19 est envoyé à un relais électronique 21 représenté sur la figure 3, par la ligne 22. The signal leaving door 19 is sent to an electronic relay 21 shown in FIG. 3, by line 22.

Comme on peut le voir sur la figure 3, la source d'énergie électrique est composée de deux batteries 33 et 34 fournissant par exemple une tension de 5 volts. La borne positive de la batterie 33 est reliée aux portes, aux monostables, au compteur-diviseur et au cadenceur de mesures ainsi qu'à ensemble de mémoires de manière à les alimenter en permanence avec une tension de + 5 volts par la ligne 33a. As can be seen in Figure 3, the source of electrical energy is composed of two batteries 33 and 34 providing for example a voltage of 5 volts. The positive terminal of the battery 33 is connected to the doors, to the monostables, to the counter-divider and to the clock of measurements as well as to a set of memories so as to supply them permanently with a voltage of + 5 volts by the line 33a.

Lorsque le signal arrivant au relais- électronique par la ligne 22 passe d'un niveau bas à un niveau haut; les transistors 35 et 36 deviennent passant du fait que les transistors 37 et 38 sont saturés si bien que l'on obtient sur la ligne 39,qui est reliée au pôle positif de la batterie 33 par l'intermediaire du transistor 35, une tension de + 5 volts et sur la ligne 40,qui est reliée au pèle négatif de la batterie 34 par l'intermédiaire du transistor 36,une tension de - 5 volts. Les lignes 39 et 40 sont reliées au capteur 1, à l'amplificateur d'adaptation 2 et au convertisseur analogique digital 3 d'une manière convenable pour leur alimentation et leur fonctionnement.Lorsqu'aucun signal n'existe dans la ligne 22, le capteur 1, l'amplificateur d'adaptation 2 et le convertisseur analogique digital 3 ne sont pas alimentés car les transistors 35 et 36 sont bloqués. When the signal arriving at the electronic relay via line 22 passes from a low level to a high level; transistors 35 and 36 turn on because transistors 37 and 38 are saturated so that on line 39, which is connected to the positive pole of battery 33 through transistor 35, a voltage of + 5 volts and on line 40, which is connected to the negative battery of the battery 34 via the transistor 36, a voltage of - 5 volts. Lines 39 and 40 are connected to the sensor 1, to the adaptation amplifier 2 and to the digital analog converter 3 in a manner suitable for their supply and their operation. When no signal exists in line 22, the sensor 1, the adaptation amplifier 2 and the digital analog converter 3 are not supplied because the transistors 35 and 36 are blocked.

En référence à la figure 3, on remarque que l'appareil comprend également un circuit 40 de charge de la batterie 33 dont l'entrée est reliée à une connexion de branchement extérieur 41 et un circuit 42 de charge de la batterie 34 dont l'entrée est reliée à une connexion de branchement extérieur 43. Referring to Figure 3, we note that the device also includes a circuit 40 for charging the battery 33 whose input is connected to an external connection connection 41 and a circuit 42 for charging the battery 34 whose input is connected to an external connection connection 43.

On va maintenant décrire comment fonctionne l'appareil representé sur les figures. We will now describe how the apparatus shown in the figures works.

Lorsque l'on applique un niveau haut à la connexion de branchement extérieur 14 à ou la connexion de branchement extérieur 32, l'appareil est bloqué. il n'est donc pas possible d'acquérir dans l'ensemble de mémoires les valeurs de la température. When a high level is applied to the external connection connection 14 to or the external connection connection 32, the device is blocked. it is therefore not possible to acquire the temperature values in the set of memories.

En cycle d'acquisition dans l'ensemble de mémoires 4, les connexions de branchement extérieur 14, 32 et 20 sont à un niveau bas. Le circuit électronique et l'ensemble de mémoires 4 sont alimentés en permanence par la batterie 33. During the acquisition cycle in the set of memories 4, the external connection connections 14, 32 and 20 are at a low level. The electronic circuit and the set of memories 4 are permanently supplied by the battery 33.

Lors de l'acquisition d'une valeur de la température le cadenceur de mesures 6 émet une impulsion qui traverse la porte 13 et qui commande le compteur-diviseur 12. Le compteur-diviseur 12 dispose alors l'adresse d'une mémoire sur le bus des adresses 15 et crée une impulsion qui commande le monostable 16 avec un léger retard de déclenchement. Le signal à la sortie non inverseuse du monostable 16 passe alors d'un niveau bas à un niveau haut et ce niveau haut est maintenu pendant par exemple une seconde. Ce signal traverse la porte 19 et commande l'enclenchement du relais électronique 21 et maintient cet enclenchement pendant une seconde de manière à alimenter pendant cette durée le capteur 1, l'amplificateur d'adaptation 2 et le convertisseur analogique digital 3. Cette durée d'une seconde est largement suffisante pour le stockage d'une valeur de la température. When acquiring a temperature value, the timing device 6 sends a pulse which passes through the door 13 and which controls the counter-divider 12. The counter-divider 12 then has the address of a memory on the address bus 15 and creates an impulse which controls the monostable 16 with a slight tripping delay. The signal at the non-inverting output of the monostable 16 then passes from a low level to a high level and this high level is maintained for for example one second. This signal passes through the door 19 and controls the engagement of the electronic relay 21 and maintains this engagement for one second so as to supply during this period the sensor 1, the adaptation amplifier 2 and the digital analog converter 3. This period d one second is more than enough for storing a temperature value.

Le monostable 24 reçoit l'impulsion provenant de la sortie non inverseuse du monostable 16 et élabore à sa sortie inverseuse une impulsion au bout, par exemple, de 300 milli-secondes. Ce retard de déclenchement provoqué par la cellule 25 est nécessaire compte tenu du fait que le capteur, l'amplificateur d'adaptation et le convertisseur analogique digital dérivent très fortement. La cellule 26 est telle que l'impulsion élaborée par le monostable 24 dure , par exemple, 20 milli-secondes. The monostable 24 receives the pulse from the non-inverting output of the monostable 16 and generates a pulse at its inverting output after, for example, 300 milli-seconds. This trigger delay caused by cell 25 is necessary given the fact that the sensor, the adaptation amplifier and the digital analog converter drift very strongly. The cell 26 is such that the pulse produced by the monostable 24 lasts, for example, 20 milli-seconds.

Sur le front descendant de l'impulsion de la sortie inverseuse du monostable 24, on provoque par l'intermédiaire du monostable 27 une impulsion à un niveau haut d'une micro-seconde qui provoque le début de conversion de la valeur analogique en une valeur
numérique par le convertisseur analogique digital 3.
On the falling edge of the pulse from the inverting output of the monostable 24, a pulse at the high level of one microsecond is triggered by the monostable 27 which causes the conversion of the analog value to a value to start.
digital by the digital analog converter 3.

Sur le front descendant de l'impulsion de sortie du
monostable 24, on valide l'ensemble de mémoires 4 et on provoque par
là le chargement de l'adresse disponible sur le bus des adresses 15
par l'intermédiaire des portes NON-ET 28 et 30 qui sont passantes,
la porte 28 étant passante compte tenu du fait que la connexion de
lecture-écriture 20 est à un niveau bas. De plus, l'entrée de lecture
écriture de l'ensemble de mémoires 4 reliée à la sortie inverseuse
du monostable 24 par l'intermédiaire de la porte OU 31 passe d'un
niveau haut à un niveau bas.
On the falling edge of the output pulse of the
monostable 24, we validate the set of memories 4 and we provoke by
there the loading of the address available on the address bus 15
through NAND gates 28 and 30 which are passers-by,
the door 28 being passable taking into account the fact that the connection of
read-write 20 is low. In addition, the reading input
writing of the set of memories 4 connected to the inverting output
from monostable 24 via OR gate 31 passes from
high level to low level.

Au bout de 20 milli-secondes, sur le front montant de
l'impulsion de sortie du monostable 24, on provoque l'écriture dans
la mémoire adressée de la valeur numérique disponible à la sortie du
convertisseur analogique digital 3.
After 20 milli-seconds, on the rising edge of
the output pulse of the monostable 24, we cause the writing in
the addressed memory of the digital value available at the output of the
digital analog converter 3.

Le cycle d'acquisition d'une valeur est alors terminé
et l'impulsion de sortie du monostable 16 passe d'un niveau haut à
un niveau bas, ce passage provoquant le déclenchement du relais élec
tronique 21 et la coupure de l'alimentation du capteur 1, de l'ampli
ficateur 2 et du convertisseur analogique digital 3. Le circuit est
alors an attente jusqu'à la prochaine impulsion provenant du cadenceur
de mesures 8 pour la mesure suivante.
The value acquisition cycle is then completed
and the output pulse of monostable 16 goes from a high level to
a low level, this passage causing the electrical relay to trip
throttle 21 and the interruption of the supply of sensor 1, of the amplifier
ficitor 2 and digital analog converter 3. The circuit is
then wait until the next pulse from the timer
of measures 8 for the next measurement.

Lorsque toutes les mémoires ont été adressées, l'oscil-
lateur 9 se trouve bloqué par le fait qu'au travers de la porte 23 il
reçoit un signal du compteur-diviseur 12 à un niveau haut.
When all the memories have been addressed, the
reader 9 is blocked by the fact that through door 23 it
receives a signal from the counter-divider 12 at a high level.

On peut noter qu'il est possible d'arrêter l'appareil en cours d'acquisition enémettant simplement un signal à un niveau haut sur la connexion de branchement extérieur 14. Un passage ultérieur à un niveau bas sur cette connexion permet le redémarrage de l'acquisition en mémoire. Ainsi, il est pratiquement possible de commander à distance l'acquisition des valeurs de la température. It can be noted that it is possible to stop the device during acquisition by simply emitting a signal at a high level on the external connection connection 14. A subsequent passage to a low level on this connection allows the restart of the in memory. This makes it practically possible to remotely control the acquisition of temperature values.

En cycle de lecture du contenu des mémoires, la connexion de branchement extérieur 20 passe d'un niveau bas à un niveau haut qui est maintenue pendant toute la lecture si bien que le relais électronique 21 est en permanence enclenche par le signal qui traverse la porte 19. Ce signal à un niveau haut est également envoyé au diviseur de fréquence 10 et à l'oscillateur 9 par la porte OU 23 pour les bloquer ainsi qu'au convertisseur analogique digital 3 pour le mettre en circuit ouvert. During the reading cycle of the contents of the memories, the external connection connection 20 goes from a low level to a high level which is maintained throughout the reading so that the electronic relay 21 is permanently activated by the signal passing through the door. 19. This signal at a high level is also sent to the frequency divider 10 and to the oscillator 9 through the OR gate 23 to block them as well as to the digital analog converter 3 to put it in open circuit.

Le capteur 1, l'amplificateur d'adaptation 2 et le convertisseur analogique 3 sont donc en cycle de lecture alimentés en permanence. Une horloge extérieure envoie par la connexion de branchement extérieur 14 et par l'intermédiaire de la porte OU 13, une impulsion au compteur-diviseur 12 qui incrémente par le bus des adresses 15 la mémoire à lire. L'impulsion provenant de la sortie du compteurdiviseur 12 reliée au monostable 16 traverse les portes 29, 28 et 30 et valide l'ensemble de mémoires 4 pour la lecture de la mémoire adressée par le compteur-diviseur 12, la valeur contenue dans cette mémoire étant alors disponible sur le bus de données 7.On remarquera que l'impulsion sortant du compteur-diviseur et allant au monostable 16 suite à l'impulsion d'horloge n'influence pas les monostables 16 et 24 car à la sortie de la porte NON-ET 29 on reçoit un signal à un niveau bas. The sensor 1, the adaptation amplifier 2 and the analog converter 3 are therefore in the read cycle permanently supplied. An external clock sends via the external connection connection 14 and via the OR gate 13, a pulse to the counter-divider 12 which increments by the bus of addresses 15 the memory to be read. The pulse from the output of the divider counter 12 connected to the monostable 16 passes through the gates 29, 28 and 30 and validates the set of memories 4 for reading the memory addressed by the counter divider 12, the value contained in this memory being then available on the data bus 7. It will be noted that the pulse leaving the counter-divider and going to the monostable 16 following the clock pulse does not influence the monostables 16 and 24 because at the exit of the door NAND AND 29 a signal is received at a low level.

On notera qu'au début de la lecture du contenu des mémoires, on peut remettre le compteur-diviseur 12 à zéro en envoyant par la connexion de branchement extérieur 32 une impulsion passant d'un niveau bas à un niveau haut, ce niveau haut ne pouvant pas être maintenu pour permettre la lecture du contenu des mémoires. It will be noted that at the start of the reading of the contents of the memories, the counter-divider 12 can be reset to zero by sending by the external connection connection 32 a pulse passing from a low level to a high level, this high level does not cannot be maintained to allow the reading of the contents of the memories.

Dans un exemple de réalisation, l'ensemble des éléments composant l'appareil ci-dessus decrit a été disposé dans un boîtier de petite dimension, ce boîtier étant muni d'un connecteur comportant toutes les connexions de branchement extérieur mentionnées plus haut. In an exemplary embodiment, all of the elements making up the device described above have been placed in a small-sized box, this box being provided with a connector comprising all the external connection connections mentioned above.

Les batteries étant chargées, il est préférable de disposer sur la connexion de branchement extérieur 14 une prise qui bloque l'appareil
On peut faire la mise à zéro du compteur-diviseur 12 par la connexion de branchement extérieur 32. Pour l'acquisition d'une série de mesures de températures dans l'ensemble de mémoires 4, on dispose le boîtier ou le capteur associé au boîtier à l'endroit où on désire enregistrer des valeurs de la température échelonnées dans le temps selon un rythme choisi et imposé par le commutateur 11 réglé préalablement. On enlève ladite prise et le stockage des valeurs de la température commence.
The batteries being charged, it is preferable to have on the external connection connection 14 a socket which blocks the device
The counter-divider 12 can be set to zero by the external connection connection 32. For the acquisition of a series of temperature measurements in the set of memories 4, the housing or the sensor associated with the housing are available. at the place where it is desired to record values of the temperature staggered in time according to a rhythm chosen and imposed by the switch 11 previously set. The said plug is removed and the storage of the temperature values begins.

Lorsque toutes les mémoirés sont chargées, l'appareil se met automatiquement en phase d'attente comme indiqué plus haut, si bien qu'il peut être récupéré à un moment ultérieur.When all the memories are loaded, the device automatically goes into the waiting phase as indicated above, so that it can be recovered at a later time.

L'appareil peut être alors associé, grâce audit connecteur, à un ensemble de visualisation ou de traitement tel qu'une table traçante de manière à pouvoir transcrire les valeurs de la température mesurée de façon échelonné dans le temps. Avant de refaire une autre série d'acquisition il est évidement préférable de recharger les batteries.  The device can then be associated, thanks to said connector, with a display or processing assembly such as a plotter so as to be able to transcribe the values of the temperature measured in a staggered manner over time. Before doing another acquisition series, it is obviously preferable to recharge the batteries.

L'appareil selon la présente invention présente bien des avantages. En effet, il permet l'acquisition dans un ensemble de mémoires des valeurs d'une donnée physique mesurée avec une fréquence qui peut être très faible compte tenu de sa faible consommation en énergie électrique, tout en permettant une restitution très rapide des valeurs mémorisées grâce à la possibilité de l'utilisation d'une horloge extérieure indépendante du cadenceur de mesures. En outre, son volume est très faible compte tenu des composants électroniques utilisés et peut donc être transporté facilement. Il test pas limite quant au nombre de mesures pouvant être enregistrées car on peut mul
mul- tiplier le nombre des mémoires, le compteur-diviseur devant être adapté mais le reste du circuit restant inchangé.
The apparatus according to the present invention has many advantages. Indeed, it allows the acquisition in a set of memories of the values of a physical datum measured with a frequency which can be very low taking into account its low consumption in electrical energy, while allowing a very fast restitution of the values memorized thanks the possibility of using an external clock independent of the timing device. In addition, its volume is very low taking into account the electronic components used and can therefore be transported easily. There is no limit test as to the number of measurements that can be recorded because we can mul
multiply the number of memories, the counter-divider having to be adapted but the rest of the circuit remaining unchanged.

Par ailleurs, la présente invention n' est pas limitée à l'exemple ci-dessus décrit. On peut en effet utiliser l'appareil décrit à l'acquisition des données autrès que des températures comme par exemple des pressions. il suffira alors de prévoir un capteur convenable et d'adapter l'amplificateur d'adaptation à ce capteur, ce capteur pouvant être extérieur au boîtier et se trouver à distance de celui-ci. Furthermore, the present invention is not limited to the example described above. We can indeed use the device described in the acquisition of data other than temperatures such as pressures. it will then suffice to provide a suitable sensor and to adapt the adaptation amplifier to this sensor, this sensor possibly being outside the housing and being at a distance therefrom.

Claims (15)

REVENDICATIONS 1. Appareil autonome d'acquisition d'une donnée physique telle que la température permettant de stocker les valeurs de ladite donnée mesurées selon un rythme choisi et de les restituer ultérieurement par exemple à un ensemble de visualisation ou de traitement extérieur tel qu'une table traçante, appareil comprenant une chaîne de mesures comprenant un capteur adapté à la donnée physique à mesurer, un convertisseur analogique digital transformant la valeur analogique fournie par un amplificateur d'adaptation qui adapte le signal fourni par ledit capteur lors de chaque mesure en une valeur numérique et un ensemble de mémoires dans lequel sont stockés les valeurs numériques correspondant chacune a une valeur de ladite donnée, une source d'énergie électrique et un circuit électronique capable de commander ladite chaîne de mesures afin de stocker et de restituer les valeurs mesurées comprenant notamment un cadenceur de mesures déterminant ledit rythme choisi et un système d'adressage permettant l'incrémentation des mémoires, caractérisé par le fait que ledit circuit électronique est adapté pour que ladite source d'énergie électrique n'alimente ledit capteur, ledit amplificateur d'adaptation et ledit convertisseur analogique digital que pendant le temps nécessaire à l'acquisition de chaque valeur de ladite donnée mesurée, ledit circuit électronique et l'en- semble de memoires étant alimentes en permanence par ladite source d'énergie électrique. 1. Autonomous device for acquiring physical data such as temperature, making it possible to store the values of said data measured at a chosen rate and to restore them subsequently, for example to a display or external processing assembly such as a table. tracer, device comprising a measurement chain comprising a sensor adapted to the physical data to be measured, an analog digital converter transforming the analog value supplied by an adaptation amplifier which adapts the signal supplied by said sensor during each measurement into a digital value and a set of memories in which are stored the digital values each corresponding to a value of said datum, a source of electrical energy and an electronic circuit capable of controlling said measurement chain in order to store and restore the measured values comprising in particular a measurement clock determining said chosen rhythm and an addressing system allowing ant the incrementation of the memories, characterized by the fact that said electronic circuit is adapted so that said source of electrical energy supplies said sensor, said adaptation amplifier and said digital analog converter only for the time necessary for the acquisition of each value of said measured data, said electronic circuit and all of the memories being permanently supplied by said source of electrical energy. 2. Appareil selon la revendication 1, caractérisé par le fait qu!il comprend un monostable dont l'entrée est reliée audit cadenceur de mesures et dont la sortie est reliée à un relais électronique, monostable qui élabore à sa sortie une impulsion d'une durée permettant l'acquisition dans l'ensemble de memoires de la valeur mesurée et qui permet par enclenchement dudit relais électronique pendant cette durée 8'alimenter le capteur, l'amplificateur d'adaptation et le convertisseur analogique digital. 2. Apparatus according to claim 1, characterized in that it comprises a monostable whose input is connected to said timing clock and whose output is connected to an electronic relay, monostable which generates at its output a pulse of duration allowing the acquisition in the set of memories of the measured value and which makes it possible by switching on said electronic relay during this duration 8 'to supply the sensor, the adaptation amplifier and the digital analog converter. 3. Appareil selon la revendication 2, caractérisé par le fait qu'il comprend un compteur diviseur recevant l'impulsion de sortie d'une porte OU dont une entrée est reliée à la sortie dudit cadenceur de mesures et l'autre à une connexion de branchement extérieur qui peut être reliée à une horloge extérieure pour fournir des implosions permettant la lecture du contenu des mémoires, ledit compteur-diviseur fournissar. les adresses pour l'incrémentation des mémoires et fournissant l'impulsion de commande dudit monostable qui élabore sur le front montant de cette impulsion d'entrée une impulsion sur sa sortie non inverseuse qui commande ledit relais électronique. 3. Apparatus according to claim 2, characterized in that it comprises a divider counter receiving the output pulse of an OR gate, one input of which is connected to the output of said measurement clock and the other to a connection of external connection which can be connected to an external clock to provide implosions allowing the reading of the contents of the memories, said counter-divider provides. the addresses for the incrementation of the memories and supplying the control pulse of said monostable which develops on the rising edge of this input pulse a pulse on its non-inverting output which controls said electronic relay. 4. Appareil selon l'une des revendications 2 et 3, caractérisé par le fait qu'il comprend un second monostable dont l'entrée est reliée à la sortie non inverseuse dudit premier monostable et qui élabore sur le front montant de l'impulsion provenant du premier monostable, avec un retard de déclenchement, une impulsion sur sa sortie inverseuse qui valide l'ensemble de mémoires et par là provoque le chargement de l'adresse fournie par le compteur-diviseur, qui valide, après inversion, le début de conversion du convertisseur analogique digital et qui valide le chargement de la valeur transformée par le convertisseur analogique digital dans la mémoire adressée. 4. Apparatus according to one of claims 2 and 3, characterized in that it comprises a second monostable whose input is connected to the non-inverting output of said first monostable and which develops on the rising edge of the pulse from of the first monostable, with a trigger delay, a pulse on its inverting output which validates the set of memories and thereby causes the loading of the address provided by the counter-divider, which validates, after inversion, the start of conversion of the digital analog converter and which validates the loading of the value transformed by the digital analog converter into the addressed memory. 5. Appareil selon la revendication 4, caractérisé par le fait qu'il comprend un troisième monostable dont l'entrée est reliée à la sortie inverseuse dudit second monos table et dont la sortie est reliée à l'entrée de début de conversion du convertisur analogique digital, ce troisième monostable élaborant à sa sortie une impulsion d'une durée qui permet la conversion d'une valeur analogique et qui est plus courte que la durée de l'impulsion sortant dudit second monostable. 5. Apparatus according to claim 4, characterized in that it comprises a third monostable whose input is connected to the inverting output of said second monos table and whose output is connected to the input of the start of conversion of the analog converter digital, this third monostable developing at its output a pulse of duration which allows the conversion of an analog value and which is shorter than the duration of the pulse leaving said second monostable. 6. Appareil selon l'une quelconque des revendications 3 à 5, caractérisé par le fait qu'il comprend une seconde porte OU dont une entrée est reliée à la sortie non inverseurse dudit premier monos table et son autre entrée à une connexion de branchement extérieur de lecture-écriture qui est à un niveau bas en acquisition de valeurs dont l'ensemble de mémoires et à un niveau haut en lecture du contenu des mémoires et sa sortie est reliée audit relais électronique. 6. Apparatus according to any one of claims 3 to 5, characterized in that it comprises a second OR gate, one input of which is connected to the non-inverting output of said first monos table and its other input to an external connection connection. of read-write which is at a low level in acquisition of values including the set of memories and at a high level in reading of the contents of the memories and its output is connected to said electronic relay. 7. Appareil selon la revendication 6, caractérisé par le fait qu'il comprend une troisième porte OU dont une entrée est reliée à ladite connexion de lecture-écriture et une quatrième porte 7. Apparatus according to claim 6, characterized in that it comprises a third OR gate, an input of which is connected to said read-write connection and a fourth gate OU dont une entrée est reliée à la sortie de ladite troisième porteOR an input of which is connected to the output of said third door OU et l'autre à ladite sortie inverseuse du second monostable et sa sortie à l'entrée de l'ensemble de mémoires qui permet l'écriture dans les mémoires ou la lecture du contenu des mémoires, la sortie de ladite troisième porte OU étant reliée également au cadenceur de mesures et l'autre entrée de ladite troisième porte OU étant reliée à la sortie du compteur-diviseur qui élabore un signal à un niveau haut lorsque toutes les mémoires ont été adressées de telle sorte que le cadenceur de mesures peut être bloqué par l'intermédiaire de ladite troisième porte OU et l'ensemble de mémoires peut être bloqué par l'intermédiaire de ladite troisième porte OU et de ladite quatrième porte OU.OR and the other to said inverting output of the second monostable and its output to the input of the set of memories which allows writing into the memories or reading the contents of the memories, the output of said third gate OR being connected also to the measurement clock and the other input of said third OR gate being connected to the output of the counter-divider which generates a signal at a high level when all the memories have been addressed so that the measurement clock can be blocked via said third OR gate and the set of memories can be blocked via said third OR gate and said fourth OR gate. 8. Appareil selon la revendication 7, caractérisé par le fait qu'il comprend une première porte NON-ET dont une entrée est reliée à la sortie de ladite troisième porte OU et l'autre à la sortie du compteur-diviseur reliée au premier monostable, une seconde porte NON-ET dont une entrée est reliée à la sortie de ladite première porte NON-ET et l'autre à ladite sortie inverseuse du second monostable et une troisième porte NON-ET dont les entrées sont reliées à la sortie de ladite deuxième porte NON-ET et la sortie à l'entrée de validation de l'en- semble de mémoires. 8. Apparatus according to claim 7, characterized in that it comprises a first NAND gate, one input of which is connected to the output of said third OR gate and the other to the output of the counter-divider connected to the first monostable , a second NAND gate whose input is connected to the output of said first NAND gate and the other to said inverting output of the second monostable and a third NAND gate whose inputs are connected to the output of said second NAND gate and the output to the validation input of the set of memories. 9. Appareil selon la revendication 8, caractérisé par le fait que la sortie de ladite première NON-ET est reliée à l'entrée des monostables qui permet l'effacement de leur impulsion de sortie pour les rendre inactifs lors de la lecture du contenu des mémoires. 9. Apparatus according to claim 8, characterized in that the output of said first NAND is connected to the input of monostables which allows the erasure of their output pulse to make them inactive when reading the content of memories. 10. Appareil selon l'une quelconque des revendications 6 à 9, caractérisé par le fait que ladite connexion de lecture-écriture est reliée au cadenceur de mesures pour son blocage et au convertisseur analogique digital pour le mettre à haute impédance lors de la lecture du contenu des mémoires. 10. Apparatus according to any one of claims 6 to 9, characterized in that said read-write connection is connected to the measurement clock for its blocking and to the digital analog converter to put it at high impedance when reading the content of briefs. 11. Appareil selon l'une quelconque des revendications 3 à 11, caractérisé par le fait qu'il comprend une connexion de branchement extérieur reliée à l'entrée de blocage et de remise à zéro du compteur-diviseur. 11. Apparatus according to any one of claims 3 to 11, characterized in that it comprises an external connection connection connected to the blocking and reset input of the counter-divider. 12. Appareil selon l'une quelconque des revendications précédentes, caractérisé par le fait que ledit cadenceur de mesures comprend un oscillateur stabilisé par quartz produisant à sa sortie un signal dont la fréquence est égale à la fréquence du quartz divisée par une puissance de deux et un diviseur de fréquence dont l'entrée est reliée à la sortie dudit oscillateur et dont l'impulsion de sortie a une frequence égale du signal de sortie dudit oscillateur divisé par une puissance de deux, la fréquence de l'impulsion de sortie dudit diviseur de fréquence pouvant être choisie en fonction de la cadence de mesures désirée. 12. Apparatus according to any one of the preceding claims, characterized in that said measurement timer includes a quartz stabilized oscillator producing at its output a signal whose frequency is equal to the frequency of the quartz divided by a power of two and a frequency divider whose input is connected to the output of said oscillator and whose output pulse has an equal frequency of the output signal of said oscillator divided by a power of two, the frequency of the output pulse of said divider frequency can be chosen according to the desired measurement rate. 13. Appareil selon l'une quelconque des revendications précédentes, caractérisé par le fait que la source d'énergie électrique comprend deux batteries dont l'une fournit en permanence la charge positive pour l'alimentation dudit circuit électronique et de l'ensemble de mémoires, ces batteries fournissant l'une la charge positive et l'autre la charge négative par déblocage de transistors du à l'impulsion fournis par le premier monostable ou la connexion de lectureécriture et un circuit de charge des batteries relié à des connexions de branchement extérieur. 13. Apparatus according to any one of the preceding claims, characterized in that the electrical energy source comprises two batteries, one of which permanently supplies the positive charge for the supply of said electronic circuit and of the set of memories. , these batteries providing one the positive charge and the other the negative charge by unblocking transistors due to the pulse provided by the first monostable or the read-write connection and a battery charging circuit connected to external connection connections . 14. Appareil selon l'une quelconque des revendications précédentes, caractérisé par le fait que ledit amplificateur d'adaptation comprend des moyens permettant le réglage de la gamme de mesures. 14. Apparatus according to any one of the preceding claims, characterized in that said adaptation amplifier comprises means allowing the adjustment of the range of measurements. 15. Appareil selon l'une quelconque des revendications précédentes, caractérisé par le fait qu'il se présente sous la forme d'un boîtier, ledit capteur pouvant etre installé à l'intérieur de ce boîtier ou pouvant être à ltexterieur et branché sur une connexion de branchement extérieur reliée audit amplificateur d'adaptation.  15. Apparatus according to any one of the preceding claims, characterized in that it is in the form of a housing, said sensor being able to be installed inside this housing or being able to be outside and connected to a external connection connection connected to said adaptation amplifier.
FR8001796A 1980-01-28 1980-01-28 Temp. sensor data acquisition controller - switches power to matching amplifier and converter during acquisition period and has addressing system for data accumulation Granted FR2474690A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR8001796A FR2474690A1 (en) 1980-01-28 1980-01-28 Temp. sensor data acquisition controller - switches power to matching amplifier and converter during acquisition period and has addressing system for data accumulation

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8001796A FR2474690A1 (en) 1980-01-28 1980-01-28 Temp. sensor data acquisition controller - switches power to matching amplifier and converter during acquisition period and has addressing system for data accumulation

Publications (2)

Publication Number Publication Date
FR2474690A1 true FR2474690A1 (en) 1981-07-31
FR2474690B1 FR2474690B1 (en) 1983-07-18

Family

ID=9237943

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8001796A Granted FR2474690A1 (en) 1980-01-28 1980-01-28 Temp. sensor data acquisition controller - switches power to matching amplifier and converter during acquisition period and has addressing system for data accumulation

Country Status (1)

Country Link
FR (1) FR2474690A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2577043A1 (en) * 1985-02-01 1986-08-08 Mesure Automatisme Electroniqu Method and devices for recording the change in a physical quantity in a closed vessel

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4033186A (en) * 1976-08-06 1977-07-05 Don Bresie Method and apparatus for down hole pressure and temperature measurement
US4055166A (en) * 1975-07-09 1977-10-25 Hugh Walter Simpson Apparatus for making surface temperature measurements on the human body
US4161782A (en) * 1977-12-23 1979-07-17 Otis Engineering Corporation Microprocessor computerized pressure/temperature/time down-hole recorder

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4055166A (en) * 1975-07-09 1977-10-25 Hugh Walter Simpson Apparatus for making surface temperature measurements on the human body
US4033186A (en) * 1976-08-06 1977-07-05 Don Bresie Method and apparatus for down hole pressure and temperature measurement
US4161782A (en) * 1977-12-23 1979-07-17 Otis Engineering Corporation Microprocessor computerized pressure/temperature/time down-hole recorder

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2577043A1 (en) * 1985-02-01 1986-08-08 Mesure Automatisme Electroniqu Method and devices for recording the change in a physical quantity in a closed vessel

Also Published As

Publication number Publication date
FR2474690B1 (en) 1983-07-18

Similar Documents

Publication Publication Date Title
EP0022061B1 (en) Electronic thermometer
EP0509915B1 (en) Process and appliance for measuring a capacitor
EP0390843B1 (en) Coding the value of several quantities measured in a tyre
FR2495314A1 (en) MEASURING APPARATUS, MANUFACTURING METHOD THEREOF, AND METHOD FOR RECORDING DATA IN THIS APPARATUS
EP0322281A1 (en) Measuring device for the storage parameters, e.g. level, temperature, of fluids in a container having differing densities
FR2474690A1 (en) Temp. sensor data acquisition controller - switches power to matching amplifier and converter during acquisition period and has addressing system for data accumulation
EP0237419B1 (en) Remote meter-reading device
EP0053786B1 (en) Resistance measuring circuit
FR2570532A1 (en) SYSTEM FOR MONITORING ULTRASONIC SEAL CONTAINERS USING AUTONOMOUS TERMINALS
FR2512860A1 (en) Digital surface controller for ground probing tests - contains microprocessor performing calculations and issuing commands resulting from pressure and water level sensor inputs
FR2596869A1 (en) METHOD FOR STOPPING A VALUE MEASURED AT A CONSIDERABLE INSTANT, AND MEASURING DEVICE FOR IMPLEMENTING SAID METHOD
EP0289385A1 (en) Reference time device with a constant stability for measuring long and short time intervals
FR2466780A1 (en) TELEMETRIC SYSTEM OF THE TYPE A ECHO, IN PARTICULAR FOR A CAMERA FOR TAKING PHOTOGRAPHIC VIEWS
FR2461300A1 (en) Multiple computers with access to common memory - have interface unit based on address and data multiplexer
FR2464482A1 (en) DEVICE FOR DETERMINING THE RECEPTION TIME OF AN ACOUSTIC PULSE
FR2581196A1 (en) Method and device for measuring resistivity, particularly for dielectric liquids of very high resistivity
FR2649559A1 (en) SIGNAL GENERATOR WITH PROGRAMMABLE LOGIC STATES
FR2607594A1 (en) FREQUENCY-VOLTAGE CONVERTER
FR2644615A1 (en) Improved speaking thermometer
EP0223682A1 (en) Sound mapping device
FR2465275A1 (en) DEVICE FOR SWITCHING A STORAGE CAPACITOR, INTEGRATOR AND SAMPLE COMPRISING SUCH A PROVITF
EP0475832B1 (en) Electronic measuring circuit comprising controlled power supply means for a resistive probe
FR2542466A1 (en) SEQUENCING CIRCUITS
FR2629965A1 (en) CIRCUIT FOR MEASURING ERROR RATES FOR SYNCHRONOUS DIGITAL TRANSMISSION EQUIPMENT
EP0506578A1 (en) Method and device for qualifying a capacitive system

Legal Events

Date Code Title Description
AM Act modifying the rights related to an application or a patent
CL Concession to grant licences
ST Notification of lapse