FR2472269A1 - Limiteur de puissance haute frequence a semiconducteur - Google Patents
Limiteur de puissance haute frequence a semiconducteur Download PDFInfo
- Publication number
- FR2472269A1 FR2472269A1 FR7931142A FR7931142A FR2472269A1 FR 2472269 A1 FR2472269 A1 FR 2472269A1 FR 7931142 A FR7931142 A FR 7931142A FR 7931142 A FR7931142 A FR 7931142A FR 2472269 A1 FR2472269 A1 FR 2472269A1
- Authority
- FR
- France
- Prior art keywords
- limiter
- semiconductor material
- layer
- high frequency
- diodes
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 24
- 239000000463 material Substances 0.000 claims abstract description 18
- 239000000758 substrate Substances 0.000 claims abstract description 7
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 3
- 239000010703 silicon Substances 0.000 claims abstract description 3
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 claims description 8
- 229910001218 Gallium arsenide Inorganic materials 0.000 claims description 8
- 238000000034 method Methods 0.000 claims description 6
- 239000004020 conductor Substances 0.000 claims description 4
- 238000009413 insulation Methods 0.000 claims 1
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 abstract 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 abstract 1
- 229910052733 gallium Inorganic materials 0.000 abstract 1
- 230000015556 catabolic process Effects 0.000 description 3
- 239000002800 charge carrier Substances 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- PUAQLLVFLMYYJJ-UHFFFAOYSA-N 2-aminopropiophenone Chemical compound CC(N)C(=O)C1=CC=CC=C1 PUAQLLVFLMYYJJ-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000000712 assembly Effects 0.000 description 1
- 238000000429 assembly Methods 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- RWYFURDDADFSHT-RBBHPAOJSA-N diane Chemical compound OC1=CC=C2[C@H]3CC[C@](C)([C@](CC4)(O)C#C)[C@@H]4[C@@H]3CCC2=C1.C1=C(Cl)C2=CC(=O)[C@@H]3CC3[C@]2(C)[C@@H]2[C@@H]1[C@@H]1CC[C@@](C(C)=O)(OC(=O)C)[C@@]1(C)CC2 RWYFURDDADFSHT-RBBHPAOJSA-N 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000000284 resting effect Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/861—Diodes
- H01L29/8611—Planar PN junction diodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/0814—Diodes only
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G11/00—Limiting amplitude; Limiting rate of change of amplitude ; Clipping in general
- H03G11/02—Limiting amplitude; Limiting rate of change of amplitude ; Clipping in general by means of diodes
- H03G11/025—Limiting amplitude; Limiting rate of change of amplitude ; Clipping in general by means of diodes in circuits having distributed constants
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04042—Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Electrodes Of Semiconductors (AREA)
- Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
L'INVENTION CONCERNE UN LIMITEUR DE PUISSANCE HAUTE-FREQUENCE A SEMICONDUCTEUR, COMPRENANT DEUX DIODES DE TYPE PLANAIRE, REALISEES SUR UNE MEME COUCHE DE MATERIAU SEMICONDUCTEUR ET MONTEES A PROXIMITE ET TETE-BECHE. LE LIMITEUR EST REMARQUABLE EN CE QUE LA COUCHE DE MATERIAU SEMICONDUCTEUR, DANS LAQUELLE SONT REALISEES LES DEUX DIODES DE TYPE PLANAIRE, ET D'EPAISSEUR RELATIVEMENT MINCE, ALORS QUE L'ENSEMBLE EST REALISE SUR UN SUBSTRAT ISOLANT. LE MATERIAU SEMICONDUCTEUR EST CHOISI PREFERENTIELLEMENT PARMI L'ARSENIURE DE GALLIUM ET DE SILICIUM. APPLICATION: LIMITEUR DE PUISSANCE HAUTE-FREQUENCE.
Description
L'invention concerne un limiteur de puissance haute-fréquence à
semiconducteur, comprenant deux diodes
de type planaire, réalisées sur une même couche de maté-
riau semiconducteur et montées à proximité et tête-bêche.
L'invention a trait au domaine des dispositifs électroni-
ques et trouve son application par exemple pour la protec-
tion de l'étage d'entrée des récepteurs, typiquement dans
les récepteurs radars o des impulsions de grande puis-
sance peuvent endommager le transistor d'entrée.
Les limiteurs de puissance sont bien connus de l'art antérieur, et comptent ainsi, parmi de nombreuses réalisations, des limiteurs à tube de gaz et des limiteurs magnétiques. Ceux-ci sont lourds et encombrants, alors que ceux-là sont encombrants mais surtout présentent un
temps de retard à l'amorçage trop important.
Les limiteurs à semiconducteur offrent l'avan-
tage d'une certaine miniaturisation, et comptent plusieurs types de réalisation. Ainsi, des limiteurs à diodes PIN
présentent des pertes relativement importantes qui affec-
tent le bruit du récepteur. Il est préférable, pour éviter cet inconvénient, d'utiliser des diodes à jonction p/n,
ou des diodes Schottky associées selon une certaine con-
figuration. -2 - De la revue Electronique Applications, N0 7,
pages 93-96, il est connu de réaliser un limiteur en uti-
lisant deux diodes Zener montées tête-bêche, et de connec-
ter ledit limiteur en parallèle sur l'entrée d'un récep-
teur. Cet assemblage présente cependant quelques inconvé-
nients, notamment en ce qu'il introduit des pertes à l'en-
trée dudit récepteur, du fait qu'il est conçu de manière
à pouvoir supporter une certaine puissance.
L'invention vise à pallier les inconvénients sus-
exposés, en permettant la réalisation d'un limiteur de
taille réduite, qui n'introduit pas de pertes trop impor-
tantes. L'invention est remarquable en ce que la couche de matériau semiconducteur, dans laquelle sont réalisées les deux diodes de type planaire, est d'épaisseur relativement mince, alors que l'ensemble est réalisé sur un substrat isolant.
La description qui va suivre, en regard des des-
sins annexés permettra de mieux comprendre comment l'in-
vention se réalise et fonctionne.
- la figure 1 représente un limiteur, selon la
présente invention, en une vue en coupe.
- la figure 2 représente une variante d'un limi-
teur, selon l'invention, en une vue de dessus.
- la figure 3 représente le montage d'un tel li-
miteur, dans un circuit.
- la figure 4 représente une variante de montage.
- la figure 5 est une courbe représentative de la variation C = f (V), de la capacité en fonction de la
tension appliquée aux bornes dudit limiteur.
Conformément à la présente invention, le limi-
teur se présente sous la forme de deux diodes de type pla-
naire, réalisées dans une même couchece matériau semicon-
ducteur 2, relativement mince, cette couche 2 reposant
sur un substrat isolant 1. Un matériau semiconducteur adé-
quat pour la réalisation d'un tel dispositif est par exem-
ple l'arséniure de gallium. Ce matériau présente en effet -3-
des avantages du point de vue des caractéristiques élec-
triques (tension de claquage importante), et électroni-
ques (mobilité élevée des porteurs de charges), et du point de vue élaboration (existence d'un matériau massif semi-isolant). La réalisation des diodes s'obtient par croissance sur un substrat isolant ou semiisolant par
exemple en arséniure de gallium dopé chrome, d'une pre-
mière couche de GaAs, par exemple de type N, référencée
2, et de deux portions de couche, référencées 3, qui peu-
vent être, soit en arséniure de gallium d'un type de con-
ductivité opposé, dans ce cas de type p, en vue de la réa-
lisation de diodes à jonction, soit métallique par exem-
ple en aluminium, en vue de la réalisation de diodes Schottky. Il est à noter que le substrat isolant peut être éventuellement remplacé par un matériau dopé mais déserté artificiellement par une jonction P-N ou Schottky
située par exemple sur la face arrière du dispositif.
Leurs procédés de réalisation ne seront pas décrits plus en détail ici, comme ne faisant pas partie à proprement dit de l'invention, alors qu'ils ne présentent pas de
difficultés particulières pour l'homme de l'art.
Selon une variante de la présente invention, telle que représentée en une vue de dessus à la figure 2, les diodes ont été réalisées d'une manière interdigitée,
de façon à augmenter-leurs surfaces et à diminuer d'au-
tant la résistance parasite les séparant. Selon cette variante, sur un substrat isolant 1', (par exemple en
GaAs), on élabore une première couche de matériau semi-
conducteur 2' (par exemple, de GaAs de type n), en sa partie médiane, puis une seconde couche 3' (métallique ou de type de conductivité opposé) sous la forme de deux
zones interdigitées au niveau de la première couche mé-
diane 2'. Les fils de connexion d'entrée et de sortie
sont représentés à titre d'exemple.
Le montage d'un tel limiteur dans un circuit s'effectue de la manière représentée à la figure 3. La -4- référence Q représente un quadripôle; le limiteur selon l'invention est placé en série sur une borne d'entrée dudit quadripôle, alors que l'autre borne d'entrée est reliée à la terre. Ce montage est connu en lui-même, par exemple du brevet des Etats-Unis 3 122 654, déposé le Mai 1958. Mais cette divulgation n'est pas opposable en ce sens que le limiteur décrit dans ce document n'est pas équivalent à celui faisant l'objet de la présente demande, car il n'utilise pas le procédé de limitation par désertion d'une couche semiconductrice, ainsi qu'il
va être décrit ci-après.
Du reste, une variante de montage dans un cir-
cuit peut également être envisagée, telle que décrite en
référence à la figure 4 et qui comporte en outre-en paral-
lèle sur les bornes d'entrée du quadripôle deux diodes
montées en sens inverse, cette variante offrant l'avanta--
ge de transférer la totalité du signal haute fréquence appliqué aux bornes du limiteur, au delà du coude de la
caractéristique I = f(V) des diodes.
Il est à noter ici que de tels montages peuvent être aisément intégrés sur un même élément semiconducteur; par exemple sous la forme d'un circuit intégré, car les technologies sont totalement compatibles et les épaisseurs de couche requises sont convenables à la mise en oeuvre des procédés de croissance connus. Ce circuit intégré
peut comprendre également le transistor d'entrée, (à ef-
fet de champ), de l'amplificateur situé en aval, lors-
qu'il est prévu.
La courbe C = f(V) telle que représentée à la
figure 5 permettra de mieux comprendre comment fonction-
ne le limiteur selon l'invention. En effet, le procédé de limitation, de la puissance hyperfréquence appliquée, n'est pas connu en soi, et ressort des caractéristiques
géométriques-et électroniques propres au dispositif se-
lon l'invention. D'une manière générale, le procédé de limitation s'effectue par désertion de la couche - 5 -
semiconductrice (référencée 2 à la figure 1).
En effet, à faible niveau de la puissance hyper-
fréquence appliquée, chaque diode se comporte comme un condensateur de capacité C, et l'impédance présentée par le limiteur, constitué de deux diodes en série, est égale sensiblement à i 2j C C
cette impédance est donc faible.
Pour un niveau plus important de la puissance
hyperfréquence appliquée, la tension négative qui s'ap-
plique successivement à l'une et à l'autre des deux diodes montées têtebêche qui constituent ledit limiteur, s'élève jusqu'à ce que la couche semiconductrice 2, typiquement en GaAs de type de conductivité N, se vide totalement de porteurs majoritaires. Cette couche semiconductrice est
alors totalement désertée, etne conduit plus le courant.
L'énergie hyperfréquence n'est pas transmise au travers du limiteur, à l'entrée du récepteur quadripôle Q, mais et
entièrement réfléchie.
En effet, ainsi qu'il ressort de la figure 5, la capacité de chaque diode est relativement importante tant que la tension appliquée n'est pas trop élevée, alors quielle chute brutalement à partir d'une tension seuil
Vp, et donc que l'impédance présentée par le limiteur aug-
mente notablement.
Pour une couche de dopage uniforme, cette ten-
sion seuil Vp et l'épaisseur e de la couche semicon-
ductrice sont reliées par la relation 2 ú.(V + Vd) e = q. Nd relation dans laquelle:
- e désigne l'épaisseur de la couche semiconductrice.
- t la constante diélectrique.
- Vp la tension de désertion, ou tension de seuil.
- 2472269
-6-
- Vd la tension interne de la diode.
- q la charge de l'électron.
et Nd la concentration en donneurs.
Dans le dispositif limiteur réalisé par la demanderesse, l'épaisseur de la couche était sensible- ment égale à 0,15 micron et la tension de désertion (ou
tension seuil) atteignait 3 volts.
Les pertes de ce limiteur doivent impérative-
ment être faibles, car placées en série sur l'entrée du récepteur quadripôle Q,elles s'ajoutent au facteur de bruit dudit récepteur. Ces pertes sont dues notamment
à la résistance du matériau séparant les deux jonctions.
Le choix d'un matériau à haute mobilité et con-
centration des porteurs de charges et d'une géométrie ap-
propriée peut contribuer d'une certaine manière à réduire
ladite résistance.
Un autre impératif, non moins contraignant, est
la tenue en tension du dispositif limiteur, qui doit pou-
voir supporter des ondes hyperfréquences incidentes de
puissance relativement élevée.
Le choix d'un matériau semiconducteur à forte tension de claquage, à dopage pas trop élevé, et d'un écartement entre diodes suffisant, permet de respecter
ledit impératif.
Le matériau semiconducteur qui convient le mieux
au respect de ces deux impératifs est l'arséniure de gal-
lium de type N. Toutefois, le silicium peut convenir également. L'écartement entre les deux jonctions résultent d'un compromis entre une valeur élevée qui conduit à une tension de claquage importante, et une valeur faible qui
conduit à des pertes réduites. Selon une réalisation ef-
fectuée par la Demanderesse, cet écartement était voisin 4 /um, et c'est dans cette mesure que l'on peut dire que les deux diodes sont réalisées à proximité l'une de l'autre. Toutefois, la réalisation du limiteur d'une 7- manière interdigitée permet de réduire les pertes a
écartement constant.
Il est bien évident pour l'homme de l'art que toute variante, non essentiellement différente tant pour le choix du matériau semiconducteur, que pour les valeurs numériques ci-dessus précisées, entre dans le cadre de la présente invention, tel que défini
par les revendications ci-annexées.
Claims (4)
1. Limiteur de puissance haute fréquence à semicon-
ducteur, comprenant deux diodes de type planaire réalisées
dans une *m8e couche (2) de matériau semiconducteur et mon-
tées à proximité et tête-bêche, caractérisé en ce que ladite
couche (2) de matériau semiconducteur est d'épaisseur rela-
tivement mince, l'ensemble étant réalisé sur un substrat
isolant (1) de telle manière que cette couche (2) soit tota-
lement désertée, pour une puissance hyperfréquence élevée.
2. Limiteur de puissance haute fréquence à semicon-
ducteur selon la revendication 1, caractérisé en ce que l'on choisit le matériau semiconducteur dans le groupe formé par
l'arséniure de gallium et le silicium.
3. Limiteur de puissance haute fréquence à semicon-
ducteur selon l'une des revendications 1 ou 2, caractérisé
en ce qu'il est réalisé de manière interdigitée.
4. Procédé de limitation d'une puissance haute fré-
quence appliquée à un dispositif semiconducteur, caractérisé
en ce que la limitation s'effectue par désertion d'une cou-
che (2) de matériau semiconducteur, d'un limiteur selon l'une
des revendications 1 à 3.
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR7931142A FR2472269A1 (fr) | 1979-12-19 | 1979-12-19 | Limiteur de puissance haute frequence a semiconducteur |
DE19803046815 DE3046815A1 (de) | 1979-12-19 | 1980-12-12 | Halbleiteranordnung zur hochfrequenzleistungsbegrenzung |
GB8040072A GB2066568A (en) | 1979-12-19 | 1980-12-15 | Semiconductor device for limiting high frequency electric power |
IT26678/80A IT1134739B (it) | 1979-12-19 | 1980-12-16 | Dispositivo semiconduttore per limitare la potenza elettrica ad alta frequenza |
JP17796680A JPS5698880A (en) | 1979-12-19 | 1980-12-16 | Semiconductor device for limiting high frequency power |
NL8006828A NL8006828A (nl) | 1979-12-19 | 1980-12-17 | Halfgeleiderinrichting voor het begrenzen van hoogfrequent electrisch vermogen. |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR7931142A FR2472269A1 (fr) | 1979-12-19 | 1979-12-19 | Limiteur de puissance haute frequence a semiconducteur |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2472269A1 true FR2472269A1 (fr) | 1981-06-26 |
FR2472269B1 FR2472269B1 (fr) | 1983-10-21 |
Family
ID=9232953
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR7931142A Granted FR2472269A1 (fr) | 1979-12-19 | 1979-12-19 | Limiteur de puissance haute frequence a semiconducteur |
Country Status (6)
Country | Link |
---|---|
JP (1) | JPS5698880A (fr) |
DE (1) | DE3046815A1 (fr) |
FR (1) | FR2472269A1 (fr) |
GB (1) | GB2066568A (fr) |
IT (1) | IT1134739B (fr) |
NL (1) | NL8006828A (fr) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR1459083A (fr) * | 1964-09-18 | 1966-04-29 | Texas Instruments Inc | Diode semi-conductrice à surface orientée |
FR2425734A1 (fr) * | 1978-05-11 | 1979-12-07 | Communications Satellite Corp | Attenuateur-commutateur planar pour ligne de transmission |
-
1979
- 1979-12-19 FR FR7931142A patent/FR2472269A1/fr active Granted
-
1980
- 1980-12-12 DE DE19803046815 patent/DE3046815A1/de not_active Withdrawn
- 1980-12-15 GB GB8040072A patent/GB2066568A/en not_active Withdrawn
- 1980-12-16 IT IT26678/80A patent/IT1134739B/it active
- 1980-12-16 JP JP17796680A patent/JPS5698880A/ja active Pending
- 1980-12-17 NL NL8006828A patent/NL8006828A/nl not_active Application Discontinuation
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR1459083A (fr) * | 1964-09-18 | 1966-04-29 | Texas Instruments Inc | Diode semi-conductrice à surface orientée |
FR2425734A1 (fr) * | 1978-05-11 | 1979-12-07 | Communications Satellite Corp | Attenuateur-commutateur planar pour ligne de transmission |
Non-Patent Citations (2)
Title |
---|
EXBK/74 * |
EXBK/79 * |
Also Published As
Publication number | Publication date |
---|---|
DE3046815A1 (de) | 1981-09-03 |
GB2066568A (en) | 1981-07-08 |
NL8006828A (nl) | 1981-07-16 |
JPS5698880A (en) | 1981-08-08 |
IT8026678A0 (it) | 1980-12-16 |
FR2472269B1 (fr) | 1983-10-21 |
IT1134739B (it) | 1986-08-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR3131089A1 (fr) | Système de stockage d’énergie | |
EP0021858B1 (fr) | Circuit logique inverteur comportant des éléments semiconducteurs utilisant l'effet de saturation | |
FR2744578A1 (fr) | Amlificateur hautes frequences | |
FR2668608A1 (fr) | Non-linear photosite response in ccd imagers. | |
FR2499315A1 (fr) | Dispositif semiconducteur de protection utilisant des diodes zener dos a dos | |
EP2276173A2 (fr) | Dispositif de commande d'un transistor de puissance | |
FR2557729A1 (fr) | Dispositif convertisseur photoelectrique a semi-conducteurs | |
FR2689685A1 (fr) | Détecteur infrarouge à antenne. | |
FR3009131B1 (fr) | Systeme a semiconducteurs et procede de fabrication | |
FR2700890A1 (fr) | Dispositif à transistor composé à effet de champ ayant une électrode de Schottky. | |
EP2141741A2 (fr) | Circuit électronique comprenant un transistor MOS monté en diode à rendement amélioré | |
FR2920250A1 (fr) | Appareil pour le stockage d'energie electrique | |
FR2740924A1 (fr) | Protection d'entree pour un amplificateur a bande passante elevee | |
EP3082072A1 (fr) | Bloc récepteur d'une radio-étiquette | |
EP0161166B1 (fr) | Combineur compact de dispositifs semi-conducteurs, fonctionnant en hyperfréquences | |
FR2472269A1 (fr) | Limiteur de puissance haute frequence a semiconducteur | |
FR2668855A1 (fr) | Dispositif a semiconducteurs comportant deux groupes de transistors elementaires disposes face a face. | |
EP0596562B1 (fr) | Dispositif comprenant un circuit pour traiter un signal alternatif | |
EP1521363A1 (fr) | Coupleur intégré | |
EP0109899A1 (fr) | Module préadapté pour diode hyperfréquence à forte dissipation thermique | |
EP0041427B1 (fr) | Dispositif d'échantillonnage et maintien à capacité MOS | |
FR2941577A1 (fr) | Dispositif de commande d'un transistor jfet | |
FR2859858A1 (fr) | Circuit de protection d'entree video destine a etre connecte a un circuit video | |
FR2738682A1 (fr) | Dispositif de protection contre des surtensions | |
FR2638897A1 (fr) | Module semi-conducteur monolithique a diode a avalanche munie de circuits d'adaptation aux applications en hyperfrequence, et procede de fabrication correspondant |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |