FI84958C - Foer bredbandssignaler avsedd rumkopplingsanordning. - Google Patents

Foer bredbandssignaler avsedd rumkopplingsanordning. Download PDF

Info

Publication number
FI84958C
FI84958C FI864466A FI864466A FI84958C FI 84958 C FI84958 C FI 84958C FI 864466 A FI864466 A FI 864466A FI 864466 A FI864466 A FI 864466A FI 84958 C FI84958 C FI 84958C
Authority
FI
Finland
Prior art keywords
mos
tnh
tph
tns
tps
Prior art date
Application number
FI864466A
Other languages
English (en)
Swedish (sv)
Other versions
FI84958B (fi
FI864466A (fi
FI864466A0 (fi
Inventor
Ruediger Hofmann
Original Assignee
Siemens Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=6285143&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=FI84958(C) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Siemens Ag filed Critical Siemens Ag
Publication of FI864466A0 publication Critical patent/FI864466A0/fi
Publication of FI864466A publication Critical patent/FI864466A/fi
Publication of FI84958B publication Critical patent/FI84958B/fi
Application granted granted Critical
Publication of FI84958C publication Critical patent/FI84958C/fi

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/09425Multistate logic
    • H03K19/09429Multistate logic one of the states being the high impedance or floating state
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/52Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker using static devices in switching stages, e.g. electronic switching arrangements
    • H04Q3/521Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker using static devices in switching stages, e.g. electronic switching arrangements using semiconductors in the switching stages

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Electronic Switches (AREA)
  • Static Random-Access Memory (AREA)
  • Logic Circuits (AREA)

Description

1 84958
Laajakaistasignaalei 11 e tarkoitettu ti 1 aky tkentäl ai te
Kaukoviestitystekniikan uusin kehitys johtaa pal vei uintegroitui-hin tiedonsiirto- ja välitysjärjestelmiin kapeakaista- ja laajakai stati etoi i i kennepal vei u ja varten, joissa järjestelmissä siirtovälineenä ti 1aajaliitäntäjohtojen alueella on vaioaaltojohti-mia, joiden kautta johdetaan sekä kapeakaistatietoliikennepalve-luja, kuten erityisesti 64 kb/s-digitaalisiä puheluja, että myös 1aajakaistatietoliikennepalveiuja, kuten erityisesti 140 Mb/s-kuvansiirtoa, mutta jolloin puhelinkeskuksiin on sovitettu rinnakkain (edullisesti yhteiset ohjauslaitteet omaavat) kapeakais-tasignaali- ja 1 aajakaistasignaali1 aitteet (DE-2421002 ).
Laajaka i stasi gnaalei 11 e tarkoitettujen ai k amui ti plek si kytkentä-laitteiden yhteydessä, joiden kytkentäpisteitä käytetään aika-multipleksoidusti kulloinkin useisiin yhteyksiin on tunnettua yhdistää kaksi johtoa veräjäelimen avulla, jonka bi stabi i1ina D-kiikkuna muodostettu kytkentäpistekohtainen muistipaikka sulkee ja avaa, jolloin tätä kytkentäpistekohtaista muistipaikkaa, jonka kellotuloon johdetaan vastaava tahtisignaali, ohjataan vain yhteen koordinaatti suuntaan sen D-tulossa (Pfannschmidt: "Arbei tsgeschwi ndi gkei tsgrenzen von Koppel netzwerken fiir Breit-band-Digitaisignale", väitöskirja, Braunschweig 1978, kuva 6.7). Ottaen huomioon bittinopeudel1 a 140 Mb/s saavutettavan aikamul-tipleksitekijän noin 4-8 ja tällöin tarvittavan kalliin kytkentä teknii kan pidetään kuitenkin 1aajakai stasi gnaali en väli ttämi-seen parempana pelkkiä ti 1akytkentälaitteita, joissa yksittäisten kytkentäpisteiden kautta läpikytketyt yhteydet erotetaan toisistaan pelkästään avaruudellisesti.
Pelkkä 1aajakaistasignaaliti 1akytkentälai te voi olla muodostettu kytkentäpistematriisina, jonka kytkentäpisteissä kytkinelimiä ohjaa pelkästään dekooderilla ohjattu kytkentäpistekohtainen pitomuistipaikka (Pfannschmidt, mainittu edellä, kuva 6.4); 2 84958 kytkinelimet voivat tällöin olla muodostetut C-MOS-siirtopor-teista (ISS '84 Conference Papers 23C1, kuvio 9). Yksinkertaisen C-MOS-siirtoportin käyttöön kytkinelimenä liittyy kuitenkin lä-pikytketyssä tilassaan sen lähtöjohdon kapasitanssin aiheuttama kuormitus sen tulojohtoon, mikä voi aiheuttaa signaalivilvettä; sitä paitsi voi niin sanottujen aiikynnysvaikutusten (esim. vuo-tovirtojen tai aiikynnysvirtojen muodossa) johdosta tulla MOS-transistoreja pitkin ylikuulumisi 1miöitä estotilassa olevien kytki nelimien yli.
Vastaava koskee myös 1 aajakaistasignaalei 11 e tarkoitettua tila-kytkentälaitetta, jossa on kytkentäpisteitä ja niissä kulloinkin kytkentäpistekohtaisen muistipaikan ohjaamia kytkinelimiä, jotka on muodostettu tulopuolella asianomaisiin signaalin tulojohtoi-hin liitetystä ja 1ähtöpuolel 1 a asianomaiseen signaalin lähtö-johtoon johtavasta C-MOS-invertterikytkennästä, jossa on avaus-tyyppisiä MOS-transistoreita, jonka kytkennän p-kanava-avaus-transistorin ja siihen kuuluvan syöttöjännitelähteen väliin on liitetty ohjauselektrodi11 aan muistipaikan toiseen lähtöön kytketty p-kanava-sulkutransistori ja jonka n-kanava-avaustransis-torin ja siihen kuuluvan syöttöjännitelähteen väliin on liitetty ohjauselektrodi11 aan muistipaikan kömpiementti1ähtöön kytketty n-kanava-sulkutransistori (ISS '84 Conf. Papers 31C3, kuvio 14). Sellainen kytkinelimi en rakenne johtaa molempien sulku-transistorien jatkuvan, vähintäänkin heikon johtavuuden vuoksi kytkentäpisteen staattisiin häiriötehoihi n myös sen estotilassa sekä siihen, että 1äpikytketyssä tilassa olevaa kytkinelintä kuormittaa lisäksi estotilassa oleva, mutta kuitenkin heikosti johtava kytkinelin; edelleen eivät myöskään signaalin nousut täysin molempiin syöttöjännitearvoihi n asti ole mahdollisia.
Keksinnöllä on nyt tehtävänään tuoda esiin 1aajakaistati1akyt-kentälaitteessa ratkaisu kytkinelimien erityisen tarkoituksenmukaiseksi rakenteeksi, jossa vältetään edellä mainitut epäkohdat.
li 3 84958
Keksinnön kohteena on 1 aajakaistasignaalei 11 e tarkoitettu tila-kytkentälaite, jossa on kytkentäpisteitä ja niissä kulloinkin dekooderilla ohjatulla, kytkentäpistekohtaisei 1 a muistipaikalla ohjattavissa olevia kytkinelimiä, jolle 1 aajakaistasignaa1 ei 11 e tarkoitetulle ti 1akytkentälaitteel1 e on keksinnön mukaisesti tunnusomaista, että kytkinelimet on kulloinkin muodostettu - kahdella C-MOS-logiikkatasoja vastaavalla syöttöjänniteläh-teellä syötetystä, toisesta tulostaan siihen kuuluvaan signaalin tulojohtoon kytketystä C-MOS-NOR-elimestä, jonka toinen tulo on kytketty muistipaikan toiseen lähtöön, - ja samoin molempia C-MOS-logiikkatasoja vastaavilla syöttöjänni tel ähtei 1 1 ä syötetystä, toisesta tulostaan samoin siihen kuuluvaan signaalin tulojohtoon kytketystä C-MOS-NAND-elimestä, jonka toinen tulo on kytketty muistipaikan kömpiementti1ähtöön, - sekä toisen MOS-transistorinsa ohjauselektrodi11 a C-MOS-NAND-elimen lähtöön ja toisen MOS-transistorinsa ohjauselektrodilla C-MOS-NOR-elimen lähtöön kytketystä, siihen kuuluvaan signaalin lähtöjohtoon johtavasta C-MOS-vuorovaiheiähtökytkennästä, jonka molempia emitterielektrodeja samalla tavoin kuin C-MOS-NAND-elintä ja C-MOS-NOR-elintä syötetään molempia C-MOS-logiikkatasoja vastaavista syöttöjännitelähteistä.
Tässä kohdassa huomattakoon, että on tunnettu (US-patenttijui-kaisusta 4217502) kolme mahdollista lähtötilaa omaava C-MOS/TTL-muunnin - jossa on kahta C-MOS-1ogiikkatasoa vastaavasta syöttöjännite-lähteestä syötetty, toisesta tulostaan muuntimen tulojohtoon kytketty C-MOS-NOR-elin, jonka toiseen tuloon syötetään ohjaussignaali, - ja samoin molempia C-MOS-logiikkatasoja vastaavista syöttö-jännitelähteistä syötetty, toisesta tulostaan samoin muuntimen tulojohtoon kytketty C-MOS-NAND-elin, jonka toiseen tuloon syötetään käänteinen ohjaussignaali, - sekä toisen MOS-transistorinsa ohjauselektrodi11 a C-MOS-NAND-elimen lähtöön ja toisen MOS-transistorinsa ohjauselektrodi11 a 4 84958 C-MOS-NOR-elimen lähtöön kytketty, siihen kuuluvaan signaalin lähtöjohtoon johtava C-MOS-vuorovaiheiähtökytkentä, jolloin viimeksimainitun molempia emitterielektrodeja syötetään kahta TTL-1ogiikkatasoa vastaavasta syöttöjännitelähteestä. Siinä ei kosketella 1aajakaistasignaalei 11 e tarkoitetun ti 1akytkentälaitteen kytkinelinten erityisen tarkoituksenmukaista rakennetta; keksintö näyttää siihen kuitenkin tien.
Keksintö tuo mukanaan täydellisen lähtö- ja tulojohtojen eristämisen ja siitä johtuvan ylikuulumisongelmi en poistamisen sekä estotilassa olevien kytkinelimien häviötehojen välttämisen edun ohella suuren työskentelynopeuden lisäedun, koska toisaalta vältetään lähtöjohdon kapasitanssin vastavaikutukset tulojohtoon ja toisaalta invertterikytkentä, toimien ohjauspuskurina lähtö-johdolle, suurentaa merkittävästi 1äpikytkettyjen signaalien reunan jyrkkyyttä; samalla voidaan signaalit kytkeä läpi siten, että ne kohoavat täysin kummallekin syöttöjännitetasol1 e.
Keksinnön muut ominaispiirteet käyvät selville seuraavasta keksinnön yksityiskohtaisesta kuvauksesta ja siihen liittyvistä piirustuksista.
Niissä kuvio 1 esittää kaaviomuodossa 1aajakaistakytkentälaitteen suori tusesi merkk i ä ja kuvio 2 esittää sen kytkentäteknisen toteutuksen keksinnön mukaisia yksityiskohtia.
Kuviossa 1 on hahmoteltu kaaviomuodossa keksinnön ymmärtämisen kannalta vaadittavassa laajuudessa 1aajakaistasignaalei 11 e tarkoitettu tilakytkentälai te. Tässä ti 1akytkentälaitteessa on kytkentäpi sterna tri i s i kytkentäpi stei neen KP11...KPi j...KPmn, joiden kytkinelimiä, kuten tämä on esitetty kytkentäpisteessä KPij kuvaten edelleen sen kytkinelintä Kij yksityiskohtaisesti, ohjaa kulloinkin kytkentäpistekohtainen pitomuistipaikka Hij
II
5 84958 (kytkentäpisteessä KPij); tämä pitomuistipaikka Hij (kytkentäpisteessä KPij) on muodostettu bistabii1ista D-kiikusta, jonka molemmat lähdöt s' ja s" on yhdistetty kulloisenkin kytkineli-men (Kij kytkinpisteessä KPij) vastaaviin ohjaustuloi hi n .
Pitomuistipaikkoja ...Hij... ohjaa puolestaan kaksi ohjausdekoo-deria nimittäin rividekooderi DX ja sarakedekooderi DY, vastaavien ohjausjohtojen xl...xi...xm; yl...yj...yn kautta kahdeksi koordinaatiksi; tällöin on rivisuunnassa ohjaava dekooderi DX yhdistetty kulloisestakin dekooderi 1ähdöstään ...xi... kyseiselle matriisirivi11 e, esimerkiksi i:nnelle riville, sovitettujen D-kiikkujen ___Hij... D-tuloihin D, kun taas sarakesuunnassa oh jaava dekooderi DY on yhdistetty kulloisestakin dekooderi 1ähdöstään ...yj... kyseiselle kyseiselle matriisisarakkeel1 e , esimerkiksi j:nnelle sarakkeelle, sovitettujen D-kiikkujen ...Hij... kel1 o tul oi hi n C.
Kuten käy selville kuviosta 1 voidaan molempiin ohjausdekoode-reihin DX, DY syöttää tulojohtojen ax, ay kautta kulloinkin kytkentäpisteiden muodostaman matriisirivin (rivin tai sarakkeen) yhteinen kytkentäpisterivi- tai kytkentäpistesarakeosoite ja tulojohtojen ex, cy kautta kulloinkin osoitetahtisignaali , joiden perusteella ne antavat kutakin kytkentäpisteriviosoitet-ta vastaavaan ohjausjohtoon ajanmukaisen ohjaussignaalin.
Riviohjaussignaalin ja sarakeohjaussignaalin yhteensattuminen kyseisen matriisirivin ja kyseisen matriisisarakkeen risteyspisteessä vastaavaa yhteyttä muodostettaessa saa aikaan tuolloin siinä olevan pitomuistipaikan , esimerkiksi pitomuistipaikan Hij aktivoitumisen sillä seurauksella, että kyseisen pitomuistipai-kan (Hij) ohjaama kytkinelin, esimerkiksi kytkinelin Kij tulee johtavaksi .
Jotta esimerkissä tarkasteltu kytkinelin Kij kyseistä yhteyttä purettaessa tulisi jälleen katkaistuksi, riittää pelkästään sarakedekooderi n DY antama vastaava sarakeohjaussignaali sen oh- 6 84958 jausjohdon yj kautta ilman, että rividekooderi DX antaa rivioh-jausjohtonsa xi kautta ohjaussignaalin; pelkästään kytkentäpisteeseen KPij kuuluvan pitomuistipaikan Hij kellotulossa C esiintyvä ohjaussignaali saa sen jälkeen aikaan pitomuistipaikan Hij palautuksen sillä seurauksella, että sen ohjaama kytkinelin Kij tulee katkaistuksi.
Yksittäiset pitomuistipaikat ... Hij ... voivat antaa kulloinkin toiseen lähtöönsä s' C-MOS-kytkennän toista syöttöjänniteitä U vastaavan (U -)signaalin tai C-MOS-kytkennän toista DD DD, syöttöj änni tettä U (maa) vastaavan (U^-) si gnaal i n ja toiseen lähtöönsä s" kulloinkin signaalin (U - tai U -).
SS DD
Pitomuistipaikkojen ... Hij ... kytkentäteknisen toteutuksen muita yksityiskohtia ei tarvitse tässä kuvata tarkemmin, koska se ei ole keksinnön ymmärtämisen kannalta välttämätöntä; sellaiset yksityiskohdat on muutoin esitetty jo muualla (DE-P 3533915.2).
Kytkinelimi en ... Kij ... kytkentäteknisen toteutuksen yksityiskohdat käyvät selville kuviosta 2. Kuvion 2 mukaisesti on sellainen kytkinelin Kij muodostettu kahta C-MOS-1ogiikkatasoa vastaavasta syöttöjännitelähteestä U , U syötetystä, toisesta tulostaan siihen kuuluvaan kytkentämatriisin tulojohtoon ej kytketystä C-MOS-NOR-elimestä Tps', Tph', Tns', Tnh', joka on toisesta tulostaan kytketty muistipaikan Hij toiseen lähtöön s', ja samoin molempia C-MOS-1ogiikkatasoja vastaavista syöttöjänni-telähteistä U , U syötetystä, toisesta tulostaan samoin siihen kuul uvaan^lcy tkentämatri i si n tulojohtoon ej kytketystä C-MOS-NAND-elimestä Tps", Tph", Tns", Tnh", joka on toisesta tulostaan kytketty muistipaikan Hij kömpiementti1ähtöön s"; tällöin on C-MOS-NAND-elimen Tps", Tph", Tns", Tnh" lähtöön kytketty siihen kuuluvaan kytkentämatriisin lähtöjohtoon ai johtavan C-MOS-vuo-rovaiheiähtökytkennän Tpg, Tng toisen MOS-transistorin ohjaus-elektrodi, jonka kytkennän toisen MOS-transistorin Tng ohjaus-elektrodi on kytketty C-MOS-NOR-elimen Tps', Tph', Tns', Tnh'
II
7 84958 lähtöön ja jota syötetään molemmista emitterielektrodeistaan samoin kuin C-MOS-NAND-elintä Tps", Tph", Tns", Tnh" ja C-MOS- NOR-elintä Tps', Tph', Tns', Tnh' molempia C-MOS-logiikkatasoja
vastaavista syöttöjännitelähteistä U , U
DD SS
Kun pitomuistipaikasta Hij (kuviossa 1) on kytketty U^-jännite kytkinelimen Kij ohjaustuloon s' ja U^-jännite ohjaustuloon s", on kytkinelin Kij johtavassa tilassa; tulossa ej esiintyvät digitaalisignaalit pääsevät tällöin, C-MOS-vuorovaiheiähtökyt-kennässä Tpg, Tng vahvistettuna, etenemään lähtöön ai, jolloin kytkentäelin Kij samalla ehkäisee lähdön ai vastavaikutuksen tuloon ej.
Kun pitomuistipaikasta Hij (kuviossa 1) on kytketty U -jännite kytkinelimen Kij ohjaustuloon s ja U^-jännite ohjaustuloon s", on kytkinelin Kij estotilassa (Tristate), joten mitkään tulossa ej esiintyvät signaalit eivät pääse lähtöön ai. Kytken-täpistematriisi n KP11...KPij...KPmn (kuviossa 1) estotilassa olevat kytkinelimet ehkäisevät tällöin samalla myös ylikuulumis-vaikutukset 1ähtöjohtojen ai...ai...am (kuviossa 1) ja tulojoh-tojen el...ej...en (kuviossa 1) välillä ti 1akytkentälaitteen estoti1 ai Sten kytkentäpisteiden yli.

Claims (1)

  1. 8 84958 Patentti vaatimus Laajakaistasignaal ei 11 e tarkoitettu ti 1akytkentälai te, jossa on kytkentäpisteitä ja niissä kulloinkin dekooderilla ohjatulla, kytkentäpistekohtaisei 1 a muistipaikalla ohjattavissa olevia kyt-kinelimiä, tunnettu siitä, että kytkinelimet (Kij) on kulloinkin muodostettu -kahdella C-MOS-logiikkatasoja vastaavalla syöttöjännitteel1ä (U , U ) syötetystä, toisesta tulostaan siihen kuuluvaan sig- DD SS naalin tulojohtoon (ej) kytketystä C-MOS-NOR-elimestä (Tps', Tph', Tns', Tnh'), jonka toinen tulo on kytketty muistipaikan (Hij) toiseen lähtöön (s'), - ja samoin molempia C-MOS-logiikkatasoja vastaavilla syöttö- jännitelähteillä (U , U ) syötetystä, toisesta tulostaan sa-. .. , DD SS mom siihen kuuluvaan signaalin tulojohtoon (ej) kytketystä C-MOS-NAND-elimestä (Tps", Tph", Tns", Tnh"), jonka toinen tulo on kytketty muistipaikan (Hij) kömpiementti1ähtöön (s"), - sekä toisen MOS-transistorinsa (Tpg) ohjauselektrodi11 a C-MOS-NAND-elimen (Tps", Tph", Tns", Tnh") lähtöön ja toisen MOS-transistorinsa (Tng) ohjauselektrodi11 a C-MOS-NOR-elimen (Tps', Tph', Tns', Tnh') lähtöön kytketystä, siihen kuuluvaan signaalin lähtöjohtoon (ai) johtavasta C-MOS-vuorovaiheiähtökytkennästä (Tpg, Tng), jonka molempia emitterielektrodeja samalla tavoin kuin C-MOS-NAND-elintä (Tps", Tph", Tns", Tnh") ja C-MOS-NOR-elintä (Tps', Tph', Tns', Tnh') syötetään molempia C-MOS-logiikkatasoja vastaavista syöttöjännitelähteistä (U , U ). DD SS 9 84958 För bredbandssignaler avsedd rymdkopplingsanordning, vilken uppvisar koppiingspunkter samt i dessa städse via en deko-derstyrd, till kopplingspunkten individuellt hörande minnes-cell styrbara kopplingselement, kännetecknad av att kopp-lingselementen (Kij) är städse utformade - med en frän tvä mot C-MOS-logikniväerna svarande matnings-potentialkällor (Uqq, Ugg) matad, med sin ena ingäng till den ifrägavarande signalingängsledningen (ej) ansluten C-MOS-NOR-krets (Tps', Tph', Tns', Tnh'), vilken med sin andra ingäng är ansluten till utgängen (s’) hos minnescellen (Hij ), - och en likasä frän de bägge mot C-MOS-logikniväerna svarande matningspotentialkällorna (UDD, UgS) matad, med sin ena ingäng likasä tili den ifrägavarande signalingängsled-ningen (ej) ansluten C-MOS-NAND-krets (Tps", Tph", Tns", Tnh"), vilken med sin andra ingäng är ansluten tili komple-mentärutgängen (s") av minnescellen (Hij), - samt med en med styrelektroden hos sin ena MOS-transistor (Tpg) tili utgängen hos C-MOS-NAND-kretsen (Tps", Tph", Tns", Tnh") och med styrelektroden hos sin andra MOS-transistor (Tng) tili utgängen av C-MOS-NOR-kretsen (Tps', Tph', Tns', Tnh') ansluten, tili den ifrägavarande signalutgängs-ledningen (ai) förande C-MOS-mottaktsutgängskoppling (Tpg, Tng), vilken över sinä bägge source-elektroder liksom C-MOS-NAND-kretsen (Tps", Tph", Tns", Tnh") och C-MOS-NOR-kretsen (Tps', Tph', Tns', Tnh') är matad frän de bägge mot C-MOS-logikniväerna svarande matningspotentialkällorna (Uqq, Ugg).
FI864466A 1985-11-04 1986-11-03 Foer bredbandssignaler avsedd rumkopplingsanordning. FI84958C (fi)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE3539101 1985-11-04
DE3539101 1985-11-04

Publications (4)

Publication Number Publication Date
FI864466A0 FI864466A0 (fi) 1986-11-03
FI864466A FI864466A (fi) 1987-05-05
FI84958B FI84958B (fi) 1991-10-31
FI84958C true FI84958C (fi) 1992-02-10

Family

ID=6285143

Family Applications (1)

Application Number Title Priority Date Filing Date
FI864466A FI84958C (fi) 1985-11-04 1986-11-03 Foer bredbandssignaler avsedd rumkopplingsanordning.

Country Status (11)

Country Link
US (1) US4746921A (fi)
EP (1) EP0222304A1 (fi)
JP (1) JPS62112495A (fi)
CN (1) CN1007203B (fi)
AU (1) AU581393B2 (fi)
FI (1) FI84958C (fi)
HU (1) HU194668B (fi)
LU (1) LU86456A1 (fi)
NO (1) NO864361L (fi)
RU (1) RU2011304C1 (fi)
ZA (1) ZA868352B (fi)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2098922C1 (ru) * 1985-10-22 1997-12-10 Сименс АГ Устройство коммутации широкополосных сигналов
LU86455A1 (de) * 1985-10-28 1986-11-13 Siemens Ag Breitbandsignal-raumkoppeleinrichtung
LU86787A1 (de) * 1986-06-19 1987-07-24 Siemens Ag Breitbandsignal-koppeleinrichtung
LU86788A1 (de) * 1986-06-19 1987-07-24 Siemens Ag Breitbandsignal-koppeleinrichtung
LU86790A1 (de) * 1986-09-17 1987-07-24 Siemens Ag Breitbandsignal-koppeleinrichtung
LU87431A1 (de) * 1988-06-08 1989-06-14 Siemens Ag Breitbandsignal-koppeleinrichtung
EP0354254B1 (de) 1988-08-08 1993-12-01 Siemens Aktiengesellschaft Breitbandsignal-Koppeleinrichtung
US5055836A (en) * 1988-12-07 1991-10-08 Siemens Aktiengesellschaft Wideband solid-state analog switch
EP0389663B1 (de) * 1989-03-31 1993-11-10 Siemens Aktiengesellschaft Breitbandsignal-Koppeleinrichtung
FR2650452B1 (fr) * 1989-07-27 1991-11-15 Sgs Thomson Microelectronics Point de croisement pour matrice de commutation
US5319261A (en) * 1992-07-30 1994-06-07 Aptix Corporation Reprogrammable interconnect architecture using fewer storage cells than switches
JP3494469B2 (ja) * 1994-05-26 2004-02-09 株式会社ルネサステクノロジ フィールドプログラマブルゲートアレイ
US5928708A (en) * 1996-09-13 1999-07-27 Hansmire; Kenny Positive identification and protection of documents using inkless fingerprint methodology

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2421002C3 (de) * 1974-04-30 1980-07-03 Siemens Ag, 1000 Berlin Und 8000 Muenchen Nachrichtenvermittlungssystem
JPS5169908A (en) * 1974-12-16 1976-06-17 Hitachi Ltd Tsuwaromono seigyohoshiki
DE2644401C2 (de) * 1976-10-01 1978-08-24 Standard Elektrik Lorenz Ag, 7000 Stuttgart Elektronischer Schalter
US4217502A (en) * 1977-09-10 1980-08-12 Tokyo Shibaura Denki Kabushiki Kaisha Converter producing three output states
US4417245A (en) * 1981-09-02 1983-11-22 International Business Machines Corp. Digital space division exchange
EP0102670A3 (en) * 1982-09-03 1984-07-04 Lsi Logic Corporation Tri-state circuit element
JPS59134918A (ja) * 1983-01-24 1984-08-02 Toshiba Corp ラツチ回路
RU2098922C1 (ru) * 1985-10-22 1997-12-10 Сименс АГ Устройство коммутации широкополосных сигналов
LU86455A1 (de) * 1985-10-28 1986-11-13 Siemens Ag Breitbandsignal-raumkoppeleinrichtung

Also Published As

Publication number Publication date
FI84958B (fi) 1991-10-31
US4746921A (en) 1988-05-24
CN86107155A (zh) 1987-05-06
HU194668B (en) 1988-02-29
ZA868352B (en) 1987-06-24
NO864361L (no) 1987-05-05
HUT41930A (en) 1987-05-28
NO864361D0 (no) 1986-10-31
CN1007203B (zh) 1990-03-14
RU2011304C1 (ru) 1994-04-15
FI864466A (fi) 1987-05-05
LU86456A1 (de) 1986-11-13
AU6465286A (en) 1987-05-07
AU581393B2 (en) 1989-02-16
FI864466A0 (fi) 1986-11-03
JPS62112495A (ja) 1987-05-23
EP0222304A1 (de) 1987-05-20

Similar Documents

Publication Publication Date Title
FI84958C (fi) Foer bredbandssignaler avsedd rumkopplingsanordning.
US4801936A (en) Broadband signal switching apparatus
EP1116060A4 (en) NON-BLOCKING OPTICAL SWITCH CORE WITH OPTIMIZED SWITCHING ARCHITECTURE BASED ON RECIPE CONDITIONS
US4897645A (en) Broadband signal switching equipment
US3618024A (en) Electronic multiselector
US4081792A (en) Monolithically integrated semiconductor circuit arrangement
US4745409A (en) Broadband signal space switching device
US3838228A (en) Junctor disconnect detection circuit
US4785299A (en) Broadband signal space switching apparatus
US3141067A (en) Automatic electronic communication switching exchange
FI84770B (fi) Bredbandssignal -kopplingsanordning.
US4894651A (en) Broadband signal switching equipment
US4839643A (en) Broadband signal switching equipment
US3662117A (en) Crosstalk minimization in multi-wire networks
US3489856A (en) Solid state space division circuit
GB2068684A (en) Matrix switch and method of controlling crosspoint switches of a matrix switch
US4821315A (en) Electronic contacts and associated devices
US4060699A (en) Line connection reversing circuits
US3639908A (en) Solid-state analog cross-point matrix having bilateral crosspoints
US3931474A (en) Tone injection circuit
US4792801A (en) Broadband signal space coupling device
US4963863A (en) Broadband signal switching equipment
US3781484A (en) Path selection technique for electronic switching network
US5121111A (en) Broadband signal switching network with respective threshold-value holding feedback member
US5043724A (en) Broadband signal switching equipment

Legal Events

Date Code Title Description
MM Patent lapsed

Owner name: SIEMENS AKTIENGESELLSCHAFT