FI60629B - Funktionsblockorienterat spc-system - Google Patents

Funktionsblockorienterat spc-system Download PDF

Info

Publication number
FI60629B
FI60629B FI810/74A FI81074A FI60629B FI 60629 B FI60629 B FI 60629B FI 810/74 A FI810/74 A FI 810/74A FI 81074 A FI81074 A FI 81074A FI 60629 B FI60629 B FI 60629B
Authority
FI
Finland
Prior art keywords
address
register
addressing
variable
memory
Prior art date
Application number
FI810/74A
Other languages
English (en)
Swedish (sv)
Other versions
FI60629C (fi
Inventor
Goeran Anders Henrik Hemdal
Original Assignee
Ericsson Telefon Ab L M
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ericsson Telefon Ab L M filed Critical Ericsson Telefon Ab L M
Publication of FI60629B publication Critical patent/FI60629B/fi
Application granted granted Critical
Publication of FI60629C publication Critical patent/FI60629C/fi

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/54Interprogram communication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • H04Q3/545Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Exchange Systems With Centralized Control (AREA)
  • Complex Calculations (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Stored Programmes (AREA)
  • Control By Computers (AREA)

Claims (7)

1. Ohjelmamuistiohjattu järjestelmä, joka toimintojen suorittamiseksi sisältää elimiä, joita ohjaa tietokone, esim. ohjelmamuistiohjattu välitysasema, jonka elimet suorittavat teleteknillisiä toimintoja, tunnettu siitä, että se erilaisten elin- ja tietokonetoimintojen suorittamiseksi käsittää toisaalta ensimmäistä tyyppiä olevia toimintalohkoja (FB1, FB3, FB5), joista kukin suorittaa toisten lohkojen toiminnoista erillään olevia toimintoja, ja joista kukin sisältää toimeenpanevia elimiä, esim. välitysaseman valitsijaportaita (TLN) ja tietokoneen sisäänmeno- ja ulostulolaitteita (IOQ), sekä toimeenpanevien elimien ohjaamiseksi tarvittavia ohjauselimiä, toisaalta toista tyyppiä olevia toimintalohkoja (FB2, FBM, joista kukin sisältää ainoastaan ohjaavia elimiä (PA, JOB), jotka suorittavat ohjaustoimintoja, esim. viestivälitystien valitsemisen ja etu-oikeusasteiden jakamisen toimintojen läpiviennissä, jolloin molempien toimintalohkot,yypp ien ohjaavat elimet sisältyvät tietokoneeseen, joka järjestelmäohjauksen läpiviemiseksi sisältää vähintäin yhden ohjausyksikön (CPU), joka on liitetty määrättyihin mainittujen toimintalohkojen ohjaaviin elimiin, joista toimintalohkoista kukin on siihenkuuluvalla toimintalohkonumerolla määritelty, edelleen että kuhunkin mainitusta määrästä toimintalohkoja on järjestetty kyseessäolevan ohjaavan elimen ohjausinformaation varastoimiseksi ohje- ja datamuisti (PS, DS), jonka kirjoitus- ja lukukoskettimet ovat liitetyt ohjausyksikössä olevaan informaatio-rekisteriin (IR) ja jonka osoitesisäänmenot ovat osoitekoodin poistajan (ADEC) kautta liitetyt ainoastaan kyseessäolevaan toimintalohkoon kuuluvaan osoitus-elimeen (AD), ja lopuksi että on järjestetty valitsijakytkin (SD), jota asetetaan yhdellä mainituista ja yksikkönumerorekisteriin (BNR) rekisteröidyllä yksikkö-numerolla, niin että tämän kautta määritellyn toimintalohkon osoituselin liitetään ohjausyksikköön, joka osoituselimen avulla ohjaa kirjoituksen ja luvun mainitussa ohje- ja datamuistissa (kuvio 1).
2. Patenttivaatimuksen 1 mukainen järjestelmä, tunnettu siitä, että jokainen osoituselin (AD) käsittää olotilakoodirekisterin (SR), johon tähän kuuluvan toimintalohkon käyttötila on varastoitu koodi-muodossa ja joka on liitetty valitsijakytkimen (SD) olotilavalitsijaan (SSD), ja että ohjausyksikkö (CPU) käsittää olotilavalvontalaitteita (ST, AXR, G1), jotka riippuen olotilavalitsijän kautta vastaanotetusta olotilakoodista valvovat mainitun kirjoituksen ja luvun toimintalohkon muistissa (PS, DS) (kuvio 2).
3. Patenttivaatimuksen 1 mukainen järjestelmä, t u n n e t t u siitä, että jokainen osoituselin (AD) käsittää osoitusparametrirekistereitä (APR), joihin 20 60629 osoitusparametrejä on varastoitu, jotka määrittelevät ohjaustietojen varastointi-muodon tähän kuuluvan toimintalohkon muistissa, ja että kaikille osoituselimille yhteinen osoituslaskentayksikkö (ACU) ja tähän liitetyt operaatioparametrirekis-terit (OPR) ovat järjestetyt ohjausyksikköön (CPU), joihin operaatio-parametri-rekisterin mainitut lohkonumerorekisterit (BNR) kuuluvat ja joihin on ohjaustoimintojen läpiviemiseksi varastoitu sellaisia parametrejä, jotka eivät ole sidotut mainittuun varastointimuotoon, jolloin osoitelaskentayksikkö käsittää aritmeettisen yksikön (ARU) ja rekisteröi osoitenumerorekisteriin (AR) osoitus- ja operaatioparametrien perusteella lasketun osoitenumeron, jota siirretään tähän kuuluvien muistien (PS, DS) osoitedekooderiin (ADEC) kyseessä olevaan toimintalohkoon asetetun osoitevalitsijän (SD) kautta (kuvio 2).
1. Patenttivaatimuksen 3 mukainen järjestelmä, tunnettu siitä, että kussakin osoituseliraessä olevat osoiteparametrirekisterit (APR) käsittävät määrättyjä muuttujalukudekooderin (VDEC) kautta ulottuvilla olevia datarekistereitä (CDR), joita määritellään kuhunkin kuuluvan muuttujaluvun avulla ja jotka rekisteröivät laskentatietoja, jotka sisältävät lukuvakion, joka ilmaisee monestako datamuistin (DS) konsekutiivisestä hitistä kukin määrätyllä muuttujaluvulla määritellyistä muuttujista muodostuu, jotka kuuluvat kyseessä olevan toimintalohkon ohjausinformaatioon ja jotka konsekutiivisessä järjestyksessä muodostavat muuttujaryhmän, jonka alku sisältyy datamuistisanaan, jonka osoitenumero samaten kuuluu mainittuun laskentatietoon, jota siirretään osoitelaskentayksikköön (ACU) järjestettyyn muuntolaskijaan (TD) tullakseen täällä muunnetuksi, niin että osoitenumerorekisteriin (AR) siirretään se osoitenumero, jonka kohdalla data-muistissa (DS) ohjausyksikön (CPU) määräämä mainitun muuttujaryhmän muuttuja on saavutettavissa, ja että operaatioparametrirekisterit (OPR) käsittävät muuttuja-lukurekisterin (VNR) niiden muuttujalukujen rekisteröintiä varten, joita valitsi jakytkimen (SD) muuttujalukuvalitsijan (VSD) kautta siirretään erääseen mainituista muuttujalukudekoodereista (VDEC) (kuvio 2).
5. Patenttivaatimuksen 3 mukainen järjestelmä, tunnettu siitä, että kussakin osoituselimessä (AD) olevat osoiteparametrirekisterit (APR) käsittävät sarakeosoiterekisterin (CAR), johon sarakeosoitenumero on rekisteröity ja määrättyjä hyppylukudekooderin (JDEC) kautta ulottuvilla olevia hyppyrekistereitä (JR), joihin on rekisteröity juoksevia lukuja, jolloin sarakeosoitenumeron avulla saavutetaan ohjesarakkeen alku, joka konsekutiivisten osoitenumerojen avulla on ohje-muistin ulottuvilla ja joka kuuluu kyseessä olevan toimintalohkon ohjausinformaatioon, ja jolloin kukin juoksevista luvuista ilmaisee määrätyn hyppyluvun määrittelemän, mainitussa ohjesarakkeessa olevan ohjeen sarakeosoitenumeron ja . 'Λ '· 21 60629 osoitenumeron eron, että operaatioparametrirekisterit (OPR) käsittävät hyppyluku-rekisterin (JNR) mainittujen hyppylukujen rekisteröintiä varten, jotka hyppyluvut kussakin osoituselimessä määrittelevät siihen kuuluvan hyppyrekisterin, ja jotka valitsijakytkimen hyppylukuvalitsijän (JSD) kautta liitetään erääseen mainituista hyppylukudekoodereista (JDEC) ja että valitsijakytkimeen kuuluva ja osoituselimien sarakerekisteriin (CAR) liitetty sarakevalitsija (CSD) on yhdistetty aritmeettiseen yksikköön (ARU) kuuluvaan ensimmäisen lisäyspiirin(ADD1) ensimmäiseen sisään-menoon, jonka piirin toiseen sisäänmenoon kaikkien osoituselimien hyppyrekisterit (JP.) ovat liitetyt ja jonka summaulostulo on liitetty osoitenumerorekisteriin (AR) (kuvio 3).
6. Jonkin patenttivaatimuksen 3~5 mukainen järjestelmä, tunnettu siitä, että mainitut ohjausyksiköstä (CPU) ohjatut, erillisillä osoitedekoode-reilla (ADEC) varustetut ohje- ja datamuistit (PS, DS) sekä mainitut osoitevalit-sijat (ASD) muodostavat järjestelmämuistin (SPS) ja järjestelmämuistin (SDS) muis-tikentistä, jotka ovat varustetut vähintäin yhdellä osoitenumerorekisteriin (AR) liitetyllä järjestelmäosoitedekooderilla (SADEC), jolloin kuhunkin muistikenttään varastoidaan yksi muuttujaryhmistä ja yksi ohjesarake, joista toimintalohkon ohjausinformaatio muodostuu.
7· Patenttivaatimusten 2 ja 6 mukainen järjestelmä, tunnettu siitä, että kaikkien osoituselimien mainitut olotilarekisterit ja osoitusparametrirekis-terit muodostuvat järjestelmäosoituselimen (SAD) muistikentistä (SF1, SF2, SF3), mainittu valitsijakytkin muodostuu lohkonumerodekooderista (BDEC) sekä mainitut hyppylukudekooderit ja muuttujalukudekooderit kaikissa osoituselimissä muodostuvat järjestelmähyppylukudekooderista (SJDEC) ja järjestelmämuuttujalukudekoo-derista (SVDEC), jotka mainituissa muistikentissä (SF1, SF2, SF3) saavuttavat osoitussanoja ja mainittuja hyppyrekisterien (JR) juoksevia numeroita tai mainittuja laskentarekisterien (CDR) laskentatietoja, jolloin kukin lohkonumeron kautta saavutettu osoitussana mainitun olotilan ja mainitun sarakeosoitenumeron lisäksi sisältää hyppyperus osoitenumeron (JBA), joka järjestelmähyppylukudekooderiin (SJDEC) liitetyssä muistikentässä (SF2) on kyseessä olevan toimintalohkon ohjesa-rakkeen hyppynumerolla "0" määritellyn juoksevan numeron ulottuvilla, ja laskenta-dataperusosoitenumero (CBA), joka järjestelmämuuttujalukudekooderiin (SVDEC) liitetyssä muistikentässä (SF3) saavuttaa kyseessäolevan toimintalohkon laskenta-tiedon sille muuttujaryhmälle, joka määräytyy muuttujaluvulla "0", edelleen että hyppyrekisteriin (JNR) rekisteröity hyppyluku ja mainittu hyppyperusosoitenumero
FI810/74A 1973-04-09 1974-03-18 Funktionsblockorienterat spc-system FI60629C (fi)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
SE7304982-A SE365093B (fi) 1973-04-09 1973-04-09
SE7304982 1973-04-09

Publications (2)

Publication Number Publication Date
FI60629B true FI60629B (fi) 1981-10-30
FI60629C FI60629C (fi) 1982-02-10

Family

ID=20317156

Family Applications (1)

Application Number Title Priority Date Filing Date
FI810/74A FI60629C (fi) 1973-04-09 1974-03-18 Funktionsblockorienterat spc-system

Country Status (18)

Country Link
JP (1) JPS5751315B2 (fi)
BE (1) BE813238A (fi)
CA (1) CA1005583A (fi)
CS (1) CS171660B2 (fi)
DD (1) DD111513A5 (fi)
DK (1) DK151439C (fi)
ES (1) ES425091A1 (fi)
FI (1) FI60629C (fi)
FR (1) FR2224806B1 (fi)
GB (1) GB1470328A (fi)
HU (1) HU170133B (fi)
IN (1) IN141379B (fi)
IT (1) IT1009736B (fi)
NL (1) NL7404826A (fi)
NO (1) NO741286L (fi)
PL (1) PL97263B1 (fi)
SE (1) SE365093B (fi)
YU (1) YU35700B (fi)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE403322B (sv) * 1977-02-28 1978-08-07 Ellemtel Utvecklings Ab Anordning i en styrdator for forkortning av exekveringstiden for instruktioner vid indirekt adressering av ett dataminne

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3767863A (en) * 1972-05-22 1973-10-23 Gte Automatic Electric Lab Inc Communication switching system with modular organization and bus

Also Published As

Publication number Publication date
BE813238A (fr) 1974-07-31
CA1005583A (en) 1977-02-15
CS171660B2 (fi) 1976-10-29
AU6764474A (en) 1975-10-09
JPS503506A (fi) 1975-01-14
SE365093B (fi) 1974-03-11
YU96874A (en) 1980-09-25
FI60629C (fi) 1982-02-10
IN141379B (fi) 1977-02-19
NO741286L (no) 1974-10-10
JPS5751315B2 (fi) 1982-11-01
FR2224806A1 (fi) 1974-10-31
PL97263B1 (pl) 1978-02-28
GB1470328A (en) 1977-04-14
NO135616B (fi) 1977-01-17
HU170133B (fi) 1977-04-28
NL7404826A (fi) 1974-10-11
FR2224806B1 (fi) 1977-10-21
ES425091A1 (es) 1976-05-16
DK151439B (da) 1987-11-30
DK151439C (da) 1988-07-18
YU35700B (en) 1981-04-30
DD111513A5 (fi) 1975-02-12
NO135616C (fi) 1977-04-27
IT1009736B (it) 1976-12-20

Similar Documents

Publication Publication Date Title
US3969701A (en) Function block oriented SPC system
US3503048A (en) Arrangement in computers for controlling a plant consisting of a plurality of cooperating means
CA1191273A (en) Memory module selection and reconfiguration apparatus in a data processing system
US4490786A (en) Vector processing unit
SE437321B (sv) Skyddskopplingsanordning i ett tidmultiplext telekommunikations-kopplingssystem
US6563734B2 (en) Non-volatile semiconductor memory device capable of executing erasable, writable and readable functions simultaneously
US4057850A (en) Processing link control device for a data processing system processing data by executing a main routine and a sub-routine
US3012726A (en) Electronic digital computing devices
FI60629B (fi) Funktionsblockorienterat spc-system
HU176777B (en) Device for reducing instruction execution time in computer of indirect addressed data memory
US3967248A (en) Arrangement for double-writing into a memory during data field relocation
US3251041A (en) Computer memory system
US3906163A (en) Peripheral control unit for a communication switching system
SE439615B (sv) Stellverk enligt sparplanprincipen
US3611304A (en) Address conversion method for use in scanning inputs to a process control computer
US6556566B1 (en) Time division switch with inserter and dropper using external memory and time division switching method
JPS62229454A (ja) デ−タ処理装置の機能構成を変更する方法および装置
SU772501A1 (ru) Управл ющий компьютер
Chardalias Microprocessor systems and some applications
JPS61154298A (ja) 時分割交換機
CN115470896A (zh) 半导体装置
DE2317772A1 (de) Unter verwendung eines gespeicherten programmes zentralgesteuerte funktionsbloecke enthaltende vermittlungsanlage
JP2005148899A (ja) Simd型プロセッサ
JPS63220695A (ja) 時分割回線交換機における半固定回線収容方式
CN117785119A (zh) 半导体装置