FI104768B - Förfarande för att minska störning och syntetisatorarrangemang - Google Patents
Förfarande för att minska störning och syntetisatorarrangemang Download PDFInfo
- Publication number
- FI104768B FI104768B FI980509A FI980509A FI104768B FI 104768 B FI104768 B FI 104768B FI 980509 A FI980509 A FI 980509A FI 980509 A FI980509 A FI 980509A FI 104768 B FI104768 B FI 104768B
- Authority
- FI
- Finland
- Prior art keywords
- signal
- pseudorandom
- synthesizer
- arrangement
- sum
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B15/00—Suppression or limitation of noise or interference
- H04B15/02—Reducing interference from electric apparatus by means located at or near the interfering apparatus
- H04B15/04—Reducing interference from electric apparatus by means located at or near the interfering apparatus the interference being caused by substantially sinusoidal oscillations, e.g. in a receiver or in a tape-recorder
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/02—Digital function generators
- G06F1/03—Digital function generators working, at least partly, by table look-up
- G06F1/0321—Waveform generators, i.e. devices for generating periodical functions of time, e.g. direct digital synthesizers
- G06F1/0328—Waveform generators, i.e. devices for generating periodical functions of time, e.g. direct digital synthesizers in which the phase increment is adjustable, e.g. by using an adder-accumulator
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2211/00—Indexing scheme relating to details of data-processing equipment not covered by groups G06F3/00 - G06F13/00
- G06F2211/902—Spectral purity improvement for digital function generators by adding a dither signal, e.g. noise
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B2215/00—Reducing interference at the transmission system level
- H04B2215/064—Reduction of clock or synthesizer reference frequency harmonics
- H04B2215/067—Reduction of clock or synthesizer reference frequency harmonics by modulation dispersion
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Noise Elimination (AREA)
- Surface Acoustic Wave Elements And Circuit Networks Thereof (AREA)
Claims (20)
1. Förfarande för minskning av störsignaler ur ett digitalt syntetisatorarrangemangs utgängssignal vars frekvens bestämmes med en tili arrangemanget kommande signal till vilken tillsättes en signal som söndrar 5 signalensperioditet, kännetecknatavatt en signal bildas, som innehäller information om fasen pä arrangemangets utgängssignal, en skenslumpsignal bildas, signalen som innehäller fasinformation summeras tili signalen som 10 används vid frekvensbestämningen och tili den bildade skenslumpsignalen för att bilda en summasignal, en del av signalen som innehäller utgängssignalens fasinformation kopplas tillbaka för att bilda följande summasignal.
2. Förfarande enligt patentkrav 1, kännetecknat avattpä 15 basen av summasignalen som innehäller skenslumpsignalen bestämmes fasen som används i utgängssignalen.
3. Förfarande enligt patentkrav 1, kännetecknat av att den söndrade delsummasignalen bildas genom att summera skenslumpsignalen tili signalen som används vid bestämningen av frekvensen, summasignalen bildas 20 genom att tillsätta tili den söndrade delsummasignalen signalen som innehäller fasinformation, och summasignalen används vid bildandet av signalen som • I 1 :.' innehäller fasinformation.
4. Förfarande enligt patentkrav 1, kännetecknat av att ! ; delsummasignalen bildas genom att summera signalen som innehäller fas- :***: 25 information och signalen som används vid frekvensbestämningen tili varandra, »M och den egentliga summasignalen bildas genom att summera tili delsumma-signalen skenslumpsignalen, och den egentliga summasignalen används vid bildandet av signalen som innehäller fasinformation.
5. Förfarande enligt patentkrav 1, kännetecknat av att sken-30 slumpsignalen tillsättes till den signal vid bildandet av vilken skenslumpsignalen • · · redan tidigare har använts.
:* 6. Förfarande enligt patentkrav 1, kä n n et e c k n at av att medel- : ] talet för skenslumpsignalen hälls ätminstone pä ett längt tidsperspektiv sä närä noll som möjligt. I · i ( 13 104768
7. Förfarande enligt patentkrav 1, k ä n n e t e c k n a t av att om medeltalet för skenslumpsignalen pä ett längt tidsperspektiv awiker mycket frän noli ändras värdet för det digitala signalordet som kommer tili systemet.
8. Förfarande enligt patentkrav 1, kännetecknat av att 5 signalen som innehäller fasinformation omvandlas tili en signal som innehäller amplitudinformation.
9. Förfarande enligt patentkrav 1, kännetecknat av att summeringen av skenslumpsignalen ökar eller minskar signalen som används vid bildandet av fasinformationen.
10 10. Förfarande enligt patentkrav 1, kännetecknat av att förfarandet används för bildande av ett störningsfritt spektrum, speciellt i DDS-eller NCO-system.
11. Syntetisatorarrangemang vilket används för minskning av störsignaler ur ett digitalt syntetisatorarrangemangs utgängssignal och som 15 omfattar ett mottagningsdon (10) som mottager en signal som bestämmer frekvensen för utgängssignalen, till vilken signal tillsättes en signal som söndrar signalens perioditet, kännetecknat av att arrangemanget omfattar ett don (40) som pä basen av den signal som det mottagit bildar en signal, som innehäller information om fasen som används pä utgängssignalen, 20 ett genereringsdon (60) som bildar en skenslumpsignal, ett summeringsdon (20) som bildar summasignalen genom att summera signalen som innehäller fasinformation tili signalen som används vid . · · -, frekvensbestämningen och tili skenslumpsignalen, och där “ en del av signalen som donet (40) bildat summeras tili följande ’Y'.m 25 summasignal.
12. Syntetisatorarrangemang enligt patentkrav 11, kännetec- • · · k n a t av att syntetisatorarrangemanget omfattar ett summeringsdon (30) som “ I I I '·' ' mottager skenslumpsignalen och som summerar skenslumpsignalen tili den signal som kommer frän summeringsdonet (20) tili vilken redan tidigare har • « 5 30 summerats skenslumpsignalen. ' Ml v
: 13. Syntetisatorarrangemang enligt patentkrav 11,känneteck- ” * . n a t av att syntetisatorarrangemanget omfattar ett summeringsorgan (30) som mottager den signal som donet (40) har tillbakakopplat, och vilken signal '·' summeringsdonet (30) summerar vidare till den signal som kommer frän donet ..!! 35 (20), tili vilken signal har tillsatts skenslumpsignalen. I • · I * « I · « « 104768 14
14. Syntetisatorarrangemang enligt patentkrav 11, kännetec k-n a t av att summeringsdonet (20) summerar den tillbakakopplade signalen och den signal som innehäller frekvensinformation, varvid den tidigare tillsatta skenslumpsignalen även päverkar fasinformationen för utgängssignaler som 5 bildas senare.
15. Syntetisatorarrangemang enligt patentkrav 11, känneteck-n a t av att donet (40) mottager en summasignal som innehäller skenslumpsignalen och bildar med summasignalen fasinformationen för arrangemangets utgängssignal.
16. Syntetisatorarrangemang enligt patentkrav 11, känneteck- n a t av att genereringsdonet (60) halier medeltalet för skenslumpsignalen ätminstone pä ett längt tidsperspektiv sä närä noli som möjligt.
17. Syntetisatorarrangemang enligt patentkrav 11, känneteck-n a t av att om medeltalet för skenslumpsignalen pä ett längt tidsperspektiv 15 avviker mycket frän noli ändrar mottagningsdonet (10) värdet för signalen som det mottagit.
18. Syntetisatorarrangemang enligt patentkrav 11, känneteck-n a t av att arrangemanget omfattar en omvandlare (50) som mottager frän donet (40) en signal som innehäller fasinformation och som omvandlar 20 fasinformationen till amplitudinformation.
19. Syntetisatorarrangemang enligt patentkrav 11, känneteck- . : , n a t av att summeringsdonet (20) ökar eller minskar värdet för signalen som innehäller fasinformation genom att till signalen som innehäller fasinformation « « ._ tillsätta skenslumpsignalen.
20. Syntetisatorarrangemang enligt patentkrav 11, känneteck- 9 · n a t av att arrangemanget används t.ex. i DDS- eller NCO-system. • * · • · · • · ··· • · * • · · • · · • · · • · * ··· • · · • ♦ · • « a • I « a a it· < a a a a a I · a « ft a a
Priority Applications (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI980509A FI104768B (sv) | 1998-03-05 | 1998-03-05 | Förfarande för att minska störning och syntetisatorarrangemang |
PCT/FI1999/000169 WO1999045666A2 (en) | 1998-03-05 | 1999-03-04 | Method for reducing interference, and synthesizer arrangement |
EP99906294A EP0980604A2 (en) | 1998-03-05 | 1999-03-04 | Method for reducing interference, and synthesizer arrangement |
JP54429399A JP2001523432A (ja) | 1998-03-05 | 1999-03-04 | 干渉を低減するための方法及びシンセサイザー装置 |
AU26281/99A AU2628199A (en) | 1998-03-05 | 1999-03-04 | Method for reducing interference, and synthesizer arrangement |
CN99800215.1A CN1256826A (zh) | 1998-03-05 | 1999-03-04 | 减少干扰的方法,以及合成器装置 |
NO995391A NO995391L (no) | 1998-03-05 | 1999-11-04 | Fremgangsmåte for reduksjon av interferens, samt syntetisatoranordning |
US09/434,183 US6240127B1 (en) | 1998-03-05 | 1999-11-04 | Method for reducing interference, and synthesizer arrangement |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI980509 | 1998-03-05 | ||
FI980509A FI104768B (sv) | 1998-03-05 | 1998-03-05 | Förfarande för att minska störning och syntetisatorarrangemang |
Publications (3)
Publication Number | Publication Date |
---|---|
FI980509A0 FI980509A0 (fi) | 1998-03-05 |
FI980509A FI980509A (sv) | 1999-09-06 |
FI104768B true FI104768B (sv) | 2000-03-31 |
Family
ID=8551155
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FI980509A FI104768B (sv) | 1998-03-05 | 1998-03-05 | Förfarande för att minska störning och syntetisatorarrangemang |
Country Status (8)
Country | Link |
---|---|
US (1) | US6240127B1 (sv) |
EP (1) | EP0980604A2 (sv) |
JP (1) | JP2001523432A (sv) |
CN (1) | CN1256826A (sv) |
AU (1) | AU2628199A (sv) |
FI (1) | FI104768B (sv) |
NO (1) | NO995391L (sv) |
WO (1) | WO1999045666A2 (sv) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6952138B2 (en) * | 2001-09-12 | 2005-10-04 | Telefonaktiebolaget Lm Ericsson (Publ) | Generation of a phase locked loop output signal having reduced spurious spectral components |
EP1351397A3 (en) * | 2001-11-27 | 2005-03-02 | Texas Instruments Incorporated | All-digital frequency synthesis with capacitive re-introduction of dithered tuning information |
US7046098B2 (en) | 2001-11-27 | 2006-05-16 | Texas Instruments Incorporated | All-digital frequency synthesis with capacitive re-introduction of dithered tuning information |
US7421043B2 (en) * | 2002-11-27 | 2008-09-02 | Lsi Corporation | Method and/or apparatus for stabilizing the frequency of digitally synthesized waveforms |
US7929929B2 (en) * | 2007-09-25 | 2011-04-19 | Motorola Solutions, Inc. | Method and apparatus for spur reduction in a frequency synthesizer |
KR101870249B1 (ko) * | 2012-01-25 | 2018-06-22 | 삼성전자주식회사 | 디더 제어 회로와 이를 포함하는 장치들 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4901265A (en) * | 1987-12-14 | 1990-02-13 | Qualcomm, Inc. | Pseudorandom dither for frequency synthesis noise |
US5235613A (en) * | 1992-03-02 | 1993-08-10 | The Boeing Company | Frequency hopping method and apparatus |
US5426392A (en) * | 1993-08-27 | 1995-06-20 | Qualcomm Incorporated | Spread clock source for reducing electromagnetic interference generated by digital circuits |
US5539769A (en) | 1994-03-28 | 1996-07-23 | University Of Southern California | Adaptive fuzzy frequency hopping system |
US5521534A (en) * | 1995-06-21 | 1996-05-28 | Dsc Communications Corporation | Numerically controlled oscillator for generating a digitally represented sine wave output signal |
RU2082279C1 (ru) | 1996-10-09 | 1997-06-20 | Акционерное общество Инженерный центр "Геосеть-Сибирь" | Система определения местонахождения подвижных объектов |
US5793318A (en) | 1997-02-05 | 1998-08-11 | Hewlett-Packard Company | System for preventing of crosstalk between a raw digital output signal and an analog input signal in an analog-to-digital converter |
-
1998
- 1998-03-05 FI FI980509A patent/FI104768B/sv active
-
1999
- 1999-03-04 EP EP99906294A patent/EP0980604A2/en not_active Withdrawn
- 1999-03-04 CN CN99800215.1A patent/CN1256826A/zh active Pending
- 1999-03-04 AU AU26281/99A patent/AU2628199A/en not_active Abandoned
- 1999-03-04 WO PCT/FI1999/000169 patent/WO1999045666A2/en not_active Application Discontinuation
- 1999-03-04 JP JP54429399A patent/JP2001523432A/ja active Pending
- 1999-11-04 US US09/434,183 patent/US6240127B1/en not_active Expired - Fee Related
- 1999-11-04 NO NO995391A patent/NO995391L/no unknown
Also Published As
Publication number | Publication date |
---|---|
EP0980604A2 (en) | 2000-02-23 |
FI980509A0 (fi) | 1998-03-05 |
WO1999045666A3 (en) | 1999-10-21 |
US6240127B1 (en) | 2001-05-29 |
AU2628199A (en) | 1999-09-20 |
NO995391D0 (no) | 1999-11-04 |
WO1999045666A2 (en) | 1999-09-10 |
FI980509A (sv) | 1999-09-06 |
CN1256826A (zh) | 2000-06-14 |
NO995391L (no) | 1999-11-04 |
JP2001523432A (ja) | 2001-11-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
AU746122B2 (en) | Sigma delta modulator-controlled phase-locked-loop circuit and associated method | |
US7276978B2 (en) | Phase locked loop comprising a sigma-delta modulator | |
US7283002B2 (en) | Phase locked loop with a modulator | |
US20020140512A1 (en) | Polyphase noise-shaping fractional-N frequency synthesizer | |
US5898325A (en) | Dual tunable direct digital synthesizer with a frequency programmable clock and method of tuning | |
US6392493B1 (en) | Fractional-N frequency synthesizer | |
US5673212A (en) | Method and apparatus for numerically controlled oscillator with partitioned phase accumulator | |
US20080273574A1 (en) | Spread spectrum clock signal generation system and method | |
EP0322139B1 (en) | Frequency or phase modulation | |
FI104768B (sv) | Förfarande för att minska störning och syntetisatorarrangemang | |
US4543542A (en) | Phase locked loop frequency and phase modulators | |
US7502435B2 (en) | Two-point modulator arrangement and use thereof in a transmission arrangement and in a reception arrangement | |
US6810027B1 (en) | Multi-carrier transmitting apparatus and method | |
US5986483A (en) | Direct digital frequency systhesizer | |
KR100973725B1 (ko) | Dds를 이용한 클럭 발생 장치 | |
EP0493057B1 (en) | Increased frequency resolution in a synthesizer | |
EP0501991A1 (en) | Frequency synthesizer | |
FI96081C (sv) | Förfarande och anordning för åstadkommande av en PAM-modulerad signal | |
Meyers et al. | Synthesiser review for pan-European digital cellular radio | |
US6233296B1 (en) | Circuit for generating a signal with adjustable frequency | |
US5686869A (en) | Pulse-width modulating device | |
KR0126413B1 (ko) | 무선통신기기의 디지탈 주파수 합성기의 잡음제거장치 | |
Alexovich et al. | Frequency Synthesizer Transient Effects in FH-FSK | |
KR950016030A (ko) | 주파수 신서사이저 | |
KR100258092B1 (ko) | 전송 장치에서의 전자파 발생을 억제하는 시스템 클럭 발생방법및 시스템 클럭 발생 회로 |