ES2695175T3 - Aparato de transmisión, método y mecanismo de conexión - Google Patents

Aparato de transmisión, método y mecanismo de conexión Download PDF

Info

Publication number
ES2695175T3
ES2695175T3 ES13879210T ES13879210T ES2695175T3 ES 2695175 T3 ES2695175 T3 ES 2695175T3 ES 13879210 T ES13879210 T ES 13879210T ES 13879210 T ES13879210 T ES 13879210T ES 2695175 T3 ES2695175 T3 ES 2695175T3
Authority
ES
Spain
Prior art keywords
mii
ethernet
interface
time
interfaces
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES13879210T
Other languages
English (en)
Inventor
Qiwen Zhong
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Application granted granted Critical
Publication of ES2695175T3 publication Critical patent/ES2695175T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/403Bus networks with centralised control, e.g. polling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • H04J3/1694Allocation of channels in TDM/TDMA networks, e.g. distributed multiplexers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/15Interconnection of switching modules
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/35Switches specially adapted for specific applications
    • H04L49/351Switches specially adapted for specific applications for local area network [LAN], e.g. Ethernet switches
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/06Time-space-time switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13389LAN, internet

Abstract

Un aparato de transmisión, que comprende: - N puertos de Control de Acceso al Soporte MAC de Ethernet (RS101-1, ..., RS101-N), en donde cada puerto MAC de Ethernet corresponde a una primera interfaz de tipo Interfaz Independiente del Soporte MII, - K interfaces de capa física de Ethernet (103-1, ..., 103-K), en donde cada interfaz de capa física de Ethernet corresponde a una segunda interfaz MII, en donde tanto N como K son números enteros positivos, N>1 y K>1; y - un dispositivo de conexión (102), en donde el aparato de transmisión está caracterizado por cuanto que tiene un conjunto de Características A, o un conjunto de Características B, estando el conjunto de Características A definido como constituido por - el dispositivo de conexión (102), que está configurado para controlar un bus de interconexión por división de tiempo (1101) en el dispositivo de conexión para poner en práctica una conexión entre un intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda interfaz MII, - los N puertos MAC de Ethernet (RS101-1, ..., RS101-N) que están adaptados para conectarse, por separado, al bus de interconexión por división de tiempo en el dispositivo de conexión, utilizando las correspondientes primeras interfaces MII, y - las K interfaces de capa física de Ethernet (103-1, ..., 103-K) que están adaptadas para conectarse, por separado, al bus de interconexión por división de tiempo en el dispositivo de conexión, utilizando las correspondientes segundas interfaces MII; estando el conjunto de Características B definido como constituido por - el dispositivo de conexión (102) que está configurado para controlar una matriz de conmutación por división de tiempo y división de espacio (1201) en el dispositivo de conexión, para poner en práctica una conexión entre un intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda interfaz MII, - los N puertos MAC de Ethernet (RS101-1, ..., RS101-N) que están adaptados para conectarse, por separado, a la matriz de conmutación por división de tiempo y división de espacio en el dispositivo de conexión, utilizando las correspondientes primeras interfaces MII, y - las K interfaces de capa física de Ethernet (103-1, ..., 103-K) que están adaptadas para conectarse, por separado, a la matriz de conmutación por división de tiempo y división de espacio en el dispositivo de conexión utilizando las correspondientes segundas interfaces MII; y por cuanto que las primeras interfaces MII que corresponden a cualesquiera dos puertos MAC de Ethernet diferentes son distintas; en donde las segundas interfaces MII que corresponden a cualquiera de las dos interfaces de capa física Ethernet diferentes son distintas entre sí.

Description

DESCRIPCION
Aparato de transmision, metodo y mecanismo de conexion
CAMPO TECNICO
Las formas de realizacion de la presente invencion se refieren al campo de tecnologfas de comunicaciones y mas concretamente, se refieren a un aparato de transmision, un dispositivo de conexion y un metodo.
ANTECEDENTES
En la tecnologfa de Ethernet, una capa de MAC (Medium Access Control, Control de Acceso al Soporte) esta situada en una capa de enlace de datos; y subcapas tales como PCS (Physical Coding Sublayer, subcapa de codificacion ffsica), FEC (Forward Error Correction, correccion de errores hacia adelante), PMA (Physical Medium Attachment, conexion al medio ffsico) y PMD (Physical Medium Dependent, dependiente del medio ffsico) estan situadas en una capa ffsica. La interconexion entre la capa de enlace de datos y la capa ffsica se realiza mediante una interfaz electrica MII (Media Independent Interface, interfaz independiente del soporte). Una direccion MAC identifica un puerto Ethernet y un puerto MAC esta conectado a una interfaz de capa ffsica utilizando una interfaz MII correspondiente.
Para satisfacer una demanda creciente en una velocidad de trafico de datos de red, una tasa de un puerto MAC aumenta continuamente. La tasa de puerto MAC se incrementa en diez veces. A modo de ejemplo, la tasa de un puerto MAC (la tasa de un puerto MAC esta determinada por el ancho de banda de una interfaz de capa ffsica) evoluciona continuamente desde 10 Mbps a 100 Mbps, 1 Gbps, 10 Gbps y 100 Gbps y desde 40 Gbps a 400 Gbps. Un puerto MAC esta conectado solamente a una interfaz de capa ffsica, y la tasa de un puerto MAC generalmente suele aumentar diez veces, pero el ancho de banda requerido en la aplicacion real no necesariamente aumenta diez veces; por lo tanto, un aparato de transmision en la tecnica anterior tiene limitaciones relativamente grandes. A modo de ejemplo, el soporte eficiente para un puerto MAC de Ethernet, con una tasa de 50 Gbps, 60 Gbps, 150 Gbps, etc., es insuficiente, lo que provoca una baja utilizacion del ancho de banda de la interfaz cuando existe una diferencia relativamente grande entre el ancho de banda requerido en la aplicacion real y el ancho de banda de una interfaz de capa ffsica. A modo de ejemplo, si se utiliza un modulo de interfaz ffsica de 100 GE para soportar un puerto MAC con una tasa de 50 Gbp, se desperdicia el 50 % de la capacidad del modulo de interfaz ffsica de 100 GE.
La publicacion de Patten Electronics Co.ET AL: "Conmutador matricial con STM-1/OC-3 y Modelo 6511 de Ethernet de Gigabit", 10 de mayo de 2012, XP 055242245, da a conocer el cambio de canal desde cualquier entrada a cualquier salida y coloca un canal desde cualquier tarjeta, en cualquier puerto, es decir, para agregar trafico desde cada tarjeta del sistema en puertos de Ethernet de enlace ascendente con doble conmutacion.
El documento EP2378742A describe que un dispositivo para el circuito integrado de MAC Ethernet se comunica con una pluralidad de circuitos integrados de PHY por intermedio de un bus de multiples direcciones, en donde los diferentes puertos de PHY, para diferentes circuitos integrados de PHY, se distinguen por la utilizacion de diferentes direcciones en el bus de direcciones del bus de multiples direcciones.
El documento US 2009/109966A da a conocer la division de un peffodo de tiempo para la recepcion y envfo de una trama de Ethernet con una longitud constante por un puerto Ethernet, en intervalos temporales de entrada e intervalos temporales de salida, y realiza la conmutacion de los datos recibidos en cada intervalo temporal de entrada, a los intervalos temporales de salida correspondientes al intervalo temporal de entrada.
SUMARIO DE LA INVENCION
Las formas de realizacion de la presente invencion dan a conocer un aparato de transmision, un dispositivo de conexion y un metodo, tal como se define en las reivindicaciones independientes actuales, de modo que se pueden soportar, de forma simultanea, multiples puertos MAC de Ethernet, se da a conocer un puerto MAC de Ethernet con ancho de banda ajustable, con el fin de para aumentar la flexibilidad de los aparatos de transmision.
De conformidad con un primer aspecto de la idea inventiva, se da a conocer un aparato de transmision, en donde el aparato incluye N puertos de Control de Acceso al Soporte MAC de Ethernet, en donde cada puerto MAC de Ethernet corresponde a una primera interfaz MII, K interfaces de capa ffsica de Ethernet, en donde cada interfaz de capa ffsica de Ethernet corresponde a una segunda interfaz MII, y un dispositivo de conexion, en donde tanto N como K son numeros enteros positivos; en el que el dispositivo de conexion esta configurado para controlar un bus de interconexion por division de tiempo en el dispositivo de conexion, o una matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, con el fin de poner en practica una conexion entre un intervalo temporal de la primera interfaz MII y un intervalo temporal de una segunda interfaz MII, en donde los puertos N puertos MAC de Ethernet estan conectados, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion mediante el uso de las correspondientes primeras interfaces MII, y las K interfaces de capa ffsica de Ethernet estan conectadas, por separado, al bus de interconexion por division de tiempo, en el dispositivo de conexion, utilizando las correspondientes segundas interfaces MII; o bien, los N puertos MAC de Ethernet estan conectados, por separado, a la matriz de conmutacion por division de tiempo y division de espacio, en el dispositivo de conexion, mediante el uso de las correspondientes primeras interfaces MII, y las K interfaces de capa ffsica de Ethernet estan conectadas, por separado, a la matriz de conmutacion por division de tiempo y division de espacio, en el dispositivo de conexion, utilizando las correspondientes segundas interfaces MII.
Con referencia al primer aspecto, en una primera manera de puesta en practica posible, el dispositivo de conexion esta configurado, ademas, para configurar y controlar la division del intervalo temporal, y para asignar algunos, o todos los intervalos temporales, de P intervalos temporales, obtenidos mediante division para algunos o la totalidad de los puertos, de los N puertos MAC de Ethernet, en donde P es un numero entero positivo.
Con referencia a la primera manera de puesta en practica posible del primer aspecto, en una segunda manera de puesta en practica posible, una interfaz de las K interfaces de capa ffsica de Ethernet tiene J canales virtuales, o interfaces multiples de las K interfaces de capa ffsica de Ethernet tienen J canales virtuales en total; y el dispositivo de conexion esta configurado, ademas, para asignar algunos, o todos, los intervalos temporales de los P intervalos temporales a los J canales virtuales, en donde cada canal virtual se utiliza para proporcionar ancho de banda utilizando la segunda interfaz MII, y J es un numero entero positivo.
Con referencia a la primera manera de puesta en practica posible, o la segunda manera de puesta en practica posible del primer aspecto, en una tercera manera de puesta en practica posible, el dispositivo de conexion esta configurado, ademas, para marcar algunos o todos los intervalos temporales de los P intervalos temporales.
Con referencia a cualquier manera de entre la primera manera de puesta en practica posible a la tercera manera de puesta en practica posible del primer aspecto, en una cuarta manera de puesta en practica posible, el dispositivo de conexion esta configurado, ademas, para extender un ancho de bit, o aumentar una tasa de reloj para cualquier Puerto MAC de los N puertos MAC de Ethernet, de modo que se admita una capacidad de puerto MAC con capacidades de transmision de multiples interfaces ffsicas.
Con referencia al primer aspecto o cualquier manera de entre la primera manera de puesta en practica posible a la cuarta manera de puesta en practica posible del primer aspecto, en una quinta manera de puesta en practica posible, el dispositivo de conexion esta configurado, ademas, para poner en practica la transmision de datos entre N1 puertos MAC de Ethernet y K1 interfaces de capa ffsica de Ethernet utilizando la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII, en donde los N puertos MAC de Ethernet incluyen los N1 puertos MAC de Ethernet, en donde N1 es un numero entero positivo y N1 < N; y las K interfaces de capa ffsica de Ethernet incluyen las K1 interfaces de capa ffsica de Ethernet, en donde K1 es un numero entero positivo y K1 < K.
Con referencia a la quinta manera de puesta en practica posible del primer aspecto, en una sexta manera de puesta en practica posible, el dispositivo de conexion esta configurado, ademas, para poner en practica la transmision de datos de enlace ascendente en una direccion procedente de las K1 interfaces de capa ffsica de Ethernet a los N1 puertos MAC de Ethernet utilizando la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII; o bien, el dispositivo de conexion esta configurado, ademas, para poner en practica la transmision de datos de enlace descendente en una direccion desde los N1 puertos MAC de Ethernet a las K1 interfaces de capa ffsica de Ethernet mediante el uso de la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII.
Con referencia a la sexta manera de puesta en practica posible del primer aspecto, en una septima manera de puesta en practica posible, el dispositivo de conexion esta configurado, ademas, para controlar el bus de interconexion por division de tiempo, o la matriz de conmutacion por division de tiempo y division de espacio para que converjan los datos de enlace descendente transmitidos en los intervalos temporales de las primeras interfaces MII, de modo que los datos de enlace descendente convergentes se transmitan en el intervalo temporal de la segunda interfaz MII utilizando la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII, y los datos de enlace descendente convergentes transmitidos en el intervalo temporal de la segunda interfaz MII se envfan a las K1 interfaces de capa ffsica de Ethernet; y las K1 interfaces de capa ffsica de Ethernet estan configuradas para codificar los datos de enlace descendente convergentes, y para transmitir los datos de enlace descendente codificados a un canal ffsico de transmision .
Con referencia a la sexta manera de puesta en practica posible del primer aspecto, en una octava manera de puesta en practica posible, las K1 interfaces de capa ffsica de Ethernet estan configuradas para recibir datos de enlace ascendente codificados desde un canal ffsico de transmision , para decodificar los datos de enlace ascendente codificados y enviar datos de enlace ascendente decodificados al dispositivo de conexion; y el dispositivo de conexion esta configurado, ademas, para controlar el bus de interconexion por division de tiempo, o la matriz de conmutacion por division de tiempo y division de espacio, de modo que los datos de enlace ascendente decodificados se transmitan en un intervalo temporal correspondiente de la segunda interfaz MII, transmitiendose los datos de enlace ascendente decodificados en el intervalo temporal de la primera interfaz MII mediante el uso de la conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII, y los datos de enlace ascendente decodificados que se transmiten en el intervalo temporal de la primera interfaz MII se envfan a los N1 puertos MAC de Ethernet.
Con referencia al primer aspecto o cualquier manera de entre la primera manera de puesta en practica posible a la octava manera de puesta en practica posible del primer aspecto, en una novena manera de puesta en practica posible, el dispositivo de conexion esta configurado, ademas, para inhabilitar algunas, o la totalidad, de interfaces de capa ffsica de Ethernet, de las K interfaces de capa ffsica de Ethernet.
De conformidad con el segundo aspecto de la idea inventiva, se da a conocer un metodo de transmision de datos, en donde el metodo incluye: la realizacion, por un dispositivo de conexion, de una transmision de datos entre N1 puertos MAC de Ethernet, de los N puertos MAC de Ethernet, y K1 interfaces de capa ffsica de Ethernet de K interfaces de capa ffsica de Ethernet utilizando una conexion entre un intervalo temporal de una primera interfaz MII y un intervalo temporal de una segunda interfaz MII, en donde la conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII, se pone en practica por el dispositivo de conexion mediante el control de un bus de interconexion por division de tiempo, en el dispositivo de conexion, o una matriz de conmutacion por division de tiempo y division de espacio, en el dispositivo de conexion, siendo N y N1 numeros enteros positivos y N1 < N, y tanto K como K1 son numeros enteros positivos y K1 < K; y los N puertos MAC de Ethernet estan conectados, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion mediante el uso de las correspondientes primeras interfaces MII, y las K interfaces de capa ffsica de Ethernet estan conectadas, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion utilizando las correspondientes segundas interfaces MII; o bien, los N puertos MAC de Ethernet estan conectados, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, mediante el uso de las correspondientes primeras interfaces MII, y las K interfaces de capa ffsica de Ethernet estan conectadas, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, utilizando las correspondientes segundas interfaces MII.
Con referencia al segundo aspecto, en una primera manera de puesta en practica posible, la realizacion, por un dispositivo de conexion, de la transmision de datos entre N1 puertos MAC de Ethernet de los N puertos MAC de Ethernet, y K1 interfaces de capa ffsica de Ethernet de las K interfaces de capa ffsica de Ethernet, mediante el uso de una conexion entre un intervalo temporal de una primera interfaz MII y un intervalo temporal de una segunda interfaz MII se puede realizar, concretamente: poniendo en practica, por el dispositivo de conexion, la transmision de datos de enlace ascendente en una direccion desde las K1 interfaces de capa ffsica de Ethernet a los N1 puertos MAC de Ethernet, utilizando la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII; o poniendo en practica, por el dispositivo de conexion, la transmision de datos de enlace descendente en una direccion desde los N1 puertos MAC de Ethernet a las K1 interfaces de capa ffsica de Ethernet utilizando la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII.
Con referencia al segundo aspecto, o la primera manera de puesta en practica posible del segundo aspecto, en una segunda manera de puesta en practica posible, el metodo se puede poner en practica, concretamente, como: transmitiendo datos de enlace ascendente y/o datos de enlace descendente en algunos, o todos, los intervalos temporales de P intervalos temporales, obtenidos mediante division, e donde P es un entero positivo.
Con referencia a la segunda manera de puesta en practica posible del segundo aspecto, en una tercera manera de puesta en practica posible, el metodo se puede poner en practica, concretamente: realizando el control, mediante el dispositivo de conexion, del bus de interconexion por division de tiempo, o la matriz de conmutacion por division de tiempo y division de espacio para hacer converger los datos de enlace descendente transmitidos en los intervalos temporales de las primeras interfaces MII, de modo que los datos de enlace descendente convergentes se transmitan en el intervalo temporal de la segunda interfaz MII utilizando la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII, y los datos de enlace descendente convergentes, transmitidos en el intervalo temporal de la segunda interfaz MII, se envfan a las K1 interfaces de capa ffsica de Ethernet; y la codificacion, por K1 interfaces de capa ffsica de Ethernet, de los datos de enlace descendente convergentes, y la transmision de datos de enlace descendente codificados a un canal ffsico de transmision .
Con referencia a la tercera manera de puesta en practica posible del segundo aspecto, en una cuarta manera de puesta en practica posible, el hecho de que los datos de enlace descendente convergentes, que se transmiten en el intervalo temporal de la segunda interfaz MII, se envfan a las K1 interfaces de capa ffsica de Ethernet, se puede poner en practica, espedficamente: realizando mapeado de los datos de enlace descendente convergentes a J canales virtuales que son de las K1 capas ffsicas de Ethernet y que corresponden al intervalo temporal, en donde J es un numero entero positivo.
Con referencia a la segunda manera de puesta en practica posible del segundo aspecto, en una quinta manera de puesta en practica posible, el metodo incluye: la recepcion, por las K1 interfaces de capa ffsica de Ethernet, de datos de enlace ascendente codificados desde un canal ffsico de transmision , la decodificacion de datos de enlace ascendente codificados, y la transmision y envfo de datos de enlace ascendente decodificados al dispositivo de conexion; y el control, mediante el dispositivo de conexion, del bus de interconexion por division de tiempo, o la matriz de conmutacion por division de tiempo y division de espacio, de modo que los datos de enlace ascendente decodificados se transmitan en un intervalo temporal correspondiente de la segunda interfaz MII, se transmitan los datos de enlace ascendente decodificados en el intervalo temporal de la primera interfaz MII utilizando la conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII, y los datos de enlace ascendente decodificados, transmitidos en el intervalo temporal de la primera interfaz MII, se envfan a los N1 puertos MAC de Ethernet.
Con referencia a la quinta manera de puesta en practica posible del segundo aspecto, en una sexta manera de puesta en practica posible, el hecho de que se transmitan los datos de enlace ascendente decodificados en un intervalo temporal correspondiente de la segunda interfaz MII se puede poner en practica, concretamente, de modo que los datos de enlace ascendente decodificados que se transmiten a traves de J canales virtuales de las K1 capas ffsicas de Ethernet son transmitidos en el correspondiente intervalo temporal de la segunda interfaz MII.
De conformidad con un tercer aspecto de la idea inventiva, se da a conocer un dispositivo de conexion, en donde el dispositivo de conexion incluye: un modulo de control y un bus de interconexion por division de tiempo, en donde el modulo de control esta configurado para controlar el bus de interconexion por division de tiempo para poner en practica una conexion entre el intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda interfaz MII, en donde la conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII, se realiza por el dispositivo de conexion mediante el control del bus de interconexion por division de tiempo en el dispositivo de conexion; y los N puertos MAC de Ethernet estan conectados, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion mediante el uso de las correspondientes primeras interfaces MII, y las K interfaces de capa ffsica de Ethernet estan conectadas, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion utilizando las correspondientes segundas interfaces MII.
De conformidad con un cuarto aspecto de la idea inventiva, se da a conocer otro dispositivo de conexion, en donde el dispositivo de conexion incluye: un modulo de control y una matriz de conmutacion por division de tiempo y division de espacio , en donde el modulo de control esta configurado para controlar la matriz de conmutacion por division de tiempo y division de espacio para poner en practica una conexion entre un intervalo temporal de la primera interfaz MII y un intervalo temporal de la segunda interfaz MII, en donde la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII se realiza por el dispositivo de conexion mediante el control de la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion; y los N puertos MAC de Ethernet estan conectados, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion mediante el uso de las correspondientes primeras interfaces MII, y las K interfaces de capa ffsica de Ethernet estan conectadas, por separado, a la matriz de conmutacion por division de tiempo y division de espacio, en el dispositivo de conexion, utilizando las correspondientes segundas interfaces MII.
De conformidad con un quinto aspecto de la idea inventiva, se da a conocer otro dispositivo de conexion, en donde el dispositivo de conexion incluye: un procesador, un controlador y un bus de interconexion por division de tiempo, en donde el procesador esta configurado para controlar el controlador para que realice el control del bus de interconexion por division de tiempo para la realizacion de una conexion entre un intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda interfaz MII, en donde la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII se realiza por el dispositivo de conexion mediante el control del bus de interconexion por division de tiempo en el dispositivo de conexion; y los N puertos MAC de Ethernet estan conectados, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion mediante el uso de las correspondientes primeras interfaces MII, y las K interfaces de capa ffsica de Ethernet estan conectadas, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion utilizando las correspondientes segundas interfaces MII.
De conformidad con un sexto aspecto de la idea inventiva, se da a conocer otro dispositivo de conexion, en donde el dispositivo de conexion incluye: un procesador, un controlador y un bus de interconexion por division de tiempo, en donde el procesador esta configurado para controlar que el controlador realice el control de la matriz de conmutacion por division de tiempo y division de espacio para poner en practica una conexion entre un intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda interfaz MII, en donde la conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII, se realiza por el dispositivo de conexion mediante el control de la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion; y los N puertos MAC de Ethernet estan conectados, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, utilizando las correspondientes primeras interfaces MII, y las K interfaces de capa ffsica de Ethernet estan conectadas, por separado, a la matriz de conmutacion por division de tiempo y por division de espacio en el dispositivo de conexion utilizando las correspondientes segundas interfaces MII.
Formas de realizacion de la presente invencion dan a conocer un aparato de transmision, que incluye: N Puertos de Control de Acceso al Soporte MAC de Ethernet, en donde cada puerto MAC de Ethernet corresponde a una primera interfaz MII, K interfaces de capa ffsica de Ethernet, en donde cada interfaz de capa ffsica de Ethernet corresponde a una segunda interfaz MII, y un dispositivo de conexion, en donde tanto N como K son numeros enteros positivos; en donde el dispositivo de conexion esta configurado para controlar un bus de interconexion por division de tiempo en el dispositivo de conexion, o una matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, para poner en practica una conexion entre un intervalo temporal de la primera interfaz MII y un intervalo temporal de la segunda Interfaz MII, en donde los N puertos MAC de Ethernet, y las K interfaces de aparato ffsica de Ethernet se conectan, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion utilizando las primeras interfaces MII, y las segundas interfaces MII; o bien, los N puertos MAC de Ethernet y las K interfaces de capa ffsica de Ethernet se conectan, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, utilizando las primeras interfaces MII y las segundas interfaces MII. Por lo tanto, al utilizar el dispositivo de conexion, el aparato puede soportar, de forma simultanea, multiples puertos MAC de Ethernet, y proporcionar un puerto MAC de Ethernet con ancho de banda ajustable, con el fin de aumentar la flexibilidad del aparato de transmision.
BREVE DESCRIPCION DE LOS DIBUJOS.
Con el fin de describir con mayor claridad las soluciones tecnicas en las formas de realizacion de la presente invencion, a continuacion, se introducen, de forma breve, los dibujos adjuntos requeridos para describir las formas de realizacion, o la tecnica anterior. Evidentemente, los dibujos adjuntos, en la siguiente descripcion, ilustran simplemente algunas formas de realizacion de la presente invencion, y un experto en la tecnica puede derivar todavfa otros dibujos, a partir de estos dibujos adjuntos, sin necesidad de esfuerzos creativos.
La Figura 1 es un diagrama de bloques esquematico de un aparato de transmision de conformidad con una forma de realizacion de la presente invencion;
La Figura 2 es un diagrama de bloques esquematico de un aparato de transmision de conformidad con otra forma de realizacion de la presente invencion;
La Figura 3A es un diagrama de bloques esquematico de un aparato de transmision de conformidad con otra forma de realizacion de la presente invencion;
La Figura 3B es un diagrama esquematico de una matriz de conmutacion por division de tiempo y division de espacio de conformidad con una forma de realizacion de la presente invencion;
La Figura 4 es un diagrama esquematico de la asignacion de intervalos temporales de conformidad con una forma de realizacion de la presente invencion;
La Figura 5A a la Figura 5D son diagramas esquematicos de la asignacion de intervalos temporales de conformidad con otra forma de realizacion de la presente invencion;
La Figura 6A a la Figura 6C son diagramas esquematicos de asignacion de intervalo temporal de conformidad con otra forma de realizacion de la presente invencion;
La Figura 7 es un diagrama esquematico de una correspondencia entre un intervalo temporal y un canal virtual de conformidad con una forma de realizacion de la presente invencion;
La Figura 8A a la Figura 8C son diagramas de bloques esquematicos de un aparato de transmision de conformidad con otra forma de realizacion de la presente invencion;
La Figura 9A a la Figura 9B son diagramas de flujo esquematicos de asignacion de intervalo temporal de conformidad con otra forma de realizacion de la presente invencion;
La Figura 10 es un diagrama de flujo de un metodo de transmision de datos de conformidad con una forma de realizacion de la presente invencion;
La Figura 11 es un diagrama estructural esquematico de un dispositivo de conexion de conformidad con una forma de realizacion de la presente invencion;
La Figura 12 es un diagrama estructural esquematico de un dispositivo de conexion de conformidad con otra forma de realizacion de la presente invencion;
La Figura 13 es un diagrama estructural esquematico de un dispositivo de conexion de conformidad con otra forma de realizacion de la presente invencion; y
La Figura 14 es un diagrama estructural esquematico de un dispositivo de conexion de conformidad con otra forma de realizacion de la presente invencion.
DESCRIPCION DE FORMAS DE REALIZACION
A continuacion, se describen de forma clara y completa, las soluciones tecnicas en las formas de realizacion de la presente invencion con referencia a los dibujos adjuntos en las formas de realizacion de la presente invencion. Evidentemente, las formas de realizacion descritas son una parte, pero no la totalidad, de las formas de realizacion de la presente invencion. Todas las demas formas de realizacion obtenidas por un experto en la tecnica, sobre la base de las formas de realizacion de la presente invencion, sin esfuerzos creativos, caeran dentro del alcance de proteccion de la presente invencion.
La Figura 1 es un diagrama de bloques esquematico de un aparato de transmision de conformidad con una forma de realizacion de la presente invencion. Un aparato de transmision 100 en la Figura 1 incluye N puertos MAC de Ethernet, K interfaces de capa ffsica de Ethernet y un dispositivo de conexion 102, en donde tanto N como K son numeros enteros positivos; los N puertos MAC de Ethernet son, por separado, una MAC/RS (Reconciliation Sublayer, subcapa de reconciliacion) 101-1, una MAC/RS 101-2,... y una MAC/RS 101-N; y las K interfaces de capa ffsica de Ethernet son, por separado, una interfaz de capa ffsica 103-1, una interfaz de capa ffsica 103-2,... y una interfaz de capa ffsica 103-K. Cada puerto MAC de Ethernet corresponde a una primera interfaz MII, y cada interfaz de capa ffsica de Ethernet corresponde a una segunda interfaz MII. Ha de entenderse que esta forma de realizacion de la presente invencion no establece una limitacion sobre una cantidad de los puertos MAC de Ethernet y una cantidad de las interfaces de capa ffsica de Ethernet, y puede haber una o mas. Ha de entenderse, ademas, que esta forma de realizacion de la presente invencion no establece una limitacion sobre el tamano del ancho de banda de una interfaz de capa ffsica de Ethernet, que puede ser 100 ME, 1 GE, 10 GE, 100 GE o 40 GE, etc.; y esta forma de realizacion de la presente invencion no establece una limitacion en el ancho de banda de cada puerto MAC. Conviene senalar que el ancho de banda de las interfaces de capa ffsica de Ethernet no es necesariamente el mismo, y las tasas de puerto de los puertos MAC tampoco son, necesariamente, las mismas.
Con el fin de facilitar la descripcion, en el ejemplo de la siguiente forma de realizacion, el ancho de banda de las interfaces de capa ffsica de Ethernet es 100 GE, que, sin embargo, no pretende limitar el alcance de la presente invencion.
El dispositivo de conexion 102 esta configurado para controlar un bus de interconexion por division de tiempo en el dispositivo de conexion, para realizar una conexion entre un intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda interfaz MII, en donde los N puertos MAC de Ethernet estan conectados, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion 102, utilizando las correspondientes primeras interfaces MII, y las K interfaces de capa ffsica de Ethernet estan conectadas, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion 102, utilizando las correspondientes segundas interfaces MII.
Como alternativa, el dispositivo de conexion 102 esta configurado para controlar una matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, para poner en practica una conexion entre un intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda interfaz MII, en donde los N puertos MAC de Ethernet se conectan, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion 102, mediante el uso de las correspondientes primeras interfaces MII, y las K interfaces de capa ffsica de Ethernet estan conectadas, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion 102, utilizando las correspondientes segundas interfaces MII.
En esta forma de realizacion de la presente invencion, una interfaz MII puede ser una interfaz logica o una interfaz electrica ffsica. La primera interfaz MII, y la segunda interfaz MII, en "una conexion entre un intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda interfaz MII", que se describe en esta forma de realizacion de la presente invencion, son conceptos generales, que pueden ser una conexion entre intervalos temporales de todas las primeras interfaces MII de las N primeras interfaces MII, y los intervalos temporales de algunas, o todas, las segundas interfaces MII de las K segundas interfaces MII, o pueden ser una conexion entre los intervalos temporales de algunas primeras interfaces MII de las N primeras interfaces MII, y los intervalos temporales de algunas, o todas, segundas interfaces MII de las K segundas interfaces MII. Esta forma de realizacion de la presente invencion no establece una limitacion a la misma.
Ha de observarse, ademas, que, en esta forma de realizacion de la presente invencion, una direccion de transmision de datos desde una interfaz de capa ffsica de Ethernet a un puerto MAC de Ethernet, se denomina una "direccion de enlace ascendente", y una direccion de transmision de datos desde un puerto MAC de Ethernet a una interfaz de capa ffsica de Ethernet, se denomina una "direccion de enlace descendente". El puerto MAC de Ethernet puede establecerse como un puerto de un conjunto formado por una capa MAC y una capa RS, y una tasa de puerto total, de los N puertos MAC de Ethernet, se determina por el ancho de banda total de las K interfaces de capa ffsica de Ethernet.
Preferentemente, cuando K = 1, el dispositivo de conexion 102 esta configurado para controlar el bus de interconexion por division de tiempo en el dispositivo de conexion, para poner en practica la conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII, es decir, el dispositivo de conexion pone en practica una conexion entre los N puertos MAC de Ethernet y una interfaz de capa ffsica de Ethernet mediante el uso del bus de interconexion por division de tiempo, dicho de otro modo, los N puertos MAC de Ethernet comparten la unica interfaz de capa ffsica de Ethernet. A modo de ejemplo, tal como se ilustra en la Figura 2, una conexion entre N puertos MAC de Ethernet y una interfaz de capa ffsica de Ethernet 203, con un ancho de banda de 100 GE, se pone en practica por un modulo de control 202, en un dispositivo de conexion 102, mediante el control de un bus de interconexion por division de tiempo, en donde los N puertos MAC de Ethernet son un MAC/RS 201-1, un MAC/RS 201-2, ..., y un MAC/RS 201-N. El bus de interconexion por division de tiempo (multiplexacion) proporciona, en un intervalo temporal determinado, y en un modo de intervalo temporal TDM (Time Division Multiplexing, Multiplexacion por Division de Tiempo), una conexion para la transmision de datos de enlace ascendente y enlace descendente entre un puerto MAC de Ethernet particular y la interfaz de capa ffsica de Ethernet 203. En cualquier intervalo temporal, solamente existe un puerto MAC de Ethernet que ocupa la interfaz de capa ffsica de Ethernet 203 utilizando el bus de interconexion por division de tiempo. Un reloj de trabajo y un ancho de bits, del bus de interconexion TDM, estan determinados por el ancho de banda de una interfaz de capa ffsica. A modo de ejemplo, un reloj de trabajo de un bus de interfaz 40 GE XLGMII (40 Gbps MII), es 625 MHz, y un ancho de bits del bus de interfaz es de 64 bits; y un reloj de trabajo de un bus de interfaz de 100 GE CGMII (100 Gbps MII) es 1562.5 MHz, y un ancho de bits del bus de interfaz es de 64 bits.
Se pueden reducir los residuos y puede aumentar la utilizacion de una capacidad de un modulo de interfaz ffsica utilizando la solucion anterior. A modo de ejemplo, un modulo de interfaz ffsica de 100 GE se puede utilizar para soportar dos puertos MAC con una tasa de 50 Gbp.
Preferentemente, cuando K>1, el dispositivo de conexion 102 esta configurado para controlar la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, para poner en practica la conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII, es decir, el dispositivo de conexion realiza una conexion entre los N puertos MAC de Ethernet y las K interfaces de capa ffsica de Ethernet mediante el uso de la matriz de conmutacion por division de tiempo y division de espacio, dicho de otro modo, los N puertos MAC de Ethernet comparten multiples interfaces de capa ffsica de Ethernet. A modo de ejemplo, tal como se ilustra en la Figura 3A, un modulo de control 302 en un dispositivo de conexion 102 pone en practica una interconexion entre N puertos MAC de Ethernet y cuatro interfaces de capa ffsica de Ethernet con un ancho de banda de 100 GE, mediante el control de una matriz de conmutacion por division de tiempo y division de espacio, en donde los N puertos MAC de Ethernet son un MAC/RS 201-1, un MAC/RS 201-2, ..., y un MAC/RS 201-N, y las cuatro interfaces de capa ffsica de Ethernet son una interfaz de capa ffsica 303 -1, una interfaz de capa ffsica 303-2, una interfaz de capa ffsica 303-3 y una interfaz de capa ffsica 303-4. De forma opcional, la matriz de conmutacion por division de tiempo y division de espacio puede ser una matriz de conmutacion TDM T-S-T, tal como se ilustra en la Figura 3B. Ademas, una direccion de enlace ascendente y una direccion de enlace descendente, pueden utilizar, de forma independiente, matrices de conmutacion por division de tiempo y division de espacio, o una direccion de enlace ascendente y una direccion de enlace descendente utilizan una misma matriz de conmutacion por division de tiempo y division de espacio.
Ha de entenderse que, en el ejemplo anterior, el ancho de banda de las interfaces de capa ffsica de Ethernet, una cantidad de interfaces de capa ffsica de Ethernet y una forma de poner en practica la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII son simplemente a modo de ejemplo, y no pretenden limitar el alcance de la presente invencion.
Esta forma de realizacion de la presente invencion da a conocer un aparato de transmision, que incluye: N puertos de Control de Acceso al Soporte MAC de Ethernet, en donde cada puerto MAC de Ethernet corresponde a una primera interfaz MII, K interfaces de capa ffsica de Ethernet, en donde cada interfaz de capa ffsica de Ethernet corresponde a una segunda interfaz MII, y un dispositivo de conexion, en donde tanto N como K son numeros enteros positivos; en donde el dispositivo de conexion esta configurado para controlar un bus de interconexion por division de tiempo en el dispositivo de conexion, o una matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, para poner en practica una conexion entre un intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda Interfaz MII, en donde los N puertos MAC de Ethernet y las K interfaces de capa ffsica de Ethernet se conectan, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion, utilizando las primeras interfaces MII y las segundas interfaces MII; o bien, los N puertos MAC de Ethernet y las K interfaces de capa ffsica de Ethernet se conectan, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, utilizando las primeras interfaces MII y las segundas interfaces MII. En consecuencia, al utilizar el dispositivo de conexion, el aparato puede soportar, simultaneamente, multiples puertos MAC de Ethernet y proporcionar un puerto MAC de Ethernet con ancho de banda ajustable, con el fin de aumentar la flexibilidad del aparato de transmision.
Como otra forma de realizacion de la presente invencion, funciones del dispositivo de conexion 102 del aparato pueden expandirse de forma adicional.
A modo de ejemplo, el dispositivo de conexion 102 puede estar configurado, ademas, para configurar y controlar la division del intervalo temporal que, concretamente, esta obteniendo P intervalos temporales por medio de division, y asignando algunos o todos los intervalos temporales, de los P intervalos temporales, a algunos, o todos, los puertos de los N puertos MAC de Ethernet, en donde P es un numero entero positivo. Un puerto MAC de Ethernet puede ocupar uno o mas intervalos temporales, o puede no ocupar ningun intervalo temporal. Los intervalos temporales en los P intervalos temporales, pueden ser iguales o desiguales, y esta forma de realizacion de la presente invencion no establece una limitacion a este respecto. De forma opcional, una direccion de enlace ascendente, o una direccion de enlace descendente, de cada intervalo temporal de una interfaz MII puede corresponder a uno o mas bloques de codigo (tal como un bloque de codigo 64/66b), es decir, una granularidad de ancho de banda correspondiente a cada intervalo temporal puede ser 5 G, 10 G, o similares. Ha de entenderse que la forma de realizacion de la presente invencion no establece una limitacion sobre una cantidad de intervalos temporales obtenidos por medio de la division, y tampoco establece una limitacion en una forma de un bloque de codigo que corresponde a un intervalo temporal.
De forma opcional, el dispositivo de conexion 102 puede estar configurado, espedficamente, para asignar un intervalo temporal de forma estatica, o puede asignar un intervalo temporal de manera dinamica, en donde la manera estatica indica que un intervalo temporal esta previamente asignado, y la manera dinamica indica que la asignacion de intervalo temporal se puede ajustar dinamicamente, a modo de ejemplo, se asigna un intervalo temporal de conformidad con una demanda de servicio o una caractenstica de un enlace de transmision.
A continuacion, se describe una forma de realizacion espedfica de la asignacion de intervalo temporal, en detalle, con referencia a un ejemplo ilustrado en la Figura 4.
Mas concretamente, en la Figura 4, en un ejemplo para descripcion, el ancho de banda de una interfaz ffsica es 100 GE, y un valor de P es 10, en donde un dispositivo de conexion 102 esta configurado para obtener 10 intervalos temporales iguales por intermedio de division, que son, por separado, un intervalo temporal 9, un intervalo temporal 8, ..., y un intervalo temporal 0, y los intervalos temporales se repiten de forma periodica. Ademas, el dispositivo de conexion 102 esta configurado para proporcionar los intervalos temporales, por separado, a uno o mas puertos MAC de Ethernet, en donde el ancho de banda de cada puerto MAC de Ethernet no supera el ancho de banda de la interfaz ffsica. A modo de ejemplo, el dispositivo de conexion 102 puede estar configurado para asignar el intervalo temporal 0 a un puerto MAC de Ethernet, en donde el ancho de banda del puerto MAC de Ethernet es 10 G; puede configurarse para asignar el intervalo temporal 8 a un puerto MAC de Ethernet, en donde el ancho de banda del puerto MAC de Ethernet es 10 G; puede estar configurado para asignar el intervalo temporal 1, y el intervalo temporal 0, a un puerto MAC de Ethernet, en donde el ancho de banda del puerto MAC de Ethernet es 20 G; puede configurarse para asignar el intervalo temporal 5, el intervalo temporal 4, el intervalo temporal 3 y el intervalo temporal 2 a un puerto MAC de Ethernet, en donde el ancho de banda del puerto MAC de Ethernet es 40 G; puede estar configurado para asignar el intervalo temporal 9, el intervalo temporal 8, el intervalo temporal 7 y el intervalo temporal 6 a un puerto MAC de Ethernet, en donde el ancho de banda del puerto MAC de Ethernet es 40 G; puede configurarse para asignar el intervalo temporal 10 a un puerto MAC de Ethernet, en donde el ancho de banda del puerto MAC de Ethernet es 100 G; o similar. El dispositivo de conexion 102 puede, ademas, omitir la asignacion de un intervalo temporal para un puerto MAC de Ethernet, en donde el ancho de banda del puerto MAC de Ethernet es 0, es decir, el puerto MAC de Ethernet esta inactivo. De forma opcional, el dispositivo de conexion 102 puede estar configurado, ademas, para asignar intervalos temporales consecutivos a un puerto MAC de Ethernet, o puede configurarse para asignar intervalos temporales no consecutivos a un puerto MAC de Ethernet.
Opcionalmente, una interfaz de las K interfaces de capa ffsica de Ethernet, tiene J canales virtuales, o multiples interfaces de las K interfaces de capa ffsica de Ethernet tienen, en total, J canales virtuales.
El dispositivo de conexion 102 puede estar configurado, ademas, para realizar el mapeado de correspondencia y la conexion de algunos, o todos, los intervalos temporales de los P intervalos temporales anteriores a los J canales virtuales, en donde cada canal virtual se utiliza para proporcionar ancho de banda utilizando la segunda interfaz MII anterior, y J es un numero entero positivo. Como opcion, se puede utilizar un mecanismo 802.3ba MLD (Multi-lane Distribution, distribucion en varias vfas). A modo de ejemplo, un intervalo temporal de interfaz CGMII con base en el intervalo temporal se corresponde con dos canales virtuales MLD.
A modo de ejemplo, el dispositivo de conexion 102 puede estar configurado, ademas, para poner en practica la transmision de datos entre N1 puertos MAC de Ethernet y K1 interfaces de capa ffsica de Ethernet utilizando la conexion entre el intervalo temporal de la primera interfaz Mil y el intervalo temporal de la segunda interfaz MII, en donde los N puertos MAC de Ethernet incluyen los N1 puertos MAC de Ethernet, en donde N1 es un numero entero positivo y N1 < N; y las K interfaces de capa ffsica de Ethernet incluyen las K1 interfaces de capa ffsica de Ethernet, en donde K1 es un numero entero positivo y K1 < K. La transmision de datos puede ser una transmision simultanea de datos en una direccion de enlace ascendente, y una direccion de enlace descendente, o puede ser una transmision de datos en una direccion particular (enlace ascendente o enlace descendente), es decir, la transmision de datos desde un puerto MAC de Ethernet, a una interfaz de capa ffsica de Ethernet, o la transmision de datos procedente de una interfaz de capa ffsica a un puerto MAC de Ethernet. El dispositivo de conexion 102 puede estar configurado, ademas, para poner en practica la transmision de datos de enlace ascendente en una direccion desde las K1 interfaces de capa ffsica de Ethernet a los N1 puertos MAC de Ethernet, utilizando la conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII; o realizando la transmision de datos de enlace descendente en una direccion desde los N1 puertos MAC de Ethernet a las K1 interfaces de capa ffsica de Ethernet, utilizando la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII.
De forma opcional, el dispositivo de conexion 102 puede estar configurado, ademas, para controlar el bus de interconexion por division de tiempo, o la matriz de conmutacion por division de tiempo y division de espacio, para hacer converger datos de enlace descendente que se transmiten en los intervalos temporales de las primeras interfaces MII, de modo que los datos de enlace descendente convergentes se transmitan en el intervalo temporal de la segunda interfaz MII utilizando la conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII, y los datos de enlace descendente convergentes transmitidos en el intervalo temporal de la segunda interfaz MII, se envfan a las K1 interfaces de capa ffsica de Ethernet, que realizan el mapeado de correspondencia, espedficamente, de los datos de enlace descendente convergentes que se transmiten en el intervalo temporal de la segunda interfaz MII a los J canales virtuales que corresponden al intervalo temporal, y de las K1 capas ffsicas de Ethernet. Las K1 capas ffsicas de Ethernet (tal como una capa PCS) pueden configurarse para codificar los datos de enlace descendente convergentes, y para transmitir datos de enlace descendente codificados a un canal ffsico de transmision.
Opcionalmente, las K1 capas ffsicas de Ethernet estan configuradas para recibir datos de enlace ascendente codificados desde un canal ffsico de transmision, para decodificar los datos de enlace ascendente codificados y enviar datos de enlace ascendente decodificados al dispositivo de conexion 102. El dispositivo de conexion 102 esta configurado, ademas, para controlar el bus de interconexion por division de tiempo, o la matriz de conmutacion por division de tiempo y division de espacio para hacer que sean transmitidos los datos de enlace ascendente decodificados en un intervalo temporal correspondiente de la segunda interfaz MII que, concretamente, esta haciendo que los datos de enlace ascendente decodificados que sobre la base transmitidos a traves de los J canales virtuales de las K1 capas ffsicas de Ethernet se transmitan en el intervalo temporal correspondiente de la segunda interfaz MII, de modo que los datos de enlace ascendente decodificados se transmitan en el intervalo temporal de la primera interfaz MII utilizando la conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII, y los datos de enlace ascendente decodificados que se transmiten en el intervalo temporal de la primera interfaz MII se envfan a los N1 puertos MAC de Ethernet.
De forma opcional, el dispositivo de conexion 102 puede configurarse, ademas, para marcar los intervalos temporales anteriores obtenidos mediante division. Los intervalos temporales se diferencian en funcion de las marcas de los intervalos temporales, con el fin de facilitar la gestion y el control, conseguir que cada flujo de datos se transmita en una interfaz ffsica correspondiente, aumentar la precision de transmision de datos y evitar un desorden de paquetes de datos de un mismo flujo. Opcionalmente, el dispositivo de conexion 102 puede estar configurado, ademas, para dar instrucciones a cada puerto MAC para que transmita datos validos en un intervalo temporal correspondiente asignado, o puede dar instrucciones a cada puerto MAC para que omita la transmision de datos, o transmita datos no validos. Un puerto MAC puede estar completamente inactivo cuando no se requiere una demanda de servicio, y el dispositivo de conexion 102 puede configurarse para proporcionar ancho de banda del puerto MAC, a otro puerto MAC, para su uso.
A modo de ejemplo, el dispositivo de conexion 102 puede estar configurado, ademas, para inhabilitar algunas, o todas, las interfaces de capa ffsica de Ethernet de las K interfaces de capa ffsica de Ethernet, tal como inhabilitar una interfaz de capa ffsica de Ethernet que no esta configurada para transmitir datos. De este modo, se puede reducir, de forma eficaz, el consumo de energfa del aparato, y se prolonga el ciclo de vida de un dispositivo, con lo que se reducen los costos de operacion y mantenimiento del aparato.
A continuacion, se describe esta forma de realizacion de la presente invencion, en detalle, haciendo referencia a ejemplos ilustrados en la Figura 5 a la Figura 8.
A modo de ejemplo, en el aparato de transmision de la Figura 2, se supone que N = 5, es decir, puertos MAC de Ethernet son un MAC/RS 201-1, un MAC/RS 201-2, un MAC/RS 201-3, un MAC/RS 201-4, y un MAC/RS201-5. Como opcion, el dispositivo de conexion 102 puede estar configurado para obtener 10 intervalos temporales iguales por medio de division, en donde el ancho de banda de una interfaz de capa ffsica de Ethernet 203 es 100 GE, y cada intervalo temporal corresponde a un bloque de codigo 64/66, es decir, una granularidad de ancho de banda correspondiente es 10 G. El dispositivo de conexion 102 puede estar configurado, ademas, para asignar algunos, o todos, los intervalos temporales de los 10 intervalos temporales, para algunos, o todos, los puertos de los cinco puertos MAC de Ethernet.
Tal como se ilustra en la Figura 5A, el dispositivo de conexion 102 esta configurado, ademas, para asignar un intervalo temporal 1 al MAC/RS 201-2, un intervalo temporal 2 al MAC/RS 201-3; y para asignar intervalos temporales consecutivos a un puerto MAC, a modo de ejemplo, el MAC/RS 201-4 ocupa un intervalo temporal 3, un intervalo temporal 4 y un intervalo temporal 5, y el mAc/Rs 201-5 ocupa un intervalo temporal 6 y un intervalo temporal 7. El dispositivo de conexion 102 puede omitir la asignacion de un intervalo temporal a un puerto MAC, tal como MAC/RS 201-1. El dispositivo de conexion 102 esta configurado, ademas, para dar instrucciones a cada puerto MAC para transmitir datos en un intervalo temporal correspondiente asignado de una primera interfaz MII. Opcionalmente, si se utiliza un bus por division de tiempo, en un caso en el que existe solamente una interfaz de capa ffsica de Ethernet, una interfaz MII conectada a la interfaz de capa ffsica de Ethernet, proporciona intervalos temporales con un mismo numero de serie a solamente un puerto MAC en cualquier penodo. A modo de ejemplo, cuando el intervalo temporal 1 se proporciona al MAC/RS 20l-2 para su uso en un penodo particular, durante este penodo, el intervalo temporal 1 ya no se proporciona a otro puerto MAC. A modo de otro ejemplo, el MAC/RS 201-5 puede transmitir datos validos, datos no validos, o similares, en el intervalo temporal 3, el intervalo temporal 4 y el intervalo temporal 5. El MAC/RS 201-5 puede estar completamente inactiva cuando no se requiere ninguna demanda de servicio, y el dispositivo de conexion 102 puede estar configurado para proporcionar el intervalo temporal 3, el intervalo temporal 4 y el intervalo temporal 5 a otro puerto MAC para su uso.
Opcionalmente, cuando la transmision de datos es en una direccion desde un puerto MAC de Ethernet a una interfaz de capa ffsica de Ethernet, el dispositivo de conexion 102 puede configurarse para controlar el bus de interconexion por division de tiempo para realizar la convergencia de los datos transmitidos en los intervalos temporales de las primeras interfaces MII que se conectan a los puertos MAC, de modo que los datos de enlace descendente convergentes sean transmitidos en el intervalo temporal de la segunda interfaz MII, mediante el uso de una conexion entre el intervalo temporal de la primera interfaz MII y un intervalo temporal de una segunda interfaz MII. Evidentemente, el dispositivo de conexion 102 puede estar configurado, ademas, para asignar intervalos temporales no consecutivos a un puerto MAC de Ethernet. Segun se ilustra en la Figura 5B, un MAC/RS 201-5 ocupa un intervalo temporal 6, un intervalo temporal 7 y un intervalo temporal 9; y un intervalo temporal 8 esta inactivo. Un ejemplo ilustrado en la Figura 5B es similar al de la Figura 5A, y los detalles no se describen aqrn de nuevo.
De forma opcional, cuando la transmision de datos es en una direccion desde una interfaz de capa ffsica de Ethernet a un puerto MAC de Ethernet, el dispositivo de conexion 102 controla el bus de interconexion por division de tiempo para distribuir, utilizando una conexion entre un intervalo temporal de una primera interfaz MII, y un intervalo temporal de una segunda interfaz MII, datos de enlace ascendente que se transmiten en el intervalo temporal de la segunda interfaz MII, conectada a la interfaz de capa ffsica de Ethernet, al intervalo temporal correspondiente de la primera interfaz MII conectada al puerto MAC de Ethernet. Tal como se ilustra en la Figura 5-3, en un penodo particular, un intervalo temporal 1 a un intervalo temporal 7, de la segunda interfaz MII, conectada a la interfaz de capa ffsica de Ethernet, soportan los datos de enlace ascendente, y el dispositivo de conexion 102 controla el bus de interconexion por division de tiempo para distribuir datos de enlace ascendente que se transmiten en el intervalo temporal 1 de la segunda interfaz MII, conectada a la interfaz de capa ffsica de Ethernet, a un intervalo temporal 1 de una primera interfaz MII conectada a un puerto MAC/RS 201-2 y, de modo similar, distribuye los datos de enlace ascendente, que se transmiten en el intervalo temporal 2 de la segunda Interfaz MII, conectada a la interfaz de capa ffsica de Ethernet, a un intervalo temporal 2 de una primera interfaz MII conectada a un puerto MAC/RS 201-3, distribuir datos de enlace ascendente que se transmiten en los intervalos temporales 3 a 5 de la segunda interfaz MII, conectada a la interfaz de capa ffsica de Ethernet a los intervalos temporales 3 a 5 de una primera interfaz MII conectada a un puerto MAC/RS 201-4, y distribuye datos de enlace ascendente transmitidos en los intervalos temporales 6 a 7, de la segunda interfaz MII conectada a la interfaz de capa ffsica de Ethernet, a los intervalos temporales 6 a 7 de una primera interfaz MII conectada a un puerto MAC/RS 201-5. Evidentemente, en la transmision de datos en una direccion de enlace descendente, un puerto MAC puede ocupar, ademas, intervalos temporales no consecutivos. Tal como se ilustra en la Figura 5D, un MAC/RS 201-5 ocupa un intervalo temporal 6, un intervalo temporal 7 y un intervalo temporal 9; y un intervalo temporal 8 esta inactivo. Un ejemplo ilustrado en la Figura 5D es similar al de la Figura 53, y los detalles no se describen aqrn de nuevo.
En consecuencia, un puerto MAC puede ocupar un alto porcentaje del numero de intervalos temporales de una interfaz MII conectada a una interfaz ffsica, lo que puede reducir el desperdicio, y aumentar la utilizacion de la interfaz ffsica.
En otro ejemplo, en el aparato de la Figura 3, se supone que N = 4, es decir, los puertos MAC de Ethernet son un MAC/RS 301-1, un MAC/RS 301-2, un MAC/RS 301-3 y un MAC/RS 301-4, el ancho de banda de cada interfaz de capa ffsica de Ethernet es 100 GE, y el ancho de banda de cuatro interfaces de capa ffsica es 400 GE. Opcionalmente, el dispositivo de conexion 102 puede estar configurado para obtener 40 intervalos temporales iguales mediante division, en donde cada intervalo temporal corresponde a un bloque de codigo 64/66, es decir, una granularidad de ancho de banda correspondiente es 10 G, y cada interfaz de capa ffsica corresponde a 10 intervalos temporales. El dispositivo de conexion 102 puede configurarse, ademas, para asignar algunos, o la totalidad, de los intervalos temporales de los 40 intervalos temporales, a algunos, o todos, los puertos de los cuatro puertos MAC de Ethernet.
Tal como se ilustra en la Figura 6A, el dispositivo de conexion 102 esta configurado para asignar un intervalo temporal 0 a un puerto MAC de Ethernet MAC/RS 301-1, asignar un intervalo temporal 1, un intervalo temporal 6 y un intervalo temporal 7 a un MAC/RS 301-2, asignar un intervalo temporal 2 a un MAC/RS 301-3, asignar un intervalo temporal 3, un intervalo temporal 4 y un intervalo temporal 5 a un MAC/RS 301-4, y poner en practica, utilizando una matriz TDM T-S-T, una conexion entre un intervalo temporal de un primera Interfaz MII, correspondiente a un puerto MAC de Ethernet y un intervalo temporal de una segunda interfaz MII correspondiente a una interfaz de capa ffsica. De forma opcional, cuando la transmision de datos es en una direccion desde un puerto MAC de Ethernet a una interfaz de capa ffsica de Ethernet, el dispositivo de conexion 102 puede estar configurado para controlar la matriz de conmutacion por division de tiempo y division de espacio para converger los datos transmitidos en intervalos temporales de primeras interfaces MII que corresponden a diferentes puertos MAC de Ethernet, para una interfaz de capa ffsica 303-1, es decir, los datos se transmiten a traves de un canal ffsico, dicho de otro modo, el dispositivo de conexion 102 se puede configurar para inhabilitar una interfaz de capa ffsica 303-2, una capa ffsica interfaz 303-3, y una interfaz de capa ffsica 303-4. En la Figura 6A, un intervalo temporal 8 y un intervalo temporal 9, de la interfaz de capa ffsica 303-1 estan inactivos, es decir, los cuatro puertos MAC de Ethernet ocupan algunos intervalos temporales de la interfaz de capa ffsica 303-1. Evidentemente, los cuatro puertos MAC de Ethernet pueden ocupar todos los intervalos temporales de la interfaz de capa ffsica 303-1. Tal como se ilustra en la Figura 6B, el dispositivo de conexion 102 puede configurarse, ademas, para asignar un intervalo temporal 1, un intervalo temporal 6, un intervalo temporal 7, un intervalo temporal 8 y un intervalo temporal 9 a un MAC/RS 301-2.
Tal como se muestra en la Figura 6C, el dispositivo de conexion 102 esta configurado para asignar 10 intervalos temporales que son, por separado, un intervalo temporal 0, un intervalo temporal 1,... y un intervalo temporal 9, a una interfaz de capa ffsica 303-1; para asignar cinco intervalos temporales que son, por separado, un intervalo temporal 1, un intervalo temporal 6, un intervalo temporal 7, un intervalo temporal 8 y un intervalo temporal 9, a una interfaz de capa ffsica 303-2; para asignar un intervalo temporal 2 a una interfaz de capa ffsica 303-3; y para asignar un intervalo temporal 3, un intervalo temporal 4 y un intervalo temporal 5 a una interfaz de capa ffsica 303-4. Una red de conmutacion T-S-T de uso comun tiene capacidades de conmutacion por division de tiempo y conmutacion por division de espacio. Cada puerto MAC de Ethernet transmite datos en un intervalo temporal correspondiente asignado de la primera interfaz MII. Puesto que se introduce la red de conmutacion T-S-T y existen cuatro interfaces ffsicas, diferentes puertos MAC de Ethernet pueden transmitir datos, de forma simultanea, en intervalos temporales con el mismo numero de serie; sin embargo, un trafico total no puede superar el ancho de banda proporcionado por una interfaz ffsica que no esta inhabilitada, en otras palabras, en N1 x 10 intervalos temporales (un intervalo temporal 0 a un intervalo temporal 9, N1), una cantidad de intervalos temporales, actualmente asignados para su uso, no puede ser mayor que K1 x 10 intervalos temporales (un intervalo temporal 0 a un intervalo temporal 9, K1). En intervalos temporales de una primera interfaz Mil, conectada a un puerto MAC de Ethernet, en un penodo particular, los intervalos temporales con un mismo numero de serie pueden estar ocupados por multiples puertos MAC (una cantidad de puertos MAC puede ser menor, mayor o igual que una cantidad de interfaces de capa ffsica de Ethernet que no estan inhabilitadas); sin embargo, para una interfaz Mil conectada a una interfaz de capa ffsica de Ethernet, en este penodo, intervalos temporales con un mismo numero de serie solamente se pueden proporcionar a una misma cantidad de puertos MAC que la de las interfaces de capa ffsica de Ethernet que no estan inhabilitadas. Opcionalmente, cuando la transmision de datos es en la direccion desde un puerto MAC de Ethernet a una interfaz de capa ffsica de Ethernet, el dispositivo de conexion 102 se puede configurar para controlar la matriz de conmutacion por division de tiempo y division de espacio para converger los datos de enlace descendente que se transmiten en intervalos temporales de las primeras interfaces Mil que corresponden a diferentes puertos mAc de Ethernet, para una interfaz de capa ffsica 303-1 y una interfaz de capa ffsica 303-2; y una interfaz de capa ffsica 303-3, y una interfaz de capa ffsica 303-4, no se utilizan. Opcionalmente, cuando la transmision de datos es en una direccion desde una interfaz de capa ffsica de Ethernet a un puerto MAC de Ethernet, el dispositivo de conexion 102 puede configurarse para controlar la matriz de conmutacion por division de tiempo y division de espacio, para distribuir datos de enlace ascendente transmitidos en un intervalo temporal de una segunda interfaz Mil, correspondiente en la interfaz de capa ffsica a un intervalo temporal correspondiente de una primera interfaz Mil del puerto MAC de Ethernet.
Ha de entenderse que los ejemplos anteriores son simplemente a modo de ejemplo y no estan previstos para limitar el alcance de la presente invencion.
Utilizando la solucion anterior, se puede realizar una utilizacion compartida de un modulo de interfaz ffsica y un canal de comunicacion de conformidad con una demanda de ancho de banda de un puerto MAC en un aparato, lo que aumenta la utilizacion de una interfaz ffsica y un canal de transmision. A modo de otro ejemplo, la totalidad o algunas de las interfaces de capa ffsica se pueden desactivar, de forma temporal, para reducir el consumo de energfa del aparato. De este modo, se pude prolongar, de forma eficiente, el ciclo de vida de un dispositivo, con lo que se reducen los costos de operacion y mantenimiento del aparato.
En la Figura 7 se ilustra una forma de realizacion de un canal virtual. Para facilitar la descripcion, se utiliza una interfaz ffsica de Ethernet con un ancho de banda de 100 GE a modo de ejemplo, en donde existen 10 intervalos temporales que corresponden a una conexion de enlace descendente y la interfaz ffsica de Ethernet, y la interfaz ffsica de Ethernet tiene 20 canales virtuales, que son, por separado, A0 - A9 y B0 - B9, en donde una granularidad de ancho de banda que se proporciona por cada canal virtual es 5 G, y los 10 intervalos temporales corresponden a los 20 canales virtuales, lo que puede interpretarse, ademas, como que cada intervalo temporal es objeto de mapeado de correspondencia y conexion a dos canales virtuales. A modo de ejemplo, la transmision de datos es en una direccion desde un puerto MAC de Ethernet a una interfaz de capa ffsica de Ethernet, y datos de enlace descendente que se transmiten en cada intervalo temporal de una segunda interfaz Mil, se asignan a dos canales virtuales despues de someterse a la codificacion 64/66. A modo de ejemplo, en la Figura 7, un intervalo temporal 9 esta marcado como 9.1 en un primer penodo, y esta marcado como 9.2 en un segundo penodo; los datos de enlace descendente transmitidos en un intervalo temporal 9, en un penodo de numero impar, se transmiten a traves del canal virtual A9, y los datos transmitidos en un intervalo temporal 9, en un penodo de numero par, se transmiten a traves del canal virtual B9. A modo de otro ejemplo, cuando la transmision de datos es en una direccion desde una interfaz de capa ffsica de Ethernet a un puerto MAC de Ethernet, los datos de enlace ascendente transmitidos a traves de un canal virtual se transmiten en un intervalo temporal de una correspondiente segunda interfaz MII.
A modo de ejemplo, el dispositivo de conexion 102 se puede configurar, ademas, para ampliar un ancho de bit, o aumentar una tasa de reloj, para cualquier puerto MAC de los N puertos MAC de Ethernet, de modo que se soporte una capacidad de puerto MAC con capacidades de transmision de multiples interfaces ffsicas, aumentando, de este modo, el ancho de banda. De esta forma, un puerto MAC de Ethernet puede ocupar el ancho de banda de varias interfaces ffsicas. Ha de entenderse que cualquier manera de ampliar el ancho de banda de un puerto MAC de Ethernet cae dentro del alcance de la presente invencion.
A modo de un ejemplo, una matriz de conmutacion por division de tiempo y division de espacio pone en practica una conexion entre un intervalo temporal de una primera interfaz MII, y un intervalo temporal de una segunda interfaz MII, tal como se muestra en la Figura 8A. En un diagrama esquematico de un aparato de transmision, ilustrado en la Figura 8A, se supone que K = 4, y el ancho de banda de cada interfaz de capa ffsica de Ethernet es 100 GE. Un dispositivo de conexion 102 esta configurado para poner en practica, en una forma que aumente una tasa de reloj, que el ancho de banda soportado por un puerto MAC de Ethernet (a modo de ejemplo, un MAC/RS 801-1) ocupa el ancho de banda soportado por dos puertos MAC, de modo que se soporta una capacidad de puerto MAC con capacidades de transmision de dos interfaces ffsicas. Suponiendo que un ancho de banda maximo, admitido por un mAc /RS 801-1 original, es 100 GE, un MAC/RS 801-1 despues de la extension de ancho de bit, soporta una capacidad de puerto MAC con capacidades de transmision de dos interfaces ffsicas, y una capacidad del mismo es 200 G. En un diagrama esquematico de un aparato de transmision en la Figura 8B, a modo de ejemplo, K = 4 y el ancho de banda de cada interfaz de capa ffsica de Ethernet es 400 GE. Un dispositivo de conexion 102 esta configurado para hacer que un MAC/RS 801-1 ocupe el ancho de banda soportado por tres puertos MAC. Por consiguiente, una capacidad de puerto MAC, que se soporta por el MAC/RS 801-1 es 1200 G. En un diagrama esquematico de un aparato de transmision, ilustrado en la Figura 8C, un dispositivo de conexion 102 esta configurado para hacer que un MAC/RS 801-1 ocupe el ancho de banda soportado por todos los puertos MAC. Por lo tanto, MAC/RS 801-1 admite una capacidad de puerto MAC con capacidades de transmision de todas las interfaces ffsicas, es decir, un ancho de banda maximo admitido es el ancho de banda total de todas las interfaces de capa ffsica. Suponiendo que K = 4 y el ancho de banda de cada interfaz de capa ffsica de Ethernet es 400 GE, un ancho de banda maximo admitido es 1600 GE; y similares.
Mas concretamente, el dispositivo de conexion 102 puede estar configurado para habilitar, al extender un ancho de bits, es decir, en una forma para asignar mas intervalos temporales a un puerto MAC de Ethernet, el puerto MAC de Ethernet para admitir una capacidad de puerto MAC con capacidades de transmision de multiples interfaces ffsicas. Tal como se ilustra en la Figura 9A, y la Figura 9B, en la Figura 9A y la Figura 9B, para facilitar la descripcion, se hace referencia al aparato de transmision en la Figura 3, como un ejemplo, K = 4, el ancho de banda de cada interfaz de capa ffsica de Ethernet es 100 GE, y el dispositivo de conexion 102 obtiene 40 intervalos temporales iguales por medio de division, y cada intervalo temporal corresponde a un bloque de codigo 64/66. Ha de entenderse que esta forma de realizacion de la presente invencion no establece una limitacion a la misma. En la Figura 9A y la Figura 9B, el dispositivo de conexion 102 esta configurado para controlar la matriz de conmutacion por division de tiempo y division de espacio para asignar 20 intervalos temporales a un puerto MAC de Ethernet MAC/RS 301-1, de modo que el MAC/RS 301-1 soporte una capacidad de puerto MAC con capacidades de transmision de dos interfaces de capa ffsica, es decir, 200 G.
Conviene senalar que los ejemplos anteriores son a modo de ejemplo simplemente y no estan previstos para limitar el alcance de la presente invencion.
Por lo tanto, un aparato de transmision de conformidad con esta forma de realizacion de la presente invencion puede ajustar el uso del ancho de banda de cada puerto MAC de Ethernet de conformidad con una demanda (tal como una condicion de servicio) de cada puerto mAc de Ethernet, con lo que se aumenta la flexibilidad del aparato de transmision.
Ademas, las formas de puesta en practica de la presente invencion se pueden aplicar, ademas, entre otras interfaces de capa ffsica, tal como para la realizacion de una conexion entre M1 interfaces de capa de codificacion ffsica y M2 interfaces de capa de aleatorizacion ffsica, utilizando una interfaz basada en un intervalo temporal (en una forma de un bus de interconexion por division de tiempo, o una matriz de conmutacion por division de tiempo y por division de espacio), en donde tanto M1 como M2 son numeros enteros positivos.
La Figura 10 es un diagrama de flujo de un metodo de transmision de datos de conformidad con una forma de realizacion de la presente invencion.
1001. Un dispositivo de conexion realiza la transmision de datos entre N1 puertos MAC de Ethernet de N puertos MAC de Ethernet y K1 interfaces de capa ffsica de Ethernet de K interfaces de capa ffsica de Ethernet utilizando una conexion entre un intervalo temporal de una primera interfaz MII y un intervalo temporal de una segunda interfaz MII, en donde N, K, N1 y K1 son todos numeros enteros positivos.
En una forma de puesta en practica, la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII, se realiza por el dispositivo de conexion mediante el control de un bus de interconexion por division de tiempo en el dispositivo de conexion, en donde los N puertos MAC de Ethernet se conectan, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion utilizando las correspondientes primeras interfaces MII, y las K interfaces de capa ffsica de Ethernet se conectan, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion, utilizando la correspondiente segunda interfaz MII. En otra forma de puesta en practica, el dispositivo de conexion realiza la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII, mediante el control de una matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, en donde los N puertos MAC de Ethernet se conectan, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion mediante el uso de las correspondientes primeras interfaces MII, y las K interfaces de capa ffsica de Ethernet estan conectadas, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion utilizando las correspondientes segundas interfaces MII. En esta forma de realizacion de la presente invencion, una interfaz MII puede ser una interfaz logica, o una interfaz electrica ffsica. La primera interfaz MII y la segunda interfaz MII en "una conexion entre un intervalo temporal de la primera interfaz MII y un intervalo temporal de la segunda interfaz MII", que se describe en esta forma de realizacion de la presente invencion son conceptos generales, que pueden ser una conexion entre intervalos temporales de todas las primeras interfaces MII de las N primeras interfaces MII, e intervalos temporales de algunas, o todas, las segundas interfaces MII de las K segundas interfaces MII, o pueden ser una conexion entre intervalos temporales de algunas primeras interfaces MII de las N primeras interfaces MII e intervalos temporales de algunas, o todas, segundas interfaces MII de las K segundas interfaces MII. Esta forma de realizacion de la presente invencion no establece una limitacion a la misma.
Ha de observarse, ademas, que, en esta forma de realizacion de la presente invencion, una direccion de transmision de datos desde una interfaz de capa ffsica de Ethernet a un puerto MAC de Ethernet, se denomina "direccion de enlace ascendente", y una direccion de transmision de datos desde un puerto MAC de Ethernet a una interfaz de capa ffsica de Ethernet se denomina "direccion de enlace descendente". El puerto MAC de Ethernet se puede interpretar como un puerto de un conjunto formado por una capa MAC y una capa RS, y una tasa de puerto total de los N puertos MAC de Ethernet se determinan por el ancho de banda total de las K interfaces de capa ffsica de Ethernet.
Un dispositivo de conexion, de conformidad con esta forma de realizacion de la presente invencion, puede controlar un bus de interconexion por division de tiempo, o una matriz de conmutacion por division de tiempo y division de espacio para poner en practica la transmision de datos entre N1 puertos MAC de Ethernet de los N puertos MAC de Ethernet y K1 interfaces de capa ffsica de Ethernet de K interfaces de capa ffsica de Ethernet mediante el uso de una conexion entre un intervalo temporal de una primera interfaz MII y un intervalo temporal de una segunda interfaz MII. Por lo tanto, al utilizar el dispositivo de conexion, un aparato puede soportar, simultaneamente, multiples puertos MAC de Ethernet, proporcionar un puerto MAC de Ethernet con ancho de banda ajustable y seleccionar una forma adecuada de transmision de datos, con el fin de aumentar la flexibilidad de un aparato de transmision.
El metodo en la Figura 10 se puede poner en practica por el aparato de transmision ilustrado en la Figura 1 a la Figura 9 y, por lo tanto, se omiten, adecuadamente descripciones repetidas.
Opcionalmente, como una forma de realizacion, en la etapa 1001, el dispositivo de conexion puede realizar la transmision de datos de enlace ascendente en una direccion desde las K1 interfaces de capa ffsica de Ethernet a los N1 puertos MAC de Ethernet utilizando la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII; o bien, realizar la transmision de datos de enlace descendente en una direccion desde los N1 puertos MAC de Ethernet a las K1 interfaces de capa ffsica de Ethernet utilizando la conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII.
De forma opcional, como otra forma de realizacion, antes de la etapa 1001, el dispositivo de conexion puede configurar y controlar la division del intervalo temporal que, espedficamente, obtiene P intervalos temporales por medio de la division, y asigna algunos, o todos, los intervalos temporales de los P intervalos temporales a los N1 puertos MAC de Ethernet, en donde P es un numero entero positivo. En la etapa 1001, los datos transmitidos (datos de enlace ascendente o datos de enlace descendente) se transmiten en un intervalo temporal correspondiente de la primera interfaz MII, y un intervalo temporal correspondiente de la segunda interfaz MII. Un puerto MAC de Ethernet puede ocupar uno o mas intervalos temporales, o puede no ocupar ningun intervalo temporal. Los intervalos temporales en los P intervalos temporales pueden ser iguales o desiguales, y esta forma de realizacion de la presente invencion no establece una limitacion a este respecto. Como opcion, una direccion de enlace ascendente, o una direccion de enlace descendente de cada intervalo temporal de una interfaz MII puede corresponder a uno o mas bloques de codigo (a modo de ejemplo, un bloque de codigo 64/66b). Esta forma de realizacion de la presente invencion no establece una limitacion sobre una cantidad de intervalos temporales obtenidos por medio de division, y tampoco establece una limitacion en una forma de un bloque de codigo correspondiente a un intervalo temporal. Opcionalmente, el dispositivo de conexion puede asignar un intervalo temporal de manera estatica, o puede asignar un intervalo temporal de manera dinamica, en donde la manera estatica indica que se asigna, previamente, un intervalo temporal, y la manera dinamica indica que la asignacion de intervalo temporal se puede ajustar dinamicamente, a modo de ejemplo, se asigna un intervalo temporal de conformidad con una demanda de servicio, o una caracteffstica de un enlace de transmision. De forma opcional, el dispositivo de conexion puede marcar, ademas, los intervalos temporales anteriores obtenidos por medio de division. Los intervalos temporales se diferencian en funcion de las marcas de los intervalos temporales, con el fin de facilitar la gestion y el control, conseguir que cada flujo de datos se transmita en una interfaz ffsica correspondiente, aumente la precision de transmision de datos y se evite un desorden de datos de un mismo flujo. Un ejemplo de la obtencion de intervalos temporales por medio de division, y la asignacion de intervalos temporales, es segun se describio con anterioridad, y sus detalles no se describen aqrn de nuevo.
Opcionalmente, el dispositivo de conexion puede proporcionar instrucciones, ademas, a los N1 puertos MAC que transmitan datos validos en un intervalo temporal correspondiente asignado de la primera interfaz MII, o puede dar instrucciones a los N1 puertos MAC para que omitan los datos de transmision o transmitan datos no validos. Un puerto MAC puede estar completamente inactivo cuando no se requiere una demanda de servicio, y el dispositivo de conexion puede proporcionar el ancho de banda del puerto MAC a otro puerto MAC para su utilizacion.
De modo opcional, el dispositivo de conexion puede controlar, aun mas, el bus de interconexion por division de tiempo, o la matriz de conmutacion por division de tiempo y division de espacio, de modo que los datos de enlace descendente converjan en los intervalos temporales de las primeras interfaces MII, con el fin de que los datos de enlace descendente convergentes se transmitan el intervalo temporal de la segunda interfaz Mil, utilizando la conexion entre el intervalo temporal de la primera interfaz Mil y el intervalo temporal de la segunda interfaz Mil, y los datos de enlace descendente convergentes transmitidos en el intervalo temporal de la segunda interfaz Mil se envfan a la K1 interfaz de capa ffsica de Ethernet que, de forma espedfica, realiza el mapeado de correspondencia de los datos de enlace descendente objeto de convergencia, que se transmiten en el intervalo temporal de la segunda interfaz Mil, a J canales virtuales de las K1 capas ffsicas de Ethernet que se corresponden con el intervalo temporal. Las K1 capas ffsicas de Ethernet (tal como una capa PCS) se pueden configurar para codificar los datos de enlace descendente convergentes y transmitir datos de enlace descendente codificados a un canal ffsico de transmision.
Opcionalmente, las K1 capas ffsicas de Ethernet reciben datos de enlace ascendente codificados desde un canal ffsico de transmision, decodifican los datos de enlace ascendente codificados, y envfan datos de enlace ascendente decodificados al dispositivo de conexion. El dispositivo de conexion controla el bus de interconexion por division de tiempo, o la matriz de conmutacion por division de tiempo y division de espacio de modo que los datos de enlace ascendente decodificados sean transmitidos en un intervalo temporal correspondiente de la segunda interfaz Mii, lo que, mas concretamente, es que los datos de enlace ascendente decodificados, que se transmiten a traves de los J canales virtuales de las K1 capas ffsicas de Ethernet, se transmiten en el intervalo temporal correspondiente de la segunda interfaz Mii, los datos de enlace ascendente decodificados se transmiten en el intervalo temporal de la primera interfaz Mii utilizando la conexion entre el intervalo temporal de la primera interfaz Mii, y el intervalo temporal de la segunda interfaz Mii, y los datos de enlace ascendente decodificados, que se transmiten en el intervalo temporal de la primera interfaz Mii, se envfan a los N1 puertos MAC de Ethernet.
Una forma de realizacion de un mapeado de correspondencia y una conexion entre un intervalo temporal y un canal virtual es segun se describio con anterioridad, y sus detalles no se describen aqrn de nuevo.
De forma opcional, el dispositivo de conexion puede inhabilitar, ademas, algunas o todas las interfaces de capa ffsica de Ethernet de las K interfaces de capa ffsica de Ethernet, tal como la inhabilitacion de una interfaz de capa ffsica de Ethernet no utilizada para transmitir datos. De este modo se puede reducir, de forma efectiva, el consumo de energfa del aparato, y se prolonga el ciclo de vida util de un dispositivo, reduciendo asf los costos de operacion y mantenimiento del aparato.
Ademas, el dispositivo de conexion puede ampliar, aun mas, el ancho de un bit, o aumentar una tasa de reloj para cualquier puerto MAC de los N puertos MAC de Ethernet, de modo que se soporte una capacidad de puerto MAC con capacidades de transmision de multiples interfaces ffsicas, con lo que se aumenta el ancho de banda. De este modo, un puerto MAC de Ethernet puede ocupar el ancho de banda de multiples interfaces ffsicas. Ha de entenderse que cualquier forma de ampliar el ancho de banda de un puerto MAC de Ethernet cae dentro del alcance de la presente invencion.
Utilizando la solucion anterior, se realiza la utilizacion compartida de un modulo de interfaz ffsica y un canal de comunicacion se puede realizar de conformidad con una demanda de ancho de banda de un puerto MAC en un aparato, lo que aumenta la utilizacion de una interfaz ffsica, y un canal de transmision. A modo de otro ejemplo, todas o algunas de las interfaces de capa ffsica se pueden desactivar, de forma temporal, con el fin de reducir el consumo de energfa del aparato. De este modo, se puede prolongar, de forma eficiente, el ciclo de vida util de un dispositivo, reduciendo asf los costos de operacion y mantenimiento del aparato.
La Figura 11 es un diagrama estructural esquematico de un dispositivo de conexion de conformidad con una forma de realizacion de la presente invencion. Un dispositivo de conexion 1100, en la Figura 11, es un ejemplo del dispositivo de conexion 102 e incluye un bus de interconexion por division de tiempo 1101 y un modulo de control 1102.
El modulo de control 1102 esta configurado para controlar el bus de interconexion por division de tiempo 1101 para realizar una conexion entre un intervalo temporal de una primera interfaz MII, y un intervalo temporal de una segunda interfaz de MII, utilizando el bus de interconexion por division de tiempo.
El dispositivo de conexion realiza la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII, mediante el control del bus de interconexion por division de tiempo en el dispositivo de conexion, en donde N puertos MAC de Ethernet se conectan, por separado, al el bus de interconexion por division de tiempo en el dispositivo de conexion, mediante el uso de las correspondientes primeras interfaces MII, y K interfaces de capa ffsica de Ethernet se conectan, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion utilizando las correspondientes segundas interfaces MII.
En esta forma de realizacion de la presente invencion, una interfaz MII puede ser una interfaz logica, o una interfaz electrica ffsica. La primera interfaz MII y la segunda interfaz MII en "una conexion entre un intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda interfaz MII", que se describe en esta forma de realizacion de la presente invencion son conceptos generales, que pueden ser una conexion entre intervalos temporales de todas las primeras interfaces MII, de las N primeras interfaces MII, e intervalos temporales de algunas, o todas, las segundas interfaces MII de las K segundas interfaces MII, o pueden ser una conexion entre intervalos temporales de algunas primeras interfaces MII de las N primeras interfaces MII, e intervalos temporales de algunas, o todas, segundas interfaces MII de las K segundas interfaces MII. Esta forma de realizacion de la presente invencion no establece una limitacion a la misma.
Ha de observarse, ademas, que, en esta forma de realizacion de la presente invencion, una direccion de transmision de datos desde una interfaz de capa ffsica de Ethernet a un puerto MAC de Ethernet se denomina "direccion de enlace ascendente", y una direccion de transmision de datos desde un puerto MAC de Ethernet a una interfaz de capa ffsica de Ethernet se denomina "direccion de enlace descendente". El puerto MAC de Ethernet se puede interpretar como un puerto de un conjunto formado por una capa MAC y una capa RS, y una tasa de puerto total de los N puertos MAC de Ethernet se determinan por el ancho de banda total de las interfaces de capa ffsica de Ethernet.
Un dispositivo de conexion de conformidad con esta forma de realizacion de la presente invencion, puede controlar un bus de interconexion por division de tiempo para realizar la transmision de datos entre los N1 puertos MAC de Ethernet de N puertos mAc de Ethernet, y K1 interfaces de capa ffsica de Ethernet de K interfaces de capa ffsica de Ethernet, utilizando una conexion entre un intervalo temporal de una primera interfaz MII y un intervalo temporal de una segunda interfaz MII. En consecuencia, al utilizar el dispositivo de conexion, un aparato puede soportar, simultaneamente, multiples puertos MAC de Ethernet, proporcionar un puerto MAC de Ethernet con ancho de banda ajustable y seleccionar una forma adecuada de transmision de datos con el fin de aumentar la flexibilidad de un aparato de transmision.
En una forma de realizacion preferida, un valor de K es 1, es decir, los N puertos MAC de Ethernet comparten una interfaz de capa ffsica de Ethernet, y el bus de interconexion por division de tiempo se utiliza para poner en practica una conexion entre los N puertos MAC de Ethernet y la unica interfaz de capa ffsica de Ethernet. Opcionalmente, el bus de interconexion por division de tiempo puede ser un bus TDM.
Para una puesta en practica espedfica del bus de interconexion por division de tiempo 1101, y el modulo de control 1102, en el dispositivo de conexion 1100, se puede hacer referencia a las descripciones correspondientes del dispositivo de conexion en el aparato de transmision en la Figura 1, y los detalles no se describen aqrn de nuevo. La Figura 12 es un diagrama estructural esquematico de un dispositivo de conexion de conformidad con otra forma de realizacion de la presente invencion. Un dispositivo de conexion 1200, en la Figura 12, es un ejemplo del dispositivo de conexion 102 e incluye una matriz de conmutacion por division de tiempo y division de espacio 1201 y un modulo de control 1202.
El modulo de control 102 esta configurado para controlar la matriz de conmutacion por division de tiempo y division de espacio 1201 para realizar una conexion entre un intervalo temporal de una primera interfaz MII y un intervalo temporal de una segunda interfaz MII.
El dispositivo de conexion realiza la conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII, mediante el control de la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, en donde N puertos MAC de Ethernet se conectan, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion utilizando las correspondientes primeras interfaces MII, y K interfaces de capa ffsica de Ethernet estan conectadas, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion utilizando las correspondientes segundas interfaces MII.
En esta forma de realizacion de la presente invencion, una interfaz MII puede ser una interfaz logica o una interfaz electrica ffsica. La primera interfaz MII y la segunda interfaz MII en "una conexion entre un intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda interfaz MII", que se describe en esta forma de realizacion de la presente invencion, son conceptos generales, que pueden ser una conexion entre intervalos temporales de todas las primeras interfaces MII, de las N primeras interfaces MII, e intervalos temporales de algunas o todas las segundas interfaces MII, de las K segundas interfaces MII, o pueden ser una conexion entre intervalos temporales de algunas primeras interfaces MII, de las N primeras interfaces MII, e intervalos temporales de algunas o todas segundas interfaces MII de las K segundas interfaces MII. Esta forma de realizacion de la presente invencion no establece una limitacion a la misma.
Ha de observarse, ademas, que, en esta forma de realizacion de la presente invencion, una direccion de transmision de datos desde una interfaz de capa ffsica de Ethernet, a un puerto MAC de Ethernet, se denomina una "direccion de enlace ascendente", y una direccion de transmision de datos desde un puerto MAC de Ethernet a una interfaz de capa ffsica de Ethernet se denomina una "direccion de enlace descendente". El puerto MAC de Ethernet puede interpretarse como un puerto de un conjunto formado por una capa MAC y una capa RS, y una tasa de puerto total de los N puertos MAC de Ethernet se determinan por el ancho de banda total de las interfaces de capa ffsica de Ethernet.
Un dispositivo de conexion, de conformidad con esta forma de realizacion de la presente invencion, puede controlar una matriz de conmutacion por division de tiempo y division de espacio para realizar la transmision de datos entre N1 puertos MAC de Ethernet de los N puertos MAC de Ethernet, y K1 interfaces de capa ffsica de Ethernet de K interfaces de capa ffsica de Ethernet mediante el uso de una conexion entre un intervalo temporal de una primera interfaz MII y un intervalo temporal de una segunda interfaz MII. En consecuencia, al utilizar el dispositivo de conexion, un aparato puede soportar, de forma simultanea, multiples puertos MAC de Ethernet, proporcionar un puerto MAC de Ethernet con ancho de banda ajustable, y seleccionar una forma adecuada de transmision de datos, con el fin de aumentar la flexibilidad de un aparato de transmision.
Un valor de K es mayor o igual que 1, es decir, los N puertos MAC de Ethernet comparten una o mas interfaces de capa ffsica de Ethernet, y la matriz de conmutacion por division de tiempo y division de espacio se utiliza para realizar una conexion entre los N puertos MAC de Ethernet y las una o mas interfaces de capa ffsica de Ethernet. Opcionalmente, la matriz de conmutacion por division de tiempo y division de espacio puede ser una matriz de conmutacion TDM T-S-T, una forma transformada de la misma, o similar.
Para la realizacion espedfica del bus de interconexion por division de tiempo 1201, y el modulo de control 1202, en el dispositivo de conexion 1200, se hace referencia a las descripciones correspondientes del dispositivo de conexion en el aparato de transmision en la Figura 1, y los detalles no se describen aqu de nuevo.
La Figura 13 es un diagrama estructural esquematico de un dispositivo de conexion de conformidad con otra forma de realizacion mas de la presente invencion.
Un dispositivo de conexion 1300, en la Figura 13, es un ejemplo del dispositivo de conexion 102 e incluye un bus de interconexion por division de tiempo 1301, un controlador 1302, un procesador 1303 y similares.
El procesador 1303 puede ser una pastilla de circuito integrado con una capacidad de procesamiento de serial. En un proceso de puesta en practica, cada etapa del metodo anterior se puede completar mediante un circuito logico integrado en una forma de hardware, o una instruccion en una forma de software, que estan situadas en el procesador 1303. El procesador anterior 1303 puede ser un procesador general. incluyendo una unidad central de procesamiento (Central Processing Unit, CPU), un procesador de red (Network Processor, NP) y similares; o puede ser un procesador de serial digital (Digital Signal Processing, DSP), un circuito integrado espedfico de la aplicacion (Application Specific Integrated Circuit, ASIC), una matriz de puerta programable en campo (Field Programmable Gate Array, FPGA), u otro dispositivo logico programable, un puerta discreta o un dispositivo de logica de transistor, o un conjunto de hardware discreto. El procesador 1303 puede poner en practica, o ejecutar, cada metodo, etapa y diagrama de bloque logico dado a conocer en las formas de realizacion de la presente invencion. El procesador general puede ser un microprocesador, o el procesador puede ser, ademas, cualquier procesador convencional, o similar. Una memoria 1320 puede incluir una memoria de solamente lectura y una memoria de acceso aleatorio, y proporcionar una instruccion de control y datos al procesador 1303. Una parte de la memoria 1303 puede incluir, ademas, una memoria de acceso aleatorio no volatil (NVRAM). El dispositivo de conexion 1300 puede incluir, ademas, una configuracion de usuario y una interfaz de gestion 1330, otra interfaz de hardware y similares.
El procesador 1303, la memoria 1320, la configuracion del usuario y la interfaz de gestion, etc., estan acoplados entre sf por un sistema de bus 1310, en donde ademas de un bus de datos, el sistema de bus 1310 incluye, ademas, un bus de alimentacion, un bus de control, y un bus de serial de estado. Sin embargo, para mayor claridad de la descripcion, todos los buses en el diagrama estan marcados como el sistema de bus 1310.
El procesador 1303 esta configurado para controlar el controlador 1302 para que realice el control del bus de interconexion por division de tiempo 1301 para poner en practica una conexion entre un intervalo temporal de una primera interfaz MII, y un intervalo temporal de una segunda interfaz de MII, utilizando el bus de interconexion por division de tiempo.
La conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII, se realiza por el dispositivo de conexion mediante el control del bus de interconexion por division de tiempo en el dispositivo de conexion, en donde N puertos MAC de Ethernet se conectan, por separado, al el bus de interconexion por division de tiempo en el dispositivo de conexion, mediante el uso de las correspondientes primeras interfaces MII, y K interfaces de capa ffsica de Ethernet se conectan por separado al bus de interconexion por division de tiempo en el dispositivo de conexion utilizando las correspondientes segundas interfaces MII.
En esta forma de realizacion de la presente invencion, una interfaz MII puede ser una interfaz logica o una interfaz electrica ffsica. La primera interfaz MII, y la segunda interfaz MII, en "una conexion entre un intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda interfaz MII", que se describe en esta forma de realizacion de la presente invencion, son conceptos generales, que pueden ser una conexion entre intervalos temporales de todas las primeras interfaces MII de las N primeras interfaces MII, e intervalos temporales de algunas o todas las segundas interfaces MII de las K segundas interfaces MII, o pueden ser una conexion entre intervalos temporales de algunas primeras interfaces MII de las N primeras interfaces MII, e intervalos temporales de algunas, o todas, las segundas interfaces MII de las K segundas interfaces MII. Esta forma de realizacion de la presente invencion no establece una limitacion a la misma.
Conviene senalar, ademas, que, en esta forma de realizacion de la presente invencion, una direccion de transmision de datos desde una interfaz de capa ffsica de Ethernet, a un puerto MAC de Ethernet se denomina una "direccion de enlace ascendente", y una direccion de transmision de datos desde un puerto MAC de Ethernet, a una interfaz de capa ffsica de Ethernet, se denomina una "direccion de enlace descendente". El puerto MAC de Ethernet se puede interpretar como un puerto de un conjunto formado por una capa MAC y una capa RS, y una tasa de puerto total de los N puertos MAC de Ethernet se determinan por el ancho de banda total de las interfaces de capa ffsica de Ethernet.
Un dispositivo de conexion, de conformidad con esta forma de realizacion de la presente invencion, puede controlar un bus de interconexion por division de tiempo para realizar la transmision de datos entre los N1 puertos MAC de Ethernet de N puertos mAc de Ethernet y K1 interfaces de capa ffsica de Ethernet de K interfaces de capa ffsica de Ethernet utilizando una conexion entre un intervalo temporal de una primera interfaz MII, y un intervalo temporal de una segunda interfaz MII. En consecuencia, al utilizar el dispositivo de conexion, un aparato puede soportar, de forma simultanea, multiples puertos MAC de Ethernet, proporcionar un puerto MAC de Ethernet con ancho de banda ajustable, y seleccionar una forma adecuada de transmision de datos, con el fin de aumentar la flexibilidad de un aparato de transmision.
En una forma de realizacion preferida, un valor de K es 1, es decir, los N puertos MAC de Ethernet comparten una interfaz de capa ffsica de Ethernet, y el bus de interconexion por division de tiempo se utiliza para poner en practica una conexion entre los N puertos MAC de Ethernet, y la unica interfaz de capa ffsica de Ethernet. Opcionalmente, el bus de interconexion por division de tiempo puede ser un bus TDM.
Para la realizacion espedfica del bus de interconexion por division de tiempo 1301, y el controlador 1302, en el dispositivo de conexion 1300, se hace referencia a las descripciones correspondientes del dispositivo de conexion en el aparato de transmision en la Figura 1, y los detalles no se describen aqrn de nuevo.
La Figura 14 es un diagrama estructural esquematico de un dispositivo de conexion de conformidad con otra forma de realizacion mas de la presente invencion. Un dispositivo de conexion 1100, en la Figura 14, es un ejemplo del dispositivo de conexion 102 e incluye una matriz de conmutacion por division de tiempo y division de espacio 1401, un controlador 1402 y un procesador 1303.
El procesador 1303 esta configurado para controlar el controlador 1402 para realizar el control de la matriz de conmutacion por division de tiempo y division de espacio 1401, para realizar una conexion entre un intervalo temporal de una primera interfaz MII, y un intervalo temporal de una segunda interfaz MII.
La conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII, se realiza por el dispositivo de conexion mediante el control de la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, en donde N puertos MAC de Ethernet estan conectados, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion utilizando las correspondientes primeras interfaces MII, y K interfaces de capa ffsica de Ethernet estan conectadas, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion utilizando las correspondiente segundas interfaces MII.
En esta forma de realizacion de la presente invencion, una interfaz MII puede ser una interfaz logica o una interfaz electrica ffsica. La primera interfaz MII y la segunda interfaz MII en "una conexion entre un intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda interfaz MII", que se describe en esta forma de realizacion de la presente invencion son conceptos generales, que pueden ser una conexion entre intervalos temporales de todas las primeras interfaces MII de las N primeras interfaces MII, e intervalos temporales de algunas o todas las segundas interfaces MII de las K segundas interfaces MII, o pueden ser una conexion entre intervalos temporales de algunas primeras interfaces MII de las N primeras interfaces MII, y los intervalos temporales de algunas, o todas, segundas interfaces MII de las K segundas interfaces MII. Esta forma de realizacion de la presente invencion no establece una limitacion a la misma.
Conviene senalar, ademas que, en esta forma de realizacion de la presente invencion, una direccion de transmision de datos desde una interfaz de capa ffsica de Ethernet a un puerto MAC de Ethernet se denomina una "direccion de enlace ascendente", y una direccion de transmision de datos desde un puerto MAC de Ethernet, a una interfaz de capa ffsica de Ethernet, se denomina una "direccion de enlace descendente". El puerto MAC de Ethernet se puede interpretar como un puerto de un conjunto formado por una capa MAC y una capa RS, y una tasa de puerto total de los N puertos MAC de Ethernet se determinan por el ancho de banda total de las interfaces de capa ffsica de Ethernet.
Un dispositivo de conexion de conformidad con esta forma de realizacion de la presente invencion puede controlar una matriz de conmutacion por division de tiempo y division de espacio para realizar la transmision de datos entre N1 puertos MAC de Ethernet de N puertos MAC de Ethernet y K1 interfaces de capa ffsica de Ethernet de K interfaces de capa ffsica de Ethernet mediante el uso de una conexion entre un intervalo temporal de una primera interfaz MII, y un intervalo temporal de una segunda interfaz MII. En consecuencia, al utilizar el dispositivo de conexion, un aparato puede admitir, de forma simultanea, multiples puertos MAC de Ethernet, proporcionar un puerto MAC de Ethernet con ancho de banda ajustable y seleccionar una forma adecuada de transmision de datos, con el fin de aumentar la flexibilidad de un aparato de transmision.
Un valor de K es mayor o igual que 1, es decir, los N puertos MAC de Ethernet comparten una o mas interfaces de capa ffsica de Ethernet, y la matriz de conmutacion por division de tiempo y division de espacio se utiliza para realizar una conexion entre los N puertos MAC de Ethernet y las una o mas interfaces de capa ffsica de Ethernet. Opcionalmente, la matriz de conmutacion por division de tiempo y division de espacio puede ser una matriz de conmutacion TDM T-S-T, una forma transformada de la misma, o similar.
Para la realizacion espedfica del bus de interconexion por division de tiempo 1401 y el controlador 1402, en el dispositivo de conexion 1400, se hace referencia a las descripciones correspondientes del dispositivo de conexion en el aparato de transmision en la Figura 1, y los detalles no se describen aqrn de nuevo.
Un experto en la tecnica puede ser consciente de que, en combinacion con los ejemplos descritos en las formas de realizacion dadas a conocer en esta memoria descriptiva, unidades y etapas de algoritmo se pueden poner en practica mediante hardware electronico o una combinacion de software informatico y hardware electronico. El hecho de que las funciones sean realizadas por hardware o software depende de aplicaciones particulares y condiciones de restriccion de diseno de las soluciones tecnicas. Un experto en la tecnica puede utilizar diferentes metodos para poner en practica las funciones descritas para cada aplicacion particular, pero no debe considerarse que la realizacion va mas alla del alcance de la presente invencion.
Un experto en la tecnica puede entender claramente que, para la finalidad de una descripcion breve y conveniente, para un proceso de funcionamiento detallado del sistema, aparato y unidad anteriores, se puede hacer referencia a un proceso correspondiente en las formas de realizacion del metodo anterior, y los detalles no se describen aqrn de nuevo.
En las diversas formas de realizacion dadas a conocer en la presente idea inventiva, ha de entenderse que el sistema, el aparato y el metodo aqrn dados a conocer pueden ponerse en practica de otras formas. A modo de ejemplo, la forma de realizacion del aparato descrito es simplemente un ejemplo. A modo de ejemplo, la division de unidad es simplemente una division de funciones logicas y puede ser otra division en la realizacion real. Por ejemplo, una pluralidad de unidades, o componentes, se pueden combinar o integrarse en otro sistema, o algunas caractensticas se pueden ignorar o no realizarse. Ademas, las conexiones mutuas o conexiones directas o conexiones de comunicacion ilustradas o discutidas se pueden poner en practica a traves de algunas interfaces. Los acoplamientos indirectos o las conexiones de comunicacion entre los aparatos o unidades se pueden poner en practica en forma electronica, mecanica u otras formas.
Las unidades descritas como partes separadas pueden, o no, estar ffsicamente separadas, y las partes mostradas como unidades pueden, o no, ser unidades ffsicas, pueden estar situadas en una posicion o pueden estar distribuidas en una pluralidad de unidades de red. Algunas, o la totalidad, de las unidades se pueden seleccionar en funcion de las necesidades reales con el fin de alcanzar los objetivos de las soluciones de las formas de realizacion.
Ademas, las unidades funcionales en las formas de realizacion de la presente invencion pueden integrarse en una unidad de procesamiento, o cada una de las unidades puede existir por s^ sola ffsicamente, o dos o mas unidades pueden estar integradas en una unidad.
Cuando las funciones se ponen en practica en la forma de una unidad funcional de software y se venden o utilizan como un producto independiente, las funciones se pueden memorizar en un soporte de memorizacion legible por ordenador. Sobre la base de dicho entendimiento, las soluciones tecnicas de la presente invencion esencialmente, o la parte que contribuye a la tecnica anterior, o algunas de las soluciones tecnicas, se pueden poner en practica en una forma de un producto de software. El producto de software se memoriza en un soporte de memorizacion e incluye varias instrucciones para dar indicar a un dispositivo informatico (que puede ser un ordenador personal, un servidor o un dispositivo de red) que realice la totalidad o algunas de las etapas de los metodos descritos en las formas de realizacion de la presente invencion. El soporte de memorizacion anterior incluye: cualquier medio que pueda memorizar el codigo del programa, tal como una unidad instantanea USB, un disco duro extrafble, una memoria de solamente lectura (ROM, Read-Only Memory), una memoria de acceso aleatorio (RAM, Random Access Memory), un disco magnetico, o un disco optico.
Las descripciones anteriores son simplemente formas de puesta en practica espedficas de la presente invencion, y no pretenden limitar el alcance de proteccion de la presente invencion. Cualquier variacion o sustitucion, facilmente determinada por un experto de esta tecnica, dentro del alcance tecnico dado a conocer en la presente invencion, caera dentro del ambito de proteccion de la presente invencion. En consecuencia, el alcance de proteccion de la presente invencion estara sujeto al alcance de proteccion de las reivindicaciones.

Claims (15)

REIVINDICACIONES
1. Un aparato de transmision, que comprende:
- N puertos de Control de Acceso al Soporte MAC de Ethernet (RS101-1, ..., RS101-N), en donde cada puerto mAc de Ethernet corresponde a una primera interfaz de tipo Interfaz Independiente del Soporte MII,
- K interfaces de capa ffsica de Ethernet (103-1, ..., 103-K), en donde cada interfaz de capa ffsica de Ethernet corresponde a una segunda interfaz MII,
en donde tanto N como K son numeros enteros positivos, N>1 y K>1; y
- un dispositivo de conexion (102),
en donde el aparato de transmision esta caracterizado por cuanto que tiene un conjunto de Caractensticas A, o un conjunto de Caractensticas B,
estando el conjunto de Caractensticas A definido como constituido por
- el dispositivo de conexion (102), que esta configurado para controlar un bus de interconexion por division de tiempo (1101) en el dispositivo de conexion para poner en practica una conexion entre un intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda interfaz MII,
- los N puertos MAC de Ethernet (RS101-1, ..., RS101-N) que estan adaptados para conectarse, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion, utilizando las correspondientes primeras interfaces MII, y
- las K interfaces de capa ffsica de Ethernet (103-1, ..., 103-K) que estan adaptadas para conectarse, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion, utilizando las correspondientes segundas interfaces MII;
estando el conjunto de Caractensticas B definido como constituido por
- el dispositivo de conexion (102) que esta configurado para controlar una matriz de conmutacion por division de tiempo y division de espacio (1201) en el dispositivo de conexion, para poner en practica una conexion entre un intervalo temporal de la primera interfaz MII, y un intervalo temporal de la segunda interfaz MII,
- los N puertos MAC de Ethernet (RS101-1, ..., RS101-N) que estan adaptados para conectarse, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, utilizando las correspondientes primeras interfaces MII, y
- las K interfaces de capa ffsica de Ethernet (103-1, ..., 103-K) que estan adaptadas para conectarse, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion utilizando las correspondientes segundas interfaces MII;
y por cuanto que
las primeras interfaces MII que corresponden a cualesquiera dos puertos MAC de Ethernet diferentes son distintas; en donde las segundas interfaces MII que corresponden a cualquiera de las dos interfaces de capa ffsica Ethernet diferentes son distintas entre sf
2. El aparato segun la reivindicacion 1, en donde
el dispositivo de conexion (102) esta configurado, ademas, para configurar y controlar la division del intervalo temporal, y para asignar algunos, o todos los intervalos temporales, de los P intervalos temporales obtenidos mediante division, a algunos o todos los puertos de los N puertos MAC de Ethernet, en donde P es un numero entero positivo.
3. El aparato segun la reivindicacion 2, en donde una interfaz de las K interfaces de capa ffsica de Ethernet (103­ 1, ..., 103-K) tiene J canales virtuales (A0-A9, B0-B9), o multiples interfaces de las K interfaces de capa ffsica de Ethernet tienen J canales virtuales en total; y
el dispositivo de conexion esta configurado, ademas, para efectuar el mapeado de correspondencia de algunos o la totalidad de intervalos temporales, de los P intervalos temporales a los J canales virtuales, en donde cada canal virtual se usa para proporcionar ancho de banda utilizando la segunda interfaz MII, y J es un numero entero positivo.
4. El aparato segun una cualquiera de las reivindicaciones 1 a 3, en donde
el dispositivo de conexion (102) esta configurado, ademas, para ampliar el ancho de bits, o aumentar una tasa de reloj para cualquier puerto MAC de los N puertos MAC de Ethernet (RS101-1, ..., RS101-N), de modo que se soporte la capacidad de un puerto MAC con capacidades de transmision de multiples interfaces ffsicas.
5. El aparato segun una cualquiera de las reivindicaciones 1 a 4, en donde
el dispositivo de conexion (102) esta configurado, ademas, para poner en practica la transmision de datos entre los N1 puertos MAC de Ethernet y las K1 interfaces de capa ffsica de Ethernet mediante el uso de la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII, en donde
los N puertos MAC de Ethernet (RS101-1, ..., RS101-N) incluyen los N1 puertos MAC de Ethernet, en donde N1 es un numero entero positivo y N1 < N; y las K interfaces de capa ffsica de Ethernet (103-1, ..., 103-K) comprenden las K1 interfaces de capa ffsica de Ethernet, en donde K1 es un numero entero positivo y K1 < K.
6. El aparato segun la reivindicacion 5, en donde
el dispositivo de conexion (102) esta configurado, ademas, para poner en practica la transmision de datos de enlace ascendente en una direccion desde las K1 interfaces de capa ffsica de Ethernet a los N1 puertos MAC de Ethernet, utilizando la conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII; o
el dispositivo de conexion (102) esta configurado, ademas, para poner en practica la transmision de datos de enlace descendente en una direccion desde los N1 puertos MAC de Ethernet a las K1 interfaces de capa ffsica de Ethernet utilizando la conexion entre el intervalo temporal de la primera interfaz MII, y el intervalo temporal de la segunda interfaz MII.
7. El aparato segun la reivindicacion 6, en donde
el dispositivo de conexion (102) esta configurado, ademas, para controlar el bus de interconexion por division de tiempo, o la matriz de conmutacion por division de tiempo y division de espacio para hacer converger los datos de enlace descendente que se transmiten en los intervalos temporales de las primeras interfaces MII, de modo que los datos de enlace descendente convergentes se transmitan en el intervalo temporal de la segunda interfaz MII utilizando la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII, y los datos de enlace descendente convergentes que se transmiten en el intervalo temporal de la segunda interfaz MII, se envfan a las K1 interfaces de capa ffsica de Ethernet; y
las K1 interfaces de capa ffsica de Ethernet estan configuradas para codificar los datos de enlace descendente convergentes y transmitir datos de enlace descendente codificados a un canal ffsico de transmision.
8. El aparato segun la reivindicacion 6, en donde
las K1 interfaces de capa ffsica de Ethernet estan configuradas para recibir datos de enlace ascendente codificados desde un canal ffsico de transmision, para decodificar los datos de enlace ascendente codificados y para enviar datos de enlace ascendente decodificados al dispositivo de conexion; y
el dispositivo de conexion (102) esta configurado, ademas, para controlar el bus de interconexion por division de tiempo, o la matriz de conmutacion por division de tiempo y division de espacio, de modo que los datos de enlace ascendente decodificados sean transmitidos en un intervalo temporal correspondiente de la segunda interfaz MII, los datos de enlace ascendente decodificados se transmiten en el intervalo temporal de la primera interfaz MII mediante el uso de la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII, y los datos de enlace ascendente decodificados, transmitidos en el intervalo temporal de la primera interfaz MII se envfan a los N1 puertos MAC de Ethernet.
9. Un metodo de transmision de datos, que comprende:
la realizacion, por un dispositivo de conexion, de la transmision de datos entre N puertos MAC de Ethernet (RS101-1, ..., RS101-N) y K interfaces de capa ffsica de Ethernet (103-1, ..., 103-K), mediante el uso de una conexion entre un intervalo temporal de una primera interfaz de tipo Interfaz Independiente del Soporte MII y un intervalo temporal de una segunda interfaz MII, en donde N y K son numeros enteros positivos, N>1 y K>1;
en donde el metodo de transmision esta caracterizado por cuanto que tiene un conjunto de caractensticas A, o un conjunto de caractensticas B,
estando el conjunto de caractensticas A definido como constituido por
- la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII, que se configura para su puesta en practica por el dispositivo de conexion mediante el control de un bus de interconexion por division de tiempo en el dispositivo de conexion,
- los N puertos MAC de Ethernet (RS101-1, ..., RS101-N) que estan adaptados para conectarse, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion utilizando las correspondientes primeras interfaces MII, y
- las K interfaces de capa ffsica de Ethernet (103-1, ..., 103-K) que estan adaptadas para conectarse, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion, utilizando las correspondientes segundas interfaces MII;
el conjunto de caractensticas B se define como constituido por
- la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII, que se configura para su puesta en practica por el dispositivo de conexion mediante el control de una matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion,
- los N puertos MAC de Ethernet (RS101-1, ..., RS101-N) que estan adaptados para conectarse, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion utilizando las correspondientes primeras interfaces MII, y
- las K interfaces de capa ffsica de Ethernet (103-1, ..., 103-K) que estan adaptadas para conectarse, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, utilizando las correspondientes segundas interfaces MII;
y por cuanto que las primeras interfaces MII que corresponden a cualquiera de dos diferentes puertos MAC de Ethernet son distintas; en donde las segundas interfaces MII que corresponden a cualesquiera dos interfaces de capa ffsica de Ethernet diferentes, son distintas entre sff
10. El metodo segun la reivindicacion 9, en donde la realizacion, por un dispositivo de conexion (102), de la transmision de datos entre N1 puertos MAC de Ethernet de N puertos MAC de Ethernet (RS101-1, ..., RS101-N) y K1 interfaces de capa ffsica de Ethernet de K interfaces de capa ffsica de Ethernet (103-1, ..., 103-K), mediante el uso de una conexion entre un intervalo temporal de una primera interfaz MII y un intervalo temporal de una segunda interfaz MII, comprende:
la realizacion, por el dispositivo de conexion, de la transmision de datos de enlace ascendente en una direccion desde las K1 interfaces de capa ffsica de Ethernet a los N1 puertos MAC de Ethernet, utilizando la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII; o
la realizacion, por el dispositivo de conexion, de la transmision de datos de enlace descendente en una direccion desde los N1 puertos mAc de Ethernet a las K1 interfaces de capa ffsica de Ethernet, utilizando la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII.
11. El metodo segun la reivindicacion 9, en donde datos de enlace ascendente y/o datos de enlace descendente se transmiten en algunos, o todos, los intervalos temporales de los P intervalos temporales obtenidos por medio de division, en donde P es un numero entero positivo.
12. El metodo segun la reivindicacion 11, en donde el metodo comprende, ademas:
el control, por el dispositivo de conexion, del bus de interconexion por division en el tiempo, o la matriz de conmutacion por division de tiempo y division de espacio para hacer converger los datos de enlace descendente que se transmiten en los intervalos temporales de las primeras interfaces MII, de modo que los datos de enlace descendente convergentes se transmitan en el intervalo temporal de la segunda interfaz MII utilizando la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII, y los datos de enlace descendente convergentes transmitidos en el intervalo temporal de la segunda interfaz MII se envfan a las K1 interfaces de capa ffsica de Ethernet; y
la codificacion, mediante las K1 interfaces de capa ffsica de Ethernet, de los datos de enlace descendente convergentes y la transmision de datos de enlace descendente codificados a un canal ffsico de transmision.
13. El metodo segun la reivindicacion 11, en donde el metodo comprende, ademas:
la recepcion, por las K1 interfaces de capa ffsica de Ethernet, de datos de enlace ascendente codificados procedentes de un canal ffsico de transmision, la decodificacion de los datos de enlace ascendente codificados y el soporte y envfo de datos de enlace ascendente decodificados al dispositivo de conexion; y
el control, por el dispositivo de conexion, del bus de interconexion por division de tiempo o la matriz de conmutacion por division de tiempo y division de espacio, de modo que los datos de enlace ascendente decodificados sean transmitidos en un intervalo temporal correspondiente de la segunda interfaz MII, los datos de enlace ascendente decodificados se transmiten en el intervalo temporal de la primera interfaz MII utilizando la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII, y los datos de enlace ascendente decodificados que se transmiten en el intervalo temporal de la primera interfaz MII se envfan a los N1 puertos MAC de Ethernet.
14. El metodo segun la reivindicacion 13, en donde el hecho de que los datos de enlace ascendente decodificados sean transmitidos en un intervalo temporal correspondiente de la segunda interfaz MII, comprende que:
los datos de enlace ascendente decodificados, que se transmiten a traves de J canales virtuales (A0-A9, B0-B9) de las K1 capas ffsicas de Ethernet se transmiten en el intervalo temporal correspondiente de la segunda interfaz MII.
15. Un dispositivo de conexion, que comprende: un conjunto de caractensticas A, o un conjunto de caractensticas B,
el conjunto de caractensticas A se define como constituido por
- un modulo de control (1102) y un bus de interconexion por division de tiempo (1101),
- el modulo de control esta configurado para controlar el bus de interconexion por division en el tiempo para poner en practica una conexion entre un intervalo temporal de una primera interfaz de tipo Interfaz Independiente del Medio MII y un intervalo temporal de una segunda interfaz MII, en donde la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII se pone en practica por el dispositivo de conexion mediante el control del bus de interconexion por division de tiempo en el dispositivo de conexion; y - N puertos MAC de Ethernet (RS101-1, ..., RS101-N) que estan adaptados para conectarse, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion, utilizando las correspondientes primeras interfaces MII, y
- K interfaces de capa ffsica de Ethernet (103-1, ..., 103-K) que estan adaptadas para conectarse, por separado, al bus de interconexion por division de tiempo en el dispositivo de conexion, utilizando las correspondientes segundas interfaces MII;
el conjunto de caractensticas B se define como constituido por:
- un modulo de control (1202) y una matriz de conmutacion por division de tiempo y division de espacio (1201), - el modulo de control (1102) esta configurado para controlar la matriz de conmutacion por division de tiempo y division de espacio para la realizacion de una conexion entre un intervalo temporal de la primera interfaz MII y un intervalo temporal de la segunda interfaz MII, en donde la conexion entre el intervalo temporal de la primera interfaz MII y el intervalo temporal de la segunda interfaz MII se realiza por el dispositivo de conexion mediante el control de la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion; y
- N puertos MAC de Ethernet (RS101-1, ..., RS101-N) que estan adaptados para conectarse, por separado, a la matriz de conmutacion por division de tiempo y division de espacio, en el dispositivo de conexion, utilizando las correspondientes primeras interfaces MII, y
- K interfaces de capa ffsica de Ethernet (103-1, ..., 103-K) que estan adaptadas para conectarse, por separado, a la matriz de conmutacion por division de tiempo y division de espacio en el dispositivo de conexion, utilizando las correspondientes segundas interfaces MII;
en donde N y K son numeros enteros positivos, N>1 y K>1;
en donde las primeras interfaces MII que corresponden a cualquiera de dos diferentes puertos MAC de Ethernet son distintas entre sf; en donde las segundas interfaces MII que corresponden a cualesquiera dos diferentes interfaces de capa ffsica de Ethernet son distintas entre sf
ES13879210T 2013-03-21 2013-03-21 Aparato de transmisión, método y mecanismo de conexión Active ES2695175T3 (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2013/072979 WO2014146271A1 (zh) 2013-03-21 2013-03-21 传输装置、连接机构和方法

Publications (1)

Publication Number Publication Date
ES2695175T3 true ES2695175T3 (es) 2019-01-02

Family

ID=50409497

Family Applications (3)

Application Number Title Priority Date Filing Date
ES18187311T Active ES2831348T3 (es) 2013-03-21 2013-03-21 Aparato de transmisión y método
ES20186053T Active ES2913444T3 (es) 2013-03-21 2013-03-21 Aparato de transmisión, método de transmisión de datos y soporte de grabación legible por ordenador no transitorio
ES13879210T Active ES2695175T3 (es) 2013-03-21 2013-03-21 Aparato de transmisión, método y mecanismo de conexión

Family Applications Before (2)

Application Number Title Priority Date Filing Date
ES18187311T Active ES2831348T3 (es) 2013-03-21 2013-03-21 Aparato de transmisión y método
ES20186053T Active ES2913444T3 (es) 2013-03-21 2013-03-21 Aparato de transmisión, método de transmisión de datos y soporte de grabación legible por ordenador no transitorio

Country Status (5)

Country Link
US (3) US10027506B2 (es)
EP (3) EP3787262B1 (es)
CN (1) CN103718515B (es)
ES (3) ES2831348T3 (es)
WO (1) WO2014146271A1 (es)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3787262B1 (en) * 2013-03-21 2022-02-23 Huawei Technologies Co., Ltd. Transmission apparatus, data transmission method and non-transitory computer-readable recording medium
CN111130684A (zh) * 2014-12-22 2020-05-08 华为技术有限公司 一种处理信号的方法及通信设备
DE102015206483A1 (de) * 2015-04-10 2016-10-13 Robert Bosch Gmbh Schaltvorrichtung und Betriebsverfahren hierfür
JP6544976B2 (ja) * 2015-04-10 2019-07-17 キヤノン株式会社 通信システム、画像処理装置とその制御方法、及びプログラム
CN106330629A (zh) * 2015-06-29 2017-01-11 深圳市中兴微电子技术有限公司 一种以太网接口及其数据处理装置、方法
CN106357421B (zh) 2015-07-17 2019-10-01 华为技术有限公司 传输灵活以太网的业务流的方法和装置
US10177869B2 (en) * 2016-09-26 2019-01-08 Huawei Technologies Co., Ltd. Systems and methods for reducing bandwidth overhead
CN108990106B (zh) * 2017-06-02 2021-11-23 中兴通讯股份有限公司 一种数据传输方法及设备

Family Cites Families (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6459700B1 (en) * 1997-06-23 2002-10-01 Compaq Computer Corporation Multiple segment network device configured for a stacked arrangement
US6975637B1 (en) * 1999-01-27 2005-12-13 Broadcom Corporation Apparatus for ethernet PHY/MAC communication
US6498667B1 (en) * 1999-09-10 2002-12-24 Quantum Bridge Communications, Inc. Method and system for packet transmission over passive optical network
US6892252B2 (en) * 2000-09-21 2005-05-10 Michael Tate Asymmetric data path media access controller
US20040202170A1 (en) * 2001-03-13 2004-10-14 Adc Telecommunications Israel Ltd. Implementing priority for multiple physical layer devices at a UTOPIA interface
US7103008B2 (en) * 2001-07-02 2006-09-05 Conexant, Inc. Communications system using rings architecture
US7007296B2 (en) * 2001-08-29 2006-02-28 Terayon Communications, Inc. Active cable modem outside customer premises servicing multiple customer premises
US6915463B2 (en) * 2001-12-26 2005-07-05 Richard Charles Vieregge System and method for performing pre-emptive protection switching
US7447228B1 (en) * 2002-03-15 2008-11-04 Nortel Networks Limited Technique for delivering bursted native media data flows over an ethernet physical layer
KR100429911B1 (ko) * 2002-05-18 2004-05-03 한국전자통신연구원 가변길이 패킷 다중화 및 역다중화 장치와 방법
US7372875B2 (en) * 2002-09-30 2008-05-13 Lucent Technologies Inc. Systems and methods for synchronization in asynchronous transport networks
US20040085910A1 (en) * 2002-11-01 2004-05-06 Zarlink Semiconductor V.N. Inc. Media access control device for high efficiency ethernet backplane
US8027473B2 (en) * 2003-01-13 2011-09-27 Conexant Systems, Inc. System and method for improved data protection in PONs
US7385995B2 (en) * 2003-01-13 2008-06-10 Brooktree Broadband Holding, Inc. System and method for dynamic bandwidth allocation on PONs
US20040264961A1 (en) * 2003-06-12 2004-12-30 Nam Hong Soon Ethernet passive optical network system, and optical network terminal and optical line terminal provided in the same
US8218434B1 (en) * 2004-10-15 2012-07-10 Ciena Corporation Ethernet facility and equipment protection
CN100477642C (zh) * 2005-05-31 2009-04-08 杭州华三通信技术有限公司 以太网接入装置及其接入方法
US7983150B2 (en) * 2006-01-18 2011-07-19 Corrigent Systems Ltd. VPLS failure protection in ring networks
CN101163148B (zh) * 2006-10-13 2010-12-01 杭州华三通信技术有限公司 支持非标准速率的以太网传输方法及相应装置和接入设备
CN100574331C (zh) * 2006-10-27 2009-12-23 杭州华三通信技术有限公司 一种支持非标准速率的传输方法及传输设备
CN101212822B (zh) * 2006-12-28 2010-12-01 杭州华三通信技术有限公司 在以太网上进行同步时分交换的以太网交换方法与设备
CN101232427A (zh) * 2007-01-23 2008-07-30 华为技术有限公司 一种以太网环保护方法及装置
KR100982015B1 (ko) * 2007-12-10 2010-09-14 한국전자통신연구원 폐쇄형 네트워크에서의 보호 절체 방법 및 그 장치
US8127164B2 (en) * 2008-02-12 2012-02-28 Broadcom Corporation System and method for energy savings on a PHY/MAC interface for energy efficient ethernet
US7944815B2 (en) * 2008-02-14 2011-05-17 Allied Telesis Holdings K.K. System and method for network recovery from multiple link failures
US7990850B2 (en) * 2008-04-11 2011-08-02 Extreme Networks, Inc. Redundant Ethernet automatic protection switching access to virtual private LAN services
CN101252500B (zh) * 2008-04-16 2012-08-08 杭州华三通信技术有限公司 任意拓扑相交环网的实现方法、节点和相交环网
EP2178248A1 (en) * 2008-10-14 2010-04-21 Thomson Licensing A method to improve channel utilization in a time division multiple access based protocol
CN101442563A (zh) * 2008-12-17 2009-05-27 杭州华三通信技术有限公司 一种数据通信方法和一种以太网设备
CN101437035A (zh) * 2008-12-18 2009-05-20 杭州华三通信技术有限公司 一种数据通信方法和一种以太网设备
US9413551B2 (en) * 2009-06-23 2016-08-09 Broadcom Corporation Method and system for network communications via a configurable multi-use Ethernet PHY
CN102082679B (zh) * 2009-11-30 2013-04-17 北京广利核系统工程有限公司 一种安全网络切换装置
CN102215147B (zh) * 2010-04-01 2013-12-25 杭州华三通信技术有限公司 长距离以太网客户端设备及实现方法
EP2577945B1 (en) * 2010-06-01 2019-12-18 Hewlett-Packard Enterprise Development LP Multiplexed serial media independent interface
US8509616B2 (en) * 2011-06-22 2013-08-13 Telefonaktiebolaget L M Ericsson (Publ) Devices, systems and methods for run-time reassignment of a PHY to MAC devices interconnect
US9246846B2 (en) * 2011-09-02 2016-01-26 Mediatek Co. Network processor
US9001714B2 (en) * 2011-09-06 2015-04-07 Broadcom Corporation Ethernet physical layer device using time division duplex
US9100208B2 (en) * 2011-09-27 2015-08-04 Hubbell Incorporated Method and apparatus for circuit emulation with integrated network diagnostics and reduced form factor in large public communication networks
WO2013134810A1 (en) * 2012-03-12 2013-09-19 Zeptoip Pty Ltd A network device and a method for networking
EP3787262B1 (en) * 2013-03-21 2022-02-23 Huawei Technologies Co., Ltd. Transmission apparatus, data transmission method and non-transitory computer-readable recording medium

Also Published As

Publication number Publication date
US20180331849A1 (en) 2018-11-15
EP3468155B1 (en) 2020-08-12
EP3468155A1 (en) 2019-04-10
WO2014146271A1 (zh) 2014-09-25
EP2963899A4 (en) 2016-02-24
ES2831348T3 (es) 2021-06-08
EP3787262B1 (en) 2022-02-23
CN103718515A (zh) 2014-04-09
US10027506B2 (en) 2018-07-17
EP2963899A1 (en) 2016-01-06
US11140004B2 (en) 2021-10-05
EP3787262A1 (en) 2021-03-03
ES2913444T3 (es) 2022-06-02
EP2963899B1 (en) 2018-09-12
US20160006578A1 (en) 2016-01-07
CN103718515B (zh) 2016-11-02
US20210399918A1 (en) 2021-12-23

Similar Documents

Publication Publication Date Title
ES2695175T3 (es) Aparato de transmisión, método y mecanismo de conexión
ES2864660T3 (es) Método y aparato de transmisión de datos
US11095571B2 (en) Flexible and scalable enhanced transmission selection method for network fabrics
US10735323B2 (en) Service traffic allocation method and apparatus
US9077636B2 (en) Flexible and scalable data link layer flow control for network fabrics
CN111727589B (zh) 用于配置Flex以太网节点的方法和设备
ES2941272T3 (es) Procedimiento de envío de datos y dispositivo de reenvío
EP3942750A1 (en) Routing flexe data in a network
US11902403B2 (en) Method for receiving code block stream, method for sending code block stream, and communications apparatus
BR112020002038A2 (pt) radiocomunicação
Shu et al. Programmable optical packet/circuit switched data centre interconnects: traffic modeling and evaluation