ES2641997T3 - Alineación de los símbolos DMT de flujo ascendente de múltiples líneas en un sistema DSL TDD - Google Patents

Alineación de los símbolos DMT de flujo ascendente de múltiples líneas en un sistema DSL TDD Download PDF

Info

Publication number
ES2641997T3
ES2641997T3 ES13724938.9T ES13724938T ES2641997T3 ES 2641997 T3 ES2641997 T3 ES 2641997T3 ES 13724938 T ES13724938 T ES 13724938T ES 2641997 T3 ES2641997 T3 ES 2641997T3
Authority
ES
Spain
Prior art keywords
ftu
dsl
dpu
signal
transceivers
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES13724938.9T
Other languages
English (en)
Inventor
Cao Shi
Amir H. Fazlollahi
Jianhua Liu
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Application granted granted Critical
Publication of ES2641997T3 publication Critical patent/ES2641997T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • H04L7/0033Correction by delay
    • H04L7/0041Delay of data signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/32Reducing cross-talk, e.g. by compensating
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/14Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2626Arrangements specific to the transmitter only
    • H04L27/2646Arrangements specific to the transmitter only using feedback from receiver for adjusting OFDM transmission parameters, e.g. transmission timing or guard interval length
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2662Symbol synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M11/00Telephonic communication systems specially adapted for combination with other electrical systems
    • H04M11/06Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors
    • H04M11/062Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors using different frequency bands for speech and other data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0682Clock or time synchronisation in a network by delay compensation, e.g. by compensation of propagation delay or variations thereof, by ranging
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/1469Two-way operation using the same type of signal, i.e. duplex using time-sharing

Abstract

Un método caracterizado por comprender: transmitir (1410) un valor de retardo a cada uno de una pluralidad de transceptores (120, 712, 714, 1530) de línea de abonado digital, DSL, por una unidad de punto de distribución, DPU; y recibir (1420), por la DPU, una pluralidad de señales sustancialmente al mismo tiempo, en donde cada una de la pluralidad de señales es de un transceptor DSL diferente en la pluralidad de transceptores DSL (120, 712, 714, 1530) y es transmitida en diferentes momentos en base al valor de retardo y a un retardo de propagación correspondiente.

Description

5
10
15
20
25
30
35
40
45
50
DESCRIPCION
Alineacion de los sfmbolos DMT de flujo ascendente de multiples lmeas en un sistema DSL TDD
ANTECEDENTES
Las tecnologfas de lmeas de abonado digital (DSL) se utilizan para suministrar datos de alta velocidad a traves de conductores de par trenzado. Los estandares de DSL actuales pueden comprender DSL asimetrico (ADSL, ADSL2 y ADSL2+), DSL de muy alta tasa de transferencia (VDSL y VDSL2) y red digital de servicios integrados (ISDN). Estas tecnologfas pueden utilizar la transmision de banda base en conjuncion con el servicio telefonico ordinario (POTS). Las senales de DSL pueden ocupar bandas de frecuencia mas altas, mientras que las senales POTS pueden ser transmitidas a traves de bandas de frecuencia por debajo de 4 kilohercios (KHz). Las senales de DSL y de POTS se pueden dividir y acoplar a traves de un divisor al receptor y a la red correspondientes, respectivamente.
La modulacion por multitono discreto (DMT) se puede implementar en sistemas DSL. El equipo de multiplexor de acceso DSL (DSLAM) puede ofrecer acceso multipuerto y soporte para diferentes tecnologfas DSL. Los estandares ADSL/ADSL2 y VDSL2 pueden emplear duplexacion por division de frecuencia (FDD), en donde la transmision de flujo descendente (DS) y de flujo ascendente (US) se produce simultaneamente en dos bandas de frecuencia diferentes. Sin embargo, estos estandares pueden sufrir problemas con la diafoma de extremo cercano (NEXT) y el eco durante la transmision.
Alternativamente, se pueden utilizar sistemas de duplexacion por division de tiempo (TDD), en donde las transmisiones de DS y de US se pueden producir en diferentes intervalos de tiempo. Las senales de DS de diferentes lmeas pueden ser transmitidas al mismo tiempo ya que todos los equipos transceptores estan ubicados y son controlados desde la oficina central. Sin embargo, las senales de US pueden ser transmitidas en diversos momentos y deben estar alineadas correctamente para facilitar la eliminacion de la diafoma en la oficina central o en los transceptores del lado del operador. Los desplazamientos de sincronizacion entre diversas senales que llegan desde los locales del cliente, pueden afectar perjudicialmente a la cancelacion de la diafoma. Por lo tanto, hay una necesidad de mejorar la alineacion de los sfmbolos de US, como se vio en el equipo del lado del operador, con el fin de mejorar la cancelacion de la diafoma.
El documento WO 2004/091249 A1 da a conocer un metodo llevado a cabo en un unico transceptor para asignar la capacidad de transmision entre las dos direcciones de transmision en la comunicacion de datos por cable.
El documento US 2009/0296865 A1 da a conocer un modulo de procesamiento de multicanal en serie con multiples canales de un sistema de comunicacion. El modulo de procesamiento sincroniza los sfmbolos de flujo descendente entre los canales y sincroniza los sfmbolos de flujo descendente para al menos uno de los canales dados con sfmbolos de flujo ascendente para ese canal.
El documento US 2005/0232308 A1 da a conocer un sistema de comunicacion de lmea de abonado digital que incluye los transceptores primero y segundo. El primer transceptor es operable para estimar un retardo de propagacion. El segundo transceptor se comunica con el primer transceptor y recibe el retardo de propagacion estimado del primer transceptor. El segundo transceptor utiliza el retardo de propagacion estimado para determinar un retardo de propagacion de ida y vuelta, y determina un tiempo de avance de transmision en base, al menos parcialmente, al retardo de propagacion de ida y vuelta.
RESUMEN
En una realizacion, la divulgacion incluye un metodo que comprende la transmision de un valor de retardo para cada uno de una pluralidad de transceptores DSL, por una unidad de punto de distribucion (DPU), y la recepcion, por la DPU, de una pluralidad de senales sustancialmente al mismo tiempo, en donde cada una de la pluralidad de las senales es de un transceptor DSL diferente en la pluralidad de transceptores DSL y es transmitida en momentos diferentes en base al valor de retardo y a un retardo de propagacion correspondiente.
En otra realizacion, la divulgacion incluye un sistema que comprende una unidad de punto de distribucion, DPU, y una pluralidad de transceptores de lmea de abonado digital, DSL; comprendiendo la DPU: medios para transmitir un valor de retardo a cada uno de la pluralidad de transceptores de lmea de abonado digital, DSL; comprendiendo cada uno de la pluralidad de transceptores DSL: medios para transmitir una senal en diferentes momentos en base al valor de retardo y a un retardo de propagacion correspondiente; y la DPU que comprende ademas: medios para recibir una pluralidad de senales sustancialmente al mismo tiempo.
Estas y otras caractensticas se comprenderan mas claramente a partir de la siguiente descripcion detallada tomada en conjuncion con los dibujos adjuntos y las reivindicaciones.
BREVE DESCRIPCION DE LOS DIBUJOS
Para una comprension mas completa de esta divulgacion, se hace ahora referencia a la siguiente descripcion breve, tomada en conexion con los dibujos adjuntos y la descripcion detallada, en donde los numeros de referencia iguales representan partes iguales.
5 La FIG. 1 es un diagrama esquematico de una realizacion de la arquitectura DSL a nivel de sistema.
La FIG. 2 ilustra un esquema de dos sistemas xDSL 200 con dos escenarios donde se produce diafoma.
La FIG. 3 ilustra una realizacion de operaciones realizadas por un transmisor para la construccion de sfmbolos DMT consecutivos.
La FIG. 4 ilustra una realizacion de la senalizacion experimentada por un transmisor (TX) y un receptor (RX) en un 10 modem FDD.
La FIG. 5 es una realizacion del solapamiento entre una senal recibida y las senales de eco.
La FIG. 6 ilustra una realizacion de las longitudes de bucle para varios puertos.
Las FIG. 7A, 7B y 7C ilustran realizaciones de alineacion del sfmbolo de flujo descendente en diferentes puntos de tiempo.
15 Las FIG. 8A, 8B y 8C ilustran la alineacion del sfmbolo de flujo descendente TDD en diferentes puntos de tiempo.
La FIG. 9 muestra una realizacion de alineacion del sfmbolo para los puertos de diversas longitudes de bucle.
La FIG. 10 ilustra la atenuacion de bucle frente a la longitud de bucle para diferentes tipos de bucle.
La FIG. 11 ilustra una realizacion de sfmbolos DMT consecutivos para el estandar G.fast.
La FIG. 12 muestra una realizacion de una estructura de trama TDD para G.fast.
20 La FIG. 13 es una realizacion de un aparato del lado del operador, el cual puede implementar la alineacion de la sincronizacion.
La FIG. 14 es un diagrama de flujo de una realizacion de un metodo de alineacion del sfmbolo de flujo ascendente.
La FIG. 15 es un diagrama esquematico de una realizacion de una DPU.
DESCRIPCION DETALLADA
25 Debe entenderse desde el principio que, aunque una implementacion ilustrativa de una o mas realizaciones se proporcionan mas abajo, los sistemas y/o metodos dados a conocer pueden ser implementados utilizando cualquier numero de tecnicas, ya sean actualmente conocidas o en existencia. La divulgacion de ninguna manera debena estar limitada a las implementaciones ilustrativas, dibujos y tecnicas ilustradas mas abajo, incluyendo los ejemplos de disenos e implementaciones ilustradas y descritas en el presente documento, sino que pueden modificarse dentro 30 del alcance de las reivindicaciones adjuntas junto con su alcance completo de los equivalentes.
Dependiendo del estandar soportado, un sistema DSL puede indicarse como un sistema xDSL donde 'x' puede indicar cualquier estandar de DSL. Por ejemplo, 'x' puede representar 'A' en los sistemas ADSL2 o ADSL2+, 'V' en los sistemas VDSL o VDSL2, o 'F' en los sistemas G.fast. Cuando un transceptor esta ubicado en un extremo del operador del sistema DSL, incluyendo una oficina central (CO), multiplexor de acceso DSL (DSLAM), gabinete o una 35 unidad de punto de distribucion (DPU), el transceptor puede ser referido como un xTU-O. Por otro lado, cuando un transceptor esta ubicado en un extremo remoto o de usuario, tal como un equipo local del cliente (CPE), el transceptor puede ser referido como un xTU-R. Por ejemplo, si el sistema DSL es un sistema G.fast, un transceptor en el lado del operador puede ser referido como una unidad transceptora G.fast en un lado del operador (FTU-O). Del mismo modo, en el sistema G.fast, un transceptor CPE puede ser referido como una FTU en un terminal remoto 40 (FTU-R), es decir, en un lado del abonado. G.fast es un estandar DSL SG15-Q4 ITU-T recientemente iniciado y esta en curso.
Por conveniencia, la solicitud esta escrita principalmente usando la notacion de G.fast, pero como una persona con experiencia ordinaria en la tecnica reconocera, las tecnicas descritas en el presente documento aplican a cualquier sistema DSL TDD. Por ejemplo, mientras que un transceptor del lado del operador puede ser etiquetado como FTU- 45 O, en el presente documento para referirse a G.fast, el transceptor del lado del operador en muchos casos puede ser considerado como una xTU-O. Este principio tambien puede ser aplicable a los transceptores en el lado del
3
5
10
15
20
25
30
35
40
45
50
55
cliente, en el cual un transceptor espedfico G.fast, FTU-R, tambien puede ser denominado como xTU-R para cualquier sistema DSL TDD.
La FIG. 1 es un diagrama esquematico de una realizacion de una arquitectura DSL 100 a nivel de sistema. La arquitectura 100 puede comprender un modem del lado del operador o DSLAM 150 y un equipo local del cliente (CPE) de modem del lado del cliente 120. El modem CPE 120 puede comprender un transceptor 121 y un divisor 122 del lado del cliente. El equipo del cliente puede incluir conexiones a un ordenador 110 y el servicio de telefono POTS 130. El DSLAM 150 puede comprender un transceptor 152 y un divisor 151 del lado de la oficina. El DSLAM 150 puede adicionalmente estar conectado a un sistema de gestion de red (NMS) 170 y a una red telefonica publica conmutada (PSTN) 160. El equipo de lado del cliente 120 y el DSLAM 150 pueden estar conectados por una lmea de par trenzado 140 para la transmision de datos.
En la direccion de US, un transceptor 121 del lado del cliente puede recibir datos desde un ordenador 110 y modular los datos en una senal de DSL. La senal de DSL puede ser entonces enviada a un divisor 122, el cual puede integrar la senal del transceptor 121 del lado del cliente y la senal del POTS 130. La senal combinada puede entonces ir a traves de una lmea de par trenzado 140 al equipo DSLAM 150. Despues del procesamiento en el transceptor 152, parte de la informacion puede ser enviada a una NMS 170 para fines de monitorizacion. Para la direccion de DS, la senal puede fluir desde la oficina central hacia el lado del cliente, como opuesta de la del flujo ascendente.
Una tecnologfa xDSL en una realizacion de arquitectura tal como en la FIG. 1, puede utilizar frecuencias superiores a 4 KHz. Los problemas causados por la diafoma pueden llegar a ser cada vez mas importantes a medida que aumenta la frecuencia. La diafoma puede referirse a la interferencia entre pares trenzados durante la transmision. Esta interferencia puede dividirse en NEXT y en diafoma de extremo lejano (FEXT). La FIG. 2 muestra un esquema de dos sistemas xDSL 200 con dos escenarios de ocurrencia de diafoma. Los sistemas 200 pueden comprender una ocurrencia de NEXT 210 y una ocurrencia de FEXT 220. La NEXT puede definirse como la interferencia que ocurre en el receptor del mismo extremo del cable desde el cual la senal fue transmitida. La FEXT puede ocurrir cuando la interferencia se propaga descendentemente y se produce en el extremo opuesto del cable.
Los sistemas DSL, tales como ADSL/ADSL2/ADSL2+ y VDSL2 pueden utilizar FDD para la transmisiones de DS y de US. En los sistemas que emplean FDD, la transmision de la senal en el dominio del tiempo puede ser continua sin interrupcion, mientras que puede haber poco o ningun solapamiento en el dominio de frecuencia entre las senales de DS y de US. Una tecnica avanzada de sincronizacion puede ser utilizada para hacer la senal transmitida de eco ortogonal a la senal recibida en la transmision de DS y de US. Adicionalmente, las extensiones dclicas (CE), tales como el prefijo dclico (CP) y el sufijo dclico (CS), pueden ser anadidas a los sfmbolos con el fin de dar cuenta de diferentes longitudes de bucle entre las multiples lmeas. Esta tecnica tambien puede habilitar la sincronizacion de la transmision y la alineacion de los sfmbolos en el tiempo entre multiples lmeas. La sincronizacion puede hacer la NEXT ortogonal a la senal recibida en ambas transmisiones de DS y de US. La NEXT puede ser filtrada y puede no afectar el rendimiento del enlace; sin embargo, la FEXT todavfa puede hacer que la tasa de datos disminuya y producir inestabilidad en el enlace que porta el servicio.
El estandar VDSL2 puede utilizar sfmbolos de transmision DMT, como se describe en la Recomendacion ITU-T G.993.2, titulada "transceptores de lmea de abonado digital de muy alta velocidad (VDSL2)", con fecha de diciembre de 2011, el cual se incorpora en el presente documento como referencia, como si se reproduce en su totalidad. El sfmbolo DMT de transmision puede ser una muestra de dominios de tiempo producidos a partir del modulador DMT. La modulacion de transformada de Fourier discreta inversa (IDFT) de las N subportadoras, puede construir 2N valores reales xn, donde n = 0, 1, ..., 2N - 1, el cual es seguido posteriormente por extension dclica, ventanas y operaciones de solapamiento.
La FIG. 3 ilustra una realizacion de operaciones realizadas por un transmisor para la construccion de sfmbolos DMT consecutivos. El sfmbolo DMT puede comprender muestras 2N, un prefijo dclico de longitud Lcp y un sufijo dclico de longitud Lcs. Los sufijos dclicos de sfmbolos consecutivos pueden solaparse por muestras de ventana (5. El Lcp puede representar la longitud de las ultimas muestras de la salida IDFT xn, adjuntada como un prefijo a las xn muestras IDFT de salida 2N. El Lcs puede representar la longitud de las primeras muestras de xn anadidas como un sufijo a las xn + Lcp muestras. 5 puede ser la longitud de la funcion de ventana, donde las primeras muestras 5 del CP del sfmbolo DMT actual y las ultimas muestras 5 del CS del sfmbolo DMT anterior se emplean en ventanas de la senal transmitida. Los valores de muestra de ventana pueden ser determinados de acuerdo con el criterio de un proveedor. En una realizacion, el valor maximo de 5 puede ser el min(N/16,255). Ademas, las muestras 5 (p. ej., las partes de la ventana) de sfmbolos consecutivos pueden solaparse y ser anadidas entre sf
La longitud de la extension dclica (CE) se puede definir como Lce = Lcp + Lcs - 5, en donde los valores de los componentes pueden ajustarse en consecuencia para satisfacer la ecuacion Lce = Lcp + Lcs - 5 = m x N/32, donde m puede ser un valor entero entre 2 y 16 inclusive. El soporte para elegir el valor de m = 5 puede ser obligatorio. En todos los casos, 5 < Lcp y 5 < Lcs debe ser cierto. El Cs y el CP tambien se pueden particionar de acuerdo con el criterio de un proveedor. Los ajustes espedficos del CE y del CP pueden ser intercambiados durante la inicializacion.
5
10
15
20
25
30
35
40
45
50
55
La utilizacion de un CS durante la transmision VDSL2 puede ser beneficiosa para ayudar a reducir la fuga espectral con una tecnica de ventanas de transmision. La funcion de ventana puede dar forma a la envoltura de la senal transmitida con el fin de reducir los problemas de fugas. Un CS tambien puede hacer que una senal de eco y una senal del receptor (Rx) sean ortogonales entre sf debido a una tecnica avanzada de sincronizacion. El avance de tiempo puede permitir la alineacion y sincronizacion de s^bolos en los transceptores, tanto del lado de la oficina como del lado del cliente.
Un sistema VDSL2 puede emplear diferentes bandas de frecuencia para senales de DS y de US. Sin embargo, las senales se pueden transmitir al mismo tiempo y las unidades transceptoras VDSL2 (VTU) puede mostrar los datos transmitidos como senales de eco resultantes. Con el fin de atenuar un eco, puede ser utilizado un hibrido. En una realizacion, un tnbrido puede reducir un eco en alrededor de 18 decibelios (dB). La FIG. 4 ilustra una realizacion de la senalizacion experimentada por un transmisor (TX) y un receptor (RX) en un modem FDD 400. El modem 400 comprende el transmisor 402, el receptor 404 y un tnbrido o un circuito hibrido 406. El tnbrido 406 puede ser un circuito utilizado para acoplar las senales del transmisor 402 y del receptor 404 en una unica lmea. La FIG. 4 muestra que la senal desde el transmisor 402 puede fugarse en la senal recibida por el receptor 404. Esta fuga puede presentarse posteriormente como una senal de eco. La senal recibida por el RX 404 es un solapamiento 408 de la senal de eco y una senal deseada, como se ilustra.
La FIG. 5 es una realizacion del solapamiento 500 entre una senal recibida y una senal de eco. Cuando las senales de DS y de US se transmiten al mismo tiempo, un receptor puede obtener tanto la senal recibida del lado remoto como la senal de eco del lado local. Si la senal de eco y la senal recibida no son ortogonales, entonces la senal de eco puede contribuir a la fuga espectral en la banda de senal recibida, lo que puede resultar en la degradacion en la relacion senal/ruido (SNR) de la senal recibida. Un CS puede ser introducido con el fin de mantener la senal de eco y la senal recibida ortogonales. Adicionalmente, se puede utilizar un avance de tiempo para minimizar la longitud del CS.
A modo de otro ejemplo, supongamos que una senal desde una unidad de transceptor VDSL2 en el lado remoto (VTU-R) se transmite At detras de una senal de una unidad de transceptor VDSL2 en el lado de la oficina (VTU-O). La senal puede tener un retardo de propagacion de to. Por lo tanto, la desalineacion de la senal de recepcion y el eco en la VTU-O puede ser |At + to|, mientras que la desalineacion en la VTU-R puede ser |At - to|. El valor del CS puede entonces necesitar ser el maximo de |At + to| y |At - to|. Si tanto la VTU-O como la VTU-R se inician al mismo tiempo, entonces At es igual a cero y el CS puede tener la longitud minima. La tecnica de avance de tiempo en VDSL2 G.993.2 puede ser utilizada para permitir que las senales de transmision para la VTU-O y la VTU-R se inicien al mismo tiempo. En este caso, un CS/2 maximo puede estar disponible en ambas direcciones para que la senal del extremo lejano llegue al receptor sin provocar la fuga espectral.
El estandar de ITU-T G.fast puede proporcionar acceso de banda ancha a traves de pares de cobre desde la fibra al punto de distribucion (FTTDP) cerca del CPE. G.fast fue desarrollado para estandarizar un escenario de aplicacion de FTTDP, para abordar el acceso de velocidad ultra alta en lmeas de cobre de cable de acometida puenteadas desde puntos de distribucion. G.fast puede utilizar TDD como el metodo ffsico (PHY) de duplexacion de capa y DMT como modulacion. A fin de evitar la NEXT, todos los puertos en el mismo nodo FTTDP pueden necesitar alinear sus intervalos de tiempo de DS y de US. La alineacion de los sfmbolos de DS de todos los transmisores y sfmbolos de US de todos los receptores en la FTU-O, puede ser recomendable para eliminar la FEXT de las senales de DS y de US, respectivamente.
La alineacion de los sfmbolos de DS para multiples puertos se puede conseguir de una manera sencilla debido a la naturaleza de intercalamiento de la FTU-O; sin embargo, la alineacion de los sfmbolos de US de todos los puertos que llegan a la FTU-O puede no ser tan sencilla debido a las longitudes del bucle desiguales. La FIG. 6 ilustra una realizacion de sfmbolos recibidos para diversas longitudes de bucle para varios puertos. Un sfmbolo DMT puede comprender un CP 610, muestras 2n 620 y un CS 630. Las diferentes longitudes de las tres lmeas pueden resultar en un desplazamiento de la sincronizacion entre diversas senales que llegan del equipo del cliente. Por ejemplo, los sfmbolos de US del puerto 1, que tiene una longitud de bucle de 200 m, pueden llegar a un puerto de la FTU-O mas tarde que los sfmbolos de US del puerto 3, que tiene una longitud de bucle de 50 m. Con el fin de dar cuenta de las diferencias de tiempo entre los puertos, puede ser empleado un CS.
En una realizacion, un estandar de Red Optica Pasiva de Gigabit (GPON) puede utilizar un esquema para la sincronizacion de flujo ascendente de las senales opticas, como se describe en la Recomendacion ITU-T G.984.3, titulada "Redes opticas Pasivas con capacidad de Gigabit (G-PON): Especificacion de la capa convergencia de transmision", fechada en marzo de 2008, que se incorpora en el presente documento por referencia como si fuera reproducida en su totalidad. El mecanismo de alineacion de flujo ascendente de la GPON puede ser similar a un metodo de alineacion de tiempo y puede emplear los siguientes pasos. Una unidad de terminacion de lmea optica (OLT) puede enviar una trama de peticion de flujo ascendente a una unidad de terminacion de red optica (ONT), con una marca de tiempo que registra el momento de envfo T1. La ONT puede recibir la trama y registrar el momento T2. Despues del procesamiento, la ONT puede enviar una trama de registro de US y puede registrar el momento de
5
10
15
20
25
30
35
40
45
50
55
envm T3. La OLT puede entonces calcular el tiempo sigue:
de propagation (o retardo de propagation) del bucle como
imagen1
A continuation, la OLT puede calcular el tiempo que la ONT se puede retardar despues de recibir la trama de petition de flujo ascendente mediante Retardo = Tmax - Tspread- En una realization, Tmax puede ser el tiempo de propagacion sobre una fibra de 60 km. La OLT puede enviar la information de retardo a la ONT, la cual puede utilizar el retardo antes de transmitir las tramas de US. Despues de que la ONT lleva a cabo el retardo, la senal de la ONT puede parecer que ha sido transmitida a 60 km de la OLT; por lo tanto, la senal de US puede estar alineada a su intervalo de tiempo asignado. En general, este esquema puede ser muy complejo, requiriendo varios pasos complicados en el lado del operador. Un enfoque simplificado para la alineacion puede ser deseable. Cabe destacar aqm que la GPON en los flujos ascendentes utiliza el acceso multiple por division de tiempo (TDMA) y en este sistema no deberia haber ningun solapamiento de tiempo entre las senales opticas de flujo ascendente transmitidas que utilizan la misma fibra que los medios de comunicacion.
Para el estandar G.fast, puede ser elegido un metodo TDD y un metodo DMT (p. ej., multiplexacion por division de frecuencias ortogonales (OFDM)). En TDD, los US y DS pueden ser divididos en el tiempo en lugar de en la frecuencia (como en FDD) para evitar que el eco local y la NEXT perturben la senal recibida. Los intervalos de tiempo de Ds y de US pueden ser sincronizados y alineados entre puertos. Con el fin de reducir el efecto de la FEXT, todos los simbolos de US se pueden transmitir al mismo tiempo, similar al metodo de avance de tiempo utilizado en FDD para sistemas VDSL2. Sin embargo, el avance de tiempo de FDD en sistemas VDSL2 puede ser propuesto originalmente para contrarrestar el eco y la NEXT al forzar a los transmisores del CO y del CPE para que se inicien al mismo tiempo. Debido a las diferentes longitudes de bucle, un CS puede ser utilizado para garantizar la sincronizacion de todas las senales transmitidas del CPE en el CO. En los metodos TDD, puede no haber eco o NEXT, ya que no hay solapamiento de tiempo entre las senales del transmisor y del receptor. Adicionalmente, puede no haber un problema de ortogonalidad de las senales de DS y de US, siempre y cuando no hay solapamiento de tiempo entre las dos. Por lo tanto, la necesidad para el CS puede ser eliminada si todas las senales de US de diferentes lmeas llegan a una FTU-O (una unidad transceptora G.fast en la oficina) al mismo tiempo.
Se dan a conocer en el presente documento sistemas, metodos y aparatos para la alineacion de los simbolos DMT de US de multiples lmeas en un sistema xDSL TDD. Se proponen esquemas para lograr la alineacion de los simbolos de US en una unidad transceptora en el lado de la oficina central. Algunas realizaciones pueden incluir la estimation de la longitud de bucle (o el retardo de propagacion equivalente) en una unidad transceptora en un lado del cliente remoto. Los transceptores en el lado de la oficina (p. ej., la FTU-O) pueden ser intercalados en una unidad de punto de distribution (DPU). Si todas las senales de Us de diferentes lmeas utilizan longitudes de simbolos DMT identicas con las longitudes iguales de CP y llegan a la FTU-O al mismo tiempo, un CS puede no ser necesario. Por lo tanto, el CS de flujo ascendente se puede retirar en una estructura de simbolo DMT llevando a menos sobrecarga y a senalizacion de capa dependiente del medio fisico (PMD) mas eficiente.
Algunos sistemas DSL, tales como G.fast, emplean TDD para la transmision de la senal de DS y de US. Los modems G.fast pueden realizar en longitudes de bucle de hasta 400 m de largo, junto con una frecuencia maxima de 250 MHz para la transmision de datos. En una realizacion, un bucle corto para G.fast puede ser de 50 m o menos. A modo de otro ejemplo, supongamos que las FTU-R transmiten senales de flujo ascendente al mismo tiempo y las correspondientes FTU-O estan intercaladas. En este caso, la diferencia en los tiempos de llegada de las senales de flujo ascendentes a la FTU-O, puede ser tan grande como 2 microsegundos (p,s). Esto puede indicar que, si el CS se utiliza para cubrir la diferencia, el CS puede tener que ser al menos 2 ps de largo. Este valor puede ser una gran sobrecarga cuando el periodo del simbolo esta en el rango de solo unos pocos microsegundos, lo que puede ser tipico para G.fast. La elimination de la longitud de CS puede mejorar posteriormente el rendimiento de datos en un sistema.
En un sistema DSL, tal como un sistema G.fast, una FTU-R puede recibir simbolos de flujo descendente y estimar o medir el retardo de propagacion de la senal (a veces referido como el tiempo de propagacion de la senal) desde la FTU-O a la FTU-R o desde la FTU-R a la FTU-O. El retardo de propagacion puede indicarse como Tpd_R. Con el fin de implementar un metodo de alineacion de los simbolos de flujo ascendente, un valor de retardo Tmax tambien puede ser definido. La FTU-R puede calcular T2, que es el tiempo que el receptor puede que tenga que esperar antes de transmitir el sfmbolo de US. T2 se puede determinar como sigue:
Tmax puede representar el Krnite superior o maximo retardo que un receptor puede esperar para transmitir un simbolo de US. Tmax, puede, por ejemplo, ser dos veces el retardo de propagacion del bucle mas largo tal como se define por una FTU-O.
5
10
15
20
25
30
35
40
45
50
55
Despues del intervalo de tiempo del flujo descendente, la FTU-R puede esperar un periodo de tiempo equivalente al valor de T2 mas el tiempo de conmutacion de la FTU-R antes de transmitir el simbolo de flujo ascendente. La FTU-R puede utilizar el tiempo de conmutacion de la FTU-R para preparar los simbolos de flujo ascendente despues de recibir el ultimo simbolo. En una realization, el tiempo de conmutacion puede ser cero. El tiempo de conmutacion es el tiempo que tarda el transceptor para prepararse para transmitir la primera muestra despues de recibir la ultima muestra de senal recibida.
Si la estimation de la FTU-R de la longitud de bucle es inexacta, la alineacion del simbolo de enlace ascendente se puede mejorar adicionalmente como sigue. La FTU-R puede enviar simbolos de flujo ascendente especiales a la FTU-O, y la FTU-O puede recibir estos simbolos y enviar una information de ajuste At a la FTU-R. Esta information puede ser recibida por la FTU-R y se puede utilizar para modificar y personalizar el tiempo de envio de los simbolos de flujo ascendente de la FTU-R en consecuencia.
Espetificamente, las FIG. 7A, 7B y 7C ilustran realizaciones de alineacion de los simbolos de flujo descendente en puntos de tiempo diferentes. El sistema 700 comprende la FTU-O-1 702, la FTU-O-2 704, la FTU-R-1 712, la FTU-R- 2 714, el controlador FTU-O 718. La FTU-O-1 702 y la FTU-R-1 712 pueden ser un transceptor del lado de la oficina y un transceptor del lado del cliente, respectivamente, para el puerto 1 en un sistema de G.fast. Del mismo modo, la FTU-O-2 704 y la FTU-R-2 714 pueden ser un transceptor de lado de oficina y un transceptor del lado del cliente, respectivamente, para el puerto 2 en el mismo sistema. La interfaz U puede ser una interfaz comun para los transceptores del lado del operador, tales como la FTU-O-1 702 y la FTU-O-2 704. La conexion entre una FTU-R y una FTU-O es a traves de un par de cobre, con el terminal del equipo del cliente designado como el punto de referencia U-R (o interfaz U, para abreviar) y el terminal de red designado como el punto de referencia U-O (o interfaz U para abreviar). Aunque solo dos de las FTU-O 702 y 704 y dos de las FTU-R 712 y 714 se muestran con fines ilustrativos, cualquier numero de cada uno de los componentes puede ser utilizado para una pluralidad de puertos en un sistema xDSL.
Un controlador de la FTU-O 718 puede ser un software de control o una entidad de hardware utilizado para coordinar y gestionar el funcionamiento de todas la FTU-O. En el momento 0, el sistema 700 muestra que la alineacion de los simbolos de DS entre los puertos se puede conseguir facilmente mediante la transmision de los simbolos de DS al mismo tiempo, debido al intercalamiento de todas las FTU-O 702, 704. Los simbolos de DS transmitidos de todos los puertos pueden estar alineados en la FTU-O para facilitar la vectorizacion y cancelation de la FEXT.
El sistema 700 representa dos puertos con diferentes longitudes de bucle. El puerto 2 de la FTU-O-2 704 puede comprender un bucle mas corto que el puerto 1 de la FTU-O-1 702. Por lo tanto, la FTU-R-2 714 del bucle corto puede recibir los simbolos de DS antes que la FTU-R-1 712. En la FIG. 7B, el sistema 700 en el momento 1 muestra que la FTU-R-2 714 puede recibir los simbolos de DS antes que la FTU-R-1 712 debido al bucle corto en el puerto 2. La FTU-R-2 714 puede entonces estimar el retardo de propagation (Tpd_R2) desde la FTU-O-2 704 a la FTU-R-2 714 y calcular el tiempo de espera T2 utilizando la siguiente ecuacion:
Tmax en la ecuacion 3 puede ser determinado por la FTU-O-2 y puede ser dos veces el retardo de propagacion del bucle mas largo. El simbolo de DS puede unicamente alcanzar la FTU-R-1 712 en el siguiente punto de tiempo, momento 2, como se representa en la FIG. 7C con una instantanea de la sincronizacion de simbolos. Mas tarde en el puerto 1, el tiempo de retardo estimado Tpd_R1 puede ser mayor que el Tpd_R2 determinado por la FTU-R-2 714. Por lo tanto, la FTU-R-1 712 puede calcular el tiempo que puede esperar como sigue:
T2 = T -2-T
1 ^ 1max ^ 1pd_Rl
(4)
La estimacion del retardo de propagacion para un bucle dado puede ser implementada de varias maneras, incluyendo, pero no limitado a, el siguiente algoritmo: (1) estimar la atenuacion del bucle de una senal recibida (p. ej., la senal recibida que comprende al menos un simbolo DMT), (2) estimar la longitud de bucle a partir de la atenuacion del bucle, y (3) estimar el tiempo de retardo del bucle a partir de la longitud de bucle. Este algoritmo se puede emplear ya sea en una FTU-O (p. ej., la estimacion del retardo de propagacion en base a la senal recibida de una FTU-R) o una FTU-R (p. ej., la estimacion del retardo de propagacion en base a la senal recibida de una FTU- O).
Las FIG. 8A, 8B y 8C ilustran una alineacion del simbolo de flujo ascendente TDD en diferentes puntos de tiempo. El sistema 700 en el momento 3 en la FIG. 8A, ilustra que la FTU-R-1 712, la cual tiene un bucle mas largo que el otro transceptor, puede transmitir los simbolos de US antes que la FTU-R-2 714. En el momento 4 en la FIG. 8B, la senal de US de la FTU-R-1 712 puede alcanzar una distancia de la FTU-O-1 702 que puede ser aproximadamente igual a la distancia entre la FTU-R-2 714 y la FTU-O-2 704. En este punto, la FTU -R-2 714 puede iniciar la transmision de los simbolos de US a la FTU-O-2 704. Esto puede llevarse a cabo para dar cuenta del retardo de propagacion y de las diferencias de la longitud de bucle.
5
10
15
20
25
30
35
40
45
50
55
A modo de otro ejemplo, supongamos que la ultima muestra de DS en la FIG. 7C se transmite en T0 y puede llegar a la FTU-R-2 714 en T0 + Tpd_R2. La FTU-R-2 714 puede entonces esperar para Tmax - 2 • Tpd_R2 antes de transmitir la primera muestra de US. Las siguientes ecuaciones 5 y 6 pueden definir el tiempo de transmision, Transmit-
= T0 + T, „+T-2-T,
pd _R2 max
pd _R2
T
■TO + T-T
max pd _R2
(5)
(6)
El retardo de propagation desde la FTU-R-2 714 a la FTU-O-2 704 puede ser Tpd_R2, de modo que el momento de llegada puede ser T0 + Tmax. La primera muestra de la FTU-R-1 712 tambien puede llegar a la FTU-O-1 702 en el momento T0 + Tmax, de modo que las senales de US pueden estar alineadas en la DPU donde todas las FTU-O estan intercaladas.
En el momento 5 en la FIG. 8C, los simbolos de US de ambos puertos pueden llegar al mismo tiempo a sus respectivos transceptores del lado de la oficina. La alineacion del simbolo de US de la FTU-R-1 712 y de la FTU-R-2 714 en la FTU-O-1 702 y la FTU-O-2 704, respectivamente, puede depender de la exactitud de la estimation de la longitud de bucle. La FIG. 9 ilustra una realization de la alineacion del simbolo para los puertos de diversas longitudes de bucle. La realizacion puede comprender un prefijo ticlico (CP) 910 y muestras 2N 920 y puede representar un simbolo DMT. Dado que los simbolos de US llegan a la correspondiente FTU-O al mismo tiempo, el cS puede no ser necesario. La realizacion de la alineacion de flujo ascendente TDD de la FIG. 9 contrasta con la realizacion de la FIG. 6, en la cual el CS es requerido debido a la falta de alineacion del simbolo en los puertos con diversas longitudes de bucle.
La FIG. 10 ilustra la atenuacion de bucle frente a la longitud de bucle para diferentes tipos de bucle a 75 MHz. La FIG. 10 ilustra datos de atenuacion para los tipos de bucle AWG26, AWG24, PE04, PE05 y TP100. Estos tipos de bucle son bien entendidos por una persona con experiencia ordinaria en la tecnica en los sistemas DSL. Por ejemplo, el AWG26 y el AWG24 son Calibre de Alambre Estadounidense (AWG) de calibre 26 y 24, respectivamente. Cada uno de los tipos de bucle representados en la FIG. 10 puede transmitir a 75 MHz o en otro valor de la frecuencia de interes, igual que 75 MHz fue elegido con fines ilustrativos. Suponiendo que el tipo de bucle es conocido o puede ser estimado con una exactitud razonable, las curvas de atenuacion pueden ser utilizadas por un receptor, tal como la FTU-R, para estimar la longitud de bucle en base a la potencia de una senal recibida. Es decir, una senal con una potencia conocida puede ser transmitida a una FTU-R y la longitud de bucle puede ser estimada en base a la atenuacion. Si la longitud de bucle es conocida, el retardo de propagacion se puede determinar a partir de la longitud de bucle (debido a que la velocidad de desplazamiento de la senal es conocida, p. ej., 2 x 108 m/s).
Puede haber diferentes maneras de tratar con un tipo de bucle desconocido. En una alternativa, un promedio de las curvas mostradas en la FIG. 10 puede ser utilizado para generar una curva que se aplica independientemente del tipo de bucle. En otra alternativa las FTU pueden tener un conocimiento a priori del tipo de bucle. En otra alternativa, se puede estimar el tipo de bucle. En base a la atenuacion en la FIG. 10, si el tipo de bucle es desconocido y se utiliza la curva promedio, el error de estimacion de la longitud de bucle puede ser hasta del 15%. Si el tipo de bucle se estima incorrectamente, el error de estimacion de la longitud de bucle puede ser del 30%. Sin embargo, si la estimacion del tipo de bucle es exacta, el error de estimacion de la longitud de bucle puede teoricamente ser cero.
Para estimar la longitud de bucle y el retardo de propagacion cuando estan presentes fuertes senales FEXT, se puede usar una senal sin correlation con las senales FEXT. Por ejemplo, al hacer que el simbolo de sincronizacion (el llamado simbolo de sincronizacion) de cada una de las lmeas derivado de un generador PRBS diferente, cada uno de los receptores sera capaz de detectar su senal de canal directo correspondiente y rechazar las senales de los canales FEXT; por lo tanto, estimando el retardo de propagacion del canal directo. Alternativamente, los simbolos de sincronizacion pueden ser transmitidos secuencialmente por cada una de las FTU de manera TDMA, de modo que no habra solapamiento de tiempo entre las senales transmitidas para eliminar la FEXT. Los simbolos de sincronizacion se definen y se utilizan en todos los estandares xDSL incluyendo VDSL2/G.993.2 y G.fast.
En el caso que la estimacion de la longitud de bucle de la FTU-R es inexacta, se puede realizar una tecnica adicional. La FTU-R (p. ej., la FTU-R-1 712 o la FTU-R-2 714) puede enviar simbolos especiales de US a la FTU-O (p. ej., la FTU-O-1 702 o la FTU-O-2 704). La correspondiente FTU-O puede recibir estos simbolos y utilizar la correlacion u otros metodos para estimar un desplazamiento de alineacion entre el simbolo de US de la FTU-R y una referencia. La FTU-O puede entonces enviar una information de desplazamiento de ajuste At a la FTU-R, la cual puede recibir esta informacion y ajustar el tiempo de transmision de los simbolos de US en consecuencia (p. ej., adelantar o retardar las transmisiones por At).
Sin estas tecnicas para la correcta alineacion inicial del simbolo de US, una lmea de union puede transmitir su simbolo de US especial inicial en un tiempo de desplazamiento arbitrario, que puede causar problemas significativos para los canceladores FEXT de US de otras lmeas. Si una lmea utiliza el metodo de avance de tiempo de VDSL2, su simbolo de US puede irse por 1 p,s en una lmea de 200 m, si la velocidad de los electrones sobre cobre se supone que es de 2 x 108 m/s. Utilizando el metodo de alineacion del simbolo TDD descrito en el presente documento, el
5
10
15
20
25
30
35
40
45
50
maximo desplazamiento seria el 15% de la longitud estimada, lo que se traduce en 0,15 |as en una lmea de 200 m. En este caso, puede haber una mejora de siete veces en la exactitud. Con un periodo de simbolo de 20 us, un desplazamiento de 0,15 ^s puede crear en el peor de los casos una fuga de ruido acumulado de -42,5 dB desde la nueva lmea de union a otras lmeas. Esta fuga no puede ser cancelada por los canceladores FEXT de flujo ascendente. Sin embargo, el ruido de 42,5 dB por debajo de la senal no se espera que cause problemas significativos en G.fast. Sin el metodo dado a conocer, el nivel de ruido puede ser de solo 25,6 dB por debajo del nivel de la senal, que puede hacer otras lmeas de flujo ascendente vectorizadas inestables.
Para la alineacion del simbolo, el estandar G.fast puede emplear una estructura de simbolo espedfica para la alineacion de flujo ascendente y de flujo descendente. La FIG. 11 ilustra una realizacion de simbolos DMT consecutivos para el estandar G.fast. El simbolo puede comprender unas muestras 2N originales, un prefijo dclico de longitud LCP y un sufijo dclico de longitud LCS. Los sufijos dclicos de simbolos consecutivos pueden solaparse por muestras de ventana fS. La longitud del CS LCS puede ser igual a fS. En una realizacion, las muestras del cS con una longitud LCS = fS pueden estar completamente solapadas con las primeras muestras fS del CP del siguiente simbolo para someterse a la operacion de ventana. En comparacion con las muestras de DMT para VDSL2 en la FIG. 3, ninguna muestra adicional del CS puede ser transmitida. Por lo tanto, la longitud de los simbolos transmitidos se puede simplificar a 2N + Lcp, y la alineacion del simbolo de US TDD mencionada anteriormente, puede posteriormente ser realizada.
La FIG. 12 muestra una realizacion de una estructura de trama TDD para G.fast. El formato de una trama TDD puede presentarse en la FIG. 12 con las siguientes anotaciones que describen los parametros de trama TDD. Los valores de Tg1 y Tg2 son los espacios de tiempo en la interfaz U de la FTU-O, mientras que Tg1 y Tg2 son los espacios de tiempo en la interfaz U de la FTU-R. Tanto la FTU-O como la FTU-R pueden transmitir con respecto a limites de los simbolos de flujo descendente y de flujo ascendente respectivamente. En todos los casos, la suma Tgi + Tg2 = Tg1' + Tg2 puede ser igual a la duracion de un simbolo DMT. El valor de Tg1 no puede exceder de 9 ^s.
Tpd puede denotar un retardo de propagacion de una senal desde la FTU-O a la FTU-R y viceversa. La variable TF puede definir el periodo de la trama. El periodo de la trama TDD puede ser un multiplo entero de periodos de simbolos DMT. Por lo tanto, una trama TDD puede contener los periodos de simbolo Mds dedicados para la transmision de flujo descendente, los periodos de simbolo Mus dedicados para la transmision de flujo ascendente, y un tiempo de espacio total (Tg1 + Tg2) igual a un periodo de simbolo. Por lo tanto, TF y el periodo de simbolo Tsymb, se pueden definir en las siguientes ecuaciones 7 y 8, respectivamente:
7> - (Mds + Mus +1 )X Tsym
imagen2
El limite del simbolo de transmision de flujo descendente puede estar alineado en el limite de trama TDD. El valor por defecto de TF puede ser cualquier numero mayor que o igual a tres (es decir, al menos un simbolo de US, un simbolo de DS y un simbolo de tiempo de espacio). Otros valores de TF se pueden emplear para un estudio adicional. En una realizacion, todos los valores validos de TF pueden ser igual a o menores que 36 simbolos. Los parametros de la trama Mds y Mus se pueden establecer en la inicializacion de acuerdo con los correspondientes parametros de base de informacion de gestion (MIB).
Con el fin de permitir la alineacion del simbolo de US inicial (sincronizacion) en la DPU, la longitud total del tiempo de espacio en la FTU-O y la FTU-R puede estar limitada a un simbolo DMT y el valor de Tg1 no puede exceder de 9 us. Esta informacion, incluyendo la estructura de trama TDD de la FIG. 12, puede proporcionar la informacion necesaria para una implementacion de la alineacion de US.
Como se ha mencionado, con el fin de que los simbolos DMT de US transmitidos lleguen al mismo tiempo a la DPU, la FTU-R ubicada en un bucle mas corto puede comenzar la transmision despues del retardo mas largo, mientras que la FTU-R ubicada en el bucle mas largo puede comenzar la transmision despues del retardo mas corto. Puesto que las FTU-R pueden ser de diferentes proveedores, los transceptores pueden cada uno utilizar diferentes valores para el retardo mas corto (Tg1_mn), lo cual puede dar lugar a problemas en la sincronizacion de los simbolos de US. El retardo mas corto, el cual puede ser referido como temporizacion de conmutador o tiempo de conmutacion, puede ser una limitacion de hardware. Para mitigar este problema, el estandar bien puede imponer un valor estricto en el tiempo de conmutacion o hacer que sea un parametro que las FTU-O enviaran a una FtU-R en la etapa temprana de inicializacion. Esto puede asegurar que cada uno de los transceptores va a utilizar el mismo valor. Este valor puede ser el Krnite superior en el tiempo de conmutacion, el cual se puede denotar como STu. Por ejemplo, ST(i) < STu para todos los valores de i, donde ST(i) puede ser el tiempo de conmutacion de la FTU-R(i).
La FIG. 13 es una realizacion de un modulo FTU-O 1300, el cual puede implementar la alineacion de sincronizacion. El modulo FTU-O 1300 tambien puede ser referido como una DPU. El modulo FTU-O 1300 puede comprender N
5
10
15
20
25
30
35
40
45
50
55
transceptores FTU-O 1302, una entidad de control de sincronizacion (TCE) 1304, un bloque PHY 1306, una entidad de control de vectorizacion (VCE) 1308 y una entidad de gestion (ME) 1310.
El bloque PHY 1306 puede representar la capa ffsica del modulo FTU-O 1300 hacia la red de acceso y de la termination de red (NT) hacia el equipo del cliente (CP). Los bloques L2+ representan la Capa 2 y funcionalidades anteriores contenidas en el modulo FTU-O 1300 y la NT. Estos bloques se pueden mostrar para la completitud del flujo de datos. La FIG. 13 muestra el modelo de referencia con los flujos de information logicos dentro del modulo FTU-O 1300. El elemento comun de todas las formas de coordination puede ser la transmision sincronica y coordinada o la reception sincronica y coordinada de las senales desde todos los N pares de cables conectados al modulo FTU-O 1300 (p. ej., el grupo coordinado). Por lo tanto, las senales se pueden representar como un vector donde cada uno de los componentes puede ser la senal en una de las lfneas (mostradas como lfneas gruesas en la FIG. 13). La gestion de un modulo FTU-O 1300 puede ser realizada por los nMs, pasando la informacion de gestion a la ME 1310. Dentro del modulo FTU-O 1300, la ME 1310 transporta la informacion de gestion (sobre una interfaz llamada aquf TCE-m) a la TCE 1304. La VCE 1308 coordina la cancelation de diafonfa a traves del grupo coordinado.
La TCE 1304 se puede emplear en la DPU con el fin de enviar la longitud de bucle mas larga posible Lmax, o su correspondiente retardo de propagation Dmax y el STU a la FTU-R a traves de los transceptores FtU-O 1302. Esto puede permitir a la FTU- R llevar a cabo la sincronizacion de los sfmbolos de US mencionados anteriormente, dados a conocer en el presente documento.
Alternativamente, la TCE 1304 puede enviar un valor Tg2 a la FTU-R. La FTU-R puede entonces calcular Tg1 como
sigue:
imagen3
D(i) puede ser el retardo de propagacion unidireccional de la FTU-R(i) conectada a la FTU-O(i). La sincronizacion del sfmbolo de US puede lograrse si cada una de las FTU-R sigue la ecuacion 9 anterior. Sin embargo, el valor de Tg2 puede depender del retardo Dmax de la longitud de bucle mas larga posible Lmax dentro de la DPU y el STU. El Tg2 puede entonces sercalculad por la siguiente ecuacion:
^2 =STu+2x Dmax + K (10)
K puede ser una constante y puede ser puesta a cero. El valor del STu puede bien ser comunicado a todas las FTU- R para cumplir con el valor, o puede ser especificado en el estandar para permitir la sincronizacion de los sfmbolos de US inicial. El valor del STu puede tener que mantenerse tan pequeno como sea posible para permitir un gran Dmax para un Tg2 deseado. A modo de otro ejemplo, supongamos que hay un retardo de propagacion de 0,5 p,s por cada 100 m en un cable de cobre. El valor de Tg2 se puede suponer que no debe ser superior a 10 p,s para permitir al menos 9 p,s para Tg1. Si el valor del STU se establece en 8 p,s, la diferencia de la longitud de bucle entre los bucles mas cortos y los mas largos en el grupo de DPU puede ser solo de 200 m. Si el valor del STu se establece en 6 p,s, la variation de la longitud de bucle puede ser de hasta 400 m. Si se ignora la regla mencionada anteriormente, la sincronizacion de los sfmbolos de US inicial y el ajuste fino en las etapas posteriores puede no ser llevar a cabo correctamente.
Alternativamente, la TCE 1304 puede enviar un valor Tgr a cada una de las FTU-R. El valor de la i-esima FTU-R puede ser Tgr(i). Como se vio previamente, el retardo de propagacion D(i) se puede estimar en la FTU-O(i) en base a una senal recibida desde la FTU-R(i) utilizando un algoritmo visto previamente. La TCE 1304 u otra parte de la DPU pueden calcular Tgi(i) en base al D(i) calculado y luego la FTU-O (i) puede enviar el valor de Tgr(i) a la FTU- R(i), para todo i =1,2, ..., n.
La FIG. 14 es un diagrama de flujo de una realization de un metodo de alineacion del sfmbolo de 1400. El metodo se puede realizar en una DPU. El metodo comienza en el bloque 1410 en el que un valor de retardo puede ser transmitido a una pluralidad de transceptores DSL (p. ej., por los transceptores correspondientes o las FTU-O en la DPU). El valor de retardo puede ser transmitido, representando el valor de retardo como una serie de bits en un paquete. La pluralidad de transceptores DSL puede ser una pluralidad de CPE. El valor de retardo puede ser como se ha descrito previamente. Por ejemplo, el valor de retardo puede ser Tmax o Tg2 o ambos, variables descritas previamente. En respuesta, en el bloque 1420 una pluralidad de senales pueden ser recibidas sustancialmente al mismo tiempo. Las senales pueden ser recibidas dentro de una pequena tolerancia entre si, de tal manera que desde la perspectiva de la dPu parecen haber llegado efectivamente al mismo tiempo. En otras palabras, cualquier variacion en el momento de llegada de la pluralidad de senales no tiene un efecto perjudicial en la FEXT en la DPU. El metodo 1400 puede opcionalmente contener el paso de transmision de un lfmite superior (STU) en el tiempo de conmutacion a la pluralidad de transceptores DSL.
La pluralidad de senales puede ser recibida sustancialmente al mismo tiempo, porque cada uno de la pluralidad de transceptores DSL transmite su senal correspondiente en un momento diferente en comparacion con los otros transceptores DSL para dar cuenta de, p. ej., las diferencias en el retardo de propagacion y/o tiempos de
5
10
15
20
25
30
35
40
45
50
55
conmutacion. La pluralidad de transceptores DSL pueden individualizar sus momentos de transmision de acuerdo con, p. ej., las ecuaciones (2)-(4), (9) o (10).
La FIG. 15 es un diagrama esquematico de una realizacion de una DPU 1500 configurada para realizar al menos uno de los esquemas descritos en el presente documento. La DPU 1500 comprende un procesador 1510, un dispositivo de memoria 1520 y una pluralidad de transceptores 1530 configurados como se muestra en la FIG. 15 (puede haber n transceptores, donde n es un numero entero mayor que uno). Una interfaz U se ilustra en la FIG. 15 como una interfaz comun a los transceptores 1530. El procesador 1510 puede ser implementado como uno o mas chips de unidad central de procesamiento (CPU), nucleos (p. ej., un procesador multinucleo), matrices de puertas programables (FPGA), circuitos integrados de aplicacion espedfica (ASIC) y/o procesadores de senal digital (DSP). El procesador 1510 puede ser implementado utilizando hardware o una combinacion de hardware y software.
El dispositivo de memoria 1520 puede comprender una cache, memoria de acceso aleatorio (RAM), memoria de solo lectura (ROM), almacenamiento secundario o cualquier combinacion de los mismos. El almacenamiento secundario comprende tfpicamente una o mas unidades de disco o unidades de cinta, y se utiliza para el almacenamiento no volatil de datos y como un dispositivo de almacenamiento de datos de desbordamiento si la RAM no es suficientemente grande para poder contener todos los datos de trabajo. El almacenamiento secundario puede ser utilizado para almacenar programas que se cargan en la RAM cuando dichos programas se seleccionan para la ejecucion. La ROM se puede utilizar para almacenar instrucciones y quiza datos que se leen durante la ejecucion del programa. La rOm es un dispositivo de memoria no volatil que tfpicamente tiene una pequena capacidad de memoria con respecto a la mayor capacidad de memoria del almacenamiento secundario. La RAM puede ser utilizada para almacenar datos volatiles y quiza para almacenar instrucciones. El acceso a la ROM y la RAM es tfpicamente mas rapido que al almacenamiento secundario.
Los transceptores 1530 pueden ser FTU-O y pueden ser configurados para realizar la modulacion y demodulacion DMT. Cada uno de los transceptores 1530 puede estar acoplado a un CPE correspondiente a traves de una lmea DSL. Los transceptores 1530 pueden servir como dispositivos de entrada y/o salida de la DPU. Por ejemplo, si un transceptor 1530 esta actuando como un transmisor, puede transmitir datos de la DPU 1500. Si un transceptor 1530 esta actuando como un receptor, puede recibir datos en la DPU 1500.
La DPU 1500 puede estar configurada para realizar cualquiera de los esquemas discutidos en el presente documento, tal como el metodo 1400. Por ejemplo, los transceptores 1530 pueden transmitir un valor de retardo a un CPE correspondiente de acuerdo con el bloque 1410, como dirigido por el procesador 1510. Los transceptores 1530 pueden posteriormente recibir una pluralidad de senales sustancialmente al mismo tiempo (p. ej., en la interfaz U) de acuerdo con el bloque 1420. La DPU 1500 puede implementar el modulo FTU-O 1300. Por ejemplo, la TCE 1304 puede ser implementada en el procesador 1510 y/o la memoria 1520, y los transceptores FTU-O 1302 pueden corresponder a los transceptores 1530.
Cabe observar que un CPE puede generalmente tener la misma configuracion que la DPU 1500 excepto que un CPE puede tener solo un transceptor. Es decir, un CPE puede tener una memoria, un procesador y un transceptor configurado como se muestra en la FIG. 15. La interfaz U para un CPE puede ser una interfaz U-R.
Se entiende que mediante la programacion y/o la carga de instrucciones ejecutables en la DPU 1500, al menos uno de los procesadores 1510 y la memoria 1520 se cambian, transformando la DPU 1500 en parte en una maquina o aparato particular (p. ej., una DPU que tiene la funcionalidad ensenada por la presente divulgacion). Las instrucciones ejecutables pueden ser almacenadas en la memoria 1520 y cargadas en el procesador 1510 para la ejecucion. Es fundamental para las artes de ingeniena electrica y de ingeniena de software que la funcionalidad que se puede implementar mediante la carga del software ejecutable en un ordenador, se puede convertir en una implementacion hardware mediante reglas de diseno bien conocidas. Las decisiones entre la implementacion de un concepto en software frente a hardware, normalmente dependen de consideraciones de estabilidad del diseno y del numero de unidades a ser producidas, en lugar de cualquiera de las cuestiones implicadas en la traduccion del dominio de software al dominio de hardware. Generalmente, un diseno que todavfa esta sujeto a cambios frecuentes, puede ser preferido a ser implementado en software, ya que volver a producir y sacar una implementacion hardware es mas caro que volver a producir y sacar un diseno de software. Generalmente, un diseno que es estable que sera producido en gran volumen, puede ser preferido a ser implementado en hardware, por ejemplo, en un circuito integrado de aplicacion espedfica (ASIC), porque para grandes series de produccion la implementacion hardware puede ser menos cara que la implementacion software. A menudo, un diseno puede ser desarrollado y probado en una forma de software y mas tarde transformado, por reglas de diseno bien conocidas, a una implementacion hardware equivalente en un circuito integrado de aplicacion espedfica que conecta directamente las instrucciones del software. De la misma manera, como una maquina controlada por un nuevo ASIC es una maquina o aparato particular, del mismo modo, un ordenador que ha sido programado y/o cargado con instrucciones ejecutables puede ser visto como una maquina o aparato particular.
Al menos una realizacion se da a conocer y variaciones, combinaciones y/o modificaciones de la realizacion(es) y/o caractensticas de la realizacion(es) hechas por una persona que tiene experiencia ordinaria en la tecnica estan
5
10
15
20
25
30
35
dentro del alcance de la divulgacion. Las realizaciones alternativas que resultan de la combinacion, integracion y/o omision de caractensticas de la realizacion(es) estan tambien dentro del alcance de la divulgacion. Donde rangos numericos o limitaciones se indican expresamente, dichos rangos expresos o limitaciones pueden ser entendidos para incluir rangos iterativos o limitaciones de igual magnitud que caen dentro de los rangos expresamente indicados o limitaciones (p. ej., de aproximadamente 1 a aproximadamente 10 incluye, 2, 3, 4, etc.; mayor que 0,10 incluye 0,11, 0,12, 0,13, etc.). Por ejemplo, siempre que se da a conocer un rango numerico con un lfmite inferior Ri y un lfmite superior Ru, cualquier numero que cae dentro del rango se da a conocer espedficamente. En particular, los siguientes numeros dentro del rango se dan a conocer espedficamente: R = Ri + k * (Ru - Ri), en donde k es una variable que vana de 1 por ciento a 100 por ciento, con un incremento de 1 por ciento, es decir, k es 1 por ciento, 2 por ciento, 3 por ciento, 4 por ciento, 5 por ciento, ..., 50 por ciento, 51 por ciento, 52 por ciento, ..., 95 por ciento, 96 por ciento, 97 por ciento, 98 por ciento, 99 por ciento o 100 por ciento. Ademas, cualquier rango numerico definido por dos numeros R como define lo anterior, tambien se da a conocer espedficamente. El uso del termino "aproximadamente" significa +/- 10% del numero posterior, a menos que se indique lo contrario. El uso del termino "opcionalmente" con respecto a cualquier elemento de una reivindicacion, significa que el elemento es requerido, o alternativamente no se requiere el elemento, estando ambas alternativas dentro del alcance de la reivindicacion. El uso de terminos mas amplios tales como comprende, incluye y tiene pueden ser entendidos para proporcionar apoyo a terminos mas espedficos tales como consistente en, consiste esencialmente en y comprendido sustancialmente de. En consecuencia, el alcance de proteccion no esta limitado por la descripcion expuesta anteriormente, pero se define por las reivindicaciones que siguen ese alcance incluyendo todos los equivalentes del contenido de las reivindicaciones. Todas y cada una de las reivindicaciones se incorpora como divulgacion adicional en la especificacion y las reivindicaciones son realizacion(es) de la presente divulgacion. La discusion de una referencia en la divulgacion no es una admision de que es la tecnica anterior, especialmente cualquier referencia que tiene una fecha de publicacion posterior a la fecha de prioridad de esta solicitud. La divulgacion de todas las patentes, solicitudes de patente y publicaciones citadas en la divulgacion se incorporan por la presente por referencia, en la medida que proporcionan de ejemplo, de procedimiento, u otros detalles suplementarios a la divulgacion.
Mientras diversas realizaciones han sido proporcionadas en la presente divulgacion, se puede entender que los sistemas y metodos dados a conocer, pueden materializarse de muchas otras formas espedficas sin apartarse del alcance de la presente divulgacion. Los ejemplos en cuestion han de considerarse como ilustrativos y no restrictivos, y la intencion no es estar limitado a los detalles dados en el presente documento. Por ejemplo, los diversos elementos o componentes pueden ser combinados o integrados en otro sistema o ciertas caractensticas pueden ser omitidas o no implementadas.
Adicionalmente, tecnicas, sistemas, subsistemas y metodos descritos e ilustrados en las diversas realizaciones como discretos o separados, pueden ser combinados o integrados con otros sistemas, modulos, tecnicas o metodos sin apartarse del alcance de la presente divulgacion. Otros elementos mostrados o discutidos como acoplados o acoplados directamente o que se comunican entre sf, pueden estar acoplados indirectamente o se comunican a traves de alguna interfaz, dispositivo o componente intermedio, ya sea electricamente, mecanicamente o de otra manera. Otros ejemplos de cambios, sustituciones y alteraciones son determinables por un experto en la tecnica y pueden ser hechos sin apartarse del alcance dado a conocer en el presente documento.

Claims (9)

  1. 5
    10
    15
    20
    25
    30
    35
    40
    45
    50
    REIVINDICACIONES
    1. Un metodo caracterizado por comprender:
    transmitir (1410) un valor de retardo a cada uno de una pluralidad de transceptores (120, 712, 714, 1530) de lmea de abonado digital, DSL, por una unidad de punto de distribucion, DPU; y
    recibir (1420), por la DPU, una pluralidad de senales sustancialmente al mismo tiempo, en donde cada una de la pluralidad de senales es de un transceptor DSL diferente en la pluralidad de transceptores DSL (120, 712, 714, 1530) y es transmitida en diferentes momentos en base al valor de retardo y a un retardo de propagacion correspondiente.
  2. 2. El metodo de la reivindicacion 1, que comprende ademas:
    transmitir al menos un sfmbolo a cada uno de la pluralidad de transceptores DSL (120, 712, 714, 1530), en donde se estima el retardo de propagacion correspondiente en base a la atenuacion correspondiente de el al menos un sfmbolo.
  3. 3. El metodo de la reivindicacion 2, en donde cada uno de los diferentes momentos se calcula como la diferencia entre el valor de retardo correspondiente y dos veces el retardo de propagacion correspondiente.
  4. 4. El metodo de la reivindicacion 3, en donde el valor de retardo correspondiente es un tiempo de espacio deseado entre el final de una senal transmitida desde la DPU y el inicio de una senal recibida en la DPU, en donde una trama de duplexacion por division de tiempo, TDD, comprende la senal transmitida, la senal recibida, el tiempo de espacio deseado y un segundo tiempo de espacio, en donde la senal transmitida comprende una primera pluralidad de periodos de sfmbolo de modulacion por multitono discreto, DMT, en donde la senal recibida comprende una segunda pluralidad de periodos de sfmbolos DMT, y en donde el tiempo de espacio deseado mas el segundo tiempo de espacio es igual a un periodo de sfmbolo dMt.
  5. 5. El metodo de la reivindicacion 2, que comprende ademas:
    transmitir un lfmite superior de tiempo de conmutacion a cada uno de la pluralidad de transceptores DSL (120, 712, 714, 1530), en donde el valor de retardo correspondiente es un lfmite superior en el retardo de propagacion correspondiente, y en donde cada uno de los diferentes momentos se calcula en base al lfmite superior correspondiente en el tiempo de conmutacion, el valor de retardo correspondiente y el retardo de propagacion correspondiente.
  6. 6. Un sistema que comprende una unidad de punto de distribucion, DPU, y una pluralidad de transceptores (120, 712, 714, 1530) de lmea de abonado digital, DSL, caracterizado por
    la DPU que comprende:
    medios (1410) para transmitir un valor de retardo a cada uno de una pluralidad de transceptores (120, 712, 714, 1530) de lmea de abonado digital, DSL,
    cada uno de la pluralidad de transceptores DSL comprende:
    medios para transmitir una senal en diferentes momentos en base al valor de retardo y a un retardo de propagacion correspondiente, y
    la DPU comprende ademas:
    medios (1420) para recibir la pluralidad de senales sustancialmente al mismo tiempo.
  7. 7. El sistema de la reivindicacion 6, donde la DPU comprende ademas medios para transmitir al menos un sfmbolo a cada uno de la pluralidad de transceptores DSL (120, 712, 714, 1530), en donde el retardo de propagacion correspondiente se estima en base a la atenuacion correspondiente del al menos un sfmbolo.
  8. 8. El sistema de la reivindicacion 7, donde cada uno de la pluralidad de transceptores DSL que comprende medios (712) para el calculo de uno de los diferentes momentos como la diferencia entre el valor de retardo correspondiente y dos veces el retardo de propagacion correspondiente.
  9. 9. El sistema de la reivindicacion 8, en donde el valor de retardo correspondiente es un tiempo de espacio deseado entre el final de una senal transmitida desde la DPU y el inicio de una senal recibida en la DPU, en donde una trama de duplexacion por division de tiempo, TDD, comprende la senal transmitida, la senal recibida, el tiempo de espacio deseado y un segundo tiempo de espacio, en donde la senal transmitida comprende una primera pluralidad de periodos de sfmbolo de modulacion por multitono discreto, DMT, en donde la senal recibida comprende una segunda pluralidad de periodos de sfmbolos DMT, y en donde el tiempo de espacio deseado mas el segundo tiempo de espacio es igual a un periodo de sfmbolo DMT.
ES13724938.9T 2012-05-02 2013-05-02 Alineación de los símbolos DMT de flujo ascendente de múltiples líneas en un sistema DSL TDD Active ES2641997T3 (es)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201261641424P 2012-05-02 2012-05-02
US201261641424P 2012-05-02
US201361772312P 2013-03-04 2013-03-04
US201361772312P 2013-03-04
PCT/US2013/039207 WO2013166245A1 (en) 2012-05-02 2013-05-02 Aligning the upstream dmt symbols of multiple lines in a tdd dsl system

Publications (1)

Publication Number Publication Date
ES2641997T3 true ES2641997T3 (es) 2017-11-14

Family

ID=48485440

Family Applications (1)

Application Number Title Priority Date Filing Date
ES13724938.9T Active ES2641997T3 (es) 2012-05-02 2013-05-02 Alineación de los símbolos DMT de flujo ascendente de múltiples líneas en un sistema DSL TDD

Country Status (5)

Country Link
US (2) US9331840B2 (es)
EP (2) EP3229379B1 (es)
CN (1) CN104350685B (es)
ES (1) ES2641997T3 (es)
WO (1) WO2013166245A1 (es)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BRPI0923958B1 (pt) * 2009-01-16 2020-10-06 Telefonaktiebolaget Lm Ericsson (Publ) Nó de interconexão, método para uso no mesmo e rede de acesso
EP2690805B1 (en) * 2012-07-23 2020-05-27 Lantiq Beteiligungs-GmbH & Co.KG Spectrum management and timing optimization over multiple distribution points
US9306733B2 (en) * 2013-02-28 2016-04-05 Broadcom Corporation Method of synchronizing a communication system
CN104981982B (zh) * 2013-11-27 2017-05-24 华为技术有限公司 一种功率调整设备和方法
JP2017513301A (ja) * 2014-03-07 2017-05-25 イカノス・コミュニケーションズ・インコーポレイテッドIkanos Communications,Inc. マルチシンボルレートベクタリングを実行するための方法および装置
US20150270942A1 (en) * 2014-03-19 2015-09-24 Ikanos Communications, Inc. Methods and systems for maintaining spectral compatibility between co-existing legacy and wideband dsl services
US11233538B2 (en) * 2014-03-25 2022-01-25 Lantiq Beteiligungs-GmbH & Co. KG Interference mitigation
WO2015196189A1 (en) * 2014-06-20 2015-12-23 Ikanos Communications, Inc. Methods and apparatuses for employing a sub-band approach towards doubling transmission bandwidth for dmt systems
US20160036491A1 (en) * 2014-08-01 2016-02-04 Ikanos Communications, Inc. Method and apparatus for crosstalk management among different vectored groups
EP3186924B1 (en) * 2014-08-27 2020-07-08 Assia Spe, Llc Systems, methods, and apparatuses for implementing persistent management agent (pma) functions for the control and coordination of dpu and dslam components
EP3281299B1 (en) * 2015-04-09 2020-06-03 Sckipio Technologies S.i Ltd A communication method and system adapted for concurrently operating over a communication channel susceptible to crosstalk from at least a second communication system
EP3522381A1 (en) 2015-05-08 2019-08-07 Lantiq Beteiligungs-GmbH & Co.KG Selective channel estimation
EP3332592B1 (en) * 2015-08-06 2023-01-25 Samsung Electronics Co., Ltd. Method and apparatus for performing inter-carrier d2d communication
CN109644019B (zh) * 2016-08-29 2021-07-13 英国电讯有限公司 通过金属线对传输数据的方法和装置
EP3291477A1 (en) * 2016-08-31 2018-03-07 Alcatel Lucent Full-duplex in a communication system using time-division duplexing transceiver units
CN108024350B (zh) * 2016-10-28 2021-10-19 中兴通讯股份有限公司 一种动态时间分配方法及装置
EP3624353A4 (en) 2017-06-02 2020-06-10 Huawei Technologies Co., Ltd. METHOD, DEVICE AND SYSTEM FOR DYNAMIC TIME ADJUSTMENT
CN109120325B (zh) * 2017-06-23 2023-04-18 中兴通讯股份有限公司 Dpu接收机的信号处理方法、装置及存储介质
US20190036800A1 (en) * 2017-07-27 2019-01-31 Adtran, Inc. Determining a loop length of a link
CN111654297B (zh) 2017-08-30 2021-10-15 华为技术有限公司 一种动态时间调整方法、装置和系统
EP3457617B1 (en) * 2017-09-18 2020-06-17 Nokia Technologies Oy Method and apparatus for coordinating fdx and tdd communications in a communication system
CN110166329A (zh) * 2018-02-13 2019-08-23 华为技术有限公司 一种通信方法、装置及系统
GB2578269A (en) * 2018-03-28 2020-05-06 British Telecomm Network
EP3579436B1 (en) * 2018-06-08 2021-12-22 Nokia Solutions and Networks Oy Method and apparatus of backhauling a distribution point

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5630208A (en) * 1994-07-19 1997-05-13 Trimble Navigation Limited Adaptive multipath equalization
US6134283A (en) * 1997-11-18 2000-10-17 Amati Communications Corporation Method and system for synchronizing time-division-duplexed transceivers
EP1605620B1 (en) * 1999-05-21 2008-06-11 Fujitsu Limited Digital subscriber line transmission method, apparatus and system using training
SE0301063D0 (sv) * 2003-04-10 2003-04-10 Upzide Labs Ab A data communication system
US20050232308A1 (en) * 2004-04-19 2005-10-20 Texas Instruments Incorporated Frame alignment and cyclic extension partitioning
US20050286620A1 (en) * 2004-06-23 2005-12-29 Texas Instruments Incorporated Synchronous transmission in DSL communications systems
US7860044B2 (en) * 2008-05-30 2010-12-28 Alcatel-Lucent Usa Inc. Methods and apparatus for providing synchronization in a multi-channel communication system
US8582425B1 (en) * 2010-09-29 2013-11-12 Adtran, Inc. Systems and methods for cancelling crosstalk in satellite access devices
IT1404537B1 (it) * 2011-02-25 2013-11-22 Sisvel Technology Srl Metodo per stimare la distanza di un ricevitore da un trasmettitore radio, relativi metodi per calcolare la posizione di un terminale mobile, terminale mobile e dispositivo.
US9100091B2 (en) * 2012-05-01 2015-08-04 Metanoia Communications Inc. Framing mechanism for time-division-duplex OFDM communication systems
US20140161000A1 (en) * 2012-12-10 2014-06-12 Futurewei Technologies, Inc. Timing offset correction in a tdd vectored system

Also Published As

Publication number Publication date
US20160191230A1 (en) 2016-06-30
EP3229379B1 (en) 2020-08-26
US10148415B2 (en) 2018-12-04
CN104350685B (zh) 2016-12-07
EP3229379A1 (en) 2017-10-11
WO2013166245A1 (en) 2013-11-07
US9331840B2 (en) 2016-05-03
EP2845325B1 (en) 2017-08-16
CN104350685A (zh) 2015-02-11
EP2845325A1 (en) 2015-03-11
US20130294597A1 (en) 2013-11-07

Similar Documents

Publication Publication Date Title
ES2641997T3 (es) Alineación de los símbolos DMT de flujo ascendente de múltiples líneas en un sistema DSL TDD
US10382093B2 (en) Performing upstream symbol alignment under FEXT
KR101755971B1 (ko) 연결-준비 그룹을 사용하는 벡터화된 시스템에서의 복수의 회선의 트레이닝 최적화
US9288032B2 (en) Dynamic frame structure for synchronous time-division duplexing digital subscriber lines
US8989063B2 (en) Time division multiple access far end crosstalk channel estimation
US10615845B2 (en) Line synchronization method in OSD system, system, and vectoring control entity
US8982934B2 (en) Symbol-gated discontinuous mode for efficient power management of digital subscriber line transceivers
US11025362B2 (en) Dynamic time adjustment method, apparatus, and system
WO2008003261A1 (fr) Procédé et système de synchronisation de symboles de transmission ofdm
US9473240B2 (en) Method and apparatus for providing twisted pair multilink communications
KR101911809B1 (ko) 벡터화된 시스템 내의 특수 동작 채널
US20160254875A1 (en) Synchronous Time-Division Duplexing Amplifier Architecture
JACOBSEN Last Mile Copper Access