ES2402053T3 - Método y sistema para la transmisión y recepción de señales - Google Patents

Método y sistema para la transmisión y recepción de señales Download PDF

Info

Publication number
ES2402053T3
ES2402053T3 ES08793727T ES08793727T ES2402053T3 ES 2402053 T3 ES2402053 T3 ES 2402053T3 ES 08793727 T ES08793727 T ES 08793727T ES 08793727 T ES08793727 T ES 08793727T ES 2402053 T3 ES2402053 T3 ES 2402053T3
Authority
ES
Spain
Prior art keywords
bit stream
bit
bits
symbols
stream
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES08793727T
Other languages
English (en)
Inventor
Woo Suk Ko
Sang Chul Moon
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
LG Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Electronics Inc filed Critical LG Electronics Inc
Application granted granted Critical
Publication of ES2402053T3 publication Critical patent/ES2402053T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/28Arrangements for simultaneous broadcast of plural pieces of information
    • H04H20/33Arrangements for simultaneous broadcast of plural pieces of information by plural channels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/65Arrangements characterised by transmission systems for broadcast
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0065Serial concatenated codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0014Three-dimensional division
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0014Three-dimensional division
    • H04L5/0023Time-frequency-space

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Error Detection And Correction (AREA)
  • Radio Transmission System (AREA)
  • Measuring Pulse, Heart Rate, Blood Pressure Or Blood Flow (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Burglar Alarm Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Circuits Of Receivers In General (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

Un método para transmitir señales de difusión para un sistema de multiplexación por división de frecuencia ortogonal, OFDM, el método comprende: codificar (d-401) una sola conexión de capa física, PLP, mediante un esquema de corrección de errores sin canal de retorno; dividir (d-402) la única PLP en dos flujos de bits; demultiplexar (d-404a) un primer flujo de bits de los dos flujos de bits para cambiar un orden de bits en el primer flujo de bits demultiplexado según un método de mapeado por modulación de amplitud en cuadratura de orden superior, HOQ; demultiplexar (d-404b) un segundo flujo de bits de los dos flujos de bits para cambiar un orden de bits en el segundo flujo de bits demultiplexado según un método de mapeado por modulación de amplitud en cuadratura de orden inferior, LOQ; mapear los bits cambiados en el primer y el segundo flujo de bits demultiplexados en símbolos respectivos utilizando el método de mapeado HOQ (d-405a) y el método de mapeado LOQ(d-405b); y codificar los símbolos utilizando un esquema MIMO o MISO.

Description

Método y sistema para la transmisión y recepción de señales
La presente invención está relacionada con un método para transmitir y recibir eficazmente señales y con un transmisor y receptor eficientes para un sistema OFDM (del inglés Orthogonal Frequency Division Multiplexing: multiplexación por división de frecuencia ortogonal) que incluye una TFS (del inglés Time-Frequency Slicing: segmentación por tiempo-frecuencia).
Antecedentes de la técnica
La técnica de TFS (Times Frequency Slicing) se ha introducido para la difusión. Cuando se utiliza una TFS, un único servicio puede transmitirse a través de múltiples canales de RF (radiofrecuencia) en un espacio tiempo-frecuencia de dos dimensiones.
OFDM (Orthogonal Frequency Division Multiplexing) es el esquema de multiplexación por división de frecuencia (FDM) utilizado como un método de modulación digital multi-portadora. Para llevar datos se utiliza un gran número subportadoras ortogonales espaciadas de cerca. Los datos se dividen en varios flujos o canales de datos paralelos, uno para cada subportadora. Cada subportadora se modula con un esquema de modulación convencional (tal como modulación de amplitud en cuadratura o modulación de desplazamiento de fase) a baja velocidad de símbolos, manteniendo tasas totales de datos similares a los esquemas convencionales de modulación de una sola portadora en el mismo ancho de banda.
OFDM se ha convertido en un esquema popular para la comunicación digital de banda ancha, ya sea inalámbrica o por hilos de cobre, utilizado en aplicaciones tales como la televisión digital y la difusión de audio, redes inalámbricas y de acceso a internet de banda ancha.
Cuando se combina TFS, que utiliza múltiples bandas de radiofrecuencia para cada transmisor, con OFDM, puede obtenerse ganancia de diversidad de frecuencias y ganancia de multiplexación estadística, de este modo se pueden utilizar eficazmente los recursos. El documento D1 (ASMA LATIF ET AL: “BER Performance Evaluation and PSD Analysis of Non-coherent Hybrid MQAM-LFSK OFDM Transmission System”, EMERGING TECHNOLOGIES (TECNOLOGÍAS EMERGENTES), 2006 ICET 2006. CONFERENCIA INTERNACIONAL SOBRE IEEE, PI, 1 de enero de 2006 (2006-01-01) ISBN: 978-1-4244-0502-2) describe el diseño y análisis del rendimiento de un sistema de modulación híbrida derivado de señales multi-frecuencia y MQAM, empleadas en OFDM.
El documento EP 1770937 A2 está relacionado con un método y un sistema para una radio reconfigurable de multiplexación por división de frecuencia ortogonal (OFDM) que soporta diversidad.
Descripción de la invención
Problema técnico
Por lo tanto, un objetivo de la presente invención es proporcionar un método para transmitir y recibir eficazmente señales y un transmisor y receptor eficaces para un sistema OFDM que incluye TFS.
Solución técnica
Según un aspecto de la presente invención, se proporciona un método para la transmisión de señales para un sistema OFDM según se define en la reivindicación 1.
Según otro aspecto de la presente invención, se proporciona un receptor para un sistema OFDM según se define en la reivindicación 4.
Según incluso otro aspecto de la presente invención, se proporciona un método para la recepción de señales para un sistema OFDM según se define en la reivindicación 6.
Se ha de entender que tanto la descripción general precedente como la siguiente descripción detallada de la presente invención son ejemplos y solo explicaciones y se pretende que proporcionen una explicación adicional de la invención, tal como se reivindica.
Las ventajas, objetos y características adicionales de la invención se expondrán en parte en la descripción que sigue y en parte resultarán evidentes para los expertos en la técnica tras el examen de lo siguiente o pueden aprenderse al poner en práctica la invención. Los objetivos y otras ventajas de la invención pueden realizarse y conseguirse mediante la estructura indicada en particular en la descripción escrita y en las reivindicaciones de la misma así como en los dibujos adjuntos.
Efectos ventajosos
Según la presente invención, es posible proporcionar un método para transmitir y recibir eficazmente señales y un transmisor y receptor eficaces para un sistema OFDM que incluye TFS.
Breve descripción de los dibujos
Los dibujos adjuntos, que se incluyen para proporcionar una comprensión adicional de la invención y se incorporan en esta solicitud y constituyen parte de la misma, ilustran una realización o realizaciones de la invención y junto con la descripción sirven para explicar el principio de la invención. En los dibujos:
La Fig. 1 es un diagrama de bloques de un ejemplo de un transmisor de TFS (segmentación en tiempo-frecuencia) - OFDM (multiplexación por división de frecuencia ortogonal).
La Fig. 2 es un diagrama de bloques de un ejemplo del procesador de entrada mostrado en la Fig. 1. La Fig. 3 es un diagrama de bloques de un ejemplo de la BICM (Bit-Interleaved Coding and Modulation: Codificación y modulación por entrelazado de bits) mostrada en la Fig. 1.
La Fig. 4 es un diagrama de bloques de un ejemplo del Formador de Tramas mostrado en la Fig. 1.
La Fig. 5 es una tabla de un ejemplo de relación de modulación híbrida cuando la longitud de bloque LDPC es de 64800 bits. La Fig. 6 es una tabla de un ejemplo de relación de modulación híbrida cuando la longitud de bloque LDPC es de
16200 bits. La Fig. 7 es un diagrama de bloques de un ejemplo del mapeador de QAM mostrado en la Fig. 1. La Fig. 8 es un diagrama de bloques de un ejemplo de mapeador de QAM combinado con un codificador interno y
un entrelazador interno. La Fig. 9 es un ejemplo de entrelazador de bits. La Fig. 10 es una tabla de un ejemplo de entrelazador de bits cuando la longitud de bloque LDPC es de 64800 bits. La Fig. 11 es una tabla de un ejemplo de entrelazador de bits cuando la longitud de bloque LDPC es de 16200 bits. La Fig. 12 es un ejemplo del demultiplexador mostrado en la Fig. 1. La Fig. 13 es otro ejemplo del demultiplexador mostrado en la Fig. 1. La Fig. 14 es una relación entre un flujo de bits de entrada del entrelazador de bits y un flujo de bits de salida del
demultiplexador. La Fig. 15 es un ejemplo de un mapeado de símbolos QAM. La Fig. 16 es un diagrama de bloques de un ejemplo del descodificador MIMO/MISO mostrado en la Fig. 1. La Fig. 17 es un diagrama de bloques de un ejemplo del modulador, específicamente un ejemplo de un modulador
OFDM. La Fig. 18 es un diagrama de bloques de un ejemplo del procesador analógico mostrado en la Fig. 1. La Fig. 19 es un diagrama de bloques de un ejemplo de un receptor TFS-OFDM. La Fig. 20 es un diagrama de bloques de un ejemplo del AFE (Analog Frond End: extremo frontal analógico)
mostrado en la Fig. 19. La Fig. 21 es un diagrama de bloques de un ejemplo del demodulador, específicamente un demodulador OFDM. La Fig. 22 es un diagrama de bloques de un ejemplo del descodificador MIMO/MISO mostrado en la Fig. 19. La Fig. 23 es un diagrama de bloques de un ejemplo del analizador sintáctico de tramas mostrado en la Fig. 19. La Fig. 24 es un diagrama de bloques de un ejemplo del demapeador de QAM mostrado en la Fig. 23. La Fig. 25 es un diagrama de bloques de un ejemplo del demapeador QAM combinado con un desentrelazador
interno. La Fig. 26 es un diagrama de bloques de un ejemplo del descodificador BFCM mostrado en la Fig. 19.
La Fig. 27 es un diagrama de bloques de un ejemplo del procesador de salida mostrado en la Fig. 19.
Mejor manera de llevar a cabo la invención
Ahora se hará referencia con detalle a las realizaciones preferidas de la presente invención, cuyos ejemplos se ilustran en los dibujos adjuntos. Siempre que sea posible, se usarán los mismos números de referencia por todos los dibujos para referirse a partes iguales o similares.
La Fig. 1 es un ejemplo de transmisor de TFS (segmentación en tiempo-frecuencia)-OFDM (multiplexación por división de frecuencia ortogonal) propuesto. Un múltiple MPEG2-TS (flujo de transporte) y un flujo genérico múltiple se pueden introducir en un transmisor TFS. El procesador de entrada (101) puede dividir los flujos introducidos en múltiples señales de salida para una múltiple PLP (conexión de capa física). La BICM (modulación y codificación por entrelazado de bits) (102) puede codificar y entrelazar la PLP individualmente. El formador (103) de tramas puede transformar la PLP en un total R de bandas de RF. La técnica de MIMO (Multiple-Input Multiple-Output: múltiple entrada múltiple salida ) /MlSO (Multiple-Input Single-Output: múltiple entrada única salida) (104) puede aplicarse para cada banda de frecuencia. Cada banda de RF para cada antena puede ser modulada individualmente por el modulador (105a, b) y puede ser transmitida a las antenas tras ser convertida en una señal analógica por el procesador analógico (106a, b).
Modo de la invención
La Fig. 2 es un ejemplo del procesador de entrada. MPEG-TS (flujo de transporte) se puede multiplexar en una sola salida, a través TS-MUX (201a) y los flujos genéricos (protocolo de Internet) pueden ser transformados en una sola salida por GSE (encapsulamiento de flujo general) (201b). Cada salida de TS-MUX y GSE se puede dividir para múltiples servicios mediante el divisor de servicio (202a, b). La PLP es un procesamiento de cada servicio. Cada PLP puede ser transformada en una trama por la trama de BB (banda base) (103a~d).
La Fig. 3 es un ejemplo de BICM. El codificador externo (301) y el codificador interno (303) pueden añadir redundancia para la corrección de errores en un canal de transmisión. Un entrelazador externo (302) y un entrelazador interno (304) pueden entrelazar datos aleatoriamente para mitigar errores en ráfaga.
La Fig. 4 es un ejemplo de formador de tramas. El mapeador de QAM (401a, b) puede transformar bits introducidos en símbolos QAM. Se puede utilizar QAM híbrida. El entrelazador en dominio de tiempo (402a, b) pueda entrelazar datos en el dominio de tiempo para que los datos sean robustos contra errores en ráfaga. En este punto, un efecto del entrelazado es que se pueden obtener muchas bandas de RF en un canal físico debido a que los datos se van a transmitir a múltiples bandas de RF. El formador (403) de tramas TFS puede dividir los datos introducidos para formar tramas TFS y enviar las tramas TFS a un total R de bandas de RF de acuerdo con un esquema TFS. Cada banda de RF puede ser entrelazada individualmente en el dominio de frecuencia por el entrelazador en dominio de frecuencia (404a, b) y puede volverse robusta contra desvanecimiento selectivo en frecuencia. Puede insertarse señalización Ref (señales de referencia), PL (capa física) y pilotos cuando se forma la trama TFS (405).
Por hibridación de dos QAM-pares, que transmite el número par de bits por símbolo QAM, un QAM-impar, que transmite el número impar de bits por símbolo QAM puede ser formado por un mapeador híbrido QAM. Por ejemplo, puede obtenerse 128-QAM híbrida por hibridación de 256-QAM y 64-QAM, 32-QAM híbrida puede obtenerse por hibridación de 64-QAM y 16-QAM, y 8-QAM híbrida puede obtenerse por hibridación de 16-QAM y 4-QAM.
La Fig. 5 y la Fig. 6 muestran ejemplos de una proporción híbrida cuando se utiliza código DVB-S2 LDPC (Low Density Parity Check: comprobación de paridad de baja densidad) como un código interno. La primera columna de la tabla representa el tipo de constelación. La proporción HOQ (QAM de orden superior) representa una proporción para QAM de orden superior entre dos tipos de QAM. La proporción LDC (QAM de orden inferior) es la proporción 1-HOQ. QAM híbrida puede obtenerse por dos QAM-pares adyacentes. Por ejemplo, 128-QAM híbrido (bit/celda= 7) se obtiene por hibridación de 256-QAM y 64-QAM. Bits HOQ y bits LOQ representan el número de bits utilizados para el mapeado en símbolo HOQ y símbolo LOQ respectivamente en un bloque LDPC. Los símbolos HOQ y los símbolos LOQ representan el número de símbolos después del mapeado de símbolos. El símbolo total es la suma de los símbolos HOQ y los símbolos LOQ. La última columna de la tabla representa el número efectivo de bits transmitidos por símbolo QAM. Tal como se ve en la tabla, sólo 128-QAM híbrida muestra una ligera diferencia de 7 bits/celda.
La Fig. 6 muestra un caso en el que la longitud de bloque LDPC es de 16200 bits. Cuando se realiza esquema para distribuir uniformemente símbolos QAM, que son generados por el formador de tramas, en bandas de RF del sistema TFS, el valor de los símbolos totales debe ser divisible por un mínimo común múltiplo de cada número de índice de banda de RF. Por ejemplo, si se permiten seis bandas de RF, entonces el valor de símbolos totales de la tabla debe ser divisible por un mínimo común múltiplo de 1 a 6, es decir, 60. Para el caso que se muestra en la Fig. 5, es divisible. Sin embargo, para el caso que se muestra en la Fig. 6, no es divisible. Si la longitud de bloque LDPC es de 16200 bits como se muestra en la Fig. 6, los símbolos totales de la tabla pueden ser divisibles por 60 mediante la combinación de cuatro de los bloques LDPC en un solo bloque LDPC de una longitud de 64800 como en la Fig. 5.
La Fig. 7 muestra un ejemplo de mapeador de QAM que utiliza modulación híbrida. El analizador sintáctico (c-401) de flujo de bits puede analizar los flujos de bits introducidos en el mapeador HOQ (c-402a) y el mapeador LOQ (c402b). El fusionador (c-403) de símbolos puede fusionar los dos flujos de símbolos introducidos en un solo flujo de símbolos. El fusionador FEC (Forward Error Correction) (c-404), por ejemplo, puede combinar cuatro bloques de símbolos de bits que tienen una longitud de 16200 en un único bloque con una longitud de 64800.
La Fig. 8 muestra un ejemplo de mapeador de QAM combinado con entrelazadores internos. Los flujos de bits pueden ser divididos por el analizador sintáctico (d-402) de flujos de bits en flujos de bits para los mapeadores HOQ y LOQ. Cada flujo de bits pasa por los procesos de entrelazador de bits (d-403a, d-403b) y el demultiplexador (d404a, d-404b). A lo largo de estos procesos, se pueden combinar las características de palabra de código LDPC y fiabilidad de constelación. Cada salida puede ser convertida en flujos de símbolos por los mapeadores HOQ y LDC (d-405a, d-405b), y luego ser fusionados en un solo flujo de símbolos por el fusionador (d-406) de símbolos.
La Fig. 9 muestra un ejemplo de entrelazado de bits. Los bits pueden guardarse en una memoria de tipo matriz que tiene columnas y filas en la dirección de la columna o en la dirección de la flecha azul. Luego los bits guardados se pueden leer en la dirección de la fila o en la dirección de la flecha roja. Las Figs. 10 y 11 muestran números de columnas y filas del entrelazador de bits HOQ (d-403a) y entrelazador de bits LOQ (d-403b) según el tipo de modulación QAM. Como se ve en las tablas, cuando se utiliza una QAM-par típica pero no se utiliza una modulación híbrida, sólo se utiliza entrelazado HOQ.
La Fig. 12 muestra un ejemplo de demultiplexador. Esto demuestra que las salidas entrelazadas según QPSK, 16-QAM, 64-QAM y 256-QAM pueden ser desmultiplexadas y mapeadas. También muestra que el número de flujos de bits de salida desde los demultiplexadores son 2, 4, 6 y 8, respectivamente.
El detalle del funcionamiento del demultiplexador se muestra en la Fig. 13. Como se observa en la figura, el orden de salida de entrelazador puede ser cambiado por el demultiplexador. Por ejemplo, para el caso de 16-QAM, los flujos de bits pueden sacarse como flujo de bits de salida j-ésima de cada demultiplexador según un valor resultante de realizar una operación de módulo-4 en el índice de flujo de bits de entrada b. La Fig. 13 muestra una relación entre un valor resultante de una operación de módulo y el índice j de rama de salida de demultiplexador.
La Fig. 14 muestra una relación entre un flujo de bits de entrada del entrelazador de bits y un flujo de bits de salida del demultiplexador. Como se ve en las ecuaciones, dividir el índice de flujo de bits de entrada por 2, 4, 6 y 8 es un resultado del entrelazado y mapear cada índice con el índice de flujo de bits de salida es el resultado del demultiplexador.
La Fig. 15 muestra un ejemplo de mapeado de símbolos QAM. El flujo de bits de salida del demultiplexador se puede convertir en flujo de símbolos utilizando la regla de mapeado de Gray. Incluso si no se muestra, puede ser ampliado a la constelación de 256-QAM o más.
La Fig. 16 muestra un ejemplo de codificador MIMO/MISO. El codificador MIMO o MISO (501) aplica el método MIMO/MISO para obtener una ganancia de diversidad adicional o ganancia de carga útil. El codificador MIMO o MISO puede sacar señales para un total A de antenas. La codificación MIMO puede realizarse de forma individualizada en el total A de señales de antena para cada banda de RF entre el total R de bandas de RF. A es igual o superior a 1.
La Fig. 17 muestra un ejemplo de modulador, específicamente un ejemplo de un modulador OFDM. La reducción PAPR (Peak-to-Average Power Ratio: relación de potencia pico a promedio) 1 (601) se puede realizar en las señales de antena (m) de las bandas de RF (n). Se puede realizar IFFT (602) en demodulación OFDM. Tras la IFFT se puede realizar reducción PAPR 2 (603). Se puede utilizar ACE (Active Constellation Extension: ampliación activa de constelación) y una reserva de tono para la reducción PAPR 2 (603). Por último, se puede insertar intervalo de guarda (604).
La Fig. 18 muestra un ejemplo de un procesador analógico. La salida de cada modulador se puede convertir en una señal de dominio analógico mediante DAC (conversión de digital a analógico) (701), y a continuación puede ser transmitida a la antena después de las conversión ascendente (702). Se puede realizar filtrado analógico (703).
La Fig. 19 muestra un ejemplo de un receptor TFS-OFDM. Cuando se utiliza el total R de bandas de RF para sistema TFS, las señales recibidas por AFE (extremo frontal analógico) (801a,b) pueden ser demoduladas por los demoduladores (802a,b), a continuación pueden ser decodificadas por el Decodificador MIMO/MISO (803) para obtener ganancia de diversidad. El analizador sintáctico (804) de tramas puede restaurar múltiples señales de PLP de la trama TFS recibida. El decodificador BICM (805) puede corregir errores en un canal de transmisión. Finalmente, el procesador de salida (806) puede restaurar las señales de acuerdo al formato necesario.
La Fig. 20 muestra un ejemplo de un AFE (extremo frontal analógico). El sintonizador FH (Frequency Hopping: salto de frecuencia) (901) puede realizar un salto de frecuencia y sintonizar señales según la frecuencia central de RF introducida. Después de la conversión descendente (902), las señales pueden ser convertidas en señales digitales por el ADC (Conversión de analógico a digital) (903).
La Fig. 21 muestra un ejemplo de demodulador, específicamente un ejemplo de un demodulador OFDM. El detector TFS (1001) puede detectar señales TFS en una señal digital recibida. El sincronizador TFS (1002) puede sincronizar en el dominio del tiempo y de la frecuencia. Después de que se retira GI (Intervalo de guarda) (1003), los símbolos en el dominio de la frecuencia pueden obtenerse realizando FFT (1004) para demodulación OFDM. La estimación de canales (1005) puede estimar la distorsión en un canal de transmisión sobre la base de señales piloto. Sobre la base de la distorsión estimada, la ecualización de canal (1006) puede compensar la distorsión en el canal de transmisión. Por último, se puede extraer información de señalización PL (capa física) de los datos ecualizador y puede ser transmitida a un controlador de sistema.
La Fig. 22 muestra un ejemplo de decodificador MIMO/MISO. Puede obtenerse ganancia de diversidad y de multiplexación a partir de los datos recibidos del total B de antenas. Para MIMO, B es mayor que 1. Para MISO, B es 1.
La Fig. 23 muestra un ejemplo de un analizador sintáctico de tramas. El total R de los datos de bandas de RF introducidos pueden someterse a desentrelazado de frecuencia (1201a, b), a continuación pueden ser reconstruidos en flujo de datos por el analizador sintáctico TFS de tramas para cada PLP (conexión de capa física) de acuerdo con una esquema TFS. Para cada PLP, los datos de entrada del decodificador BICM pueden obtenerse utilizando el desentrelazador de dominio en el tiempo (1203a, b) y el demapeador de QAM (1204a, b). En este punto, el demapeador de QAM híbrida puede utilizarse como el demapeador de QAM.
La Fig. 24 muestra un ejemplo de cómo realizar un demapeador de QAM, que es un homólogo de la Fig. 7 del transmisor. El divisor de bloques FEC puede dividir la unidad introducida de bloque de símbolos que tiene 64800 bits en cuatro bloques de símbolos de 16200 bits cuando se utilizan modo DVB-S2 LDPC corto. El divisor (a-1202) de símbolos puede dividir los flujos de símbolos introducidos en dos flujos de símbolos para el demapeador HOQ y LOQ. El demapeador HOQ (a-1203a) y el demapeador LOQ (a, 1203b) pueden realizar demapeado HOQ y LOQ respectivamente. El fusionador (a-1204) de flujos de bits puede fusionar dos flujos de bits introducidos en un solo flujo de bits de salida.
La Fig. 25 muestra un ejemplo de un mapeador de QAM combinado con desentrelazadores internos que son homólogos de la Fig. 8 del transmisor. Para cada PLP, el divisor (b-1201) de símbolos puede dividir la salida del desentrelazador en el dominio de tiempo en dos flujos de símbolos para los demapeadores HOQ y LOQ. El demapeador HOQ y el LOQ (b-1202a, b-1202b) pueden convertir flujos de símbolos en flujos de bits. Cada flujo de bits puede ser reorganizado por el multiplexor (b-1203a, b-1203b), que es un homólogo del demultiplexador de la Fig. 8 del transmisor. Dos desentrelazadores de bits (b-1204a, b-1206) pueden desentrelazar flujos de bits según el tipo de constelación. Por último, el fusionador (b-1205) de flujos de bits puede fusionar flujos de bits en un solo flujo de bits, luego el decodificador LDPC (b-1206) puede corregir errores en un canal de transmisión.
La Fig. 26 muestra un ejemplo de un decodificador BICM. El desentrelazador interno (1301) y el desentrelazador externo (1303) pueden convertir errores en ráfaga en un canal de transmisión en errores aleatorios. El decodificador interno (1302) y el decodificador externo (1304) pueden corregir errores en el canal de transmisión.
La Fig. 27 muestra un ejemplo de un procesador de salida. El analizador sintáctico de BB (banda base) (1401a~d) de tramas puede reconstruir datos de entrada en un total P del datos de PLP. Los fusionadores de servicio (1402a, b) pueden fusionar los datos en un único TS (flujo de transporte) y un solo flujo GSE. Para TS, el demultiplexador TS (1403a) puede reconstruir el TS original. Para el flujo GSE, el desencapsulamiento GSE (1403b) puede reconstruir un flujo genérico.
Para los expertos en la técnica será evidente que pueden realizarse diversas modificaciones y variaciones en la presente invención. De este modo, se pretende que la presente invención abarque las modificaciones y variaciones de esta invención, siempre que entren dentro del alcance de las reivindicaciones adjuntas.

Claims (7)

  1. REIVINDICACIONES
    1. Un método para transmitir señales de difusión para un sistema de multiplexación por división de frecuencia ortogonal, OFDM, el método comprende:
    codificar (d-401) una sola conexión de capa física, PLP, mediante un esquema de corrección de errores sin canal de retorno;
    dividir (d-402) la única PLP en dos flujos de bits;
    demultiplexar (d-404a) un primer flujo de bits de los dos flujos de bits para cambiar un orden de bits en el primer flujo de bits demultiplexado según un método de mapeado por modulación de amplitud en cuadratura de orden superior, HOQ;
    demultiplexar (d-404b) un segundo flujo de bits de los dos flujos de bits para cambiar un orden de bits en el segundo flujo de bits demultiplexado según un método de mapeado por modulación de amplitud en cuadratura de orden inferior, LOQ;
    mapear los bits cambiados en el primer y el segundo flujo de bits demultiplexados en símbolos respectivos utilizando el método de mapeado HOQ (d-405a) y el método de mapeado LOQ(d-405b); y
    codificar los símbolos utilizando un esquema MIMO o MISO.
  2. 2.
    El método de la reivindicación 1, que comprende además: entrelazar (d-403a) bits en el primer flujo de bits; y entrelazar (d-403b) bits en el segundo flujo de bits.
  3. 3.
    El método de la reivindicación 1, que comprende además: fusionar los símbolos HOQ y los símbolos LOQ en un flujo de símbolos, en donde los símbolos fusionados son codificados utilizando el esquema MISO.
  4. 4.
    Un receptor para un sistema de multiplexación por división de frecuencia ortogonal, OFDM, el receptor comprende:
    un demodulador (802a) configurado para demodular señales de difusión en símbolos OFDM;
    un primer decodificador (803) configurado para decodificar las señales de difusión demoduladas utilizando un esquema MIMO o MISO;
    un divisor (b-1201) de símbolos configurado para dividir las señales de difusión decodificas en dos flujos de símbolo;
    un depmapeador (d-1202a) de símbolos por modulación de amplitud en cuadratura de orden superior, HOQ, configurado para demapear un primer flujo de símbolos de los dos flujos de símbolos en un primer flujo de bits;
    u demapeador (b-1202b) de símbolos por modulación de amplitud en cuadratura de orden inferior, LOQ, configurado para demapear un segundo flujo de símbolos de los dos flujos de símbolos en un segundo flujo de bits;
    un multiplexor (b-1203a) configurado para cambiar un orden de bits en el primer flujo de bits según el método de demapeado HOQ;
    un multiplexor (b-1203b) configurado para cambiar un orden de bits en el segundo flujo de bits según el método de demapeado LOQ;
    un fusionador (b-1205) configurado para fusionar el primer y el segundo flujo de bits multiplexados en una sola PLP; y
    un decodificador (b-1206) configurado para decodificar una sola PLP mediante un esquema de corrección de errores sin canal de retorno.
  5. 5. El receptor de la reivindicación 4, que comprende además:
    un desentrelazador de bits HOQ (b-1204a) configurado para desentrelazar el primer flujo de bits multiplexado de los flujos de bits multiplexados; y
    un desentrelazador de bits LOQ (b-1204b) configurado para desentrelazar el segundo flujo de bits multiplexado de los flujos de bits multiplexados.
  6. 6. Un método para recibir señales de difusión para un sistema de multiplexación por división de frecuencia ortogonal, OFDM, el método comprende: 5 demodular las señales de difusión en símbolos OFDM; decodificar las señales de difusión demoduladas mediante un esquema MIMO o MISO;
    dividir las señales de difusión decodificadas en dos flujos de símbolos; demapear símbolos por modulación de amplitud en cuadratura de orden superior, HOQ, de un primer flujo de símbolos de los dos flujos de símbolos en un primer flujo de bits;
    10 demapear símbolos por modulación de amplitud en cuadratura de orden inferior, LOQ, de un segundo flujo de símbolos de los dos flujos de símbolos en un segundo flujo de bits; cambiar un orden de bits en el primer flujo de bits según el método de demapeado HOQ; cambiar un orden de bits en el segundo flujo de bits según el método de demapeado LOQ; fusionar el primer y el segundo flujo de bits multiplexedos en una sola PLP; y decodificar la única PLP 15 mediante un esquema de corrección de errores sin canal de retorno.
  7. 7. El método de la reivindicación 6, que comprende además: desentrelazar bits del primer flujo de bits; y desentrelazar bits del segundo flujo de bits.
ES08793727T 2007-09-06 2008-09-05 Método y sistema para la transmisión y recepción de señales Active ES2402053T3 (es)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US97052307P 2007-09-06 2007-09-06
US970523P 2007-09-06
PCT/KR2008/005272 WO2009031863A2 (en) 2007-09-06 2008-09-05 Method and system for transmitting and receiving signals

Publications (1)

Publication Number Publication Date
ES2402053T3 true ES2402053T3 (es) 2013-04-26

Family

ID=40429565

Family Applications (5)

Application Number Title Priority Date Filing Date
ES08793727T Active ES2402053T3 (es) 2007-09-06 2008-09-05 Método y sistema para la transmisión y recepción de señales
ES14164412.0T Active ES2578381T3 (es) 2007-09-06 2008-09-05 Método y sistema para transmitir y recibir señales
ES14164350.2T Active ES2577115T3 (es) 2007-09-06 2008-09-05 Método y sistema para transmitir y recibir señales
ES12197487.7T Active ES2505815T3 (es) 2007-09-06 2008-09-05 Método y sistema para transmitir y recibir señales
ES13170170.8T Active ES2577103T3 (es) 2007-09-06 2008-09-05 Método y sistema para transmitir y recibir señales

Family Applications After (4)

Application Number Title Priority Date Filing Date
ES14164412.0T Active ES2578381T3 (es) 2007-09-06 2008-09-05 Método y sistema para transmitir y recibir señales
ES14164350.2T Active ES2577115T3 (es) 2007-09-06 2008-09-05 Método y sistema para transmitir y recibir señales
ES12197487.7T Active ES2505815T3 (es) 2007-09-06 2008-09-05 Método y sistema para transmitir y recibir señales
ES13170170.8T Active ES2577103T3 (es) 2007-09-06 2008-09-05 Método y sistema para transmitir y recibir señales

Country Status (7)

Country Link
EP (5) EP2575312B1 (es)
DK (4) DK2755361T3 (es)
ES (5) ES2402053T3 (es)
PL (5) PL2634986T3 (es)
PT (1) PT2575312E (es)
SI (1) SI2575312T1 (es)
WO (1) WO2009031863A2 (es)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
HUE029601T2 (en) * 2010-02-04 2017-03-28 Lg Electronics Inc Broadcast Transmitter and Receiver and Broadcasting Signal Transmission and Receiving Procedure
EP2541915A4 (en) * 2010-02-23 2017-04-19 LG Electronics Inc. Broadcasting signal transmitter/receiver and broadcasting signal transmission/reception method
KR101797502B1 (ko) 2013-07-29 2017-11-15 엘지전자 주식회사 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법 및 방송 신호 수신 방법
KR102284042B1 (ko) * 2013-09-04 2021-07-30 삼성전자주식회사 송신 장치, 수신 장치 및 그 신호 처리 방법
CN107508661B (zh) 2016-06-14 2020-07-21 华为技术有限公司 一种数据处理的方法、网络设备和终端
CN109257314A (zh) * 2018-10-18 2019-01-22 中国计量大学 一种简单、高性能且低复杂度的索引调制系统接收信号检测方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6018528A (en) * 1994-04-28 2000-01-25 At&T Corp System and method for optimizing spectral efficiency using time-frequency-code slicing
US6985536B2 (en) * 2001-01-12 2006-01-10 International Business Machines Corporation Block coding for multilevel data communication
US7154936B2 (en) * 2001-12-03 2006-12-26 Qualcomm, Incorporated Iterative detection and decoding for a MIMO-OFDM system
KR100971454B1 (ko) * 2002-04-30 2010-07-22 코닌클리케 필립스 일렉트로닉스 엔.브이. 역방향 호환가능 dvb-s 표준 전송 시스템
US20070070934A1 (en) * 2005-09-28 2007-03-29 Pieter Van Rooyen Method and system for a reconfigurable OFDM radio supporting diversity
JP2007110456A (ja) * 2005-10-14 2007-04-26 Hitachi Ltd 無線通信装置
CN101582739A (zh) * 2008-06-27 2009-11-18 北京新岸线移动多媒体技术有限公司 数字广播信号的发送装置、发送方法和发送系统

Also Published As

Publication number Publication date
DK2755362T3 (en) 2016-07-04
PT2575312E (pt) 2014-09-22
WO2009031863A3 (en) 2009-05-22
EP2575312A3 (en) 2013-05-22
PL2575312T3 (pl) 2015-01-30
EP2575312A2 (en) 2013-04-03
SI2575312T1 (sl) 2014-12-31
EP2634986A2 (en) 2013-09-04
DK2755361T3 (en) 2016-07-04
ES2578381T3 (es) 2016-07-26
EP2634986B1 (en) 2016-03-30
EP2195991A2 (en) 2010-06-16
PL2195991T3 (pl) 2013-06-28
EP2755362B1 (en) 2016-03-30
PL2755362T3 (pl) 2016-09-30
EP2195991B1 (en) 2013-01-30
ES2577103T3 (es) 2016-07-13
DK2575312T3 (da) 2014-09-22
EP2195991A4 (en) 2011-02-02
EP2575312B1 (en) 2014-07-30
PL2634986T3 (pl) 2016-09-30
EP2755361B1 (en) 2016-03-30
EP2755362A1 (en) 2014-07-16
EP2755361A1 (en) 2014-07-16
DK2634986T3 (en) 2016-06-27
ES2505815T3 (es) 2014-10-10
EP2634986A3 (en) 2013-10-30
PL2755361T3 (pl) 2016-10-31
WO2009031863A2 (en) 2009-03-12
ES2577115T3 (es) 2016-07-13

Similar Documents

Publication Publication Date Title
US9979498B2 (en) Broadcast-signal transmitter/receiver and method for transmitting/receiving broadcast signals
US10158453B2 (en) Broadcast signal transmitter/receiver, and broadcast signal transceiving method
ES2389119T3 (es) Aparato y método para transmitir y recibir una señal OFDM
US9385823B2 (en) Broadcast-signal transmitter/receiver and method for transmitting/receiving broadcast signals
US10027518B2 (en) Broadcasting signal transmitter/receiver and broadcasting signal transmission/reception method
US10057096B2 (en) Transmitting apparatus
KR102017706B1 (ko) 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법
US11509434B2 (en) Transmitting method, receiving method, transmitting apparatus, and receiving apparatus
ES2402053T3 (es) Método y sistema para la transmisión y recepción de señales
EP2186234A2 (en) Method and system for transmitting and receiving signals
US20240235754A1 (en) Transmitting method, receiving method, transmitting apparatus, and receiving apparatus
US11949611B2 (en) Transmitting method, receiving method, transmitting apparatus, and receiving apparatus
EP2195988B1 (en) Method and system for transmitting and receiving signals
WO2009038353A2 (en) Method and system for transmitting and receiving signals