EP1508170A2 - Circuit integre - Google Patents
Circuit integreInfo
- Publication number
- EP1508170A2 EP1508170A2 EP03755073A EP03755073A EP1508170A2 EP 1508170 A2 EP1508170 A2 EP 1508170A2 EP 03755073 A EP03755073 A EP 03755073A EP 03755073 A EP03755073 A EP 03755073A EP 1508170 A2 EP1508170 A2 EP 1508170A2
- Authority
- EP
- European Patent Office
- Prior art keywords
- data
- integrated circuit
- safety
- critical
- circuit components
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/57—Protection from inspection, reverse engineering or tampering
- H01L23/576—Protection from inspection, reverse engineering or tampering using active circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Definitions
- existing data lines are used in any case to set up an active shield.
- the data lines on top are affected first. This would result in the received data not matching the data that are actually expected.
- the data lines can carry the first data to be processed themselves or data that has already been processed, or they can carry second data that are required for processing.
- the data lines carry the encrypted data or second data which are required for encryption.
- Figure 3 is a more detailed representation of the block diagram of Figure 2 using a DES encryption unit.
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Storage Device Security (AREA)
- Semiconductor Integrated Circuits (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
L'invention concerne un circuit intégré comprenant plusieurs plans physiques, dans lequel des composants de circuit (22, 24, 25, 28, 30) critiques en matière de sécurité sont disposés dans un plan inférieur et des lignes de transmission de données (11) sont disposées dans un plan supérieur, de sorte qu'elles se trouvent, au moins en partie, au-dessus des composants de circuit critiques en matière de sécurité. Le circuit intégré de l'invention est caractérisé en ce qu'il comprend un circuit de détection permettant d'identifier une attaque sur ledit circuit intégré. Ledit dispositif de détection présente un dispositif d'émission (2) destiné à entrer des données d'essai (5) prédéfinies dans les composants de circuit critiques en matière de sécurité, un dispositif de réception (3) destiné à recevoir les données transformées par les composants de circuit critiques en matière de sécurité et un dispositif d'évaluation (4) pouvant comparer les données reçues avec les données souhaitées et constater une non-concordance, les lignes de transmission de données (11) conduisant les données nécessaires lors du traitement des données entrées.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10223176 | 2002-05-24 | ||
DE10223176A DE10223176B3 (de) | 2002-05-24 | 2002-05-24 | Integrierte Schaltung mit sicherheitskritischen Schaltungskomponenten |
PCT/DE2003/001357 WO2003100857A2 (fr) | 2002-05-24 | 2003-04-25 | Circuit integre |
Publications (1)
Publication Number | Publication Date |
---|---|
EP1508170A2 true EP1508170A2 (fr) | 2005-02-23 |
Family
ID=29557289
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
EP03755073A Withdrawn EP1508170A2 (fr) | 2002-05-24 | 2003-04-25 | Circuit integre |
Country Status (5)
Country | Link |
---|---|
US (1) | US6962294B2 (fr) |
EP (1) | EP1508170A2 (fr) |
DE (1) | DE10223176B3 (fr) |
TW (1) | TWI221028B (fr) |
WO (1) | WO2003100857A2 (fr) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7353468B2 (en) * | 2003-09-26 | 2008-04-01 | Ferguson John G | Secure exchange of information in electronic design automation |
US20060259978A1 (en) * | 2003-09-26 | 2006-11-16 | Pikus Fedor G | Secure exchange of information in electronic design automation with license-related key generation |
US7222312B2 (en) * | 2003-09-26 | 2007-05-22 | Ferguson John G | Secure exchange of information in electronic design automation |
DE102005042790B4 (de) * | 2005-09-08 | 2010-11-18 | Infineon Technologies Ag | Integrierte Schaltungsanordnung und Verfahren zum Betrieb einer solchen |
JP2009526395A (ja) * | 2006-02-09 | 2009-07-16 | エヌエックスピー ビー ヴィ | 回路装置、このような回路装置を有するデータ処理装置及びこのような回路装置へのアタックを識別する方法 |
US20090222927A1 (en) * | 2006-04-30 | 2009-09-03 | Pikus Fedor G | Concealment of Information in Electronic Design Automation |
KR101299602B1 (ko) * | 2007-03-27 | 2013-08-26 | 삼성전자주식회사 | 리버스 엔지니어링을 보호하는 집적회로 |
US8195995B2 (en) * | 2008-07-02 | 2012-06-05 | Infineon Technologies Ag | Integrated circuit and method of protecting a circuit part of an integrated circuit |
US9225446B2 (en) * | 2010-12-03 | 2015-12-29 | Infinera Corporation | Methods and apparatus for minimizing wander generation in constant bit rate asynchronously mapped digital transport systems |
EP2780938B1 (fr) | 2011-11-18 | 2015-09-30 | Tubitak | Blindage actif avec interconnexions pouvant être configurées de manière électrique |
CN202855734U (zh) * | 2012-10-23 | 2013-04-03 | 北京同方微电子有限公司 | 用于智能卡的有源防护装置 |
EP3147830B1 (fr) * | 2015-09-23 | 2020-11-18 | Nxp B.V. | Protection d'un circuit integre |
KR101809076B1 (ko) * | 2016-07-05 | 2017-12-15 | 고려대학교 산학협력단 | 역설계 방지 집적회로칩 |
US10573605B2 (en) | 2016-12-13 | 2020-02-25 | University Of Florida Research Foundation, Incorporated | Layout-driven method to assess vulnerability of ICs to microprobing attacks |
US10547461B2 (en) | 2017-03-07 | 2020-01-28 | Nxp B.V. | Method and apparatus for binding stacked die using a physically unclonable function |
KR20210089960A (ko) | 2020-01-09 | 2021-07-19 | 삼성전자주식회사 | 침습성 공격을 검출하기 위한 장치 및 방법 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2617979B1 (fr) * | 1987-07-10 | 1989-11-10 | Thomson Semiconducteurs | Dispositif de detection de la depassivation d'un circuit integre |
FR2649817B1 (fr) * | 1989-07-13 | 1993-12-24 | Gemplus Card International | Carte a microcircuit protegee contre l'intrusion |
FR2668274B1 (fr) * | 1990-10-19 | 1992-12-31 | Gemplus Card Int | Circuit integre a securite d'acces amelioree. |
US5247577A (en) | 1992-05-13 | 1993-09-21 | Intel Corporation | Methods and apparatus for securely enabling features in highly integrated electronic circuits |
AT408925B (de) * | 1996-10-22 | 2002-04-25 | Posch Reinhard Dr | Anordnung zum schutz von elektronischen recheneinheiten, insbesondere von chipkarten |
US6802453B1 (en) * | 1997-06-04 | 2004-10-12 | Sony Corporation | External storage apparatus and control apparatus thereof, and data transmission reception apparatus |
DE19816417A1 (de) * | 1998-04-14 | 1999-10-28 | Angewandte Digital Elektronik | Chipkarte mit elektronischer Sperrfunktion |
US6246970B1 (en) * | 1998-07-10 | 2001-06-12 | Silverbrook Research Pty Ltd | Method for making a chip tamper-resistant |
US7005733B2 (en) * | 1999-12-30 | 2006-02-28 | Koemmerling Oliver | Anti tamper encapsulation for an integrated circuit |
ATE350766T1 (de) * | 2000-08-21 | 2007-01-15 | Infineon Technologies Ag | Vorrichtung zum schutz einer integrierten schaltung |
DE10058078C1 (de) * | 2000-11-23 | 2002-04-11 | Infineon Technologies Ag | Integrierte Schaltungsanordnung mit Analysierschutz und Verfahren zur Herstellung der Anordnung |
US6752321B1 (en) * | 2003-03-31 | 2004-06-22 | Stmicroelectronics, Inc. | Smart card and method that modulates multi-color LED indicative of operational attributes and/or transactions between the smart card and USB port of a USB host |
-
2002
- 2002-05-24 DE DE10223176A patent/DE10223176B3/de not_active Expired - Fee Related
-
2003
- 2003-04-25 TW TW092109815A patent/TWI221028B/zh not_active IP Right Cessation
- 2003-04-25 EP EP03755073A patent/EP1508170A2/fr not_active Withdrawn
- 2003-04-25 WO PCT/DE2003/001357 patent/WO2003100857A2/fr not_active Application Discontinuation
-
2004
- 2004-11-22 US US10/995,961 patent/US6962294B2/en not_active Expired - Lifetime
Non-Patent Citations (1)
Title |
---|
See references of WO03100857A3 * |
Also Published As
Publication number | Publication date |
---|---|
US6962294B2 (en) | 2005-11-08 |
TWI221028B (en) | 2004-09-11 |
WO2003100857A2 (fr) | 2003-12-04 |
DE10223176B3 (de) | 2004-01-22 |
WO2003100857A3 (fr) | 2004-04-08 |
TW200308074A (en) | 2003-12-16 |
US20050092848A1 (en) | 2005-05-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1053518B1 (fr) | Circuit de protection pour circuit integre | |
DE10223176B3 (de) | Integrierte Schaltung mit sicherheitskritischen Schaltungskomponenten | |
DE102004062825B4 (de) | Kryptographische Einheit und Verfahren zum Betreiben einer kryptographischen Einheit | |
DE19744961B4 (de) | Erzeugen eindeutiger und unvorhersagbarer Werte | |
DE2715631A1 (de) | Verschluesselung und absicherung von daten | |
EP0981115B1 (fr) | Méthode d'exécution d'un programme de chiffrage pour chiffrer des données dans un support de données portable avec microprocesseur | |
DE102004042826B4 (de) | Verfahren und Vorrichtung zur Datenverschlüsselung | |
EP1080454B1 (fr) | Support de donnees a acces protege | |
DE102007008651A1 (de) | Chipkarte und Verfahren zur Freischaltung einer Chipkarten-Funktion | |
DE10110049A1 (de) | Verfahren und Vorrichtung zur Datenverschlüsselung bei der Programmierung von Steuergeräten | |
EP1222621A1 (fr) | Circuit de commutation integre et circuiterie d'alimentation en courant d'un circuit de commutation integre | |
DE19959163A1 (de) | Abtastverfahren für eine Sicherheitstastaturmatrix | |
WO2018234039A1 (fr) | Procédés et dispositif destinés à transmettre des informations dans un système concernant la sécurité | |
EP1495542B1 (fr) | Circuit et procede pour produire un signal de sortie double voie | |
DE102012219205A1 (de) | Vorrichtung und Verfahren zur Ausführung eines kryptographischen Verfahrens | |
EP1110185B1 (fr) | Support de donnees d'acces protege | |
EP1573955B1 (fr) | Procede de chiffrement | |
EP1459476B1 (fr) | Dispositif de traitement de données servant à changer une clé à des intervalles temporels irréguliers | |
DE102023106166B3 (de) | Sicherheits-controller und verfahren zur durchführung einer auswahlfunktion | |
EP0476283B1 (fr) | Procédé de masquage de donnée à l'aide d'un clavier pour des données de sécurité | |
EP1058178B1 (fr) | Circuit de protection | |
EP3903440B1 (fr) | Procédé d'exploitation de générateurs de flux de clefs fonctionnant en mode compteur destiné à la transmission sécurisée des données, générateur de flux de clefs en mode compteur destiné à la transmission sécurisée des données et produit programme informatique destiné à la génération de flux de clefs | |
EP1588518B1 (fr) | Dispositif et procede de calcul de donnees cryptees a partir de donnees non cryptees ou de donnees non cryptees a partir de donnees cryptees | |
EP0624839A1 (fr) | Procédé et dispositif pour obtenir une séquence pseudo-aléatoire ainsi que son utilisation | |
WO2003084120A1 (fr) | Circuit permettant de securiser l'echange d'informations entre un emetteur et un recepteur |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PUAI | Public reference made under article 153(3) epc to a published international application that has entered the european phase |
Free format text: ORIGINAL CODE: 0009012 |
|
17P | Request for examination filed |
Effective date: 20041117 |
|
AK | Designated contracting states |
Kind code of ref document: A2 Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LI LU MC NL PT RO SE SI SK TR |
|
RBV | Designated contracting states (corrected) |
Designated state(s): DE FR |
|
STAA | Information on the status of an ep patent application or granted ep patent |
Free format text: STATUS: THE APPLICATION HAS BEEN WITHDRAWN |
|
18W | Application withdrawn |
Effective date: 20080807 |