EP0982841A2 - Pulse-width modulated d.c.-d.c. converter - Google Patents

Pulse-width modulated d.c.-d.c. converter Download PDF

Info

Publication number
EP0982841A2
EP0982841A2 EP99115994A EP99115994A EP0982841A2 EP 0982841 A2 EP0982841 A2 EP 0982841A2 EP 99115994 A EP99115994 A EP 99115994A EP 99115994 A EP99115994 A EP 99115994A EP 0982841 A2 EP0982841 A2 EP 0982841A2
Authority
EP
European Patent Office
Prior art keywords
voltage
transistor
current
converter according
choke
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
EP99115994A
Other languages
German (de)
French (fr)
Other versions
EP0982841A3 (en
Inventor
Norbert Dr.-Ing. Greitschus
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Trident Microsystems (Far East) Ltd
Original Assignee
TDK Micronas GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TDK Micronas GmbH filed Critical TDK Micronas GmbH
Publication of EP0982841A2 publication Critical patent/EP0982841A2/en
Publication of EP0982841A3 publication Critical patent/EP0982841A3/en
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/613Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in parallel with the load as final control devices

Definitions

  • the invention relates to a pulse width modulated direct voltage converter a series circuit of a switching transistor and a choke inductance, wherein parallel to the switching transistor a smoothing capacitance and a switching element in Series are connected so that one at the series circuit from the switching transistor and the choke inductance input voltage in a larger, at the Smoothing capacity tapped output voltage is converted with a Error amplifier, the first input of which is connected to a voltage divider Output voltage can be supplied, and its second input with a Reference voltage source is connected, and with a comparator, the first Input with the output of the error amplifier, the second input with a by means of a signal proportional to the choke current of the choke inductance compensated ramp generator and its output with the gate electrode of the Switching transistor is connected.
  • Such a DC-DC converter is from MAXIM data sheet: MAX 731 / MAX 752, 19-4672; REV 2; 2/93 known.
  • the output voltage is fed back via the voltage divider Error amplifier and the comparator with the ramp voltage of the Ramp generator compared and led to the switching transistor to there Set the duty cycle for the constant output voltage.
  • a flip-flop connected to the clock frequency a time control circuit (clock) for the precise, clocked activation of the Switching transistor is supplied.
  • the stability limit of the feedback DC-DC converter is a function of the choke current through the choke inductance and the inverse of the Input voltage.
  • the inductor current is a function of the load current and the Input voltage.
  • the amount of loop gain is determined by the choke current and affects the inverse of the input voltage. With increasing choke current increases the amount of loop gain whereas the system's poles, i.e. the Phase rotations of the loop gain remain unchanged. This leads to a Reduction of the phase reserve and thus instability of the system.
  • capacitors are parallel to the voltage divider switched, which influence the frequency response so that for a certain Range of load currents and of the input voltage sufficient stability is achieved. Since the pole points by the smoothing capacity and the Choke inductance can be determined at very low frequencies are considered Compensation capacities require very large capacities. These are with one monolithically integrated circuit cannot be integrated into the system.
  • Another measure to stabilize the DC-DC converter exists in that to the ramp voltage of the ramp generator by means of a Adding amplifier a voltage is added, which is proportional to the inductor current. A voltage is used which is proportional to the current through the Switching transistor is. The comparator switches at high inductor currents earlier, so the turn-on time of the switching transistor and the amount of Loop gain can be reduced.
  • This compensation has the disadvantage that an additional, precise adder amplifier to compensate for the ramp generator is needed.
  • Another disadvantage is that the amount of loop gain at high choke current is reduced at the beginning of the switch-on cycle. This reduces the gain even at high input voltages, which adversely affects the accuracy of the output voltage.
  • the invention has for its object an improved pulse width modulated To create DC converters.
  • a generic DC converter in which the compensated ramp generator is designed so that the Choke current of the inductance proportional signal of the ramp-shaped Voltage can be superimposed in such a way that an output voltage is generated which a sawtooth curve with a concave increase in voltage having.
  • Ramp generator designed so that the sum of a correction current, which is proportional to the inductor current, and a constant reference current in the Ramp generator can be integrated so that the output voltage of the Ramp generator has a quadratic voltage increase. This will a frequency response of the DC converter achieved in a simple manner. It doesn't have to be elaborate Large area device such as an accurate adder amplifier be used.
  • the sum is integrated from the correction current and the constant reference current in that the Correction current and the constant reference current can be supplied to a capacitor, which via a parallel switching element with the frequency of the gate electrode of the switching transistor supplied signal can be discharged. This will turn on easily generates a quadratic voltage rise in the ramp voltage.
  • a first amplifier can advantageously be used to generate the correction current be provided, the input of which is a voltage proportional to the inductor current can be fed, and its output via a resistor with a first Node of constant potential is connected to which the correction current is feedable.
  • a buffer whose gain is equal to one can be used as an amplifier be used. This can be done by a feedback operational amplifier will be realized.
  • the operational amplifier can be designed so that its Output stage a first reference current source with a first transistor in Source circuit is connected in series.
  • A can be used to generate the constant node potential in the first node second operational amplifier can be provided.
  • the first entrance of the second Operational amplifier is with a first constant reference voltage source, the second input of the operational amplifier is connected to the first node.
  • the first node provides the constant node potential with low resistance and is connected to the output of the second operational amplifier.
  • the second Operational amplifiers can be designed so that its output stage is a second Reference current source connected in series with a second transistor in source circuit is switched, includes. In the node, the sum of the Correction current and the constant reference current flow.
  • a current mirror can be used be provided, the sum of the correction current generated at the node and maps the constant reference current to the capacitor.
  • the current mirror can consist of the first or the second operational amplifier and a third Transistor are formed in the source circuit.
  • the gate electrode of the third Transistor is with the gate electrode of the first transistor and the drain electrode of the third transistor connected to the capacitor.
  • the exemplary embodiment is the gate electrode of the third transistor with the gate electrode of the second transistor and the drain electrode of the third transistor a second current mirror connected to the capacitor.
  • the first transistor and the second transistor can have a fixed ratio in terms of their electrical properties. For MOS-FET transistors this is determined by a fixed ratio of the W / L (longitude / latitude) ratio of the transistors reached.
  • the first and the second Reference current source currents that have a fixed relationship to each other be generated. When the reference current sources generate equal currents and the first and the second transistor have the same electrical properties Circuit equal conditions before, so that a good adaptation, i.e. a good Matching, which exists individual circuit elements, whereby electrical influences, Influences due to temperature or mask alignment errors can be avoided.
  • the signal proportional to the inductor current can be derived from the voltage drop across the Switching transistor can be determined. This is possible because the switching transistor in Triode region is operated so that it has a resistance behavior. Methods for determining the inductor current are from the prior art, known for example from P 198 12299.3. The arrangement is advantageous integrated monolithically.
  • the DC-DC converter 1 shows a basic arrangement of a pulse-width-modulated DC-DC converter 1 according to the invention.
  • the DC-DC converter 1 comprises a series circuit comprising a switching transistor 2 and a choke inductor 3. A smoothing capacitance 4 and a switching element are connected in series with the switching transistor 2.
  • V in an input voltage V in at the series circuit comprising the switching transistor 2 and the inductor 3 is converted into a larger output voltage V out which can be tapped at the smoothing capacitance 4.
  • the output voltage V out is fed back to the DC-DC converter 1 via a voltage divider 6, which comprises two resistors.
  • An error amplifier 7 is provided, the first input of which is connected to the voltage divider 6 and the second input of which is connected to a reference voltage source V ref .
  • a comparator 8 is provided, the first input of which is connected to the output of the error amplifier 7, the second input of which is connected to a ramp generator 9 which is compensated for by a signal proportional to the inductor current I inductor 3 and the output of which is connected to the gate electrode of the switching transistor 2 .
  • the compensated ramp generator 9 is designed such that it generates an output voltage which has a sawtooth curve shape with a concave voltage rise. This voltage curve is generated by the superimposition of the signal proportional to the choke current of the choke inductor 3 with the ramp-shaped voltage of the ramp generator 9.
  • the output of the comparator 8 is connected to the gate of the switching transistor 2 via a flip-flop element 20.
  • the flip-flop element 20 is controlled by means of a timing control circuit with a signal of the frequency f clock . It is an RS (reset / set) flip-flop with a reset input R, a set input S and an active output Q, which is connected to the gate of the switching transistor 2.
  • the frequency f clock of the signal of the timing control circuit is tuned to the frequency of the signal of the ramp generator 9.
  • the frequency for switching the switching transistor 2 is determined by the output signal of the comparator 8.
  • the duty cycle of the switching transistor is changed by the output voltage, whereby the output voltage V out is regulated. If the output voltage V out is too high, the output voltage V error of the error amplifier is reduced. This reduces the switching time T E of the switching transistor and thus the output voltage V out of the DC converter.
  • a capacitor 10 is provided, to which the sum of the correction current I corr and the constant reference current L ref is supplied.
  • a switching element 11 is connected, to which a signal is supplied, which the switching element 11 can be discharged with the frequency of the signal supplied to the gate electrode of the switching transistor 2.
  • 3a shows the course of the choke current I choke , to which the correction current I corr is proportional, as a function of time.
  • the current profile for a low choke current and 1 the current profile for a high choke current are identified by 1.
  • 3b shows the output voltage of the ramp generator V Ramp for the two current profiles 1 and 2 from FIG. 3a. The voltage curve is parabolic, so that the zero point of the output voltage of the ramp generator V Ramp is maintained.
  • the output voltage V Error of the error amplifier as a function of time is also shown.
  • the intersection of V Error with V Ramp is determined with the comparator 8.
  • the clock frequency with which the switching transistor 2 is driven is determined by these intersections.
  • a higher choke current leads to a lower switch-on time T E.
  • the switch-on time T E of the ramp generator compensated according to the invention is shorter than the switch-on time T E of the non-compensated ramp generator for all, ie also for lower choke currents.
  • the slew rate (rate of voltage rise) of the output voltage of the compensated ramp generator 9 increases with large choke currents (2).
  • the choke current increases both with an increase in the output current and with a constant output current and a decrease in the input voltage.
  • the amount of loop gain of the feedback DC-DC converter 1 is only reduced when the inductor currents are high and the input voltages are lower.
  • the frequency response of the overall system can be kept constant over a very large range, regardless of the input voltage and the load current. A smaller amount of loop gain at high input voltages and thus a loss in the accuracy of the DC-DC converter is thus avoided.
  • the correction current I corr is generated in a first node K1 of constant potential.
  • a first amplifier 12 is provided, the input of which is supplied with a voltage V D proportional to the inductor current I inductor .
  • the output of the first amplifier 12 is connected to the first node K1 via a resistor 13.
  • the first amplifier 12 is a feedback operational amplifier and may have a gain that is equal to 1.
  • a first reference current source 14 and a first transistor 15 connected in series therewith are provided in source circuit, which form an output stage of the amplifier 12.
  • the output of a second operational amplifier 17 is connected to the node K1.
  • One input of the second operational amplifier 17 is connected to a second reference voltage source V ref1 , and the other input of the second operational amplifier 17 is connected to the node K1.
  • the output stage of the second operational amplifier 17 is formed by the series connection of the second transistor 18 and a second reference current source 16. At the node K1, the sum of the correction current I corr and the constant reference current I ref is formed.
  • a third transistor 19 forms a current mirror with the first operational amplifier 12 and its output stage, which consists of the first reference current source 14 and the first transistor 15.
  • the gate electrode of the third transistor 19 is connected to the gate electrode of the first transistor 15, the drain electrode of the third transistor 19 to the capacitor 10.
  • the first transistor 15 and the second transistor 18 have a fixed ratio with regard to their electrical properties to each other.
  • the first and the second reference current sources 14, 16 generate currents which have a fixed relationship to one another.
  • the first transistor 15 and the second transistor 18 can also have the same electrical properties and the first and the second reference current sources 14, 16 can generate the same currents. In this case, a particularly good adaptation of the overall system is achieved. Errors due to different adjustments are avoided.
  • the entire arrangement can be integrated monolithically.
  • the signal proportional to the choke current I choke can be determined from the voltage drop across the switching transistor 2.
  • FIG. 5 shows an exemplary embodiment of the compensated ramp generator, in which the elements that have the same reference numerals correspond to those from FIG. 4.
  • the gate electrode of the third transistor 19 is connected to the gate electrode of the second transistor 18.
  • the drain electrode of the third transistor 19 is connected to the capacitor 10 via a second current mirror 21.
  • n-channel MOS transistors are used, whereas in the embodiment shown in FIG. 4, p-channel MOS transistors are used.
  • the second current mirror 21 reverses the potential relationships. Accordingly, in the exemplary embodiment of FIG. 5, the connections of the circuit elements to the reference voltage V ref and to the input voltage V D are interchanged in comparison with that of FIG. 4, so that the circuit in the two exemplary embodiments takes into account the second current mirror 21 in the Fig. 5 get the same sense of control.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Dc-Dc Converters (AREA)

Abstract

Die Erfindung betrifft einen pulsweitenmodulierten Gleichspannungswandler mit einem Fehlerverstärker 7, auf dessen Eingang die Ausgangsspannung des Gleichspannungswandlers 1 rückgekoppelt wird, der einen Komparator 8 zum Vergleich der Ausgangsspannung des Fehlerverstärkers 7 und der Ausgangsspannung eines kompensierten Rampengenerators 9 aufweist und dessen Ausgang mit dem Schalttransistor 2 verbunden ist. Der kompensierte Rampengenerator 9 ist so ausgebildet, daß das dem Drosselstrom IDrossel der Drosselinduktivität 3 proportionale Signal der rampenförmigen Spannung so überlagert wird, daß eine Ausgangsspannung erzeugt wird, die einen sägezahnförmigen Kurvenverlauf mit einem konkaven Spannungsanstieg aufweist.

Figure 00000001
The invention relates to a pulse-width-modulated DC-DC converter with an error amplifier 7, to the input of which the output voltage of the DC-DC converter 1 is fed back, which has a comparator 8 for comparing the output voltage of the error amplifier 7 and the output voltage of a compensated ramp generator 9 and whose output is connected to the switching transistor 2 . The compensated ramp generator 9 is designed such that the signal of the ramp-shaped voltage which is proportional to the choke current I choke of the choke inductance 3 is superimposed in such a way that an output voltage is generated which has a sawtooth-shaped curve profile with a concave voltage rise.
Figure 00000001

Description

Die Erfindung betrifft einen pulsweitenmodulierten Gleichspannungswandler mit einer Reihenschaltung aus einem Schalttransistor und einer Drosselinduktivität, wobei parallel zu dem Schalttransistor eine Glättungskapazität und ein Schaltelement in Reihe geschaltet sind, so daß eine an der Reihenschaltung aus dem Schalttransistor und der Drosselinduktivität liegende Eingangsspannung in eine größere, an der Glättungskapazität abgreifbare Ausgangsspannung umgewandelt wird, mit einem Fehlerverstärker, dessen erster Eingang mit einem Spannungsteiler, dem die Ausgangsspannung zuführbar ist, und dessen zweiter Eingang mit einer Referenzspannungsquelle verbunden ist, und mit einem Komparator, dessen erster Eingang mit dem Ausgang des Fehlerverstärkers, dessen zweiter Eingang mit einem mittels eines zu dem Drosselstrom der Drosselinduktivität proportionalen Signal kompensierten Rampengenerator und dessen Ausgang mit der Gate-Elektrode des Schalttransistors verbunden ist.The invention relates to a pulse width modulated direct voltage converter a series circuit of a switching transistor and a choke inductance, wherein parallel to the switching transistor a smoothing capacitance and a switching element in Series are connected so that one at the series circuit from the switching transistor and the choke inductance input voltage in a larger, at the Smoothing capacity tapped output voltage is converted with a Error amplifier, the first input of which is connected to a voltage divider Output voltage can be supplied, and its second input with a Reference voltage source is connected, and with a comparator, the first Input with the output of the error amplifier, the second input with a by means of a signal proportional to the choke current of the choke inductance compensated ramp generator and its output with the gate electrode of the Switching transistor is connected.

Ein solcher Gleichspannungswandler ist aus MAXIM Datenblatt: MAX 731/MAX 752, 19-4672; REV 2; 2/93 bekannt. Um eine konstante Ausgangsspannung zu erzeugen, wird die Ausgangsspannung über den Spannungsteiler rückgeführt, über den Fehlerverstärker und den Komparator mit der Rampenspannung des Rampengenerators verglichen und auf den Schalttransistor geführt, um dort das Tastverhältnis für die konstante Ausgangsspannung einzustellen. Zwischen den Komparator und den Schalttransistor ist ein Flipflop geschaltet, dem die Taktfrequenz einer Zeitsteuerschaltung (clock) zum genauen, getakteten Aktivieren des Schalttransistors zugeführt wird.Such a DC-DC converter is from MAXIM data sheet: MAX 731 / MAX 752, 19-4672; REV 2; 2/93 known. To generate a constant output voltage, the output voltage is fed back via the voltage divider Error amplifier and the comparator with the ramp voltage of the Ramp generator compared and led to the switching transistor to there Set the duty cycle for the constant output voltage. Between Comparator and the switching transistor is a flip-flop connected to the clock frequency a time control circuit (clock) for the precise, clocked activation of the Switching transistor is supplied.

Die Stabilitätsgrenze des rückgekoppelten Gleichspannungswandlers ist eine Funktion des Drosselstromes durch die Drosselinduktivität und der Inversen der Eingangsspannung. Der Drosselstrom ist eine Funktion des Laststromes und der Eingangsspannung. Der Betrag der Schleifenverstärkung wird durch den Drosselstrom und die Inverse der Eingangsspannung beeinflußt. Mit steigendem Drosselstrom steigt der Betrag der Schleifenverstärkung, wohingegen die Polstellen des Systems, d.h. die Phasendrehungen der Schleifenverstärkung, unverändertbleiben. Dies führt zu einer Verringerung der Phasenreserve und damit zu einer Instabilität des Systems.The stability limit of the feedback DC-DC converter is a function of the choke current through the choke inductance and the inverse of the Input voltage. The inductor current is a function of the load current and the Input voltage. The amount of loop gain is determined by the choke current and affects the inverse of the input voltage. With increasing choke current increases the amount of loop gain whereas the system's poles, i.e. the Phase rotations of the loop gain remain unchanged. This leads to a Reduction of the phase reserve and thus instability of the system.

Zur Kompensation dieses Effektes sind Kapazitäten parallel zu dem Spannungsteiler geschaltet, welche den Frequenzgang so beeinflussen, daß für einen bestimmten Bereich von Lastströmen und von der Eingangsspannung eine ausreichende Stabilität erzielt wird. Da die Polstellen, die durch die Glättungskapazität und die Drosselinduktivität bestimmt werden, bei sehr niedrigen Frequenzen liegen, sind als Kompensationskapazitäten sehr große Kapazitäten erforderlich. Diese sind bei einer monolithisch integrierten Schaltung nicht in das System integrierbar.To compensate for this effect, capacitors are parallel to the voltage divider switched, which influence the frequency response so that for a certain Range of load currents and of the input voltage sufficient stability is achieved. Since the pole points by the smoothing capacity and the Choke inductance can be determined at very low frequencies are considered Compensation capacities require very large capacities. These are with one monolithically integrated circuit cannot be integrated into the system.

Eine weitere Maßnahme zur Stabilisierung des Gleichspannungswandlers besteht darin, daß zu der Rampenspannung des Rampengenerators mittels eines Addierverstärkers eine Spannung addiert wird, die proportional zum Drosselstrom ist. Es wird dabei eine Spannung verwendet, die proportional zum Strom durch den Schalttransistor ist. Bei hohen Drosselströmen schaltet dadurch der Komparator früher, so daß die Einschaltzeit des Schalttransistors und der Betrag der Schleifenverstärkung verringert werden. Diese Kompensation hat den Nachteil, daß ein zusätzlicher, genauer Addierverstärker zur Kompensation des Rampengenerators benötigt wird. Zudem ist nachteilig, daß der Betrag der Schleifenverstärkung bei hohem Drosselstrom bereits zu Beginn des Einschaltzyklusses verringert wird. Dadurch wird die Verstärkung auch bei hohen Eingangsspannungen verringert, was sich nachteilig auf die Genauigkeit der Ausgangsspannung auswirkt.Another measure to stabilize the DC-DC converter exists in that to the ramp voltage of the ramp generator by means of a Adding amplifier a voltage is added, which is proportional to the inductor current. A voltage is used which is proportional to the current through the Switching transistor is. The comparator switches at high inductor currents earlier, so the turn-on time of the switching transistor and the amount of Loop gain can be reduced. This compensation has the disadvantage that an additional, precise adder amplifier to compensate for the ramp generator is needed. Another disadvantage is that the amount of loop gain at high choke current is reduced at the beginning of the switch-on cycle. This reduces the gain even at high input voltages, which adversely affects the accuracy of the output voltage.

Der Erfindung liegt die Aufgabe zugrunde, einen verbesserten pulsweitenmodulierten Gleichspannungswandler zu schaffen.The invention has for its object an improved pulse width modulated To create DC converters.

Diese Aufgabe wird durch einen gattungsgemäßen Gleichspannungswandler gelöst, bei dem der kompensierte Rampengenerator so ausgebildet ist, daß das dem Drosselstrom der Drosselinduktivität proportionale Signal der rampenförmigen Spannung derart überlagerbar ist, daß eine Ausgangsspannung erzeugt wird, die einen sägezahnförmigen Kurvenverlauf mit einem konkaven Spannungsanstieg aufweist.This object is achieved by a generic DC converter, in which the compensated ramp generator is designed so that the Choke current of the inductance proportional signal of the ramp-shaped Voltage can be superimposed in such a way that an output voltage is generated which a sawtooth curve with a concave increase in voltage having.

Durch den konkaven Spannungsanstieg der von dem kompensierten Rampengenerator erzeugten Rampenspannung erhält die Rampenspannung eine größere Slew Rate (Spannungsanstiegsgeschwindigkeit). Dadurch wird der Betrag der Verstärkung des rückgekoppelten Gleichspannungswandlers erst bei großen Drosselströmen und niedrigen Eingangsspannungen verringert. Folglich kann der Frequenzgang des Gleichspannungswandlers unabhängig von den Betriebsbedingungen, insbesondere unabhängig von der Eingangsspannung und dem Laststrom, konstant gehalten werden. Es wird ein geringerer Betrag der Schleifenverstärkung bei hohen Eingangsspannungen und damit ein Verlust an der Genauigkeit der Ausgangsspannung des Gleichspannungswandlers verhindert.Due to the concave voltage rise of the compensated by the Ramp generator generated ramp voltage receives the ramp voltage higher slew rate. This will increase the amount of Amplification of the feedback DC-DC converter only with large Choke currents and low input voltages reduced. Consequently, the Frequency response of the DC-DC converter independently of the Operating conditions, especially regardless of the input voltage and the Load current, are kept constant. There will be a lesser amount of Loop amplification at high input voltages and thus a loss at the Accuracy of the output voltage of the DC-DC converter prevented.

Vorteilhafte Ausführungsbeispiele der Erfindung sind in den Unteransprüchen offenbart.Advantageous embodiments of the invention are in the subclaims disclosed.

Gemäß einem vorteilhaften Ausführungsbeispiel der Erfindung ist der Rampengenerator so ausgebildet, daß die Summe aus einem Korrekturstrom, welcher proportional zu dem Drosselstrom ist, und einem konstanten Referenzstrom in dem Rampengenerator integrierbar ist, so daß die Ausgangsspannung des Rampengenerators einen quadratischen Spannungsanstieg aufweist. Hierdurch wird ein von den Betriebsbedingungen unabhängiger Frequenzgang des Gleichspannungswandlers auf einfache Weise erreicht. Es muß keine aufwendige Vorrichtung mit großer Fläche, wie beispielsweise ein genauer Addierverstärker, verwendet werden.According to an advantageous embodiment of the invention Ramp generator designed so that the sum of a correction current, which is proportional to the inductor current, and a constant reference current in the Ramp generator can be integrated so that the output voltage of the Ramp generator has a quadratic voltage increase. This will a frequency response of the DC converter achieved in a simple manner. It doesn't have to be elaborate Large area device such as an accurate adder amplifier be used.

Gemäß einer günstigen Ausbildung der Erfindung erfolgt die Integration der Summe aus dem Korrekturstrom und dem konstanten Referenzstrom dadurch, daß der Korrekturstrom und der konstante Referenzstrom einem Kondensator zuführbar sind, welcher über ein parallelgeschaltetes Schaltelement mit der Frequenz des der Gate-Elektrode des Schalttransistors zugeführten Signals entladbar ist. Hierdurch wird auf einfache Weise ein quadratischer Spannungsanstieg der Rampenspannung erzeugt.According to a favorable embodiment of the invention, the sum is integrated from the correction current and the constant reference current in that the Correction current and the constant reference current can be supplied to a capacitor, which via a parallel switching element with the frequency of the gate electrode of the switching transistor supplied signal can be discharged. This will turn on easily generates a quadratic voltage rise in the ramp voltage.

Vorteilhafterweise kann zur Erzeugung des Korrekturstromes ein erster Verstärker vorgesehen sein, dessen Eingang eine dem Drosselstrom proportionale Spannung zuführbar ist, und dessen Ausgang über einen Widerstand mit einem ersten Knotenpunkt von konstantem Potential verbunden ist, welchem der Korrekturstrom zuführbar ist. Als Verstärker kann ein Buffer, dessen Verstärkung gleich eins ist, verwendet werden. Dieser kann durch einen rückgekoppelten Operationsverstärker realisiert werden. Der Operationsverstärker kann so ausgebildet sein, daß seine Ausgangsstufe eine erste Referenzstromquelle, die mit einem ersten Transistor in Source-Schaltung in Reihe geschaltet ist, umfaßt.A first amplifier can advantageously be used to generate the correction current be provided, the input of which is a voltage proportional to the inductor current can be fed, and its output via a resistor with a first Node of constant potential is connected to which the correction current is feedable. A buffer whose gain is equal to one can be used as an amplifier be used. This can be done by a feedback operational amplifier will be realized. The operational amplifier can be designed so that its Output stage a first reference current source with a first transistor in Source circuit is connected in series.

Zur Erzeugung des konstanten Knotenpotentials in dem ersten Knotenpunkt kann ein zweiter Operationsverstärker vorgesehen sein. Der erste Eingang des zweiten Operationsverstärkers ist mit einer ersten konstanten Referenzspannungsquelle, der zweite Eingang des Operationsverstärkers ist mit dem ersten Knotenpunkt verbunden. Der erste Knotenpunkt stellt das konstante Knotenpotential niederohmig bereit und ist mit dem Ausgang des zweiten Operationsverstärkers verbunden. Der zweite Operationsverstärker kann so ausgebildet sein, daß seine Ausgangsstufe eine zweite Referenzstromquelle, die mit einem zweiten Transistor in Source-Schaltung in Reihe geschaltet ist, umfaßt. In den Knotenpunkt kann somit die Summe aus dem Korrekturstrom und dem konstanten Referenzstrom fließen.A can be used to generate the constant node potential in the first node second operational amplifier can be provided. The first entrance of the second Operational amplifier is with a first constant reference voltage source, the second input of the operational amplifier is connected to the first node. The first node provides the constant node potential with low resistance and is connected to the output of the second operational amplifier. The second Operational amplifiers can be designed so that its output stage is a second Reference current source connected in series with a second transistor in source circuit is switched, includes. In the node, the sum of the Correction current and the constant reference current flow.

Gemäß einer günstigen Weiterbildung der Erfindung kann ein Stromspiegel vorgesehen sein, der die am Knotenpunkt erzeugte Summe aus dem Korrekturstrom und dem konstanten Referenzstrom auf den Kondensator abbildet. Der Stromspiegel kann aus dem ersten oder dem zweiten Operationsverstärker und einem dritten Transistor in Source-Schaltung gebildet werden. Die Gate-Elektrode des dritten Transistors ist mit der Gate-Elektrode des ersten Transistors und die Drain-Elektrode des dritten Transistors mit dem Kondensator verbunden. Gemäß einem anderen Ausführungsbeispiel ist die Gate-Elektrode des dritten Transistors mit der Gate-Elektrode des zweiten Transistors und die Drain-Elektrode des dritten Transistors über einen zweiten Stromspiegel mit dem Kondensator verbunden.According to an advantageous development of the invention, a current mirror can be used be provided, the sum of the correction current generated at the node and maps the constant reference current to the capacitor. The current mirror can consist of the first or the second operational amplifier and a third Transistor are formed in the source circuit. The gate electrode of the third Transistor is with the gate electrode of the first transistor and the drain electrode of the third transistor connected to the capacitor. According to another The exemplary embodiment is the gate electrode of the third transistor with the gate electrode of the second transistor and the drain electrode of the third transistor a second current mirror connected to the capacitor.

Der erste Transistor und der zweite Transistor können ein festes Verhältnis hinsichtlich ihrer elektrischen Eigenschaften zueinander haben. Bei MOS-FET-Transistoren wird dies durch ein festes Verhältnis der W/L (Längen/Breiten)-Verhältnisse der Transistoren errreicht. Mit der ersten und der zweiten Referenzstromquelle können Ströme, die ein festes Verhältnis zueinander haben, erzeugbar sein. Wenn die Referenzstromquellen gleiche Ströme erzeugen und der erste und der zweite Transistor gleiche elektrische Eigenschaften haben, liegen in der Schaltung gleiche Verhältnisse vor, so daß eine gute Anpassung, d.h. ein gutes Matching, der einzelnen Schaltungselemente vorliegt, wodurch elektrische Einflüsse, Einflüsse aufgrund von Temperatur oder Maskenausrichtfehlern vermieden werden.The first transistor and the second transistor can have a fixed ratio in terms of their electrical properties. For MOS-FET transistors this is determined by a fixed ratio of the W / L (longitude / latitude) ratio of the transistors reached. With the first and the second Reference current source currents that have a fixed relationship to each other be generated. When the reference current sources generate equal currents and the first and the second transistor have the same electrical properties Circuit equal conditions before, so that a good adaptation, i.e. a good Matching, which exists individual circuit elements, whereby electrical influences, Influences due to temperature or mask alignment errors can be avoided.

Das dem Drosselstrom proportionale Signal kann aus dem Spannungsabfall an dem Schalttransistor bestimmt werden. Dies ist möglich, da der Schalttransistor im Triodenbereich betrieben wird, so daß er ein Widerstandsverhalten aufweist. Verfahren zum Bestimmen des Drosselstromes sind aus dem Stand der Technik, beispielsweise aus der P 198 12299.3 bekannt. Vorteilhafterweise ist die Anordnung monolithisch integriert.The signal proportional to the inductor current can be derived from the voltage drop across the Switching transistor can be determined. This is possible because the switching transistor in Triode region is operated so that it has a resistance behavior. Methods for determining the inductor current are from the prior art, known for example from P 198 12299.3. The arrangement is advantageous integrated monolithically.

Im folgenden wird die Erfindung anhand der Zeichnung näher erläutert.The invention is explained in more detail below with reference to the drawing.

Es zeigen:

  • Fig. 1 eine prinzipielle Anordnung eines erfindungsgemäßen pulsweitenmodulierten Gleichspannungswandlers,
  • Fig. 2 eine prinzipielle Anordnung eines erfindungsgemäßen kompensierten Rampengenerators,
  • Fig.3a, Fig. 3b den Verlauf von dem Drosselstrom und der Rampenspannung in Abhängigkeit der Zeit für den Rampengenerator aus Fig. 2,
  • Fig. 4 ein erfindungsgemäßes Ausführungsbeispiel eines kompensierten Rampengenerators und
  • Fig. 5 ein weiteres erfindungsgemäßes Ausführungsbeispiel eines kompensierten Rampengenerators.
  • Show it:
  • 1 shows a basic arrangement of a pulse-width-modulated DC-DC converter according to the invention,
  • 2 shows a basic arrangement of a compensated ramp generator according to the invention,
  • 3a, 3b the course of the choke current and the ramp voltage as a function of time for the ramp generator from FIG. 2,
  • Fig. 4 shows an inventive embodiment of a compensated ramp generator and
  • 5 shows a further exemplary embodiment according to the invention of a compensated ramp generator.
  • In Fig. 1 ist eine prinzipielle Anordnung eines erfindungsgemäßen pulsweitenmodulierten Gleichspannungswandlers 1 dargestellt. Der Gleichspannungswandler 1 umfaßt eine Reihenschaltung aus einem Schalttransistor 2 und einer Drosselinduktivität 3. Parallel zu dem Schalttransistor 2 sind eine Glättungskapazität 4 und ein Schaltelement in Reihe geschaltet. Mit dem Gleichspannungswandler 1 wird eine an der Reihenschaltung aus dem Schalttransistor 2 und der Drosselinduktivität 3 liegende Eingangsspannung Vin in eine größere, an der Glättungskapazität 4 abgreifbare Ausgangsspannung Vout umgewandelt. Die Ausgangsspannung Vout wird dem Gleichspannungswandler 1 über einen Spannungsteiler 6, der zwei Widerstände umfaßt, rückgeführt. Es ist ein Fehlerverstärker 7 vorgesehen, dessen erster Eingang mit dem Spannungsteiler 6 und dessen zweiter Eingang mit einer Referenzspannungsquelle Vref verbunden ist. Es ist ein Komparator 8 vorgesehen, dessen erster Eingang mit dem Ausgang des Fehlerverstärkers 7, dessen zweiter Eingang mit einem mittels eines zu dem Drosselstrom IDrossel der Drosselindüktivität 3 proportionalen Signal kompensierten Rampengenerator 9 und dessen Ausgang mit der Gate-Elektrode des Schalttransistors 2 verbunden ist. Der kompensierte Rampengenerator 9 ist so ausgebildet, daß er eine Ausgangsspannung erzeugt die einen sägezahnförmigen Kurvenverlauf mit einem konkaven Spannungsanstieg aufweist. Dieser Spannungsverlauf wird durch die Überlagerung des dem Drosselstrom der Drosselinduktivität 3 proportionalen Signals mit der rampenförmigen Spannung des Rampengenerators 9 erzeugt.1 shows a basic arrangement of a pulse-width-modulated DC-DC converter 1 according to the invention. The DC-DC converter 1 comprises a series circuit comprising a switching transistor 2 and a choke inductor 3. A smoothing capacitance 4 and a switching element are connected in series with the switching transistor 2. With the DC / DC converter 1, an input voltage V in at the series circuit comprising the switching transistor 2 and the inductor 3 is converted into a larger output voltage V out which can be tapped at the smoothing capacitance 4. The output voltage V out is fed back to the DC-DC converter 1 via a voltage divider 6, which comprises two resistors. An error amplifier 7 is provided, the first input of which is connected to the voltage divider 6 and the second input of which is connected to a reference voltage source V ref . A comparator 8 is provided, the first input of which is connected to the output of the error amplifier 7, the second input of which is connected to a ramp generator 9 which is compensated for by a signal proportional to the inductor current I inductor 3 and the output of which is connected to the gate electrode of the switching transistor 2 . The compensated ramp generator 9 is designed such that it generates an output voltage which has a sawtooth curve shape with a concave voltage rise. This voltage curve is generated by the superimposition of the signal proportional to the choke current of the choke inductor 3 with the ramp-shaped voltage of the ramp generator 9.

    Der Ausgang des Komparators 8 ist über ein Flip-Flop-Element 20 mit dem Gate des Schalttransistors 2 verbunden. Das Flip-Flop-Element 20 wird mittels einer Zeitsteuerschaltung mit einem Signal der Frequenz fclock angesteuert. Es handelt sich dabei um ein RS (Rücksetz/Setz) Flip-Flop mit einem Rücksetzeingang R, einem Setzeingang S und einem aktiven Ausgang Q, der mit dem Gate des Schalttransistors 2 verbunden ist. Die Frequenz fclock des Signals der Zeitsteuerschaltung ist auf die Frequenz des Signals des Rampengenerators 9 abgestimmt. Durch das Ausgangssignal des Komparators 8 wird die Frequenz zum Schalten des Schalttransistors 2 festgelegt.The output of the comparator 8 is connected to the gate of the switching transistor 2 via a flip-flop element 20. The flip-flop element 20 is controlled by means of a timing control circuit with a signal of the frequency f clock . It is an RS (reset / set) flip-flop with a reset input R, a set input S and an active output Q, which is connected to the gate of the switching transistor 2. The frequency f clock of the signal of the timing control circuit is tuned to the frequency of the signal of the ramp generator 9. The frequency for switching the switching transistor 2 is determined by the output signal of the comparator 8.

    Aufgrund der Rückkopplung des pulsweitenmodulierten Gleichspannungswandlers wird das Tastverhältnis des Schalttransistors durch die Ausgangsspannung verändert, wodurch die Ausgangsspannung Vout geregelt wird. Bei einer zu hohen Ausgangsspannung Vout wird die Ausgangsspannung Verror des Fehlerverstärkers erniedrigt. Dadurch wird die Schaltzeit TE des Schalttransistors und damit die Ausgangsspannung Vout des Gleichspannungswandlers erniedrigt.Due to the feedback of the pulse-width modulated DC-DC converter, the duty cycle of the switching transistor is changed by the output voltage, whereby the output voltage V out is regulated. If the output voltage V out is too high, the output voltage V error of the error amplifier is reduced. This reduces the switching time T E of the switching transistor and thus the output voltage V out of the DC converter.

    In Fig. 2 ist die prinzipielle Funktionsweise des kompensierten Rampengenerators 9 gezeigt. Es ist ein Kondensator 10 vorgesehen, dem die Summe aus dem Korrekturstrom Icorr und dem konstanten Referenzstrom Lref zugeführt wird. Parallel zu dem Kondensator 10 wird ein Schaltelement 11 geschaltet, dem ein Signal zugeführt wird, welches das Schaltelement 11 mit der Frequenz des der Gate-Elektrode des Schalttransistors 2 zugeführten Signals entladbar ist.2 shows the basic mode of operation of the compensated ramp generator 9. A capacitor 10 is provided, to which the sum of the correction current I corr and the constant reference current L ref is supplied. In parallel with the capacitor 10, a switching element 11 is connected, to which a signal is supplied, which the switching element 11 can be discharged with the frequency of the signal supplied to the gate electrode of the switching transistor 2.

    In Fig. 3a ist der Verlauf des Drosselstromes IDrossel, zu welchem der Korrekturstrom Icorr proportional ist, in Abhängigkeit der Zeit dargestellt. Dabei ist mit 1 der Stromverlauf für einen niedrigen Drosselstrom und mit 2 der Stromverlauf für einen hohen Drosselstrom gekennzeichnet. In Fig. 3b ist die Ausgangsspannung des Rampengenerators VRamp für die beiden Stromverläufe 1 und 2 aus Fig. 3a gezeigt. Der Spannungsverlauf ist parabelförmig, so daß der Nullpunkt der Ausgangsspannung des Rampengenerators VRamp erhalten bleibt. Es ist ferner die Ausgangsspannung VError des Fehlerverstärkers in Abhängigkeit der Zeit dargestellt. Mit dem Komparator 8 wird jeweils der Schnittpunkt von VError mit VRamp ermittelt. Durch diese Schnittpunkte wird die Taktfrequenz, mit der der Schalttransistor 2 angesteuert wird, ermittelt. Ein höherer Drosselstrom führt zu einer niedrigeren Einschaltzeit TE. Gegenüber einem nichtkompensierten Rampengenerator, dessen Ausgangsspannung VRamp linear verläuft, ist die Einschaltzeit TE des erfindungsgemäß kompensierten Rampengenerators für alle, also auch für niedrigere Drosselströme, kleiner als die Einschaltzeit TE des nichtkompensierten Rampengenerators. Man entnimmt der Fig. 3b ebenfalls, daß die Slew-Rate (Spannungsanstiegsgeschwindigkeit) der Ausgangsspannung des kompensierten Rampengenerators 9 bei großen Drosselströmen (2) größer wird. Der Drosselstrom nimmt sowohl bei einer Vergrößerung des Ausgangsstromes als auch bei einem konstanten Ausgangsstrom und einer Verringerung der Eingangsspannung zu. Folglich wird der Betrag der Schleifenverstärkung des rückgekoppelten Gleichspannungswandlers 1 erst bei großen Drosselströmen und niedrigeren Eingangsspannungen verringert. Dadurch kann der Frequenzgang des Gesamtsystems unabhängig von der Eingangsspannung und dem Laststrom über einen sehr großen Bereich konstant gehalten werden. Es wird somit ein geringerer Betrag der Schleifenverstärkung bei hohen Eingangsspannungen und damit ein Verlust an der Genauigkeit des Gleichspannungswandlers vermieden.3a shows the course of the choke current I choke , to which the correction current I corr is proportional, as a function of time. The current profile for a low choke current and 1 the current profile for a high choke current are identified by 1. 3b shows the output voltage of the ramp generator V Ramp for the two current profiles 1 and 2 from FIG. 3a. The voltage curve is parabolic, so that the zero point of the output voltage of the ramp generator V Ramp is maintained. The output voltage V Error of the error amplifier as a function of time is also shown. The intersection of V Error with V Ramp is determined with the comparator 8. The clock frequency with which the switching transistor 2 is driven is determined by these intersections. A higher choke current leads to a lower switch-on time T E. Compared to a non-compensated ramp generator, the output voltage V ramp of which is linear, the switch-on time T E of the ramp generator compensated according to the invention is shorter than the switch-on time T E of the non-compensated ramp generator for all, ie also for lower choke currents. It can also be seen from FIG. 3b that the slew rate (rate of voltage rise) of the output voltage of the compensated ramp generator 9 increases with large choke currents (2). The choke current increases both with an increase in the output current and with a constant output current and a decrease in the input voltage. As a result, the amount of loop gain of the feedback DC-DC converter 1 is only reduced when the inductor currents are high and the input voltages are lower. As a result, the frequency response of the overall system can be kept constant over a very large range, regardless of the input voltage and the load current. A smaller amount of loop gain at high input voltages and thus a loss in the accuracy of the DC-DC converter is thus avoided.

    In Fig. 4 ist ein Ausführungsbeispiel des kompensierten Rampengenerators 9 dargestellt. Der Korrekturstrom Icorr wird in einem ersten Knotenpunkt K1 von konstantem Potential erzeugt. Dazu ist ein erster Verstärker 12 vorgesehen, dessen Eingang eine dem Drosselstrom IDrossel proportionale Spannung VD zugeführt wird. Der Ausgang des ersten Verstärkers 12 wird über einen Widerstand 13 mit dem ersten Knotenpunkt K1 verbunden. Der erste Verstärker 12 ist ein rückgekoppelter Operationsverstärker und kann eine Verstärkung, die gleich 1 ist, aufweisen. Ferner sind eine erste Referenzstromquelle 14 und ein mit dieser in Reihe geschalteter erster Transistor 15 in Source-Schaltung vorgesehen, welche eine Ausgangsstufe des Verstärkers 12 bilden. Mit dem Knotenpunkt K1 ist der Ausgang eines zweiten Operationsverstärkers 17 verbunden. Der eine Eingang des zweiten Operationsverstärkers 17 ist mit einer zweiten Referenzspannungsquelle Vref1, und der andere Eingang des zweiten Operationsverstärkers 17 ist mit dem Knotenpunkt K1 verbunden. Die Ausgangssstufe des zweiten Operationsverstärkers 17 wird durch die Reihenschaltung aus dem zweiten Transistor 18 und einer zweiten Referenzstromquelle 16 gebildet. An dem Knotenpunkt K1 wird die Summe aus dem Korrekturstrom Icorr und dem konstanten Referenzstrom Iref gebildet.4 shows an embodiment of the compensated ramp generator 9. The correction current I corr is generated in a first node K1 of constant potential. For this purpose, a first amplifier 12 is provided, the input of which is supplied with a voltage V D proportional to the inductor current I inductor . The output of the first amplifier 12 is connected to the first node K1 via a resistor 13. The first amplifier 12 is a feedback operational amplifier and may have a gain that is equal to 1. Furthermore, a first reference current source 14 and a first transistor 15 connected in series therewith are provided in source circuit, which form an output stage of the amplifier 12. The output of a second operational amplifier 17 is connected to the node K1. One input of the second operational amplifier 17 is connected to a second reference voltage source V ref1 , and the other input of the second operational amplifier 17 is connected to the node K1. The output stage of the second operational amplifier 17 is formed by the series connection of the second transistor 18 and a second reference current source 16. At the node K1, the sum of the correction current I corr and the constant reference current I ref is formed.

    Ein dritter Transistor 19 bildet mit dem ersten Operationsverstärker 12 und dessen Ausgangsstufe, die aus der ersten Referenzstromquelle 14 und dem ersten Transistor 15 besteht, einen Stromspiegel. Die Gate-Elektrode des dritten Transistors 19 ist mit der Gate-Elektrode des ersten Transistors 15 verbunden, die Drain-Elektrode des dritten Transistors 19 mit dem Kondensator 10. Der erste Transistor 15 und der zweite Transistor 18 haben hinsichtlich ihrer elektrischen Eigenschaften ein festes Verhältnis zueinander. Ebenso werden mit der ersten und mit der zweiten Referenzstromquelle 14, 16 Ströme erzeugt, die ein festes Verhältnis zueinander haben. Der erste Transistor 15 und der zweite Transistor 18 können auch gleiche elektrische Eigenschaften haben und die erste und die zweite Referenzstromquelle 14, 16 können gleiche Ströme erzeugen. In diesem Fall wird eine besonders gute Anpassung des Gesamtsystems erreicht. Es werden Fehler aufgrund von unterschiedlichen Anpassungen vermieden. Die gesamte Anordnung kann monolithisch integriert sein. Das dem Drosselstrom IDrossel proportionale Signal kann aus dem Spannungsabfall an dem Schalttransistor 2 bestimmt werden.A third transistor 19 forms a current mirror with the first operational amplifier 12 and its output stage, which consists of the first reference current source 14 and the first transistor 15. The gate electrode of the third transistor 19 is connected to the gate electrode of the first transistor 15, the drain electrode of the third transistor 19 to the capacitor 10. The first transistor 15 and the second transistor 18 have a fixed ratio with regard to their electrical properties to each other. Likewise, the first and the second reference current sources 14, 16 generate currents which have a fixed relationship to one another. The first transistor 15 and the second transistor 18 can also have the same electrical properties and the first and the second reference current sources 14, 16 can generate the same currents. In this case, a particularly good adaptation of the overall system is achieved. Errors due to different adjustments are avoided. The entire arrangement can be integrated monolithically. The signal proportional to the choke current I choke can be determined from the voltage drop across the switching transistor 2.

    In der Fig. 5 ist ein Ausführungsbeispiel des kompensierten Rampengenerators gezeigt, bei dem die mit gleichen Bezugszeichen bezeichnenden Elemente denen aus der Fig. 4 entsprechen. Im Unterschied zu dem Ausführungsbeispiel der Fig. 4 ist die Gate-Elektrode des dritten Transistors 19 mit der Gate-Elektrode des zweiten Transistors 18 verbunden. Die Drain-Elektrode des dritten Transistors 19 ist über einen zweiten Stromspiegel 21 mit dem Kondensator 10 verbunden. In diesem Ausführungsbeispiel werden n-Kanal-MOS-Transistoren verwendet, wohingegen in dem in der Fig. 4 dargestellten Ausführungsbeispiel p-Kanal-MOS-Transistoren verwendet werden. Der zweite Stromspiegel 21 bewirkt eine Umkehrung der Potentialverhältnisse. Entsprechend sind in dem Ausführungsbeispiel der Fig. 5 im Vergleich zu dem der Fig. 4 die Anschlüsse der Schaltungselemente an die Referenzspannung Vref und an die Eingangsspannung VD vertauscht, so daß die Schaltung in den beiden Ausführungsbeispielen unter Berücksichtigung des zweiten Stromspiegels 21 in der Fig. 5 den gleichen Regelsinn erhalten.FIG. 5 shows an exemplary embodiment of the compensated ramp generator, in which the elements that have the same reference numerals correspond to those from FIG. 4. In contrast to the exemplary embodiment in FIG. 4, the gate electrode of the third transistor 19 is connected to the gate electrode of the second transistor 18. The drain electrode of the third transistor 19 is connected to the capacitor 10 via a second current mirror 21. In this embodiment, n-channel MOS transistors are used, whereas in the embodiment shown in FIG. 4, p-channel MOS transistors are used. The second current mirror 21 reverses the potential relationships. Accordingly, in the exemplary embodiment of FIG. 5, the connections of the circuit elements to the reference voltage V ref and to the input voltage V D are interchanged in comparison with that of FIG. 4, so that the circuit in the two exemplary embodiments takes into account the second current mirror 21 in the Fig. 5 get the same sense of control.

    Claims (15)

    Pulsweitenmodulierter Gleichspannungswandler mit einer Reihenschaltung aus einem Schalttransistor (2) und einer Drosselinduktivität (3), wobei parallel zu dem Schalttransistor (3) eine Glättungskapazität (4) und ein Schaltelement (5) in Reihe geschaltet sind, so daß eine an der Reihenschaltung aus dem Schalttransistor (2) und der Drosselinduktivität (3) liegende Eingangsspannung (Vin) in eine größere, an der Glättungskapazität (4) abgreifbare Ausgangsspannung (Vout) umgewandelt wird, mit einem Fehlerverstärker (7), dessen erster Eingang mit einem Spannungsteiler (6), dem die Ausgangsspannung zuführbar ist, und dessen zweiter Eingang mit einer Referenzspannungsquelle (Vref) verbunden ist, mit einem Komparator (8), dessen erster Eingang mit dem Ausgang des Fehlerverstärkers (7), dessen zweiter Eingang mit einem mittels eines zu dem Drosselstrom (IDrossel) der Drosselinduktivität proportionalen Signal kompensierten Rampengenerator (9) und dessen Ausgang mit der Gate-Elektrode des Schalttransistors (2) verbunden ist, dadurch gekennzeichnet, daß der kompensierte Rampengenerator (9) so ausgebildet ist, daß das dem Drosselstrom (IDrossel) der Drosselinduktivität (3) proportionale Signal der rampenförmigen Spannung derart überlagerbar ist, daß eine Ausgangsspannung erzeugbar ist, die einen sägezahnförmigen Kurvenverlauf mit einem konkaven Spannungsanstieg aufweist.Pulse-width-modulated DC-DC converter with a series circuit consisting of a switching transistor (2) and a choke inductor (3), a smoothing capacitor (4) and a switching element (5) being connected in parallel with the switching transistor (3), so that one is connected to the series circuit from the Switching transistor (2) and the choke inductor (3) input voltage (V in ) is converted into a larger output voltage (V out ) that can be tapped at the smoothing capacitance (4), with an error amplifier (7), the first input of which is connected to a voltage divider (6 ), to which the output voltage can be supplied, and the second input of which is connected to a reference voltage source (V ref ), with a comparator (8), the first input of which is connected to the output of the error amplifier (7), the second input of which is connected to one by means of a Choke current (I choke ) of the choke inductance proportional signal compensated ramp generator (9) and its output with the gate-E Electrode of the switching transistor (2) is connected, characterized in that the compensated ramp generator (9) is designed such that the signal of the ramp-shaped voltage proportional to the choke current (I choke ) of the choke inductance (3) can be superimposed such that an output voltage can be generated , which has a sawtooth curve with a concave rise in voltage. Gleichspannungswandler nach Anspruch 1, dadurch gekennzeichnet daß der Rampengenerator (9) so ausgebildet ist, daß die Summe aus einem Korrekturstrom (Icorr), welcher proportional zu dem Drosselstrom (IDrossel) ist, und einem konstanten Referenzstrom (Iref) in dem Rampengenerator (9) integrierbar ist, so daß die Ausgangsspannung (VRamp) des Rampengenerators (9) einen quadratischen Spannungsanstieg aufweist.DC-DC converter according to Claim 1, characterized in that the ramp generator (9) is designed such that the sum of a correction current (I corr ), which is proportional to the inductor current (I inductor ), and a constant reference current (I ref ) in the ramp generator (9) can be integrated, so that the output voltage (V ramp ) of the ramp generator (9) exhibits a quadratic voltage rise. Gleichspannungswandler nach Anspruch 2, dadurch gekennzeichnet, daß die Integration der Summe aus dem Korrekturstrom (Icorr) und dem konstanten Referenzstrom (Iref) dadurch erfolgt, daß der Korrekturstrom (Icorr) und der konstante Referenzstrom (Iref) einem Kondensator (10) zuführbar sind, welcher über ein parallelgeschaltetes Schaltelement (11) mit der Frequenz des der Gateelektrode des Schalttransistors (2) zugeführten Signals entladbar ist.DC voltage converter according to Claim 2, characterized in that the integration of the sum of the correction current (I corr ) and the constant reference current (I ref ) takes place in that the correction current (I corr ) and the constant reference current (I ref ) are provided to a capacitor (10 ) can be supplied, which can be discharged via a switching element (11) connected in parallel at the frequency of the signal supplied to the gate electrode of the switching transistor (2). Gleichspannungswandler nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, daß zur Erzeugung des Korrekturstromes (Icorr) ein erster Verstärker (12) vorgesehen ist, dessen Eingang eine dem Drosselstrom (IDrossel) proportionale Spannung (VD) zuführbar ist, und dessen Ausgang über einen Widerstand (13) mit einem ersten Knotenpunkt (K1) von konstantem Potential verbunden ist, welchem der Korrekturstrom (Icorr) zuführbar ist.DC-DC converter according to one of the preceding claims, characterized in that a first amplifier (12) is provided for generating the correction current (I corr ), the input of which can be supplied with a voltage (V D ) proportional to the inductor current (I inductor ) and the output of which a resistor (13) is connected to a first node (K1) of constant potential, to which the correction current (I corr ) can be supplied. Gleichspannungswandler nach Anspruch 4, dadurch gekennzeichnet, daß als Verstärker (12) ein Buffer, dessen Verstärkung gleich eins ist, verwendet wird.DC voltage converter according to claim 4, characterized in that as Amplifier (12) a buffer, the gain of which is equal to one, is used. Gleichspannungswandler nach Anspruch 4 oder 5, dadurch gekennzeichnet, daß als Verstärker (12) ein rückgekoppelter Operationsverstärker vorgesehen ist.DC voltage converter according to claim 4 or 5, characterized in that as Amplifier (12) a feedback operational amplifier is provided. Gleichspannungswandler nach Anspruch 6, dadurch gekennzeichnet, daß eine Ausgangsstufe des Operationsverstärkers eine erste Referenzstromquelle (14), die mit einem ersten Transitor (15) in Source-Schaltung in Reihe geschaltet ist, umfaßt.DC voltage converter according to claim 6, characterized in that a Output stage of the operational amplifier a first reference current source (14), the is connected in series with a first transistor (15) in the source circuit. Gleichspannungswandler nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, daß das konstante Knotenpotential in dem Knotenpunkt K1 durch einen zweiten Operationsverstärker (17) und eine Referenzspannungsquelle Vref1 erzeugt wird.DC voltage converter according to one of the preceding claims, characterized in that the constant node potential in the node K1 is generated by a second operational amplifier (17) and a reference voltage source V ref1 . Gleichspannungswandler nach Anspruch 8, dadurch gekennzeichnet, daß der zweite Operationsverstärker (17) eine Ausgangsstufe mit einer Reihenschaltung aus einer Stromquelle (16) und einem zweiten Transistor 18 in Source-Schaltung umfaßt.DC-DC converter according to claim 8, characterized in that the second operational amplifier (17) an output stage with a series circuit a current source (16) and a second transistor 18 in source circuit. Gleichspannungswandler nach einem der Ansprüche 4 bis 9, dadurch gekennzeichnet, daß ein dritter Transistor (19) vorgesehen ist, dessen Gate-Elektrode mit der Gate-Elektrode des ersten Transistors (15) verbunden ist, wobei der erste Transistor (15) und der dritte Transistor (19) zusammen mit dem ersten Verstärker (12) einen Stromspiegel bilden, dessen Ausgang an den Kondensator (10) angeschlossen ist.DC-DC converter according to one of claims 4 to 9, characterized characterized in that a third transistor (19) is provided, the gate electrode is connected to the gate electrode of the first transistor (15), wherein the first transistor (15) and the third transistor (19) together with the first Amplifiers (12) form a current mirror, the output of which is to the capacitor (10) connected. Gleichspannungswandler nach einem der Ansprüche 4 bis 9, dadurch gekennzeichnet, daß die Gate-Elektrode des dritten Transistors (19) mit der Gate-Elektrode des zweiten Transistors (18) verbunden ist, der zweite Transistor (18) und der dritte Transistor (19) zusammen mit dem zweiten Operationsverstärker (17) einen Stromspiegel bilden, dessen Ausgang über einen zweiten Stromspiegel (21) an den Kondensator (10) angeschlossen ist.DC-DC converter according to one of claims 4 to 9, characterized characterized in that the gate electrode of the third transistor (19) with the gate electrode of the second transistor (18) is connected, the second transistor (18) and the third transistor (19) together with the second operational amplifier (17) form a current mirror, the output of which via a second current mirror (21) the capacitor (10) is connected. Gleichspannungswandler nach Anspruch 10 oder 11, dadurch gekennzeichnet, daß der erste Transistor (15) und der zweite Transistor (18) ein festes Verhältnis hinsichtlich ihrer elektrischen Eigenschaften zueinander haben.DC-DC converter according to claim 10 or 11, characterized in that the first transistor (15) and the second transistor (18) have a fixed ratio in terms of their electrical properties. Gleichspannungswandler nach einem der Ansprüche 10 bis 12, dadurch gekennzeichnet daß mit der ersten und der zweiten Referenzstromquelle (16, 14) Ströme, die ein festes Verhältnis zueinander haben, erzeugbar sind.DC-DC converter according to one of claims 10 to 12, characterized characterized in that with the first and the second reference current source (16, 14) Currents that have a fixed relationship to one another can be generated. Gleichspannungswandler nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet daß das dem Drosselstrom (IDrossel) proportionale Signal VD aus dem Spannungsabfall an dem Schalttransistor (2) bestimmt wird.DC-DC converter according to one of the preceding claims, characterized in that the signal V D proportional to the inductor current (I inductor ) is determined from the voltage drop across the switching transistor (2). Gleichspannungswandler nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet daß die Anordnung monolithisch integriert ist.DC-DC converter according to one of the preceding claims, characterized characterized in that the arrangement is integrated monolithically.
    EP99115994A 1998-08-17 1999-08-14 Pulse-width modulated d.c.-d.c. converter Withdrawn EP0982841A3 (en)

    Applications Claiming Priority (2)

    Application Number Priority Date Filing Date Title
    DE19837153A DE19837153A1 (en) 1998-08-17 1998-08-17 Pulse width modulated DC-DC converter
    DE19837153 1998-08-17

    Publications (2)

    Publication Number Publication Date
    EP0982841A2 true EP0982841A2 (en) 2000-03-01
    EP0982841A3 EP0982841A3 (en) 2000-08-09

    Family

    ID=7877717

    Family Applications (1)

    Application Number Title Priority Date Filing Date
    EP99115994A Withdrawn EP0982841A3 (en) 1998-08-17 1999-08-14 Pulse-width modulated d.c.-d.c. converter

    Country Status (3)

    Country Link
    US (1) US6522115B1 (en)
    EP (1) EP0982841A3 (en)
    DE (1) DE19837153A1 (en)

    Families Citing this family (30)

    * Cited by examiner, † Cited by third party
    Publication number Priority date Publication date Assignee Title
    DE10056293A1 (en) * 2000-11-14 2002-06-06 Infineon Technologies Ag Circuit arrangement for generating a controllable output voltage
    DE60229260D1 (en) * 2001-07-05 2008-11-20 Power One Inc INDUCTIVE FLOW MEASUREMENT IN INSULATED SWITCHING CONTROLLERS AND ASSOCIATED METHODS
    AU2002364721A1 (en) * 2001-12-10 2003-06-23 Intersil Americas Inc. Efficient buck topology dc-dc power stage utilizing monolithic n-channel upper fet and pilot current
    JP3963257B2 (en) * 2002-02-14 2007-08-22 富士通株式会社 DC-DC converter, electronic equipment, duty ratio setting circuit
    JP3563066B2 (en) * 2002-04-02 2004-09-08 ローム株式会社 Power supply device and portable device having the same
    TW595077B (en) * 2002-04-03 2004-06-21 Int Rectifier Corp Synchronous buck converter improvements
    DE10250359A1 (en) * 2002-10-29 2004-05-19 Infineon Technologies Ag DC circuit controller uses hysteresis voltage mode regulator with stable circuit frequency
    FR2848359A1 (en) * 2002-12-04 2004-06-11 St Microelectronics Sa WIDTH MODULATED PULSE GENERATOR
    US6997753B2 (en) * 2003-10-22 2006-02-14 Gore Enterprise Holdings, Inc. Apparatus, system and method for improved calibration and measurement of differential devices
    JP4461842B2 (en) * 2004-03-09 2010-05-12 株式会社デンソー Switching regulator and switching regulator control method
    US20050215700A1 (en) * 2004-03-25 2005-09-29 Faust Hans U Bicomponent adhesive with improved heat resistance and extended pot life
    US6912144B1 (en) * 2004-08-19 2005-06-28 International Rectifier Corporation Method and apparatus for adjusting current amongst phases of a multi-phase converter
    KR101219033B1 (en) * 2004-08-20 2013-01-07 삼성디스플레이 주식회사 Power supplying apparatus and display device
    US7638995B2 (en) * 2005-01-18 2009-12-29 Freescale Semiconductor, Inc. Clocked ramp apparatus for voltage regulator softstart and method for softstarting voltage regulators
    US7388413B1 (en) 2005-07-14 2008-06-17 Microsemi Corporation Ramp generator with fast reset
    JP2007129841A (en) * 2005-11-04 2007-05-24 Toshiba Corp Power supply circuit and semiconductor integrated device
    US7489121B2 (en) * 2005-11-16 2009-02-10 Intersil Americas Inc. Compensation offset adjustment scheme for fast reference voltage transitioning
    US7298125B1 (en) * 2006-04-26 2007-11-20 Micrel, Incorporated Right half-plane zero compensation and cancellation for switching regulators
    US7391242B1 (en) 2007-04-07 2008-06-24 Ball Newton E Sawtooth waveform generator
    US7986154B2 (en) * 2008-05-02 2011-07-26 Sony Ericsson Mobile Communications Ab Capacitive sensing slide detection
    CN103236791B (en) * 2008-08-21 2016-01-20 立锜科技股份有限公司 Improve PWM power supply changeover device and the control method thereof of dynamic response
    TWI395082B (en) * 2009-11-11 2013-05-01 Richtek Technology Corp Frequency control circuit and method for a non-constant frequency voltage regulator
    TWI396954B (en) * 2009-11-11 2013-05-21 Richtek Technology Corp Frequency control circuit and method for a non-constant frequency voltage regulator
    US8138740B2 (en) * 2010-01-29 2012-03-20 Iml International Non-linear compensation ramp for current mode pulse width modulation
    TWI491149B (en) * 2013-05-13 2015-07-01 Upi Semiconductor Corp Dc-dc controller and multi-ramp signal operating method thereof
    CN104466913B (en) * 2014-12-02 2017-07-18 成都芯源系统有限公司 Switching conversion circuit and method thereof
    CN111900861A (en) * 2020-08-13 2020-11-06 杰华特微电子(杭州)有限公司 Control circuit and control method of switching power supply and switching power supply
    US11567520B2 (en) * 2021-04-07 2023-01-31 Texas Instruments Incorporated Exponential-based slope compensation
    CN114995567B (en) * 2022-06-20 2023-07-07 西安微电子技术研究所 Slope compensation circuit of current control type
    CN117175938B (en) * 2023-11-02 2024-01-30 拓尔微电子股份有限公司 DC-DC converter

    Citations (5)

    * Cited by examiner, † Cited by third party
    Publication number Priority date Publication date Assignee Title
    US4546421A (en) * 1984-03-28 1985-10-08 United Technologies Corporation Flyback feedforward pulse width modulation regulator
    US4825347A (en) * 1987-09-03 1989-04-25 Unisys Corporation Pulse width modulation control circuit
    EP0436980A1 (en) * 1990-01-09 1991-07-17 Koninklijke Philips Electronics N.V. Power supply with improved power factor correction
    US5361048A (en) * 1993-08-30 1994-11-01 Motorola, Inc. Pulse width modulator having a duty cycle proportional to the amplitude of an input signal from a differential transducer amplifier
    US5680036A (en) * 1996-03-19 1997-10-21 Compaq Computer Corporation Logarithmic power compensation for a switching power supply

    Family Cites Families (6)

    * Cited by examiner, † Cited by third party
    Publication number Priority date Publication date Assignee Title
    JPH03234442A (en) 1990-02-06 1991-10-18 Fuji Heavy Ind Ltd Riveting method and device therefor
    EP0498553B1 (en) * 1991-02-05 1997-05-28 Lambda Electronics, Inc. Adaptive control method for power converters
    DE9117264U1 (en) * 1991-04-19 1998-10-01 Deutsche Thomson-Brandt Gmbh, 78048 Villingen-Schwenningen Switching power supply
    EP0626669A3 (en) * 1993-05-26 1998-02-18 International Business Machines Corporation Deflection apparatus for raster scanned CRT displays
    EP0871328B1 (en) * 1997-04-09 2003-08-13 STMicroelectronics S.r.l. Control of the output power of a dc-dc converter upon varying the switching frequency
    US5982156A (en) * 1997-04-15 1999-11-09 The United States Of America As Represented By The Secretary Of The Air Force Feed-forward control of aircraft bus dc boost converter

    Patent Citations (5)

    * Cited by examiner, † Cited by third party
    Publication number Priority date Publication date Assignee Title
    US4546421A (en) * 1984-03-28 1985-10-08 United Technologies Corporation Flyback feedforward pulse width modulation regulator
    US4825347A (en) * 1987-09-03 1989-04-25 Unisys Corporation Pulse width modulation control circuit
    EP0436980A1 (en) * 1990-01-09 1991-07-17 Koninklijke Philips Electronics N.V. Power supply with improved power factor correction
    US5361048A (en) * 1993-08-30 1994-11-01 Motorola, Inc. Pulse width modulator having a duty cycle proportional to the amplitude of an input signal from a differential transducer amplifier
    US5680036A (en) * 1996-03-19 1997-10-21 Compaq Computer Corporation Logarithmic power compensation for a switching power supply

    Non-Patent Citations (1)

    * Cited by examiner, † Cited by third party
    Title
    ALAN B GREBENE: "Part II: Switching regulators", BIPOLAR AND MOS ANALOG INTEGRATED CIRCUIT DESIGN, WILEY, US, 1984, pages 514-539, XP009127763, ISBN: 978-0-471-08529-4 *

    Also Published As

    Publication number Publication date
    US6522115B1 (en) 2003-02-18
    DE19837153A1 (en) 2000-03-02
    EP0982841A3 (en) 2000-08-09

    Similar Documents

    Publication Publication Date Title
    EP0982841A2 (en) Pulse-width modulated d.c.-d.c. converter
    DE102017127263B4 (en) SWITCHING CONVERTER USING PULSE WIDTH MODULATION AND CURRENTMODE CONTROL
    DE19814681B4 (en) Current Mode Switching Regulators
    DE60309155T2 (en) The current sensing circuit
    DE102005015992B4 (en) DC-DC converter
    DE102006013524B4 (en) Switching converter with several converter stages
    DE3872275T2 (en) CMOS REFERENCE VOLTAGE GENERATOR DEVICE.
    DE102015204021B4 (en) Dynamic current limiting circuit
    DE102015103134B4 (en) Linear high-speed tracking current measuring system with positive and negative current
    DE10233220B3 (en) Comparator with hysteresis
    DE112005000026T5 (en) DC-DC converter and converter device
    DE102009001531A1 (en) Rectifier circuit
    DE102010005276B4 (en) Electronic device for controlling a frequency modulation index and frequency modulation method
    DE3725339A1 (en) AUTOMATIC ADJUSTMENT FOR ADJUSTING THE TIME CONSTANT OF A FILTER CIRCUIT
    EP1316138B1 (en) Current mode switching controller
    EP0886200B1 (en) Circuit arrangement for generating a load-independent DC voltage
    DE102009029322A1 (en) Arrangement and method for power conversion
    DE102017220237B4 (en) Removing a compensation ramp offset
    DE60101694T2 (en) Feedback loop for power converters
    DE10328782A1 (en) Control circuit for a MOSFET for synchronous rectification
    DE10064207A1 (en) Circuit arrangement for low-noise, fully differential amplification
    EP0862271A2 (en) Comparator circuit
    WO2002095916A2 (en) Dc-to-dc converter comprising a switching controller
    DE4007953C2 (en) DC-DC converter with switched capacitors
    DE69508063T2 (en) Constant voltage drop voltage regulator

    Legal Events

    Date Code Title Description
    PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

    Free format text: ORIGINAL CODE: 0009012

    AK Designated contracting states

    Kind code of ref document: A2

    Designated state(s): DE FR GB IT NL

    AX Request for extension of the european patent

    Free format text: AL;LT;LV;MK;RO;SI

    PUAL Search report despatched

    Free format text: ORIGINAL CODE: 0009013

    RAP1 Party data changed (applicant data changed or rights of an application transferred)

    Owner name: MICRONAS GMBH

    AK Designated contracting states

    Kind code of ref document: A3

    Designated state(s): AT BE CH CY DE DK ES FI FR GB GR IE IT LI LU MC NL PT SE

    AX Request for extension of the european patent

    Free format text: AL;LT;LV;MK;RO;SI

    17P Request for examination filed

    Effective date: 20010209

    AKX Designation fees paid

    Free format text: DE FR GB IT NL

    RAP1 Party data changed (applicant data changed or rights of an application transferred)

    Owner name: TRIDENT MICROSYSTEMS (FAR EAST) LTD.

    17Q First examination report despatched

    Effective date: 20100210

    STAA Information on the status of an ep patent application or granted ep patent

    Free format text: STATUS: THE APPLICATION IS DEEMED TO BE WITHDRAWN

    18D Application deemed to be withdrawn

    Effective date: 20130403