EP0177076A1 - Circuit for converting an analog television signal into digitized colour signals - Google Patents

Circuit for converting an analog television signal into digitized colour signals Download PDF

Info

Publication number
EP0177076A1
EP0177076A1 EP85201374A EP85201374A EP0177076A1 EP 0177076 A1 EP0177076 A1 EP 0177076A1 EP 85201374 A EP85201374 A EP 85201374A EP 85201374 A EP85201374 A EP 85201374A EP 0177076 A1 EP0177076 A1 EP 0177076A1
Authority
EP
European Patent Office
Prior art keywords
signal
phase
frequency
values
circuit arrangement
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
EP85201374A
Other languages
German (de)
French (fr)
Other versions
EP0177076B1 (en
Inventor
Wilhelm Möring
Jürgen Ruprecht
Antonius H. H. J. Nillesen
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Philips Intellectual Property and Standards GmbH
Koninklijke Philips NV
Original Assignee
Philips Patentverwaltung GmbH
Philips Gloeilampenfabrieken NV
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Patentverwaltung GmbH, Philips Gloeilampenfabrieken NV, Koninklijke Philips Electronics NV filed Critical Philips Patentverwaltung GmbH
Publication of EP0177076A1 publication Critical patent/EP0177076A1/en
Application granted granted Critical
Publication of EP0177076B1 publication Critical patent/EP0177076B1/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/87Regeneration of colour television signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/87Regeneration of colour television signals
    • H04N9/89Time-base error compensation

Definitions

  • the invention relates to a circuit arrangement for deriving digital color signals from an analog television signal with an analog-digital converter which forms a digital television signal from the analog television signal, which digital sequence signal comprises a sequence of amplitude-discrete samples of the analog television signal with a repetition frequency determined by a clock signal, which corresponds to a multiple of the line frequency of the television signal, a demodulator which forms the digital color signals by multiplying the digital television signal by at least one digital demodulation signal, a first phase detector which derives a color phase signal from certain digital color signals which is a measure of the phase positions of the digital color signals relative to the demodulation signals, a first phase arithmetic unit which emits a first control signal which consists of a sequence of values with a sequence frequency determined by the clock signal and in which the difference is two in each case he successive values are set by the color phase signal, and a signal generator which forms the demodulation signal or signals from the control signal, and a reference circuit which comprises a reference signal source, a phase detector
  • Such a circuit arrangement is known from European patent application 111 981.
  • the circuit arrangement described there comprises a phase arithmetic unit, to which a clock signal, the frequency of which corresponds to an integral multiple of the line frequency of the television signal, is supplied and which outputs a control signal.
  • This control signal consists of a sequence of amplitude-discrete values that have a repetition frequency that corresponds to the frequency of the clock signal.
  • the values of the control signal address in a read-only memory (signal generator) samples of a sinusoidal and a cosine-shaped signal that are sent to an output with a repetition frequency according to the frequency of the clock signal are given.
  • the frequency of the sine or cosine signal is equal to the frequency of the color burst signal from the television signal.
  • the analog television signal is sampled in an analog-to-digital converter at the frequency of the clock signal and thus converted into a clock-frequency sequence of amplitude-discrete digital samples.
  • This digital television signal is multiplied in two multipliers by the sinusoidal or cosine-shaped signal from the read-only memory.
  • the digital color difference signals thus formed are fed to a phase detector, which generates a color phase signal. This is fed to the phase arithmetic unit for correcting the difference between two successive values of the control signal supplied to the signal generator.
  • the determination of the clock frequency to an integer multiple of the line frequency of the television signal has the advantage over a determination of the clock frequency to an integer multiple of the frequency of the color synchronizing signal that the temporal succession of the samples of the television signal is broken down into lines, fields and frames are immediately adjusted. This considerably simplifies the use of digital image storage arrangements and improves the image quality achieved in the process. The processing of television signals of different standards is also simplified.
  • a phase arithmetic unit of the known type comprises a modulo adder with two inputs and an output, which is connected to an input of a register, the output of which is looped back to one of the inputs of the modulo adder.
  • a digital signal the value of which is also referred to as an increment, is fed to the modulo adder via the second input.
  • a clock signal is also fed to the modulo adder. In each period of this clock signal, the values of the signals present at the inputs of the modulo adder are added to one another and the sum signal thus formed is fed to the register via the output of the modulo adder and stored there.
  • the value stored in the register in one period of the clock signal is fed to the first input of the modulo adder and combined with the increment to form a new sum signal in the next period of the clock signal.
  • Such a phase arithmetic unit essentially represents an accumulation device that accumulates the increment with the frequency of the clock signal.
  • the increment forms the difference between two successive values of the sum signal and thus of the signal output at the output of the register.
  • the sum signal is thus gradually increased from the initial value at the frequency of the clock signal until a certain value is exceeded and the accumulation starts again with the residual value.
  • the sequence of the values of the phase locked loop at the output of the The signal emitted in the register thus forms a time-discrete periodic signal with a frequency that depends on the frequency of the clock signal and the increment.
  • a reference circuit has therefore been added which generates a reference phase signal which is fed to the first phase arithmetic unit in order to compensate for fluctuations in the frequency of the clock signal which are caused by fluctuations in the line frequency.
  • the reference circuit also generates the line-frequency clock signal with the aid of the second phase arithmetic unit.
  • the reference phase signal serves as an increment of the second phase arithmetic unit, which accumulates the increment with a frequency of a reference clock signal generated by the reference signal source.
  • a square wave signal from a sawtooth signal forming converter which comprises at least one D / A converter, the clock signal is formed, which is also supplied to the second phase detector via a frequency divider.
  • the second phase detector to which line sync pulses are also fed, generates the reference phase signal. Since the frequency of the reference signal source is much greater than the frequency of the clock signal, fast and therefore complex digital modules and also a fast D / A converter are required for the stages operating with the frequency of the reference clock signal.
  • the invention has for its object to provide a circuit arrangement of the type mentioned, which ensures trouble-free demodulation of the chrominance signal in the television signal with less effort and fluctuating frequency of the clock signal.
  • the reference phase signal which is fed as an increment to the first phase arithmetic unit together with the color phase signal, is also supplied to the second phase arithmetic unit as an increment, resulting overall in an arrangement of two phase-locked loops coupled to one another.
  • the phase locked loop consisting of a second phase arithmetic unit, reference signal source and second phase detector controls phase shifts caused by fluctuations in the frequency of the clock signal first control signal by changing the reference phase signal very quickly, whereby the influences of the fluctuating clock signal on the first phase arithmetic unit are compensated for very quickly without the phase-locked loop, to which the first phase arithmetic unit belongs, having to have a correspondingly high control speed.
  • the specified arrangement of two digital phase locked loops coupled to one another is thus stabilized against fluctuations in the frequency of the clock signal.
  • This stabilization is determined by the stability of the frequency of the reference signal, for which purpose the reference signal source preferably comprises an oscillating crystal, from the oscillations of which the reference signal is derived.
  • the entire circuit arrangement is thus supplied by a clock signal generator and the reference circuit consists of digital components that are easy to implement.
  • the frequency of the clock signal can be a rational number (fractional) multiple of the line frequency of the television signal; it is preferably an integer multiple.
  • the reference phase signal is additively superimposed on the color phase signal before being fed to the first phase arithmetic unit.
  • This superposition is carried out in particular in an adder connected upstream of the first phase arithmetic unit, so that only a signal for setting the difference between two successive values of the first control signal is fed to the first phase arithmetic unit.
  • the clock signal is derived in a clock signal phase locked loop from a clock oscillator, the oscillation frequency of which is determined by a frequency control signal obtained from the comparison of a line synchronization signal contained in the analog television signal with the frequency-divided clock signal
  • the frequency control signal is at least the reference phase signal supplied to the first phase arithmetic functionally superimposed.
  • the frequency control signal already contains information about the fluctuations in the line sync signal and thus about the upcoming fluctuations in the frequency of the clock signal, even before these are detected by the second phase detector and corrected by the second phase arithmetic unit.
  • This information about the fluctuations in the frequency of the clock signal is then fed to the first and the second phase arithmetic unit as an increment in the sense of a rough regulation of the fluctuations in the frequency of the clock signal that occur, by means of additive superposition with the reference phase signal. Following this rough regulation, the specified, precise regulation is then carried out by the coupled phase-locked loops.
  • the reference phase signal is fed to the first and the second phase arithmetic unit via a reference phase signal controller.
  • a reference phase signal controller By inserting such a reference phase signal controller into the phase locked loop, its control behavior, for example the control speed, can be influenced in the desired manner.
  • a reference phase signal controller with a high control speed is preferably selected.
  • the reference phase signal controller comprises a proportional-integral control stage, also referred to for short as a PI controller.
  • a PI controller With such a PI controller, fast control is possible on the one hand and precise control on the other hand.
  • the reference phase controller comprises a chain connection of at least two integrators, to which at least one proportional branch is connected in parallel.
  • the arrangement of a second phase arithmetic unit, a second phase detector and a reference phase signal controller then forms a phase locked loop of at least a third degree.
  • the control error of the phase locked loop is reduced for certain courses of changes in the frequency of the clock signal, in particular for changes that are linear over time.
  • the reference phase signal controller is designed with only one PI controller and a continuous, ramp-like change in the frequency of the clock signal, a constant control error can occur, which then supplies an incorrect increment to the first phase arithmetic unit during this ramp-like change.
  • Such control errors are avoided with a third-degree phase locked loop.
  • the reference phase signal is fed to an input of a distortion stage and its output signal is fed to the reference phase signal controller and the distortion stage transforms the reference phase signal in such a way that large values of the reference phase signal are increased disproportionately compared to small values according to a non-linear assignment between values at the input and at the output .
  • the phase-locked loop then has small deviations between the Frequency and / or phase of the reference signal and the second control signal have a small control gain, ie that small deviations only lead to a small value for the reference phase signal.
  • the phase locked loop then also has a low control speed and a small bandwidth, ie good noise suppression with precise, slow control of small control errors.
  • phase locked loop Due to the disproportionate increase in the reference phase signal at the output of the distortion stage compared to the signal at its input with larger deviations in the frequencies and / or phases of the reference signal and the second control signal, however, it is achieved that the phase locked loop has a high control gain and thus a high control speed when large disturbances occur receives. It can quickly correct large phase and / or frequency deviations. The associated larger bandwidth and thus worse noise suppression of the phase-locked loop does not have a disadvantageous effect, since the loop has not settled anyway when it occurs.
  • the distortion stage comprises a memory arrangement which forms a value at the output of the distortion stage for each value of the reference phase signal and which supplies this to the reference phase signal controller.
  • a memory arrangement can be designed as a read-only memory, the individual memory locations of which are addressed by the values of the signal at the input of the distortion stage and which then supplies the values stored in the addressed memory locations to the output of the distortion stage. In this way, any assignment between the values at the input and the values at the output of the distortion stage can be achieved.
  • several memory arrangements with different assignments can optionally be used and can optionally be switched into the phase-locked loop, for example, by switching devices.
  • the distortion stage comprises a quantizing stage, the values of the reference phase signal. compares with one or more threshold values, as well as a selection circuit controlled by the quantizing stage, which converts values of the reference phase signal supplied to its input into individual ranges of values limited by the threshold value or thresholds according to a linear assignment into values which are fed from the output of the distortion stage to the reference phase signal controller.
  • a linear allocation of the values at the input and at the output of the distortion stage is obtained.
  • a small control gain can then be set for small phase and frequency deviations and a larger control gain for large phase and frequency deviations.
  • a reduction in the circuit complexity can be achieved in particular with a small number of threshold values.
  • the reference signal source emits a rectangular signal which is sampled with a register controlled by the clock signal.
  • This register is preferably designed as a 1-bit register which stores the two signal values of the rectangular signal.
  • the reference signal source comprises an oscillator which emits a signal at a frequency which corresponds to an integer multiple of the frequency of the reference signal, and a conversion circuit which converts the signal of the oscillator into converts an amplitude-discrete signal that is periodic with the frequency of the reference signal.
  • a conversion circuit is designed, for example, as a counter or as an analog-to-digital converter. Values of the second control signal and of the reference signal are then fed to the second phase detector with a repetition frequency corresponding to the frequency of the clock signal.
  • the conversion circuit carries out an exact quantization of the reference signal, as a result of which an exact phase comparison is possible in the second phase detector.
  • the phase-locked loop in which the second phase detector is arranged, only a small quantization noise occurs, which is caused by the amplitude-discrete reference signal.
  • the phase-locked loop can then have a large bandwidth, ie a high control speed, without substantial noise occurring in the loop.
  • the frequency of the reference signal is at least almost equal to the frequency of the color burst signal of the television signal.
  • Such a choice of the frequency of the reference signal is expedient since the first control signal emitted by the first phase arithmetic unit has the frequency of the color synchronizing signal. If the frequency of the reference signal at least almost coincides with that of the color synchronizing signal, a particularly simple circuit arrangement is obtained overall.
  • 1 denotes an analog-to-digital converter, to which an analog television signal is supplied at an input 2, which contains an analog luminance signal, an analog color tone signal and vertical and horizontal synchronizing pulses.
  • a periodic clock signal is fed to the analog-to-digital converter 1 at a clock input 3.
  • an amplitude-discrete sample value is derived from the analog television signal at the input 2 and is preferably output in parallel form at an output 4.
  • the digital television signal is fed on the one hand to an input 5 of a filter stage 6, which in a first step obtains a digital luminance signal by suppressing the hue-tone signal and outputs it to a luminance signal output 7 and in a second step Step by low-pass filtering wins a signal that essentially still contains the sync pulses and low-frequency components of the luminance signal and that is output at a sync pulse output 8. From there, this signal reaches the input 9 of a synchronous isolating stage 10, which separates the vertical synchronizing pulses therefrom and outputs it to a vertical synchronizing output 11.
  • the horizontal synchronizing pulses are fed from the synchronizing isolating stage 10 via a horizontal synchronizing output 12 to a synchronizing input 13 of a clock signal generator 14.
  • the clock signal generator 14 outputs the clock signal at a clock signal output 15, which is fed to the clock input 3 of the analog-digital converter 1.
  • the clock signal generator 14 supplies 16 line synchronizing pulses, which are derived from the horizontal synchronizing pulses, at a line synchronizing output.
  • the clock signal generated by the clock signal generator 14 is synchronized by the horizontal synchronizing pulses supplied to the synchronizing input 13 and has a frequency which corresponds to an integer multiple of the repetition frequency of the horizontal synchronizing pulses.
  • the frequency of the clock signal is therefore connected to the repetition frequency of the horizontal synchronizing pulses and fluctuates with the changes in this repetition frequency, so that, for example, frequency deviations in this repetition frequency or deviations in the phase position of individual horizontal synchronizing pulses, such as occur in particular in an image recorder, in particular one VCR, supplied, analog television signal occur, lead to changes in the frequency of the clock signal.
  • the digital television signal from the output 4 of the analog-digital converter 1 is also fed to a television signal input 17 of a demodulator 18, which is connected to a first and a second demodulation signal inputs 19 and 20 also a first and a second demodulation signal are fed.
  • the demodulation signals each consist of a sequence of digital samples with a repetition frequency that is equal to the frequency of the clock signal, and represent sinusoidal oscillations with the frequency of the color synchronization signal (burst) contained in the chrominance signal and a mutual phase shift of 90 0 , so that, for example, the first Demodulation signal represents a sine function and the second demodulation signal represents a cosine function.
  • each sample of the digital television signal from the television signal input 17 is multiplied by a sample of the first and the second demodulation signal.
  • the sequences of the products occurring at the clock frequency are output as demodulated digital color difference signals at a first and a second color difference signal output 21 and 22, respectively. They are supplied on the one hand via a color difference low-pass filter 23 with one channel for each color difference signal for separating high-frequency mixed products formed by the demodulator 18, and on the other hand signal inputs 26, 27 of a first phase detector 25.
  • the clock signal is also fed to the first phase detector 25 at a clock signal input 28.
  • the first phase detector 25 scans the digital color difference signals fed to it at the signal inputs 26 and 27 at the time of the occurrence of the color synchronization signal in the television signal and thus detects that with the first demodulation signal and at the second signal input 27 that with the second demodulation signal via the first signal input 26 demodulated, ie multiplied, color burst signal.
  • each is followed Horizontal synchronizing pulse transmit an oscillation train of the color synchronizing signal, and accordingly the demodulated color synchronizing signals are detected by the first phase detector 25 in this time interval.
  • the first phase detector 25 forms a color phase signal corresponding to the phase relationship of the color synchronization signal with the demodulation signals and outputs this via a color phase signal output 29 to a color phase signal controller 30, which is preferably constructed in the form of a proportional-integral control stage as a digital filter and has its input 31 supplied color phase signal according to its filter characteristic via an output 32 to a first input 33 of a first adder 34. From the output 35 of the first adder 34, the color phase signal is fed as part of an increment to an increment input 36 of a first phase arithmetic unit 37, to which the clock signal is also fed at a clock input 38. At a control signal output 39, the first phase arithmetic unit 37 emits a first control signal from a sequence of values with a sequence frequency corresponding to the frequency of the clock signal and a difference determined by the increment supplied to the increment input 36.
  • the first control signal is fed to the input 40 of a signal generator 41.
  • a value of the first and the second demodulation signal is selected in the signal generator 41 and output via a first or a second demodulation signal output 42 or 43 and fed to the first or second demodulation signal input 19 or 20 of the demodulator 18 .
  • the signal generator 41 preferably comprises a read-only memory in which the values of the first and second demodulation signals are stored, which are determined by the values of the first control signal Input 40 can be addressed.
  • Demodulator 18 first phase detector 25, color phase signal controller 30, first adder 34 and the combination of first phase arithmetic unit 37 and signal generator 41 forming a digital oscillator together form a digital phase locked loop, the signal frequency - the frequency of the demodulation signals - is determined by the increment at the increment input 36.
  • the circuit arrangement according to FIG. 1 further comprises a reference signal source 45 controlled by a quartz crystal 44, to which the clock signal is fed from the clock signal output 15 and which, at an output 46 as a reference signal, outputs a rectangular signal with a frequency which is at least almost equal to the frequency of the color synchronizing signal in TV signal is.
  • This rectangular signal consists of a clock frequency sequence of preferably two different signal values, which follow one another in such a way that a signal of the desired frequency is produced.
  • an analog signal with a rectangular shape and the frequency of the rectangular signal is derived from the quartz crystal 44 and its value is sampled with the clock signal.
  • the rectangular signal can be represented with one bit.
  • a second phase arithmetic unit 47 which corresponds in structure and mode of operation to the first phase arithmetic unit 37. It accordingly has an increment input 48, a clock input 49 and a control signal output 50.
  • the second phase arithmetic unit 47 outputs a second control signal at its control signal output 50, which is sent to a control signal input 51 of a second phase detector 52 is fed.
  • the reference signal from the output 46 of the reference signal source 45 is fed to the second phase detector 52 at a reference signal input 53 and compared in frequency and phase with the second control signal.
  • the differences are formed from the values of the reference signal and the associated values of the second control signal, which represent a measure of frequency or phase deviations, and a reference phase signal formed therefrom is emitted at an output 54 of the second phase detector 52 and, on the one hand, via a reference phase signal controller 55 fed as an increment to the increment input 48 of the second phase arithmetic unit 47 and, on the other hand, to a second input 56 of the first adder 34.
  • the reference phase signal controller 55 is preferably constructed similarly to the color phase signal controller 30 as a proportional-integral control stage.
  • the increment which it outputs to the increment input 48 of the second phase arithmetic unit 47 is additively superimposed on the color phase signal in the first adder 34 and is fed together with it as an increment to the first phase arithmetic unit 37.
  • the increment from the second phase detector 52 or from the reference phase signal controller 55 fluctuates inversely in proportion to the fluctuations in the frequency of the clock signal.
  • the clock signal supplied to the clock input 38 of the first phase arithmetic unit 37 is produced at the control signal output 39 of the assumption that the color phase signal from the color phase signal controller 30 at the first input 33 of the first adder 34 makes no contribution first phase arithmetic unit 37 a first control signal which immediately follows the reference signal from the output 46 of the reference signal source 45.
  • the color phase signal adds a portion to the increment at the increment input 36 which essentially corresponds to the deviation of the frequencies or phases of the reference signal and the color synchronizing signal from the television signal.
  • the color phase signal controller 30 preferably has a low-pass characteristic with a very low cut-off frequency, so that the associated phase-locked loop is very frequency-stable, i.e. that it only very slowly tracks fluctuations in the frequency of the color synchronizing signal.
  • the reference phase signal controller 55 also enables rapid frequency or phase changes in the phase locked loop comprising it. This phase locked loop is thus able to compensate for rapid fluctuations in the frequency or phase of the clock signal, for example in a television signal fed in by a video recorder after a change in the playback head. Such head changes are usually made at the transition between two successive images in the television signal. The disturbances emanating from these head changes are corrected by the circuit arrangement described before the first television picture line shown on a picture display device appears in the television signal.
  • the clock signal is also used for at least the filter stage 6, the synchronous separation stage 10, the color difference low-pass filter 23, the color phase signal regulator 30 and the second phase detector 52 and the reference phase signal regulator 55 fed to synchronize their functional processes.
  • the outputs 7 for the digital luminance signal, 11 for the vertical synchronizing pulses, 16 for the line synchronizing pulses and 24 for the color difference signals in the circuit arrangement according to FIG. 1 are connected, for example, to a television picture display device, not shown.
  • FIG. 2 shows a somewhat more detailed circuit diagram for the construction of a phase arithmetic unit used in the circuit arrangement according to FIG. 1 using the example of the first phase arithmetic unit 37.
  • the increment is fed from the increment input 36 to a first input 71 of a modulo adder 70, the output 72 of which is connected to a Input 73 of a register 74 is connected, the output 75 of which supplies the first control signal is connected to the control signal output 39 of the first phase arithmetic unit 37 and to a second input 76 of the modulo adder 70.
  • the clock signal from clock input 38 is also fed to the register in such a way that in each period of the clock signal the signal fed from output 72 of modulo adder 70 to input 73 is stored in register 74 and is available at its output 75.
  • the value stored in register 74 is thus added to the increment from first input 71 in modulo adder 70, i.e. the increments supplied via the increment input 36 are accumulated in time with the clock signal and starting, for example, with the value zero.
  • the phase arithmetic unit 37 then begins to accumulate the increments again at the increment input 36.
  • the first phase arithmetic unit 37 is followed by the signal generator 41 at the control signal output 39, which together with the phase arithmetic unit 37 forms a digital oscillator.
  • FIG. 3 shows an example of an embodiment of the reference phase signal controller 55 as a proportional-integral control stage, which has a proportional branch with a first Multiplier 80 and, in parallel therewith, an integral branch with an accumulation device comprising an adder 81 and a register 82 and a second multiplier 83 connected downstream of this accumulation device.
  • the clock signal is fed to the register 82 at a clock input 84.
  • the multipliers 80, 83 each have an input 85, 86, via which the reference phase signal controller 55 is supplied with proportionality factors for setting the characteristic, ie the control gain and the time constant and thus ultimately the control speed. These proportionality factors can be fixed, but can also be adjustable.
  • the signals from the proportional branch and the integral branch are summed via a further adder 87.
  • FIG. 4 shows, as a further embodiment of the circuit arrangement according to the invention, a modification of the arrangement according to FIG. 1, parts which are identical to this circuit arrangement being provided with the same reference numerals and being described with reference to FIG. 1.
  • a frequency control signal is derived from the clock signal generator 14 via a further output 90 and fed to a first input 92 of a second adder 93 via a conversion stage 91.
  • the clock signal generator 14 comprises a clock signal phase-locked loop with a clock oscillator which outputs the clock signal, a frequency divider which divides the frequency of the clock signal by the frequency of a line synchronizing signal contained in the television signal, and a phase detector which compares the frequency-divided clock signal with the line synchronizing signal with regard to frequency and phase , which forms the frequency signal and thus controls the clock oscillator.
  • the frequency control signal contains immediate information about the frequency of the clock signal.
  • the second adder 93 is inserted into the signal path for the reference phase signal such that the reference phase signal is fed to its second input 94 and the sum of the reference phase signal and the frequency control signal from its output 95 to the increment input 48 of the second phase calculator 47 and the second input 56 of the first Adder 34 is fed.
  • the conversion stage 91 transforms the frequency control signal, for example, in its value in such a way that it is adapted to the values of the reference phase signal and the color phase signal.
  • the conversion stage 91 can also perform a dynamic adaptation, for example low-pass filtering or a delay, of the signal determining the frequency of the clock signal. In this way, the mode of operation of the rough regulation of fluctuations in the clock signal carried out by this signal can be adjusted over a wide range. For example, the signal transmission properties in the clock signal generator 14 between the synchronization input 13 and the clock signal output 15 can thus be taken into account.
  • the circuit arrangement according to FIG. 4 contains a reference signal source 100 which emits a digital signal which is periodic at the frequency of the reference signal at an output 101.
  • a reference signal source 100 which emits a digital signal which is periodic at the frequency of the reference signal at an output 101.
  • This is supplied, for example in the form of a multi-digit dual word, to a reference signal input 102 of a second phase detector 103, which differs from the second phase detector 52 of the circuit arrangement according to FIG. 1 in that it compares two signals representing two-digit dual numbers with one another, while the second phase detector 52 from the circuit arrangement according to FIG. 1 the value of the amplitude-discrete second control signal at the time of occurrence of an edge in the rectangular reference signal detected.
  • the amplitude-discrete reference signal supplied by the reference signal source 100 thus has a higher resolution than the rectangular reference signal emitted by the reference signal source 45.
  • An increase in the measuring accuracy of the second phase detector 103 is thus achieved compared to the design of the second phase detector 52 from the circuit arrangement according to FIG. 1.
  • An increase in the control speed of the phase control loop comprising the second phase detector and the second phase arithmetic unit 47 can thus be achieved.
  • a higher resolution of the reference signal can be achieved, for example, in that the oscillation derived from the quartz crystal 44 is fed to the second phase detector 103 via an analog-digital converter with a high sampling rate compared to the frequency of the reference signal.
  • FIG. 5 Another embodiment with a reduced circuit complexity is shown in FIG. 5.
  • An oscillator 130 controlled by the quartz crystal 44 oscillates at a frequency which is at least almost four times the frequency of the color synchronizing signal.
  • a signal with this frequency is output at the output 131 of the oscillator 130 and, on the one hand, is fed directly to a first input 132, via a first divider 133 to a second input 134 and via a second divider 135 to a third input 136 of a three-part register 137.
  • the signal output at the output 131 is preferably rectangular, and each of the three parts of the three-part register 137 assigned to one of the inputs 132, 134, 136 stores one bit.
  • the three-part register 137 is also supplied with the clock signal at a clock input 138. In each period of the clock signal, an instantaneous value of the signals at the inputs 132, 134 and 136 is stored in the three-part register 137 and at the output 139 in the form of a three-digit dual word. This is multiplied in a multiplier arrangement 140 by a predetermined factor and then passed via the output 101 of the reference signal source 100 to the reference signal input 102 of the second phase detector 103.
  • the multiplier arrangement 140 comprises, for example, a multiplier 141, to which, in addition to the signal from the output 139 of the three-part register 137, a constant multiplication factor is fed from a memory 142 and which multiplies the two together.
  • a particularly simple embodiment of the multiplication arrangement 140 is obtained if the multiplication factor is an integer power of the decimal number 2. Multiplication by such a multiplication factor merely means shifting the digits of a dual number by a number corresponding to the exponent of the power of two.
  • the multiplier 141 then consists only of adding a corresponding number of lines for the desired number of digits, while the memory 142 simplifies the connection of these lines to ground potential, for example.
  • Such a multiplier arrangement 140 is shown in FIG. 6.
  • the second phase detector 103 comprises a subtraction stage 143, which receives the reference signal from the reference signal input 102 on the one hand and the second control signal from the control signal input 51 on the one hand and which carries out a modulo subtraction, ie a subtraction without taking into account an occurring carry. If, for example, the multiplication factor of the multiplier arrangement 140 is set to the value 32, the reference signal at the reference signal input 102 has the form of an eight-digit number Dual number. The second control signal is then also supplied in the form of an eight-digit binary number, and the difference is also output by the subtracting stage 143 at its output 144 in the form of an eight-digit dual number. Subtractor 143 then performs modulo (+ 128) subtraction.
  • the signal emitted there is fed to the output 54 of the second phase detector 103 via a recursive filter consisting of an adder 145, a register 146 and a multiplier arrangement 149 formed from a multiplier 147 and a memory 148.
  • Register 146 is advanced by the clock signal supplied via a clock input 150.
  • the signal from the output of the register 146 in the multiplier arrangement 149 is multiplied by the factor 7/8.
  • the recursive filter 145 to 149 serves to reduce the so-called quantization noise, i.e. to increase the resolution or to reduce jumps of successive values in the processed signals.
  • the bandwidth of the recursive filter 145 to 149 must be chosen so large that the control speed of the phase-locked loop containing the second phase detector 103 is not noticeably influenced by it.
  • the distortion stage 111 comprises, for example, a read-only memory with individual memory locations in which values of a reference phase signal to be output at the output 112 of the distortion stage 111 and which is distorted relative to the signal supplied at the input 110 are stored.
  • the individual memory locations are determined by the values of the signal addressed at input 110 and the value of the addressed memory location is supplied to output 112. This allows any, for example quadratic, assignment between the values at input 110 and the values at output 112.
  • FIG. 7 Another example of an embodiment of a distortion stage 111 is shown in FIG. 7.
  • the reference phase signal from the input 110 is supplied on the one hand to an input 160 of a quantizing stage 161 and on the other hand to a reference phase signal input 162 of a selection circuit 163.
  • the quantizing stage 161 the reference phase signal is compared with a number of threshold values, by means of which the entire range of the values possible for the reference phase signal is divided into a corresponding number of value ranges.
  • the quantizing stage 161 emits a signal at an output 164, which indicates the range of values in which the value of the reference signal that is currently supplied via the input 110 to the distortion stage 111 falls.
  • This signal from the output 164 of the quantizing stage 161 controls two memory stages 165 and 166 contained in the selection circuit 163 in such a way that they each output a signal value at outputs 167 and 168, respectively.
  • the selection circuit 163 further comprises a multiplier 169 and an adder 170.
  • the multiplier 169 multiplies the reference phase signal fed to it from the reference phase signal input 162 of the selection circuit 163 by the signal value supplied by the output 167 of the first memory stage 165, which thus determines the slope of a characteristic curve which determines the assignment between the values of the reference phase signal at input 110 and those at output 112 of distortion stage 111 in the respective value range.
  • the product of the reference phase signal from input 110 and the signal value from the first memory Signal representing stage 165 is added in the following adder 170 to the signal value from the second memory stage 166 and supplied as an assigned value of the reference phase signal to the output 112 of the distortion stage 111.
  • the described distortion stage 111 it is thus possible to make an assignment between the values at the input 110 and at the output 112 in accordance with a continuous, regionally linear characteristic curve.
  • discontinuous characteristics can also be realized with the arrangement described.
  • a progressive characteristic curve is preferably set between the values of the reference signal at the input 110 and at the output 112, since in the case of low values for the reference phase signal, a low control gain and thus a low bandwidth and in the case of high bandwidth Values for the reference phase signal causes a high control gain. This enables a more precise correction of phase errors with a low control speed in the case of small phase deviations and a rapid, approximate correction with a high control speed in the case of large phase errors.
  • the three arrangements described with reference to FIG. 4 for increasing the control speed namely on the one hand the supply of a signal determining the frequency of the clock signal via the second adder 93, on the other hand the reference signal source 100 delivering an amplitude-discrete reference signal and the third the distortion stage 111 can also be used provide independently of one another and not only together, as shown in FIG. 4, in the circuit arrangement according to FIG. 1.
  • the circuit arrangement according to FIG. 4 also has a two-stage reference phase signal controller 120, which consists of a first and a second proportional-integral control stage 121, 122 connected in a chain.
  • a two-stage reference phase signal controller 120 which consists of a first and a second proportional-integral control stage 121, 122 connected in a chain.
  • Each of the stages 121, 122, which are otherwise independent of one another, is constructed, for example, according to FIG. 3.
  • a reference phase signal regulator 180 is advantageously also used. It comprises two integrators 181, 182, which are constructed in a manner known per se from an adder 183, 184 and a register 185, 186 in the manner of accumulation devices. For this purpose, the clock signal is fed to the registers 185, 186 at clock inputs 187, 188. Each of the integrators 181, 182 is connected at its output to a multiplier 189, 190, in which each output signal of the integrators 181, 182 is multiplied by a proportionality factor supplied by inputs 191, 192.
  • the reference phase signal fed from the output 112 to the distortion stage 111 is now, on the one hand, successively via the first integrator 181, the first multiplier 189, the second integrator 182 and the second multiplier 190 to a first input 193 of an output adder 194 and also via a third multiplier 195 to a second one Input 196 of the output adder 194 fed.
  • a further proportionality factor is fed to the third multiplier via an input 197, by which the signal from the output 112 of the distortion stage 111 is multiplied before it is fed to the second input 196 of the output adder 194.
  • the output adder 194 at a third input 198 receives the signal from the output of the first multiplier 189 forwarded.
  • the sum of the signals from the inputs 193, 196, 198 of the output adder 194 is passed on to the second input 94 of the second adder 93.

Abstract

Bei einer Schaltungsanordnung zum Ableiten digitaler Farbsignale aus einem analogen Fernsehsignal mit einem A/D-Umsetzer (1), der aus dem analogen Fernsehsignal im Takt eines Taktsignals, das einem ganzzahligen Vielfachen der Zeilenfrequenz des Fernsehsignals entspricht, ein digitales Fernsehsignal bildet, sowie einem Demodulator (18), einem ersten Phasendetektor (25), einem ersten Phasenrechenwerk (37) und einem Signalgenerator (41), die in der Art eines digitalen Phasenregelkreises miteinander verbunden sind, wird eine störungsfreie Demodulation des Farbartsignals im Fernsehsignal auch bei schwankender Frequenz des Taktsignals dadurch gewährleistet, daß dem ersten Phasenrechenwerk (37) außer einem Farbphasensignal vom ersten Phasendetektor (25) weiterhin von einer Referenzschaltung (45, 47, 52, 55) ein Referenzphasensignal zugeleitet wird, das ein Maß für den Frequenz- bzw. Phasenunterschied zwischen dem Taktsignal und einem frequenzstabilen Referenzsignal ist.In a circuit arrangement for deriving digital color signals from an analog television signal with an A / D converter (1) which forms a digital television signal from the analog television signal in time with a clock signal which corresponds to an integral multiple of the line frequency of the television signal, and a demodulator (18), a first phase detector (25), a first phase arithmetic unit (37) and a signal generator (41) which are connected to one another in the manner of a digital phase locked loop, this results in interference-free demodulation of the chrominance signal in the television signal even when the frequency of the clock signal fluctuates ensures that the first phase arithmetic unit (37) in addition to a color phase signal from the first phase detector (25) continues to be supplied by a reference circuit (45, 47, 52, 55) a reference phase signal which is a measure of the frequency or phase difference between the clock signal and a frequency stable reference signal.

Description

Die Erfindung bezieht sich auf eine Schaltungsanordnung zum Ableiten digitaler Farbsignale aus einem analogen Fernsehsignal mit einem Analog-Digital-Umsetzer, der aus dem analogen Fernsehsignal ein digitales Fernsehsignal bildet, das eine Folge amplitudendiskreter Abtastwerte des analogen Fernsehsignals umfaßt mit einer durch ein Taktsignal bestimmten Folgefrequenz, die einem Vielfachen der Zeilenfrequenz des Fernsehsignals entspricht, einem Demodulator, der durch Multiplikation des digitalen Fernsehsignals mit wenigstens einem digitalen Demodulationssignal die digitalen Farbsignale bildet, einem ersten Phasendetektor, der aus bestimmten digitalen Farbsignalen ein Farbphasensignal ableitet, das ein Maß für die Phasenlagen der digitalen Farbsignale relativ zu den Demodulationssignalen ist, einem ersten Phasenrechenwerk, das ein erstes Steuersignal abgibt, das aus einer Folge von Werten mit einer durch das Taktsignal bestimmten Folgefrequenz besteht und bei dem die Differenz jeweils zweier aufeinanderfolgender Werte durch das Farbphasensignal eingestellt wird, sowie einem Signalgenerator, der aus dem Steuersignal das bzw. die Demodulationssignale bildet, sowie eine Referenzschaltung, die eine Referenzsignalquelle, einen ein Referenzphasensignal erzeugenden Phasendetektor und ein zweites Phasenrechenwerk umfaßt, das ein zweites aus einer Folge von Signalwerten bestehendes Steuersignal abgibt, wobei die Differenz jeweils aufeinanderfolgender Signalwerte durch das Referenzphasensignal eingestellt wird, und die dem ersten Phasenrechenwerk zum zusätzlichen Einstellen der Differenz zweier aufeinanderfolgender Werte des ersten Steuersignals das Referenzphasensignal zuleitet.The invention relates to a circuit arrangement for deriving digital color signals from an analog television signal with an analog-digital converter which forms a digital television signal from the analog television signal, which digital sequence signal comprises a sequence of amplitude-discrete samples of the analog television signal with a repetition frequency determined by a clock signal, which corresponds to a multiple of the line frequency of the television signal, a demodulator which forms the digital color signals by multiplying the digital television signal by at least one digital demodulation signal, a first phase detector which derives a color phase signal from certain digital color signals which is a measure of the phase positions of the digital color signals relative to the demodulation signals, a first phase arithmetic unit which emits a first control signal which consists of a sequence of values with a sequence frequency determined by the clock signal and in which the difference is two in each case he successive values are set by the color phase signal, and a signal generator which forms the demodulation signal or signals from the control signal, and a reference circuit which comprises a reference signal source, a phase detector generating a reference phase signal and a second phase arithmetic unit which comprises a second one of a sequence of Outputs existing control signal signal values, the difference between successive signal values is set by the reference phase signal, and which feeds the reference phase signal to the first phase arithmetic unit for additional adjustment of the difference between two successive values of the first control signal.

Eine derartige Schaltungsanordnung ist aus der europäischen Patentanmeldung 111 981 bekannt. Die dort beschriebene Schaltungsanordnung umfaßt ein Phasenrechenwerk, dem ein Taktsignal, dessen Frequenz einem ganzzahligen Vielfachen der Zeilenfrequenz des Fernsehsignals entspricht, zugeführt wird und das ein Steuersignal abgibt. Dieses Steuersignal besteht aus einer Folge amplitudendiskreter Werte, die eine mit der Frequenz des Taktsignals übereinstimmende Folgefrequenz aufweisen.Die Werte des Steuersignals adressieren in einem Festwertspeicher (Signalgenerator) Abtastwerte eines sinusförmigen und eines kosinusförmigen Signals, die an je einem Ausgang mit einer Folgefrequenz entsprechend der Frequenz des Taktsignals abgegeben werden. Die Frequenz des Sinus- bzw. des Kosinus-Signals ist dabei gleich der Frequenz des Farbsynchronsignals aus dem Fernsehsignal. Das analoge Fernsehsignal wird in einem Analog-Digital-Umsetzer mit der Frequenz des Taktsignals abgetastet und damit in eine taktfrequente Folge amplitudendiskreter digitaler Abtastwerte umgesetzt. Dieses digitale Fernsehsignal wird in zwei Multiplizierern mit dem sinusförmigen bzw. dem kosinusförmigen Signal aus dem Festwertspeicher multipliziert. Die dadurch gebildeten digitalen Farbdifferenzsignale werden einem Phasendetektor zugeführt, der ein Farbphasensignal erzeugt. Dieses wird dem Phasenrechenwerk zum Korrigieren der Differenz zweier aufeinanderfolgender Werte des dem Signalgenerator zugeführten Steuersignals zugeleitet.Such a circuit arrangement is known from European patent application 111 981. The circuit arrangement described there comprises a phase arithmetic unit, to which a clock signal, the frequency of which corresponds to an integral multiple of the line frequency of the television signal, is supplied and which outputs a control signal. This control signal consists of a sequence of amplitude-discrete values that have a repetition frequency that corresponds to the frequency of the clock signal. The values of the control signal address in a read-only memory (signal generator) samples of a sinusoidal and a cosine-shaped signal that are sent to an output with a repetition frequency according to the frequency of the clock signal are given. The frequency of the sine or cosine signal is equal to the frequency of the color burst signal from the television signal. The analog television signal is sampled in an analog-to-digital converter at the frequency of the clock signal and thus converted into a clock-frequency sequence of amplitude-discrete digital samples. This digital television signal is multiplied in two multipliers by the sinusoidal or cosine-shaped signal from the read-only memory. The digital color difference signals thus formed are fed to a phase detector, which generates a color phase signal. This is fed to the phase arithmetic unit for correcting the difference between two successive values of the control signal supplied to the signal generator.

Die Festlegung der Taktfrequenz auf ein ganzzahliges Vielfaches der Zeilenfrequenz des Fernsehsignals hat gegenüber einer Festlegung der Taktfrequenz auf ein ganzzahliges Vielfaches der Frequenz des Farbsynchronsignals den Vorteil, daß die zeitliche Aufeinanderfolge der Abtastwerte des Fernsehsignals dessen Gliederung in Zeilen, Halbbilder und Vollbilder unmittelbar angepaßt ist. Dadurch wird eine Verwendung digitaler Bildspeicheranordnungen wesentlich vereinfacht und die dabei erzielte Bildqualität verbessert. Auch wird die Verarbeitung von Fernsehsignalen unterschiedlicher Normen vereinfacht.The determination of the clock frequency to an integer multiple of the line frequency of the television signal has the advantage over a determination of the clock frequency to an integer multiple of the frequency of the color synchronizing signal that the temporal succession of the samples of the television signal is broken down into lines, fields and frames are immediately adjusted. This considerably simplifies the use of digital image storage arrangements and improves the image quality achieved in the process. The processing of television signals of different standards is also simplified.

Ein Phasenrechenwerk der bekannten Art umfaßt im einfachsten Fall einen Modulo-Addierer mit zwei Eingängen und einem Ausgang, der mit einem Eingang eines Registers verbunden ist, dessen Ausgang auf einen der Eingänge des Modulo-Addierers zurückgeschleift ist. Über den zweiten Eingang wird dem Modulo-Addierer ein digitales Signal zugeführt, dessen Wert auch als Inkrement bezeichnet wird. Dem Modulo-Addierer wird weiterhin ein Taktsignal zugeleitet. In jeder Periode dieses Taktsignals werden die Werte der an den Eingängen des Modulo-Addierers anliegenden Signale zueinander addiert und das so gebildete Summensignal über den Ausgang des Modulo-Addierers dem Register zugeführt und dort gespeichert. Der in einer Periode des Taktsignals im Register gespeicherte Wert wird dem ersten Eingang des Modulo-Addierers zugeführt und in der nächsten Periode des Taktsignals mit dem Inkrement zu einem neuen Summensignal verknüpft.In the simplest case, a phase arithmetic unit of the known type comprises a modulo adder with two inputs and an output, which is connected to an input of a register, the output of which is looped back to one of the inputs of the modulo adder. A digital signal, the value of which is also referred to as an increment, is fed to the modulo adder via the second input. A clock signal is also fed to the modulo adder. In each period of this clock signal, the values of the signals present at the inputs of the modulo adder are added to one another and the sum signal thus formed is fed to the register via the output of the modulo adder and stored there. The value stored in the register in one period of the clock signal is fed to the first input of the modulo adder and combined with the increment to form a new sum signal in the next period of the clock signal.

Ein derartiges Phasenrechenwerk stellt also im wesentlichen eine Akkumulationseinrichtung dar, die das Inkrement mit der Frequenz des Taktsignals aufakkumuliert. Das Inkrement bildet dabei die Differenz zwischen zwei aufeinanderfolgenden Werten des Summensignals und damit des am Ausgang des Registers abgegebenen Signals. Beim Akkumulieren wird somit das Summensignal von einem Anfangswert an mit der Frequenz des Taktsignals schrittweise erhöht, bis ein bestimmter Wert überschritten wird und die Akkumulation mit dem Restwert wieder von neuem beginnt. Die Folge der Werte des vom Phasenregelkreis am Ausgang des Registers abgegebenen Signals bildet somit ein zeitdiskretes periodisches Signal mit einer Frequenz, die von der Frequenz des Taktsignals sowie dem Inkrement abhängt. Damit ist es einerseits möglich, die Frequenz des vom Phasenrechenwerk abgegebenen Signals mit dem Inkrement einzustellen, andererseits machen sich jedoch Schwankungen in der Frequenz des Taktsignals, die insbesondere durch Schwankungen der Zeilenfrequenz des Fernsehsignals hervorgerufen werden können, nachteilig bemerkbar. Solche Schwankungen treten typischerweise in von Bildaufzeich- nungsgeräten, beispielsweise Videorecordern, zugeführten Fernsehsignalen auf. Über die sinus- bzw. kosinusförmigen Signale, die als Demodulationssignale zum Demodulieren des Farbartsignals aus dem Fernsehsignal verwendet werden, entstehen Schwankungen in den Farbdifferenzsignalen, die zu unangenehmen Farbstörungen im Fernsehbild führen. Es zeigt sich, daß das Fernsehbild gegenüber den durch eine bestimmte Abweichung in der Frequenz des Taktsignals hervorgerufenen Farbstörungen wesentlich störempfindlicher ist als gegenüber der dieser Abweichung in der Frequenz des Taktsignals entsprechenden Abweichung der Zeilenfrequenz.Such a phase arithmetic unit essentially represents an accumulation device that accumulates the increment with the frequency of the clock signal. The increment forms the difference between two successive values of the sum signal and thus of the signal output at the output of the register. When accumulating, the sum signal is thus gradually increased from the initial value at the frequency of the clock signal until a certain value is exceeded and the accumulation starts again with the residual value. The sequence of the values of the phase locked loop at the output of the The signal emitted in the register thus forms a time-discrete periodic signal with a frequency that depends on the frequency of the clock signal and the increment. This makes it possible on the one hand to set the frequency of the signal emitted by the phase arithmetic unit with the increment, but on the other hand fluctuations in the frequency of the clock signal, which can be caused in particular by fluctuations in the line frequency of the television signal, have a disadvantageous effect. Such variations typically occur in image recordings of devices, such as video recorders, supplied F ernsehsignalen on. The sinusoidal or cosine-shaped signals, which are used as demodulation signals for demodulating the color beard signal from the television signal, give rise to fluctuations in the color difference signals, which lead to unpleasant color disturbances in the television picture. It can be seen that the television picture is much more sensitive to interference from the color disturbances caused by a certain deviation in the frequency of the clock signal than to the deviation of the line frequency corresponding to this deviation in the frequency of the clock signal.

In der bekannten Schaltungsanordnung ist daher eine Referenzschaltung hinzugefügt worden, die ein Referenzphasensignal erzeugt, das dem ersten Phasenrechenwerk zugeführt wird, um Schwankungen der Frequenz des Taktsignals, die durch Schwankungen der Zeilenfrequenz bedingt sind, zu kompensieren. Die Referenzschaltung erzeugt außerdem noch mit Hilfe des zweiten Phasenrechenwerkes das zeilenfrequente Taktsignal. Das Referenzphasensignal dient als Inkrement des zweiten Phasenrechenwerkes, das das Inkrement mit einer Frequenz eines von der Referenzsignalquelle erzeugten Referenztaktsignals aufakkumuliert. In einem dem zweiten Phasenrechenwerk nachgeschalteten ein aus einem Sägezahnsignal ein Rechtecksignal bildenden Konverter, der wenigstens einen D/A-Umsetzer umfaßt, wird das Taktsignal gebildet, das auch über einen Frequenzteiler dem zweiten Phasendetektor zugeführt wird. Der zweite Phasendetektor, dem außerdem noch Zeilensynchronimpulse zugeleitet werden, erzeugt daraus das Referenzphasensignal. Da die Frequenz der Referenzsignalquelle viel größer als die Frequenz des Taktsignals ist, werden für die mit der Frequenz des Referenztaktsignals arbeitenden Stufen schnelle und daher aufwendige Digitalbausteine und auch ein schneller D/A-Umsetzer benötigt.In the known circuit arrangement, a reference circuit has therefore been added which generates a reference phase signal which is fed to the first phase arithmetic unit in order to compensate for fluctuations in the frequency of the clock signal which are caused by fluctuations in the line frequency. The reference circuit also generates the line-frequency clock signal with the aid of the second phase arithmetic unit. The reference phase signal serves as an increment of the second phase arithmetic unit, which accumulates the increment with a frequency of a reference clock signal generated by the reference signal source. In a downstream of the second phase arithmetic unit a square wave signal from a sawtooth signal forming converter, which comprises at least one D / A converter, the clock signal is formed, which is also supplied to the second phase detector via a frequency divider. The second phase detector, to which line sync pulses are also fed, generates the reference phase signal. Since the frequency of the reference signal source is much greater than the frequency of the clock signal, fast and therefore complex digital modules and also a fast D / A converter are required for the stages operating with the frequency of the reference clock signal.

Die Erfindung hat die Aufgabe, eine Schaltungsanordnung der eingangs genannten Art zu schaffen, die mit geringerem Aufwand bei schwankender Frequenz des Taktsignals eine störungsfreie Demodulation des Farbartsignals im Fernsehsignal gewährleistet.The invention has for its object to provide a circuit arrangement of the type mentioned, which ensures trouble-free demodulation of the chrominance signal in the television signal with less effort and fluctuating frequency of the clock signal.

Diese Aufgabe wird bei einer Schaltungsanordnung der eingangs genannten Art erfindungsgemäß dadurch gelöst, daß die Folge von Signalwerten des zweiten Steuersignals des zweiten Phasenrechenwerkes aus einer vom Taktsignal bestimmten Folgefrequenz besteht und daß der zweite Phasendetektor das zweite Steuersignal mit dem von der Referenzsignalquelle erzeugten Referenzsignal vergleicht und daraus das Referenzphasensignal bildet.This object is achieved in a circuit arrangement of the type mentioned at the outset in that the sequence of signal values of the second control signal of the second phase arithmetic unit consists of a repetition frequency determined by the clock signal and that the second phase detector compares the second control signal with the reference signal generated by the reference signal source and therefrom forms the reference phase signal.

Das Referenzphasensignal, das zusammen mit dem Farbphasensignal dem ersten Phasenrechenwerk als Inkrement zugeleitet wird, wird auch dem zweiten Phasenrechenwerk als Inkrement zugeführt, wodurch sich insgesamt eine Anordnung aus zwei miteinander verkoppelten Phasenregelschleifen ergibt. Die Phasenregelschleife aus zweitem Phasenrechenwerk, Referenzsignalquelle und zweitem Phasendetektor regelt durch Schwankungen in der Frequenz des Taktsignals hervorgerufene Phasenverschiebungen des ersten Steuersignals durch Veränderung des Referenzphasensignals sehr schnell aus, wodurch auch die Einflüsse des schwankenden Taktsignals auf das erste Phasenrechenwerk sehr schnell ausgeglichen werden, ohne daß die Phasenregelschleife, der das erste Phasenrechenwerk angehört, eine entsprechend hohe Regelgeschwindigkeit aufweisen muß. Die angegebene Anordnung aus zwei miteinander verkoppelten digitalen Phasenregelschleifen ist somit gegen Schwankungen der Frequenz des Taktsignals stabilisiert. Diese Stabilisierung wird bestimmt durch die Stabilität der Frequenz des Referenzsignals, wozu die Referenzsignalquelle vorzugsweise einen Schwingquarz umfaßt, aus dessen Schwingungen das Referenzsignal abgeleitet wird. Die gesamte Schaltungsanordnung wird also von einem Taktsignalgenerator versorgt und die Referenzschaltung besteht aus einfach zu realisierenden digitalen Bauelementen.The reference phase signal, which is fed as an increment to the first phase arithmetic unit together with the color phase signal, is also supplied to the second phase arithmetic unit as an increment, resulting overall in an arrangement of two phase-locked loops coupled to one another. The phase locked loop consisting of a second phase arithmetic unit, reference signal source and second phase detector controls phase shifts caused by fluctuations in the frequency of the clock signal first control signal by changing the reference phase signal very quickly, whereby the influences of the fluctuating clock signal on the first phase arithmetic unit are compensated for very quickly without the phase-locked loop, to which the first phase arithmetic unit belongs, having to have a correspondingly high control speed. The specified arrangement of two digital phase locked loops coupled to one another is thus stabilized against fluctuations in the frequency of the clock signal. This stabilization is determined by the stability of the frequency of the reference signal, for which purpose the reference signal source preferably comprises an oscillating crystal, from the oscillations of which the reference signal is derived. The entire circuit arrangement is thus supplied by a clock signal generator and the reference circuit consists of digital components that are easy to implement.

Im Prinzip kann bei der erfindungsgemäßen Schaltungsanordnung die Frequenz des Taktsignals ein rationalzahliges (gebrochenes) Vielfaches der Zeilenfrequenz des Fernsehsignals sein; es ist vorzugsweise ein ganzzahliges Vielfaches.In principle, in the circuit arrangement according to the invention the frequency of the clock signal can be a rational number (fractional) multiple of the line frequency of the television signal; it is preferably an integer multiple.

Nach einer Weiterbildung der Erfindung wird das Referenzphasensignal vor dem Zuleiten zum ersten Phasenrechenwerk dem Farbphasensignal additiv überlagert. Diese Überlagerung wird insbesondere in einem dem ersten Phasenrechenwerk vorgeschalteten, von ihm getrennten Addierer vorgenommen, so daß dem ersten Phasenrechenwerk nur ein Signal zum Einstellen der Differenz jeweils zweier aufeinander folgender Werte des ersten Steuersignals zugeleitet wird.According to a development of the invention, the reference phase signal is additively superimposed on the color phase signal before being fed to the first phase arithmetic unit. This superposition is carried out in particular in an adder connected upstream of the first phase arithmetic unit, so that only a signal for setting the difference between two successive values of the first control signal is fed to the first phase arithmetic unit.

Nach einer weiteren Fortbildung der Erfindung, in der das Taktsignal in einem Taktsignal-Phasenregelkreis aus einem Taktoszillator abgeleitet wird, dessen Schwingfrequenz durch ein aus dem Vergleich eines in dem analogen Fernsehsignal enthaltenen Zeilensynchronsignals mit dem frequenzgeteilten Taktsignal gewonnenes Frequenzsteuersignal bestimmt wird, wird das Frequenzsteuersignal dem mindestens dem ersten Phasenrechenwerk zugeführten Referenzphasensignal additiv überlagert. Das Frequenzsteuersignal enthält nämlich bereits eine Information über die Schwankungen des Zeilensynchonsignals und damit über die bevorstehenden Schwankungen in der Frequenz des Taktsignals, noch bevor diese vom zweiten Phasendetektor erfaßt und vom zweiten Phasenrechenwerk ausgeregelt werden. Diese Information über die Schwankungen der Frequenz des Taktsignals wird nun nach der angegebenen Weiterbildung der Erfindung im Sinne einer groben Ausregelung der auftretenden Schwankungen in der Frequenz des Taktsignals dem ersten und dem zweiten Phasenrechenwerk als Inkrement zugeleitet, und zwar durch additive Überlagerung mit dem Referenzphasensignal. Im Anschluß an diese grobe Ausregelung erfolgt dann die angegebene, genaue Regelung durch die verkoppelten Phasenregelkreise.According to a further development of the invention, in which the clock signal is derived in a clock signal phase locked loop from a clock oscillator, the oscillation frequency of which is determined by a frequency control signal obtained from the comparison of a line synchronization signal contained in the analog television signal with the frequency-divided clock signal, the frequency control signal is at least the reference phase signal supplied to the first phase arithmetic functionally superimposed. The frequency control signal already contains information about the fluctuations in the line sync signal and thus about the upcoming fluctuations in the frequency of the clock signal, even before these are detected by the second phase detector and corrected by the second phase arithmetic unit. This information about the fluctuations in the frequency of the clock signal is then fed to the first and the second phase arithmetic unit as an increment in the sense of a rough regulation of the fluctuations in the frequency of the clock signal that occur, by means of additive superposition with the reference phase signal. Following this rough regulation, the specified, precise regulation is then carried out by the coupled phase-locked loops.

Nach einer weiteren Ausgestaltung der Erfindung wird das Referenzphasensignal dem ersten und dem zweiten Phasenrechenwerk über einen Referenzphasensignalregler zugeleitet. Durch Einfügung eines derartigen Referenzphasensignalreglers in den Phasenregelkreis wird dessen Regelverhalten, beispielsweise die Regelgeschwindigkeit, in gewünschter Weise beeinflußbar. Im vorliegenden Fall wird bevorzugt ein Referenzphasensignalregler mit einer hohen Regelgeschwindigkeit gewählt.According to a further embodiment of the invention, the reference phase signal is fed to the first and the second phase arithmetic unit via a reference phase signal controller. By inserting such a reference phase signal controller into the phase locked loop, its control behavior, for example the control speed, can be influenced in the desired manner. In the present case, a reference phase signal controller with a high control speed is preferably selected.

Nach einer weiteren Ausgestaltung der Erfindung umfaßt der Referenzphasensignalregler eine Proportional-Integral-Regelstufe, auch kurz als PI-Regler bezeichnet. Mit einem derartigen PI-Regler ist einerseits eine schnelle und andererseits eine genaue Regelung möglich.According to a further embodiment of the invention, the reference phase signal controller comprises a proportional-integral control stage, also referred to for short as a PI controller. With such a PI controller, fast control is possible on the one hand and precise control on the other hand.

Nach einer anderen Fortbildung der Erfindung umfaßt der Referenzphasenregler eine Kettenschaltung von wenigstens zwei Integratoren, denen wenigstens ein Proportionalzweig parallelgeschaltet ist. Die Anordnung aus zweitem Phasenrechenwerk, zweitem Phasendetektor und Referenzphasensignalregler bildet dann einen Phasenregelkreis wenigstens dritten Grades. Mit einem derartigen Referenzphasensignalregler wird der Regelfehler des Phasenregelkreises bei bestimmten Verläufen von Änderungen der Frequenz des Taktsignals, insbesondere bei zeitlich linearen Änderungen, verringert. Insbesondere kann es bei einer Ausbildung des Referenzphasensignalreglers mit nur einem PI-Regler und einer kontinuierlichen, rampenförmigen Veränderungen der Frequenz des Taktsignals zu einem konstanten Regelfehler kommen, durch den dann dem ersten Phasenrechenwerk während dieser rampenförmigen Veränderung ein fehlerhaftes Inkrement zugeführt wird. Derartige Regelfehler werden jedoch mit einem Phasenregelkreis dritten Grades vermieden.According to another development of the invention, the reference phase controller comprises a chain connection of at least two integrators, to which at least one proportional branch is connected in parallel. The arrangement of a second phase arithmetic unit, a second phase detector and a reference phase signal controller then forms a phase locked loop of at least a third degree. With such a reference phase signal controller, the control error of the phase locked loop is reduced for certain courses of changes in the frequency of the clock signal, in particular for changes that are linear over time. In particular, if the reference phase signal controller is designed with only one PI controller and a continuous, ramp-like change in the frequency of the clock signal, a constant control error can occur, which then supplies an incorrect increment to the first phase arithmetic unit during this ramp-like change. Such control errors are avoided with a third-degree phase locked loop.

Nach einer weiteren Ausgestaltung der Erfindung wird das Referenzphasensignal einem Eingang einer Verzerrungsstufe und deren Ausgangssignal dem Referenzphasensignalregler zugeführt und formt die Verzerrungsstufe das Referenzphasensignal derart um, daß große Werte des Referenzphasensignals gemäß einer nichtlinearen Zuordnung zwischen Werten am Eingang und am Ausgang überproportional gegenüber kleinen Werten vergrößert werden. Der Phasenregelkreis weist dann bei geringen Abweichungen zwischen der Frequenz und/oder Phase des Referenzsignals und des zweiten Steuersignals eine geringe Regelverstärkung auf, d.h., daß kleine Abweichungen nur zu einem kleinen Wert für das Referenzphasensignal führen. Der Phasenregelkreis weist dann auch eine kleine Regelgeschwindigkeit und eine geringe Bandbreite, d.h. eine gute Rauschunterdrückung bei genauer, langsamer Ausregelung kleiner Regelfehler auf. Durch die überproportionale Vergrößerung des Referenzphasensignals am Ausgang der Verzerrungsstufe gegenüber dem Signal an ihrem Eingang bei größeren Abweichungen der Frequenzen und/oder Phasen des Referenzsignals und des zweiten Steuersignals wird aber erreicht, daß der Phasenregelkreis beim Auftreten großer Störungen eine hohe Regelverstärkung und damit eine große Regelgeschwindigkeit erhält. Er kann damit große Phasen- und/oder Frequenzabweichungen schnell ausregeln. Die damit verbundene größere Bandbreite und dadurch schlechtere Rauschunterdrückung des Phasenregelkreises wirkt sich nicht nachteilig aus, da bei ihrem Auftreten der Kreis ohnehin nicht eingeschwungen ist.According to a further embodiment of the invention, the reference phase signal is fed to an input of a distortion stage and its output signal is fed to the reference phase signal controller and the distortion stage transforms the reference phase signal in such a way that large values of the reference phase signal are increased disproportionately compared to small values according to a non-linear assignment between values at the input and at the output . The phase-locked loop then has small deviations between the Frequency and / or phase of the reference signal and the second control signal have a small control gain, ie that small deviations only lead to a small value for the reference phase signal. The phase locked loop then also has a low control speed and a small bandwidth, ie good noise suppression with precise, slow control of small control errors. Due to the disproportionate increase in the reference phase signal at the output of the distortion stage compared to the signal at its input with larger deviations in the frequencies and / or phases of the reference signal and the second control signal, however, it is achieved that the phase locked loop has a high control gain and thus a high control speed when large disturbances occur receives. It can quickly correct large phase and / or frequency deviations. The associated larger bandwidth and thus worse noise suppression of the phase-locked loop does not have a disadvantageous effect, since the loop has not settled anyway when it occurs.

Nach einer weiteren Fortbildung der Erfindung umfaßt die Verzerrungsstufe eine Speicheranordnung, die zu jedem Wert des Referenzphasensignals einen Wert am Ausgang der Verzerrungsstufe bildet und diesen dem Referenzphasensignalregler zuleitet. Eine derartige Speicheranordnung kann als Festwertspeicher ausgebildet sein, dessen einzelne Speicherplätze durch die Werte des Signals am Eingang der Verzerrungsstufe adressiert werden und der daraufhin die in den adressierten Speicherplätzen gespeicherten Werte dem Ausgang der Verzerrungsstufe zuleitet. Auf diese Weise sind beliebige Zuordnungen zwischen den Werten am Eingang und den Werten am Ausgang der Verzerrungsstufe erreichbar. Gegebenenfalls können mehrere Speicheranordnungen mit unterschiedlichen Zuordnungen wahlweise verwendet werden und beispielsweise durch Umschaltvorrichtungen wahlweise in den Phasenregelkreis geschaltet werden.According to a further development of the invention, the distortion stage comprises a memory arrangement which forms a value at the output of the distortion stage for each value of the reference phase signal and which supplies this to the reference phase signal controller. Such a memory arrangement can be designed as a read-only memory, the individual memory locations of which are addressed by the values of the signal at the input of the distortion stage and which then supplies the values stored in the addressed memory locations to the output of the distortion stage. In this way, any assignment between the values at the input and the values at the output of the distortion stage can be achieved. If necessary, several memory arrangements with different assignments can optionally be used and can optionally be switched into the phase-locked loop, for example, by switching devices.

Nach einer anderen Weiterbildung der Erfindung umfaßt die Verzerrungsstufe eine Quantisierstufe, die Werte des Referenzphasensignals. mit einem oder mehreren Schwellenwerten vergleicht, sowie eine von der Quantisierstufe gesteuerte Auswahlschaltung, die ihrem Eingang zugeführte Werte des Referenzphasensignals in einzelnen, durch den oder die Schwellenwerte begrenzten Wertebereichen gemäß einer linearen Zuordnung in Werte umsetzt, die vom Ausgang der Verzerrungsstufe dem Referenzphasensignalregler zugeführt werden. Mit einer derartigen Anordnung wird eine bereichsweise lineare Zuordnung der Werte am Eingang und am Ausgang der Verzerrungsstufe erhalten. Es kann dann für kleine Phasen- bzw. Frequenzabweichungen eine kleine Regelverstärkung und für große Phasen- bzw. Frequenzabweichungen eine größere Regelverstärkung eingestellt werden. Gegenüber einer adressierbaren Speicheranordnung läßt sich damit insbesondere bei einer geringen Anzahl von Schwellenwerten eine Verringerung des Schaltungsaufwandes erzielen.According to another development of the invention, the distortion stage comprises a quantizing stage, the values of the reference phase signal. compares with one or more threshold values, as well as a selection circuit controlled by the quantizing stage, which converts values of the reference phase signal supplied to its input into individual ranges of values limited by the threshold value or thresholds according to a linear assignment into values which are fed from the output of the distortion stage to the reference phase signal controller. With such an arrangement, a linear allocation of the values at the input and at the output of the distortion stage is obtained. A small control gain can then be set for small phase and frequency deviations and a larger control gain for large phase and frequency deviations. Compared to an addressable memory arrangement, a reduction in the circuit complexity can be achieved in particular with a small number of threshold values.

Nach einer anderen Fortbildung der Erfindung gibt die Referenzsignalquelle ein rechteckförmiges Signal ab, das mit einem vom Taktsignal gesteuerten Register abgetastet wird. Vorzugsweise ist dieses Register als 1-Bit-Register ausgebildet, das die beiden Signalwerte des rechteckförmigen Signals speichert.According to another development of the invention, the reference signal source emits a rectangular signal which is sampled with a register controlled by the clock signal. This register is preferably designed as a 1-bit register which stores the two signal values of the rectangular signal.

Nach einer anderen Ausgestaltung der Erfindung umfaßt die Referenzsignalquelle einen Oszillator, der ein Signal abgibt mit einer Frequenz, die einem ganzzahligen Vielfachen der Frequenz des Referenzsignals entspricht, sowie eine Umsetzschaltung, die das Signal des Oszillators in ein amplitudendiskretes, mit der Frequenz des Referenzsignals periodisches Signal umsetzt. Eine derartige Umsetzschaltung ist beispielsweise als Zähler oder als Analog-Digital-Umsetzer ausgebildet. Dem zweiten Phasendetektor werden dann mit einer der Frequenz des Taktsignals entsprechenden Folgefrequenz Werte des zweiten Steuersignals und des Referenzsignals zugeleitet. Wenn insbesondere die Frequenz des vom Oszillator abgegebenen Signals wesentlich höher ist als die des Referenzsignals, wird durch die Umsetzschaltung eine genaue Quantisierung des Referenzsignals vorgenommen, wodurch im zweiten Phasendetektor ein genauer Phasenvergleich möglich ist. In dem Phasenregelkreis, in dem der zweite Phasendetektor angeordnet ist, tritt dann nur ein geringes Quantisierungsgeräusch auf, das durch das amplitudendiskrete Referenzsignal hervorgerufen wird. Der Phasenregelkreis kann dann, wie oben beschrieben, eine große Bandbreite, d.h. eine hohe Regelschwindigkeit aufweisen, ohne daß wesentliches Rauschen im Kreis auftritt.According to another embodiment of the invention, the reference signal source comprises an oscillator which emits a signal at a frequency which corresponds to an integer multiple of the frequency of the reference signal, and a conversion circuit which converts the signal of the oscillator into converts an amplitude-discrete signal that is periodic with the frequency of the reference signal. Such a conversion circuit is designed, for example, as a counter or as an analog-to-digital converter. Values of the second control signal and of the reference signal are then fed to the second phase detector with a repetition frequency corresponding to the frequency of the clock signal. If, in particular, the frequency of the signal emitted by the oscillator is significantly higher than that of the reference signal, the conversion circuit carries out an exact quantization of the reference signal, as a result of which an exact phase comparison is possible in the second phase detector. In the phase-locked loop in which the second phase detector is arranged, only a small quantization noise occurs, which is caused by the amplitude-discrete reference signal. As described above, the phase-locked loop can then have a large bandwidth, ie a high control speed, without substantial noise occurring in the loop.

Nach einer anderen Ausgestaltung der Erfindung ist die Frequenz des Referenzsignals wenigstens nahezu gleich der Frequenz des Farbsynchronsignals des Fernsehsignals. Eine derartige Wahl der Frequenz des Referenzsignals ist zweckmäßig, da das vom ersten Phasenrechenwerk abgegebene erste Steuersignal die Frequenz des Farbsynchronsignals aufweist. Wenn die Frequenz des Referenzsignals mit der des Farbsynchronsignals wenigstens nahezu übereinstimmt, wird insgesamt eine besonders einfache Schaltungsanordnung erhalten.According to another embodiment of the invention, the frequency of the reference signal is at least almost equal to the frequency of the color burst signal of the television signal. Such a choice of the frequency of the reference signal is expedient since the first control signal emitted by the first phase arithmetic unit has the frequency of the color synchronizing signal. If the frequency of the reference signal at least almost coincides with that of the color synchronizing signal, a particularly simple circuit arrangement is obtained overall.

Einige Ausführungsbeispiele der Erfindung sind in der Zeichnung dargestellt und werden im nachfolgenden näher beschrieben. Es zeigen

  • Fig. 1 ein Blockschaltbild eines Ausführungsbeispiels,
  • Fig. 2 ein etwas detaillierteres Blockschaltbild eines Beispiels für ein Phasenrechenwerk aus der Schaltungsanordnung nach Fig. 1,
  • Fig. 3 ein etwas detaillierteres Blockschaltbild einer Ausführungsform für eine Proportional-Integral-Regelstufe in der Schaltungsanordnung nach Fig. 1,
  • Fig. 4 ein Blockschaltbild einer weiteren Ausführungsform,
  • Fig. 5 ein etwas detaillierteres Blockschaltbild eines Ausführungsbeispiels für eine Referenzsignalquelle sowie einen zweiten Phasendetektor aus der Schaltungsanordnung nach Fig. 4,
  • Fig. 6 eine Abwandlung eines Teils der Schaltungsanordnung nach Fig. 5,
  • Fig. 7 ein etwas detaillierteres Blockschaltbild einer Verzerrungsstufe aus der Schaltungsanordnung nach Fig. 4.
Some embodiments of the invention are shown in the drawing and are described in more detail below. Show it
  • F ig. 1 shows a block diagram of an exemplary embodiment,
  • FIG. 2 shows a somewhat more detailed block diagram of an example of a phase arithmetic unit from the circuit arrangement according to FIG. 1,
  • 3 shows a somewhat more detailed block diagram of an embodiment for a proportional-integral control stage in the circuit arrangement according to FIG. 1,
  • 4 shows a block diagram of a further embodiment,
  • 5 shows a somewhat more detailed block diagram of an exemplary embodiment for a reference signal source and a second phase detector from the circuit arrangement according to FIG. 4,
  • 6 shows a modification of part of the circuit arrangement according to FIG. 5,
  • 7 shows a somewhat more detailed block diagram of a distortion stage from the circuit arrangement according to FIG. 4.

In der Schaltungsanordnung nach Fig. 1 ist mit 1 ein Analog-Digital-Umsetzer bezeichnet, dem an einem Eingang 2 ein analoges Fernsehsignal zugeführt wird, das ein analoges Leuchtdichtesignal, ein analoges Farbartsignal sowie Vertikal- und Horizontal-Synchronimpulse enthält. An einem Takteingang 3 wird dem Analog-Digital-Umsetzer 1 ein periodisches Taktsignal zugeleitet. In jeder Periode dieses Taktsignals wird im Analog-Digital-Umsetzer 1 aus dem analogen Fernsehsignal am Eingang 2 ein amplitudendiskreter Abtastwert abgeleitet und an einem Ausgang 4 vorzugsweise in paralleler Form abgegeben.In the circuit arrangement according to FIG. 1, 1 denotes an analog-to-digital converter, to which an analog television signal is supplied at an input 2, which contains an analog luminance signal, an analog color tone signal and vertical and horizontal synchronizing pulses. A periodic clock signal is fed to the analog-to-digital converter 1 at a clock input 3. In each period of this clock signal in the analog-digital converter 1, an amplitude-discrete sample value is derived from the analog television signal at the input 2 and is preferably output in parallel form at an output 4.

Das digitale Fernsehsignal wird zum einen einem Eingang 5 einer Filterstufe 6 zugeleitet, die daraus in einem ersten Schritt durch Unterdrücken des Farbartsignals ein digitales Leuchtdichtesignal gewinnt und an einem Leuchtdichtesignalausgang 7 abgibt sowie in einem zweiten Schritt durch Tiefpaßfilterung ein Signal gewinnt, das im wesentlichen noch die Synchronimpulse und niederfrequente Anteile des Leuchtdichtesignals enthält und das an einem Synchronimpulsausgang 8 abgegeben wird. Von dort gelangt dieses Signal zum Eingang 9 einer Synchronabtrennstufe 10, die daraus die Vertikalsynchronimpulse abtrennt und an einem Vertikalsynchronausgang 11 abgibt. Die Horizontal-Synchronimpulse werden von der Synchronabtrennstufe 10 über einen Horizontalsynchronausgang 12 einem Synchronisiereingang 13 eines Taktsignalgenerators 14 zugeführt. Der Taktsignalgenerator 14 gibt an einem Taktsignalausgang 15 das Taktsignal ab, das dem Takteingang 3 des Analog-Digital-Umsetzers 1 zugeführt wird. Der Taktsignalgenerator 14 liefert an einem Zeilensynchronausgang 16 Zeilensynchronimpulse, die aus den Horizontal-Synchronimpulsen abgeleitet sind.The digital television signal is fed on the one hand to an input 5 of a filter stage 6, which in a first step obtains a digital luminance signal by suppressing the hue-tone signal and outputs it to a luminance signal output 7 and in a second step Step by low-pass filtering wins a signal that essentially still contains the sync pulses and low-frequency components of the luminance signal and that is output at a sync pulse output 8. From there, this signal reaches the input 9 of a synchronous isolating stage 10, which separates the vertical synchronizing pulses therefrom and outputs it to a vertical synchronizing output 11. The horizontal synchronizing pulses are fed from the synchronizing isolating stage 10 via a horizontal synchronizing output 12 to a synchronizing input 13 of a clock signal generator 14. The clock signal generator 14 outputs the clock signal at a clock signal output 15, which is fed to the clock input 3 of the analog-digital converter 1. The clock signal generator 14 supplies 16 line synchronizing pulses, which are derived from the horizontal synchronizing pulses, at a line synchronizing output.

Das vom Taktsignalgenerator 14 erzeugte Taktsignal wird durch die dem Synchronisiereingang 13 zugeführten Horizontal-Synchronimpulse synchronisiert und weist eine Frequenz auf, die einem ganzzahligen Vielfachen der Wiederholungsfrequenz der Horizontal-Synchronimpulse entspricht. Die Frequenz des Taktsignals ist daher mit der Wiederholungsfrequenz der Horizontal-Synchronimpulse verbunden und schwankt mit den Veränderungen dieser Wiederholungsfrequenz, so daß beispielsweise Frequenzabweichungen in dieser Wiederholungsfrequenz oder Abweichungen in der Phasenlage einzelner Horizontal-Synchronimpulse, wie sie insbesondere in einem von einem Bildaufzeichnungsgerät, insbesondere einem Videorecorder,zugef ührten, analogen Fernsehsignal auftreten, zu Veränderungen der Frequenz des Taktsignals führen.The clock signal generated by the clock signal generator 14 is synchronized by the horizontal synchronizing pulses supplied to the synchronizing input 13 and has a frequency which corresponds to an integer multiple of the repetition frequency of the horizontal synchronizing pulses. The frequency of the clock signal is therefore connected to the repetition frequency of the horizontal synchronizing pulses and fluctuates with the changes in this repetition frequency, so that, for example, frequency deviations in this repetition frequency or deviations in the phase position of individual horizontal synchronizing pulses, such as occur in particular in an image recorder, in particular one VCR, supplied, analog television signal occur, lead to changes in the frequency of the clock signal.

Das digitale Fernsehsignal vom Ausgang 4 des Analog-Digital-Umsetzers 1 wird weiterhin einem Fernsehsignaleingang 17 eines Demodulators 18 zugeführt, dem an einem ersten und einem zweiten Demodulationssignaleingang 19 und 20 außerdem ein erstes und ein zweites Demodulationssignal zugeleitet werden. Die Demodulationssignale bestehen aus je einer Folge digitaler Abtastwerte mit einer Folgefrequenz, die gleich der Frequenz des Taktsignals ist, und stellen sinusförmige Schwingungen mit der Frequenz des im Farbartsignal enthaltenen Farbsynchronsignals (Burst) und einer gegenseitigen Phasenverschiebung von 900 dar, so daß beispielsweise das erste Demodulationssignal eine Sinusfunktion und das zweite Demodulationssignal eine Kosinusfunktion darstellt. Im Demodulator 18 wird jeder Abtastwert des digitalen Fernsehsignals vom Fernsehsignaleingang 17 mit je einem Abtastwert des ersten und des zweiten Demodulationssignals multipliziert. Die Folgen der mit der Taktfrequenz auftretenden Produkte werden als demodulierte digitale Farbdifferenzsignale an einem ersten bzw. einem zweiten Farbdifferenzsignalausgang 21 bzw. 22 abgegeben. Sie werden einerseits über ein Farbdifferenz-Tiefpaßfilter 23 mit je einem Kanal für jedes Farbdifferenzsignal zum Abtrennen hochfrequenter, vom Demodulator 18 gebildeter Mischprodukte Ausgängen 24 und andererseits Signaleingängen 26, 27 eines ersten Phasendetektors 25 zugeführt. Dem ersten Phasendetektor 25 wird weiterhin das Taktsignal an einem Taktsignaleingang 28 zugeleitet.The digital television signal from the output 4 of the analog-digital converter 1 is also fed to a television signal input 17 of a demodulator 18, which is connected to a first and a second demodulation signal inputs 19 and 20 also a first and a second demodulation signal are fed. The demodulation signals each consist of a sequence of digital samples with a repetition frequency that is equal to the frequency of the clock signal, and represent sinusoidal oscillations with the frequency of the color synchronization signal (burst) contained in the chrominance signal and a mutual phase shift of 90 0 , so that, for example, the first Demodulation signal represents a sine function and the second demodulation signal represents a cosine function. In the demodulator 18, each sample of the digital television signal from the television signal input 17 is multiplied by a sample of the first and the second demodulation signal. The sequences of the products occurring at the clock frequency are output as demodulated digital color difference signals at a first and a second color difference signal output 21 and 22, respectively. They are supplied on the one hand via a color difference low-pass filter 23 with one channel for each color difference signal for separating high-frequency mixed products formed by the demodulator 18, and on the other hand signal inputs 26, 27 of a first phase detector 25. The clock signal is also fed to the first phase detector 25 at a clock signal input 28.

Der erste Phasendetektor 25 tastet die ihm an den Signaleingängen 26 und 27 zugeführten, digitalen Farbdifferenzsignale jeweils zum Zeitpunkt des Auftretens des Farbsynchronsignals im Fernsehsignal ab und erfaßt so über den ersten Signaleingang 26 das mit dem ersten Demodulationssignal und am zweiten Signaleingang 27 das mit dem zweiten Demodulationssignal demodulierte, d.h. multiplizierte Farbsynchronsignal. Beispielsweise wird bei einem nach der PAL-Norm übertragenen Fernsehsignal im Anschluß an jeden Horizontal-Synchronimpuls ein Schwingungszug des Farbsynchronsignals übertragen, und entsprechend werden in diesem Zeitintervall die demodulierten Farbsynchronsignale vom ersten Phasendetektor 25 detektiert. Der erste Phasendetektor 25 bildet daraus ein der Phasenlage des Farbsynchronsignals zu den Demodulationssignalen entsprechendes Farbphasensignal und gibt dieses über einen Farbphasensignalausgang 29 an einen Farbphasensignalregler 30 ab, der bevorzugt in der Form einer Proportional-Integral-Regelstufe als digitales Filter aufgebaut ist und das seinem Eingang 31 zugeführte Farbphasensignal entsprechend seiner Filtercharakteristik über einen Ausgang 32 einem ersten Eingang 33 eines ersten Addierers 34 zuleitet. Vom Ausgang 35 des ersten Addierers 34 wird das Farbphasensignal als Teil eines Inkrements einem Inkrementeingang 36 eines ersten Phasenrechenwerkes 37 zugeleitet, dem weiterhin an einem Takteingang 38 das Taktsignal zugeführt wird. An einem Steuersignalausgang 39 gibt das erste Phasenrechenwerk 37 ein erstes Steuersignal aus einer Folge von Werten ab mit einer der Frequenz des Taktsignals entsprechenden Folgefrequenz und einer durch das dem Inkrementeingang 36 zugeführte Inkrement bestimmten Differenz aufeinanderfolgende Werte.The first phase detector 25 scans the digital color difference signals fed to it at the signal inputs 26 and 27 at the time of the occurrence of the color synchronization signal in the television signal and thus detects that with the first demodulation signal and at the second signal input 27 that with the second demodulation signal via the first signal input 26 demodulated, ie multiplied, color burst signal. For example, in the case of a television signal transmitted according to the PAL standard, each is followed Horizontal synchronizing pulse transmit an oscillation train of the color synchronizing signal, and accordingly the demodulated color synchronizing signals are detected by the first phase detector 25 in this time interval. The first phase detector 25 forms a color phase signal corresponding to the phase relationship of the color synchronization signal with the demodulation signals and outputs this via a color phase signal output 29 to a color phase signal controller 30, which is preferably constructed in the form of a proportional-integral control stage as a digital filter and has its input 31 supplied color phase signal according to its filter characteristic via an output 32 to a first input 33 of a first adder 34. From the output 35 of the first adder 34, the color phase signal is fed as part of an increment to an increment input 36 of a first phase arithmetic unit 37, to which the clock signal is also fed at a clock input 38. At a control signal output 39, the first phase arithmetic unit 37 emits a first control signal from a sequence of values with a sequence frequency corresponding to the frequency of the clock signal and a difference determined by the increment supplied to the increment input 36.

Das erste Steuersignal wird dem Eingang 40 eines Signalgenerators 41 zugeführt. Durch jeden möglichen Wert des ersten Steuersignals wird im Signalgenerator 41 je ein Wert des ersten und des zweiten Demodulationssignals ausgewählt und über einen ersten bzw. einen zweiten Demodulationssignalausgang 42 bzw. 43 abgegeben und dem ersten bzw. zweiten Demodulationssignaleingang 19 bzw. 20 des Demodulators 18 zugeleitet. Der Signalgenerator 41 umfaßt vorzugsweise einen Festwertspeicher, in dem die Werte des ersten und des zweiten Demodulationssignals gespeichert sind, die durch die Werte des ersten Steuersignals am Eingang 40 adressiert werden. Demodulator 18, erster Phasendetektor 25, Farbphasensignalregler 30, erster Addierer 34 sowie die einen digitalen Oszillator bildende Kombination aus erstem Phasenrechenwerk 37 und Signalgenerator 41 bilden zusammen einen digitalen Phasenregelkreis, dessen Signalfrequenz - die Frequenz der Demodulationssignale - durch das Inkrement am Inkrementeingang 36 bestimmt wird.The first control signal is fed to the input 40 of a signal generator 41. For each possible value of the first control signal, a value of the first and the second demodulation signal is selected in the signal generator 41 and output via a first or a second demodulation signal output 42 or 43 and fed to the first or second demodulation signal input 19 or 20 of the demodulator 18 . The signal generator 41 preferably comprises a read-only memory in which the values of the first and second demodulation signals are stored, which are determined by the values of the first control signal Input 40 can be addressed. Demodulator 18, first phase detector 25, color phase signal controller 30, first adder 34 and the combination of first phase arithmetic unit 37 and signal generator 41 forming a digital oscillator together form a digital phase locked loop, the signal frequency - the frequency of the demodulation signals - is determined by the increment at the increment input 36.

Die Schaltungsanordnung nach Fig. 1 umfaßt weiterhin eine durch einen Schwingquarz 44 gesteuerte Referenzsignalquelle 45, der vom Taktsignalausgang 15 das Taktsignal zugeleitet wird und die an einem Ausgang 46 als Referenzsignal ein rechteckförmiges Signal mit einer Frequenz abgibt, die wenigstens nahezu gleich der Frequenz des Farbsynchronsignals im Fernsehsignal ist. Dieses rechteckförmige Signal besteht aus einer taktfrequenten Folge von vorzugsweise zwei verschiedenen Signalwerten, die derart aufeinander folgen, daß ein Signal der gewünschten Frequenz entsteht. Beispielsweise wird dazu vom Schwingquarz 44 ein analoges Signal mit rechteckförmigem Verlauf und der Frequenz des rechteckförmigen Signals abgeleitet und dessen Wert mit dem Taktsignal abgetastet. Das rechteckförmige Signal kann mit einem Bit dargestellt werden.The circuit arrangement according to FIG. 1 further comprises a reference signal source 45 controlled by a quartz crystal 44, to which the clock signal is fed from the clock signal output 15 and which, at an output 46 as a reference signal, outputs a rectangular signal with a frequency which is at least almost equal to the frequency of the color synchronizing signal in TV signal is. This rectangular signal consists of a clock frequency sequence of preferably two different signal values, which follow one another in such a way that a signal of the desired frequency is produced. For this purpose, for example, an analog signal with a rectangular shape and the frequency of the rectangular signal is derived from the quartz crystal 44 and its value is sampled with the clock signal. The rectangular signal can be represented with one bit.

Weiterhin ist ein zweites Phasenrechenwerk 47 vorgesehen, das in Aufbau und Funktionsweise dem ersten Phasenrechenwerk 37 entspricht. Es weist entsprechend einen Inkrementeingang 48, einen Takteingang 49 sowie einen Steuersignalausgang 50 auf.Furthermore, a second phase arithmetic unit 47 is provided, which corresponds in structure and mode of operation to the first phase arithmetic unit 37. It accordingly has an increment input 48, a clock input 49 and a control signal output 50.

Das zweite Phasenrechenwerk 47 gibt an seinem Steuersignalausgang 50 ein zweites Steuersignal ab, das einem Steuersignaleingang 51 eines zweiten Phasendetektors 52 zugeführt wird. Dem zweiten Phasendetektor 52 wird an einem Referenzsignaleingang 53 das Referenzsignal vom Ausgang 46 der Referenzsignalquelle 45 zugeleitet und in Frequenz und Phase mit dem zweiten Steuersignal verglichen. Dazu werden die Differenzen aus den Werten des Referenzsignals und den zugehörigen Werten des zweiten Steuersignals gebildet, die ein Maß für Frequenz- bzw. Phasenabweichungen darstellen, und ein daraus gebildetes Referenzphasensignal wird an einem Ausgang 54 des zweiten Phasendetektors 52 abgegeben und über einen Referenzphasensignalregler 55 einerseits als Inkrement dem Inkrementeingang 48 des zweiten Phasenrechenwerks 47 und andererseits einem zweiten Eingang 56 des ersten Addierers 34 zugeleitet. Der Referenzphasensignalregler 55 ist vorzugsweise ähnlich dem Farbphasensignalregler 30 als Proportional-Integral-Regelstufe aufgebaut. Das von ihm an den Inkrementeingang 48 des zweiten Phasenrechenwerks 47 abgegebene Inkrement wird im ersten Addierer 34 dem Farbphasensignal additiv überlagert und mit ihm gemeinsam als Inkrement dem ersten Phasenrechenwerk 37 zugeführt. Das Inkrement vom zweiten Phasendetektor 52 bzw. vom Referenzphasensignalregler 55 schwankt umgekehrt proportional zu den Schwankungen der Frequenz des Taktsignals. Aus diesem Anteil des Inkrements am Inkrementeingang 36 des ersten Phasenrechenwerks 37 entsteht mit dem dem Takteingang 38 des ersten Phasenrechenwerks 37 zugeführten Taktsignal unter der Annahme, daß das Farbphasensignal vom Farbphasensignalregler 30 am ersten Eingang 33 des ersten Addierers 34 keinen Beitrag liefert, am Steuersignalausgang 39 des ersten Phasenrechenwerks 37 ein erstes Steuersignal, das unmittelbar dem Referenzsignal vom Ausgang 46 der Referenzsignalquelle 45 folgt. Durch das Farbphasensignal wird dem Inkrement am Inkrementeingang 36 ein Anteil hinzugefügt, der im wesentlichen der Abweichung der Frequenzen bzw. Phasen des Referenzsignals und des Farbsynchronsignals aus dem Fernsehsignal entspricht.The second phase arithmetic unit 47 outputs a second control signal at its control signal output 50, which is sent to a control signal input 51 of a second phase detector 52 is fed. The reference signal from the output 46 of the reference signal source 45 is fed to the second phase detector 52 at a reference signal input 53 and compared in frequency and phase with the second control signal. For this purpose, the differences are formed from the values of the reference signal and the associated values of the second control signal, which represent a measure of frequency or phase deviations, and a reference phase signal formed therefrom is emitted at an output 54 of the second phase detector 52 and, on the one hand, via a reference phase signal controller 55 fed as an increment to the increment input 48 of the second phase arithmetic unit 47 and, on the other hand, to a second input 56 of the first adder 34. The reference phase signal controller 55 is preferably constructed similarly to the color phase signal controller 30 as a proportional-integral control stage. The increment which it outputs to the increment input 48 of the second phase arithmetic unit 47 is additively superimposed on the color phase signal in the first adder 34 and is fed together with it as an increment to the first phase arithmetic unit 37. The increment from the second phase detector 52 or from the reference phase signal controller 55 fluctuates inversely in proportion to the fluctuations in the frequency of the clock signal. From this portion of the increment at the increment input 36 of the first phase arithmetic unit 37, the clock signal supplied to the clock input 38 of the first phase arithmetic unit 37 is produced at the control signal output 39 of the assumption that the color phase signal from the color phase signal controller 30 at the first input 33 of the first adder 34 makes no contribution first phase arithmetic unit 37 a first control signal which immediately follows the reference signal from the output 46 of the reference signal source 45. The color phase signal adds a portion to the increment at the increment input 36 which essentially corresponds to the deviation of the frequencies or phases of the reference signal and the color synchronizing signal from the television signal.

Der Farbphasensignalregler 30 weist vorzugsweise eine Tiefpaßcharakteristik mit sehr niedriger Grenzfrequenz auf, so daß der zugehörige Phasenregelkreis sehr frequenzstabil ist, d.h., daß er Schwankungen der Frequenz des Farbsynchronsignals nur sehr langsam nachgeführt wird. Demgegenüber ermöglicht der Referenzphasensignalregler 55 auch schnelle Frequenz- bzw. Phasenänderungen in dem ihn umfassenden Phasenregelkreis. Damit ist dieser Phasenregelkreis in der Lage, schnelle Schwankungen in der Frequenz bzw. Phase des Taktsignals auszugleichen, beispielsweise in einem von einem Videorecorder eingespeisten Fernsehsignal nach einem Wechsel des Wiedergabekopfes. Derartige Kopfwechsel werden in der Regel am Übergang zwischen zwei aufeinander folgenden Bildern im Fernsehsignal vorgenommen. Die von diesen Kopfwechseln ausgehenden Störungen werden durch die beschriebene Schaltungsanordnung noch vor Auftreten der ersten auf einer Bildwiedergabeanordnung dargestellten Fernsehbildzeile im Fernsehsignal ausgeregelt.The color phase signal controller 30 preferably has a low-pass characteristic with a very low cut-off frequency, so that the associated phase-locked loop is very frequency-stable, i.e. that it only very slowly tracks fluctuations in the frequency of the color synchronizing signal. In contrast, the reference phase signal controller 55 also enables rapid frequency or phase changes in the phase locked loop comprising it. This phase locked loop is thus able to compensate for rapid fluctuations in the frequency or phase of the clock signal, for example in a television signal fed in by a video recorder after a change in the playback head. Such head changes are usually made at the transition between two successive images in the television signal. The disturbances emanating from these head changes are corrected by the circuit arrangement described before the first television picture line shown on a picture display device appears in the television signal.

Das Taktsignal wird außer dem Analog-Digital-Umsetzer 1, dem ersten Phasendetektor 25 und den Phasenrechenwerken 37, 47 wenigstens noch der Filterstufe 6, der Synchronabtrennstufe 10, dem Farbdifferenz-Tiefpaßfilter 23, dem Farbphasensignalregler 30 sowie dem zweiten Phasendetektor 52 und dem Referenzphasensignalregler 55 zum Synchronisieren derer Funktionsabläufe zugeführt.In addition to the analog-to-digital converter 1, the first phase detector 25 and the phase arithmetic units 37, 47, the clock signal is also used for at least the filter stage 6, the synchronous separation stage 10, the color difference low-pass filter 23, the color phase signal regulator 30 and the second phase detector 52 and the reference phase signal regulator 55 fed to synchronize their functional processes.

Die Ausgänge 7 für das digitale Leuchtdichtesignal, 11 für die Vertikal-Synchronimpulse, 16 für die Zeilensynchronimpulse und 24 für die Farbdifferenzsignale in der Schaltungsanordnung nach Fig. 1 sind beispielsweise mit einer nicht dargestellten Fernsehbildwiedergabeanordnung verbunden.The outputs 7 for the digital luminance signal, 11 for the vertical synchronizing pulses, 16 for the line synchronizing pulses and 24 for the color difference signals in the circuit arrangement according to FIG. 1 are connected, for example, to a television picture display device, not shown.

Fig. 2 zeigt ein etwas detaillierteres Schaltbild für den Aufbau eines in der Schaltungsanordnung nach Fig. 1 verwendeten Phasenrechenwerks am Beispiel des ersten Phasenrechenwerks 37. Das Inkrement wird vom Inkrementeingang 36 einem ersten Eingang 71 eines Modulo-Addierers 70 zugeführt, dessen Ausgang 72 mit einem Eingang 73 eines Registers 74 verbunden ist, dessen Ausgang 75, der das erste Steuersignal liefert, mit dem Steuersignalausgang 39 des ersten Phasenrechenwerks 37 und mit einem zweiten Eingang 76 des Modulo-Addierers 70 verbunden ist. Dem Register wird ferner das Taktsignal vom Takteingang 38 zugeleitet derart, daß in jeder Periode des Taktsignals das vom Ausgang 72 des Modulo-Addierers 70 dem Eingang 73 zugeführte Signal im Register 74 gespeichert wird und an dessen Ausgang 75 zur Verfügung steht. In jeder Periode des Taktsignals wird somit im Modulo-Addierer 70 der im Register 74 gespeicherte Wert zu dem Inkrement vom ersten Eingang 71 hinzuaddiert, d.h. es werden die über den Inkrementeingang 36 zugeführten Inkremente im Takt des Taktsignals und beginnend mit beispielsweise dem Wert Null aufakkumuliert. Bei einem Überlauf im Modulo-Addierer 70, d.h. wenn die Summe der Werte an den Eingängen 71 und 76 den größten darstellbaren Wert am Ausgang 72 überschreitet, erscheint dort nur die Differenz zwischen diesem Summenwert und dem größten darstellbaren Wert. Das Phasenrechenwerk 37 beginnt dann, die Inkremente am Inkrementeingang 36 von neuem aufzuakkumulieren.2 shows a somewhat more detailed circuit diagram for the construction of a phase arithmetic unit used in the circuit arrangement according to FIG. 1 using the example of the first phase arithmetic unit 37. The increment is fed from the increment input 36 to a first input 71 of a modulo adder 70, the output 72 of which is connected to a Input 73 of a register 74 is connected, the output 75 of which supplies the first control signal is connected to the control signal output 39 of the first phase arithmetic unit 37 and to a second input 76 of the modulo adder 70. The clock signal from clock input 38 is also fed to the register in such a way that in each period of the clock signal the signal fed from output 72 of modulo adder 70 to input 73 is stored in register 74 and is available at its output 75. In each period of the clock signal, the value stored in register 74 is thus added to the increment from first input 71 in modulo adder 70, i.e. the increments supplied via the increment input 36 are accumulated in time with the clock signal and starting, for example, with the value zero. In the event of an overflow in the modulo adder 70, i.e. if the sum of the values at inputs 71 and 76 exceeds the largest representable value at output 72, only the difference between this sum value and the largest representable value appears there. The phase arithmetic unit 37 then begins to accumulate the increments again at the increment input 36.

Dem ersten Phasenrechenwerk 37 ist, wie schon in der Fig. 1 dargestellt, am Steuersignalausgang 39 der Signalgenerator 41 nachgeschaltet, der zusammen mit dem Phasenrechenwerk 37 einen digitalen Oszillator bildet.As already shown in FIG. 1, the first phase arithmetic unit 37 is followed by the signal generator 41 at the control signal output 39, which together with the phase arithmetic unit 37 forms a digital oscillator.

Fig. 3 zeigt ein Beispiel für eine Ausführungsform des Referenzphasensignalreglers 55 als Proportional-Integral-Regelstufe, die einen Proportionalzweig mit einem ersten Multiplizierer 80 und parallel dazu einen Integralzweig mit einer einen Addierer 81 und ein Register 82 umfassenden Akkumulationsvorrichtung und einem dieser Akkumulationsvorrichtung nachgeschalteten zweiten Multiplizierer 83 enthält. Dem Register 82 wird an einem Takteingang 84 das Taktsignal zugeleitet. Die Multiplizierer 80, 83 weisen je einen Eingang 85, 86 auf, über die dem Referenzphasensignalregler 55 Proportionalitätsfaktoren zum Einstellen der Charakteristik, d.h. der Regelverstärkung und der Zeitkonstanten und damit letztlich der Regelgeschwindigkeit zugeführt werden. Diese Proportionalitätsfaktoren können fest vorgegeben, jedoch auch einstellbar sein. Über einen weiteren Addierer 87 werden die Signale aus dem Proportionalzweig und dem Integralzweig summiert.3 shows an example of an embodiment of the reference phase signal controller 55 as a proportional-integral control stage, which has a proportional branch with a first Multiplier 80 and, in parallel therewith, an integral branch with an accumulation device comprising an adder 81 and a register 82 and a second multiplier 83 connected downstream of this accumulation device. The clock signal is fed to the register 82 at a clock input 84. The multipliers 80, 83 each have an input 85, 86, via which the reference phase signal controller 55 is supplied with proportionality factors for setting the characteristic, ie the control gain and the time constant and thus ultimately the control speed. These proportionality factors can be fixed, but can also be adjustable. The signals from the proportional branch and the integral branch are summed via a further adder 87.

Fig. 4 zeigt als weitere Ausführungsform der erfindungsgemäßen Schaltungsanordnung eine Abwandlung der Anordnung nach Fig. 1, wobei Teile, die mit dieser Schaltungsanordnung identisch sind, mit gleichen Bezugszeichen versehen und anhand Fig. 1 beschrieben sind.FIG. 4 shows, as a further embodiment of the circuit arrangement according to the invention, a modification of the arrangement according to FIG. 1, parts which are identical to this circuit arrangement being provided with the same reference numerals and being described with reference to FIG. 1.

Bei der Schaltungsanordnung nach Fig. 4 wird aus dem Taktsignalgenerator 14 über einen weiteren Ausgang 90 ein Frequenzsteuersignal abgeleitet und über eine Umformstufe 91 einem ersten Eingang 92 eines zweiten Addierers 93 zugeführt. Beispielsweise umfaßt der Taktsignalgenerator 14 einen Taktsignal-Phasenregelkreis mit einem Taktoszillator, der das Taktsignal abgibt, einem Frequenzteiler, der die Frequenz des Taktsignals auf die Frequenz eines im Fernsehsignal enthaltenen Zeilensynchronsignals teilt, und einem das frequenzgeteilte Taktsignal mit dem Zeilensynchronsignal hinsichtlich Frequenz und Phase vergleichenden Phasendetektor, der das Frequenzsignal bildet und damit den Taktoszillator steuert. Das Frequenzsteuersignal enthält eine unmittelbare Information über die Frequenz des Taktsignals.In the circuit arrangement according to FIG. 4, a frequency control signal is derived from the clock signal generator 14 via a further output 90 and fed to a first input 92 of a second adder 93 via a conversion stage 91. For example, the clock signal generator 14 comprises a clock signal phase-locked loop with a clock oscillator which outputs the clock signal, a frequency divider which divides the frequency of the clock signal by the frequency of a line synchronizing signal contained in the television signal, and a phase detector which compares the frequency-divided clock signal with the line synchronizing signal with regard to frequency and phase , which forms the frequency signal and thus controls the clock oscillator. The frequency control signal contains immediate information about the frequency of the clock signal.

Der zweite Addierer 93 ist derart in den Signalweg für das Referenzphasensignal eingefügt, daß seinem zweiten Eingang 94 das Referenzphasensignal zugeführt wird und von seinem Ausgang 95 die Summe aus dem Referenzphasensignal und dem Frequenzsteuersignal dem Inkrementeingang 48 des zweiten Phasenrechenwerks 47 und dem zweiten Eingang 56 des ersten Addierers 34 zugeleitet wird. Die Umformstufe 91 formt dabei das Frequenzsteuersignal beispielsweise in seinem Wert derart um, daß es den Werten des Referenzphasensignals und des Farbphasensignals angepaßt ist. Darüber hinaus kann die Umformstufe 91 auch eine dynamische Anpassung, beispielsweise eine Tiefpaßfilterung oder eine Verzögerung, des die Frequenz des Taktsignals bestimmenden Signals durchführen. Damit läßt sich die Wirkungsweise der durch dieses Signal vorgenommenen, groben Ausregelung von Schwankungen des Taktsignals in weiten Bereichen einstellen. Beispielsweise können damit die Signalübertragungseigenschaften im Taktsignalgenerator 14 zwischen dem Synchronisiereingang 13 und dem Taktsignalausgang 15 berücksichtigt werden.The second adder 93 is inserted into the signal path for the reference phase signal such that the reference phase signal is fed to its second input 94 and the sum of the reference phase signal and the frequency control signal from its output 95 to the increment input 48 of the second phase calculator 47 and the second input 56 of the first Adder 34 is fed. The conversion stage 91 transforms the frequency control signal, for example, in its value in such a way that it is adapted to the values of the reference phase signal and the color phase signal. In addition, the conversion stage 91 can also perform a dynamic adaptation, for example low-pass filtering or a delay, of the signal determining the frequency of the clock signal. In this way, the mode of operation of the rough regulation of fluctuations in the clock signal carried out by this signal can be adjusted over a wide range. For example, the signal transmission properties in the clock signal generator 14 between the synchronization input 13 and the clock signal output 15 can thus be taken into account.

In einer weiteren Abänderung der Schaltungsanordnung nach Fig. 1 enthält die Schaltungsanordnung gemäß Fig. 4 eine Referenzsignalquelle 100, die an einem Ausgang 101 ein digitales, mit der Frequenz des Referenzsignals periodisches Signal abgibt. Dieses wird, beispielsweise in der Form eines mehrstelligen Dualwortes, einem Referenzsignaleingang 102 eines zweiten Phasendetektors 103 zugeführt, der sich von dem zweiten Phasendetektor 52 der Schaltungsanordnung nach Fig. 1 dahingehend unterscheidet, daß er zwei mehrstellige Dualzahlen darstellende Signale miteinander vergleicht, während der zweite Phasendetektor 52 aus der Schaltungsanordnung nach Fig. 1 den Wert des amplitudendiskreten zweiten Steuersignals zum Zeitpunkt des Auftretens einer Flanke im rechteckförmigen Referenzsignal detektiert. Das von der Referenzsignalquelle 100 gelieferte, amplitudendiskrete Referenzsignal weist somit eine höhere Auflösung auf als das von der Referenzsignalquelle 45 abgegebene, rechteckförmige Referenzsignal. Es wird damit eine Erhöhung der Meßgenauigkeit des zweiten Phasendetektors 103 gegenüber der Ausführung des zweiten Phasendetektors 52 aus der Schaltungsanordnung nach Fig. 1 erreicht. Damit läßt sich eine Erhöhung der Regelgeschwindigkeit des den zweiten Phasendetektor sowie das zweite Phasenrechenwerk 47 umfassenden Phasenregelkreises erreichen.In a further modification of the circuit arrangement according to FIG. 1, the circuit arrangement according to FIG. 4 contains a reference signal source 100 which emits a digital signal which is periodic at the frequency of the reference signal at an output 101. This is supplied, for example in the form of a multi-digit dual word, to a reference signal input 102 of a second phase detector 103, which differs from the second phase detector 52 of the circuit arrangement according to FIG. 1 in that it compares two signals representing two-digit dual numbers with one another, while the second phase detector 52 from the circuit arrangement according to FIG. 1 the value of the amplitude-discrete second control signal at the time of occurrence of an edge in the rectangular reference signal detected. The amplitude-discrete reference signal supplied by the reference signal source 100 thus has a higher resolution than the rectangular reference signal emitted by the reference signal source 45. An increase in the measuring accuracy of the second phase detector 103 is thus achieved compared to the design of the second phase detector 52 from the circuit arrangement according to FIG. 1. An increase in the control speed of the phase control loop comprising the second phase detector and the second phase arithmetic unit 47 can thus be achieved.

Eine höhere Auflösung des Referenzsignals kann beispielsweise dadurch erzielt werden, daß die aus dem Schwingquarz 44 abgeleitete Schwingung über einen Analog-Digital-Umsetzer mit einer gegenüber der Frequenz des Referenzsignals hohen Abtastrate dem zweiten Phasendetektor 103 zugeleitet wird. Eine andere Ausführungsform mit demgegenüber verringertem Schaltungsaufwand ist in der Fig. 5 dargestellt. Ein durch den Schwingquarz 44 gesteuerter Oszillator 130 schwingt auf einer Frequenz, die wenigstens nahezu dem Vierfachen der Frequenz des Farbsynchronsignals entspricht. Ein Signal mit dieser Frequenz wird am Ausgang 131 des Oszillators 130 abgegeben und einerseits unmittelbar einem ersten Eingang 132 sowie über einen ersten Teiler 133 einem zweiten Eingang 134 und über einen zweiten Teiler 135 einem dritten Eingang 136 eines dreiteiligen Registers 137 zugeführt. Das am Ausgang 131 abgegebene Signal ist vorzugsweise rechteckförmig, und jedes der drei jeweils einem der Eingänge 132, 134, 136 zugeordnete Teil des dreiteiligen Registers 137 speichert ein Bit. Dem dreiteiligen Register 137 wird ferner an einem Takteingang 138 das Taktsignal zugeführt. In jeder Periode des Taktsignals wird ein Augenblickswert der Signale an den Eingängen 132, 134 und 136 im dreiteiligen Register 137 gespeichert und an dessen Ausgang 139 in der Form eines dreistelligen Dualwortes abgegeben. Dieses wird in einer Multiplizieranordnung 140 mit einem vorgegebenen Faktor multipliziert und daraufhin über den Ausgang 101 der Referenzsignalquelle 100 an den Referenzsignaleingang 102 des zweiten Phasendetektors 103 geleitet.A higher resolution of the reference signal can be achieved, for example, in that the oscillation derived from the quartz crystal 44 is fed to the second phase detector 103 via an analog-digital converter with a high sampling rate compared to the frequency of the reference signal. Another embodiment with a reduced circuit complexity is shown in FIG. 5. An oscillator 130 controlled by the quartz crystal 44 oscillates at a frequency which is at least almost four times the frequency of the color synchronizing signal. A signal with this frequency is output at the output 131 of the oscillator 130 and, on the one hand, is fed directly to a first input 132, via a first divider 133 to a second input 134 and via a second divider 135 to a third input 136 of a three-part register 137. The signal output at the output 131 is preferably rectangular, and each of the three parts of the three-part register 137 assigned to one of the inputs 132, 134, 136 stores one bit. The three-part register 137 is also supplied with the clock signal at a clock input 138. In each period of the clock signal, an instantaneous value of the signals at the inputs 132, 134 and 136 is stored in the three-part register 137 and at the output 139 in the form of a three-digit dual word. This is multiplied in a multiplier arrangement 140 by a predetermined factor and then passed via the output 101 of the reference signal source 100 to the reference signal input 102 of the second phase detector 103.

Die Multiplizieranordnung 140 umfaßt beispielsweise einen Multiplizierer 141, dem außer dem Signal vom Ausgang 139 des dreiteiligen Registers 137 aus einem Speicher 142 ein konstanter Multiplikationsfaktor zugeführt wird und der beide miteinander multipliziert.The multiplier arrangement 140 comprises, for example, a multiplier 141, to which, in addition to the signal from the output 139 of the three-part register 137, a constant multiplication factor is fed from a memory 142 and which multiplies the two together.

Eine besonders einfache Ausführung der Multiplizieranordnung 140 wird erhalten, wenn der Multiplikationsfaktor eine ganzzahlige Potenz der Dezimalzahl 2 ist. Eine Multiplikation mit einem derartigen Multiplikationsfaktor bedeutet lediglich ein Verschieben der Stellen einer Dualzahl um eine dem Exponenten der Zweierpotenz entsprechende Anzahl. Der Multiplizierer 141 besteht dann lediglich aus einer Hinzufügung einer entsprechenden Anzahl Leitungen für die gewünschte Anzahl der Stellen, während der Speicher 142 sich auf den Anschluß dieser Leitungen beispielsweise an Massepotential vereinfacht. Eine derartige Multiplizieranordnung 140 ist in der Fig. 6 dargestellt.A particularly simple embodiment of the multiplication arrangement 140 is obtained if the multiplication factor is an integer power of the decimal number 2. Multiplication by such a multiplication factor merely means shifting the digits of a dual number by a number corresponding to the exponent of the power of two. The multiplier 141 then consists only of adding a corresponding number of lines for the desired number of digits, while the memory 142 simplifies the connection of these lines to ground potential, for example. Such a multiplier arrangement 140 is shown in FIG. 6.

Der zweite Phasendetektor 103 nach Fig. 5 umfaßt eine Subtrahierstufe 143, der einerseits vom Referenzsignaleingang 102 das Referenzsignal und andererseits vom Steuersignaleingang 51 das zweite Steuersignal zugeleitet werden und die eine Modulo-Subtraktion, d.h. eine Subtraktion ohne Berücksichtigung eines auftretenden Übertrags, durchführt. Wenn beispielsweise der Multiplikationsfaktor der Muliplizieranordnung 140 auf den Wert 32 festgelegt ist, hat das Referenzsignal am Referenzsignaleingang 102 die Form einer achtstelligen Dualzahl. Auch das zweite Steuersignal wird dann in der Form einer achtstelligen Dualzahl zugeführt, und die Differenz wird von der Subtrahierstufe 143 an ihrem Ausgang 144 ebenfalls in Form einer achtstelligen Dualzahl abgegeben. Die Subtrahierstufe 143 führt dann eine Modulo-(+128)-Subtraktion aus.The second phase detector 103 according to FIG. 5 comprises a subtraction stage 143, which receives the reference signal from the reference signal input 102 on the one hand and the second control signal from the control signal input 51 on the one hand and which carries out a modulo subtraction, ie a subtraction without taking into account an occurring carry. If, for example, the multiplication factor of the multiplier arrangement 140 is set to the value 32, the reference signal at the reference signal input 102 has the form of an eight-digit number Dual number. The second control signal is then also supplied in the form of an eight-digit binary number, and the difference is also output by the subtracting stage 143 at its output 144 in the form of an eight-digit dual number. Subtractor 143 then performs modulo (+ 128) subtraction.

Vom Ausgang 144 der Subtrahierstufe 143 wird das dort abgegebene Signal über ein rekursives Filter, bestehend aus einem Addierer 145, einem Register 146 sowie einer aus einem Multiplizierer 147 und einem Speicher 148 gebildeten Multiplizieranordnung 149 dem Ausgang 54 des zweiten Phasendetektors 103 zugeleitet. Das Register 146 wird durch das über einen Takteingang 150 zugeführte Taktsignal fortgeschaltet. Im vorliegenden Beispiel wird das Signal vom Ausgang des Registers 146 in der Multiplizieranordnung 149 mit dem Faktor 7/8 multipliziert. Das rekursive Filter 145 bis 149 dient zur Verminderung des sogenannten Quantisierungsrauschens, d.h. zur Erhöhung der Auflösung bzw. zur Verringerung von Sprüngen aufeinander folgender Werte in den verarbeiteten Signalen. Dabei muß die Bandbreite des rekursiven Filters 145 bis 149 so groß gewählt werden, daß durch sie die Regelgeschwindigkeit des den zweiten Phasendetektor 103 enthaltenden Phasenregelkreises nicht merklich beeinflußt wird.From the output 144 of the subtracting stage 143, the signal emitted there is fed to the output 54 of the second phase detector 103 via a recursive filter consisting of an adder 145, a register 146 and a multiplier arrangement 149 formed from a multiplier 147 and a memory 148. Register 146 is advanced by the clock signal supplied via a clock input 150. In the present example, the signal from the output of the register 146 in the multiplier arrangement 149 is multiplied by the factor 7/8. The recursive filter 145 to 149 serves to reduce the so-called quantization noise, i.e. to increase the resolution or to reduce jumps of successive values in the processed signals. The bandwidth of the recursive filter 145 to 149 must be chosen so large that the control speed of the phase-locked loop containing the second phase detector 103 is not noticeably influenced by it.

Vom Ausgang 54 des zweiten Phasendetektors 103 wird das Referenzphasensignal in der Schaltungsanordnung nach Fig. 4 einem Eingang 110 einer Verzerrungsstufe 111 zugeführt. Die Verzerrungsstufe 111 umfaßt beispielsweise einen Festwertspeicher mit einzelnen Speicherplätzen, in denen Werte eines am Ausgang 112 der Verzerrungsstufe 111 abzugebenden, gegenüber dem am Eingang 110 zugeführten Signal verzerrten Referenzphasensignals gespeichert sind. Die einzelnen Speicherplätze werden durch die Werte des Signals am Eingang 110 adressiert und der Wert des adressierten Speicherplatzes wird dem Ausgang 112 zugeführt. Dadurch ist eine beliebige, beispielsweise quadratische, Zuordnung zwischen den Werten am Eingang 110 und den Werten am Ausgang 112 möglich.From the output 54 of the second phase detector 103, the reference phase signal in the circuit arrangement according to FIG. 4 is fed to an input 110 of a distortion stage 111. The distortion stage 111 comprises, for example, a read-only memory with individual memory locations in which values of a reference phase signal to be output at the output 112 of the distortion stage 111 and which is distorted relative to the signal supplied at the input 110 are stored. The individual memory locations are determined by the values of the signal addressed at input 110 and the value of the addressed memory location is supplied to output 112. This allows any, for example quadratic, assignment between the values at input 110 and the values at output 112.

Ein weiteres Beispiel für eine Ausführungsform einer Verzerrungsstufe 111 ist in Fig. 7 dargestellt. In dieser Schaltung wird das Referenzphasensignal vom Eingang 110 einerseits einem Eingang 160 einer Quantisierstufe 161 und andererseits einem Referenzphasensignaleingang 162 einer Auswahlschaltung 163 zugeführt. In der Quantisierstufe 161 wird das Referenzphasensignal mit einer Anzahl von Schwellenwerten verglichen, durch die der gesamte Bereich der für das Referenzphasensignal möglichen Werte in eine entsprechende Anzahl von Wertebereichen unterteilt wird. Die Quantisierstufe 161 gibt an einem Ausgang 164 ein Signal ab, das den Wertebereich anzeigt, in den der gerade über den Eingang 110 der Verzerrungsstufe 111 zugeführte Wert des Referenzsignals fällt. Durch dieses Signal vom Ausgang 164 der Quantisierstufe 161 werden zwei in der Auswahlschaltung 163 enthaltene Speicherstufen 165 und 166 derart gesteuert, daß sie an Ausgängen 167 bzw. 168 je einen Signalwert abgeben. Die Auswahlschaltung 163 umfaßt ferner einen Multiplizierer 169 und einen Addierer 170. Der Multiplizierer 169 multipliziert das ihm vom Referenzphasensignaleingang 162 der Auswahlschaltung 163 zugeleitete Referenzphasensignal mit dem vom Ausgang 167 der ersten Speicherstufe 165 zugeführten Signalwert, der somit die Steigung einer Kennlinie bestimmt, die die Zuordnung zwischen den Werten des Referenzphasensignals am Eingang 110 und denen am Ausgang 112 der Verzerrungsstufe 111 im jeweiligen Wertebereich darstellt. Das vom Multiplizierer 169 erzeugte, das Produkt des Referenzphasensignals vom Eingang 110 und des Signalwerts aus der ersten Speicherstufe 165 darstellende Signal wird im nachfolgenden Addierer 170 zu dem Signalwert aus der zweiten Speicherstufe 166 addiert und als zugeordneter Wert des Referenzphasensignals dem Ausgang 112 der Verzerrungsstufe 111 zugeführt. Mit der beschriebenen Verzerrungsstufe 111 ist es somit möglich, eine Zuordnung zwischen den Werten am Eingang 110 und am Ausgang 112 gemäß einer stetigen, bereichsweise linearen Kennlinie vorzunehmen. Selbstverständlich können mit der beschriebenen Anordnung auch unstetige Kennlinien realisiert werden.Another example of an embodiment of a distortion stage 111 is shown in FIG. 7. In this circuit, the reference phase signal from the input 110 is supplied on the one hand to an input 160 of a quantizing stage 161 and on the other hand to a reference phase signal input 162 of a selection circuit 163. In the quantizing stage 161, the reference phase signal is compared with a number of threshold values, by means of which the entire range of the values possible for the reference phase signal is divided into a corresponding number of value ranges. The quantizing stage 161 emits a signal at an output 164, which indicates the range of values in which the value of the reference signal that is currently supplied via the input 110 to the distortion stage 111 falls. This signal from the output 164 of the quantizing stage 161 controls two memory stages 165 and 166 contained in the selection circuit 163 in such a way that they each output a signal value at outputs 167 and 168, respectively. The selection circuit 163 further comprises a multiplier 169 and an adder 170. The multiplier 169 multiplies the reference phase signal fed to it from the reference phase signal input 162 of the selection circuit 163 by the signal value supplied by the output 167 of the first memory stage 165, which thus determines the slope of a characteristic curve which determines the assignment between the values of the reference phase signal at input 110 and those at output 112 of distortion stage 111 in the respective value range. That generated by multiplier 169, the product of the reference phase signal from input 110 and the signal value from the first memory Signal representing stage 165 is added in the following adder 170 to the signal value from the second memory stage 166 and supplied as an assigned value of the reference phase signal to the output 112 of the distortion stage 111. With the described distortion stage 111, it is thus possible to make an assignment between the values at the input 110 and at the output 112 in accordance with a continuous, regionally linear characteristic curve. Of course, discontinuous characteristics can also be realized with the arrangement described.

Mit einer Verzerrungsstufe 111 in der Art der beschriebenen Beispiele wird vorzugsweise eine progressive Kennlinie zwischen den Werten des Referenzsignals am Eingang 110 und am Ausgang 112 eingestellt, da diese im Falle niedriger Werte für das Referenzphasensignal eine niedrige Regelverstärkung und damit eine niedrige Bandbreite und im Falle hoher Werte für das Referenzphasensignal eine hohe Regelverstärkung bewirkt. Dadurch ist bei geringen Phasenabweichungen eine genauere Korrektur von Phasenfehlern mit niedriger Regelgeschwindigkeit und bei großen Phasenfehlern eine rasche, angenäherte Korrektur mit einer hohen Regelgeschwindigkeit möglich.With a distortion stage 111 of the type described, a progressive characteristic curve is preferably set between the values of the reference signal at the input 110 and at the output 112, since in the case of low values for the reference phase signal, a low control gain and thus a low bandwidth and in the case of high bandwidth Values for the reference phase signal causes a high control gain. This enables a more precise correction of phase errors with a low control speed in the case of small phase deviations and a rapid, approximate correction with a high control speed in the case of large phase errors.

Die drei anhand der Fig. 4 beschriebenen Anordnungen zur Erhöhung der Regelgeschwindigkeit, nämlich zum einen die Zuführung eines die Frequenz des Taktsignals bestimmenden Signals über den zweiten Addierer 93, zum anderen die ein amplitudendiskretes Referenzsignal liefernde Referenzsignalquelle 100 und zum dritten die Verzerrungsstufe 111 lassen sich auch unabhängig voneinander und nicht nur gemeinsam, wie in Fig. 4 dargestellt, in der Schaltungsanordnung nach Fig. 1 vorsehen.The three arrangements described with reference to FIG. 4 for increasing the control speed, namely on the one hand the supply of a signal determining the frequency of the clock signal via the second adder 93, on the other hand the reference signal source 100 delivering an amplitude-discrete reference signal and the third the distortion stage 111 can also be used provide independently of one another and not only together, as shown in FIG. 4, in the circuit arrangement according to FIG. 1.

Die Schaltungsanordnung nach Fig. 4 weist weiterhin einen zweistufigen Referenzphasensignalregler 120 auf, der aus einer ersten und einer zweiten in Kette geschalteten Proportional-Integral-Regelstufe 121, 122 besteht. Jede der Stufen 121, 122, die im übrigen unabhängig voneinander sind, ist beispielsweise gemäß Fig. 3 aufgebaut.The circuit arrangement according to FIG. 4 also has a two-stage reference phase signal controller 120, which consists of a first and a second proportional-integral control stage 121, 122 connected in a chain. Each of the stages 121, 122, which are otherwise independent of one another, is constructed, for example, according to FIG. 3.

Anstelle des zweistufigen Referenzphasensignalreglers 120 in Fig. 4 wird vorteilhaft auch ein Referenzphasensignalregler 180 verwendet, wie er in Fig. 8 dargestellt ist. Er umfaßt zwei Integratoren 181, 182, die in an sich bekannter Weise aus je einem Addierer 183, 184 und je einem Register 185, 186 in der Art von Akkumulationsvorrichtungen aufgebaut sind. Den Registern 185, 186 wird dazu an Takteingängen 187, 188 das Taktsignal zugeleitet. Jeder der Integratoren 181, 182 ist an seinem Ausgang mit einem Multiplizierer 189, 190 verbunden, in dem jedes Ausgangssignal der Integratoren 181, 182 mit je einem von über Eingänge 191, 192 zugeführten Proportionalitätsfaktoren multipliziert wird.Instead of the two-stage reference phase signal regulator 120 in FIG. 4, a reference phase signal regulator 180, as shown in FIG. 8, is advantageously also used. It comprises two integrators 181, 182, which are constructed in a manner known per se from an adder 183, 184 and a register 185, 186 in the manner of accumulation devices. For this purpose, the clock signal is fed to the registers 185, 186 at clock inputs 187, 188. Each of the integrators 181, 182 is connected at its output to a multiplier 189, 190, in which each output signal of the integrators 181, 182 is multiplied by a proportionality factor supplied by inputs 191, 192.

Das vom Ausgang 112 der Verzerrungsstufe 111 zugeführte Referenzphasensignal wird nun zum einen nacheinander über den ersten Integrator 181, den ersten Multiplizierer 189, den zweiten Integrator 182 und den zweiten Multiplizierer 190 einem ersten Eingang 193 eines Ausgangsaddierers 194 und außerdem über einen dritten Multiplizierer 195 einem zweiten Eingang 196 des Ausgangsaddierers 194 zugeführt. Dem dritten Multiplizierer wird über einen Eingang 197 ein weiterer Proportionalitätsfaktor zugeleitet, mit dem das Signal vom Ausgang 112 der Verzerrungsstufe 111 multipliziert wird, bevor es dem zweiten Eingang 196 des Ausgangsaddierers 194 zugeleitet wird. Außerdem wird dem Ausgangsaddierer 194 an einem dritten Eingang 198 das Signal vom Ausgang des ersten Multiplizierers 189 zugeleitet. Die Summe der Signale von den Eingängen 193, 196, 198 des Ausgangsaddierers 194 wird an den zweiten Eingang 94 des zweiten Addierers 93 weitergeleitet.The reference phase signal fed from the output 112 to the distortion stage 111 is now, on the one hand, successively via the first integrator 181, the first multiplier 189, the second integrator 182 and the second multiplier 190 to a first input 193 of an output adder 194 and also via a third multiplier 195 to a second one Input 196 of the output adder 194 fed. A further proportionality factor is fed to the third multiplier via an input 197, by which the signal from the output 112 of the distortion stage 111 is multiplied before it is fed to the second input 196 of the output adder 194. In addition, the output adder 194 at a third input 198 receives the signal from the output of the first multiplier 189 forwarded. The sum of the signals from the inputs 193, 196, 198 of the output adder 194 is passed on to the second input 94 of the second adder 93.

Claims (12)

1. Schaltungsanordnung zum Ableiten digitaler Farbsignale aus einem analogen Fernsehsignal mit - einem Analog-Digital-Umsetzer (1), der aus dem analogen Fernsehsignal ein digitales Fernsehsignal bildet, das eine Folge amplitudendiskreter Abtastwerte des analogen Fernsehsignals umfaßt mit einer durch ein Taktsignal bestimmten Folgefrequenz, die einem ganzzahligen Vielfachen der Zeilenfrequenz des Fernsehsignals entspricht, - einem Demodulator (18), der durch Multiplikation des digitalen Fernsehsignals mit wenigstens einem digitalen Demodulationssignal die digitalen Farbsignale bildet, - einem ersten Phasendetektor (25), der aus bestimmten digitalen Farbsignalen ein Farbphasensignal ableitet, das ein Maß für die Phasenlagen der digitalen Farbsignale relativ zueinander und/oder zu den Demodulationssignalen ist, - einem ersten Phasenrechenwerk (37), das ein erstes Steuersignal abgibt, das aus einer Folge von Werten mit einer durch das Taktsignal bestimmten Folgefrequenz besteht und bei dem die Differenz jeweils zweier aufeinander folgender Werte durch das Farbphasensignal eingestellt wird, - sowie eine Referenzschaltung (45, 47, 52, 55), die eine Referenzsignalquelle (45), einen ein Referenzphasensignal erzeugenden Phasendetektor (52) und ein zweites Phasenrechenwerk (47) umfaßt, das ein zweites aus einer Folge von Signalwerten bestehendes Steuersignal abgibt, wobei die Differenz jeweils aufeinander folgender Signalwerte durch das Referenzphasensignal eingestellt wird, und die dem ersten Phasenrechenwerk (37) zum zusätzlichen Einstellen der Differenz zweier aufeinanderfolgender Werte des ersten Steuersignals das Referenzphasensignal zuleitet, dadurch gekennzeichnet, daß die Folge von Signalwerten des zweiten Steuersignals des zweiten Phasenrechenwerkes (47) aus einer vom Taktsignal bestimmten Folgefrequenz besteht und daß der zweite Phasendetektor (52) das zweite Steuersignal mit dem von der Referenzsignalquelle (45) erzeugten Referenzsignal vergleicht und daraus das Referenzphasensignal bildet. 1. Circuit arrangement for deriving digital color signals from an analog television signal with - An analog-to-digital converter (1) which forms a digital television signal from the analog television signal, which comprises a sequence of amplitude-discrete samples of the analog television signal with a repetition frequency determined by a clock signal, which corresponds to an integral multiple of the line frequency of the television signal, a demodulator (18) which forms the digital color signals by multiplying the digital television signal by at least one digital demodulation signal, - a first phase detector (25), the arbsignalen from certain digital F derives a color phase signal relative to each other a measure of the phase positions of the digital color signals and / or to the demodulation signals, a first phase arithmetic unit (37) which emits a first control signal which consists of a sequence of values with a sequence frequency determined by the clock signal and in which the difference between two successive values is set by the color phase signal, a reference circuit (45, 47, 52, 55) which comprises a reference signal source (45), a phase detector (52) generating a reference phase signal and a second phase arithmetic unit (47) which emits a second control signal consisting of a sequence of signal values, the difference between successive signal values being set by the reference phase signal, and that to the first phase arithmetic unit (37) Additional setting of the difference between two successive values of the first control signal feeds the reference phase signal, characterized in that the sequence of signal values of the second control signal of the second phase arithmetic unit (47) consists of a sequence frequency determined by the clock signal and that the second phase detector (52) also carries the second control signal compares the reference signal generated by the reference signal source (45) and forms the reference phase signal therefrom. 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß das Referenzphasensignal vor dem Zuleiten zum ersten Phasenrechenwerk (37) dem Farbphasensignal additiv überlagert wird.2. Circuit arrangement according to claim 1, characterized in that the reference phase signal is superimposed on the color phase signal before being fed to the first phase arithmetic unit (37). 3. Schaltungsanordnung nach einem der vorhergehenden Ansprüche, wobei das Taktsignal in einem Taktsignal-Phasenregelkreis (14) aus einem Taktoszillator abgeleitet wird, dessen Schwingfrequenz durch ein aus dem Vergleich eines in dem analogen Fernsehsignal enthaltenen Zeilensynchronsignals mit dem frequenzgeteilten Taktsignal gewonnenes Frequenzsteuersignal bestimmt wird, dadurch gekennzeichnet, daß das Frequenzsteuersignal dem mindestens dem ersten Phasenrechenwerk (37) zugeführten Referenzphasensignal additiv überlagert wird.3. Circuit arrangement according to one of the preceding claims, wherein the clock signal in a clock signal phase-locked loop (14) is derived from a clock oscillator whose oscillation frequency is determined by a frequency control signal obtained from the comparison of a line synchronizing signal contained in the analog television signal with the frequency-divided clock signal characterized in that the frequency control signal is additively superimposed on the reference phase signal supplied to at least the first phase arithmetic unit (37). 4. Schaltungsanordnung nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß das Referenzphasensignal dem ersten und dem zweiten Phasenrechenwerk (37 und 47) über einen Referenzphasensignalregler (55) zugeleitet wird.4. Circuit arrangement according to one of the preceding claims, characterized in that the reference phase signal to the first and the second phase arithmetic unit (37 and 47) is fed via a reference phase signal controller (55). 5. Schaltungsanordnung nach Anspruch 4, dadurch gekennzeichnet, daß der Referenzphasensignalregler (55) eine Proportional-Integral-Regelstufe umfaßt (Fig. 3).5. Circuit arrangement according to claim 4, characterized in that the reference phase signal controller (55) comprises a proportional-integral control stage (Fig. 3). 6. Schaltungsanordnung nach Anspruch 4, dadurch gekennzeichnet, daß der Referenzphasensignalregler (180) eine Kettenschaltung von wenigstens zwei Integratoren (181, 182), denen wenigstens ein Proportionalzweig parallelgeschaltet ist, umfaßt.6. Circuit arrangement according to claim 4, characterized in that the reference phase signal controller (180) comprises a chain connection of at least two integrators (181, 182), which at least one proportional branch is connected in parallel. 7. Schaltungsanordnung nach Anspruch 4, 5 oder 6, dadurch gekennzeichnet, daß das Referenzphasensignal einem Eingang (110)·einer Verzerrungsstufe (111) und deren Ausgangssignal (112) dem Referenzphasensignalregler (55, 120) zugeführt wird und daß die Verzerrungsstufe (111) das Referenzphasensignal derart umformt, daß große Werte des Referenzphasensignals gemäß einer nichtlinearen Zuordnung zwischen Werten am Eingang (110) und Ausgang (112) überproportional gegenüber kleinen Werten vergrößert werden.7. Circuit arrangement according to claim 4, 5 or 6, characterized in that the reference phase signal an input (110) · a distortion stage (111) and its output signal (112) is fed to the reference phase signal controller (55, 120) and that the distortion stage (111) the reference phase signal is converted such that large values of the reference phase signal are disproportionately enlarged compared to small values according to a non-linear assignment between values at the input (110) and output (112). 8. Schaltungsanordnung nach Anspruch 7, dadurch gekennzeichnet, daß die Verzerrungsstufe (111) eine Speicheranordnung umfaßt, die zu jedem Wert des Referenzphasensignals am Eingang (110) einen Wert am Ausgang (112) der Verzerrungsstufe (111) bildet und diesen dem Referenzphasensignalregler (55, 120) zuleitet.8. Circuit arrangement according to claim 7, characterized in that the distortion stage (111) comprises a memory arrangement which for each value of the reference phase signal at the input (110) forms a value at the output (112) of the distortion stage (111) and this the reference phase signal controller (55 , 120). 9. Schaltungsanordnung nach Anspruch 7, dadurch gekennzeichnet, daß die Verzerrungsstufe (111) eine Quantisierstufe (161) umfaßt, die Werte des Referenzphasensignals mit einem oder mehreren Schwellenwerten vergleicht, sowie eine von der Quantisierstufe (161) gesteuerte Auswahlschaltung (163), die ihrem Eingang (162) zugeführte Werte des Referenzphasensignals in einzelnen, durch den oder die Schwellenwerte begrenzten Wertebereichen gemäß einer linearen Zuordnung in Werte umsetzt, die vom Ausgang (112) der Verzerrungsstufe (111) dem Referenzphasensignalregler (55, 120) zugeführt werden.9. Circuit arrangement according to claim 7, characterized in that the distortion stage (111) comprises a quantizing stage (161) which compares values of the reference phase signal with one or more threshold values, and a selection circuit (163) controlled by the quantizing stage (161), which Inputs (162) converted values of the reference phase signal into individual value ranges limited by the threshold value or values according to a linear assignment into values which are supplied from the output (112) of the distortion stage (111) to the reference phase signal controller (55, 120). 10. Schaltungsanordnung nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß die Referenzsignalquelle (45) ein rechteckförmiges Signal abgibt, das mit einem vom Taktsignal gesteuerten Register abgetastet wird.10. Circuit arrangement according to one of the preceding claims, characterized in that the reference signal source (45) emits a rectangular signal which is scanned with a register controlled by the clock signal. 11. Schaltungsanordnung nach einem der vorhergehenden Ansprüche 1 bis 9, dadurch gekennzeichnet, daß die Referenzsignalquelle (100) einen Oszillator (130) umfaßt, der eine Schwingung abgibt mit einer Frequenz, die einem ganzzahligen Vielfachen der Frequenz des Referenzsignals entspricht, sowie eine Umsetzschaltung (133, 135, 137, 140), die die Schwingung des Oszillators (130) in ein amplitudendiskretes, mit der Frequenz des Referenzsignals periodisches Signal umsetzt.11. Circuit arrangement according to one of the preceding claims 1 to 9, characterized in that the reference signal source (100) comprises an oscillator (130) which emits an oscillation at a frequency which corresponds to an integer multiple of the frequency of the reference signal, and a conversion circuit ( 133, 135, 137, 140), which converts the oscillation of the oscillator (130) into an amplitude-discrete signal that is periodic with the frequency of the reference signal. 12. Schaltungsanordnung nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß die Frequenz des Referenzsignals wenigstens nahezu gleich der Frequenz des Farbsynchronsignals des Fernsehsignals ist.12. Circuit arrangement according to one of the preceding claims, characterized in that the frequency of the reference signal is at least almost equal to the frequency of the color synchronizing signal of the television signal.
EP85201374A 1984-09-03 1985-08-30 Circuit for converting an analog television signal into digitized colour signals Expired - Lifetime EP0177076B1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19843432314 DE3432314A1 (en) 1984-09-03 1984-09-03 CIRCUIT ARRANGEMENT FOR DERIVING DIGITAL COLOR SIGNALS FROM AN ANALOGUE TELEVISION SIGNAL
DE3432314 1984-09-03

Publications (2)

Publication Number Publication Date
EP0177076A1 true EP0177076A1 (en) 1986-04-09
EP0177076B1 EP0177076B1 (en) 1990-01-31

Family

ID=6244512

Family Applications (1)

Application Number Title Priority Date Filing Date
EP85201374A Expired - Lifetime EP0177076B1 (en) 1984-09-03 1985-08-30 Circuit for converting an analog television signal into digitized colour signals

Country Status (3)

Country Link
US (1) US4689664A (en)
EP (1) EP0177076B1 (en)
DE (2) DE3432314A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0277726A2 (en) * 1987-01-24 1988-08-10 THORN EMI plc Phase-locked loops

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4694327A (en) * 1986-03-28 1987-09-15 Rca Corporation Digital phase locked loop stabilization circuitry using a secondary digital phase locked loop
US4694326A (en) * 1986-03-28 1987-09-15 Rca Corporation Digital phase locked loop stabilization circuitry including a secondary digital phase locked loop which may be locked at an indeterminate frequency
US4686560A (en) * 1986-05-30 1987-08-11 Rca Corporation Phase locked loop system including analog and digital components
MY102145A (en) * 1986-08-26 1992-04-30 Nippon Denki Home Electronics Digital color demodulator.
US4802009A (en) * 1987-07-13 1989-01-31 Rca Licensing Corporation Digitally controlled phase locked loop system
NL8800320A (en) * 1988-02-10 1989-09-01 Philips Nv COLOR TELEVISION SIGNAL CODE.
JPH01319389A (en) * 1988-06-20 1989-12-25 Fujitsu Ltd Color picture display controller
EP0515357B1 (en) * 1990-02-14 1996-01-10 Siemens Aktiengesellschaft Process for the demodulation of secam-coded colour-television signals with a line-coupled cycle, and a circuit for carrying out the process
EP0464230B1 (en) * 1990-06-30 1996-09-18 Deutsche ITT Industries GmbH Digital phase locked loop
DE69132577T2 (en) * 1990-10-31 2001-11-29 Hitachi Ltd Avoiding jitter in the video camera output image
JPH0591522A (en) * 1991-09-30 1993-04-09 Toshiba Corp Digital oscillator and chrominance subcarrier reproducing circuit using same
JP2850643B2 (en) * 1992-06-09 1999-01-27 松下電器産業株式会社 Digital color signal demodulator
GB9311953D0 (en) * 1993-06-10 1993-07-28 Snell & Wilcox Ltd Demodulation
GB2295935B (en) * 1994-12-09 1999-05-12 Plessey Semiconductors Ltd Oscillatory signal generator arrangement
JP3320576B2 (en) * 1994-12-22 2002-09-03 株式会社東芝 Oscillator circuit
US6836295B1 (en) 1995-12-07 2004-12-28 J. Carl Cooper Audio to video timing measurement for MPEG type television systems
US5808691A (en) * 1995-12-12 1998-09-15 Cirrus Logic, Inc. Digital carrier synthesis synchronized to a reference signal that is asynchronous with respect to a digital sampling clock
US6064446A (en) * 1997-04-09 2000-05-16 U.S. Philips Corporation Color decoding
US6567132B1 (en) * 1999-03-10 2003-05-20 General Instruments Corp. Upconverter for a television signal headend distribution center handling analog and digital signals and method of making and using the same
JP4289855B2 (en) * 2002-09-20 2009-07-01 京セラ株式会社 Radio base apparatus, reference signal allocation method, and reference signal allocation program
JP4679872B2 (en) * 2004-10-13 2011-05-11 パナソニック株式会社 Clock generator
US7474724B1 (en) 2004-10-13 2009-01-06 Cirrus Logic, Inc. Method and system for video-synchronous audio clock generation from an asynchronously sampled video signal
US7158045B1 (en) 2004-10-13 2007-01-02 Cirrus Logic, Inc. Method and apparatus for maintaining an ideal frequency ratio between numerically-controlled frequency sources
US7330217B1 (en) 2004-10-20 2008-02-12 Cirrus Logic, Inc. Chroma phase error correction circuitry and methods and systems utilizing the same
US7349033B2 (en) * 2005-05-23 2008-03-25 Texas Instruments Incorporated Systems and methods for correcting color phase error in video systems
US7483085B2 (en) * 2005-07-11 2009-01-27 Sandbridge Technologies, Inc. Digital implementation of analog TV receiver

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3238700A1 (en) * 1981-10-27 1983-05-11 Ampex Corp., 94063 Redwood City, Calif. CIRCUIT ARRANGEMENT FOR DIGITAL SCANING AND RECORDING OF A VIDEO INFORMATION SIGNAL IN A PAL FORMAT IN A VIDEO RECORDING AND PLAYBACK DEVICE
DE3232316A1 (en) * 1982-08-31 1984-03-01 Philips Patentverwaltung Gmbh, 2000 Hamburg CIRCUIT ARRANGEMENT FOR CONVERTING AN ANALOG COLOR VIDEO SIGNAL TO A DIGITAL SIGNAL

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2059711B (en) * 1979-09-12 1983-07-20 British Broadcasting Corp Digital demodulation or modulation of television chrominance signals
FR2510329A1 (en) * 1981-07-24 1983-01-28 Thomson Csf METHOD AND DIGITAL DEVICE FOR CORRECTING PHASE ERROR WHEN SAMPLING A SINUSOIDAL SIGNAL BY A CLOCK SIGNAL AND APPLICATION TO CORRECTION OF TELEVISION SIGNALS
US4558348A (en) * 1983-12-30 1985-12-10 Rca Corporation Digital video signal processing system using asynchronous a-to-d encoding

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3238700A1 (en) * 1981-10-27 1983-05-11 Ampex Corp., 94063 Redwood City, Calif. CIRCUIT ARRANGEMENT FOR DIGITAL SCANING AND RECORDING OF A VIDEO INFORMATION SIGNAL IN A PAL FORMAT IN A VIDEO RECORDING AND PLAYBACK DEVICE
DE3232316A1 (en) * 1982-08-31 1984-03-01 Philips Patentverwaltung Gmbh, 2000 Hamburg CIRCUIT ARRANGEMENT FOR CONVERTING AN ANALOG COLOR VIDEO SIGNAL TO A DIGITAL SIGNAL

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0277726A2 (en) * 1987-01-24 1988-08-10 THORN EMI plc Phase-locked loops
EP0277726A3 (en) * 1987-01-24 1990-02-07 Thorn Emi Plc Phase-locked loops

Also Published As

Publication number Publication date
DE3575838D1 (en) 1990-03-08
EP0177076B1 (en) 1990-01-31
US4689664A (en) 1987-08-25
DE3432314A1 (en) 1986-03-13

Similar Documents

Publication Publication Date Title
EP0177076B1 (en) Circuit for converting an analog television signal into digitized colour signals
EP0174049A2 (en) Circuit arrangement for the synchronisation of a signal
EP0074597B1 (en) Method and apparatus for the digital adjustment of the clock-signal phase in a digital signal processing system
DE3341430C2 (en)
DE3342335C2 (en)
DE2720432C3 (en) Synchronizing signal generator
DE4326427A1 (en) Digital sample rate converter
EP0074682B1 (en) Circuit for adjusting the colour signal amplitude
DE1908247A1 (en) Circuit arrangement for reducing interference of higher frequencies (noise) in broadband electrical signals, in particular television signals
DE4011241B4 (en) Digital television signal processing circuit with orthogonal output clock
DE2342884A1 (en) METHOD AND APPARATUS FOR RECOVERING A COMPOSITE COLOR VIDEO SIGNAL
DE3210279A1 (en) HORIZONTAL SAMPLE FREQUENCY MULTIPLIZER CIRCUIT WITH A PHASE CONTROL CIRCUIT
DE2711765C3 (en) Arrangement for processing a pilot signal for a video recording and reproducing device
DE3027653C2 (en) Frequency synthesizer
EP0425041B1 (en) Digital circuit for the processing of an analogue picture signal with an asynchronous clock
DE3644291C2 (en) Video viewing device
EP0166749A1 (en) Phase regulation circuit.
DE69934162T2 (en) Method for clock recovery in the sampling of digital signals
DE2821774B2 (en) Synchronization signal generator
DE3644018C2 (en) Synchronization circuit for video purposes
DE2711766B2 (en) Arrangement for generating luminance correction signals during playback in a video recording and playback device
EP1643633A1 (en) Circuit with suppression of unwanted signals , and method
EP0196722A2 (en) Television receiver with a circuit arrangement for demodulating an NTSC colour signal
DE2931758A1 (en) CIRCUIT ARRANGEMENT FOR SYNCHRONIZING AN OSCILLATOR WITH A TELEVISION SIGNAL
DE3533703C2 (en)

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): DE FR GB

17P Request for examination filed

Effective date: 19860929

RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: N.V. PHILIPS' GLOEILAMPENFABRIEKEN

Owner name: PHILIPS PATENTVERWALTUNG GMBH

17Q First examination report despatched

Effective date: 19890404

GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

AK Designated contracting states

Kind code of ref document: B1

Designated state(s): DE FR GB

REF Corresponds to:

Ref document number: 3575838

Country of ref document: DE

Date of ref document: 19900308

ET Fr: translation filed
GBT Gb: translation of ep patent filed (gb section 77(6)(a)/1977)
PLBE No opposition filed within time limit

Free format text: ORIGINAL CODE: 0009261

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

26N No opposition filed
PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: GB

Payment date: 19930730

Year of fee payment: 9

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: FR

Payment date: 19930825

Year of fee payment: 9

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: DE

Payment date: 19931027

Year of fee payment: 9

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: GB

Effective date: 19940830

GBPC Gb: european patent ceased through non-payment of renewal fee

Effective date: 19940830

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: FR

Effective date: 19950428

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: DE

Effective date: 19950503

REG Reference to a national code

Ref country code: FR

Ref legal event code: ST