DE4303048A1 - Alarm recognition apparatus for redundant layout circuit in radio equipment - has input circuits delaying alarm recognition signals when circuits are switched to be operational systems - Google Patents
Alarm recognition apparatus for redundant layout circuit in radio equipment - has input circuits delaying alarm recognition signals when circuits are switched to be operational systemsInfo
- Publication number
- DE4303048A1 DE4303048A1 DE4303048A DE4303048A DE4303048A1 DE 4303048 A1 DE4303048 A1 DE 4303048A1 DE 4303048 A DE4303048 A DE 4303048A DE 4303048 A DE4303048 A DE 4303048A DE 4303048 A1 DE4303048 A1 DE 4303048A1
- Authority
- DE
- Germany
- Prior art keywords
- circuits
- input circuits
- reserve
- alarm detection
- alarm
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B9/00—Safety arrangements
- G05B9/02—Safety arrangements electric
- G05B9/03—Safety arrangements electric with multiple-channel loop, i.e. redundant control systems
-
- G—PHYSICS
- G08—SIGNALLING
- G08B—SIGNALLING OR CALLING SYSTEMS; ORDER TELEGRAPHS; ALARM SYSTEMS
- G08B29/00—Checking or monitoring of signalling or alarm systems; Prevention or correction of operating errors, e.g. preventing unauthorised operation
- G08B29/16—Security signalling or alarm systems, e.g. redundant systems
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- Automation & Control Theory (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Maintenance And Management Of Digital Transmission (AREA)
- Hardware Redundancy (AREA)
Abstract
Description
Die Erfindung bezieht sich auf eine Alarmerkennungseinrich tung zum Einsatz bei einer redundant ausgelegten Schaltung.The invention relates to an alarm detection device device for use with a redundantly designed circuit.
Insbesondere bezieht sie sich auf eine Alarmerkennungsein richtung, welche die Umschaltung zwischen jeweils redundant aufgebauten Schaltungen vornimmt, die in funktechnischen Ge räten oder dergleichen verwendet werden.In particular, it relates to an alarm detection direction, which the switching between each redundant built circuits that operates in radio Ge advice or the like can be used.
Eine herkömmliche redundant ausgelegte Schaltung umfaßt eine Alarmerkennungseinrichtung, die in Fig. 1 im Blockschaltbild dargestellt ist. In dieser Zeichnung geben die Bezugszeichen 40a, 40b jeweils Eingangsschaltungen an, die ein von einem Eingangsanschluß 11 kommendes Signal empfangen und jeweils redundant konfiguriert sind. Die Bezugszeichen 2a, 2b be zeichnen jeweils Alarmerkennungsschaltungen der Eingangs schaltungen 40a, 40b. Außerdem ist eine Bestimmungsschaltung 3 zur Spezifizierung "Betriebssystem/Reservesystem" vorgese hen, welche im Ansprechen auf Alarmerkennungssignale 12a, 12b, die jeweils von den Alarmerkennungsschaltungen 2a, 2b kommen, Spezifiziersignale 13a, 13b ausgibt.A conventional redundant circuit comprises an alarm detection device, which is shown in Fig. 1 in the block diagram. In this drawing, reference numerals 40 a, 40 b each indicate input circuits which receive a signal coming from an input terminal 11 and are each configured redundantly. The reference numerals 2 a, 2 b each indicate alarm detection circuits of the input circuits 40 a, 40 b. In addition, a determination circuit 3 for the specification "operating system / reserve system" is provided, which outputs response signals to alarm detection signals 12 a, 12 b, each coming from alarm detection circuits 2 a, 2 b, specification signals 13 a, 13 b.
Es folgt nun eine Beschreibung der Funktionsweise dieser Alarmerkennungseinrichtung. Hier sei angenommen, daß die Ein gangsschaltung 40a zu einem funktionsbeteiligten System ge hört und die andere Eingangsschaltung zu einem Reservesystem. Tritt in der Eingangsschaltung 40a eine Störung oder Fehl funktion auf, so wird diese von der Alarmerkennungsschaltung 2a erfaßt, die dann das Alarmerkennungssignal 12a in einen Meldezustand schaltet (Alarmerkennungs-Zustand). Es braucht nicht eigens erwähnt zu werden, daß die Eingangsschaltung 40b nicht die Funktionsstörung erfaßt und das Alarmerkennungssi gnal 12b in den Meldezustand schaltet.There now follows a description of the operation of this alarm detection device. Here it is assumed that the input circuit 40 a belongs to a functionally involved system and the other input circuit to a reserve system. If a fault or malfunction occurs in the input circuit 40 a, this is detected by the alarm detection circuit 2 a, which then switches the alarm detection signal 12 a into a signaling state (alarm detection state). Needless to say, the input circuit 40 b does not detect the malfunction and the alarm signal 12 b switches to the report state.
Somit erfaßt die Bestimmungsschaltung 3 zur Spezifizierung "Betriebssystem/Reservesystem" nur den Meldezustand des Alarmerkennungssignals 12a. Infolgedessen erkennt die Bestim mungsschaltung 3 "Betriebssystem/Reservesystem", daß die Ein gangsschaltung 40a, die zu dem funktionsbereiten System ge hört, sich in einem nicht ordnungsgemäßen Zustand befindet. Auf der Grundlage des Ergebnisses dieses Erkennungsvorgangs gibt dann die Betriebssystem/Reservesystem-Bestimmungsschal tung 3 das Spezifiziersignal 13a ab, um so die Eingangsschal tung 40a als Reservesystem zu schalten, und das Spezifizier signal 13b, um die Eingangsschaltung 40b, die als Reservesy stem dient, zum Betriebssystem zu machen. Die Eingangsschal tungen 40a, 40b bewirken somit im Ansprechen auf die Spezifi ziersignale 13a, 13b jeweils eine Umschaltung von der Be triebsbereitschaftsfunktion eines Systems zur Ausweichbe triebsfunktion bzw. umgekehrt. Thus, the determination circuit 3 for the specification "operating system / reserve system" only detects the status of the alarm detection signal 12 a. As a result, the determination circuit 3 "operating system / reserve system" recognizes that the input circuit 40 a, which belongs to the functional system, is in an incorrect state. On the basis of the result of this detection process are then the operating system / standby-system determining TIC 3, the designation signal 13 a down, so the receipt TIC 40 a switch as a backup system and the SPECIFIED signal 13 b to the input circuit 40 b, as Reserve system serves to make the operating system. The input circuits 40 a, 40 b thus, in response to the speci fi cation signals 13 a, 13 b, each cause a switch from the operational readiness function of a system to the evasive operating function or vice versa.
Wird infolge äußerer Faktoren das Anlegen eines Signals an den Eingangsanschluß 11 unterbrochen, so erfaßte jede der Alarmerkennungsschaltungen 2a, 2b jeweils den Zustand, daß das Anlegen des Signals unterbrochen wurde, und schaltet die Alarmerkennungssignale 12a, 12b in den Meldezustand. Erkennt die Betriebssystem/Reservesystem-Bestimmungsschaltung 3 die beiden Alarmerkennungssignale, erkennt sie dies als Fehler oder Funktionsstörung aufgrund der äußeren Faktoren und gibt die Spezifiziersignale 13a, 13b nicht aus. Damit erfolgt kei ne Umschaltung zwischen dem Betriebssystem und dem Reservesy stem.If the application of a signal to the input terminal 11 is interrupted as a result of external factors, each of the alarm detection circuits 2 a, 2 b each detects the state that the application of the signal has been interrupted, and switches the alarm detection signals 12 a, 12 b to the signaling state. If the operating system / reserve system determination circuit 3 recognizes the two alarm detection signals, it recognizes this as an error or malfunction due to the external factors and does not output the specification signals 13 a, 13 b. This means that there is no switchover between the operating system and the reserve system.
Außerdem ist aus der JP-OS Nr. 2-2 26 935, die zum Stand der Technik hier zitiert wird, eine entsprechende Arbeitstechnik bekannt.In addition, from JP-OS No. 2-2 26 935, the state of the Technology is cited here, an appropriate work technique known.
Dabei ist das Alarmerkennungssystem für die herkömmliche red undant ausgelegte Schaltung wie vorstehend beschrieben aufge baut. Wenn somit die beiden Alarmerkennungssignals 12a, 12b infolge der äußeren Faktoren in den Meldezustand geschaltet werden, wird zwischen dem Zeitpunkt für die Ausgabe des Alarmerkennungssignals 12a und dem Zeitpunkt für die Ausgabe des Alarmerkennungssignals 12b entsprechend dem Unterschied in der Erfassungszeit zwischen den beiden Alarmerkennungs schaltungen 2a und 2b die Differenz gebildet. Wird das Alarm erkennungssignal 12a des in Betrieb geschalteten Systems zu erst in den Meldezustand geschaltet, so wird gelegentlich das Betriebssystem zum Reservesystem umgeschaltet, wenn dies nicht erforderlich ist.The alarm detection system for the conventional red and redundant circuit is constructed as described above. Thus, if the two alarm detection signals 12 a, 12 b are switched to the reporting state as a result of the external factors, there will be a difference between the time for the output of the alarm detection signal 12 a and the time for the output of the alarm detection signal 12 b according to the difference in the detection time Alarm detection circuits 2 a and 2 b formed the difference. If the alarm detection signal 12 a of the system in operation is first switched to the signaling state, the operating system is occasionally switched to the reserve system when this is not necessary.
Der Erfindung liegt nun die Aufgabe zugrunde, eine Alarmer kennungseinrichtung zu schaffen, die für den Einsatz bei ei ner redundant ausgelegten Schaltung geeignet ist und eine Um schaltung zwischen einem in Betrieb befindlichen System und einem Reservesystem in dem Fall verhindern kann, daß ein in folge äußerer Faktoren herbeigeführter, nicht ordnungsgemäßer Zustand erfaßt wird, der nicht einem nicht-ordnungsgemäßen Zustand jeder Eingangsschaltung entspricht.The invention is based on the object of an alarm to create an identification device for use with egg ner redundant circuit is suitable and an order circuit between a system in operation and a reserve system in the event that an in follow external factors caused by improper ones Condition is detected that is not an improper one Corresponds to the state of each input circuit.
Diese Aufgabe wird erfindungsgemäß mit einer Alarmerkennungs einrichtung der eingangs genannten Art dadurch gelöst, daß sie folgendes aufweist:This object is achieved with an alarm detection device of the type mentioned solved in that it has the following:
- - eine Vielzahl von Eingangsschaltungen, die jeweils Alarmer kennungssignale ausgeben und so aufgebaut sind, daß jeweils einige aus der Vielzahl von Eingangsschaltungen als Be triebssysteme dienen, während die jeweils anderen aus der Vielzahl von Eingangsschaltungen als Reservesysteme dienen;- A variety of input circuits, each alarm Output identification signals and are constructed so that each some from the variety of input circuits as Be drive systems serve while the other from the A large number of input circuits serve as reserve systems;
- - Betriebssystem/Reservesystem-Bestimmungsschaltungen, die jeweils die jeweils einen Eingangsschaltungen als Reserve system und die jeweils anderen Eingangsschaltungen als Be triebssystem schalten, wenn Alarmerkennungssignale der als Betriebssysteme geschalteten Eingangsschaltungen jeweils in einen Meldezustand geschaltet sind,- Operating system / reserve system determination circuits that one input circuit each as a reserve system and the other input circuits as Be switch drive system when alarm detection signals as Operating systems switched input circuits each in are in a signaling state,
wobei die Eingangsschaltungen jeweils Verzögerungsschaltungen aufweisen, welche die Alarmerkennungssignale verzögern, wenn die jeweiligen Eingangsschaltungen zum Betriebssystem ge schaltet sind, sowie dieselben den jeweiligen Betriebssystem/ Reservesystem-Bestimmungsschaltungen zuführen.the input circuits each delay circuits which delay the alarm detection signals when the respective input circuits to the operating system are switched, as well as the same operating system / Feed reserve system determination circuits.
Eine weitere Aufgabe der Erfindung besteht darin, eine Alarm erkennungseinrichtung zu schaffen, die zum Einsatz bei einer redundant ausgelegten Schaltung geeignet ist und die die erstgenannte Aufgabe mit nur einer einzigen Verzögerungs schaltung löst.Another object of the invention is an alarm to create recognition device for use in a redundant circuit is suitable and the first-mentioned task with only a single delay circuit solves.
Gemäß einem weiteren Merkmal der Erfindung ist zur Lösung der vorgenannten Aufgaben eine Alarmerkennungseinrichtung vorge sehen, welche sich zum Einsatz bei einer redundant ausgeleg ten Schaltung eignet und Verzögerungseinheiten aufweist, de nen jeweils Alarmerkennungssignale zugeführt werden, um nur die Alarmerkennungssignale von Betriebssystemen zu verzögern, die dann Betriebssystem/Reservesystem-Bestimmungsschaltungen zugeführt werden.According to a further feature of the invention, the aforementioned tasks an alarm detection device see which are designed for use with a redundant suitable circuit and has delay units, de NEN alarm detection signals are supplied to only delay the alarm detection signals of operating systems, then the operating system / reserve system determination circuitry are fed.
Bei der erfindungsgemäßen Alarmerkennungseinrichtung, die sich zum Einsatz bei einer redundant aufgebauten Schaltung eignet, weisen die jeweiligen Eingangsschaltungen die Verzö gerungsschaltungen auf, welche die Alarmerkennungssignale verzögern, wenn die jeweiligen Eingangsschaltungen zum Be triebssystem geschaltet werden, und diese jeweils den Be triebssystem/Reservesystem-Bestimmungsschaltungen zuzuleiten. Ist es somit nicht nötig, die Umschaltung zwischen dem Be triebssystem und dem Reservesystem vorzunehmen, auch wenn die jeweiligen Alarmerkennungssignale in den Meldezustand ge schaltet wurden, so werden die Alarmerkennungssignale von den Betriebssystemen verzögert und zuverlässig den Betriebssy stem/Reservesystem-Bestimmungsschaltungen zugeleitet.In the alarm detection device according to the invention, the for use with a redundant circuit suitable, the respective input circuits have the delays on which the alarm detection signals delay when the respective input circuits for loading Drive system can be switched, and these each the Be supply system / reserve system determination circuits. It is therefore not necessary to switch between the loading drive system and the reserve system, even if the respective alarm detection signals in the reporting state have been switched, the alarm detection signals from the Operating systems delay and reliably the operating system stem / reserve system determination circuits.
Bei der erfindungsgemäßen Alarmerkennungseinrichtung, die sich zum Einsatz bei einer redundant aufgebauten Schaltung eignet, sind außerdem Verzögerungseinheiten vorgesehen, denen jeweils die Alarmerkennungssignale zugeführt werden und die nur die Alarmerkennungssignale der in Betrieb befindlichen Systeme verzögern, damit diese den Betriebssystem/Reservesy stem-Bestimmungsschaltungen zugeleitet werden. Ist es somit nicht nötig, die Umschaltung zwischen dem Betriebssystem und dem Reservesystem vorzunehmen, auch wenn die jeweiligen Alarmerkennungssignale in den Meldezustand geschaltet wurden, so werden die Alarmerkennungssignale von den Betriebssystemen verzögert und zuverlässig den Betriebssystem/Reservesystem- Bestimmungsschaltungen zugeführt.In the alarm detection device according to the invention, the for use with a redundant circuit suitable, delay units are also provided, the each the alarm detection signals are supplied and the only the alarm detection signals of those in operation Systems delay so that the operating system / Reservesy stem determination circuits are supplied. So it is no need to switch between the operating system and the reserve system, even if the respective Alarm detection signals have been switched to the so the alarm detection signals from the operating systems delays and reliably the operating system / reserve system Determination circuits supplied.
Diese und weitere Aufgaben und neuen Merkmale der Erfindung ergeben sich aus der nachstehenden ausführlichen Beschreibung bevorzugter Ausführungsbeispiele und aus den beiliegenden An sprüchen, unter Bezugnahme auf die beigefügte Zeichnung. Es zeigen:These and other objects and new features of the invention result from the detailed description below preferred embodiments and from the attached to sayings, with reference to the accompanying drawing. It demonstrate:
Fig. 1 ein Blockschaltbild mit der Darstellung eines her kömmlichem Alarmerkennungssystems, das sich zum Ein satz bei einer redundant aufgebauten Schaltung eig net; Figure 1 is a block diagram showing a conventional alarm detection system ago, which is suitable for use in a redundant circuit.
Fig. 2 ein Blockschaltbild mit der Darstellung eines ersten Ausführungsbeispiels der erfindungsgemäßen Alarmer kennungsschaltung, die sich für den Einsatz bei einer redundant ausgelegten Schaltung eignet; und Fig. 2 is a block diagram showing a first embodiment of the alarm detection circuit according to the invention, which is suitable for use in a redundant circuit; and
Fig. 3 ein Blockschaltbild mit der Darstellung eines anderen Ausführungsbeispiels der erfindungsgemäßen Alarmer kennungsschaltung, die sich zum Einsatz bei einer redundant ausgelegten Schaltung eignet. Fig. 3 is a block diagram showing another embodiment of the alarm detection circuit according to the invention, which is suitable for use in a redundant circuit.
Fig. 2 zeigt im Blockschaltbild ein zum Einsatz bei einer redundant aufgebauten Schaltung geeignetes erstes Ausfüh rungsbeispiel der erfindungsgemäßen Alarmerkennungseinrich tung. In derselben Zeichnung sind mit den gleichen Bezugszei chen, die bereits in Fig. 1 angegeben sind, die gleichen Kon struktionselemente wie bei Fig. 1 bezeichnet, so daß sie im folgenden nicht mehr ausführlich beschrieben werden. Fig. 2 shows in a block diagram a suitable for use in a redundant circuit first embodiment example of the alarm detection device according to the invention. In the same drawing with the same reference numerals Chen, which are already given in Fig. 1, the same con construction elements as in Fig. 1, so that they are not described in detail below.
Mit den Bezugszeichen 4a, 4b sind in Fig. 2 jeweils Verzöge rungsschaltungen bezeichnet, welche Alarmerkennungssignale 12a, 12b verzögern und somit verzögerte Alarmsignale 15a, 15b ausgeben. Die Bezugszeichen 16a, 17a bezeichnen jeweils Tri- State-Gatterschaltungen, die im Ansprechen auf ein Spezifi ziersignal 13a eingeschaltet oder gesperrt werden.With the reference numerals 4 a, 4 b are in Fig. 2 delay circuits designated respectively, which delay alarm detection signals 12 a, 12 b and thus output delayed alarm signals 15 a, 15 b. The reference numerals 16 a, 17 a each designate tri-state gate circuits which are switched on or blocked in response to a speci fi cation signal 13 a.
Nachfolgend wird nun die Funktionsweise dieses Ausführungs beispiels erläutert. Below is how this execution works explained for example.
Es sei angenommen, daß eine Eingangsschaltung 1a zu einem Be triebssystem gehört und eine Eingangsschaltung 1b einem Aus weichbetriebs- bzw. Reservesystem zugeordnet sei. Somit wird das Spezifiziersignal 13a dazu verwendet, das Betriebssystem zu bezeichnen (wobei dies als auf L-Pegel geschaltet gilt), während das Spezifiziersignal 13b dazu dient, das Reservesy stem zu spezifizieren (es gilt dabei als auf H-Pegel geschal tet). Somit entspricht ein Alarmausgangssignal 14a, der einer Betriebssystem/Reservesystem-Bestimmungsschaltung 3 zugeführt wird, einem verzögerten Alarmsignal 15a, das über die Gatter schaltung 17a zugeführt wird. Andererseits gehört ein Alarm ausgangssignal 14b, das der Betriebssystem/Reservesystem-Be stimmungsschaltung 3 zugeleitet wird, zu einem Alarmerken nungssignal 12b, das über die Gatterschaltung 16b zugeführt wird.It is assumed that an input circuit 1 a belongs to an operating system and an input circuit 1 b is assigned to a soft operating or reserve system. Thus, the specifying signal 13 a is used to designate the operating system (although this is considered to be switched to L level), while the specifying signal 13 b is used to specify the reserve system (it is considered to be switched to H level) . Thus corresponds to an alarm output signal 14 a, which is supplied to an operating system / reserve system determination circuit 3 , a delayed alarm signal 15 a, which is supplied via the gate circuit 17 a. On the other hand, an alarm output signal 14 b, which is supplied to the operating system / reserve system determination circuit 3 , belongs to an alarm signal 12 b, which is supplied via the gate circuit 16 b.
Nun sei angenommen, daß jede der beiden Eingangsschaltungen 1a, 1b erkannt hat, daß ein Signal infolge äußerer Faktoren nicht angelegt wurde. Dabei schalten die beiden Alarmerken nungsschaltungen 2a, 2b die Alarmerkennungssignale 12a, 12b in den Meldezustand. Da die Eingangsschaltung 1a zu dem in Betrieb geschalteten System gehört, wird die Gatterschaltung 17a aktiviert, damit sie das verzögerte Alarmsignal 15a als Alarmausgangssignal 14a in unveränderter Form erzeugt. Da an dererseits die Eingangsschaltung 1b zum Reservesystem gehört, wird die Gatterschaltung 16b eingeschaltet, um das Alarmer kennungssignal 12b als Alarmausgangssignal 14b in unveränder ter Form zu generieren.Now it is assumed that each of the two input circuits 1 a, 1 b has recognized that a signal was not applied due to external factors. The two alarm detection circuits 2 a, 2 b switch the alarm detection signals 12 a, 12 b into the signaling state. Since the input circuit 1 a belongs to the system switched on, the gate circuit 17 a is activated so that it generates the delayed alarm signal 15 a as an alarm output signal 14 a in unchanged form. Since on the other hand the input circuit 1 b belongs to the reserve system, the gate circuit 16 b is switched on in order to generate the alarm identification signal 12 b as an alarm output signal 14 b in unchanged form.
Ist das Zeitintervall, das die Verzögerungsschaltungen 4a, 4b zum Verzögern der Alarmerkennungssignale 12a, 12b benötigen, so eingestellt, daß es größer als der Höchstwert ist, der die Differenz in der Erkennungszeit zwischen den Alarmerkennungs schaltungen 2a und 2b anzeigt, so erhält die Betriebssystem/ Reservesystem-Bestimmungsschaltung 3 das Alarmausgangssignal 14b, das immer zuerst aktiviert wird. Dies bedeutet, daß im Ansprechen auf das Alarmausgangssignal 14b die Betriebssy stem/Reservesystem-Bestimmungsschaltung 3 zuerst eine Störung bzw. einen Funktionsfehler im Reservesystem erkennt. Damit erkennt die Betriebssystem/Reservesystem-Bestimmungsschaltung 3, daß das in Betrieb befindliche System normal arbeitet, und somit veranlaßt sie keine Umschaltung vom Betriebssystem auf das Reservesystem.Is the time interval that the delay circuits 4 a, 4 b need to delay the alarm detection signals 12 a, 12 b, set so that it is greater than the maximum value, which indicates the difference in the detection time between the alarm detection circuits 2 a and 2 b , the operating system / reserve system determination circuit 3 receives the alarm output signal 14 b, which is always activated first. This means that in response to the alarm output signal 14 b, the operating system / reserve system determination circuit 3 first detects a malfunction or a functional error in the reserve system. The operating system / reserve system determination circuit 3 thus recognizes that the system in operation is operating normally, and thus does not cause a switchover from the operating system to the reserve system.
Solange die Betriebssystem/Reservesystem-Bestimmungsschaltung 3 im Ansprechen auf die Alarmausgangssignale 14a, 14b eine Alarmmeldung erkennt, d. h. solange sie anhand des Alarmaus gangssignals, das zuerst in den Meldezustand geschaltet wur de, einen Alarmzustand erkennt, führt sie keine Systemum schaltung aus, auch wenn an einem Eingangsanschluß 11 nicht ein gewünschtes Signal anliegt (d. h. auch wenn es nicht er forderlich ist, die Umschaltung zwischen Betriebssystem und Reservesystem vorzunehmen).As long as the operating system / reserve system determination circuit 3 detects an alarm message in response to the alarm output signals 14 a, 14 b, ie as long as it detects an alarm state on the basis of the alarm output signal that was first switched to the signaling state, it does not carry out a system switchover, even if a desired signal is not present at an input terminal 11 (ie even if it is not necessary for him to switch between the operating system and reserve system).
Fig. 3 zeigt im Blockschaltbild ein zweites Ausführungsbei spiel der erfindungsgemäßen Alarmerkennungseinrichtung zum Einsatz bei einer redundant ausgelegten Schaltung. Das erste Ausführungsbeispiel bezog sich auf den Fall, daß zwei Verzö gerungsschaltungen 4a, 4b erforderlich sind. Bei diesem Aus führungsbeispiel kann nur eine einzige Verzögerungsschaltung vorgesehen sein. In Fig. 3 ist mit dem Bezugszeichen 4 eine Verzögerungseinheit angegeben. Das Bezugszeichen 5a bezeich net einen Betriebssystemwähler der Verzögerungseinheit 4, welcher im Ansprechen auf ein Auswahlsignal 21, das von einer Betriebssystem/Reservesystem-Bestimmungsschaltung 3 geliefert wird, ein Alarmerkennungssignal 12a des Betriebssystems aus wählt. Mit dem Bezugszeichen 5b ist Reservesystemwähler ange geben, der ein Alarmerkennungssignal des Reservesystems aus wählt. Das Bezugszeichen 19 gibt dabei ein Alarmausgangssi gnal des Betriebssystems an, während das Bezugszeichen 20 ein Alarmausgangssignal des Reservesystems bezeichnet. Außerdem ist mit dem Bezugszeichen 6 eine Verzögerungsschaltung ange geben, die außerhalb der Eingangsschaltungen 1a, 1b vorgese hen ist. Fig. 3 shows in a block diagram a second exemplary embodiment of the alarm detection device according to the invention for use in a redundant circuit. The first embodiment referred to the case where two delay circuits 4 a, 4 b are required. In this exemplary embodiment, only a single delay circuit can be provided. In Fig. 3, a delay unit is indicated at 4 . The reference numeral 5 a designates an operating system selector of the delay unit 4 , which in response to a selection signal 21 , which is supplied by an operating system / reserve system determination circuit 3 , selects an alarm detection signal 12 a from the operating system. With the reference number 5 b reserve system selector is given, which selects an alarm detection signal from the reserve system. The reference symbol 19 indicates an alarm output signal of the operating system, while the reference symbol 20 denotes an alarm output signal of the reserve system. In addition, a delay circuit is given with the reference numeral 6 , which is provided outside the input circuits 1 a, 1 b.
Nachfolgend wird nun die Funktionsweise dieses Ausführungs beispiels erläutert.Below is how this execution works explained for example.
Auch bei diesem Ausführungsbeispiel gilt die Eingangsschal tung 1a als zum Betriebssystem gehörig. Der Betriebssystem wähler 5a wählt im Ansprechen auf das Auswahlsignal 21 das Alarmerkennungssignal 12a aus und gibt es als Ausgangssignal 19 wieder aus. Damit wird das Alarmerkennungssignal 12a, das in der Verzögerungsschaltung 6 verzögert wurde, der Betriebs system/Reservesystem-Bestimmungsschaltung 3 als Alarmaus gangssignal 19 zugeführt. Der Reservesystemwähler 5b wählt ein Alarmerkennungssignal 12b aus und gibt dieses als Alarm signal 20 aus. Die Betriebssystem/Reservesystem-Bestimmungs schaltung 3 erhält als Alarmausgangssignal ein Alarmerken nungssignal 12b vom Reservesystem, das nicht verzögert wurde.In this embodiment too, the input circuit 1 a is considered to belong to the operating system. The operating system selector 5 a selects the alarm detection signal 12 a in response to the selection signal 21 and outputs it as the output signal 19 again. Thus, the alarm detection signal 12 a, which was delayed in the delay circuit 6 , the operating system / reserve system determination circuit 3 is supplied as an alarm output signal 19 . The reserve system selector 5 b selects an alarm detection signal 12 b and outputs this as an alarm signal 20 . The operating system / reserve system determination circuit 3 receives an alarm signal 12 b as an alarm output signal from the reserve system, which has not been delayed.
Dementsprechend funktioniert hier die Betriebssystem/Reserve system-Bestimmungsschaltung 3 in ähnlicher Weise wie beim er sten Ausführungsbeispiel. Auch wenn an einem Eingangsanschluß 11 ein gewünschtes Signal nicht anliegt (d. h. auch wenn es nicht erforderlich ist, die Umschaltung zwischen dem Be triebssystem und dem Reservesystem vorzunehmen), bewirkt die Betriebssystem/Reservesystem-Bestimmungsschaltung 3 die Sy stemumschaltung nicht.Accordingly, here the operating system / reserve system determination circuit 3 functions in a similar manner as in the first embodiment. Even if a desired signal is not present at an input terminal 11 (that is, even if it is not required, the switching between the Be operating system and to make the standby system), causes the operating system / standby-system determination circuit 3, the Sy not stemumschaltung.
Erfindungsgemäß weist, wie vorstehend erläutert wurde, jede Eingangsschaltung eine Verzögerungsschaltung auf, welche ein Alarmerkennungssignal zeitlich verzögert, wenn ein Betriebs system gewählt ist, und dieses einer Betriebssystem/Reserve system-Bestimmungsschaltung zuführt. Ist es nicht erforder lich, die Umschaltung zwischen Betriebssystem und Reservesy stem vorzunehmen, auch wenn jedes Alarmerkennungssignal in den Meldezustand geschaltet ist, wird somit das Alarmerken nungssignal des Betriebssystems verzögert und zuverlässig der Betriebssystem/Reservesystem-Bestimmungsschaltung zugeleitet. Wird somit eine Funktionsstörung bzw. ein nicht ordnungsgemä ßer Zustand erkannt, die bzw. der nicht durch einen nicht ordnungsgemäßen Zustand in jeder der Eingangsschaltungen ver ursacht wurde, so kann eine Umschaltung zwischen Betriebssy stem und Reservesystem vermieden werden.According to the invention, as explained above, each Input circuit on a delay circuit, which a Alarm detection signal delayed when an operation system is selected, and this is an operating system / reserve system determination circuit supplies. It is not required Lich, switching between the operating system and Reservesy system, even if each alarm detection signal is in the alarm status is switched The operating system's delayed signal reliably and reliably Operating system / reserve system determination circuit supplied. If a malfunction or an improper ß condition recognized that not by one not proper condition in each of the input circuits ver cause, a switchover between operating sy stem and reserve system can be avoided.
Erfindungsgemäß ist auch eine Verzögerungsschaltung vorgese hen, der jedes Alarmerkennungssignal zugeführt wird und die nur ein Alarmerkennungssignal des Betriebssystems verzögert, damit dieses einer Betriebssystem/Reservesystem-Bestimmungs schaltung zugeleitet wird. Ist es nicht erforderlich, die Um schaltung zwischen dem Betriebssystem und dem Reservesystem vorzunehmen, obgleich jedes Alarmerkennungssignals in den Meldezustand geschaltet ist, wird nur das Alarmerkennungssi gnal des Betriebssystems zeitlich verzögert und zuverlässig der Betriebssystem/Reservesystem-Bestimmungsschaltung zuge führt. Wird somit eine Funktionsstörung bzw. ein nicht-ord nungsgemäßer Zustand erkannt, der auf äußere Faktoren zurück zuführen ist und nicht einem nicht-ordnungsgemäßen Zustand in jeder Eingangsschaltung entspricht, so kann die Umschaltung zwischen dem Betriebssystem und dem Reservesystem vermieden werden. Außerdem ist es möglich, nur eine einzige Verzöge rungsschaltung vorzusehen.According to the invention, a delay circuit is also provided hen which each alarm detection signal is supplied and the only an alarm detection signal from the operating system is delayed, so that this is an operating system / backup system determination circuit is supplied. It is not necessary to order circuit between the operating system and the reserve system to perform, although each alarm detection signal in the Is switched on, only the alarm detection si Operating system delayed and reliable the operating system / reserve system determination circuit leads. If a malfunction or a non-ord Appropriate condition recognized, which is due to external factors and is not in an improper condition corresponds to each input circuit, the switchover can avoided between the operating system and the backup system will. It is also possible to have only a single delay provision circuit.
Nach vollständiger Beschreibung der Erfindung ist es für den Fachmann auf diesem Gebiet offensichtlich, daß zahlreiche Veränderungen und Modifizierungen möglich sind, ohne über den Umfang der Erfindung hinauszugehen, wie er hier umrissen ist.After a full description of the invention, it is for the Those skilled in the art obviously find that numerous Changes and modifications are possible without going through the Go beyond the scope of the invention as outlined here.
Claims (2)
- - eine Vielzahl von Eingangsschaltungen (1a, 1b), die jeweils Alarmerkennungssignale (12a, 12b) ausgeben und so aufgebaut sind, daß jeweils einige (1a) aus der Vielzahl von Eingangsschaltungen (1a, 1b) als Be triebssysteme dienen, während die jeweils anderen (1b) aus der Vielzahl von Eingangsschaltungen (1a, 1b) als Reservesysteme dienen;
- - Betriebssystem/Reservesystem-Bestimmungsschaltungen (3), welche jeweils die einen (1b) Eingangsschaltungen (1a, 1b) als Reservesystem und die jeweils anderen (1a) Eingangsschaltungen als Betriebssystem schalten, wenn Alarmerkennungssignale (12a) der als Betriebs systeme geschalteten Eingangsschaltungen (1a) jeweils in einen Meldezustand geschaltet sind, wobei die Eingangsschaltungen (1a, 1b) jeweils Ver zögerungsschaltungen (4a, 4b) aufweisen, welche die Alarmerkennungssignale (12a, 12b) verzögern, wenn die jeweiligen Eingangsschaltungen (1a) zum Betriebs system geschaltet sind, sowie dieselben den jewei ligen Betriebssystem/Reservesystem-Bestimmungs schaltungen (3) zuführen.
- - A plurality of input circuits ( 1 a, 1 b), each of which output alarm detection signals ( 12 a, 12 b) and are constructed such that some ( 1 a) each from the plurality of input circuits ( 1 a, 1 b) as loading drive systems serve, while the other ( 1 b) from the plurality of input circuits ( 1 a, 1 b) serve as reserve systems;
- - Operating system / reserve system determination circuits ( 3 ), which each switch one ( 1 b) input circuits ( 1 a, 1 b) as a reserve system and the other ( 1 a) input circuits as an operating system if alarm detection signals ( 12 a) or as operating systems connected input circuits ( 1 a) are each switched to a signaling state, the input circuits ( 1 a, 1 b) each having delay circuits ( 4 a, 4 b) which delay the alarm detection signals ( 12 a, 12 b) when the respective input circuits ( 1 a) are connected to the operating system, and the same to the respective operating system / reserve system determination circuits ( 3 ).
- - eine Vielzahl von Eingangsschaltungen (1a, 1b), die jeweils Alarmerkennungssignale (12a, 12b) ausgeben und so aufgebaut sind, daß jeweils einige (1a) aus der Vielzahl von Eingangsschaltungen (1a, 1b) als Be triebssysteme dienen, während die jeweils anderen (1b) aus der Vielzahl von Eingangsschaltungen (1a, 1b) als Reservesysteme dienen;
- - Betriebssystem/Reservesystem-Bestimmungsschaltungen (3), welche jeweils die einen (1b) Eingangsschal tungen (1a, 1b) als Reservesystem und die jeweils an deren (1a) Eingangsschaltungen als Betriebssystem schalten, wenn Alarmerkennungssignale (12a) der als Betriebssysteme geschalteten Eingangsschaltungen (1a) jeweils in einen Meldezustand geschaltet sind, und
- - Verzögerungseinheiten (4), denen jeweils die Alarmer kennungssignale (12a, 12b) zugeführt werden und welche nur die Alarmerkennungssignale (12a) der Betriebssy steme (1a) verzögern, damit diese den Betriebssy stem/Reservesystem-Bestimmungsschaltungen (3) zuge führt werden.
- - A plurality of input circuits ( 1 a, 1 b), each of which output alarm detection signals ( 12 a, 12 b) and are constructed such that some ( 1 a) each from the plurality of input circuits ( 1 a, 1 b) as loading drive systems serve, while the other ( 1 b) from the plurality of input circuits ( 1 a, 1 b) serve as reserve systems;
- - Operating system / reserve system determination circuits ( 3 ), which each switch one ( 1 b) input circuits ( 1 a, 1 b) as a reserve system and each switch to their ( 1 a) input circuits as an operating system when alarm detection signals ( 12 a) input circuits ( 1 a) connected as operating systems are each switched into a signaling state, and
- - Delay units ( 4 ), each of which the alarm identification signals ( 12 a, 12 b) are supplied and which only delay the alarm detection signals ( 12 a) of the operating systems ( 1 a), so that these determine the operating system / reserve system determination circuits ( 3 ) be fed.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4046367A JPH05227056A (en) | 1992-02-03 | 1992-02-03 | Alarm detection system for redundant constitution circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
DE4303048A1 true DE4303048A1 (en) | 1993-08-05 |
DE4303048C2 DE4303048C2 (en) | 2002-10-31 |
Family
ID=12745184
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE4303048A Expired - Fee Related DE4303048C2 (en) | 1992-02-03 | 1993-02-03 | Method and switchover device for switching between an operating system and at least one reserve system within redundant circuits |
Country Status (4)
Country | Link |
---|---|
US (1) | US5552764A (en) |
JP (1) | JPH05227056A (en) |
DE (1) | DE4303048C2 (en) |
FR (1) | FR2688330B1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2000074014A1 (en) * | 1999-05-26 | 2000-12-07 | Albert Ackermann Gmbh + Co. Kg | Call system for use in the field of nursing care |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6011465A (en) * | 1998-06-26 | 2000-01-04 | Wang; Randall | Backup arrangement for alarm system |
FR2978281B1 (en) | 2011-07-20 | 2013-09-27 | Airbus Operations Sas | METHOD FOR RECONFIGURING A DEVICE FOR MONITORING THE ENVIRONMENT OF AN AIRCRAFT |
CN109448340B (en) * | 2018-12-25 | 2023-08-08 | 佛山科学技术学院 | Bus early warning unit |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3306724A1 (en) * | 1983-02-25 | 1984-08-30 | Siemens AG, 1000 Berlin und 8000 München | Method for operating a fault detection circuit |
DE3514079A1 (en) * | 1984-04-19 | 1985-11-07 | Nissan Motor Co., Ltd., Yokohama, Kanagawa | FAILURE CONTROL CIRCUIT FOR A CONTROL SYSTEM |
DE3612730A1 (en) * | 1986-04-16 | 1987-10-22 | Ant Nachrichtentech | Processor system |
DE3511208C2 (en) * | 1985-03-28 | 1990-06-21 | Aeg Kanis Gmbh, 8500 Nuernberg, De | |
JPH02226935A (en) * | 1989-02-28 | 1990-09-10 | Yokogawa Electric Corp | Redundant loop type data communication system |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2386199A1 (en) * | 1977-04-01 | 1978-10-27 | Bailey Controle | PROCESS FOR SELF-SIGNALING OF FAILURES OF A STATIC SAFETY AUTOMATION MODULE AND MODULE IMPLEMENTING SUCH PROCEDURE |
US4331952A (en) * | 1980-09-22 | 1982-05-25 | American District Telegraph Company | Redundant sensor adapter |
US4402903A (en) * | 1981-09-04 | 1983-09-06 | Westinghouse Electric Corp. | Control system for coupling redundant logic channels |
US4562528A (en) * | 1982-10-06 | 1985-12-31 | Mitsubishi Denki Kabushiki Kaisha | Backup control apparatus |
US4630265A (en) * | 1984-09-26 | 1986-12-16 | General Electric Company | Method and apparatus for selecting for use between data buses in a redundant bus communication system |
US4611197A (en) * | 1985-02-19 | 1986-09-09 | Sansky Michael J | Malfunction-detecting status monitoring system |
US4794376A (en) * | 1988-01-28 | 1988-12-27 | The Babcock & Wilcox Company | Automatic signal evaluation and transfer |
JPH02249332A (en) * | 1989-03-22 | 1990-10-05 | Nec Corp | Redundancy system selection circuit |
-
1992
- 1992-02-03 JP JP4046367A patent/JPH05227056A/en active Pending
-
1993
- 1993-01-25 US US08/008,136 patent/US5552764A/en not_active Expired - Fee Related
- 1993-02-01 FR FR9301049A patent/FR2688330B1/en not_active Expired - Fee Related
- 1993-02-03 DE DE4303048A patent/DE4303048C2/en not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3306724A1 (en) * | 1983-02-25 | 1984-08-30 | Siemens AG, 1000 Berlin und 8000 München | Method for operating a fault detection circuit |
DE3514079A1 (en) * | 1984-04-19 | 1985-11-07 | Nissan Motor Co., Ltd., Yokohama, Kanagawa | FAILURE CONTROL CIRCUIT FOR A CONTROL SYSTEM |
DE3511208C2 (en) * | 1985-03-28 | 1990-06-21 | Aeg Kanis Gmbh, 8500 Nuernberg, De | |
DE3612730A1 (en) * | 1986-04-16 | 1987-10-22 | Ant Nachrichtentech | Processor system |
JPH02226935A (en) * | 1989-02-28 | 1990-09-10 | Yokogawa Electric Corp | Redundant loop type data communication system |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2000074014A1 (en) * | 1999-05-26 | 2000-12-07 | Albert Ackermann Gmbh + Co. Kg | Call system for use in the field of nursing care |
Also Published As
Publication number | Publication date |
---|---|
US5552764A (en) | 1996-09-03 |
FR2688330A1 (en) | 1993-09-10 |
JPH05227056A (en) | 1993-09-03 |
FR2688330B1 (en) | 1995-11-03 |
DE4303048C2 (en) | 2002-10-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0403763B1 (en) | Method and system to interconnect computers or computer networks | |
DE3300260C2 (en) | ||
DE1524239B2 (en) | CIRCUIT ARRANGEMENT FOR MAINTAINING ERROR-FREE OPERATION IN A COMPUTER SYSTEM WITH AT LEAST TWO COMPUTER DEVICES WORKING IN PARALLEL | |
DE69119523T2 (en) | Fault detection in relay control circuits | |
EP0235559B1 (en) | Information delivery system for the delivery of binary information | |
DE2258917B2 (en) | CONTROL DEVICE WITH AT LEAST TWO PARALLEL SIGNAL CHANNELS | |
DE3247801C2 (en) | ||
DE2651314C2 (en) | Safety output circuit for a data processing system that emits binary signals | |
DE2641700C2 (en) | ||
DE4303048A1 (en) | Alarm recognition apparatus for redundant layout circuit in radio equipment - has input circuits delaying alarm recognition signals when circuits are switched to be operational systems | |
DE2530887C3 (en) | Control device for information exchange | |
EP3200033B1 (en) | Assembly comprising at least two peripheral units with a sensor | |
DE3238692A1 (en) | Data transmission system | |
DE2161994A1 (en) | Error detection circuit in a data processing system | |
EP3654121B1 (en) | Redundant automation system with a plurality of processing units for each hardware unit | |
DE2023117B2 (en) | Fail safe control for digital information - three channel supervisory control built into processing unit provides full transfer | |
DE2628105A1 (en) | DIGITAL DATA SWITCH WITH RESERVE CIRCUIT ARRANGEMENT | |
DE10303654A1 (en) | Integrated semiconductor circuit with built-in self-test function and associated system | |
DE3531901C2 (en) | ||
DE4418653C2 (en) | Device for selecting one of at least two clock signals in redundant devices of a communication system | |
DE10357797A1 (en) | Peripheral unit for a redundant control system | |
EP0236818B1 (en) | Method and circuit arrangement for monitoring subscribers' lines connected to a data switching or data transmission installation | |
DE2460245A1 (en) | Function supervision for switching circuits - current indicator is inserted into supply circuit for low current operation | |
DE19961727A1 (en) | Circuit arrangement with a data transmission device | |
DE1513297B2 (en) | CIRCUIT ARRANGEMENT FOR DETECTION OF L OR O SIGNAL ERRORS FOR AT LEAST ONE TWO-CHANNEL CONTROL CIRCUIT |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
D2 | Grant after examination | ||
8364 | No opposition during term of opposition | ||
8339 | Ceased/non-payment of the annual fee |