DE3625589A1 - CMI decoder - Google Patents

CMI decoder

Info

Publication number
DE3625589A1
DE3625589A1 DE19863625589 DE3625589A DE3625589A1 DE 3625589 A1 DE3625589 A1 DE 3625589A1 DE 19863625589 DE19863625589 DE 19863625589 DE 3625589 A DE3625589 A DE 3625589A DE 3625589 A1 DE3625589 A1 DE 3625589A1
Authority
DE
Germany
Prior art keywords
cmi
flip
bit
decoding circuit
flop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19863625589
Other languages
German (de)
Other versions
DE3625589C2 (en
Inventor
Werner Dipl Ing Paetsch
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19863625589 priority Critical patent/DE3625589A1/en
Publication of DE3625589A1 publication Critical patent/DE3625589A1/en
Application granted granted Critical
Publication of DE3625589C2 publication Critical patent/DE3625589C2/de
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0054Detection of the synchronisation error by features other than the received signal transition
    • H04L7/0066Detection of the synchronisation error by features other than the received signal transition detection of error based on transmission code rule
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/24Testing correct operation
    • H04L1/245Testing correct operation by using the properties of transmission codes
    • H04L1/246Testing correct operation by using the properties of transmission codes two-level transmission codes, e.g. binary
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4906Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

A CMI decoder for converting a CMI signal train, which consists of CMI bit pairs, into binary signals by means of series-connected multivibrators (K1...K4) for producing a plurality of CMI signal trains which are in each case shifted with respect to one another by one CMI bit period and from which a binary pulse train (F1) is obtained by means of a decoder circuit (5), to the pulses of which binary pulse train (F1) the CMI bit pairs are allocated in a phase-locked manner. <IMAGE>

Description

Die Erfindung betrifft einen CMI-Decoder nach dem Oberbe­ griff des Patentanspruchs 1.The invention relates to a CMI decoder according to the Oberbe handle of claim 1.

Zur Datenübertragung wird bei höheren Übertragungsraten ein gleichstromfreien CMI-Code verwendet, der aus "Bull SEV", Bd. 51 (1960), Nr. 20, S. 978 bis 987 für die Über­ tragung ternärer und binärer Daten bekannt ist und als CCITT-Empfehlung G 703 für eine 140 Mbit/s-Schnittstel­ le vorgeschlagen ist. Bei diesem Code werden die binären Signale in Bitpaare umgesetzt. Der logischen 0 des binären Signals entspricht ein Splitphase-Impuls 01, der als Kom­ bination eines negativen und eines positiven Impulses aus­ gesendet wird, während die logische 1 des binären Signals abwechselnd als positives oder negatives CMI-Bitpaar über­ tragen wird.For data transmission at higher transmission rates uses a DC-free CMI code that is derived from "Bull SEV ", Vol. 51 (1960), No. 20, pp. 978 to 987 for the Über transfer of ternary and binary data is known and as CCITT recommendation G 703 for a 140 Mbit / s interface le is proposed. With this code, the binary Signals converted into bit pairs. The logical 0 of the binary Signals corresponds to a split phase pulse 01, which as a com combination of a negative and a positive impulse is sent while the logic 1 of the binary signal alternately as a positive or negative CMI bit pair will wear.

Ein CMI-Decoder ist aus der Patentschrift DE 19 48 533 bekannt. Die CMI-Signalfolge wird mit einem Übertragungs­ takt in ein zweistufiges Schieberegister eingespeichert und mit Hilfe eines Gatternetzwerkes decodiert. Hierzu ist ein Taktsignal erforderlich, das den Bitpaaren phasenstarr zugeordnet ist. Dieses Taktsignal wird von einem Generator geliefert, der durch aus dem Bildungsgesetz des CMI-Codes ableitbaren Kriterien so synchronisiert wird, daß stets eine phasenrichtige Zuordnung des Verarbeitungstaktes zu den Bitpaaren erfolgt. Hierzu wird ein Binärteiler, dessen Eingang der Übertragungstakt zugeführt ist, bei Auftreten eines Bitpaares 10 synchronisiert. Diese Kombination ist auch bei Dauer-Eins- oder Dauer-Null-Signalen vorhanden. Sie entspricht dem Übergang von einem positiven zu einem negativen Impuls. Um eine Fehlsynchronisation bei Über­ tragungsfehlern zu verhindern, erfolgt eine Synchronisa­ tion erst nachdem mehrere 10-Kombinationen empfangen wurden.A CMI decoder is from the patent specification DE 19 48 533 known. The CMI signal sequence is with a transmission clock stored in a two-stage shift register and decoded using a gate network. This is a clock signal is required that is phase locked to the bit pairs assigned. This clock signal is generated by a generator delivered by by from the education law of the CMI code derivable criteria is synchronized so that always an in-phase assignment of the processing clock the bit pairs. For this, a binary divider, whose Input of the transmission clock is supplied when it occurs of a pair of bits 10 synchronized. This combination is also available for permanent one or permanent zero signals. It corresponds to the transition from a positive to one  negative impulse. To avoid incorrect synchronization with over To prevent transmission errors, a synchronization is carried out tion only after receiving several 10 combinations were.

In der Patentschrift DE 24 48 683 ist ein Decodiergerät beschrieben, bei dem ebenfalls ein Verarbeitungstakt mit der halben Übertragungsfrequenz zu Decodierung erforder­ lich ist. Dieser wird von einem Taktimpulsgenerator er­ zeugt, der - bei einer analogen Realisierung - von den fallenden Flanken des CMI-Signals synchronisiert wird.In the patent DE 24 48 683 is a decoding device described, in which also a processing cycle with half the transmission frequency required for decoding is. This is generated by a clock pulse generator testifies that - in an analog implementation - of the falling edges of the CMI signal is synchronized.

Aufgabe der Erfindung ist es, einen CMI-Decoder anzugeben, der zur Decodierung weder eine Synchronisiereinrichtung noch einen Verarbeitungstakt mit der halben Übertragungs­ frequenz benötigt.The object of the invention is to provide a CMI decoder, the one for decoding is neither a synchronization device another processing cycle with half the transmission frequency needed.

Die Aufgabe wird durch die im Patentanspruch 1 angegebenen Merkmale gelöst. Vorteilhafte Ausbildungen der Erfindung sind in den Unteransprüchen angegeben.The object is achieved by the specified in claim 1 Features solved. Advantageous embodiments of the invention are specified in the subclaims.

Aus dem CMI-Signal wird das Binärsignal zurückgewonnen, in­ dem mindestens drei identische jeweils um die Dauer eines CMI-Bits verzögerte CMI-Impulsfolgen einer Decodierschaltung zugeführt werden. Hierbei können sowohl die logischen Ein­ sen als auch die logischen Nullen des Binärsignals herausge­ gattert werden, wodurch unterschiedliche Bewertungen bei einem gestörtem Empfangssignal vorgenommen werden können.The binary signal is recovered from the CMI signal, in which are at least three identical each for the duration of one CMI bits delayed CMI pulse trains of a decoding circuit are fed. Here, both the logical inputs sen as well as the logic zeros of the binary signal are gated, causing different ratings a disturbed reception signal can be made.

Die vom Decodierer abgegebenen Binärsignalfolgen enthalten Impulse, deren Länge in der Regel einem CMI-Bit entspricht.Contain the binary signal sequences emitted by the decoder Pulses, the length of which generally corresponds to a CMI bit.

Durch eine nachgeschaltete Impulsformerschaltung können hieraus - falls erforderlich - die ursprünglichen Binär­ signale gewonnen werden. Through a downstream pulse shaper circuit from this - if necessary - the original binary signals are obtained.  

Die den logischen Einsen und den logischen Nullen entspre­ chenden Binärsignalfolgen können zusammengefaßt werden und bilden so einen 1 : 1-Signal, dessen Phase automatisch den CMI-Bitpaaren zugeordnet ist und somit für die Weiterver­ arbeitung oder für eine optimal schnelle Synchronisierung verwendet werden kann.That correspond to the logical ones and the logical zeros binary signal sequences can be summarized and thus form a 1: 1 signal, the phase of which automatically CMI bit pairs is assigned and therefore for further processing work or for an optimally fast synchronization can be used.

Weiter vorteilhaft ist, daß das empfangene CMI-Signal mit dem Übertragungstakt abgetastet und anschließend frei von Toleranzen analoger Verzögerungsglieder weiterverarbeitet werden kann.Another advantage is that the received CMI signal with sampled the transmission clock and then free of Tolerances of analog delay elements processed further can be.

Ausführungsbeispiele der Erfindung werden anhand von Fi­ guren näher erläutert. Es zeigtEmbodiments of the invention are based on Fi guren explained in more detail. It shows

Fig. 1 ein Prinzipschaltbild des CMI-Decoders, Fig. 1 is a schematic diagram of the CMI-decoder,

Fig. 2 ein erstes Ausführungsbeispiel des CMI-Decoders, Fig. 2 shows a first embodiment of the CMI-decoder,

Fig. 3 ein zugehöriges Zeitdiagramm, Fig. 3 is a timing diagram associated,

Fig. 4 ein zweites Ausführungsbeispiel des CMI-Decoders, Fig. 4 shows a second embodiment of the CMI-decoder,

Fig. 5 ein zugehöriges Zeitdiagramm, Fig. 5 is a timing diagram associated,

Fig. 6 eine Wahrheitstabelle zur Decodierung von CMI- Bitpaaren "00" und "11", Fig. 6 is a truth table for decoding CMI bit pairs "00" and "11",

Fig. 7 eine Wahrheitstabelle zur Decodierung des CMI- Bitpaares "01", Fig. 7 is a truth table for decoding the CMI bit pair "01",

Fig. 8 eine Variante der Decodierschaltung, Fig. 8 shows a variant of the decoding circuit,

Fig. 9 eine zweite Variante der Decoder-Schaltung, Fig. 9 shows a second variant of the decoder circuit,

Fig. 10 ein Decoder-Gatternetzwerk zur Erzeugung einer Synchronisierimpulsfolge, Fig. 10, a decoder gate network for generating a Synchronisierimpulsfolge,

Fig. 11 eine Impulsformerschaltung, Fig. 11 is a pulse shaper,

Fig. 12 eine Synchronisiereinrichtung, Fig. 12 is a synchronizer,

Fig. 13 eine Korrektureinrichtung und Fig. 13 is a correcting means and

Fig. 14 einen Taktgenerator. Fig. 14 is a clock generator.

In Fig. 1 ist das Prinzipschaltbild eines CMI-Decoders dargestellt. Er enthält im wesentlichen ein Schiebere­ gister 3, an dessen Ausgänge eine Decodierschaltung 5 an­ geschlossen ist. Außerdem ist ein Taktgenerator 2 vorge­ sehen, dessen Eingang mit dem Dateneingang 1 des Schiebe­ registers zusammengeschaltet ist und dessen Ausgang mit dem Takteingang 4 des Schieberegisters 3 verbunden ist.In Fig. 1 shows the principle circuit diagram of a CMI-decoder is shown. It essentially contains a slide register 3 , at the outputs of which a decoding circuit 5 is closed. In addition, a clock generator 2 is seen easily, the input of which is connected to the data input 1 of the shift register and the output of which is connected to the clock input 4 of the shift register 3 .

Der Taktgenerator 2 liefert einen Übertragungstakt T mit dem die einzelnen Bits des CMI-Signals CMI in das Schiebere­ gister 3 eingespeichert werden. In dem Schieberegister wer­ den drei jeweils um die Dauer eines CMI-Bits verschobene CMI-Signalfolgen erzeugt, aus denen durch die Decodier­ schaltung 5 eine erste Binärsignalfolge F 11 gewonnen wird, die am Decoderausgang 10 abgegeben wird. Diesem Binärsig­ nal ist das ursprüngliche Binärsignal unmittelbar entnehm­ bar.The clock generator 2 delivers a transfer clock T with which the individual bits of the CMI signal CMI are stored in the shift register 3 . In the shift register, whoever produces the three CMI signal sequences shifted by the duration of one CMI bit, from which a first binary signal sequence F 11 is obtained by the decoding circuit 5 and is output at the decoder output 10 . This binary signal is the original binary signal immediately bar.

Das in Fig. 2 dargestellte Ausführungsbeispiel des CMI- Decoders enthält ein Schieberegister mit drei Kippstufen K 1, K 2 und K 3 sowie eine mit logischen Gattern aufgebaute Decodierschaltung. Ein EXKLUSIV-NOR-Gatter 6 ist mit seinen Eingängen an die Ausgänge Q 2 und Q 3 der zweiten und der dritten Kippstufe K 2, K 3 angeschaltet. Außerdem sind die Eingänge eines NAND-Gatters 7 an den Kippstufenausgang Q 1 der ersten Kippstufe K 1 und den Ausgang Q 2 der zweiten Kippstufe K 2 angeschaltet. Die Ausgänge dieser beiden Gatter sind mit den Eingängen eines UND-Gatters 8 verbun­ den, dessen Ausgang mit em Decodier-Ausgang 10 identisch ist.The embodiment of the CMI decoder shown in FIG. 2 contains a shift register with three flip-flops K 1 , K 2 and K 3 as well as a decoding circuit constructed with logic gates. An EXCLUSIVE NOR gate 6 is connected with its inputs to the outputs Q 2 and Q 3 of the second and third flip-flops K 2 , K 3 . In addition, the inputs of a NAND gate 7 to the Kippstufenausgang Q 1 are the first flip-flop K 1 and the output Q 2 of the second flip-flop K 2 turned on. The outputs of these two gates are connected to the inputs of an AND gate 8 , the output of which is identical to the decoding output 10 .

Die Funktion dieses CMI-Decoders soll anhand des Zeit- Diagramms nach Fig. 3 erläutert werden. Da die Realisation des Taktgenerators an sich bekannt ist, soll dessen prin­ zipieller Aufbau erst später erläutert werden. Drei je­ weils um ein CMI-Bit gegeneinander verzögerten CMI-Signal­ folgen sind in den ersten drei Zeilen des Zeitdiagramms dargestellt. Die CMI-Signalfolgen werden durch die Kipp­ stufen K 1 bis K 3 erzeugt. Die erste Kippstufe K 1 dient dem Zweck, das empfangene CMI-Signal abzutasten und von Lauf­ zeitschwankungen zu befreien. Da bei der CMI-Codierung je­ weils eine binäre logische 1 in ein CMI-Bitpaar mit zwei gleichen Bits umgesetzt wird, wird dies Kriterium mit dem EXKLUSIV-NOR-Gatter 6 herausgegattert, wodurch sich die Signalfolge FX ergibt. In der Mehrzahl der Fälle weist die Signalfolge FX bei einer ursprünglichen logischen 1 einen positiven Impuls von der Länge eines CMI-Bits am Ende ei­ nes CMI-Bitpaares auf. Nur wenn das CMI-Signal eine Folge von drei gleichbleibenden CMI-Bits enthält wird ein Impuls von der Länge eines CMI-Bitpaares ausgegeben. Der erste Doppelimpuls beginnt - wie die überwiegende Anzahl der Im­ pulse - in der Mitte eines am Kippstufenausgang Q 2 anliegen­ den CMI-Bitpaares. Der zweite Teil dieses Doppelimpulses ist mit Y bezeichnet. Der zweite Doppelimpuls beginnt je­ doch bereits gleichzeitig mit dem zugeordneten CMI-Bitpaar. Die erste Hälfte dieses Doppelimpulses ist mit X gekenn­ zeichnet. Sollen jetzt beispielsweise den positiven Flan­ ken der Impulse die binären Einsen des decodierten Signals zugeordnet werden oder soll durch die positiven Flanken wieder ein Binärsignal erzeugt werden, so ergibt sich durch den zweiten Doppelimpuls ein Phasenfehler. Dies wird verhindert durch das NAND-Gatter 7, an dessen Ausgang eine Signalfol­ ge F 2 anliegt, die den ersten Teil "X" des zweiten darge­ stellten Doppelimpulses unterdrückt. Am Ausgang des UND-Gat­ ters 8 liegt deshalb das erste Binärsignal F 11 an, aus der das ursprüngliche Binärsignal FB - beispielsweise durch eine monostabile Kippstufe - wiedergewonnen wird.The function of this CMI decoder will be explained using the time diagram according to FIG. 3. Since the realization of the clock generator is known per se, its basic structure will only be explained later. Three CMI signals, each delayed by one CMI bit, follow in the first three lines of the time diagram. The CMI signal sequences are generated by the flip-flops K 1 to K 3 . The first flip-flop K 1 serves the purpose of sampling the received CMI signal and freeing it from fluctuations in the running time. Since a binary logical 1 is converted into a CMI bit pair with two identical bits each time in CMI coding, this criterion is gated out with the EXCLUSIVE NOR gate 6 , which results in the signal sequence FX . In the majority of cases, the signal sequence FX has an original logic 1, a positive pulse the length of a CMI bit at the end of a CMI bit pair. Only if the CMI signal contains a sequence of three constant CMI bits is a pulse the length of a CMI bit pair issued. The first double pulse begins - like the majority of the pulses - in the middle of a pair of CMI bits present at trigger output Q 2 . The second part of this double pulse is labeled Y. The second double pulse already begins with the assigned CMI bit pair. The first half of this double pulse is marked with X. If, for example, the positive edges of the pulses are now assigned to the binary ones of the decoded signal or if a binary signal is to be generated again by the positive edges, then a phase error results from the second double pulse. This is prevented by the NAND gate 7 , at the output of a Signalfol ge F 2 is present, which suppresses the first part " X " of the second Darge presented double pulse. At the output of the AND gate 8 is therefore the first binary signal F 11 , from which the original binary signal FB - for example by a monostable multivibrator - is recovered.

In einer äquivalenten Lösung können die Kippstufen K 2, K 3 . . . durch Laufzeitglieder ersetzt werden; die erste Kippstufe K 1 wird dann nicht benötigt.In an equivalent solution, the flip-flops K 2 , K 3 . . . be replaced by term elements; the first flip-flop K 1 is then not required.

Im zweiten Ausführungsbeispiel nach Fig. 4 enthält der CMI-Decoder insgesamt vier Kippstufen K 1 bis K 4, von denen die Kippstufen K 2 bis K 4 zur Erzeugung von vier gegeneinan­ der jeweils um eine CMI-Bit verschobene CMI-Signalfolgen er­ zeugen.In the second embodiment according to FIG. 4, the CMI decoder contains a total of four flip-flops K 1 to K 4 , of which the flip-flops K 2 to K 4 are used to generate four CMI signal sequences that are shifted against each other by one CMI bit.

Zur Decodierung sind die Eingänge eines NAND-Gatters 14 an die Kippstufenausgänge , Q 2 und Q 3 der ersten bis dritten Kippstufe K 1 bis K 3 angeschaltet. Am Ausgang dieses NAND-Gatters wird eine Signalfolge F 4 mit (negati­ ven) Impulsn abgegeben, die anzeigen, daß ein CMI-Bitpaar "11" empfangen wurde. Ein weiteres NAND-Gatter 9 ist mit seinen Eingängen an die Ausgänge , der zweiten und der dritten Kippstufe K 2 und K 3 sowie an den Ausgang Q 4 der vierten Kippstufe K 4 angeschaltet. An seinem Ausgang wird die Signalfolge F 3 abgegeben, die anzeigt, daß ein CMI-Bitpaar "00" empfangen wurde. Die Zusammenfassung der beiden Signalfolgen durch das NAND-Gatter 15 (ODER-Funk­ tion) ergibt die Binärsignalfolge F 1, bei der für jede logische 1 des codierten Binärsignals ein positiver Impuls abgegeben wird, der stets phasenrichtig den CMI-Bitpaaren zugeordnet ist (Fig. 5).For decoding, the inputs of a NAND gate 14 are connected to the flip-flop outputs, Q 2 and Q 3 of the first to third flip-flops K 1 to K 3 . At the output of this NAND gate, a signal sequence F 4 with (negative) pulses is emitted, which indicate that a CMI bit pair "11" has been received. Another NAND gate 9 is connected with its inputs to the outputs, the second and third flip-flops K 2 and K 3 and to the output Q 4 of the fourth flip-flop K 4 . The signal sequence F 3 is emitted at its output, which indicates that a CMI bit pair "00" has been received. The combination of the two signal sequences by the NAND gate 15 (OR function) results in the binary signal sequence F 1 , in which a positive pulse is emitted for each logical 1 of the encoded binary signal, which pulse is always assigned to the CMI bit pairs in the correct phase ( FIG. 5).

Die Decodierschaltung kann natürlich mit den unterschied­ lichsten Gattertypen aufgebaut werden. Ebenso ist es mög­ lich, die CMI-Bitpaare herauszugattern, die der logischen 0 des Binärsignals entsprechen. Anhand von Fig. 6 sollen die gemäß der CMI-Coderegel gültigen Kriterien für die Decodie­ rung des CMI-Signals erläutert werden.The decoding circuit can of course be constructed with a wide variety of gate types. It is also possible to extract the CMI bit pairs that correspond to the logic 0 of the binary signal. The criteria for decoding the CMI signal that are valid according to the CMI code rule will be explained with reference to FIG. 6.

In Fig. 6 sind unter a die Kombinationen dargestellt, die einem CMI-Bitpaar "00" vorangehen oder folgen können. Vor­ angehen können nur die Bitpaar-Kombinationen "01" und "11", folgen kann ebenfalls nur die Kombination "01" oder "11". Hieraus folgt, daß zunächst von der Decodierschaltung ein Impuls abgegeben wird, wenn die Kombination "00" anliegt, außer wenn eine dritte "0" im CMI-Signal bereits vorgange­ gangen ist, also eine logische 0 dieser Kombination bereits zur CMI-Kombination "01" gehört, wie dies in Fig. 6a durch zwei gestrichelte Linien dargestellt ist. Die entsprechende Schaltung ist in Fig. 4 durch das NAND-Gatter 9 realisiert.In FIG. 6, the combinations are shown under A, which may precede or follow a CMI-bit pair "00". Only the bit pair combinations "01" and "11" can start, only the combination "01" or "11" can follow. It follows from this that a pulse is first emitted by the decoding circuit when the combination "00" is present, unless a third "0" has already preceded the CMI signal, that is to say a logical 0 of this combination already for the CMI combination "01 "belongs, as shown in Fig. 6a by two dashed lines. The corresponding circuit is implemented in FIG. 4 by the NAND gate 9 .

In Fig. 6 ist unter b dargestellt, welche Kombinationen einem CMI-Bitpaar "11" vorangehen und folgen können. Ent­ sprechend wird wiederum die Kombination "11" herausgegat­ tert, wenn ihr nicht noch eine weitere 1 folgt, also die erste logische "1" noch einem CMI-Bitpaar "01" - einer binären 0 - zugeordnet ist. Dies ist in Fig. 6b eben­ falls durch gestrichelte Linien angedeutet. In Fig. 4 wird die entsprechende Signalfolge F 4 durch das NAND- Gat­ ter 14 realisiert.In FIG. 6, is shown under b a CMI-bit pair precede which combinations "11" and can follow. Accordingly, the combination "11" is gated out if it is not followed by another 1, that is to say the first logical "1" is still assigned to a CMI bit pair "01" - a binary 0. This is just in Fig. 6b if indicated by dashed lines. In FIG. 4 the appropriate signal sequence F 4 is realized by the NAND ter Gat fourteenth

Fig. 8 zeigt eine weitere Decodierschaltung, die als Wei­ terentwicklung der Decodierschaltung nach Fig. 2 angesehen werden kann und funktionsmäßig der Decodierschaltung nach Fig. 4 entspricht. Sie ist um ein weiteres NAND-Gatter 16 ergänzt, dessen Ausgang mit einem weiteren Eingang eines UND-Gatters 13 mit drei Eingängen verbunden ist, das das UND-Gatter 8 in Fig. 2 ersetzt. Fig. 8 shows a further decoding circuit which can be regarded as a further development of the decoding circuit according to Fig. 2 and corresponds functionally to the decoding circuit according to Fig. 4. It is supplemented by a further NAND gate 16 , the output of which is connected to a further input of an AND gate 13 with three inputs, which replaces the AND gate 8 in FIG. 2.

In Fig. 7 ist dargestellt, welche CMI-Bitpaare einem CMI- Bitpaar "01" vorausgehen oder folgen können. Wie aus Fig. 7 ersichtlich ist, kann dem CMI-Bitpaar "01" die Kombination "10" nicht vorausgehen und/oder die Kombination "10" nicht folgen. Ein diesem Kriterium entsprechendes drittes Binär­ signal F 0 wird am Ausgang 12 der in Fig. 9 dargestellten Decodierschaltung erzeugt, das auch in Fig. 5 dargestellt ist. Die entsprechende Decodierschaltung besteht aus einem UND-Gatter 17, dessen Eingänge mit den Kippstufenausgängen Q 1 und verbunden sind, einem NOR-Gatter 18, dessen Eingänge mit den Kippstufenausgängen und Q 4 verbun­ den sind, und aus einem UND-Gatter 19, dessen Eingänge mit den Ausgängen dieser beiden Gatter verbunden sind und das an seinem Ausgang 12 das dritte Binärsignal F 0 abgibt. FIG. 7 shows which CMI bit pairs can precede or follow a CMI bit pair "01". As can be seen from FIG. 7, the combination “10” cannot precede the CMI bit pair “01” and / or the combination “10” cannot follow. A third binary signal F 0 corresponding to this criterion is generated at the output 12 of the decoding circuit shown in FIG. 9, which is also shown in FIG. 5. The corresponding decoding circuit consists of an AND gate 17 , the inputs of which are connected to the flip-flop outputs Q 1 and 1 , a NOR gate 18 , the inputs of which are connected to the flip-flop outputs and Q 4 , and an AND gate 19 , the inputs of which are connected to the outputs of these two gates and which outputs the third binary signal F 0 at its output 12 .

Die von den Decodierschaltungen abgegebenen Impulse sind phasenstarr zu den CMI-Bitpaaren und können deshalb zur Gewinnung eines Verarbeitungstaktes mit der halben Fre­ quenz des Übertragungstaktes T verwendet werden. In Fig. 10 ist ein Gatternetzwerk angegeben, bei dem die Binär­ signalfolgen F 1 und F 01 kombiniert werden, so daß ein Synchronisiersignal FS (Fig. 5) entsteht, das einen 1 : 1-Wechsel aufweist und somit die maximale mögliche Anzahl von Synchronisierkriterien liefert. Hierbei wurde die aus Fig. 4 bekannte Decodierschaltung mit der aus Fig. 9 bekannten Decodierschaltung über ein ODER-Gatter 20 zu­ sammengefaßt, an dessen Ausgang 21 das Synchronisiersignal FS abgegeben wird (Q 5 ist der Ausgang einer nicht dargestell­ ten weiteren Kippstufe des Schieberegisters 3). Diese Schal­ tungsanordnung kann weiter vereinfacht werden. Eine entspre­ chende Impulsfolge kann beispielsweise auch gewonnen wer­ den, indem, um ein CMI-Bitpaar verzögert, zweimal die "10"-Kombination (negativen Flanken) herausgegattert wird. Anstelle von Gatterschaltungen können prinzipiell auch Speicherbausteine verwendet werden.The pulses emitted by the decoding circuits are phase locked to the CMI bit pairs and can therefore be used to obtain a processing clock with half the frequency of the transmission clock T. In Fig. 10, a gate network is provided in which the binary signal sequences F 1 and F are combined 01 so that a synchronizing signal FS is produced, which has a 1 (Fig. 5): comprising 1-exchange and thus the maximum possible number of Synchronisierkriterien delivers. The decoding circuit known from FIG. 4 was combined with the decoding circuit known from FIG. 9 via an OR gate 20 , at the output 21 of which the synchronization signal FS is emitted (Q 5 is the output of a further trigger circuit of the shift register 3, not shown ) ). This circuit arrangement can be further simplified. A corresponding pulse sequence can also be obtained, for example, by delaying the "10" combination (negative edges) twice, delayed by a CMI bit pair. In principle, memory modules can also be used instead of gate circuits.

In Fig. 11 ist eine Impulsformerschaltung dargestellt, mit der die an den Ausgängen 10 oder 11 der Decodierschaltun­ gen abgebenen Binärsignale in das ursprüngliche Binärsi­ gnal umgesetzt werden. Die Impulsformerschaltung enthält zwei in Serie geschaltete D-Kippstufen K 11 und K 12. Dem D-Eingang der ersten Kippstufe K 11 ist ein UND-Gatter 16 vorgeschaltet, dessen erster Eingang mit dem Ausgang 10 der Decodierschaltung verbunden ist. Der zweite Eingang des UND-Gatters 16 ist mit dem invertierenden Ausgang der Kippstufe K 11 verbunden. Die Takteingänge der beiden Kippstufen sind mit dem Takteingang 4 des Schieberegi­ sters verbunden, an dem der Übertragungstakt T anliegt. Die Ausgänge Q der Kippstufen K 11 und K 12 über ein ODER- Gatter 23 zusammengefaßt, an dessen Ausgang 24 das ursprüngliche Binärsignal FB abgegeben wird.InFig. 11 shows a pulse shaper circuit with the one at the exits10th or11 the decoding circuit emitted binary signals into the original binary si gnal be implemented. The pulse shaping circuit contains two connected in seriesD-Tilt levelsK 11 andK 12. The D- Input of the first flip-flopK 11 is an AND gate16  upstream, its first input with the output10th  is connected to the decoding circuit. The second entrance of the AND gate16 is with the inverting output   the flip-flopK 11 connected. The clock inputs of the two Tilt levels are with the clock input4th the shift register sters connected to which the transmission clockT is present. The ExitsQ the flip-flopsK 11 andK 12 via an OR  gate23 summarized at the exit24th the original binary signalFB is delivered.

Enthält die CMI-Signalfolge nur logische Nullen des Bi­ närsignals, so werden an den Kippstufenausgängen Q eben­ falls logische Nullen anliegen. Enthält das Binärsignal jedoch eine logische Eins, so kippt zunächst die D-Kipp­ stufe K 11 in die logische Eins und anschließend die Kipp­ stufe K 12 ebenfalls. Durch die Rückkopplung auf das UND- Gatter 16 fällt die erste Kippstufe K 11 mit dem nächsten Taktimpuls in die Ruhelage zurück und anschließend geht der Q-Ausgang der zweiten D-Kippstufe K 12 auf die logische Null. Da beide Kippstufenausgänge über das ODER-Gatter 23 zusammengefaßt sind, ergibt sich am Ausgang 24 jeweils ein Impuls von der Breite eines CMI-Bitpaares, also eines Bits des ursprünglichen Binärsignals. Die Schaltung kann eben­ falls an den Ausgang 11 einer der weiteren Decodierschal­ tungen angeschlossen werden. Bei der Wiederherstellung der ursprünglichen Impulslänge sind ebenfalls zahlreiche Schaltungsvariationen denkbar.If the CMI signal sequence contains only logic zeros of the binary signal, logic zeros are also present at the trigger outputs Q. However, if the binary signal contains a logical one, then the D tipping stage K 11 tilts into logical one and then the tipping stage K 12 likewise. Due to the feedback to the AND gate 16 , the first flip-flop K 11 falls back to the rest position with the next clock pulse and then the Q output of the second D flip-flop K 12 goes to logic zero. Since both flip-flop outputs are combined via the OR gate 23 , a pulse of the width of a CMI bit pair, that is to say one bit of the original binary signal, results at the output 24 . The circuit can also be connected to the output 11 of one of the other decoding circuits. Numerous circuit variations are also conceivable when restoring the original pulse length.

Zu allen Decodierschaltungen soll noch ergänzt werden, daß sie grundsätzlich die Möglichkeit oder Eigenschaft beinhalten, bei einem gestörten Signal, das weder als logische 1 noch als logische 0 des Binärsignals inter­ pretierbar ist, wunschgemäß eine logische Eins oder eine logische Null abzugeben (oder auch den zuletzt er­ kannten Zustand beizubehalten). Daneben treten jedoch auch Übertragungsfehler auf, die aufgrund der vorangegangenen oder/und der folgenden CMI-Signale korrigierbar sind. Hier­ zu ist es jedoch zweckmäßig, zunächst einen Verarbeitungs­ takt mit der halben Übertragungsfrequenz zu erzeugen, der auch bei Übertragungsstörungen seine phasenstarre Beziehung zu den CMI-Bitpaaren beibehält. Hierzu sind analoge und digitale Lösungen bekannt. For all decoding circuits it should be added that they basically have the possibility or property contain a disturbed signal that is neither as logical 1 still as logical 0 of the binary signal inter is conceivable, as desired a logical one or to give a logical zero (or the last one known condition). In addition, however, occur Transmission errors due to the previous or / and the following CMI signals can be corrected. Here However, it is advisable to start with processing clock with half the transmission frequency to generate the its phase-locked relationship even in the event of transmission interference to the CMI bit pairs. Analog and digital solutions known.  

In Fig. 12 ist eine Synchronisiereinrichtung dargestellt, bei der der Verarbeitungstakt TB von einer Kippstufe 13 erzeugt wird, deren Eingang 25 der Übertragungstakt T zu­ geführt wird. Der Kippstufenausgang Q ist mit dem Aufwärts- Abwärts-Steuereingang 37 (up/down) eines Vorwärts-Rückwärts- Zählers 29 verbunden, dessen invertierender Übertrags-Aus­ gang auf ein UND-Gatter 28 zurückgekoppelt ist, dem über einen Inverter 26 der Übertragungstakt T und vom Ausgang des Gatternetzwerkes nach Fig. 10 das Synchronisiersignal FS zugeführt wird. Der Ausgang dieses UND-Gatters ist auf dem Takteingang des Vorwärts-Rückwärts-Zählers 29 geführt. Der Vorzeichen-Ausgang V des Vorwärts-Rückwärts-Zählers 29 ist über einen weiteren Inverter 27 und ein UND-Gatter 30, dessen zweitem Eingang ebenfalls der Übertragungstakt hinzugeführt ist, auf dem Setzeingang S der Kippstufe 13 zurückgeführt. Außerdem ist der Ausgang D der letzten Kippstufe und der Kippstufenausgang Q der Kippstufe K 13 über ein UND-Gatter 31 zusammengefaßt.InFig. 12 shows a synchronization device, at which the processing clockTB from a flip-flop13  is generated, its input25th the transfer clockT to to be led. The flip-flop outputQ is with the upward Downward control input37 (up / down) of a forward-backward Counter29 connected, its inverting carry-out corridor  on an AND gate28is fed back to the over an inverter26 the transfer clockT and from the exit of the gate networkFig. 10 the synchronization signal FS is fed. The output of this AND gate is open the clock input of the up-down counter29 guided. The sign exitV of the up-down counter29  is via another inverter27th and an AND gate30th, its second input is also the transmission clock is added on the set entranceS the flip-flop 13 returned. Also the exitD the latest Flip-flop and the flip-flop outputQ the flip-flopK 13  via an AND gate31 summarized.

Entspricht der von der Kippstufe K 13 am Schaltungspunkt 36 abgegebene Verarbeitungstakt TB dem Synchronisiersignal FS (Fig. 5), so zählt der Vorwärts-Rückwärts-Zähler 29 aufwärts bis er seine Maximalstellung erreicht und über den Carry-Aus­ gang am Weiterzählen gehindert wird. Am Ausgang 32 des UND-Gatters 31 wird dann ebenfalls ein Synchronisiertakt SY abgegeben der dem Verarbeitungstakt TB entspricht. Stimmt dagegen der Verarbeitungstakt TB nicht mit dem Synchroni­ siersignal FS überein, dann zählt der Vorwärts-Rückwärts- Zähler 29 abwärts bis der D-Ausgang auf die logische 0 geht und die Kippstufe K 13 über ihren Setzeingang S dem Synchronisiersignal FS entsprechend eingestellt wird. Nach der Einstellung stimmen die Phasenlagen des Verarbeitungs­ taktes und des Synchronisiersignals überein und der Vor­ wärts-Rückwärts-Zähler zählt wiederum aufwärts bis zu seiner Endstellung. Durch die so erreichte Hysterese ist eine große Stabilität bei gestörten Empfangssignalen ge­ geben.Corresponds to that of the flip-flopK 13 at the circuit point36  submitted processing clockTB the synchronization signalFS  (Fig. 5), the up-down counter counts29 upwards until it reaches its maximum position and via the carry-out corridor  is prevented from counting further. At the exit32 of AND gate31 then also becomes a synchronization clockSY  given the the processing clockTB corresponds. Right however, the processing clockTB not with the synchronizer signalFS match, then the forward-backward counter29 down to theD-Output to logical 0 goes and the flip-flopK 13 through their set entranceS the Synchronization signalFS is set accordingly. To the phase positions of the processing are correct clock and the synchronizing signal match and the pre up-down counter again counts up to its end position. Because of the hysteresis achieved in this way  great stability with disturbed reception signals give.

Eine Korrektur von Übertragungsfehlern kann immer dann erfolgen, wenn eine Fälschung eines CMI-Bitpaares in ein Bitpaar "10" erfolgte. Hier kann angenommen werden, daß es sich um die Fälschung eines der CMI-Bitpaare "00" oder "11" handelte, da in diesem Fall nur ein einziges CMI-Bit gefälscht zu werden brauchte, während bei einer Fälschung einer logischen Null in diese Kombination beide aufeinander­ folgende CMI-Bits eines Bitpaares gefälscht sein müßten.A correction of transmission errors can then always occur when a counterfeit of a CMI bit pair in a Bit pair "10" was done. Here it can be assumed that it the counterfeiting of one of the CMI bit pairs "00" or "11" acted because in this case only a single CMI bit needed to be counterfeited while counterfeiting a logical zero in this combination both on top of each other the following CMI bits of a bit pair should be forged.

Eine geeignete Korrekturschaltung ist in Fig. 13 dargestellt. Den zum CMI-Decoder gehörenden Kippstufen K 1, K 2, . . . sind zwei weitere Kippstufen K 0 und KK 1 vorgeschaltet. Zwischen dem Kippstufenausgang Q der Kippstufe K 0 und dem Datenein­ gang der Kippstufe KK 1 ist ein ODER-Gatter 33 eingeschaltet und zwischen dem Kippstufenausgang der Kippstufe KK 1 und dem Dateneingang der ersten Kippstufe K 1 des Schiebere­ gisters ist ein UND-Gatter 34 eingeschaltet. Außerdem ist eine Kippstufe K 14 vorgesehen, deren Kippstufenausgang mit einem ersten Eingang eines NAND-Gatters 38 verbunden ist. Der invertierende Kippstufenausgang dieser Kippstu­ fe ist mit einem ersten Eingang eines NAND-Gatters 35 ver­ bunden. Auch ist der invertierende Ausgang der Kipp­ stufe K 0 mit jeweils einem zweiten Eingang des UND-Gat­ ters 35 und des NAND-Gatters 38 verbunden, sowie der Q-Aus­ gang der Kippstufe KK 1 mit jeweils einem dritten Eingang dieser beiden Gatter. Außerdem wird vom Ausgang 32 der in Fig. 12 dargestellten Synchronisiereinrichtung der Syn­ chronisiertakt SY auf jeweils einen weiteren Gatterein­ gang geführt. A suitable correction circuit is inFig. 13 shown. The flip-flops belonging to the CMI decoderK 1,K 2nd,. . . are two more levelsK 0 andKK 1 upstream. Between the flip-flop outputQ the flip-flopK 0 and the data gear of the flip-flopKK 1 is an OR gate33switched on and between the flip-flop output of the flip-flopKK 1 and the data input of the first flip-flopK 1 of the slider gisters is an AND gate34 switched on. Besides, is a flip-flopK 14 provided the flip-flop output   with a first input of a NAND gate38 connected is. The inverting flip-flop output  this kippstu fe has a first input of a NAND gate35 ver bound. Also is the inverting output  the tipping stepK 0 each with a second input of the AND gate ters35 and the NAND gate38 connected, as well as theQ-Off gear of the flip-flopKK 1 with a third entrance each of these two gates. Also, from the exit32 the in Fig. 12 shown synchronization device of Syn chronicleSY to another gate led out.  

Die zusätzliche Kippstufe K 14 speichert jeweils das zu­ letzt eine binäre logische 1 präsentierende CMI-Bitpaar "11" oder "00". Wird jetzt beispielsweise die Kombination "11 10" empfangen, so wird über das NAND-Gatter 38 das UND-Gatter 34 gesperrt und diese Kombination in "11 00" korrigiert. Entsprechend wird eine empfangene Kombination "00 10" über das UND-Gatter 35 und das ODER-Gatter 33 in "00 11" korrigiert. Wenn Bauelemente mit kurzen Laufzeiten zur Verfügung stehen kann auf die Kippstufen K 0 und KK 1 verzichtet werden, und die korrigierten Signale an den Ausgängen der Gatter 33 und 34 können zur Decodierung benutzt werden.The additional flip-flop K 14 stores the CMI bit pair "11" or "00", which is the last to present a binary logical 1. If, for example, the combination "11 10" is now received, the AND gate 34 is blocked via the NAND gate 38 and this combination is corrected in "11 00". Accordingly, a received combination "00 10" is corrected to "00 11" via the AND gate 35 and the OR gate 33 . If components with short transit times are available, the flip-flops K 0 and KK 1 can be dispensed with, and the corrected signals at the outputs of the gates 33 and 34 can be used for decoding.

In Fig. 14 ist der Vollstänigkeit halber der Taktgenera­ tor 2 dargestellt. Er enthält ein NOR-Gatter 38, dessen erster Eingang direkt und dessen zweiter Eingang über ein Laufzeitglied 37 mit dem Eingang 1 des CMI-Decoders ver­ bunden ist. Dem Ausgang des NOR-Gatters ist ein Verstärker 39 nachgeschaltet, dessen Ausgang mit einem Parallelschwing­ kreis mit der Induktivität 41 und der Kapazität 40 verbun­ den ist. An eine Anzapfung der Induktivität ist ein weite­ rer Verstärker 42 angeschaltet, an dessen Ausgang 4 der Übertragungstakt T abgegeben wird, dessen Periodendauer einem Bit des CMI-Signals entsprechen. Der auf die Übertra­ gungsfrequenz abgestimmte LC-Schwingkreis wird hier durch die negativen Flanken des CMI-Signals angeregt. Ebenso ist es möglich, auf höherer Frequenz schwingende Oszillatoren zu verwenden, die mittels eines Frequenzteilers den gewünsch­ ten Übertragungstakt T erzeugen. Ebenso eignen sich auch Phase-Locked-Loop-Schaltungen als Taktgenerator.In Fig. 14 the completeness of the clock generator 2 is shown. It contains a NOR gate 38 , the first input of which is connected directly and the second input of which is connected via a delay element 37 to input 1 of the CMI decoder. The output of the NOR gate is followed by an amplifier 39 , the output of which is connected to the inductance 41 and the capacitance 40 by a parallel resonant circuit. At a tap of the inductance, a further amplifier 42 is connected, at whose output 4 the transmission clock T is emitted, the period of which corresponds to one bit of the CMI signal. The LC resonant circuit tuned to the transmission frequency is excited here by the negative edges of the CMI signal. It is also possible to use oscillators oscillating at a higher frequency, which generate the desired transmission clock T by means of a frequency divider. Phase-locked-loop circuits are also suitable as clock generators.

Claims (10)

1. CMI-Decoder mit in Serie geschalteten Kippstufen und mit einer an deren Kippstufenausgänge angeschalteten Decodierschaltung zum Umsetzen einer aus CMI-Bitpaaren bestehenden CMI-Signalfolge in Binärsignale, dadurch gekennzeichnet,
daß mindestens drei in Reihe geschaltete Kippstufen (K 1, K 2, K 3) zur Erzeugung von drei jeweils um eine CMI-Bitdauer gegeneinander verschobenen CMI-Signalfolgen vorgesehen sind,
daß der Decodierschaltung (5) mindestens die drei CMI-Si­ gnalfolgen von den Kippstufenausgängen (Q 1, Q 2, Q 3) zur gleichzeitigen Auswertung zugeführt werden und
daß die Decodierschaltung (5) an ihrem Ausgang (10) jeweils bei einem CMI-Bitpaar (00, 11) mit gleichen CMI- Bits einen Impuls abgibt, dessen Beginn oder/und Ende die­ sem CMI-Bitpaar phasenstarr zugeordnet ist.
1. CMI decoder with flip-flops connected in series and with a decoding circuit connected to their flip-flop outputs for converting a CMI signal sequence consisting of CMI bit pairs into binary signals, characterized in that
that at least three flip-flops (K 1 , K 2 , K 3 ) connected in series are provided for generating three CMI signal sequences each shifted by one CMI bit duration,
that the decoding circuit ( 5 ) at least the three CMI signal sequences from the flip-flop outputs (Q 1 , Q 2 , Q 3 ) are fed for simultaneous evaluation and
that the decoding circuit ( 5 ) outputs a pulse at its output ( 10 ) each with a CMI bit pair (00, 11) with the same CMI bits, the start or / and end of which is assigned to this CMI bit pair in a phase-locked manner.
2. CMI-Decoder nach Anspruch 1, dadurch gekennzeichnet,
daß vier in Reihe geschaltete Kippstufen (K 1, K 2, K 3, K 4) zur Erzeugung von vier jeweils um eine CMI-Bitdauer verschobe­ nen CMI-Signalfolgen vorgesehen sind,
daß der Decodierschaltung (5) die vier CMI-Signalfolgen von den Kippstufenausgängen (Q 1, 1, Q 2 . . . Q 4, 4) zugeführt werden und daß die Decodierschaltung (5) an ihrem Ausgang (11, 12) für jedes einem Zustand (logische 1) des Binärsignals entsprechendem CMI-Bitpaar (00, 11) oder für ein dem ande­ ren Zustand (logische 0) des Binärsignals entsprechendem CMI-Bitpaar (01) einen Impuls von der Dauer eines CMI-Bits abgibt, der dem CMI-Bitpaar phasenstarr zugeordnet ist.
2. CMI decoder according to claim 1, characterized,
that four flip-flops connected in series(K 1,K 2nd,K 3rd,K 4th) to Generation of four each shifted by one CMI bit duration CMI signal sequences are provided,
that the decoding circuit (5) the four CMI signal sequences from the flip-flop outputs(Q 1,  1,Q 2nd . . .Q 4th,  4th) fed be and that the decoding circuit (5) at their exit (11, 12) for each one state (logical 1) of the binary signal corresponding CMI bit pair (00, 11) or for one another ren state (logical 0) of the binary signal corresponding CMI bit pair (01) a pulse of the duration of a CMI bit outputs that is assigned to the CMI bit pair in a phase-locked manner.  
3. CMI-Decoder nach Anspruch 1 oder Anspruch 2, dadurch gekennzeichnet, daß eine Impulsformerschaltung an den Ausgang (10, 11, 12) der Decodierschaltung (5) angeschaltet ist, die jeden Im­ puls am Ausgang (10, 11, 12) der Decodierschaltung (5) in einen Impuls der Dauer eines CMI-Bitpaares umformt.3. CMI decoder according to claim 1 or claim 2, characterized in that a pulse shaping circuit is connected to the output ( 10, 11, 12 ) of the decoding circuit ( 5 ), which each pulse at the output ( 10, 11, 12 ) of Decoding circuit ( 5 ) converted into a pulse of the duration of a CMI bit pair. 4. CMI-Decoder nach Anspruch 2, dadurch gekennzeichnet, daß von der Decodierschaltung die beiden binären Zuständen (logische 0, logische 1) entsprechenden CMI-Bitpaare in zwei Binärsignalfolgen (F 1, F 01) mit Impulsen von der Dauer jeweils eines CMI-Bits umgesetzt werden.4. CMI decoder according to claim 2, characterized in that the two binary states (logical 0, logical 1) corresponding CMI bit pairs in two binary signal sequences (F 1 , F 01 ) with pulses of the duration of one CMI from the decoding circuit Bits are implemented. 5. CMI-Decoder nach Anspruch 4, dadurch gekennzeichnet, daß ein Decoder-Gatternetzwerk vorgesehe ist, der die Bi­ närsignalfolgen zu einer Synchronisier-Impulsfolge (FS) mit 1 : 1-Wechsel zusammenfaßt.5. CMI decoder according to claim 4, characterized in that a decoder gate network is provided which summarizes the Bi närsignalsequenzen to a synchronizing pulse train (FS) with 1: 1 change. 6. CMI-Decoder nach Anspruch 1 bis Anspruch 3, dadurch gekennzeichnet, daß eine Synchronisier-Impulsfolge mit 1 : 1-Wechsel durch Auswerten der 10-Übergänge der CMI-Signalfolge erzeugt wird.6. CMI decoder according to claim 1 to claim 3, characterized, that a synchronization pulse train with 1: 1 change through Evaluation of the 10 transitions of the CMI signal sequence generated becomes. 7. CMI-Decoder nach Anspruch 2, dadurch gekennzeichnet, daß als Decodierschaltung zwei logische Gatter zur Deco­ dierung von CMI-Bitpaaren mit gleichen Bits (9, 14) mit je­ weils drei Eingängen mit den Kippstufenausgängen (Q 1, 1 . . . Q 4, 4) verbunden sind und ein weiteres eine ODER-Funktion realisierendes logisches Gatter (15) mit zwei Eingängen vorgesehen ist (Fig. 4).7. CMI decoder according to claim 2, characterized, that as a decoding circuit two logic gates for deco of CMI bit pairs with the same bits (9, 14) with each because three inputs with the flip-flop outputs(Q 1,  1 . . . Q 4th,  4th) are connected and another an OR function realizing logic gate (15) with two inputs is provided (Fig. 4). 8. CMI-Decoder nach Anspruch 2, dadurch gekennzeichnet, daß als Decodierschaltung zur Decodierung von CMI-Bitpaa­ ren (01) mit ungleichen Bits zwei logische Gatter mit je­ weils zwei Eingängen, die an die Kippstufenausgänge (Q 1, 1 . . . Q 4, 4) angeschlossen sind, und ein weiteres eine UND-Funktion realisierendes logisches Gatter vorgesehen sind (Fig. 9).8. CMI decoder according to claim 2, characterized,  that as a decoding circuit for decoding CMI bit pairs ren (01) with different bits two logical gates each because two inputs to the flip-flop outputs(Q 1,  1 . . .Q 4th,  4th) are connected, and another one Logic gate implementing the AND function is provided are (Fig. 9). 9. CMI-Decoder nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß eine Synchronisierungseinrichtung mit einer als Binär­ teiler arbeitenden Kippstufe (K 13) vorgesehen ist, die einen Verarbeitungstakt (FB), dessen Phase den CMI-Bit­ paaren fest zugeordnet ist, von der halben Frequenz des Übertragungstaktes (T) abgibt.9. CMI decoder according to one of the preceding claims, characterized in that a synchronization device with a binary divider flip-flop (K 13 ) is provided which has a processing clock (FB) , the phase of which is permanently assigned to the pairs of CMI bits, from gives half the frequency of the transmission clock (T) . 10. CMI-Decoder nach Anspruch 9, dadurch gekennzeichnet, daß eine Korrekturschaltung mit einer zusätzlichen Kipp­ stufe (K 14) vorgesehen ist, die das zuletzt empfangene CMI-Bitpaar (00 oder 11) mit gleichen Bits speichert und bei Empfang eines nicht zulässigen CMI-Bitpaares (10) dieses in ein CMI-Bitpaar mit gleichen Bits (11 oder 00) korrigiert.10. CMI decoder according to claim 9, characterized in that a correction circuit with an additional flip-flop (K 14 ) is provided, which stores the last received CMI bit pair (00 or 11) with the same bits and upon receipt of a non-permitted CMI -Bitpaares (10) corrected this into a CMI bit pair with the same bits (11 or 00).
DE19863625589 1986-07-29 1986-07-29 CMI decoder Granted DE3625589A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19863625589 DE3625589A1 (en) 1986-07-29 1986-07-29 CMI decoder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19863625589 DE3625589A1 (en) 1986-07-29 1986-07-29 CMI decoder

Publications (2)

Publication Number Publication Date
DE3625589A1 true DE3625589A1 (en) 1988-02-04
DE3625589C2 DE3625589C2 (en) 1990-04-12

Family

ID=6306195

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19863625589 Granted DE3625589A1 (en) 1986-07-29 1986-07-29 CMI decoder

Country Status (1)

Country Link
DE (1) DE3625589A1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0388615A1 (en) * 1989-03-02 1990-09-26 Siemens Aktiengesellschaft CMI decoder and clock frequency recovery
EP0714190A2 (en) 1994-11-25 1996-05-29 Siemens Aktiengesellschaft Circuit for clock recovery of a CMI coded signal

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3302761A1 (en) * 1983-01-27 1984-08-02 Siemens AG, 1000 Berlin und 8000 München CMI DECODER
DE1948533C3 (en) * 1968-11-15 1986-03-27 Hasler Ag, Bern Device for the transmission of a synchronous, binary pulse train
DE2448683C2 (en) * 1973-10-16 1989-08-31 The General Electric Co. Ltd., London Digital data signaling method and associated equipment

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1948533C3 (en) * 1968-11-15 1986-03-27 Hasler Ag, Bern Device for the transmission of a synchronous, binary pulse train
DE2448683C2 (en) * 1973-10-16 1989-08-31 The General Electric Co. Ltd., London Digital data signaling method and associated equipment
DE3302761A1 (en) * 1983-01-27 1984-08-02 Siemens AG, 1000 Berlin und 8000 München CMI DECODER

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
NEU,W.: Some Techniques of Pulse Code Modulation, In: Bull.SEV, Bd.51, 1960, Nr.20, S.978-987 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0388615A1 (en) * 1989-03-02 1990-09-26 Siemens Aktiengesellschaft CMI decoder and clock frequency recovery
EP0714190A2 (en) 1994-11-25 1996-05-29 Siemens Aktiengesellschaft Circuit for clock recovery of a CMI coded signal

Also Published As

Publication number Publication date
DE3625589C2 (en) 1990-04-12

Similar Documents

Publication Publication Date Title
DE2912268C2 (en) Decoder circuit arrangement for decoding a digital information signal
DE69024829T2 (en) Automatic Vernier synchronization of offset data streams
DE69109558T2 (en) Method and arrangement for digital serial data transmission.
DE3854292T2 (en) Decoder.
DE3208240C2 (en) Series-parallel converter
DE2705780C3 (en) Repeater for receiving and transmitting data signals
CH620068A5 (en)
DE69103769T2 (en) ALIGNMENT OF THE PHASE OF A CLOCK SIGNAL.
DE2121405A1 (en) Synchronization device for digital data signals
DE19907529B4 (en) Apparatus and method for adaptively compensating for work cycle disturbances
DE3779780T2 (en) DECODER.
DE2712974B1 (en) Circuit arrangement for generating signals in the code-mark inversion code
WO2007137538A1 (en) Clock signal recovery device and method for recovering clock signals
DE2728275C2 (en) Circuit arrangement for the recovery of data signals
DE1948533C3 (en) Device for the transmission of a synchronous, binary pulse train
DE69102273T2 (en) PULSE FREQUENCY DIVIDER FOR A SYNCHRONOUS DIGITAL CLOCK.
DE3625589C2 (en)
DE69531810T2 (en) Method of sampling a serial digital signal
DE2838228A1 (en) PROCEDURE AND ARRANGEMENT FOR SYNCHRONIZATION OF DATA BIT SEQUENCES
EP0262609A2 (en) Digital phase control loop
DE1537012A1 (en) Network synchronization in a time division multiplex switching system
DE3234576C2 (en) Digital phase-locked loop for synchronization when receiving binary signals
DE10105794A1 (en) Communication system, method and signal for time-coded data transmission
DE2847833C2 (en) Device for processing binary digital and coded data signals
DE2710270B2 (en) Circuit arrangement for generating clock pulses synchronized with incoming data pulses

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee