DE3511688A1 - NOISE-REDUCING INTERFACE CIRCUIT FOR GENERATORS OF CLOCK SIGNALS WITH TWO NON-OVERLAYED PHASES - Google Patents

NOISE-REDUCING INTERFACE CIRCUIT FOR GENERATORS OF CLOCK SIGNALS WITH TWO NON-OVERLAYED PHASES

Info

Publication number
DE3511688A1
DE3511688A1 DE19853511688 DE3511688A DE3511688A1 DE 3511688 A1 DE3511688 A1 DE 3511688A1 DE 19853511688 DE19853511688 DE 19853511688 DE 3511688 A DE3511688 A DE 3511688A DE 3511688 A1 DE3511688 A1 DE 3511688A1
Authority
DE
Germany
Prior art keywords
transistor
field effect
transistors
electrodes
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19853511688
Other languages
German (de)
Other versions
DE3511688C2 (en
Inventor
Giorigo Dr. Modena Baccarani
Carlo Vimercate Mailand/Milano Dallavalle
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SRL
Original Assignee
ATES Componenti Elettronici SpA
SGS ATES Componenti Elettronici SpA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ATES Componenti Elettronici SpA, SGS ATES Componenti Elettronici SpA filed Critical ATES Componenti Elettronici SpA
Publication of DE3511688A1 publication Critical patent/DE3511688A1/en
Application granted granted Critical
Publication of DE3511688C2 publication Critical patent/DE3511688C2/de
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/125Discriminating pulses
    • H03K5/1252Suppression or limitation of noise or interference

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)
  • Filters That Use Time-Delay Elements (AREA)
  • Logic Circuits (AREA)
  • Networks Using Active Elements (AREA)

Description

Beschrei bungDescription

Die Erfindung betrifft Schnittstellenschaltungen für Generatoren von Taktsignalen mit zwei nicht überlagerten Phasen und mit rechteckigen Impulswellenformen, insbesondere eine Schnittstellenschaltung mit MOS-FeIdeffekttransistören (MOS = Metall-Oxid-Halbleiter) mit isoliertem Gate, die geeignet ist, bei diesen Taktsignalen das Rauschen aufgrund von Schwankungen der Speisespannung zu dämpfen und auf diese Weise Taktsignale mit niedrigem Rauschen zu liefern, welche verwendet werden können, um Schaltungen von Vorrichtungen zu steuern, für die eine geringe Empfindlichkeit gegenüber Schwankungen der Speisespannung ein wichtiger Gütefaktor ist.The invention relates to interface circuits for generators of clock signals with two non-superimposed phases and with rectangular pulse waveforms, particularly an interface circuit with MOS field effect transistors (MOS = metal oxide semiconductor) with insulated gate, which is suitable with these clock signals to attenuate the noise due to fluctuations in the supply voltage and in this way clock signals with low noise which can be used to control circuits of devices for which one low sensitivity to fluctuations in the supply voltage is an important quality factor.

Der Einfluß, den die Schwankungen der Speisespannung auf den Ausgang der versorgten Schaltung haben und die beim Stand der Technik im allgemeinen mit "Power-Supply Rejection Ratio" (P.S.R.R.) bezeichnet ist, wird immer mehr ein wesentlicher Konstruktionsparameter, insbesondere für neuere Schaltungen, bei denen in ein und derselben integrierten Schaltung analoge und digitale Untersysteme eingesetzt werden.The influence that the fluctuations in the supply voltage have on the Output of the supplied circuit and which in the prior art generally have the "Power-Supply Rejection Ratio" (P.S.R.R.) is increasingly becoming an essential design parameter, especially for newer circuits in which one and the same integrated circuit has analog and digital subsystems are used.

In diesem Fall ist es nämlich praktisch unmöglich zu vermeiden, daß das Rauschen aufgrund von Schwankungen der Speisespannung in einem Untersystem sich auch auf das Rauschen im anderen Untersystem überträgt.In this case it is practically impossible to avoid that the noise due to fluctuations in the supply voltage in one subsystem also affects the noise in the other subsystem transmits.

Dabei kann man beispielsweise feststellen, daß die Schwankungen der Speisespannung aufgrund von inneren oder äußeren Einflüssen auf die integrierte Schaltung direkt auf die digitalen Taktsignale übertragen werden, die von Generatoren geliefert werden, die mit dieser Spannung versorgt werden.It can be determined, for example, that the fluctuations the supply voltage due to internal or external influences are transmitted to the integrated circuit directly on the digital clock signals supplied by generators, that are supplied with this voltage.

Diese Signale werden nämlich im allgemeinen dadurch erhalten, daß der Ausgang der Generatorschaltung für bestimmte Zeitintervalle wechselweise mit dem positiven und dem negativen Versorgungsanschluß einfach kurzgeschlossen wird.This is because these signals are generally obtained by the output of the generator circuit for certain time intervals is simply short-circuited alternately with the positive and the negative supply connection.

Die Spitze-Spitze-Amplitude der Taktsignale wird damit gleich der gesamten Speisespannung und folgt somit ohne jede Dämpfung eventuellen Schwankungen.The peak-to-peak amplitude of the clock signals thus becomes the same of the entire supply voltage and thus follows without any attenuation possible fluctuations.

Das "Rauschen" der Speisespannung wird dann über diese digitalen Taktsignale auf die digitalen oder analogen Untersysteme übertragen, denen diese zugeführt sind, wodurch die Leistungen des gesamten Systems verringert werden.The "noise" of the supply voltage is then digital via this Transfer clock signals to the digital or analog subsystems to which they are fed, thereby increasing the performance of the entire system can be reduced.

Dieses Problem muß bei der Herstellung von Schaltungen "mit umgeschalteten Kondensatoren" (SCC = Switched Capacitor Circuit) berücksichtigt werden, die auf elementaren Schaltungsstrukturen aufbauen, welche einen Kondensator sowie zwei oder mehr Schalter aufweisen, die aus MOS-Feldeffenktransistören bestehen.This problem must be encountered in the manufacture of circuits "with switched Capacitors "(SCC = Switched Capacitor Circuit) are taken into account, which are based on elementary circuit structures build, which have a capacitor and two or more switches, which consist of MOS field effect transistors.

Mittels dieser Schalter, die von Taktsignalen mit zwei nicht überlagerten Phasen gesteuert werden, welche eine rechteckige Impulswellenform haben, wird ein Belag des Kondensators abwechselnd auf zwei verschiedene Bezugspotentiale gebracht, die einander bezüglich eines festen Potentials entgegengesetzt sind, auf dem der andere Belag gehalten wird.By means of these switches, which are controlled by clock signals with two non-superimposed phases, which are a rectangular Have pulse waveform, a plate of the capacitor becomes alternate brought to two different reference potentials, which are opposite to each other with respect to a fixed potential, on which the other surface is held.

Bekanntlich sind diese elementaren Schaltungsstrukturen mit umgeschalteten Kondensatoren hinsichtlich des elektrischen Verhaltens gleichwertig mit einem Widerstand und sind besonders geeignet für die Herstellung von aktiven Filtern mit einer integrierten Schaltung hoher Qualität, welche in PCM-übertragungssystemen eingesetzt werden können (PCM = Puls-Code-Modulation).It is known that these elementary circuit structures are switched with In terms of electrical behavior, capacitors are equivalent to a resistor and are particularly suitable for the production of active filters with an integrated circuit of high quality, which are used in PCM transmission systems can be used (PCM = pulse code modulation).

-D--D-

Der Einsatz einer äquivalenten Schaltungsstruktur mit umgeschaltetem Kondensator anstelle eines normalen Widerstandes hat nämlich erhebliche Vorteile hinsichtlich der Herste!!ungsgenauigkeit und Integrationskompaktheit und ist insbesondere vollständig kompatibel mit den Technologien, die für digitale integrierte Schaltungen angewendet werden.The use of an equivalent circuit structure with switched This is because a capacitor instead of a normal resistor has considerable advantages in terms of manufacturing accuracy and integration compactness and is especially complete Compatible with the technologies required for digital integrated Circuits are applied.

Der Einsatz von Schaltungen mit umgeschalteten Kondensatoren in monolitisch integrierten, aktiven Filtern ist nicht nur wirtschaftlich vorteilhaft, sondern gestattet auch, besser kontrollierbare Kenndaten für diese Filter zu erzielen, ohne daß die Notwendigkeit anschließender Funktionseichungen besteht.The use of circuits with switched capacitors in monolithically integrated, active filters are not only economical advantageous, but also allows more controllable characteristics to be achieved for these filters without the There is a need for subsequent functional calibrations.

Die erwähnten Vorteile würden jedoch vollständig beseitigt, wenn dem Ausgang des Filters über dieselben Synchronsignale für die Steuerung der Schalter mit MOS-Tranistoren das Rauschen übertragen würde, das durch die Spannungsschwankungen der Versorgungsquelle hervorgerufen wird.However, the advantages mentioned would be completely eliminated if the output of the filter had the same sync signals for the control of the switches with MOS transistors the noise would be transmitted, which is caused by the voltage fluctuations of the supply source.

Anschließend soll untersucht werden, wie dieser Fall eintreten kann, indem beispielsweise das in Figur 1 dargestellte, bekannte Schaltungsschema einer integrierten Differenzschaltung mit umgeschaltetem Kondensator betrachtet wird, welche als Grundbaustein der aktiven Filter in PCM-Übertragungssystemen verwendet wird.It is then to be investigated how this case can occur, for example by using the known example shown in FIG Circuit diagram of an integrated differential circuit with switched capacitor is considered, which as a basic building block the active filters used in PCM transmission systems will.

Die Schaltung der Figur 1 hat einen Kondensator C , zwei Paare von MOS-Feldeffekttransistoren MIl, M12 sowie M21, M22 und einen Differenz-Operationsverstärker Al.The circuit of Figure 1 has a capacitor C, two pairs of MOS field effect transistors MIl, M12 and M21, M22 and one Differential operational amplifier Al.

Die Transistoren, die alle η-Kanal- oder p-Kanal-Transistören sind, wirken als Schalter für die Umschaltung des Kondensators C . Die Gate-Elektrode des Transistors MIl und die Gate-Elektrode des Tranistors M21 sind an einen ersten Eingangsanschluß C angeschlossen.The transistors that all η-channel or p-channel transistors disrupt act as a switch for switching the capacitor C. The gate electrode of the transistor MIl and the gate electrode of the transistor M21 are connected to a first input terminal C. connected.

Die Gate-Elektrode des Transistors Ml2 und die Gate-Elektrode des Tranistors M22 sind an einen zweiten Eingangsanschluß C angeschlossen. The gate electrode of the transistor Ml2 and the gate electrode of the transistor M22 are connected to a second input terminal C.

Die beiden EingangsanschiUsse C und "(Γ werden mit den Ausgangsanschlüssen eines Generators für Taktsignale mit zwei nicht überlagerten Phasen verbunden, welche eine in der Figur nicht dargestellte, rechteckige Impulswellenform haben.The two input connections C and "(Γ are connected to the output connections a generator for clock signals connected to two non-superimposed phases, which have a not shown in the figure, have rectangular pulse waveform.

Ein erster Anschluß des Kondensators C ist über den Transistor MIl an Masse der Schaltung und über den Transistor M12 an den invertierenden Eingang ("-") des Verstärkers Al angeschlossen.A first connection of the capacitor C is via the transistor MIl to the ground of the circuit and via the transistor M12 to the inverting input ("-") of the amplifier A1 connected.

Der zweite Eingang des Kondensators C ist über den Transistor M21 an einen ersten Spannungssignaleingang V, (t) und über den Transistor M22 an einen zweiten Spannungssignaleingang V~ (t) angeschlossen.The second input of capacitor C is through the transistor M21 to a first voltage signal input V, (t) and via the transistor M22 to a second voltage signal input V ~ (t) connected.

Der nicht invertierende Eingang ("+") des Verstärkers Al ist an Masse angeschlossen.The non-inverting input ("+") of the amplifier A1 is on Ground connected.

Der Spannungssignalausgang VQ (t) des Verstärkers Al ist über einen Integrationskondensator C1 an den invertierenden Anschluß ("-") angeschlossen, und zwar an einem Verbindungspunkt S, der als Summenknoten wirkt.The voltage signal output V Q (t) of the amplifier A1 is connected to the inverting connection ("-") via an integration capacitor C 1 , specifically to a connection point S, which acts as a summation node.

Man kann sofort feststellen, daß dann, wenn der Pegel des an der Gate-Elektrode des Transistors M12 anliegenden Signals hoch ist und daher die im Kondensator C gespeicherte Ladung über den Transistor M12, sofern dieser ein η-Kanal-Tranistör ist, in den Summenknoten (S) eingegeben wird, in diesen Knoten über die parasitäre Kapazität Cp^ (Gate-Kanal) des Tranistors M12 auch das eventuelle Rauschen übertragen wird, mit dem dieses Taktsignal aufgrund der Spannungsschwankungen der Versorgungsquelle des Generators behaftet ist.One can immediately see that when the level of the signal applied to the gate electrode of transistor M12 is high is and therefore the charge stored in the capacitor C via the transistor M12, provided that this is an η-channel transistor, in the summing node (S) is entered into this node via the parasitic capacitance Cp ^ (gate channel) of the transistor M12 as well the possible noise is transmitted with this clock signal due to the voltage fluctuations of the supply source the generator is affected.

Aufgrund dieses Rauschens wird auch das Ausgangssignal des Operationsverstärkers Al beeinträchtigt.Because of this noise, the output signal of the operational amplifier also becomes Al impaired.

Eine Veränderung ^ V~ des Spannungspegels des am Transistor Ml2 anliegenden Taktsignals bewirkt nämlich eine Änderung <$ Vq des Pegels des Ausgangssignals VQ (t), ausgedrückt durch die BeziehungA change ^ V ~ in the voltage level of the clock signal applied to the transistor Ml2 causes a change <$ Vq in the level of the output signal V Q (t), expressed by the relationship

Das Ausgangssignal eines komplexeren Schaltungssystems, beispielsweise eines aktiven Filters in seiner Gesamtheit, das verschiedene Schaltungsstrukturen mit dem hier betrachteten, umgeschalteten Kondensator aufweist, wird noch stärker beeinträchtigt, und zwar aufgrund der zahlreichen Kopplungen, die über die Taktsignale zwischen den Summenknoten am Eingang der Operationsverstärker und der Versorgungsquelle bzw. der Vorsorgungsquellen bestehen. Die hauptsächlichen Pfade für diese Kopplungen werden gebildet durch die Streukapazitäten der monolithisch integrierten Kondensatoren, durch die Streukapazitäten der MOS-Transistoren, die als Schalter wirken, und durch die Streukapazitäten der Verbindungsbahnen.The output of a more complex circuit system, for example of an active filter in its entirety, which switched different circuit structures with the one considered here Capacitor is even more degraded because of the numerous couplings that exist across the clock signals between the summing nodes at the input of the operational amplifier and the supply source or the supply sources exist. The main paths for these couplings are formed by the stray capacities of the monolithic integrated capacitors, due to the stray capacitance of the MOS transistors that act as switches and through the stray capacitances of the connecting tracks.

Zur Vermeidung dieses Nachteils sind hauptsächlich technologische Lösungen bekannt, beispielsweise solche, bei denen mit an Masse angeschlossenen Diffusionszonen sowohl die integrierten Kondensatoren als auch die Verbindungsbahnen abgeschirmt und mit stabilisierten Spannungen die Diffusionszonen vorgespannt werden, in denen die MOS-Transistoren verwirklicht sind.To avoid this disadvantage are mainly technological Solutions known, for example those where with an Ground connected diffusion zones both the integrated Capacitors as well as the connecting tracks are shielded and the diffusion zones are prestressed with stabilized voltages in which the MOS transistors are realized.

Um den von der Steilheit zwischen Kanal und Substrat der Eingangs-MOS-Transistoren bewirkten Einfluß auf die Operationsverstärker zu beschränken, die im allgemeinen n-Kanal-Typen sind, kann man mit dem Substrat die Source-Zone jeder dieser Transistoren verbinden.About the slope between the channel and the substrate of the input MOS transistors affected the operational amplifiers to constrain, which are generally n-channel types, the source zone of each of these transistors can be connected to the substrate.

35ΊΤ68835ΊΤ688

Eine weitere, bekannte Lösung für das Problem der Empfindlichkeit der Spannungsquellen gegen das Rauschen, die insbesondere für aktive Filter großer Trennschärfe verwendet wird und ausschließlich auf Schaltungsebene wirkt, besteht darin, daß das Schaltungssystem vollkommen in Differenzschaltungs-Form implementiert wird, um den Einfluß des Rauschens auf das Ausgangssignal auszuschalten. Diese Lösung führt jedoch zu Konstruktionseinschränkungen und größeren Kosten für die Implementierung mit integrierter Schaltung.Another well-known solution to the sensitivity problem the voltage sources against the noise, which is used in particular for active filters with high selectivity and exclusively acts at the circuit level is that the circuit system is implemented entirely in differential circuit form to eliminate the influence of noise on the output signal. However, this solution leads to design constraints and greater implementation costs integrated circuit.

Der Erfindung liegt die Aufgabe zugrunde, eine Rauschen dämpfende Schnittstellenschaltung für Generatoren von Taktsignalen mit zwei nicht überlagerten Phasen und mit rechteckiger Impulswellenform zu schaffen, die besonders für den Einsatz in PCM-Übertragungssystemen geeignet ist.The invention is based on the object of providing a noise-damping interface circuit for generators of clock signals two non-superimposed phases and with rectangular pulse waveform to create, especially for use in PCM transmission systems suitable is.

Diese Aufgabe wird bei der Schnittstellenschaltung der angegebenen Art durch das Kennzeichen des Patentanspruchs 1 gelöst.This task is specified for the interface circuit of the Type solved by the characterizing part of claim 1.

Vorteilhafte Weiterbildungen ergeben sich aus den Unteransprüchen und aus der folgenden Beschreibung eines Ausführungsbeispiels, das in der Zeichnung dargestellt ist.Advantageous further developments result from the subclaims and from the following description of an exemplary embodiment which is shown in the drawing.

Es zeigen:Show it:

Figur 1 das bereits beschriebene, bekannte Schaltungsschema eines Differenz-Integrators mit umgeschaltetem Kondensator für aktive Filter undFigure 1 shows the already described, known circuit diagram of a Difference integrator with switched capacitor for active filters and

Figur 2 das Schema einer Schnittstellenschaltung mit Rauschdämpfung gemäß der Erfindung.FIG. 2 shows the diagram of an interface circuit with noise attenuation according to the invention.

- 10 -- 10 -

Die in Figur 2 dargestellte Schnittstellenschaltung gemäß der Erfindung kann als integrierte Schaltung mit MOS-Anreicherungsschaltung-Feldeffekttransistören mit isoliertem Gate ausgebildet sein.The interface circuit shown in FIG. 2 according to FIG Invention can be an integrated circuit with MOS enhancement circuit field effect transistors be formed with an insulated gate.

Sie kann Teil einer komplexeren integrierten Schaltung sein, die nicht weiter dargestellt ist.It can be part of a more complex integrated circuit, which is not shown further.

Die Schnittstellenschaltung hat einen ersten Transistor Ml mit p-Kanal und einen zweiten Transistor M2 mit η-Kanal, deren Source-Elektroden an den positiven Pol + V^n bzw. an den negativen Pol -Ϋςς einer Speisespannungsquelle angeschlossen sind. Die Potentiale dieser Pole sind gleich und bezüglich der Masse der Schaltung entgegengesetzt, welche bei dieser Technik auch als "Analog-Masse" bezeichnet wird.The interface circuit has a first transistor Ml p-channel and a second transistor M2 with η-channel, their source electrodes to the positive pole + V ^ n or to the negative Pol -Ϋςς are connected to a supply voltage source. The potentials these poles are equal and opposite with respect to the ground of the circuit, which in this technique is also called "Analog ground" is referred to.

Die Gate-Elektroden der Transistoren Ml und M2 sind mit einer ersten Bezugsspannung V+^ bzw. einer zweiten Bezugsspannung V" χ. verbunden, welche durch in der Figur nicht dargestellte Schaltungsmittel verwirklicht sind, die diesen Elektroden vorbestimmte Potentiale bezüglich des positiven Pols +VDD bzw. des negativen Pols -V$s aufprägen.The gate electrodes of the transistors Ml and M2 are connected to a first reference voltage V + ^ and a second reference voltage V "χ Impress DD or the negative pole -V $ s.

Zwischen die Drain-Elektrode des Tranistors Ml und die Drain-Elektrode des Transistors M2 sind mittels ihrer Source- und Drain-Elektroden in Reihe ein dritter Transistor M3, ein vierter Transistor M4, ein fünfter Transistor M5 und ein sechster Transistor M6 geschaltet, von denen jeder ein η-Kanal-Transistor ist und dessen Gate-Elektrode an die eigene Drain-Elektrode angeschlossen ist.Between the drain electrode of the transistor Ml and the drain electrode of the transistor M2 are by means of their source and drain electrodes in series a third transistor M3, a fourth transistor M4, a fifth transistor M5 and a sixth Connected transistor M6, each of which is an η-channel transistor and its gate electrode to its own drain electrode connected.

Der in der Mitte zwischen der Source-Elektrode des Transistors M4 und der Drain-Elektrode des Transistors M5 liegende Verbindungsknoten ist an Masse angeschlossen.The connection node located in the middle between the source electrode of the transistor M4 and the drain electrode of the transistor M5 is connected to ground.

- 11 -- 11 -

Die Schnittstellenschaltung hat einen ersten Eingangsanschluß C und einen zweiten Eingangsanschluß C sowie einen ersten Ausgangsanschluß CK und einen zeiten Ausgangsanschluß CK.The interface circuit has a first input connection C and a second input terminal C and a first output terminal CK and a second output terminal CK.

Der erste Eingangsanschluß C besteht aus dem Verbindungspunkt zwischen den Gate-Elektroden eines siebten p-Kanal-Transistors M7 und eines achten η-Kanal-Transistors M8, deren Drain-Elektroden miteinander verbunden sind, um den zweiten Ausgangsanschluß Γκ zu bilden.The first input terminal C consists of the connection point between the gate electrodes of a seventh p-channel transistor M7 and an eighth η-channel transistor M8, their drain electrodes are interconnected to the second output terminal To form Γκ.

Die Source-Elektroden des siebten Transistors M7 und des achten Transistors M8 sind in einem Schaltungspunkt V„ an die Drain-Elektrode des ersten Transistors Ml bzw. in einem Schaltungspunkt V. an die Drain-Elektrode des zweiten Transistors M2 angeschlossen.The source electrodes of the seventh transistor M7 and the eighth transistor M8 are in a node V "to the Drain electrode of the first transistor Ml or in a circuit point V. to the drain electrode of the second transistor M2 connected.

Der zweite Eingangsanschluß T besteht aus dem Verbindungspunkt zwischen den Gate-Elektroden eines neunten p-Kanal-Transistors M9 und eines zehnten η-Kanal-Transistors MIO, deren Drain-Elektroden miteinander verbunden sind, um den ersten Ausgangsanschluß CK zu bilden.The second input terminal T consists of the connection point between the gate electrodes of a ninth p-channel transistor M9 and a tenth η-channel transistor MIO, their drain electrodes are connected to each other to form the first output terminal CK.

Die Source-Elektroden des neunten Transistors M9 und des zehnten Transistors MIO sind im Knoten Vy an die Drain-Elektrode des ersten Transistors Ml bzw. im Knoten VL an die Drain-Elektrode des zweiten Transistors M2 angeschlossen.The source electrodes of the ninth transistor M9 and the tenth transistor MIO are connected in the node Vy to the drain electrode of the first transistor Ml and in the node V L to the drain electrode of the second transistor M2.

Die Transistoren M7, M8, M9 und MIO dienen ausschließlich als Schalter, die von den Taktsignalen gesteuert werden, welche an den Eingangsanschlüssen C und Γ anliegen, um abwechselnd auf jeden der Ausgangsanschlüsse CK und C~K die Potential pegel der Knoten Vn und V. zu übertragen.The transistors M7, M8, M9 and MIO serve exclusively as Switches that are controlled by the clock signals applied to the input terminals C and Γ to alternately switch to each the output connections CK and C ~ K the potential levels of the nodes Vn and V. to transfer.

- 12 -- 12 -

_ 12 _ 35ΊΤ688_ 12 _ 35ΊΤ688

Auf diese Weise ergeben sich an den AusgangsanschlUssen der in Figur 2 gezeigten Schnittstellenschaltung Taktsignale, die noch zwei nicht überlagerte Phasen und eine rechteckige Impulswellenform haben.In this way, clock signals are obtained at the output connections of the interface circuit shown in FIG two non-superimposed phases and a rectangular pulse waveform to have.

Im Unterschied zu den Eingangssignalen sind diese Taktsignale am Ausgang jedoch praktisch frei von Rauschen, das durch die Versorgungsquelle verursacht wird.In contrast to the input signals, these are clock signals however, at the output it is practically free from noise caused by the supply source.

Gemäß der Erfindung wird nämlich die Potentialdifferenz zwischen den beiden Knoten V„ und V, konstant gehalten, indem diese Knoten elektrisch so von der Versorgung entkoppelt werden, daß ihr Potential weitgehend unabhängig von den Schwankungen der Speisespannung gehalten wird.Namely, according to the invention, the potential difference between the two nodes V "and V, kept constant by electrically decoupling these nodes from the supply, that their potential is kept largely independent of the fluctuations in the supply voltage.

Um zu vermeiden, daß die Schwankungen des Potentials des negativen Pols -Vcc der Versorgungsquelle durch eine Veränderung der Vorspannung des Substrates der integrierten Schaltung auch Veränderungen der Schwellenspannung der Transistoren M3, M4, M5 und M6 verursachen, die Anreicherungs-Transistoren sind und in Dioden-Schaltung bei Sättigung arbeiten, wird die technologische Maßnahme angewandt, die mit p-Dotierstoffen dotierten Zonen, in denen diese Transistoren vorliegen, mit den Source-Elektroden der jeweiligen Transistoren kurzzuschließen.In order to avoid the fluctuations in the potential of the negative Pols -Vcc of the supply source by changing the Biasing the substrate of the integrated circuit also changes the threshold voltage of transistors M3, M4, M5 and M6, which are enhancement transistors and in Diode circuit working at saturation becomes technological Measure applied, the zones doped with p-dopants, in which these transistors are present, with the source electrodes short-circuit the respective transistors.

Auf diese Weise wird der gesamte Spannungsabfall an den zwischen den Knoten Vn und V. eingesetzten Transistoren konstant gehalten.This way all the voltage drop across the between transistors inserted into nodes Vn and V. held.

Der grundsätzliche Aspekt der Erfindung besteht jedoch darin, daß die beiden komplementären Transistoren Ml und M2, deren jeweilige Source-Elektroden ebenfalls mit den Zonen kurzgeschlossen sind, in denen diese Transistoren liegen, so vorgespannt werden, daß sie immer bei Sättigung arbeiten.The basic aspect of the invention is, however, that the two complementary transistors Ml and M2, their respective Source electrodes also short-circuited with the zones are, in which these transistors are located, are biased so that they always operate at saturation.

- 13 -- 13 -

35ΊΎ68835ΊΎ688

Zu diesem Zweck werden in geeigneter Weise die Bezugsspannungen V * und V" r- sowie die Werte der Schwellenspannungen der Transistoren M3, M4, M5 und M6, die zwischen die Knoten Vm und V. eingesetzt sind, gewählt. Da die Gate-Source-Spannungen, die an den Transistoren Ml und M2 anliegen, konstant sind, sind ihre Drain-Ströme konstant und unabhängig von den Schwankungen der Versorgungsspannung.For this purpose, the reference voltages V * and V " r- and the values of the threshold voltages of the transistors M3, M4, M5 and M6, which are inserted between the nodes Vm and V, are selected in a suitable manner. Since the gate-source- Voltages that are applied to the transistors Ml and M2 are constant, their drain currents are constant and independent of the fluctuations in the supply voltage.

Aus dem Schaltungsschema der Figur 2 ergibt sich, daß einer Änderung ^"vnn des Potentials des positiven Pols + V™ eine Änderung tj" Vj, des Potentials des Knotens V„ entspricht, was durch die folgende Beziehung ausgedrückt wird:The circuit diagram of FIG. 2 shows that a change ^ " v nn in the potential of the positive pole + V ™ corresponds to a change tj" Vj, in the potential of the node V ", which is expressed by the following relationship:

gol 2gol , gol 2gol ,

v = 5^7"^°^ V°D = ~g~~+~2göl" vdd v = 5 ^ 7 "^ ° ^ V ° D = ~ g ~~ + ~ 2göl" v dd

Darin sind g die Steilheit der Transistoren M3 und M4, die als identisch angenommen werden, und gol der Leitwert am Ausgang des Transistors Ml. Eine analoge Beziehung besteht zwischen den Potential änderungen des negativen Pols -V55 und den sich daraus ergebenden Potenti al änderungen des Knotens V, . Um ο Vj, zu minimieren, muß das Verhältnis gol/go so klein wie möglich gemacht werden.Here, g is the steepness of the transistors M3 and M4, which are assumed to be identical, and gol is the conductance at the output of the transistor Ml. There is an analogous relationship between the changes in the potential of the negative pole -V 55 and the resulting changes in the potential of the node V,. In order to minimize ο Vj, the ratio gol / go must be made as small as possible.

Da für einen Feldeffekttransistor, der in Sättigung arbeitet, die Steilheit für einen vorbestimmten Vorspannungsstrom sehr viel größer ist als der Ausgangsleitwert, beläßt man den Transistor ill in der Sättigungszone seines Betriebsbereiches, um die Potenti al änderungen (jV„ des Knotens VM aufgrund des Rauschens der Versorgungsquelle zu minimieren. In analoger Weise läßt man auch den Transistor M2 in Sättigung arbeiten.Since, for a field effect transistor that works in saturation, the slope for a predetermined bias current is much greater than the output conductance, the transistor ill is left in the saturation zone of its operating range in order to avoid the potential changes (jV "of the node V M due to the noise The transistor M2 is also allowed to operate in saturation in an analogous manner.

- 14 -- 14 -

Diese Lösung des Problems des Rauschens der Versorgungsquelle kann schließlich optimiert werden, indem man geeignete technologische Maßnahmen bekannter Art ergreift, beispielsweise, dadurch, daß für Ml und M2 Transistoren mit besonders langem Kanal erzeugt werden, um das Verhältnis gol/g so weit wie möglich zu verringern.This solution to the problem of supply source noise can eventually be optimized by using appropriate technological Takes measures of a known nature, for example, by that for Ml and M2 transistors with a particularly long channel be generated to keep the gol / g ratio as close as possible to reduce.

Mit einer Schnittstellenschaltung gemäß der Erfindung läßt sich in der Praxis eine sehr starke Rauschdämpfung (ca. 4 6 dB) auf Kosten einer Reduzierung der dynamischen Amplitude des Signals erzielen, die für die Anforderungen in normalen Anwendungsfällen völlig bedeutungslos ist.With an interface circuit according to the invention can in practice a very strong noise attenuation (approx. 4 6 dB) The cost of reducing the dynamic amplitude of the signal is necessary for the requirements in normal use cases is completely meaningless.

Die am Ausgang maximal zur Verfügung stehende Signal spannung während des Sättigungsbetriebes der Transistoren Ml und M2 ergibt sich aus der BeziehungThe maximum signal voltage available at the output results during the saturation mode of the transistors Ml and M2 get out of the relationship

(VH - VL Vx = V+ref - Vref " (VTn + lVTpi > (V H - V L Vx = V + ref - V ref " (V Tn + 1 V Tpi>

wobei mit Vy und Vy die Schwellenspannungen der komplementären Transistoren M2 bzw. Ml bezeichnet sind.where Vy and Vy are the threshold voltages of the complementary Transistors M2 and Ml are designated.

Wenn die Bezugsspannungen für V , und V~ f so gewählt werden, daß die Transistoren Ml und M2 nur wenige hundert mV über der Schwellenspannung vorgespannt sind, ist die dynamische Amplitude der Synchronsignale am Ausgang ziemlich nahe an der Versorgungsspannung zwischen + V D D und -V^.If the reference voltages for V, and V ~ f are chosen so that the transistors Ml and M2 are biased only a few hundred mV above the threshold voltage, the dynamic amplitude of the sync signals at the output is quite close to the supply voltage between + V DD and -V ^.

über das beschriebene und dargestellte Ausführungsbeispiel der Erfindung hinaus sind Varianten möglich, ohne dadurch den Erfindungsgedanken zu verlassen. Um die dynamische Amplitude der Impulssignale am Ausgang zu optimieren, kann beispielsweise zwischen die Knoten V,, und V, eine größere Zahl von Transistoren in Diodenschaltung eingesetzt werden, wobei bezüglich des zentralen, an Masse angeschlossenen Verbindungsknotens eine symetrische Konfiguration beibehalten wird.about the described and illustrated embodiment of In addition, variants are possible without thereby affecting the inventive concept to leave. In order to optimize the dynamic amplitude of the pulse signals at the output, for example, between the nodes V ,, and V, a larger number of transistors be used in diode circuit, with respect to the central, a symmetrical connection node connected to ground Configuration is retained.

- 15 -
BAD OniÖSNAL
- 15 -
BAD OniÖSNAL

Claims (3)

KVlXHiKU NKEHSCHMITr-MLSONHIRSCIj;: * '-. .'·*..'- ' :.Λ..: PVTEYIANWÄLTE < KVlXHiKU NKEHSCHMITr-MLSONHIRSCIj ;: * '-. . '· * ..'-' : .Λ .. : PVTEYIANWÄLTE < κι mv.w KTKNT vrn«\kys *κι mv.w KTKNT vrn «\ kys * SGS-ATES Components Elettronici S.p.A. 351 1688SGS-ATES Components Elettronici S.p.A. 351 1688 u.Z.: K 22 383SM/6 29· März 1985 uZ: K 22 383SM / 6 29 March 1985 Priorität: 30. März 1984, Nr. 20337A/84 - ItalienPriority: March 30, 1984, n ° 20337A / 84 - Italy Rauschen dämpfende Schnittstellenschaltung für Generatoren von Taktsignalen mit zwei nicht überlagerten PhasenNoise attenuating interface circuit for generators from Clock signals with two non-superimposed phases PatentansprücheClaims [Ii Rauschen dämpfende Schnittstellenschaltung für Generatoren von Taktsignalen mit zwei nicht überlagerten Phasen und mit rechteckiger Impulswellenform, umfassend einen ersten Eingangsanschluß (C) und einen zweiten Eingangsanschluß (Γ) für die Verbindung mit einem Taktsignal-Generator und einen ersten Ausgangsanschluß (CK) sowie einen zweiten Ausgangsanschluß (CT() für die Verbindung mit einer Verbraucherschaltung, dadurch g e kennzeichnet, daß ein erster Feldeffekt-Transistor (Ml) und ein zweiter Feldeffekt-Transistor (M2) vorgesehen sind, deren Source-Elektroden an einen ersten Versorgungsanschluß (+VqD) bzw. an einen zweiten Versorgungsanschluß ("νςς) angeschlossen sind und deren Gate-Elektroden an eine erste Bezugsspannung (v+ ref) bzw. an eine zweite Bezugsspannung (v~ref) angeschlossen sind, welche die Gate-Elektrode des ersten Transistors (Ml) bezüglich des ersten Versorgungsanschlusses (+VDD) auf einem konstanten Potential bzw. die Gate-Elektrode des zweiten Transistors (M2) bezüglich des zweiten Versorgungsanschlusses (-Vc-ς) auf einem konstanten Potential halten, daß ein Schal- [Ii noise attenuating interface circuit for generators of clock signals with two non-superimposed phases and with a rectangular pulse waveform, comprising a first input terminal (C) and a second input terminal (Γ) for connection to a clock signal generator and a first output terminal (CK) and a second output terminal (CT () for connection to a load circuit, characterized in that a first field effect transistor (Ml) and a second field effect transistor (M2) are provided, the source electrodes of which are connected to a first supply terminal (+ Vq D ) or to a second supply connection (" ν ςς) and whose gate electrodes are connected to a first reference voltage ( v + re f) or to a second reference voltage ( v ~ re f), which is the gate electrode of the first Transistor (Ml) with respect to the first supply connection ( + V DD ) at a constant potential or the gate electrode of the second Trans keep istors (M2) with respect to the second supply connection (-Vc-ς) at a constant potential that a switching tungsknoten mit konstantem Potential (Masse) vorgesehen ist, dessen Potential zwischen dem Potential des ersten Versorgungsanschlusses (+Vqq) und dem Potential des zweiten Versorgungsanschlusses ("νςς^ ^ ^S1- und sicn von diesen Potentialen um gleiche Beträge unterscheidet, wobei zwischen diesen Schaltungsknoten und die Drain-Elektrode des ersten Transistors (Ml) mittels ihrer Source- und Drain-Elektroden wenigstens zwei Feldeffekttransistoren (M3, M4) und zwischen den Schaltungsknoten und die Drain-Elektrode des zweiten Transistors (M2) mittels ihrer Source- und Drain-Elektroden eine der Zahl der zwischen die Drain-Elektrode des ersten Transistors (Ml) und den Schaltungsknoten geschalteten Transistoren (M3, M4) gleiche Zahl von Feldeffekt-Transistoren (M5, M6) geschaltet sind, wobei jeder dieser Transistoren (M3, M4, M5, M6), die zwischen den ersten Transistor (Ml) und den zweiten Transistor (M2) geschaltet sind, mit ihrer Gate-Elektrode an die eigene Drain-Elektrode angeschlossen sind, wobei die Drain-Elektroden des ersten Transistors (Ml) und des zweiten Transistors (M2) beide an den zweiten Ausgangsanschluß (cT) angeschlossen sind, und zwar über einen ersten FeIdeffekt-Obertragungs-Transistör (M7) bzw. einen zweiten Feldeffekt-Übertragungs-Transistor (M8), deren Gate-Elektroden beide an den ersten Eingangsanschluß (C) angeschlossen sind, wobei ferner die Drain-Elektroden des ersten Transistors (Ml) und des zweiten Transistors (M2) mit dem ersten Ausgangsanschluß (CK) verbunden sind, und zwar über einen dritten Feldeffekt-Übertragung-Transistor (M9) bzw. einen vierten Feldeffekt-Übertragungs-Transistor (MIO), deren Gate-Elektroden beide an den zweiten Eingangsanschluß (C) angeschlossen sind, und daß der erste Transistor (Ml) und der zweite Transistor (M2) so vorgespannt sind, daß sie im Sättigungsbereich ihres Kennlinienfeldes arbeiten.processing node with constant potential (ground) is provided, the potential of which differs between the potential of the first supply connection (+ Vqq) and the potential of the second supply connection (" ν ςς ^ ^ ^ S 1 - and sicn of these potentials by equal amounts, with between this circuit node and the drain electrode of the first transistor (Ml) by means of their source and drain electrodes at least two field effect transistors (M3, M4) and between the circuit node and the drain electrode of the second transistor (M2) by means of their source and drain -Electrodes one of the number of transistors (M3, M4) connected between the drain electrode of the first transistor (Ml) and the circuit node, the same number of field effect transistors (M5, M6) are connected, each of these transistors (M3, M4, M5, M6), which are connected between the first transistor (Ml) and the second transistor (M2), with their gate electrode connected to their own drain electrode The drain electrodes of the first transistor (Ml) and the second transistor (M2) are both connected to the second output terminal (cT), via a first field effect transmission transistor (M7) and a second field effect, respectively -Transmission transistor (M8), the gate electrodes of which are both connected to the first input terminal (C), the drain electrodes of the first transistor (Ml) and the second transistor (M2) also being connected to the first output terminal (CK) are, through a third field effect transmission transistor (M9) or a fourth field effect transmission transistor (MIO), the gate electrodes of which are both connected to the second input terminal (C), and that the first transistor (Ml ) and the second transistor (M2) are biased so that they work in the saturation range of their characteristic field. - 3 COPY - 3 COPY 2. Schnittstellenschaltung nach Anspruch 1, dadurch gekennzeichnet, daß der erste Feldeffekt-Transistor (Ml), der erste Feldeffekt-Übertragungs-Transistor (M7) und der dritte Feldeffekt-übertragungs-Transistor (M9) p-Kanäle haben und daß alle anderen Transistoren der Schaltung η-Kanäle haben.2. Interface circuit according to claim 1, characterized in that that the first field effect transistor (Ml), the first field effect transmission transistor (M7) and the third field effect transfer transistor (M9) have p-channels and that all other transistors in the circuit have η-channels. 3. Schnittstellenschaltung nach Anspruch 2, dadurch gekennzeichnet, daß alle in ihr enthaltene Transistoren MOS-Anreicherungs-Feldeffekttransistören mit isoliertem Gate sind.3. Interface circuit according to claim 2, characterized in that that all transistors contained in it MOS enhancement field effect transistors disturb with insulated gate. copycopy
DE19853511688 1984-03-30 1985-03-29 NOISE-REDUCING INTERFACE CIRCUIT FOR GENERATORS OF CLOCK SIGNALS WITH TWO NON-OVERLAYED PHASES Granted DE3511688A1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
IT20337/84A IT1218845B (en) 1984-03-30 1984-03-30 NOISE ATTENUATOR INTERFACE CIRCUIT FOR TWO-STAGE TIMING SIGNAL GENERATORS

Publications (2)

Publication Number Publication Date
DE3511688A1 true DE3511688A1 (en) 1985-10-10
DE3511688C2 DE3511688C2 (en) 1993-05-06

Family

ID=11165831

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19853511688 Granted DE3511688A1 (en) 1984-03-30 1985-03-29 NOISE-REDUCING INTERFACE CIRCUIT FOR GENERATORS OF CLOCK SIGNALS WITH TWO NON-OVERLAYED PHASES

Country Status (6)

Country Link
US (1) US4752704A (en)
JP (1) JPS60229420A (en)
DE (1) DE3511688A1 (en)
FR (1) FR2562356B1 (en)
GB (1) GB2158666B (en)
IT (1) IT1218845B (en)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3717922A1 (en) * 1987-05-27 1988-12-08 Sgs Halbleiterbauelemente Gmbh SWITCH DEVICE DESIGNED AS AN INTEGRATED CIRCUIT
US4877980A (en) * 1988-03-10 1989-10-31 Advanced Micro Devices, Inc. Time variant drive circuit for high speed bus driver to limit oscillations or ringing on a bus
JPH024011A (en) * 1988-06-21 1990-01-09 Nec Corp Analog switch circuit
US4894562A (en) * 1988-10-03 1990-01-16 International Business Machines Corporation Current switch logic circuit with controlled output signal levels
JP2642465B2 (en) * 1989-01-17 1997-08-20 株式会社東芝 Analog signal input circuit
US4975653A (en) * 1989-08-29 1990-12-04 Delco Electronics Corporation FM detector using switched capacitor circuits
JPH04146650A (en) * 1990-10-08 1992-05-20 Mitsubishi Electric Corp Semiconductor integrated circuit device
DE10163461A1 (en) * 2001-12-21 2003-07-10 Austriamicrosystems Ag Circuit arrangement for providing an output signal with adjustable slope
US8154320B1 (en) * 2009-03-24 2012-04-10 Lockheed Martin Corporation Voltage level shifter

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2734008A1 (en) * 1976-08-25 1978-03-09 Rockwell International Corp CIRCUIT TO REDUCE POSITIVE NOISE EFFECTS

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2034937B (en) * 1978-11-14 1983-01-06 Philips Electronic Associated Regulated power supply
JPS56108258A (en) * 1980-02-01 1981-08-27 Seiko Instr & Electronics Ltd Semiconductor device
JPS5780828A (en) * 1980-11-07 1982-05-20 Hitachi Ltd Semiconductor integrated circuit device
US4370628A (en) * 1980-11-17 1983-01-25 Texas Instruments Incorporated Relaxation oscillator including constant current source and latch circuit
JPS583183A (en) * 1981-06-30 1983-01-08 Fujitsu Ltd Output circuit for semiconductor device
JPS5838032A (en) * 1981-08-13 1983-03-05 Fujitsu Ltd Buffer circuit for driving c-mos inverter

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2734008A1 (en) * 1976-08-25 1978-03-09 Rockwell International Corp CIRCUIT TO REDUCE POSITIVE NOISE EFFECTS

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
"A High Performance Low Pouer CMOS Channel Filter". In: JEEE Journal of Solid-State Circuits, Bd.SC-15, Nr.6, Dez.1960, S.929-938 *

Also Published As

Publication number Publication date
IT1218845B (en) 1990-04-24
IT8420337A0 (en) 1984-03-30
JPH0414885B2 (en) 1992-03-16
JPS60229420A (en) 1985-11-14
GB2158666B (en) 1988-04-20
GB8508435D0 (en) 1985-05-09
US4752704A (en) 1988-06-21
FR2562356B1 (en) 1988-07-29
GB2158666A (en) 1985-11-13
DE3511688C2 (en) 1993-05-06
FR2562356A1 (en) 1985-10-04

Similar Documents

Publication Publication Date Title
DE3872275T2 (en) CMOS REFERENCE VOLTAGE GENERATOR DEVICE.
DE10105942B4 (en) Single pole switch and communication unit using the same
DE2855584C2 (en)
DE69930201T2 (en) AD converter with a power saving circuit and its control method
DE2616641C3 (en) Switching arrangement for increasing the voltage
EP0483537B1 (en) Current source circuit
DE3716803A1 (en) READER AMPLIFIER FOR SEMICONDUCTOR MEMORY
DE69304867T2 (en) Differential comparator circuit
DE3736380C2 (en) amplifier
EP0300560A2 (en) Comparison circuit
DE3640368C2 (en) Low offset voltage amplifier circuit
DE202013012855U1 (en) Transistor and circuit for sampling an analog input signal
EP0010149B1 (en) Reference source for fet integrated circuits and method using such a reference source
DE3511688C2 (en)
DE3888331T2 (en) Switched capacity network.
EP0130587B1 (en) Input level converter for a digital mos circuit
DE3345045C2 (en) amplifier
DE2557165A1 (en) DECODER CIRCUIT
DE3634637A1 (en) DIFFERENTIALLY SWITCHED CAPACITOR INTEGRATOR WITH A SINGLE INTEGRATION CAPACITOR
DE69209498T2 (en) Reference voltage generator for dynamic memory with random access
EP0005743B1 (en) Arrangement for charge regeneration of the output node of a field effect transistor circuit and a flip-flop using this arrangement as charge element
DE2608576C2 (en) Differential amplifier built from field effect transistors of the same channel type with high common mode rejection
DE2839459A1 (en) CIRCUIT ARRANGEMENT FOR SIGNAL LEVEL CONVERSION
EP0024549B1 (en) Ttl-level converter for driving field-effect transistors
DE3330383A1 (en) INPUT AMPLIFIER CIRCUIT WITH IMPROVED NOISE-FREE

Legal Events

Date Code Title Description
8128 New person/name/address of the agent

Representative=s name: KLUNKER, H., DIPL.-ING. DR.RER.NAT. SCHMITT-NILSON

8110 Request for examination paragraph 44
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee