DE3306799C2 - - Google Patents

Info

Publication number
DE3306799C2
DE3306799C2 DE19833306799 DE3306799A DE3306799C2 DE 3306799 C2 DE3306799 C2 DE 3306799C2 DE 19833306799 DE19833306799 DE 19833306799 DE 3306799 A DE3306799 A DE 3306799A DE 3306799 C2 DE3306799 C2 DE 3306799C2
Authority
DE
Germany
Prior art keywords
memory
data
program
test circuit
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19833306799
Other languages
German (de)
Other versions
DE3306799A1 (en
Inventor
Siegfried Dipl.-Ing. 7530 Pforzheim De Apitz
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nokia Deutschland GmbH
Original Assignee
Standard Elektrik Lorenz AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Standard Elektrik Lorenz AG filed Critical Standard Elektrik Lorenz AG
Priority to DE19833306799 priority Critical patent/DE3306799A1/en
Publication of DE3306799A1 publication Critical patent/DE3306799A1/en
Application granted granted Critical
Publication of DE3306799C2 publication Critical patent/DE3306799C2/de
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J1/00Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
    • H03J1/0008Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G15/00Time-pieces comprising means to be operated at preselected times or after preselected time intervals
    • G04G15/006Time-pieces comprising means to be operated at preselected times or after preselected time intervals for operating at a number of different times

Description

Die Erfindung betrifft ein Empfangsgerät der Unterhaltungs­ elektronik der im Oberbegriff des Patentanspruches 1 ange­ gebenen Art.The invention relates to a receiving device for entertainment electronics in the preamble of claim 1 given type.

Ein aus der DE-OS 28 28 367 bekanntes Gerät enthält einen aus einem Anzeigespeicher und einem Abstimmspeicher bestehenden Sen­ derspeicher, in dem sowohl die für die Abstimmung als auch die für die Anzeige erforderlichen Daten vom Benutzer aus­ gesuchter, zu empfangender Sender gespeichert sind. Zur Einspeicherung eines gewünschtn Senders in den Senderspei­ cher stimmt der Benutzer das bekannte Gerät auf den ge­ wünschten Sender ab und stellt danach in einem Anzeigezäh­ ler des Gerätes die zugehörige Kanalnummer ein. Vor der Einspeicherung der eingestellten Senderdaten läuft in dem bekannten Gerät ein Prüfvorgang ab, bei dem in einer Ver­ gleicheranordnung einer Prüfschaltung des bekannten Gerä­ tes geprüft wird, ob die als einzuspeichernde Senderdaten eingestellte Kanalnummer des gewünschten Senders bereits im Senderspeicher enthalten ist. In diesem Fall werden die eingestellten Abstimmdaten in den von dieser Kanalnummer be­ legten Speicherplatz des Senderspeichers eingespeichert; an­ dernfalls werden die eingestellten Senderdaten in einen frei­ en Speicherplatz des Senderspeichers eingespeichert. Auf diese Weise sollen bei dem bekannten Gerät Mehrfachbelegungen des Senderspeichers mit dem gleichen Sender vermieden werden.One from the DE-OS 28 28 367 known device contains one from a Display memory and a tuning memory existing Sen the memory in which both those for voting as well the data required for the display by the user searched and received stations are stored. To Storage of a desired station in the transmitter memory The user agrees the known device to the ge desired station and then puts it in a display count the corresponding channel number. Before the The stored station data is saved in the known device from a test process in which in a ver same arrangement of a test circuit of the known device It is checked whether the transmitter data to be saved as already set channel number of the desired station is contained in the station memory. In this case, the  set tuning data in the be from this channel number stored memory location of the station memory; on otherwise the set transmitter data will be released in a The memory location of the station memory is saved. On this way, multiple assignments are to be made in the known device of the station memory with the same transmitter can be avoided.

Ein anderes, aus der DE-OS 30 07 523 bekanntes Empfangsgerät enthält ebenfalls einen Senderspeicher, der an eine aus Mikro­ prozessorbausteinen aufgebaute Schaltstufe angeschlossen ist und unter anderem eine Kurzbezeichnung, die Frequenz und die Kanalnummer verschiedener Sender als Senderdaten spei­ chert. Diese Senderdaten können bei dem bekannten Empfangsge­ rät über eine Eingabevorrichtung in den Senderspeicher einge­ speichert werden oder über einen Decoder, der aus einem von dem Empfangsgerät empfangenen Sendersignal die mit diesem Signal übertragenen Senderdaten ausliest. Der Tuner des be­ kannten Empfangsgerätes kann über die zwischengeschaltete Schaltstufe mittels der in den Senderdaten des im Senderspei­ cher ausgewählten Senders enthaltenden Abstimmdaten auf die Frequenz des ausgewählten Senders abgestimmt werden. Im all­ gemeinen sind in dem Senderspeicher eines derartigen Emp­ fangsgerätes solche Sender eingespeichert, die am Aufstel­ lungsort des Empfangsgerätes mit ausreichender Güte empfan­ gen werden.Another receiving device known from DE-OS 30 07 523 also contains a transmitter memory that is connected to a micro processor modules connected switching stage connected is and among other things a short name, the frequency and save the channel number of different transmitters as transmitter data chert. This transmitter data can be used in the known receive advises about an input device in the transmitter memory be saved or via a decoder, which consists of one of the receiver signal received with this Reads signal transmitted transmitter data. The tuner of the be known receiving device can be interposed Switching level by means of the in the transmitter data in the transmitter memory the selected station containing tuning data to the Frequency of the selected station. In all are mean in the station memory of such an emp such devices stored on the installation Received location of the receiving device with sufficient quality be.

Andererseits ist es beispielsweise aus der US-PS 42 06 483 bekannt, insbesondere Videorecorder mit einem Wunschprogramm­ speicher auszurüsten, in den vom Benutzer aus Sendeprogram­ men ausgewählte Programmdarbietungen - nachfolgend mit Wunsch­ programm bezeichnet - über eine Eingabevorrichtung eingespei­ chert werden können. Bei dem bekannten Gerät wird nacheinan­ der die Kanalnummer des Senders der gewünschten Sendung und die Anfangs- und Endzeit der Sendung über eine Eingabevor­ richtung in einen Zwischenspeicher gegeben und durch Betäti­ gen der zugehörigen Speichertaste in den mittels Schaltern ausgewählten Speicherplatz eines Programmwunschspeichers übertragen. An den Programmwunschspeicher ist eine Verglei­ cheranordnung einer Recordersteueranordnung angeschlossen, die den Speicherinhalt mit einer Uhr vergleicht und entspre­ chend dem Vergleichsergebnis den Recorder schaltet. Außerdem ist an den Programmwunschspeicher des bekannten Recorders eine Vergleicheranordnung einer Prüfschaltung angeschlossen, die während des Einspeicherns oder Änderns eines aufzuneh­ menden Programms die in den Programmwunschspeicher eingespei­ cherten Programme darauf prüft, ob sich die eingespeicherten Sendezeiten der einzelnen Programme überlappen und bei einer Überlappung dieser Zeiten an einer Alarmeinrichtung einen Alarm auslöst. Der Benutzer wird so bei dem bekannten Gerät darauf hingewiesen, daß der gerade von ihm in das Gerät ein­ gegebene Programmwunsch sich zeitlich mit bereits in dem Gerät gespeicherten Programmwünschen überlappt und er zeitliche Korrekturen durchführen muß.On the other hand, it is for example from US-PS 42 06 483 known, especially video recorders with a desired program to equip memory in the user program selected program performances - in the following on request program called - fed via an input device can be saved. In the known device is in succession  the the channel number of the station of the desired program and the start and end time of the program via an input given direction in a buffer and by actuation the associated memory button in the by means of switches selected memory location of a desired program memory transfer. There is a comparison to the desired program memory arrangement of a recorder control arrangement connected, which compares the memory content with a clock and corresponds switches the recorder according to the comparison result. Furthermore is to the desired program memory of the known recorder a comparator arrangement of a test circuit connected, to record the while saving or changing one program that is saved in the desired program memory Checked programs to see whether the stored Broadcast times of the individual programs overlap and at one Overlap of these times on an alarm device Alarm triggers. The user becomes the familiar device noted that the one he just inserted into the device given program request is already in the Device stored program overlaps and he has to make temporal corrections.

Bei der Eingabe derartiger Programmwünsche übersieht jedoch der Benutzer leicht, daß der eingegebene Programmwunsch von einem vom Empfangsgerät nicht oder nur sehr schlecht emp­ fangbaren Sender ausgestrahlt werden kann.However, when entering such program requests overlooked the user easily that the entered program request of one not received by the receiving device or only very poorly catchable station can be broadcast.

Der Erfindung liegt die Aufgabe zugrunde, ein Empfangsgerät der eingangs angegebenen Art derart auszugestalten, daß bei der Eingabe vom Benutzer ausgewählter Programmwünsche in das Empfangsgerät nur die Programmwünsche für vom Emp­ fangsgerät zugelassene Sender angenommen werden. The invention has for its object a receiver the type specified in such a way that when entering user-selected program requests only the program requests for the Emp gadgets approved transmitters can be accepted.  

Diese Aufgabe wird nach der Erfindung durch die im kenn­ zeichnenden Teil des Patentanspruches 1 angegebenen tech­ nischen Merkmale gelöst. Mit den in der Erfindung angege­ genen Maßnahmen wird in vorteilhafter Weise verhindert, daß nicht oder nur schlecht empfangbare Programmwünsche in den Programmwunschspeicher des Empfangsgerätes gelangen. Dies führt dazu, daß der Programmwunschspeicher mit derar­ tigen Programmwünschen nicht belastet wird und daß insbe­ sondere Videoaufnahmen einer schlechten Qualität auf ei­ nem Videoband verhindert werden. This object is according to the invention by the in drawing part of claim 1 specified tech characteristics resolved. With those specified in the invention measures are prevented in an advantageous manner, that program requests that are difficult or impossible to receive get into the desired program memory of the receiving device. This leads to the fact that the desired program memory with derar program requests and that in particular special video recordings of poor quality on egg a video tape can be prevented.  

Die Unteransprüche geben vorteilhafte Ausgestaltungen und Weiterbildungen der Erfindung an. Die Weiterbildungen der Erfindung nach den Patentansprüchen 3 und 6 verhindern außerdem in vorteilhafter Weise, daß Programmwünsche in dem Programmwunschspeicher eingespeichert werden, die sich mit bereits im Programmwunschspeicher enthaltenen Programmwünschen zeitlich überlappen.The subclaims give advantageous refinements and Developments of the invention. The further training of the Prevent invention according to claims 3 and 6 also advantageously that program requests in the desired program memory can be saved, the with already contained in the desired program memory Program requests overlap in time.

Außerdem können entsprechend den Unteransprüchen Alarm­ einrichtungen vorgesehen werden, die den Benutzer darauf hinweisen, daß der von ihm ausgewählte und eingegebene Programmwunsch von dem Empfangsgerät nicht angenommen wird. In vorteilhafter Weise können beispielsweise der Bildschirm und die Lautsprecher eines Fernsehgerätes als Ausgabemittel für die Alarmeinrichtung verwendet werden.In addition, can alarm according to the subclaims facilities are provided to the user indicate that the one he selected and entered Program request is not accepted by the receiving device. For example, the screen can be advantageous and the loudspeakers of a television set as output means be used for the alarm device.

Die Erfindung wird nachfolgend anhand einiger vorteilhaf­ ter Ausführungsbeispiele näher erläutert. In den Zeichnungen zeigenThe invention is based on some advantageous ter exemplary embodiments explained in more detail. In the Show drawings

Fig. 1 und Fig. 2 je ein Blockschaltbild der Schal­ tungsanordnung zur Eingabe eines Programmwun­ sches in den Programmwunschspeicher eines Empfangsgerätes, Fig. 1 and Fig. 2 each a block diagram of the TIC arrangement for inputting a Programmwun ULTRASONIC in the desired program memory of a receiving device,

Fig. 3 ein Flußdiagramm zum Eingabeablauf der in Fig. 2 dargestellten Schaltungsanordnung. FIG. 3 shows a flow chart for the input sequence of the circuit arrangement shown in FIG. 2.

Die in Fig. 1 dargestellte Schaltungsanordnung zur Ein­ gabe eines Programmwunsches PW in einen Programmwunsch­ speicher 1 PWSp enthält eine Eingabevorrichtung 2 mit einem Zwischenspeicher 3 (ZwSp). Der Datenausgang 4 des Zwischenspeichers ist an den Dateneingang 5 des Pro­ grammwunschspeichers 1 angeschlossen. Die Senderdaten T SZ enthaltenden Teile des Ausganges 4 des Zwischenspeichers 3 sind an einen Dateneingang 6 einer ersten Vergleicher­ anordnung 7 angeschlossen und die Zeitdaten t AZ enthalten­ den Teile des Datenausganges 4 des Zwischenspeichers sind an einen Dateneingang 8 einer zweiten Vergleicheranord­ nung 9 angeschlossen. Der zweite Dateneingang 10 der er­ sten Vergleicheranordnung 7 ist mit dem Datenausgang 11 eines Senderspeichers 12 verbunden und der zweite Daten­ eingang 13 der zweiten Vergleicheranordnung 9 ist mit dem Datenausgang 14 des Programmwunschspeichers 1 verbunden. Der Abfrageablauf der beiden Speicher 1 und 12 wird je­ weils von einem Abfragezähler 15 und 16 jeweils einer den Speichern zugeordneten Steuerschaltung gesteuert. Die Ab­ fragezähler erhalten den Abfragetakt von einem Taktgenera­ tor 17 über eine Torschaltung 18 bzw. 19. Das Überlaufsi­ gnal des den Senderspeicher 12 steuernden Abfragezählers 15 löst eine erste Alarmeinrichtung 20 aus. Die Ausgangs­ signale am Vergleicherausgang 21 und 22 der beiden Ver­ gleicheranordnungen 7 und 9 lösen über eine Undschaltung 23 eine zweite Alarmeinrichtung 24 aus. Außerdem ist der Vergleicherausgang 21 der ersten Vergleicheranordnung 7 und der Überlaufausgang 25 des Überlaufzählers 16 für den Programmwunschspeicher 1 über eine Undschaltung 26 und eine Entkopplungsschaltung 27 mit dem Einlesesteuerein­ gang 28 des Programmwunschspeichers 1 verbunden. Die bei­ den Vergleicherschaltungen 7 und 9 und die beiden Und­ schaltungen 23 und 26 sind wesentliche Bestandteile einer im übrigen nicht näher dargestellten Prüfschaltung, die die Daten des Zwischenspeichers 3 mit den Daten des Sen­ derspeichers 12 und des Programmwunschspeichers 1 ver­ gleicht und aus dem Vergleichsergebnis eine Entscheidung über die Weiterbehandlung der Daten im Zwischenspeicher trifft. The circuit arrangement shown in FIG. 1 for inputting a program request PW into a program request memory 1 PWSp contains an input device 2 with an intermediate memory 3 (ZwSp) . The data output 4 of the buffer memory is connected to the data input 5 of the desired program memory 1 . The transmitter data T SZ containing parts of the output 4 of the buffer 3 are connected to a data input 6 of a first comparator arrangement 7 and the time data t AZ contain the parts of the data output 4 of the buffer are connected to a data input 8 of a second comparator arrangement 9 . The second data input 10 of the first comparator arrangement 7 is connected to the data output 11 of a transmitter memory 12 and the second data input 13 of the second comparator arrangement 9 is connected to the data output 14 of the desired program memory 1 . The query process of the two memories 1 and 12 is controlled in each case by a query counter 15 and 16 , a control circuit assigned to the memories. The query counters receive the query clock from a clock generator 17 via a gate circuit 18 or 19 . The overflow signal of the query counter 15 controlling the transmitter memory 12 triggers a first alarm device 20 . The output signals at the comparator outputs 21 and 22 of the two comparison arrangements 7 and 9 trigger a second alarm device 24 via an switching circuit 23 . In addition, the comparator output 21 of the first comparator arrangement 7 and the overflow output 25 of the overflow counter 16 for the desired program memory 1 is connected via an AND circuit 26 and a decoupling circuit 27 to the input control input 28 of the desired program memory 1 . The in the comparator circuits 7 and 9 and the two AND circuits 23 and 26 are essential components of a test circuit, not otherwise shown, which compares the data of the buffer memory 3 with the data of the sensor memory 12 and the desired program memory 1 and one from the comparison result Decision on the further processing of the data in the buffer is made.

Nachdem nach einer vollständigen Eingabe eines Programm­ wunsches die Daten dieses Programmwunsches im Zwischen­ speicher 3 gespeichert sind erzeugt die Eingabevorrich­ tung 2 an einer Rückstellschaltung 29 ein Freigabesignal, das die Prüfschaltung in den Prüfzustand setzt. Dadurch wird eine bistabile Speicherschaltung 30 in den RS-Zu­ stand gesetzt, in dem sie den Taktgeneraor 17 einschaltet. Dessen Taktimpulse gelangen über die Torschaltungen 18 und 19 an die Takteingänge T der Abfragezähler 15 und 16, die in einem Abfragedurchlauf die in den Senderspeicher gespeicherten Senderdaten T S 1 bis T Sn nacheinander an den Eingang 10 der ersten Vergleicherschaltung 7 legen und die im Programmwunschspeicher 1 gespeicherten Programm­ zeitdaten T PW 1 bis T PWm der dort gespeicherten Programm­ wunschdaten an den Eingang 13 der zweiten Vergleicheran­ ordnung 9 legen. Die erste Abfrageanordnung 7 vergleicht in jeder Abfragestellung des Abfragezählers 15 die aus dem Senderspeicher 12 ausgelesenen Senderdaten T Sx mit den Senderdaten T Sz des Zwischenspeichers 3 und erzeugt bei Übereinstimmung der Senderdaten ein Ausgangssignal. Die zweite Vergleicheranordnung 9 vergleicht in jeder Abfra­ gestellung des Abfragezählers 16 die aus dem Programm­ wunschspeicher 1 ausgelesenen Zeitdaten T PWy des dort eingespeicherten Programmwunsches Y mit der im Zwischen­ speicher gespeicherten Beginnzeit t AZ des im Zwischen­ speicher gespeicherten Programmwunsches und erzeugt an seinem Ausgang 22 ein Ausgangssignal, wenn die Beginn­ zeit T AZ des im Zwischenspeicher 3 gespeicherten Pro­ grammwunsches in die an den zweiten Eingang der zweiten Vergleicheranordnung angelegten Übertragungszeit fällt. Die Ausgangssignale der Vergleicheranordnungen 7 bzw. 9 sperren über eine Entkopplungsschaltung 31 bzw. 32 die Torschaltungen 18 bzw. 19 zu den zugehörigen Abfragezäh­ lern 15 bzw. 16, so daß die Abfragezähler bis zum Ende des Prüfzustandes der Prüfschaltung in der eingestellten Abfragestellung verharren. Kann eine der Abfrageschaltun­ gen 7 oder 9 während des Abfragedurchlaufes keine Daten­ übereinstimmung erkennen, dann läuft der zugehörige Ab­ fragezähler in eine Überlaufstellung ü, in der er an sei­ nem Überlaufausgang 25 ein Überlaufsignal erzeugt und damit ebenfalls die Torschaltung für den zugehörigen Zähltakt sperrt.After a complete entry of a program request, the data of this program request are stored in the buffer memory 3 , the input device 2 generates a release signal at a reset circuit 29 which sets the test circuit in the test state. As a result, a bistable memory circuit 30 is set in the RS state by switching on the clock generator 17 . Whose clock pulses pass through the gate circuits 18 and 19 to the clock inputs T of the audit counters 15 and 16 are laying in a query run, the data stored in the station memory data T S 1 to T Sn in sequence to the input 10 of the first comparator 7, and in the program request store 1 stored program time data T PW 1 to T PWm of the desired program data stored there to input 13 of the second Comparator 9 arrangement. The first query device 7 compares each query in query position of the counter 15 is read out of the transmitter memory 12 data transmitter T Sx with the data transmitter T Sz of the latch 3 and generated in correspondence of the station data an output signal. The second comparator arrangement 9 compares in each query position of the query counter 16 the time data T PWy read from the program memory 1 of the program request Y stored there with the start time t AZ of the program request stored in the buffer and generates an output signal at its output 22 when the start time T AZ of the program request stored in the buffer 3 falls within the transmission time applied to the second input of the second comparator arrangement. The output signals of the comparator assemblies 7 and 9 block via a decoupling circuit 31 and 32, the gate circuits 18 and 19 to the associated query counters 15 and 16 , so that the query counters remain in the set query position until the end of the test state of the test circuit. If one of the interrogation circuits 7 or 9 does not recognize any data match during the interrogation run, the associated interrogation counter runs into an overflow position ü , in which it generates an overflow signal at its overflow output 25 and thus also blocks the gate circuit for the associated counting cycle.

Gelangt der Abfragezähler 15 für den Senderspeicher 12 in die Überlaufstellung, dann bedeutet das, daß die im Zwi­ schenspeicher 3 gespeicherten Senderdaten des eingegebe­ nen Programmwunsches nicht im Senderspeicher 12 enthalten sind und somit der eingegebene Programmwunsch vom Empfangs­ gerät nicht empfangen werden kann. Das Überlaufsignal des Abfragezählers 15 für den Senderspeicher löst deshalb die erste Alarmeinrichtung 20 aus und setzt den Taktgenera­ tor 17 über eine Entkopplungsschaltung 33 und die bista­ bile Speicherschaltung 30 still. Die Alarmeinrichtung 20 zeigt akustisch und optisch an, daß der eingegebene Pro­ grammwunsch nicht empfangbar ist. Der Prüfzustand der Prüfschaltung und der Alarmzustand der Alarmeinrichtung 20 werden durch Betätigung einer nicht näher dargestell­ ten Löschvorrichtung oder durch eine erneute Eingabe ei­ nes Programmwunsches aufgehoben.If the query counter 15 for the transmitter memory 12 reaches the overflow position, this means that the transmitter data stored in the intermediate memory 3 of the program request entered are not contained in the transmitter memory 12 and thus the program request entered cannot be received by the receiving device. The overflow signal of the query counter 15 for the transmitter memory therefore triggers the first alarm device 20 and sets the clock generator 17 via a decoupling circuit 33 and the bista bile memory circuit 30 to a standstill. The alarm device 20 indicates acoustically and optically that the entered program request is not receivable. The test state of the test circuit and the alarm state of the alarm device 20 are canceled by actuating an extinguishing device (not shown in more detail) or by re-entering a program request.

Ein Abfragedurchlauf des zum Programmwunschspeicher 1 zu­ gehörigen Abfragezählers 16 bedeutet, daß die zweite Ver­ gleicheranordnung 9 keine Überlappung des im Zwischenspei­ cher 3 eingespeicherten Programmwunsches mit den im Pro­ grammwunschspeicher eingespeicherten Programmwünschen festgestellt hat. Die Und-Verknüpfung des Überlaufsigna­ les des dem Programmwunschspeicher 1 zugeordneten Abfra­ gezählers 16 und des einen empfangbaren Sender bestäti­ genden Ausgangssignales der ersten Vergleicheranordnung 7 erzeugt in der Undschaltung 26 den Einlesebefehl für den Programmwunschspeicher zum Einspeichern der im Zwi­ schenspeicher 3 gespeicherten Programmwunschdaten in eine freie Speicherzeile des Programmwunschspeichers 1. Außer­ dem hebt dieser Einlesebefehl den Prüfzustand der Prüf­ schaltung auf.A query run of the query counter 16 belonging to the program request memory 1 means that the second comparison arrangement 9 has not found any overlap of the program request stored in the intermediate memory 3 with the program requests stored in the program request memory. The AND operation of the overflow signal of the program request memory 1 assigned to the demand counter 16 and of a receivable transmitter confirming the output signal of the first comparator arrangement 7 generates in the AND circuit 26 the read command for the program request memory for storing the program request data stored in the intermediate memory 3 in a free memory line the desired program memory 1 . In addition, this read-in command cancels the test status of the test circuit.

Erzeugt dagegen die zweite Speicheranordnung 9 ein Aus­ gangssignal, so bedeutet das, daß die Übertragungszeit des im Zwischenspeicher gespeicherten Programmwunsches wenigstens teilweise in die Übertragungszeit des im Pro­ grammwunschspeicher 1 gespeicherten Programmwunsches fällt, der durch die Abfragestellung des zugehörigen Ab­ fragezählers 16 angezeigt ist. Dieses Signal löst dann, wenn der Sender des eingegebenen Programmwunsches im Senderspeicher gespeichert ist, die zweite Alarmeinrich­ tung 24 aus. Sie zeigt dem Benutzer akustisch und optisch an, daß sich der eingegebene Programmwunsch mit einem bereits im Programmwunschspeicher eingespeicherten Pro­ grammwunsch zeitlich überlappt. Der Benutzer kann, wie zuvor angegeben, die Eingabe löschen. Er kann jedoch auch mit einem Freigabeschalter 34 einen Einschreibbefehl an den Programmwunschspeicher 1 geben, so daß die im Zwischenspeicher 3 gespeicherten Daten in den Programm­ wunschspeicher 1 eingespeichert werden und der Prüfzu­ stand der Prüfschaltung aufgehoben wird, wenn er die unvollständige Wiedergabe eines der beiden Programmwün­ sche in Kauf nehmen will.On the other hand, the second memory arrangement 9 generates an output signal, this means that the transmission time of the program request stored in the buffer at least partially falls within the transmission time of the program request stored in the program request memory 1 , which is indicated by the query of the associated query counter 16 . This signal triggers the second alarm device 24 when the station of the program request entered is stored in the station memory. It shows the user acoustically and optically that the program request entered overlaps with a program request that has already been stored in the program request memory. As previously indicated, the user can delete the entry. However, it may also be a release switch 34, a write instruction to the program request store 1, so that the data stored in the buffer memory 3, data are stored in the program request store 1 and the Prüfzu stood the test circuit is canceled when specific, the incomplete display of the two Programmwün wants to put up with.

In Fig. 2 ist ein Blockschaltbild einer weiteren Schal­ tungsanordnung zur Eingabe und Prüfung von Programmwün­ schen in den Programmwunschspeicher 1 eines Empfangsge­ rätes oder einer Empfangsanlage dargestellt. Der Daten­ ausgang 4 des Zwischenspeichers 3 der Eingabevorrich­ tung 2 zur Eingabe der Programmwünsche PW, der Datenaus­ gang 11 des Senderspeichers 12 und der Datenaus- und Ein­ gang 5 des Programmwunschspeichers 1 sind an einen Daten­ bus 36 der Empfangsanlage angeschlossen, an dem auch der Dateneingang 37 einer Vergleicheranordnung 38 der Prüf­ schaltung liegt. Zum Abruf der Adressen für die Speicher­ plätze der Senderdaten T S 1 bis T Sn im Senderspeicher 12 und der Adressen der Speicherplätze für die Programm­ wunschdaten T PW 1 bis T PWm im Programmwunschspeicher ist ein Adressenzähler 39 vorgesehen, der über einen Adres­ senbus 40 mit den Adresseneingängen des Senderspeichers und des Programmwunschspeichers verbunden ist. An den Adressenbus und den Datenbus ist außerdem eine Steuer- und Überwachungsschaltung 41 für den Senderspeicher 12 und eine Steuer- und Überwachungsschaltung 42 für den Programmwunschspeicher angeschlossen. Außerdem ist eine Alarmschaltungsanordnung 43 einer ersten Alarmeinrichtung und eine Alarmschaltungsanordnung 44 einer zweiten Alarm­ einrichtung an den Datenbus 36 angeschlossen. Schließ­ lich ist noch der Zeichengenerator eines Bildschirmgerä­ tes 45 an den Datenbus 36 angeschlossen. Die an das Bus­ system 36/40 angeschlossenen Schaltungsanordnungen wer­ den von einer Programmsteuerschaltung 46 gesteuert, die zusammen mit der Vergleicheranordnung 38, den Alarm­ schaltungsanordnungen 43 und 44 und den Steuer- und Über­ wachungsschaltungen 41 und 42 die Prüfschaltung für das Einschreiben eines in die Empfangsanlage eingegebenen Programmwunsches in den Programmwunschspeichers 1 ist. Diese Prüfschaltung ist im dargestellten Ausführungsbei­ spiel Bestandteil einer Mikroprozessorschaltung, die beispielsweise auch noch den Adressenzähler 39 und gege­ benenfalls den Zwischenspeicher 3 umfaßt. Die Programm­ steuerschaltung 46 erzeugt je nach ihrem eingestellten Zustand N bis ES die Steuerbefehle 0 bis V. Diese Steuer­ befehle sind an den Steuereingängen der einzelnen Schal­ tungsanordnungen in einem Kreis angegeben. Die von den Schal­ tungsanordnungen der Prüfschaltung erzeugten Ausgangssi­ gnale, die die Programmsteuerschaltung 46 in die vorge­ sehenen Betriebszustände einstellen, sind an den Ausgän­ gen der einzelnen Schaltungsanordnungen der Prüfschaltung und an den Stelleingängen der Programmsteuerschaltung 46 ebenfalls umrandet angegeben und mit Sxx bezeichnet.In Fig. 2 is a block diagram of a further circuit arrangement for entering and checking program desires in the program request memory 1 of a receiving device or a receiving system is shown. The data output 4 of the buffer 3 of the input device 2 for entering the program requests PW , the data output 11 of the transmitter memory 12 and the data output and input 5 of the program request memory 1 are connected to a data bus 36 of the receiving system, to which also the data input 37 of a comparator arrangement 38 of the test circuit. To retrieve the addresses for the memory locations of the transmitter data T S 1 to T Sn in the transmitter memory 12 and the addresses of the memory locations for the desired program data T PW 1 to T PWm in the desired program memory , an address counter 39 is provided, which via an address bus 40 with the Address inputs of the station memory and the desired program memory is connected. A control and monitoring circuit 41 for the transmitter memory 12 and a control and monitoring circuit 42 for the desired program memory are also connected to the address bus and the data bus. In addition, an alarm circuit arrangement 43 of a first alarm device and an alarm circuit arrangement 44 of a second alarm device are connected to the data bus 36 . Finally, the character generator of a display device 45 is still connected to the data bus 36 . The circuit arrangements connected to the bus system 36/40 are controlled by a program control circuit 46 , which together with the comparator arrangement 38 , the alarm circuit arrangements 43 and 44 and the control and monitoring circuits 41 and 42 are the test circuit for writing a into the receiving system entered program request in the desired program memory 1 . This test circuit is part of a microprocessor circuit in the embodiment shown, which for example also includes the address counter 39 and, if appropriate, the buffer memory 3 . The program control circuit 46 generates, depending on its set state N to ES, the control commands 0 to V. These control commands are indicated at the control inputs of the individual circuit arrangements in a circle. The output signals generated by the circuit arrangements of the test circuit, which set the program control circuit 46 in the provided operating states, are also indicated on the outputs of the individual circuit arrangements of the test circuit and on the control inputs of the program control circuit 46 and are designated by Sxx .

Die Wirkungsweise der in Fig. 2 dargestellten Schaltungs­ anordnung wird anhand des in Fig. 3 dargestellten Fluß­ diagrammes erläutert. Sobald die Daten des in die Einga­ bevorrichtung 2 eingegebenen Programmwunsches im Zwischen­ speicher 3 gespeichert sind (50) setzt ein Freigabesignal SO die Programmsteuerschaltung 46 in den ersten Prüfzu­ stand P 1 (51). Über den Steuerbefehl I werden zunächst die im Zwischenspeicher 3 gespeicherten Senderdaten T SZ der Vergleicherschaltung 38 über den Datenbus 36 zugeführt (52) und der Adressenzähler 39 in Bereitschaft gesetzt. Danach werden die von dem Adressenzähler über den Adres­ senbus angesteuerte Senderdaten T Sx der Speicherzeile X des Senderspeichers 12 der Vergleicheranordnung zugeführt (53) und mit den gespeicherten Senderdaten des Zwischen­ speichers verglichen (54). Wird keine Übereinstimmung der Senderdaten erkannt, bildet der Adressenzähler 39 die Adresse der nächsten Senderspeicherzeile (55). Die Steuer- und Überwachungsschaltung 41 des Senderspeichers über­ prüft im dargestellten Ausführungsbeispiel, ob die abge­ fragte Senderspeicherzeile mit Senderdaten besetzt ist (56). Ist dies der Fall, erfolgt ein erneuter Senderda­ tenvergleich. Andernfalls erzeugt die Steuer- und Überwa­ chungsschaltung 41 ein Ausgangssignal S I 2, das die Pro­ grammsteuerschaltung 46 in den ersten Warnzustand W 1 setzt (57). Der zugehörige Steuerbefehl II schaltet die Alarmschaltungsanordnung 43 der ersten Alarmeinrichtung ein und erzeugt am Lautsprecher 47 des Bildschirmgerä­ tes 45 eine Warnton. Mittels der von der Alarmschal­ tungsanordnung 43 auf den Datenbus 36 gegebenen Daten wird auf dem Bildschirm 48 des Bildschirmgerätes eine bildliche oder schriftbildliche Anzeige erzeugt, die dem Benutzer zu erkennen gibt, daß der eingegebene Programm­ wunsch nicht empfangen werden kann.The operation of the circuit arrangement shown in Fig. 2 will be explained with reference to the flow diagram shown in Fig. 3. As soon as the data of the program request entered in the input device 2 are stored in the intermediate store 3 ( 50 ), an enable signal SO sets the program control circuit 46 in the first test state P 1 ( 51 ). Via the control command I, the transmitter data T SZ stored in the buffer 3 are first fed to the comparator circuit 38 via the data bus 36 ( 52 ) and the address counter 39 is set to standby. Then the transmitter data T Sx controlled by the address counter via the address bus are fed to the memory line X of the transmitter memory 12 of the comparator arrangement ( 53 ) and compared with the stored transmitter data of the buffer store ( 54 ). If no match of the transmitter data is recognized, the address counter 39 forms the address of the next transmitter memory line ( 55 ). The control and monitoring circuit 41 of the transmitter memory checks in the illustrated embodiment whether the queried transmitter memory line is occupied with transmitter data ( 56 ). If this is the case, the transmitter data is compared again. Otherwise, the control and monitoring circuit 41 generates an output signal S I 2 which sets the program control circuit 46 in the first warning state W 1 ( 57 ). The associated control command II switches the alarm circuit arrangement 43 of the first alarm device on and generates a warning tone on the loudspeaker 47 of the display device 45 . By means of the data from the alarm circuit arrangement 43 on the data bus 36 , a visual or written display is generated on the screen 48 of the display device, which indicates to the user that the program entered cannot be received.

In einem anderen Ausführungsbeispiel erzeugt die Steuer- und Überwachungsschaltung 41 des Senderspeichers ein Aus­ gangssignal S I 2, wenn im Senderspeicher für die aufgeru­ fene Adresse keine Speicherzeile vorhanden ist.In another exemplary embodiment, the control and monitoring circuit 41 of the transmitter memory generates an output signal S I 2 if there is no memory line in the transmitter memory for the called address.

Erkennt die Vergleicheranordnung 38 beim Vergleich der Senderdaten eine Übereinstimmung dieser Daten, erzeugt sie ein Ausgangssignal SI 1, das die Programmsteuerschaltung 46 in den zweiten Prüfzustand P 2 setzt (58). Der in die­ sem Zustand von der Programmsteuerschaltung erzeugte Steu­ erbefehl III überträgt die im Zwischenspeicher 3 gespei­ cherten Programmübertragungszeitdaten T AZ an den Datenein­ gang 37 der Vergleicheranordnung 38, von der sie einge­ speichert werden (59). Gleichzeitig wird mit diesem Be­ fehl der Adressenzähler 39 auf die Ausgabe der ersten Adresse der aus dem Programmwunschspeicher 1 auszulesen­ den Übertragungszeitdaten T PWy an die Vergleicheranord­ nung 38 angesteuert (60). Erkennt die Vergleicheranord­ nung keine Überlappung der zum Vergleich anstehenden Übertragungszeiten (61), wird der Adressenzähler 39 ver­ anlaßt, die Adresse für die nächste Programmwunschspei­ cherzeile zu bilden (62). Die dem Programmwunschspeicher 1 zugeordnete Steuer- und Überwachungsschaltung 42 prüft, ob der Abfrageumlauf für den Programmwunschspeicher been­ det ist (63) und leitet einen Vergleich der Übertragungs­ zeitdaten der aufgerufenen Speicherzeile des Programm­ wunschspeichers mit der in der Vergleicheranordnung noch gespeicherten Übertragungszeit des im Zwischenspeicher eingespeicherten Programmwunsches ein. Erkennt die Steuer- und Überwachungsschaltung 42 das Ende eines Abfrageumlau­ fes für den Programmwählerspeicher, dann erzeugt sie ein Ausgangssignal S III 2, daß die Programmsteuerschaltung 46 in den Einschreibezustand ES setzt (64). Der in diesem Zustand von der Programmsteuerschaltung 46 erzeugte Steu­ erbefehl V ist der Einschreibbefehl für den Programmwunsch­ speicher, die im Zwischenspeicher 3 gespeicherten Daten in eine von der Steuer- und Überwachungsschaltung 42 er­ kannte freie Speicherzeile des Programmwunschspeichers einzuschreiben. Das am Ende des Einschreibvorganges von der Steuer- und Überwachungsschaltung 42 erzeugte Ausgangs­ signal SV setzt die Programmsteuerschaltung 46 in die Normalstellung N zurück.If the comparator arrangement 38 detects a match of this data when comparing the transmitter data, it generates an output signal S I 1 , which sets the program control circuit 46 into the second test state P 2 ( 58 ). The control command III generated in this state by the program control circuit transmits the program transmission time data T AZ stored in the buffer memory 3 to the data input 37 of the comparator arrangement 38 , from which they are stored ( 59 ). Simultaneously with this Be fail, the address counter 39 on the output of the first address of the read request from the program memory 1 the data transmission time T PWY to the voltage Vergleicheranord 38 driven (60). If the Comparator arrangement detects no overlap of the transmission times to be compared ( 61 ), the address counter 39 is caused to form the address for the next program request memory line ( 62 ). The control and monitoring circuit 42 assigned to the desired program memory 1 checks whether the query cycle for the desired program memory has ended ( 63 ) and conducts a comparison of the transmission time data of the called memory line of the desired program memory with the transmission time of the program request stored in the buffer memory in the comparator arrangement a. If the control and monitoring circuit 42 recognizes the end of a query reversal for the program selector memory, it generates an output signal S III 2 that the program control circuit 46 sets to the write-in state ES ( 64 ). The control command V generated in this state by the program control circuit 46 is the write-in command for the desired program memory, to write the data stored in the buffer 3 into a free memory line of the desired program memory known by the control and monitoring circuit 42 . The output signal SV generated by the control and monitoring circuit 42 at the end of the write-in process resets the program control circuit 46 to the normal position N.

Erkennt dagegen die Vergleicheranordnung 38 eine Überlap­ pung der zu vergleichenden Programmübertragungszeiten (61), dann erzeugt sie ein Ausgangssignal S III 1. Dieses Aus­ gangssignal setzt die Programmsteuerschaltung 46 in den zweiten Alarmzustand W 2 (65) in dem ein Steuerbefehl IV die Alarmschaltungsanordnung 44 der zweiten Alarmeinrich­ tung einschaltet und am Lautsprecher 47 des Bildschirmge­ rätes 45 einen Warnton erzeugt. Die Alarmschaltungsanord­ nung überträgt über den Datenbus 36 Daten derart, daß auf dem Bildschirm 48 des Bildschirmgerätes 45 bildlich oder schriftbildlich angezeigt wird, daß sich die auf dem Bildschirm 48 angezeigten Programmwunschsendungen zeitlich überschneiden. Der Benutzer kann in einem Ent­ scheidungsprozeß (66) den eingegebenen und noch im Zwi­ schenspeicher befindlichen Programmwunsch beispielsweise durch das Betätigen einer Löschtaste 49 oder durch eine neue Eingabe eines Programmwunsches (67) löschen, wo­ durch die Programmsteuerschaltung 46 in den Normalzustand gesetzt wird (68). Er kann jedoch auch durch Betätigen eines Freigabeschalters 34, wodurch die Programmsteuer­ schaltung 46 in den Einschreibzustand ES gesetzt wird (64), die Daten des eingegebenen und im Zwischenspeicher befindlichen Programmwunsches in eine freie Speicherzeile des Programmwunschspeichers einspeichern und dabei in Kauf nehmen, daß wenigstens eine der beiden sich überlappenden Programmwünsche nur unvollständig wiedergegeben wird. On the other hand, if the comparator arrangement 38 detects an overlap of the program transmission times ( 61 ) to be compared, then it generates an output signal S III 1 . This output signal sets the program control circuit 46 in the second alarm state W 2 ( 65 ) in which a control command IV switches the alarm circuit arrangement 44 of the second alarm device and generates a warning tone on the loudspeaker 47 of the display device 45 . The alarm circuit arrangement transmits data via the data bus 36 in such a way that the screen 48 of the display device 45 is displayed in graphic or written form such that the program programs shown on the screen 48 overlap in time. The user can-making process in a Ent (66) the input and rule store still in Zvi located program request, for example, by pressing a clear key 49, or where it is set by the program control circuit 46 in the normal state erased by a new entry of a program desire (67), (68 ). However, he can also by pressing a release switch 34 , whereby the program control circuit 46 is set to the write-in state ES ( 64 ), store the data of the program request entered and stored in the buffer into a free memory line of the program request memory and accept that at least one of the two overlapping program requests is only partially reproduced.

  • Bezugszeichen  1 Programmwunschspeicher
     2 Eingabevorrichtung
     3 Zwischenspeicher
     4 Datenausgang
     5 Dateneingang
     6 Dateneingang
     7 erste Vergleicheranordnung
     8 Dateneingang
     9 zweite Vergleicheranordnung
    10 Dateneingang
    11 Datenausgang
    12 Senderspeicher
    13 Dateneingang
    14 Datenausgang
    15 Abfragezähler
    16 Abfragezähler
    17 Taktgenerator
    18 Torschaltung
    19 Torschaltung
    20 Alarmeinrichtung
    21 Vergleicherausgang
    22 Vergleicherausgang
    23 Undschaltung
    24  Alarmeinrichtung
    25 Überlaufausgang
    26 Undschaltung
    27 Entkopplungsschaltung
    28 Einlesesteuereingang
    29 Rückstellschaltung
    30 bistabile Speicherschaltung
    31 Entkopplungsschaltung
    32 Entkopplungsschaltung
    33 Entkopplungsschaltung
    34 Freigabeschalter
    35 
    36 Datenbus
    37 Dateneingang
    38 Vergleicheranordnung
    39 Adressenzähler
    40 Adressenbus
    41 Steuerschaltung
    42 Steuer- u. Überwachungsschaltung
    43 Alarmschaltungsanordnung
    44 Alarmschaltungsanordnung
    45 Bildschirmgerät
    46 Programmsteuerschaltung
    47 Lautsprecher
    48 Bildschirm
    49 Löschtaste.
    Reference number 1 desired program memory
    2 input device
    3 buffers
    4 data output
    5 Data input
    6 data input
    7 first comparator arrangement
    8 data input
    9 second comparator arrangement
    10 data input
    11 data output
    12 station memory
    13 Data input
    14 data output
    15 query counters
    16 query counters
    17 clock generator
    18 gate switching
    19 gate switching
    20 alarm device
    21 comparator output
    22 comparator output
    23 Switching on
    24 alarm device
    25 overflow outlet
    26 Switching on
    27 decoupling circuit
    28 Import control input
    29 reset circuit
    30 bistable memory circuit
    31 decoupling circuit
    32 decoupling circuit
    33 decoupling circuit
    34 release switch
    35
    36 data bus
    37 Data input
    38 Comparator arrangement
    39 address counter
    40 address bus
    41 control circuit
    42 tax and Monitoring circuit
    43 Alarm circuitry
    44 Alarm circuitry
    45 monitor
    46 Program control circuit
    47 speakers
    48 screen
    49 Delete key.

Claims (11)

1. Empfangsgerät der Unterhaltungselektronik
  • a) mit einem Programmwunschspeicher, in den die kennzeich­ nenden Daten eines oder mehrerer vom Benutzr des Gerä­ tes ausgewählter Programmwünsche aus Programmen von Sendern einspeicherbar sind,
    b) mit einer Eingabevorrichtung zur Eingabe der Daten eines Programmwunsches in einen Zwischenspeicher, und
    c) mit einer Prüfschaltung, in deren Prüfzustand die Daten des Zwischenspeichers einer Vergleicheranordnung zugeführt werden, die bei Übereinstimmung mit zu ver­ gleichenden Daten ein Ausgangssignal erzeugt,
1. Consumer electronics receiving device
  • a) with a program request memory, in which the characteristic data of one or more program requests selected by the user of the device from programs of channels can be stored,
    b) with an input device for entering the data of a program request into a buffer, and
    c) with a test circuit, in the test state of which the data of the buffer store are fed to a comparator arrangement which, when they match the data to be compared, generates an output signal,
. dadurch gekennzeichnet,
  • d) daß zusätzlich ein an sich bekannter Senderspeicher (12) vorgesehen ist, in dem die Abstimm- und Anzeigedaten (D S 1 . . . D Sn ) zu empfangener Sender gespeichert sind und deren Abstimm- und Anzeigedaten in an sich bekannter Weise im Prüfzustand der Prüfschaltung nacheinander der Vergleicheranordnung als zu vergleichende Daten zuge­ führt werden,
    e) daß nur bei einer Übereinstimmung der in den Daten (D SZ , T AZ ) des Zwischenspeichers (3) enthaltenen Senderdaten (D SZ ) mit im Senderspeicher gespeicherten Senderdaten (D S 1 . . . D Sn ), bei der die Vergleicheran­ ordnung (7, 38) das Ausgangssignal (S I 1) erzeugt, die Daten aus dem Zwischenspeicher in den Programmwunsch­ speicher (1) dadurch eingelesen werden, daß
    • e1) im Prüfzustand der Prüfschaltung die Daten (T AZ ) des Zwischenspeichers (3) und die im Programmwunsch­ speicher (1) gespeicherten Programmübertragungszei­ ten (T PWy) einer zweiten Vergleicheranordnung (9) der Prüfschaltung zugeführt sind,
      e2) die zweite Vergleicheranordnung ein Ausgangssi­ gnal erzeugt, wenn die in den Daten des Zwischen­ speichers enthaltene Programmübertragungszeit (T AZ ) eine im Programmwunschspeicher gespeicherte Programm­ übertragungszeit überlappt, sowie
      e3) einerseits das Ausgangssignal der zweiten Ver­ gleicheranordnung die Übertragung des Ausgangssi­ gnals der ersten Vergleicheranordnung (7) an den Einlesesteuereingang (28) des Programmwunschspei­ chers sperrt oder
      e4) andererseits, wenn die zweite Vergleicheranord­ nung keine Zeitkoinzidenz erkennt, der Programm­ wunschspeicher oder dessen Steuerschaltung (16) nach einem Abfragedurchlauf des Programmwunschspei­ chers ein Endesignal erzeugt, das die Übertragung des Ausgangssignals der ersten Vergleicheranordnung an den Einlesesteuereingang des Programmwunschspei­ chers freigibt.
. characterized by
  • d) that a transmitter memory ( 12 ) known per se is additionally provided, in which the tuning and display data (D S 1 ... D Sn ) for the stations to be received are stored and their tuning and display data in a known manner in the test state the test circuit is successively supplied to the comparator arrangement as data to be compared,
    e) that only if the data (D SZ , T AZ ) of the buffer ( 3 ) contained in the transmitter data (D SZ ) matches the transmitter data stored in the transmitter memory (D S 1 ... D Sn ), in which the comparator arrangement ( 7, 38 ) generates the output signal (S I 1 ), the data from the buffer into the program request memory ( 1 ) are read in that
    • e1) in the test state of the test circuit, the data (T AZ ) of the intermediate memory ( 3 ) and the program transmission times (T PWy) stored in the program request memory ( 1 ) are fed to a second comparator arrangement ( 9 ) of the test circuit,
      e2) the second comparator arrangement generates an output signal when the program transmission time (T AZ ) contained in the data of the buffer memory overlaps a program transmission time stored in the desired program memory, and
      e3) on the one hand the output signal of the second comparison arrangement blocks the transmission of the output signal from the first comparator arrangement ( 7 ) to the read-in control input ( 28 ) of the program request memory or
      e4) on the other hand, if the second comparator arrangement detects no time coincidence, the program request memory or its control circuit ( 16 ) generates an end signal after a query run of the program request memory, which enables the transmission of the output signal of the first comparator arrangement to the read-in control input of the program request memory.
2. Empfangsgerät nach Anspruch 1, dadurch gekennzeichnet, daß eine Alarmeinrichtung (24, 43) vorgesehen ist, die an die Prüfschaltung angeschlossen ist und durch ein Auslösesignal (S I 2) der Prüfschaltung, das während des Prüfzustandes der Prüfschaltung am Ende eines Abfrage­ durchlaufes des Senderspeichers (12) von diesem oder dessen Steuerschaltung (15, 41) gebildet wird, die Alarmeinrichtung (20) auslöst. 2. Receiving device according to claim 1, characterized in that an alarm device ( 24, 43 ) is provided, which is connected to the test circuit and by a trigger signal (S I 2 ) of the test circuit, which runs during the test state of the test circuit at the end of a query of the transmitter memory ( 12 ) is formed by the latter or its control circuit ( 15, 41 ), which triggers the alarm device ( 20 ). 3. Empfangsgerät nach Anspruch 2, dadurch gekennzeichnet, daß an die Prüfschaltung eine zweite Alarmeinrichtung (24) angeschlossen ist und daß das Ausgangssignal der zweiten Vergleicheranordnung (9) das Auslösesignal für die zweite Alarmeinrichtung ist.3. Receiver according to claim 2, characterized in that a second alarm device ( 24 ) is connected to the test circuit and that the output signal of the second comparator arrangement ( 9 ) is the trigger signal for the second alarm device. 4. Empfangsgerät nach Anspruch 2 oder 3, dadurch gekenn­ zeichnet, daß an die Prüfschaltung ein Freigabeschal­ ter (34) angeschlossen ist, der in betätigtem Zustand die Übertragung des Ausgangssignals der zweiten Ver­ gleicheranordnung (9) an den Einlesesteuereingang (28) des Programmwunschspeichers (1) zum Einspeichern der Daten des Zwischenspeichers (3) freigibt.4. Receiving device according to claim 2 or 3, characterized in that a release switch ter ( 34 ) is connected to the test circuit, the transmission of the output signal of the second comparison arrangement ( 9 ) to the read-in control input ( 28 ) of the desired program memory ( 9 ) in the actuated state. 1 ) for storing the data of the buffer ( 3 ) releases. 5. Empfangsgerät nach Anspruch 1, dadurch gekenn­ zeichnet,
  • a) daß das Ausgangssignal (S I 1) der Vergleicheranord­ nung (38) anstelle einer Übertragung an den Einle­ sesteuereingang (28) des Programmwunschspeichers (1) die Prüfschaltung in einen zweiten Prüfzustand (P 2) umschaltet,
    b) daß in dem zweiten Prüfzustand der Prüfschaltung die Daten (T AZ ) des Zwischenspeichers (3) und die im Programmwunschspeicher gespeicherten Programm­ übertragungszeitdaten (T PWy) der Vergleicheranord­ nung zugeführt sind,
    c) daß die Vergleicheranordnung im zweiten Prüfzu­ stand der Prüfschaltung ein Ausgangssignal (S III 1) erzeugt, wenn die in den Daten des Zwischenspei­ chers enthaltene Programmübertragungszeit (T AZ ) eine im Programmwunschspeicher gespeicherte Programm­ übertragungszeit (T PWy ) überlappt, und
    d) daß, wenn die Vergleicheranordnung keine Zeitkoin­ zidenz erkennt, der Programmwunschspeicher oder dessen Steuerschaltung (42) nach einem Abfrage­ durchlauf des Programmwunschspeichers ein Endesi­ gnal (S III 2) erzeugt, das als Einlesesignal (V) an den Programmwunschspeicher zum Auslesen der Daten aus dem Zwischenspeicher gelegt ist.
5. Receiver according to claim 1, characterized in that
  • a) that the output signal (S I 1 ) of the Comparator arrangement ( 38 ) switches the test circuit into a second test state (P 2 ) instead of being transmitted to the read-in control input ( 28 ) of the desired program memory ( 1 ),
    b) that in the second test state of the test circuit, the data (T AZ ) of the buffer ( 3 ) and the program transmission time data (T PWy) stored in the desired program memory are fed to the comparator arrangement ,
    c) that the comparator in the second Prüfzu stood the test circuit, an output signal (S generated III 1), when the overlap in the data of Zwischenspei Chers given program transmission time (T AZ) a stored in the program request store program transmission time (T PWY), and
    d) that if the comparator arrangement does not detect any time coincidence, the program request memory or its control circuit ( 42 ) after a query run through the program request memory generates an end signal (S III 2 ), which as a read-in signal (V) to the program request memory for reading out the data the cache is placed.
6. Empfangsgerät nach Anspruch 5, dadurch gekennzeichnet, daß an die Prüfschaltung eine zweite Alarmeinrichtung (44) angeschlossen ist und daß das Ausgangssignal (S III 1) der Vergleicheranordnung (38) im zweiten Prüf­ zustand (P 2) der Prüfschaltung des Auslösesignals (IV) für die zweite Alarmeinrichtung ist.6. Receiving device according to claim 5, characterized in that a second alarm device ( 44 ) is connected to the test circuit and that the output signal (S III 1 ) of the comparator arrangement ( 38 ) in the second test state (P 2 ) of the test circuit of the trigger signal (IV ) for the second alarm device. 7. Empfangsgerät nach Anspruch 5 oder 6, dadurch gekenn­ zeichnet, daß an die Prüfschaltung ein Freigabeschalter (34) angeschlossen ist, der in betätigtem Zustand die Übertragung des Ausgangssignals (S III 1) der Verglei­ cheranordnung (38) im zweiten Prüfzustand der Prüf­ schaltung an den Einlesesteuereingang (V) des Pro­ grammwunschspeichers (1) zum Einlesen der Daten aus dem Zwischenspeicher (3) freigibt.7. Receiving device according to claim 5 or 6, characterized in that an enable switch ( 34 ) is connected to the test circuit, the transmission of the output signal (S III 1 ) of the comparator cheranordnung ( 38 ) in the second test state of the test circuit in the actuated state to the read-in control input (V) of the program request memory ( 1 ) for reading the data from the buffer ( 3 ). 8. Empfangsgerät nach einem der Ansprüche 5 bis 7, dadurch gekennzeichnet, daß ein Freigabesignal (SO) der Eingabevorrichtung (2) die Prüfschaltung in den ersten Prüfzustand (P 1) setzt.8. Receiving device according to one of claims 5 to 7, characterized in that an enable signal (SO) of the input device ( 2 ) sets the test circuit in the first test state (P 1 ). 9. Empfangsgerät nach einem der vorhergehenden Ansprüche, daß die Prüfschaltung Bestandteil einer Mikroprozes­ sorschaltung ist und einen Daten- und Adressenbus (36, 40) aufweist, an den der Zwischenspeicher (3), der Senderspeicher (12) und der Programmwunschspeicher (1) angeschlossen ist.9. Receiving device according to one of the preceding claims, that the test circuit is part of a microprocessor circuit and has a data and address bus ( 36, 40 ) to which the buffer ( 3 ), the transmitter memory ( 12 ) and the desired program memory ( 1 ) are connected is. 10. Empfangsgerät nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß der Bildschirm (48) und der Lautsprecher (47) eines Bildschirmgerätes (45) Bestand­ teile der Alarmeinrichtung(en) (20, 24) sind und daß die Alarmeinrichtungen oder die Prüfschaltung ferner Schal­ tungsanordnungen (43, 44) zur bildlichen oder schrift­ bildlichen Darstellung des Alarmes auf dem Bildschirm enthalten.10. Receiving device according to one of the preceding claims, characterized in that the screen ( 48 ) and the loudspeaker ( 47 ) of a screen device ( 45 ) are parts of the alarm device (s) ( 20, 24 ) and that the alarm devices or the test circuit are also Circuit arrangements ( 43, 44 ) for pictorial or written pictorial representation of the alarm included on the screen.
DE19833306799 1983-02-26 1983-02-26 Receiving set of entertainment electronics with a transmitter memory Granted DE3306799A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19833306799 DE3306799A1 (en) 1983-02-26 1983-02-26 Receiving set of entertainment electronics with a transmitter memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19833306799 DE3306799A1 (en) 1983-02-26 1983-02-26 Receiving set of entertainment electronics with a transmitter memory

Publications (2)

Publication Number Publication Date
DE3306799A1 DE3306799A1 (en) 1984-09-06
DE3306799C2 true DE3306799C2 (en) 1988-04-28

Family

ID=6191917

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19833306799 Granted DE3306799A1 (en) 1983-02-26 1983-02-26 Receiving set of entertainment electronics with a transmitter memory

Country Status (1)

Country Link
DE (1) DE3306799A1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3616743A1 (en) * 1986-05-17 1987-11-19 Grundig Emv METHOD FOR PROGRAMMING THE TIMER OF A VIDEO RECORDER
JPH11259927A (en) * 1998-03-06 1999-09-24 Matsushita Electric Ind Co Ltd Program recording/reserving device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4138647A (en) * 1977-06-28 1979-02-06 Rca Corporation Memory type tuning system for storing information for a limited number of preferred tuning positions
JPS5951054B2 (en) * 1977-08-25 1984-12-12 ソニー株式会社 Recording/playback device
DE3007523A1 (en) * 1980-02-28 1981-09-10 Blaupunkt-Werke Gmbh, 3200 Hildesheim Radio-station selector and indicator - has display showing station name channel number and frequency which may be stored in memory
JPS579138A (en) * 1980-06-18 1982-01-18 Clarion Co Ltd Receiver with program reservation function

Also Published As

Publication number Publication date
DE3306799A1 (en) 1984-09-06

Similar Documents

Publication Publication Date Title
DE3220223C2 (en)
DE3036552A1 (en) TELEVISION RECEIVING SYSTEM
DE2315598C3 (en) Method and arrangement for the transmission of data signals
DE2740009A1 (en) DEVICE FOR CONTROLLING INFORMATION THAT IS TO BE DISPLAYED ON A TELEVISION DEVICE
DE1774327A1 (en) Facsimile transmission facility for graphic information
EP0112589A1 (en) Device for the programmed control of a radio or television reception device
DE2164719A1 (en) Method and device for remote monitoring of extensions
EP0118104B1 (en) Receiver device of entertainment electronics with a memory for the desired programme
DE3619359C2 (en)
EP0256152B1 (en) Method for generating a switching-signal in a broadcast or video receiver
DE3041172A1 (en) TEST CONTROL CIRCUIT FOR A MULTI-CHANNEL DEVICE
DE3306799C2 (en)
DE2048240A1 (en) Device and method for acquiring and identifying data from men reren signal sources
DE3905925A1 (en) METHOD FOR RECORDING AND / OR IMAGING A TELEVISION SUBSCRIPTION
DE4210412A1 (en) TELETEXT SIGNAL DETECTOR AND DETECTION METHOD THEREFOR
DE3811148A1 (en) DATA PROCESSING DEVICE WITH A MEMORY CONTROL FUNCTION
DE2849983A1 (en) CIRCUIT ARRANGEMENT AND PROCEDURE FOR AUTOMATIC DIFFERENCE BETWEEN SEVERAL STANDARD INFORMATION CONTAINED IN A TIME CODE SIGNAL
DE3726972C2 (en)
DE19520771C2 (en) Interface device
DE3729494C3 (en) Device for storing video signals
DE69730679T2 (en) Plant for the execution of programmed recording
DE3833452A1 (en) METHOD FOR PREVENTING ACCIDENTAL OVERWRITING OF VIDEO SIGNAL SECTIONS RECORDED ON VIDEO MAGNETIC TAPE, AND VIDEO MAGNETIC TAPE RECORDER FOR CARRYING OUT THIS METHOD
DE3241588A1 (en) ELECTRONIC CALCULATOR AND RELATED TAPE
DE4125848C2 (en)
DE4025999A1 (en) RECORDING AND PLAYING DEVICE FOR AUDIO OR VIDEO SIGNALS

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
D2 Grant after examination
8364 No opposition during term of opposition
8327 Change in the person/name/address of the patent owner

Owner name: NOKIA GRAETZ GMBH, 7530 PFORZHEIM, DE

8327 Change in the person/name/address of the patent owner

Owner name: NOKIA UNTERHALTUNGSELEKTRONIK (DEUTSCHLAND) GMBH,

8327 Change in the person/name/address of the patent owner

Owner name: NOKIA (DEUTSCHLAND) GMBH, 7530 PFORZHEIM, DE