DE3012529A1 - Intelligent teleprinter group terminal system - has cyclic scanner allowing each station to operate at individual maximum capacity - Google Patents

Intelligent teleprinter group terminal system - has cyclic scanner allowing each station to operate at individual maximum capacity

Info

Publication number
DE3012529A1
DE3012529A1 DE19803012529 DE3012529A DE3012529A1 DE 3012529 A1 DE3012529 A1 DE 3012529A1 DE 19803012529 DE19803012529 DE 19803012529 DE 3012529 A DE3012529 A DE 3012529A DE 3012529 A1 DE3012529 A1 DE 3012529A1
Authority
DE
Germany
Prior art keywords
mpn
data signals
microprocessor
microprocessors
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19803012529
Other languages
German (de)
Other versions
DE3012529C2 (en
Inventor
Hans-Helmut Dipl.-Ing. 8000 München Fiebig
Horst Dipl.-Phys. 8033 Planegg Schefts
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19803012529 priority Critical patent/DE3012529A1/en
Publication of DE3012529A1 publication Critical patent/DE3012529A1/en
Application granted granted Critical
Publication of DE3012529C2 publication Critical patent/DE3012529C2/de
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/24Testing correct operation
    • H04L1/248Distortion measuring systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/50Circuit switching systems, i.e. systems in which the path is physically permanent during the communication
    • H04L12/52Circuit switching systems, i.e. systems in which the path is physically permanent during the communication using time division techniques

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

The system includes several station connector modules (LAM) which each control the interface with a group of stations (T1-Tn) having equal data rates. Each station is provided with a microprocessor (MP1-MPn) and data acceptor input (De) for the teleprinter sender (S1) for storing message blocks in the microprocessor memory. Data output (Da) is applied to a serial buffer register (SK1 to SKn) and a clock-pulse input (To) receives clock pulses from a counter (Cnt). The counter applies enabling (logic'1') signals (a1-an) sequentially to an enable input (INT) of the microprocessors during which each sampled microprocessor passes the accumulated message contents to the control network (VA) an outgoing AND gate (G1). An incoming 'AND' gate (G2) passes message data from remote teleprinters to the receiving bus (DB) of the microprocessors (MP1-MPn).

Description

Schaltungsanordnung zur Aufnahme und Abgabe von Datensi-Circuit arrangement for receiving and delivering data

gnalen, insbesondere für eine Fernschreibvermittlungsanlage.gnals, especially for a telex exchange.

Die Erfindung bezieht sich auf eine Schaltungsanordnung zur Aufnahme und Abgabe von Datensignalen über Datensignale zuführende Zubringerleitungen bzw. über Datensignale wegführende Abnehmerleitungen, die in einer Mehrzahl zusammen mit den in einer Mehrzahl vorgesehenen Zubringerleitungen zu einer Anschlußschaltungsgruppe zusammengefaßt sind, wobei sämtliche vorgesehenen Anschlußschaltungsgruppen gegebenenfalls unter Einbeziehung einer Speicheranordnung miteinander verbunden sind, insbesondere für eine Fernschreibvermittlungsanlage.The invention relates to a circuit arrangement for recording and delivery of data signals via feeder lines that supply data signals or trunk lines leading away via data signals, which together in a plurality with the feeder lines provided in a plurality to a connection circuit group are summarized, with all provided connection circuit groups if necessary are interconnected with the inclusion of a memory arrangement, in particular for a telex exchange.

Eine Schaltungsanordnung der vorstehend bezeichneten Art ist bereits bekannt (DE-OS 28 33 048). Bei dieser bekannten Schaltungsanordnung sind Mikroprozessoren enthaltende gesonderte Uberwachungsschaltungen vorgesehen, bei denen durch Ansteuerung der Mikroprozessoren sämtliche über die Zubringerleitungen zugeführten Datensignale auf das Vorhandensein von Signalisierungsdaten überwacht werden.A circuit arrangement of the type described above is already available known (DE-OS 28 33 048). This known circuit arrangement includes microprocessors containing separate monitoring circuits provided, in which by control the microprocessors all data signals fed in via the feeder lines monitored for the presence of signaling data.

Werden derartige Signalisierurrgsdaten ermittelt, so werden diesen Signalisierungsdaten entsprechende Steuersignale an eine zentrale Vermittlungsanlage weitergeleitet.If such signaling data are determined, they are Control signals corresponding to signaling data to a central switching system forwarded.

Außerdem werden von dieser Vermittlungszentrale abgegebene Steuersignale in den Uberwachungsschaltungen dazu herangezogen, diesen Steuersignalen entsprechende Signalisierungsdaten über Abnehmerleitungen abzugeben. Obwohl dadurch bereits eine erhebliche Entlastung der vorgesehenen Vermittlungszentrale erreicht ist, ergibt sich eine zuweilen unerwünscht hohe Arbeitsbelastung der jeweiligen Überwachungsschaltung, da der dieser zugenörige Mikroprozes sor eine Vielzahl von Bewertungsaufgaben und Abfrageaufgaben auszuführen hat.In addition, control signals are output from this switching center are used in the monitoring circuits to generate these control signals Submit signaling data via subscriber lines. Although this already makes a considerable relief of the intended switching center is achieved, results a sometimes undesirably high workload of the respective monitoring circuit, there the associated microprocessor performs a multitude of evaluation tasks and query tasks has to perform.

Der Erfindung liegt demgemäß die Aufgabe zugrunde, einen Weg zu zeigen, wie bei einer Schaltungsanordnung der eingangs genannten Art eine noch weitergehende Entlastung gemeinsamer Einrichtungen durch Datensignalaufnahme- und Datensignalabgabevorgänge erreicht werden kann.The invention is accordingly based on the object of showing a way as in the case of a circuit arrangement of the type mentioned at the outset, an even more extensive one Relief of common facilities through data signal recording and data signal output processes can be reached.

Gelöst wird die vorstehend aufgezeigte Aufgabe bei einer Schaltungsanordnung der eingangs genannten Art erfindungsgemäß dadurch, daß jeweils eine Zubringerleitung und eine Abnehmerleitung mit einem gesonderten Mikroprozessor für die Aufnahme und für die Abgabe von Datensignalen verbunden sind und daß sämtliche Mikroprozessoren mit gesonderten Ansteuereingängen mit einer zyklisch arbeitenden Adressierungseinrichtung verbunden sind, die die Datensignalaufnahme und die Datensignalabgabe in sämtlichen Mikroprozessoren in durch die höchste zu berücksichtigende Datenübertragungsrate auf den betreffenden Leitungen festgelegten Zyklen zu steuern gestattet.The object indicated above is achieved with a circuit arrangement of the type mentioned at the outset according to the invention in that each has a feeder line and a subscriber line with a separate microprocessor for receiving and for the delivery of data signals are connected and that all microprocessors with separate control inputs with a cyclically operating addressing device are connected, the data signal recording and the data signal output in all Microprocessors in by the highest data transfer rate to be considered to control the cycles specified on the lines concerned.

Die Erfindung bringt den Vorteil mit sich, daß mit relativ geringem schaltungstechnischen Aufwand die auf jeweils einer Zubringerleitung und einer Abnehmerleitung übertragenen Datensignale aufgenommen bzw. abgegeben werden können, ohne daß dazu noch gewissermaßen zentral vorzusehende Einrichtungen heranzuziehen sind. Die Verwendung jeweils eines Mikroprozessors für eine Zubringerleitung und eine Abnehmerleitung stellt mit Rücksicht auf die derzeitige Entwicklung integrierter Schaltungen keinen besonders hohen Aufwand dar. Im übrigen bringt die Erfindung den Vorteil mit sich, daß auf relativ einfache Weise die einzelnen Zubringer- und "onehmerleitungen in gesonderte über tragungsprozeduren, beispielsweise zu Prüfzwecken, einbe- zogen werden können, ohne daß dazu ein umfangreicher Steueraufwand erforderlich ist. Es genügt nämlich auf einfache Weise, dazu den jeweiligen Mikroprozessor gezielt anzusteuern, ohne daß die zyklische Ansteuerung der übrigen Mikroprozessoren dadurch gestört wird.The invention has the advantage that with relatively little circuitry effort on each one feeder line and one customer line transmitted data signals can be received or emitted without this still to a certain extent centrally provided facilities are to be used. The usage one microprocessor each for a feeder line and a subscriber line does not provide any in view of the current development of integrated circuits particularly high effort. In addition, the invention has the advantage that in a relatively simple way the individual feeder and recipient lines in separate transmission procedures, e.g. for testing purposes, pulled can be without extensive tax expense is required. It it is simply sufficient to control the respective microprocessor in a targeted manner, without the cyclic control of the other microprocessors being disturbed will.

Zweckmäßigerweise ist jeder Mikroprozessor über eine gesonderte Sendekippstufe mit einer Abnehmerleitung verbunden. Die jeweilige Sendekippstufe erhält zur Abgabe von Datensignalen über die mit ihr verbundene Abnehmerleitung Sende taktimpulse mit einer Frequenz zugeführt, welche ein Vielfaches der Schrittgeschwindigkeit ist, mit der Datensignale über die betreffende Abnehmerleitung abzugeben sind. Diese Maßnahme bringt den Vorteil mit sich, daß auf relativ einfache Weise eine Entzerrung der jeweils über Abnehmerleitungen abzugebenden Datensignale erreicht ist, und zwar dadurch, daß schrittweise wechselnde Reaktionszeiten in den einzelnen Mikroprozessoren ausgeglichen werden können; Im übrigen ist in vorteilhafter Weise der Betrieb sowohl von synchron betriebenen Leitungen als auch von asynchron betriebenen Leitungen im vorliegenden Fall ermöglicht. Im Falle der 3bedienung von asynchron betriebenen Leitungen wird dabei zweckmäßigerweise mit relativ niedriger Ubertragungsgeschwindigkeit gearbeitet.Each microprocessor is expediently via a separate send trigger stage connected to a subscriber line. The respective transmission tilting stage is given for delivery of data signals via the connected customer line send clock pulses fed at a frequency that is a multiple of the walking speed, with which data signals are to be transmitted via the relevant customer line. These This measure has the advantage that an equalization is carried out in a relatively simple manner of the data signals to be output via customer lines is reached, namely in that gradually changing response times in the individual microprocessors can be balanced; In addition, the operation is advantageous both from synchronously operated lines as well as from asynchronously operated lines made possible in the present case. In the case of 3 operation of asynchronously operated Lines is expediently at a relatively low transmission speed worked.

Vorzugsweise sind die Sendekippstufen sämtlicher Mikroprozessoren durch dieselben Sende taktimpulse gemeinsam gesteuert. Diese Maßnahme bringt den Vorteil eines besonders geringen Aufwands hinsichtlich der Steuerung der Sendekippstufen und der Flikroprozessoren mit sich.The transmission flip-flops are preferably all microprocessors controlled by the same transmission clock pulses together. This measure brings the Advantage of a particularly low effort in terms of controlling the send trigger stages and the microprocessors with it.

Anhand einer Zeichnung wird die Erfindung nachstehend beispielsweise näher erläutert.With reference to a drawing, the invention is exemplified below explained in more detail.

In der Zeichnung ist eine Vermittlungsanordnung VA schematisch angedeutet, die mit Datensignale zuführenden Zubrin- gerleitungen L1 und mit Datensignale wegführenden Abnehmerleitungen L2 verbunden ist. Diese Vermittlungsanlage VA kann durch eine bekannte Datenvermittlungsanlage gebildet sein, beiie1sweise durchdiebekannte Datenvermittlungsanlage EDS.In the drawing, a switching arrangement VA is indicated schematically, the feeder with data signals ger lines L1 and with Data signals leading away trunk lines L2 is connected. This switching system VA can be formed by a known data switching system, in either case through the known data exchange system EDS.

Die in einer Vielzahl vorgesehenen Zubringer- und Abnehmerleitungen LI, L2 sind zu Anschlußschaltungsgruppen zusammen gefaßt, die als Teilnehmeranschlußm:oduln betrachtet werden können. In der Zeichnung ist lediglich ein derartiger-Anschlußmodul LAM angedeutet. Über jeweils einen derartigen Leitungsanschlußmodul ist eine Anzahl von Teilnehmerstellen zusammengefaßt mit der Vermittlungsanlage VA verbunden. Die hier vorgesehenen Teilnehmerstellen T1 ... Tn sind jeweils mit einem Sendeteil S1 bzw. Sn und einem Empfangsteil EI bzw. En versehen und vorzugsweise durch Fernschreibmaschinen gebildet; sie sind über Zubringerleitungen Z1 bzw. Zn und über Abnehmerleitungen Al bzw. An an dem Leitungsanschlußmodul LAM angeschlossen.The supply and receiving lines provided in a large number LI, L2 are grouped together to form connection groups, which are moduln as subscriber connections can be viewed. In the drawing there is only one such connection module LAM indicated. There is a number of each such line connection module combined by subscriber stations connected to the switching system VA. the Subscriber stations T1 ... Tn provided here are each provided with a transmission part S1 or Sn and a receiving part EI or En and preferably provided by teletypewriters educated; they are via feeder lines Z1 or Zn and via subscriber lines Al or An connected to the line connection module LAM.

Den Teilnehmerstellen sind in dem Leitungsanschlußmodul LAM Mikroprozessoren MPI bis MPn individuell zugehörig, welche über ein Busleitungssystem miteinander verbunden sind. Zu diesem Busleitungssystem gehören eine Adreßbusleitung AB, eine Datenbusleitung DB und eine Steuerbusleitung CB jeweils mit einer Anzahl von Einzelleitungen, beispielsweise mit acht Einzelleitungen.The subscriber stations are microprocessors in the line connection module LAM MPI to MPn individually associated, which are connected to each other via a bus line system are connected. This bus line system includes an address bus line AB, one Data bus line DB and a control bus line CB each with a number of individual lines, for example with eight individual lines.

Jeder Mikroprozessor weist einen Datensignaleingang De für die serielle Aufnahme von Datensignalen über seine Zubringerleitung ZI bis Zn und einen gesonderten Datensignalausgang Da für die serielle Abgabe von Datensignalen auf. Zwischen jedem Datensignalausgang Da und einer der Abnehaerleitungen Al bis An ist eine Sendekippstufe SKI bis SKn mit einem Setzeingang S bzw. einem Ausgang angeschlossen.Each microprocessor has a data signal input De for the serial Recording of data signals via its feeder line ZI to Zn and a separate one Data signal output As for the serial output of data signals. Between everyone Data signal output Da and one of the Abnehaerlinien Al to An is a send flip-flop SKI to SKn connected with a set input S or an output.

Die Takteingänge T der Sendekippstufen sind mit den Takt- eingängen TO sämtlicher Mikroprozessoren MP1 bis MPn gemeinsam an einem Ausgang at eines zyklisch betriebenen Zählers Cnt angeschlossen, dem eingangsseitig Taktimpulse von einem Taktimpulsgenerator Tg herzugefuhrt werden.The clock inputs T of the send flip-flops are connected to the clock inputs TO of all microprocessors MP1 to MPn together at an output at a cyclic operated counter Cnt connected, the input side clock pulses from a Clock pulse generator Tg are brought about.

Auf das Auftreten dieser Taktimpulse hin führt der betreffende Zähler Cnt zyklisch wiederholt seinen Zählbetrieb aus.The relevant counter leads to the occurrence of these clock pulses Cnt cyclically repeats its counting operation.

Der Zähler Cnt weist noch weitere Ausgänge al bis an auf, an denen zyklisch wiederholt Ausgangsimpulse, beispielsweise "1"-Impulse auftreten. Die Ausgänge al bis an des Zählers Cnt sind mit gesonderten Steuereingängen INT der Mikroprozessor MP1 bis MPn individuell verbunden. Bei diesen Steuereingängen handelt es sich um Unterbrechungseingänge der Mikroprozessoren MP1 bis MPn, auf deren Ansteuerung hin der Jeweilige Mikroprozessor Datensignale an die Vermittlungsanordnung VA abzugeben bzw. von dieser aufzunehmen vermag. Diese Datensignalübertragung erfolgt über die in der Zeichnung als UND-Glieder angedeuteten Verknüpfungsglieder G1, G2, die.eingangs- bzw. ausgangsseitig mit der Datenbusleitung DB verbunden sind und die durch ein über die Steuerbusleitung CB jeweils abgegebenes "1"-Signal in den übertragungsfähigen Zustand gesteuert sind.The counter Cnt also has further outputs al to an, at which cyclically repeated output pulses, for example "1" pulses occur. The exits al up to the counter Cnt are the microprocessor with separate control inputs INT MP1 to MPn individually connected. These control inputs are Interrupt inputs of the microprocessors MP1 to MPn, upon their activation the respective microprocessor output data signals to the switching arrangement VA or is able to receive from this. This data signal transmission takes place via the logic elements G1, G2 indicated as AND elements in the drawing, the input or are connected on the output side to the data bus line DB and through a "1" signal emitted in each case via the control bus line CB into the transmittable State are controlled.

An dem in der Zeichnung dargestellten Busleitungssystem ist noch ein Speicher M angeschlossen. Dieser Speicher M dient hier als Prüftextspeicher; er kann durch einen Festwertspeicher ROM gebildet sein. In diesem Prüftextspeicher ,M sind Prüftexte mit festgelegten Verzerrungsgraden gespeichert, die adressiert aus diesem Speicher M abholbar sind.On the bus line system shown in the drawing there is another Storage M connected. This memory M serves here as a test text memory; he can be formed by a read-only memory ROM. In this test text memory , M test texts are stored with defined degrees of distortion that are addressed can be fetched from this memory M.

Im folgenden wird die Arbeitsweise der in der Zeichnung dargestellten Schaltungsanordnung näher erläutert. Dazu sei angenommen, daß der Zähler Cnt an seinen Ausgängen al bis an zyklisch wiederholt "1"-Impulse mit einer Zykluszeit von beispielsweise 10 ms abgibt. Die betreffende Zykluszeit ergibt sich durch die Ubertragungsrate, mit der Datensignale zu bzw. von der Vermittlungsanordnung VA zu übertragen sind. Am Ausgang at des Zählers Cnt treten demgegenüber "1"-Impulse mit einer wesentlich höheren Frequenz auf, die beispielsweise 1800 Hz betragen mag. Diese Frequenz entspricht dem gemeinsamen Vielfachen der üblichen Schrittgeschwindigkeiten, mit denen Datensignale zu den Teilnehmerstellen T1 bis Tn zu übertragen sind. Als Schrittgeschwindigkeiten kommen hier folgende Geschwindigkeiten in Frage: 50, 75, 100, 150, 200 oder 300 Bd.The following is the operation of the shown in the drawing Circuit arrangement explained in more detail. For this purpose it is assumed that the counter Cnt its outputs al until cyclically repeated "1" pulses with a Cycle time of, for example, 10 ms. The relevant cycle time results by the transmission rate at which the data signals to and from the switching arrangement VA are to be transferred. In contrast, "1" pulses occur at the output at of the counter Cnt at a much higher frequency, which may be 1800 Hz, for example. This frequency corresponds to the common multiple of the usual walking speeds, with which data signals are to be transmitted to the subscriber stations T1 to Tn. as The following speeds are possible here: 50, 75, 100, 150, 200 or 300 Bd.

Die im einzelnen tatsächlich benutzte Schrittgeschwindigkeit wird dann durch Teilung der dem Takteingang TO des jeweiligen Mikroprozessors MP1 bis MPn zugeführten Taktimpulse erzeugt. Durch die Sendekippstufen SK1 bis SKn erfolgt bei der betreffenden Betriebsweise eine Entzerrung der der jeweils zugehörigen Teilnehmerstelle zuzuführenden Datensignale, und zwar durch Ausgleich von schrittweise wechselnden Reaktionszeiten im zugehörigen Mikroprozessor. Dadurch können unter Inkaufnahme von geringfügigen Sendeverzerrungen, die unter 5 % liegen, auch Schrittgeschwindigkeiten von beispielsweise 110 Bd bzw.The individual walking pace actually used becomes then by dividing the clock input TO of the respective microprocessor MP1 bis MPn supplied clock pulses generated. Takes place through the send flip-flops SK1 to SKn an equalization of the respective subscriber station associated with the operating mode in question to be supplied data signals, namely by compensating for gradually changing Response times in the associated microprocessor. This allows you to accept of minor transmission distortions that are below 5%, including walking speeds of for example 110 Bd or

134,5 Bd realisiert werden. Zweckmäßigerweise wird in diesem Fall jedoch ein.an die betreffenden Schrittgeschwindigkeiten angepaßtes Zählverfahren in dem jeweiligen Mikroprozessor abgewickelt.134.5 Bd can be realized. Appropriately in this case however, a counting method adapted to the pace in question handled in the respective microprocessor.

Durch die zuvor erwähnte Ansteuerung der Mikroprozessoren MP1 bis MPn durch die von dem Zähler Cnt abgegebenen Taktimpulse ist es im übrigen ohne weiteres möglich, Datensignale nicht nur für synchron betriebene Teilnehmerstellen zu verarbeiten, sondern auch Datensignale, die von asynchron betriebenen Teilnehmerstellen abgegeben bzw.By the aforementioned control of the microprocessors MP1 to MPn by the clock pulses emitted by the counter Cnt is otherwise without further possible, data signals not only for synchronously operated subscriber stations to process, but also data signals from asynchronously operated subscriber stations submitted or

aufgenommen werden. Die Ubertragung der Datensignale erfolgt dabei zwischen dem Leitungsanschlußmodul LAM und der Vermittlungsanordnung VA bitgruppenweise, während die Übertragung zwischen dem Leitungsanschlußmodul LAM und den Teilnehmerstellen T1 bis Tn seriell erfolgt. Die dazu erforderliche Parallel-Serien- und Serien-Parallel-Umsetzung läßt sich ohne weiteres in den Mikroprozessoren MP1 bis MPn vornehmen. Außerdem können diese Mikroprozessoren gleichzeitig zur Zeichenumsetzung, beispielsweise zur sogenannten Symbolfolgeerkennung, mitausgenutzt werden. Dazu brauchen lediglich die dem jeweiligen Mikroprozessor zugeführten Datensignale anhand vorgegebener Bitmuster durch Ausführen von Vergleichsvorgängen überprüft werden.be included. The data signals are then transmitted between the line connection module LAM and the switching arrangement VA bit groups, while the transmission between the line connection module LAM and the subscriber stations T1 to Tn takes place serially. The necessary parallel series and serial-parallel conversion can easily be carried out in the microprocessors MP1 to make MPn. In addition, these microprocessors can be used for character conversion at the same time, for example, for so-called symbol sequence recognition, can also be used. In addition only need to use the data signals supplied to the respective microprocessor predetermined bit pattern can be checked by performing comparison processes.

Die in der Zeichnung dargestellte Schaltungsanordnung erlaubt nun nicht nur Datensignale zwischen den einzelnen Teilnehmerstellen über den Leitungsanschlußmodul LAM und die Vermittlungsanordnung VA zu übertragen, sondern vielmehr ermöglicht die vorliegende Schaltungsanordnung auch die Ermittelung von Verzerrungen auf den Ubertragungsleitungen, welche die Datensignale abgebenden und aufnehmenden Teilnehmerstellen T1 bis Tn und diesen zugehörige Anschluß schaltungen miteinander verbinden, die im vorliegenden Fall jeweils einen der Mikroprozessoren MP1 bis MPn enthalten. Zu diesem Zweck kann von der jeweiligen Teilnehmerstelle T1 bis Tn aus an den dieser sugehörigen Mikroprozessor MP7 bis MPn ein Steuersignal abgegeben werden, auf dessen Aufnahme hin der betreffende Mikroprozessor einen durch das betreffende Steuersignal geforderten Prüftext aus dem Prüftextspeicher M abholt. Dieser Abholvorgang wird zweckmäßigerweise im Rhythmus der l-Impulse erfolgen, die dem Steuer- bzw. Unterbrechungseingang INT des betreffenden Mikroprozessors zugeführt werden. Im Zuge der betreffenden Abholvorgänge werden im übrigen die in der Zeichnung angedeuteten Verknüpfungsglieder G1, G2 für eine Datensignalübertragung gesperrt sein. Zu diesem Zweck wird den mit der Steuerbusleitung CB verbundenen Eingängen dieser Verknüpfungsglieder zu den betreffenden Zeitpunkten jeweils ein "O"-Signal zugeführt.The circuit arrangement shown in the drawing now allows not only data signals between the individual subscriber stations via the line connection module LAM and the switching arrangement VA to transmit, but rather allows the present circuit arrangement also the determination of distortions on the Transmission lines that send and receive the data signals from subscriber stations T1 to Tn and these associated connection circuits connect with each other, the in the present case each contain one of the microprocessors MP1 to MPn. to for this purpose, from the respective subscriber station T1 to Tn to this sug associated microprocessor MP7 to MPn a control signal are issued on whose Recording towards the relevant microprocessor by the relevant control signal fetches the required test text from the test text memory M. This pickup process will expediently take place in the rhythm of the I-impulses, which the control or interruption input INT of the relevant microprocessor are supplied. In the course of the concerned In addition, pick-up processes are the links indicated in the drawing G1, G2 be blocked for a data signal transmission. For this purpose, the with the control bus line CB connected Inputs of these logic elements an "O" signal is supplied at the respective times.

Der so von einem Mikroprozessor, wie dem Mikroprozessor MP1 abgeholte Früftext wird sodann an die diesem Mikroprozessor zugehörige Teilnehmersteile ausgesendet, um von deren Empfangsteil für eine Bewertung wiedergegeben zu werden. Auf diese Weise können in dem betreffenden Empfang teil Einstellungen vorgenommen werden, so daß in der jeweiligen Teilnehmerstelle Datensignale mit vorgeschriebenen Verzerrungsgraden noch sicher empfangen werden können.So picked up by a microprocessor like the microprocessor MP1 Früftext is then sent to the subscriber parts belonging to this microprocessor, in order to be reproduced by their receiving part for an evaluation. To this Way, settings can be made in the relevant reception part, so that in the respective subscriber station data signals with prescribed degrees of distortion can still be safely received.

Im Zuge der zuletzt betrachteten Vorgänge ist es möglich, aus dem Prüftextspeicher M Prüftexte mit unterschiedlichen Verzerrungsgraden durch den jeweiligen Mikroprozessor abzurufen und dann den einzelnen Teilnehmerstellen zuzusenden. Die betreffenden Prüftexte kennen sich dabei mit Vorverzerrungsgraden von beispielsweise 2 % voneinander unterscheiden. Dadurch können Verzerrungsgrade zwischen o und 40 % bei einer Auflösung von beispielsweise 2 % ermittelt werden. Mit Rücksicht darauf, daß sämtliche Prüftexte in dem PrUftextspeicher'M abgespeichert sind, brauchen also die Mikroprozessoren MP1 bis MPn keine allzu große Speicherkapazität, um ihre Aufgaben zu erfüllen.In the course of the processes last viewed, it is possible to use the Test text memory M Test texts with different degrees of distortion by the respective Call up the microprocessor and then send it to the individual subscriber stations. the relevant test texts are familiar with predistortion degrees of, for example 2% different from each other. This allows for degrees of distortion between 0 and 40 % can be determined with a resolution of, for example, 2%. With regard to that all test texts are stored in the test text memory M, so need the microprocessors MP1 to MPn do not have too much memory capacity for their tasks to meet.

Mit Hilfe der in der Zeichnung dargestellten Schaltungsanordnung können nun nicht nur Verzerrungen auf den Abnehmerleitungen Al bis An ermittelt werden, wie dies zuvor erläutert worden ist, sondern können auch Verzerrungen auf den Zubringerleitungen Z1 bis Zn ermittelt werden, über welche die Teilnehmer stellen T1 bis Tn mit ihren zugehörigen Mikroprozessoren MP1 bis MPn verbunden sind. Um derartige Verzerrungen zu ermitteln, werden Prüftexte von den Sendeteilen S1 bis Sn der Teilnehmerstellen T1 bis Tn ausgesendet und-in dem jeweils zugehö- rigen Mikroprozessor MP1 bis MPn nach Maßgabe von vorgegebenen Kriterien bewertet. Diese Bewertung läuft zweckmäßigerweise auf eine Zeitmessung hinaus, bei der die Dauer zumindest eines Prüftext-Zeichenelementes gemessen und zu einer festgelegten Zeitspanne in Bezug gesetzt wird, während der ein einzelnes Prüftext-Zeichenelement bei verzerrungsfreier Ubertragung aufzutreten hat. Ein derartiger Zeitmeßvorgang kann in dem jeweiligen Mikroprozessor durch Ausführen von Zeitschleifen abgewickelt werden, und der erwähnte Vergleichsvorgang kann unter Heranziehung des Rechen- und Verknüpfungswerks (ALU) des betreffenden Mikroprozessors erfolgen. Die«für die so jeweils gemessenen Zeitspannen charakteristischen Anzeigesignale sind dann'von dem jeweiligen Mikroprozessor abgebbar, und zwar vorzugsweise an seine zugehörige Teilnehmerstelle. In dieser Teilnehmerstelle erhält man somit eine Anzeige über die Güte des Sendezweiges zu dem zugehörigen Mikroprozessor hin.With the help of the circuit arrangement shown in the drawing you can now not only distortions on the customer lines Al to An are determined, as previously explained, it can also cause distortion on the feeder lines Z1 to Zn are determined via which the participants put T1 to Tn with their associated microprocessors MP1 to MPn are connected. About such distortions to determine, test texts from the transmission parts S1 to Sn of the subscriber stations T1 to Tn are sent out and - in the respectively associated - rigen microprocessor MP1 to MPn evaluated according to predetermined criteria. This evaluation is ongoing expediently on a time measurement in which the duration at least one Test text drawing element measured and related to a specified period of time is set, during which a single test text character element in the case of distortion-free Transmission has to occur. Such a timing process can be performed in the respective Microprocessor can be handled by running time loops, and the aforementioned The comparison process can be carried out using the arithmetic and logic unit (ALU) of the microprocessor concerned. The «for the periods of time measured in each case characteristic display signals can then be emitted by the respective microprocessor, and preferably to its associated subscriber station. In this subscriber station one thus receives an indication of the quality of the transmission branch to the associated one Microprocessor.

Um die zuletzt betrachteten Vorgänge in dem jeweiligen Mikroprozessor störungsfrei ablaufen zu lassen, wird diesem zweckmäßigerweise ebenfalls von seiner zugehörigen Teilnehmerstelle ein solches Steuersignal zugeführt, auf dessen Auftreten hin der betreffende Mikroprozessor für eine Datensignalabgabe und Datensignalauiahme an bzw.To the processes last viewed in the respective microprocessor to run smoothly, this is also expediently from his associated subscriber station is supplied with such a control signal upon its occurrence towards the relevant microprocessor for a data signal output and data signal acceptance on or

von der Vermittlungsanordnung VA gesperrt ist. Nach Beendigung der Jeweiligen Verzerrungsmessung wird dem jeweiligen Mikroprozessor zweckmäßigerweise ein weiteres Steuersignal zugeführt, auf dessen Aufnahme hin der jeweilige Mikroprozessor dann wieder in den Datensignalübertragungsvorgang mit der Vermittlungsanordnung VA einbezogen wird.is blocked by the switching arrangement VA. After the The respective microprocessor is expediently given the respective distortion measurement a further control signal is supplied, upon its reception the respective microprocessor then back into the data signal transmission process with the switching arrangement VA is included.

Im vorstehenden ist erläutert worden, daß die einzelnen Mikroprozessoren MP1 bis MPn individuell in Verzerrungsmessungen einbezogen werden können, ohne daß der normale Datensignalübertragungsbetrieb der jeweils übrigen Mikroprozessoren beeinträchtigt ist. Es ist dabei im übrigen ohne weiteres möglich, daß sämtliche Mikroprozessoren MP1 bis MPn in Verzerrungsmessungen einbezogen sind, so daß der in der Zeichnung angedeutete Leitungsanschlußmodul LAM vollständig für Datensignalübertragungsvorgänge zu bzw. von der Vermittlungsanordnung VA zu sperren ist. In diesem Fall brauchen lediglich die Verknüpfungsglieder G1, G2 an ihren mit der Steuerbusleitung CB verbundenen Eingängen jeweils ein "O"-Signal zugeführt erhalten.It has been explained above that the individual microprocessors MP1 to MPn can be individually included in distortion measurements without the normal one Data signal transmission operation of the other Microprocessors is impaired. It is also easily possible that all microprocessors MP1 to MPn are included in distortion measurements, so that the line connection module LAM indicated in the drawing is completely for To block data signal transmission processes to or from the switching arrangement VA is. In this case, only the logic elements G1, G2 need to be connected to theirs the inputs connected to the control bus line CB are each supplied with an "O" signal.

Abschließend sei noch bemerkt, daß die Datensignalübertragung bei aufgebauten bzw. bestehenden Verbindungen zu Zeitpunkten erfolgt, zu denen der jeweilige Mikroprozessor (MP1 bis MPn) Daten abgeben bzw.- aufnehmen kann. Die dabeierDrderlSteabgestimste Abgabe der jeweiligen Datensignale von der Vermittlungsanordnung VA erfolgt unter Berücksichtigung von Adressen der jeweiligen Empfangs-Teilnehmerstellen in dem Adressenabgabezyklus des Zählers Cnt. Dies bedeutet, daß beispielsweise von dem Mikroprozessor MP1 zu einem Zeitpunkt tl an die Vermittlungsanordnung VA abgegebene Datensignale zum Zeitpunkt tn dem Mikroprozessor MPn zugeführt werden. Die dazu gegebenenfalls erforderlichen Verzögerungsvorgänge können in der Vermittlungsanordnung VA in an sich bekannter Weise ablaufen.Finally it should be noted that the data signal transmission at established or existing connections takes place at times at which the respective Microprocessor (MP1 to MPn) can transmit or receive data. The most coordinated The respective data signals are output from the switching arrangement VA under Consideration of addresses of the respective receiving subscriber stations in the address delivery cycle of the counter Cnt. This means that, for example, from the microprocessor MP1 to At a point in time tl, data signals emitted to the switching arrangement VA at the point in time tn are fed to the microprocessor MPn. Any necessary Delay processes can be known per se in the switching arrangement VA Expire way.

3 Patentansprüche 1 Figur3 claims 1 figure

Claims (3)

Patentansprüche öiy Schaltungsanordnung zur Aufnahme und Abgabe von Datensignalen über Datensignale zuführende Zubringerleitungen bzw. über Datensignale wegführende Abnehmerleitungen, die in einer Mehrzahl zusammen mit den in einer Mehrzahl vorgesehenen Zubringerleitungen zu einer Anschlußschaltungsgruppe zusammengefaßt sind, wobei sämtliche vorgesehenen Anschlußschaltungsgruppen gegebenenfalls unter Einbeziehung einer Speicheranordnung miteinander verbunden sind, insbesondere für eine Fernschreibvermittlungsanlage, d a -d u r c h g e k e n n z e i c h n e t , daß jeweils eine Zubringerleitung (Z1; Zn) und eine Abnehmerleitung (Al; An) mit einem gesonderten Mikroprozessor (MP1; MPn) für die Aufnahme und für die Abgabe von Datensignalen verbunden sind und daß sämtliche Mikroprozessoren (MP1 bis MPn) mit gesonderten Ansteuereingängen (INT) mit einer zyklisch arbeitenden Adressierungseinrichtung (Cnt, Tg) verbunden sind, welche die Datensignalaufnahme und die Datensignalabgabe in sämtlichen Mikroprozessoren (MP1 bis MPn) in durch die höchste zu berücksichtigende Datenübertragungsrate auf den betreffenden Leitungen (Z1, Zn; Al, An) festgelegten Zyklen zu steuern gestattet. Claims öiy circuit arrangement for receiving and delivering Data signals via feeder lines supplying data signals or via data signals outgoing trunk lines, which are in a plurality together with those in a plurality provided feeder lines are combined to form a connection circuit group are, with all connection circuit groups provided, if applicable, under Inclusion of a memory array are interconnected, in particular for a telex switching system, that in each case a feeder line (Z1; Zn) and a customer line (Al; An) with a separate microprocessor (MP1; MPn) for the intake and for the delivery of data signals are connected and that all microprocessors (MP1 to MPn) with separate control inputs (INT) with a cyclically operating addressing device (Cnt, Tg) are connected, which are the data signal acquisition and the data signal output in all microprocessors (MP1 to MPn) in by the highest to be considered Data transmission rate on the relevant lines (Z1, Zn; Al, An) Controlling cycles allowed. 2. Schaltungsanordnung nach Anspruch 1, a a d u r c h g e k e n n z e i c h n e t , daß jeder Mikroprozessor (MP7 bis MPn) über eine gesonderte Sendekippstufe (SK7 bis SK80) mit einer Abnehmerleitung (Al; An) verbunden ist und daß die jeweilige Sendekippstufe (SK1 bis SKn) zur Abgabe von Datensignalen über die mit ihr verbundene Abnehmerleitung (A1; An) Sendetaktimpulse mit einer Frequenz zugeführt erhält, welche ein Vielfaches der Schrittgeschwindigkeit ist, mit der Datensignale über die betreffende Abnehmerleitung (A1; An) abzugeben sind. 2. Circuit arrangement according to claim 1, a a d u r c h g e k e n n it is clear that each microprocessor (MP7 to MPn) has a separate send trigger stage (SK7 to SK80) is connected to a customer line (Al; An) and that the respective Transmitter trigger stage (SK1 to SKn) for the delivery of data signals via the one connected to it Customer line (A1; An) receives transmit clock pulses with a frequency which is a multiple of the walking speed at which the data signals are transmitted via the relevant Customer line (A1; An) are to be handed over. 3. Schaltungsanordnung nach Anspruch 2, d a d u r c h g e k e n n z e i c h n e t , daß die Sendekippstufen (SKi bis SKn) sämtlicher Mikroprozessoren (MP1 bis MPn) durch dieselben Sendetaktimpulse gemeinsam gesteuert sind.3. Circuit arrangement according to claim 2, d a d u r c h g e k e n n z e i c h n e t that the send flip-flops (SKi to SKn) of all microprocessors (MP1 to MPn) are jointly controlled by the same send clock pulses.
DE19803012529 1980-03-31 1980-03-31 Intelligent teleprinter group terminal system - has cyclic scanner allowing each station to operate at individual maximum capacity Granted DE3012529A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19803012529 DE3012529A1 (en) 1980-03-31 1980-03-31 Intelligent teleprinter group terminal system - has cyclic scanner allowing each station to operate at individual maximum capacity

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19803012529 DE3012529A1 (en) 1980-03-31 1980-03-31 Intelligent teleprinter group terminal system - has cyclic scanner allowing each station to operate at individual maximum capacity

Publications (2)

Publication Number Publication Date
DE3012529A1 true DE3012529A1 (en) 1981-10-08
DE3012529C2 DE3012529C2 (en) 1988-10-20

Family

ID=6098917

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19803012529 Granted DE3012529A1 (en) 1980-03-31 1980-03-31 Intelligent teleprinter group terminal system - has cyclic scanner allowing each station to operate at individual maximum capacity

Country Status (1)

Country Link
DE (1) DE3012529A1 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2833048A1 (en) * 1978-07-27 1980-02-07 Siemens Ag CIRCUIT ARRANGEMENT FOR RECORDING AND DELIVERING INFORMATION DATA AND SIGNALING DATA AT A PROGRAM-CONTROLLED SWITCHING CENTER

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2833048A1 (en) * 1978-07-27 1980-02-07 Siemens Ag CIRCUIT ARRANGEMENT FOR RECORDING AND DELIVERING INFORMATION DATA AND SIGNALING DATA AT A PROGRAM-CONTROLLED SWITCHING CENTER

Also Published As

Publication number Publication date
DE3012529C2 (en) 1988-10-20

Similar Documents

Publication Publication Date Title
EP0453607B1 (en) Method and circuit arrangement for reducing the loss of information packets transmitted through a packet switch
DE2848255C2 (en)
DE3990712C2 (en) Interface unit
EP0329005A1 (en) Method for establishing virtual circuits via switches of a multistage switching arrangement
DE2356870C3 (en) Method for the transmission of digital character elements issued by a data source via a time division multiplex message transmission system to a data receiving station and for carrying out this method
DE2437393C3 (en)
EP0163288B1 (en) Method for testing switched connexions of a multiplex space division switching network
DE3346806C2 (en)
DE3012529A1 (en) Intelligent teleprinter group terminal system - has cyclic scanner allowing each station to operate at individual maximum capacity
DE3826699A1 (en) DATA TRANSFER DEVICE
DE4411476C1 (en) Processing system for communications signals in telecommunications switching systems, in particular telephone switching systems
DE3012510A1 (en) Teleprinter group terminal system - has test circuit for classification of line signal distortion
DE1277302B (en) Signaling method for a telecommunications network with several types of traffic, such as telephony, data transmission and telex
EP0590182B1 (en) Method for operating a time stage or a combined time-space stage of the switching network of a time division telecommunication exchange
DE3012527C2 (en)
DE3223878A1 (en) Digital switching device for local networks
EP0110360A2 (en) Circuit arrangement for composing and separating speech and data during the transmission in a digital switching network
DE3142708C2 (en)
DE4339463C1 (en) Integrated service data transmission system
DE2339008A1 (en) FACILITY FOR DATA TRANSFER AND DATA BACKUP IN MULTIPLE TIME MEDIATION NETWORKS
DE2817598C2 (en) Circuit arrangement for monitoring a telecommunications system, in particular a telephone exchange
DE2508323C3 (en) Method and circuit arrangement for the program-controlled transmission of data
DE3147432C2 (en) Procedure for determining the authorization of subscriber stations in telephone private branch exchanges
DE2437392C3 (en) Circuit arrangement for transmitting asynchronous data signals
EP0567204B1 (en) Method and circuit for monitoring digital periodical signals

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee